CH682277A5 - Synchronisation method for ATM receiver - Google Patents
Synchronisation method for ATM receiver Download PDFInfo
- Publication number
- CH682277A5 CH682277A5 CH1531/91A CH153191A CH682277A5 CH 682277 A5 CH682277 A5 CH 682277A5 CH 1531/91 A CH1531/91 A CH 1531/91A CH 153191 A CH153191 A CH 153191A CH 682277 A5 CH682277 A5 CH 682277A5
- Authority
- CH
- Switzerland
- Prior art keywords
- hec
- atm
- cell
- parallel
- counter
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0478—Provisions for broadband connections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/048—Speed or phase control by synchronisation signals using the properties of error detecting or error correcting codes, e.g. parity as synchronisation signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5672—Multiplexing, e.g. coding, scrambling
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Peptides Or Proteins (AREA)
- Preparing Plates And Mask In Photomechanical Process (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NO902357A NO170560C (no) | 1990-05-29 | 1990-05-29 | Atm celledelineator |
Publications (1)
Publication Number | Publication Date |
---|---|
CH682277A5 true CH682277A5 (en) | 1993-08-13 |
Family
ID=19893214
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CH1531/91A CH682277A5 (en) | 1990-05-29 | 1991-05-23 | Synchronisation method for ATM receiver |
Country Status (3)
Country | Link |
---|---|
AU (1) | AU649670B2 (no) |
CH (1) | CH682277A5 (no) |
NO (1) | NO170560C (no) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999038349A1 (de) * | 1998-01-22 | 1999-07-29 | Siemens Aktiengesellschaft | Übertragungsverfahren und übertragungssystem |
EP1443698A3 (en) * | 2002-12-13 | 2005-11-30 | Alcatel Canada Inc. | System and method for detection of delineation of data units in a communication element |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
ES2100269T3 (es) * | 1992-07-14 | 1997-06-16 | Alcatel Bell Nv | Dispositivo de deteccion y correccion de error. |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0809381B1 (en) * | 1988-07-22 | 2004-11-24 | Hitachi, Ltd. | ATM switching system |
-
1990
- 1990-05-29 NO NO902357A patent/NO170560C/no unknown
-
1991
- 1991-05-14 AU AU77042/91A patent/AU649670B2/en not_active Ceased
- 1991-05-23 CH CH1531/91A patent/CH682277A5/de not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999038349A1 (de) * | 1998-01-22 | 1999-07-29 | Siemens Aktiengesellschaft | Übertragungsverfahren und übertragungssystem |
US6836482B1 (en) | 1998-01-22 | 2004-12-28 | Siemens Aktiengesellschaft | Method of transmission and transmission system |
EP1443698A3 (en) * | 2002-12-13 | 2005-11-30 | Alcatel Canada Inc. | System and method for detection of delineation of data units in a communication element |
Also Published As
Publication number | Publication date |
---|---|
NO170560C (no) | 1992-10-28 |
NO170560B (no) | 1992-07-20 |
NO902357L (no) | 1991-12-02 |
AU7704291A (en) | 1991-12-05 |
AU649670B2 (en) | 1994-06-02 |
NO902357D0 (no) | 1990-05-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69106012T2 (de) | Rahmensynchronisierungsanordnung. | |
EP0078903B1 (de) | Verfahren und Anordnung zur Sicherstellung der Start-Synchronisation eines aus Bit-Impulsfolgen bestehenden Telegramms innerhalb eines Empfängers | |
DE3102447C2 (no) | ||
DE2818704C2 (de) | Übertragungssystem für die Übertragung analoger Bild- und Synchronisiersignale und zugemischer synchroner digitaler Datensignale über Analogleitungen | |
DE3854292T2 (de) | Decoder. | |
DE3850162T2 (de) | Rahmensynchronisierungsapparat. | |
EP0898395A2 (de) | Verfahren und Vorrichtung zur Erkennung der Position von in einem seriellen Datenempfangsstrom liegenden Datenpaketen | |
DE2537937C2 (de) | Synchronisationsschaltung, die durch Ermittlung eines günstigen Abtastzeitpunktes den Empfang von in einem gestörten Eingangssignal enthaltenen Impulsen ermöglicht | |
DE69534298T2 (de) | Verfahren und Vorrichtung zur Ermittlung einer Phasendifferenz und Filterschaltung | |
DE1286073B (de) | Elektronischer Taktgeber mit automatischer Phasenkorrektur fuer Empfaenger von fernuebertragenen Datenimpulsen | |
EP0363513B1 (de) | Verfahren und Schaltungsanordnung zum Empfang eines binären Digitalsignals | |
WO1999056422A1 (de) | Verfahren zur rahmensynchronisation in einem zeitmultiplexsystem | |
DE69111669T2 (de) | Phasenkorrekturschaltung für Signale in einem System mit doppelten digitalen Leitungen. | |
EP0201634B1 (de) | Digitaler Wortgenerator zur automatischen Erzeugung periodischer Dauerzeichen aus n-bit-Wörtern aller Wortgewichte und deren Permutationen | |
DE68909717T2 (de) | Verfahren zur Synchronisation und Anordnung zur Synchronisationsrückgewinnung für Übertragung in Zeitgetrenntlage. | |
CH682277A5 (en) | Synchronisation method for ATM receiver | |
DE3881621T2 (de) | Jitterregelung in digitalen uebertragungsstrecken. | |
DE2523590C2 (de) | Digitales Fernmeldesystem | |
DE2838228B2 (de) | Verfahren zum Synchronisieren einer Datenbitfolge | |
EP0332642B1 (de) | Verfahren und schaltungsanordnung zur adaptiven entzerrung von impulssignalen | |
DE19713660A1 (de) | Phasenjustierung schneller paralleler Signale | |
DE2524129C3 (de) | Zeitsteuereinheit für die Steuerung logischer Schaltungen | |
DE2203408B2 (de) | Verfahren und Vorrichtung zur Übertragung von relativ langsam einlaufenden digitalen Datenbits auf einen relativ schnell übertragenden, impulskodierten Signalübertragungskanal | |
DE69315879T2 (de) | Anordnung und Verfahren für Ausregeln des unkontrollierten Schlupfs von über digitale Verbindungen übergetragenen Datenfolgen | |
DE4434803C1 (de) | Verfahren und Anordnung zur Abtastung eines seriellen Bitstromes |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PL | Patent ceased |