CA2283316C - Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large - Google Patents

Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large Download PDF

Info

Publication number
CA2283316C
CA2283316C CA002283316A CA2283316A CA2283316C CA 2283316 C CA2283316 C CA 2283316C CA 002283316 A CA002283316 A CA 002283316A CA 2283316 A CA2283316 A CA 2283316A CA 2283316 C CA2283316 C CA 2283316C
Authority
CA
Canada
Prior art keywords
frequency
phase
signal
error signal
locked loop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CA002283316A
Other languages
English (en)
Other versions
CA2283316A1 (fr
Inventor
James W. Everitt
James Parker
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Level One Communications Inc
Original Assignee
Level One Communications Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Level One Communications Inc filed Critical Level One Communications Inc
Publication of CA2283316A1 publication Critical patent/CA2283316A1/fr
Application granted granted Critical
Publication of CA2283316C publication Critical patent/CA2283316C/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/113Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using frequency discriminator

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

On décrit un circuit de boucle asservie en phase s'utilisant pour fournir une gamme d'accrochage strictement contrôlée pour asservir un signal de sortie sur un signal de données et pour fournir également une gamme d'accrochage étendue de fréquences pour déplacer au départ le signal de sortie dans une plage de fréquences prédéterminée plus vaste. L'appareil détecte une différence de fréquence entre au moins un signal de référence et un signal de sortie puis génère un signal d'erreur de fréquence en réponse à la différence de fréquence. Une différence de phase est détectée entre un signal d'entrée reçu et le signal de sortie puis un signal d'erreur de phase est généré en réponse à la différence de phase. Le signal d'erreur de fréquence et le signal d'erreur de phase sont combinés pour commander la fréquence du signal de sortie par la commande d'un oscillateur commandé en tension.
CA002283316A 1997-03-04 1998-03-04 Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large Expired - Fee Related CA2283316C (fr)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US80773997A 1997-03-04 1997-03-04
US08/807,739 1997-03-04
PCT/US1998/004178 WO1998039847A1 (fr) 1997-03-04 1998-03-04 Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large

Publications (2)

Publication Number Publication Date
CA2283316A1 CA2283316A1 (fr) 1998-09-11
CA2283316C true CA2283316C (fr) 2008-06-03

Family

ID=25197086

Family Applications (1)

Application Number Title Priority Date Filing Date
CA002283316A Expired - Fee Related CA2283316C (fr) 1997-03-04 1998-03-04 Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large

Country Status (4)

Country Link
AU (1) AU6540898A (fr)
CA (1) CA2283316C (fr)
IL (1) IL131705A0 (fr)
WO (1) WO1998039847A1 (fr)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4929918A (en) * 1989-06-07 1990-05-29 International Business Machines Corporation Setting and dynamically adjusting VCO free-running frequency at system level
AUPM972594A0 (en) * 1994-11-28 1994-12-22 Curtin University Of Technology Steered frequency phase locked loop
KR970003097B1 (ko) * 1994-12-02 1997-03-14 양승택 다단 제어구조를 갖는 고속 비트동기 장치
US5546433A (en) * 1995-03-21 1996-08-13 National Semiconductor Corporation Digital phase lock loop having frequency offset cancellation circuitry

Also Published As

Publication number Publication date
WO1998039847A1 (fr) 1998-09-11
AU6540898A (en) 1998-09-22
CA2283316A1 (fr) 1998-09-11
IL131705A0 (en) 2001-03-19

Similar Documents

Publication Publication Date Title
EP1410510B1 (fr) Compensation de glissement de cycle par boucle a phase asservie
US6667663B2 (en) Phase locked loop circuit
US7489757B2 (en) Clock data recovery circuit
US6226339B1 (en) Method and system for detecting phase lock in a phase-locked loop
KR20010091534A (ko) 마스터-슬레이브 구조를 갖는 지연동기루프 회로
US5917352A (en) Three-state phase-detector/charge pump with no dead-band offering tunable phase in phase-locked loop circuits
EP1371167B1 (fr) Synthetiseur de frequence n-fractionnaire avec procede de compensation fractionnaire
US6005444A (en) Circuits for producing control currents for a current controlled oscillator
KR960016812B1 (ko) 하이브리드 주파수 합성기(Hybrid Frequency Synthesizer)
US20070200638A1 (en) All digital phase locked loop system and method
US6842049B2 (en) Method of and apparatus for detecting difference between the frequencies, and phase locked loop circuit
CN112994687B (zh) 一种参考时钟信号注入锁相环电路及消除失调方法
US6577695B1 (en) Emulating narrow band phase-locked loop behavior on a wide band phase-locked loop
CN115441866B (zh) 基于分频加速的相位追踪环路和方法及电子设备
CA2283316C (fr) Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large
EP0968568B1 (fr) Comportement d'une boucle asservie en phase a bande etroite a effet d'emulation sur une boucle asservie en phase a bande large
JP2000228660A (ja) クロック再生/識別装置
EP0497801B1 (fr) Boucle a verrouillage de phase servant a produire une porteuse de reference pour un detecteur coherent
KR19980033965A (ko) 광통신 수신기용 클럭 및 데이타(Data) 복구회로
JP2001094420A (ja) 位相ロック・ループ回路
US20050266816A1 (en) PLL synthesizer
KR0120615B1 (ko) 디지탈 위상동기루프(pll)
JPH06311155A (ja) クロック信号抽出回路
EP0388701A2 (fr) Circuit de récupération d'horloge
EP1814228A1 (fr) Système numérique de boucle d'asservissement de phase

Legal Events

Date Code Title Description
EEER Examination request
MKLA Lapsed