BRPI1008649B1 - Dispositivo de codificação, dispositivo para processamento adicional de um sinal de banda base digital ou sinal de frequência intermediária, sistema e método para codificação digital externa - Google Patents

Dispositivo de codificação, dispositivo para processamento adicional de um sinal de banda base digital ou sinal de frequência intermediária, sistema e método para codificação digital externa Download PDF

Info

Publication number
BRPI1008649B1
BRPI1008649B1 BRPI1008649-8A BRPI1008649A BRPI1008649B1 BR PI1008649 B1 BRPI1008649 B1 BR PI1008649B1 BR PI1008649 A BRPI1008649 A BR PI1008649A BR PI1008649 B1 BRPI1008649 B1 BR PI1008649B1
Authority
BR
Brazil
Prior art keywords
digital
signal
intermediate frequency
asynchronous serial
frequency signal
Prior art date
Application number
BRPI1008649-8A
Other languages
English (en)
Inventor
Manfred Reitmeier
Cornelius Heinemann
Original Assignee
Rohde & Schwarz Gmbh & Co. Kg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohde & Schwarz Gmbh & Co. Kg filed Critical Rohde & Schwarz Gmbh & Co. Kg
Publication of BRPI1008649A2 publication Critical patent/BRPI1008649A2/pt
Publication of BRPI1008649B1 publication Critical patent/BRPI1008649B1/pt

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/38Transmitter circuitry for the transmission of television signals according to analogue transmission standards
    • H04N5/40Modulation circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/242Synchronization processes, e.g. processing of PCR [Program Clock References]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/61Network physical structure; Signal processing
    • H04N21/6106Network physical structure; Signal processing specially adapted to the downstream path of the transmission network
    • H04N21/6112Network physical structure; Signal processing specially adapted to the downstream path of the transmission network involving terrestrial transmission, e.g. DVB-T
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Transmitters (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

dispositivo de codificação, dispositivo para processamento adicional de um sinal de banda base digital ou sinal de frequência intermediária, sistema e método para codificação digital externa. a presente invenção refere-se a um método e um sistema (1) para codificação externa, digital de um sinal de banda base ou de frequência intermediária. inicialmente, um fluxo de dados digital é convertido em um dispositivo de codificação (2) em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo. o sinal digitalmente gerado é transmitido por meio de uma interface serial assíncrona do dispositivo de codificação (2) para um outro dispositivo (3). o outro dispositivo (3) também fornece uma interface serial assíncrona, que é conectada à interface serial assíncrona do dispositivo de codificação (2). o dispositivo (3) lê no sinal de banda base digital de saída ou sinal de frequência intermediária para processamento adicional.

Description

[001] A presente invenção refere-se a um dispositivo de codifica ção para converter um fluxo de dados digital, um dispositivo para pro-cessamento adicional de um sinal de banda base digital ou um sinal de frequência intermediária digital, um sistema compreendendo o dito dispositivo de codificação e dispositivo, e um método para a codificação digital externa de um fluxo de dados digital.
[002] Em rádio digital, os padrões regionais e/ou internacionais são definidos para a transmissão de fluxos de dados digitais contínuos tais como dados de música ou de vídeo. Consequentemente, por exemplo, na Europa, DVB ("Digital Video Broadcasting") foi definido como o padrão para televisão digital e DAB ("Digital Audio Broadcasting") foi especificado como o padrão para rádio digital. Por causa desta especificação, um padrão de rádio não reflete o último estado da tecnologia de transmissão digital. Consequentemente, os padrões de rádio digitais estão sendo substituídos por novos padrões de rádio que, por sua vez, demandam dispositivos de transmissão de rádio adaptados aos novos padrões.
[003] Em sistemas de rádio do padrão de difusão terrestre de ví deo digital DVB-T, um fluxo de dados de vídeo é transferido por meio de uma interface serial assíncrona ("Asynchronous-Serial Interface", ASI) para um transmissor de controle ("excitador") que converte o fluxo de dados de vídeo em um sinal de rádio de acordo com o padrão DVB- T e passa o sinal de rádio para um amplificador. O amplificador transmite o sinal de rádio amplificado por meio de uma antena de rádio.
[004] Se um novo padrão de rádio, tal como DVB-T2, fosse para ser usado agora, o transmissor de controle teria que ser adaptado ao novo padrão de rádio, por exemplo, a fim de lidar com volumes de dados maiores. Os transmissores de controle previamente usados não são projetados para estes requerimentos mais altos do padrão DVB- T2, de modo que uma reprogramação simples do transmissor de controle é insuficiente.
[005] O objetivo da invenção é solucionar estes problemas da técnica anterior e encontrar uma alternativa simples e de custo favorável para a substituição do transmissor de controle inteiro.
[006] O objetivo é alcançado pelo dispositivo de codificação de acordo com a reivindicação 1. O dispositivo de codificação de acordo com a invenção é adequado para converter um fluxo de dados digital em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo. O dispositivo de codificação provê uma interface serial assíncrona para a saída deste sinal de banda base digital ou sinal de frequência intermediária gerados no dispositivo de codificação.
[007] O objetivo é ainda alcançado por um dispositivo de acordo com a invenção como especificado na reivindicação 7. O dispositivo de acordo com a invenção é adequado para o processamento adicional de um sinal de banda base digital no domínio de tempo ou um sinal de frequência intermediária digital no domínio de tempo. O dispositivo de acordo com a invenção provê uma interface serial assíncrona para a entrada do sinal de banda base digital ou sinal de frequência intermediária.
[008] A invenção é ainda alcançada por um sistema de acordo com a invenção como especificado na reivindicação 14. O sistema fornece um dispositivo de codificação previamente descrito de acordo com a invenção e um dispositivo previamente descrito de acordo com a invenção. A interface serial assíncrona do dispositivo de codificação e a interface serial assíncrona do dispositivo são conectadas uma à outra.
[009] O objetivo é alcançado pelo método de acordo com a in venção para codificação digital externa de um sinal de banda base ou sinal de frequência intermediária de acordo com a reivindicação 15. O método de acordo com a invenção fornece as etapas seguintes: um fluxo de dados digital é convertido em um dispositivo de codificação em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo. Seguindo isso, o sinal de banda base digital ou sinal de frequência intermediária é transmitido por meio de uma interface serial assíncrona do dispositivo de codificação. O sinal de banda base digital de saída é transferido por um meio de transmissão, tal como um cabo, para uma interface serial assíncrona do dispositivo onde entra pelo dispositivo. O dispositivo também processa o sinal de entrada de banda base digital ou o sinal de frequência intermediária.
[0010] Por meio de codificação externa, ou seja, uma codificação fora do transmissor de controle de um sinal de banda base digital ou de um sinal de frequência intermediária digital no domínio de tempo dentro de um dispositivo externo, e a transferência deste sinal gerado lá por meio da interface ASI existente do transmissor de controle, uma substituição do padrão de transmissão do transmissor de controle a ser satisfeita após uma alteração pode ser evitada. O transmissor de controle então requer apenas uma atualização de software que determina as instruções para ler o sinal de banda base digital ou o sinal de frequência intermediária digital do sinal transmitido da interface ASI e liga a codificação de acordo com o padrão antigo. Fornecendo um sinal digital no domínio de tempo, o sinal de banda base ou sinal de frequência intermediária pode ser transmitido por meio da interface ASI digital.
[0011] As reivindicações dependentes referem-se aos outros de senvolvimentos vantajosos da invenção.
[0012] O dispositivo de codificação vantajosamente provê um dis positivo de saída para conexão ou respectivamente conectado à interface serial assíncrona. O dispositivo de saída é adequado para a tradução do sinal de banda base digital ou sinal de frequência intermediária no formato de transmissão da interface ASI, de modo que o transmissor de controle possa receber o sinal de banda base digital externamente codificado por meio da interface ASI existente, porque nenhuma entrada para sinais de banda base digital ou de frequência intermediária é fornecida no transmissor de controle. Consequentemente, o dispositivo de acordo com a invenção fornece um dispositivo de entrada conectado à interface serial assíncrona do dispositivo. O dispositivo de entrada é adequado para leitura no sinal de banda base digital ou no sinal de frequência intermediária digital de um sinal presente no formato de transmissão da interface serial assíncrona. Com um tal emparelhamento do transmissor de controle como um dispositivo de acordo com a invenção, o transmissor de controle pode ler no sinal de banda base digital ou sinal de frequência intermediária externamente codificado e pode ainda processar o sinal digital de entrada. O emparelhamento requerido para processamento adicional é preferivelmente realizado por meio de uma atualização de software.
[0013] É particularmente vantajoso subdividir os dados de cada ponto de teste do sinal de banda base digital ou sinal de frequência intermediária no dispositivo de saída do dispositivo de codificação nos blocos de transmissão do formato de transmissão da interface ASI e produzir o padrão de blocos com o sinal convertido de banda base digital ou sinal de frequência intermediária convertido, se o tamanho de dados de um ponto de teste for maior que o tamanho de dados do bloco de transmissão. Consequentemente, dentro do dispositivo de en- trada do dispositivo, todo ponto de teste do sinal de banda base digital ou sinal de frequência intermediária é, neste caso, determinado dos blocos de transmissão com base em uma entrada do padrão de blocos com o sinal de banda base digital ou sinal de frequência intermediária. Neste contexto, o padrão de blocos indica a informação necessária para reconstruir um ponto de teste de uma pluralidade de blocos de transmissão, especialmente a ordenação e sequência da informação do ponto de teste contido na pluralidade de blocos de transmissão. Isso tem a vantagem que o tamanho dos dados de um ponto de teste, e consequentemente a resolução do sinal de banda base digital ou sinal de frequência intermediária no domínio de tempo, não é restringido pelo tamanho ou comprimento de um bloco de transmissão.
[0014] É particularmente vantajoso que o dispositivo de codifica ção forneça uma unidade de sincronização para gerar um sinal de temporização conectado ao dispositivo de saída e/ou uma interface de sincronização para a saída do sinal de temporização. Além disso, conectado ao dispositivo de entrada, o dispositivo também provê uma interface de sincronização para a entrada de um sinal de temporização. Através de uma conexão das duas interfaces de sincronização, o dispositivo de entrada pode ser sincronizado com o dispositivo de saída, e os sinais de saída paralelos podem ser sincronizados por meio de outras interfaces ASI do dispositivo de codificação ou os sinais de entrada paralelos das outras interfaces do dispositivo de entrada podem ser sincronizados ao sinal de temporização. Ao mesmo tempo, este sinal de temporização pode ser ainda usado dentro do dispositivo para a sincronização de uma rede de modo comum ao sinal de temporização do dispositivo de codificação.
[0015] Além disso, é vantajoso que o dispositivo de codificação forneça pelo menos uma outra interface ASI, e que uma primeira porção do sinal de banda base digital seja transmitida como um primeiro sinal digital, e uma segunda porção do sinal de banda base digital seja transmitida como um segundo sinal digital por meio das interfaces ASI diferentes. As outras porções podem ser consequentemente transmitidas por meio das outras interfaces ASI. É também vantajoso que o dispositivo forneça uma outra interface serial assíncrona, o primeiro sinal digital e o segundo sinal digital entram por meio das interfaces assíncrono-seriais diferentes. Com duas interfaces ASI, a taxa de transmissão máxima entre o dispositivo de codificação e o dispositivo pode ser dobrada. A primeira e a segunda porção do sinal de banda base digital ou sinal de frequência intermediária são preferivelmente o componente real e o componente imaginário da transformada inversa de Fourier do sinal de banda base ou sinal de frequência intermediária no domínio de frequência, quer dizer, dos pontos no domínio da quadratura dentro da fase distribuído nas frequências ortogonais da banda de frequência. A transmissão separada das primeira e segunda porções do sinal de banda base ou sinal de frequência intermediária é particularmente vantajosa, porque, desta forma, nenhum outro dado é requerido no terminal do dispositivo para combinar o primeiro e o segundo componente do sinal de banda base. Como resultado, a taxa de transmissão máxima dobrada não é estreitada pela informação adicional para combinar os componentes do sinal de banda base ou do sinal de frequência intermediária transmitido em paralelo.
[0016] Além disso, é vantajoso que o dispositivo forneça um con versor digital/analógico, que converte o sinal de banda base digital em um sinal de banda base analógico ou o sinal de frequência intermediária digital em um sinal de frequência intermediária analógico.
[0017] Além disso, é vantajoso que o dispositivo compreenda um dispositivo de transmissão para a transmissão do sinal de banda base analógico misturado com uma frequência portadora ou para a transmissão do sinal de frequência intermediária analógico misturado com uma frequência portadora.
[0018] É ainda vantajoso que o dispositivo de codificação forneça uma interface de entrada serial assíncrona para a entrada do fluxo de dados digital, em que a interface de entrada serial assíncrona pode ser conectada diretamente à interface serial assíncrona do dispositivo de codificação. Além disso, é vantajoso que o dispositivo compreenda uma unidade de codificação para a conversão de um fluxo de dados digital em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo, em que a unidade de codificação pode ser trocada entre a interface serial assíncrona e o conversor digital/analógico. Consequentemente, o sistema pode adicionalmente fornecer uma compatibilidade descendente de realização simples e de custo favorável com um padrão de rádio mais antigo.
[0019] Uma modalidade exemplar preferida da invenção é descrita abaixo com referência aos desenhos. Os desenhos são como segue:
[0020] Figura 1 mostra uma primeira modalidade exemplar do sis tema de acordo com a invenção;
[0021] Figura 2 mostra uma segunda modalidade exemplar do sis tema de acordo com a invenção; e
[0022] Figura 3 mostra um fluxograma das etapas do método de acordo com a invenção.
[0023] Figura 1 mostra uma primeira modalidade exemplar do sis tema de acordo com a invenção. O sistema 1 fornece um dispositivo de codificação 2 e um transmissor de controle 3 como o dispositivo para processamento adicional de um sinal de banda base digital no domínio de tempo ou um sinal de frequência intermediária digital no domínio de tempo. Para fins de brevidade, referência será feita aqui apenas ao sinal de banda base. O dispositivo de codificação 2 fornece duas interfaces de saída de ASI 4 e 5 de acordo com o padrão euro- peu EN-50083-9. O transmissor de controle 3 fornece duas interfaces ASI correspondentes 6 e 7 do padrão europeu EN-50083-9.
[0024] A primeira interface de saída ASI 4 do dispositivo de codifi cação 2 é conectada à primeira interface ASI 6 do transmissor de controle 3 por meio de uma primeira linha de conexão 8. A segunda interface de saída ASI 5 do dispositivo de codificação 2 é conectada à segunda interface ASI 7 do transmissor de controle 3 por meio de uma segunda linha de conexão 9. No caso de uma interface óptica ASI, as linhas de conexão 8 e 9 são cabos de fibra de vidro.
[0025] O dispositivo de codificação 2 ainda fornece duas interfaces ASI de entrada 13 e 14 de acordo com o padrão europeu EN-50083-9, que são conectadas a um módulo de codificação 15. Por meio das interfaces ASI de entrada 13 e 14, o módulo de codificação 15 recebe um fluxo de transporte ("fluxo de transporte", TS) de MPEG-2 ("Moving Picture Experts Group-2") ou vários fluxos de transporte de MPEG-2. Um fluxo de transporte de MPEG-2 compreende um ou mais fluxos de programa de MPEG-2 (MPEG-2 PS), que cada contém o fluxo de vídeo contínuo e os outros dados associados de um programa de televisão. Este fluxo de transporte de MPEG-2 é serialmente subdividido de acordo com o padrão europeu EN-50083-9 em blocos de 8 bits e transmitido com correção de erros em anexo como blocos de dados de 10 bits de comprimento. Nas interfaces ASI de entrada 13 e 14, os blocos de dados serialmente transmitidos são convertidos em um fluxo de transporte de MPEG-2 sincronizado e contínuo ou uma vez mais em fluxos de transporte de MPEG-2 paralelos, sincronizados e contínuos. O fluxo de transporte de MPEG-2 pode ser transmitido óptica e eletricamente por meio das interfaces ASI do padrão EN-50083-9.
[0026] O módulo de codificação 15 recebe o fluxo de transporte de MPEG-2 e convertem este ou estes em um sinal de banda base digital no domínio de tempo correspondendo ao padrão DVB-T2. Um sinal digital no domínio de tempo, também referido como um sinal de tempo digital,é caracterizado por uma sequência de tempo de pontos de dados distintos. Este sinal de banda base digital é passado para um dispositivo de saída 16 conectado ao módulo de codificação 15. Neste momento, referência deveria ser feita uma vez mais ao fato que o sinal de banda base é apenas um tipo de sinal usado em modo operacional DVB. Um sinal de frequência intermediária digital no domínio de tempo poderia também ser transmitido aqui.
[0027] O módulo de codificação 15 modula os dados do TS MPEG-2 por meio das modulações de amplitude de quadratura, tal como QPSK, 16QAM, 32QAM, 64QAM, 256QAM, para pontos ou constelações no diagrama dentro da fase (I) - quadratura (Q), que são também referidos como palavras-código. As constelações são subdivididas no tempo e nas frequências ortogonais disponíveis da banda base. No padrão DVB-T2, o banda base pode ter uma largura de banda de 1,7 MHz, 5 MHz, 6 MHz, 7 MHz, 8 MHz e 10 MHz. O módulo de codificação 15 adiciona mecanismos de correção de erros diferentes ("Forward Error Correction", FEC) ao sinal em estágios de codificação diferentes e implementa processos de entrelaçamento diferentes ("Interleaving"), tais como intercalação de bit, intercalação de célula, intercalação de tempo e intercalação de frequência. As constelações transmitidas simultaneamente nas frequências portadoras ortogonais são transformadas digitalmente no domínio de tempo através de uma transformada inversa de Fourier, por exemplo, uma transformada inversa de Fourier rápida (IFFT). Os pontos de teste do sinal de tempo calculado desta maneira são resolvidos com uma precisão de 14 bits. Após a transformada inversa de Fourier, o sinal de banda base digital está presente no domínio de tempo. O sinal de banda base é completado dentro do padrão T2 reduzindo a razão de potência de pico-para- média (" Peak to Average Power Ratio", PAPR), inserindo intervalos de guarda ("Guard Interval") repetindo as partes redundantes do sinal de banda base e inserindo um preâmbulo (P1). Estas etapas digitalmente executadas para processamento adicional da banda base digital são, em uma primeira modalidade exemplar, preferivelmente também executadas no módulo de codificação 15. Como uma alternativa, estas etapas podem também ser executadas no transmissor de controle 3 após a leitura do sinal de banda base digital.
[0028] O sinal de banda base digital no domínio de tempo é a transformada inversa de Fourier de uma constelação no diagrama I-Q alocado para uma frequência na banda base, ou a transformada inversa de Fourier de várias constelações no diagrama I-Q alocado para várias frequências diferentes na banda base. O sinal de banda base é um sinal de tempo digital compreendendo pontos de regulação distintos na sucessão de tempo. Uma vez que um sinal de banda base pode apenas ser transmitido em uma maneira real, um componente real e um componente imaginário da transformada inversa de Fourier são transmitidos como componentes reais de sinal sobrepostos, ortogonais deslocados em fase por 90°. O deslocamento de fase por 90° pode ser alcançado misturando o componente real com o seno de uma frequência intermediária, quer dizer, com um oscilador que alterna na frequên-cia intermediária, e misturando o componente imaginário com o cosseno de uma frequência intermediária, quer dizer, com o oscilador deslocado em fase por 90°. Consequentemente, na seção seguinte, o componente imaginário da transformada inversa de Fourier será referido como o componente de seno do sinal de banda base, e o componente real será referido como o cosseno do sinal de banda base. O componente de seno e o componente de cosseno são também às vezes referidos como o componente I e o componente Q do sinal de banda base. Na primeira modalidade exemplar, o componente de cosseno é passado para o dispositivo de saída 16 sem o deslocamento de fase por 90°. Neste contexto, não é relevante para a invenção se o componente de cosseno já é transmitido deslocado em fase por 90° com relação ao componente de seno ou se o deslocamento de fase é apenas implementado no transmissor de controle 3.
[0029] O módulo de codificação 15 agora passa o componente de seno digital e o componente de cosseno digital do sinal de banda base digital para o dispositivo de saída 16 de uma maneira paralela e síncrona mas não ainda sobrepostos. O dispositivo de saída 16 traduz o componente de seno do sinal de banda base digital em um sinal de transmissão de acordo com a transmissão padrão da primeira interface de saída ASI 4 definida no padrão europeu da interface de saída ASI 4. Em vez de um fluxo de transporte de MPEG-2, para o qual a primeira interface de saída ASI 4 é fornecida de fato, o componente de seno digital é agora subdividido nos blocos de dados de carga útil de 8 bits de comprimento do sinal de transmissão. Considerando que um ponto de teste fornece um comprimento de 14 bits, cada ponto de teste é subdividido em uma primeira parte de 7 bits e uma segunda parte de 7 bits e escrito em cada caso em um bloco de 8 bits. O bit ainda indefinido, por exemplo, o primeiro ou último, é marcado considerando quer na primeira ou na segunda parte do ponto de teste. Como uma alternativa, a primeira parte poderia também compreender 8 bits e a segunda parte 6 bits. Os blocos de 8 bits de dados de carga útil são expandidos pela adição de informação de controle e os mecanismos de correção de erros para blocos de transmissão de 10 bits de comprimento. Os blocos de transmissão são transmitidos de uma maneira serial correspondendo ao padrão da primeira interface de saída ASI 4.
[0030] O componente de cosseno do sinal de banda base digital é transmitido serialmente para o transmissor de controle 3 por meio da segunda interface de saída ASI 5 exatamente da mesma maneira que o componente de seno em blocos de dados de 8 bits / 10 bits. Todo ponto de teste do componente de cosseno tem um ponto de teste pre-cisamente associado do componente de seno que deve ser transmitido de forma síncrona a fim de preservar a associação e evitar desarranjar o fluxo de dados. Consequentemente, um bloco de transmissão com uma primeira parte de um ponto de teste do componente de seno é transmitido simultaneamente para o bloco de transmissão que fornece a primeira parte do ponto de teste do componente de cosseno associado ao ponto de teste do componente de seno.
[0031] Para este propósito, o dispositivo de saída 16 é conectado a um dispositivo de sincronização 17, que passa um sinal de temporização para o dispositivo de saída 16. O dispositivo de sincronização 17 também passa este sinal de temporização para uma interface de sincronização 10, que é conectada por meio de uma linha 11 a uma interface de sincronização 12 do transmissor de controle 3. A interface de sincronização 12 é conectada por meio de uma interface de entrada 18 a um dispositivo do sistema de posicionamento global (GPS) não ilustrado na figura 1. O dispositivo de sincronização 17 calcula o sinal de temporização do dispositivo de GPS.
[0032] O transmissor de controle 3 fornece um dispositivo de en trada 19 que é conectado às interfaces de entrada 6 e 7. O dispositivo de entrada 19 lê a primeira e a segunda parte de todo ponto de teste dos blocos de transmissão de entrada e combinam estes. Os pontos de teste que entram por meio da primeira interface de entrada ASI 6 são combinados para formar o componente de seno do sinal de banda base digital, e os pontos de teste que entram por meio da segunda interface de entrada ASI 7 são combinados para formar o componente de cosseno do sinal de banda base digital. Os blocos de transmissão associados da primeira ou segunda parte de pontos de teste associados são de forma síncrona entrados no dispositivo de entrada 19. A sincronicidade é verificada através do sinal de temporização transmiti- do pelo dispositivo de codificação 2 e passado por meio da interface de sincronização 12 e do dispositivo de sincronização 20 para o dispositivo de entrada 19 e restabelecido se preciso for.
[0033] Os componentes de seno e cosseno do sinal de banda ba se digital são transmitidos de forma síncrona em cada caso para um conversor digital/analógico 21 e 22. O primeiro conversor digi- tal/analógico 21 converte o componente de seno digital do sinal de banda base em um componente de seno analógico do sinal de banda base. Correspondentemente, o segundo conversor digital/analógico 22 converte o componente de cosseno digital do sinal de banda base em um componente de cosseno analógico do sinal de banda base. Os componentes de seno e cosseno analógicos do sinal de banda base são misturados por meio do misturador 23 e 24 para uma frequência intermediária. As oscilações do oscilador dos dois misturadores 23 e 24 fornecem a mesma frequência, mas são deslocadas em fase por 90°. O componente de cosseno analógico misturado na frequência intermediária e o componente de seno analógico do sinal de banda base misturado na frequência intermediária são sobrepostos no adicionador 25 com deslocamento de fase de 90° dos misturadores 23 e 24 para formar o sinal de frequência intermediária analógico. No dispositivo de correção 26, o sinal de frequência intermediária analógico é submetido a outras etapas de correção e misturado na frequência de rádio como uma frequência portadora para formar o sinal de rádio. O sinal de rádio é passado por meio da interface de saída 27 para um amplificador que não é ilustrado na figura 1 e é transmitido amplificado por meio de uma antena que não é mostrada na figura 1.
[0034] Em uma modalidade exemplar alternativa, o componente de seno digital e o componente de cosseno digital podem já estar sobrepostos digitalmente, deslocados em fase por 90° no módulo de codificação do dispositivo de codificação 2 para formar o sinal de banda base digital. Porém, com o uso de duas interfaces de saída ASI 4 e 5 para a transmissão do sinal de banda base digital, o padrão com o qual o sinal de banda base digital é distribuído para as duas interfaces de saída ASI 4 e 5, deve também ser transmitido para ler o sinal de banda base digital das duas interfaces de entrada ASI novamente no dispositivo de entrada 19 e formar um sinal de banda base digital contínuo e sincronizado. Por conseguinte, a banda base digital necessita apenas de ser convertida em um sinal de banda base analógico em um conversor digital/analógico. O sinal de banda base analógico é depois misturado na frequência intermediária em um misturador e passado para o dispositivo de correção 26.
[0035] Por meio da codificação externa do fluxo de transporte de MPEG-2 no dispositivo de codificação 2 em um sinal de banda base digital de acordo com o padrão DVB-T2, através da transferência do sinal de banda base digital no domínio de tempo por meio da interface ASI para o transmissor de controle 3 e através do emparelhamento corresponder do transmissor de controle 3 com a entrada do sinal de banda base digital do sinal transmitido, que está presente no formato da interface ASI, o transmissor de controle 3 já não necessita ser substituído em sua totalidade, embora originalmente não forneça uma entrada para o sinal de banda base. O transmissor de controle 3 necessita apenas ser emparelhado por meio de uma atualização de software pela entrada do sinal de banda base digital e para saltar a codificação de DVB-T.
[0036] Uma compatibilidade descendente para o padrão DVB-T pode ser adicionalmente realizada por esta invenção. Para este propósito, o dispositivo de codificação 2 necessita apenas do curto-circuito das duas interfaces de entrada ASI 13 e 14 com as duas interfaces de saída ASI 4 e 5 e interromper a codificação de DVB-T2. Para alcançar isso, as interfaces de entrada e de saída ASI 13, 14 e 4, 5 podem cada ser conectadas diretamente por meio do interruptor 28 e 29. Neste caso, o dispositivo de entrada 19 no transmissor de controle 3 pode passar os fluxos de transporte MPEG-2 de entrada diretamente para o módulo de codificação de DVB-T 30, que passa o sinal de banda base digital para o conversor digital/analógico ou os componentes de seno e cosseno digitais do sinal de banda base para os conversores de digi- tal/analógico 21 e 22.
[0037] Figura 2 mostra uma segunda modalidade exemplar da in venção. O sistema 31 é estruturado substancialmente da mesma maneira que o sistema 1. Dispositivos idênticos são consequentemente marcados com os números de referência iguais, e a descrição relevante não é repetida. Como no caso da primeira modalidade exemplar do sistema 1, um sinal de banda base digital é gerado no módulo de codificação 33 do dispositivo de codificação 32. Adicionalmente, o componente e o componente de cosseno são digitalmente sobrepostos deslocados em fase por 90° para formar o sinal de banda base digital, e o sinal de banda base digital é misturado digitalmente em uma frequência intermediária. O sinal de frequência intermediária digital no domínio de tempo é passado para o dispositivo de saída 34, onde é convertido em um sinal de transmissão de acordo com o formato de transmissão da interface de saída ASI 4 por meio da linha de conexão 8 e da interface de entrada 6 e é transmitido para um dispositivo de entrada 35 do transmissor de controle 36. O dispositivo de entrada 35 corresponde em grande parte ao dispositivo de entrada 19, em que, em vez de um componente de seno digital do sinal de banda base, este determina o sinal de frequência intermediária digital diretamente do sinal de transmissão. Por sobreposição dos componentes de seno e cosseno no módulo de codificação 33 e através da mistura do sinal de banda base digital para a frequência intermediária, a mesma taxa de dados pode ser alcançada com uma interface ASI como na primeira modalidade exemplar. Como uma alternativa, dependente das taxas de dados requeridas, a taxa de dados pode ser dobrada uma vez mais transmitindo o sinal de frequência intermediária por meio de duas interfaces ASI, correspondendo à modalidade especificada pela primeira modalidade exemplar.
[0038] O sinal de frequência intermediária digital de entrada é con vertido em um conversor digital/analógico 37 em um sinal de frequência intermediária analógico. O sinal de frequência intermediária analógico é ainda processado no dispositivo de correção 26, como no transmissor de controle 3 da primeira modalidade exemplar. Figura 3 mostra um fluxograma com as etapas do método de acordo com a invenção para a codificação externa de um fluxo de dados digital. Uma vez que o método já foi descrito com relação às primeiras duas modalidades exemplares, apenas as etapas mais importantes serão novamente descritas aqui.
[0039] Em uma primeira etapa S1, um TS MPEG-2 é codificado em um módulo de codificação 15 ou 33 do dispositivo de codificação 2 ou 32 como um fluxo de dados digital em um sinal de banda base digital ou um sinal de frequência intermediária digital de acordo com o padrão DVB-T2. Este sinal digital é trazido no formato digital da interface ASI 4 e/ou 5 e transmitido em uma segunda etapa S2 por meio desta interface ASI 4 e/ou 5 para o transmissor de controle 3 ou 36. Em uma terceira etapa S3, o sinal de banda base digital ou o sinal de frequência intermediária digital é lido do sinal recebido. Em uma quarta etapa S4, o sinal de banda base digital ou o sinal de frequência intermediária digital é convertido em um conversor digital/analógico 21, 22 ou 37 em um sinal de banda base analógico ou sinal de frequência intermediária do padrão DVB-T2, e, em uma quinta etapa S5, ainda processado em um dispositivo de correção 26 para formar um sinal de rádio de acordo com o padrão DVB-T2.
[0040] Como uma alternativa para um fluxo de transporte de MPEG-2, qualquer fluxo de dados, tal como um fluxo de dados de música, pode ser usado. O módulo de codificação 15 é preferivelmente um circuito integrado ou conjunto de circuitos integrados, mas pode, como uma alternativa, também compreender uma pluralidade de dispositivos individuais.
[0041] A invenção é descrita com o exemplo de um sistema de transmissão de rádio do padrão DVB-T2. A invenção não é restringida à modalidade exemplar descrita. Pelo contrário, a invenção pode ser também usada em sistemas de transmissão para sistemas via satélite e a cabo, tais como DVB-S e DVB-C. Além disso, a invenção pode, em princípio, ser usada em todos os sistemas de transmissão de todos os padrões de rádio.
[0042] A invenção pode também ser usada em outros sistemas de transmissão de dados. A invenção não é restringida à modalidade exemplar descrita. Pelo contrário, todos os aspectos das modalidades exemplares podem ser vantajosamente combinados.

Claims (9)

1. Dispositivo de codificação para converter um fluxo de dados digital em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo, caracterizado pelo fato de que o dispositivo de codificação (2, 32) compreende pelo menos uma primeira interface serial assíncrona (4, 5) configurada para a saída do sinal de banda base digital ou do sinal de frequência intermediária digital no domínio de tempo, um dispositivo de saída (16, 34) conectado à interface seriais assíncrona (4, 5) e configurado para converter o sinal de banda base digital ou sinal de frequência intermediária digital para o formato de transmissão da interface serial assíncrona (4, 5), e uma unidade de sincronização (17) conectada ao dispositivo de saída (16, 34) e que é configurada para gerar um sinal de temporização, e uma interface de sincronização (10) configurada para emitir o sinal de temporização, e o dispositivo de codificação (2, 32) compreende pelo menos uma segunda interface serial assíncrona (5, 4), e em que um componente de seno do sinal de banda base digital é emitido como um primeiro sinal digital, e um componente de cosseno do sinal de banda base digital é emitido como um segundo sinal digital por meio de uma diferente dentre as primeira e segunda interfaces seriais assíncronas (4, 5), em que a primeira e a pelo menos uma segunda interfaces seriais assíncronas (4, 5) são interfaces de acordo com o Padrão Europeu EN-50083-9.
2. Dispositivo de codificação de acordo com a reivindicação 1, caracterizado pelo fato de que o sinal de banda base digital ou sinal de frequência intermediária digital compreende uma sequência de tempo de pontos de dados discretos, em que os pontos de dados discretos do sinal de banda base digital ou sinal de frequência intermediária no dispositivo de saída (16, 34) são distribuídos para pelo menos dois blocos de transmissão do formato de transmissão das primeira e segunda interfaces seriais assíncronas (4, 5) baseadas em um padrão de blocos, e o padrão de blocos é transmitido com o sinal convertido de banda base digital ou sinal de frequência intermediária digital se um tamanho de dados de um ponto de dados for maior que um tamanho de dados de um bloco de transmissão individual.
3. Dispositivo de codificação de acordo com qualquer uma das reivindicações 1 ou 2, caracterizado pelo fato de que o dispositivo de codificação compreende ainda uma interface de entrada serial assíncrona (13, 14) configurada para entrada do fluxo de dados digital, em que a interface de entrada serial assíncrona (13, 14) pode ser conectada diretamente às primeira e segunda interfaces seriais assíncronas (4, 5).
4. Dispositivo para processamento de um sinal de banda base digital no domínio de tempo ou um sinal de frequência intermediária digital no domínio de tempo, caracterizado pelo fato de que o dispositivo compreende pelo menos uma primeira interface serial assíncrona (6, 7) para a entrada do sinal de banda base digital ou o sinal de frequência intermediária digital, um dispositivo de entrada (19, 35) que é conectado à interface serial assíncrona (6, 7) para converter um sinal de entrada presente no formato de transmissão da interface serial assíncrona (6, 7) no sinal de banda base digital ou no sinal de frequência intermediária digital, e uma interface de sincronização (12) para ler um sinal de temporização e que é conectada ao dispositivo de entrada (19, 35), e em que o dispositivo compreende pelo menos uma segunda interface serial assíncrona (7, 6), e uma componente de seno do sinal de banda base digital é lido como um primeiro sinal digital, e uma componente de cosseno do sinal de banda base digital é lido como um segundo sinal digital por meio das primeira e segundas, diferentes, interfaces seriais assíncronas (6, 7), em que a primeira e a pelo menos uma segunda interfaces seriais assíncronas (4, 5, 7, 6) são interfaces de acordo com o Padrão Europeu EN-50083-9.
5. Dispositivo de acordo com a reivindicação 4, caracterizado pelo fato de que o sinal de banda base digital ou sinal de frequência intermediária digital compreende uma sequência de tempo de pontos de dados discretos, em que cada ponto de dados do sinal de banda base digital ou sinal de frequência intermediária no dispositivo de entrada (19, 35) é determinado dos blocos de transmissão definidos no formato de transmissão das primeira e segunda interfaces seriais assíncronas (6, 7) com base em uma entrada de padrão de blocos com o sinal de banda base digital ou sinal de frequência intermediária se um tamanho de dados de um ponto de dados for maior que o tamanho de dados de um bloco de transmissão.
6. Dispositivo de acordo com qualquer uma das reivindicações 4 ou 5, caracterizado pelo fato de que o dispositivo compreende ainda um conversor digi- tal/analógico (21, 22; 37) configurado para converter o sinal de banda base digital em um sinal de banda base analógico ou para converter o sinal de frequência intermediária digital em um sinal de frequência intermediária analógico.
7. Dispositivo de acordo com a reivindicação 6, caracterizado pelo fato de que o dispositivo compreende ainda um módulo de codificação (30) configurado para converter uma entrada de fluxo de dados digital de uma fonte externa de dados (2) em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo, em que o módulo de codificação (30) pode ser trocado entre as primeira e segunda interfaces seriais assíncronas (6, 7) e o conversor digital/analógico (21, 22).
8. Sistema caracterizado pelo fato de que compreende um dispositivo de codificação (2, 32) como definido em qualquer uma das reivindicações 1 a 3 e um dispositivo (3, 36) como definido em qualquer uma das reivindicações 4 a 7, em que a primeira interface serial assíncrona (4, 5) do dispositivo de codificação (2, 32) é conectada à primeira interface serial assíncrona (6, 7) do dispositivo (3, 36), e em que a pelo menos uma segunda interface serial assíncrona (5, 4) do dispositivo de codificação (2, 32) é conectada à pelo menos uma segunda interface serial assíncrona (7, 6) do dispositivo (3, 36).
9. Método para a codificação digital externa de um sinal de banda base ou sinal de frequência intermediária, o método caracterizado pelo fato de que compreende as etapas seguintes: - conversão (S1) de um fluxo de dados digital em um sinal de banda base digital no domínio de tempo ou em um sinal de frequência intermediária digital no domínio de tempo dentro de um dispositivo de codificação (2, 32); - saída (S2) do sinal de banda base digital ou do sinal de frequência intermediária por meio de pelo menos uma primeira interface serial assíncrona (4, 5) do dispositivo de codificação (2, 32), e o método caracterizado pelo fato de compreender: - leitura em (S3) do sinal digital de saída de banda base em uma interface serial assíncrona (6, 7) de um dispositivo (3, 36) conectado a uma interface serial assíncrona (4, 5) do dispositivo codificador (2, 32), - processamento (S5) do sinal de banda base digital de entrada ou sinal de frequência intermediária, - conversão do sinal digital de banda base ou sinal de fre- qüência intermediária no formato de transmissão da interface serial assíncrona (4, 5), e - geração de um sinal de temporização por meio de uma unidade de sincronização conectada ao dispositivo de saída (34) e a uma interface de sincronização (10) para a saída do sinal do temporização, e em que o dispositivo de codificação (2, 32) compreende pelo menos uma segunda interface serial assíncrona (5, 4), e um componente de seno do sinal digital de banda base é emitido como um primeiro sinal digital e um componente de cosseno do sinal de banda base digital ou sinal de frequência intermediária como um segundo sinal digital por meio da pelo menos uma segunda interface serial assíncrona (5, 4), e em que o dispositivo de codificação (2, 32) compreende pelo menos uma segunda interface serial assíncrona (7, 6), e uma componente de seno do sinal de banda base digital ou sinal de frequência intermediária é lida como um primeiro sinal digital para a pelo menos uma primeira interface serial assíncrona (6, 7) de um dispositivo (3, 36) conectado à pelo menos uma primeira interface serial assíncrona (4, 5) do dispositivo de codificação (2, 32) e um componente de cosseno do sinal de banda base digital ou o sinal de frequência intermediária é entrado como um segundo sinal digital por meio da pelo menos uma segunda interface serial assíncrona (7, 6), e em que a primeira e a segunda interfaces digitais assíncronas (4, 5, 7, 6) são interfaces de acordo com o Padrão Europeu EN- 50083-9.
BRPI1008649-8A 2009-08-20 2010-08-03 Dispositivo de codificação, dispositivo para processamento adicional de um sinal de banda base digital ou sinal de frequência intermediária, sistema e método para codificação digital externa BRPI1008649B1 (pt)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
DE102009038269.0 2009-08-20
DE102009038269 2009-08-20
DE102010012428A DE102010012428A1 (de) 2009-08-20 2010-03-23 Kodiervorrichtung, Vorrichtung zur Weiterverarbeitung eines digitalen Basisband- oder Zwischenfrequenzsignals, System und Verfahren zur externen digitalen Kodierung
DE102010012428.1 2010-03-23
PCT/EP2010/004740 WO2011020558A1 (de) 2009-08-20 2010-08-03 Kodiervorrichtung, vorrichtung zur weiterverarbeitung eines digitalen basisband- oder zwischenfrequenzsignals, system und verfahren zur externen digitalen kodierung

Publications (2)

Publication Number Publication Date
BRPI1008649A2 BRPI1008649A2 (pt) 2016-03-08
BRPI1008649B1 true BRPI1008649B1 (pt) 2021-08-31

Family

ID=43495558

Family Applications (1)

Application Number Title Priority Date Filing Date
BRPI1008649-8A BRPI1008649B1 (pt) 2009-08-20 2010-08-03 Dispositivo de codificação, dispositivo para processamento adicional de um sinal de banda base digital ou sinal de frequência intermediária, sistema e método para codificação digital externa

Country Status (6)

Country Link
US (1) US8692698B2 (pt)
EP (1) EP2371124B1 (pt)
JP (1) JP5907870B2 (pt)
BR (1) BRPI1008649B1 (pt)
DE (1) DE102010012428A1 (pt)
WO (1) WO2011020558A1 (pt)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014203236A1 (en) * 2013-06-16 2014-12-24 Siklu Communication ltd. Millimeter-wave system with beam direction by switching sources
US9806428B2 (en) 2013-06-16 2017-10-31 Siklu Communication ltd. Systems and methods for forming, directing, and narrowing communication beams
US9413078B2 (en) 2013-06-16 2016-08-09 Siklu Communication ltd. Millimeter-wave system with beam direction by switching sources
WO2015046919A1 (en) * 2013-09-27 2015-04-02 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19948383A1 (de) * 1999-10-07 2001-04-12 Rohde & Schwarz Verfahren zum empfangsseitigen Bestimmen der Nutzdatenkonstellation eines nach dem DVB-T-Standard modulierten Multiträger-Signals für die Berechnung der Restträgerleistung bzw. Verbesserung der Demodulation
US6690606B2 (en) * 2002-03-19 2004-02-10 Micron Technology, Inc. Asynchronous interface circuit and method for a pseudo-static memory device
DE10336121B4 (de) * 2003-08-06 2006-10-26 Infineon Technologies Ag Serielle asynchrone Schnittstelle mit SLIP-Kodierung/Dekodierung und CRC-Prüfung im Sende- und Empfangspfad
JP2005064556A (ja) 2003-08-08 2005-03-10 Fujitsu Ltd 地上波デジタル放送のデータ放送素材伝送システム
JP3851620B2 (ja) * 2003-09-09 2006-11-29 日本無線株式会社 データ送受信システム
US7319729B2 (en) * 2003-09-29 2008-01-15 International Business Machines Corporation Asynchronous interface methods and apparatus
JP2005151153A (ja) * 2003-11-14 2005-06-09 Hitachi Kokusai Electric Inc デジタル伝送システム
FR2864404B1 (fr) * 2003-12-17 2007-02-16 Sodielec Generateur d'un signal pour la television analogique ou la television numerique
JP2005286566A (ja) * 2004-03-29 2005-10-13 Mitsubishi Electric Corp 情報レート自動検出システム及びこの情報レート自動検出システムを備えた通信機器
US20080195920A1 (en) * 2007-02-13 2008-08-14 Freescale Semiconductor, Inc. Self-test structure and method of testing a digital interface
US8379609B2 (en) * 2007-03-29 2013-02-19 Vixs Systems, Inc. Multimedia client/server system with adjustable data link rate and range and methods for use therewith
JP5069580B2 (ja) * 2007-08-10 2012-11-07 株式会社日立国際電気 信号再生装置
US7996704B2 (en) * 2007-08-21 2011-08-09 Richwave Technology Corp. Asynchronous first in first out interface and operation method thereof
JP4998519B2 (ja) * 2009-05-29 2012-08-15 富士通株式会社 非同期インタフェース回路及び非同期データ転送方法

Also Published As

Publication number Publication date
BRPI1008649A2 (pt) 2016-03-08
US20120146827A1 (en) 2012-06-14
WO2011020558A1 (de) 2011-02-24
EP2371124A1 (de) 2011-10-05
US8692698B2 (en) 2014-04-08
EP2371124B1 (de) 2020-09-30
DE102010012428A1 (de) 2011-02-24
JP2013502788A (ja) 2013-01-24
JP5907870B2 (ja) 2016-04-26

Similar Documents

Publication Publication Date Title
US6968017B2 (en) Low phase noise frequency converter
US7336646B2 (en) System and method for synchronizing a transport stream in a single frequency network
KR101172792B1 (ko) 방송 시스템에서 부가 정보 삽입 장치 및 방법
EP2362650A1 (en) Efficient physical layer signalling for a digital broadcast system
KR101954040B1 (ko) 시간 표현들을 통신하기 위한 시스템 및 방법
JP4940998B2 (ja) Ip/rf変換装置
EP2524459A1 (en) Signaling of layer 1 signaling transmission in broadcast/multicast networks
TWI532380B (zh) 電視機、廣播接收器、廣播系統以及接收廣播信號之方法
BRPI1008649B1 (pt) Dispositivo de codificação, dispositivo para processamento adicional de um sinal de banda base digital ou sinal de frequência intermediária, sistema e método para codificação digital externa
US20080240231A1 (en) Methods and device for fast acquisition of digital video signals
BRPI0923905A2 (pt) método e sistema de radiodifusão, e, método para sincronizar plataformas em um sistema de radiodifusão
BR112019015870A2 (pt) sistema de difusão
JP2015095679A (ja) Ip回線を利用したsfn放送システムおよび放送ts伝送方法
WO2009126777A1 (en) Broadcast equipment communication protocol
KR101356466B1 (ko) 디지털 방송 처리장치 및 디지털 방송 처리방법
US7583704B1 (en) Synchronizing separated upstream and downstream channels of cable modem termination systems
US8558631B1 (en) Resilient channel and broadcast modulation
KR20130093773A (ko) 디지털 방송용 게이트웨이 장치 및 통합형 디지털 방송 신호 송출기
KR20090042538A (ko) 방송 신호의 전송 방법과 장치, 기록매체 및 수신 장치
US6295015B1 (en) Reference generator for demodulator calibration
Dumic et al. Simulating DVB-T to DVB-T2 migration opportunities in croatian TV broadcasting
KR101680403B1 (ko) Dvb-c2 송신기에서 일정한 데이터 전송률 제공을 위한 방법 및 장치
You et al. Experimental system for generating DVB-T2 signal based on FPGA board
KR101211115B1 (ko) 방송 신호의 전송 방법과 장치
KR102435825B1 (ko) 수신 장치, 수신 방법, 송신 장치 및 송신 방법

Legal Events

Date Code Title Description
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B07A Application suspended after technical examination (opinion) [chapter 7.1 patent gazette]
B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 03/08/2010, OBSERVADAS AS CONDICOES LEGAIS. PATENTE CONCEDIDA CONFORME ADI 5.529/DF, QUE DETERMINA A ALTERACAO DO PRAZO DE CONCESSAO.