BRPI1000056A2 - dispositivo eletrÈnico - Google Patents

dispositivo eletrÈnico Download PDF

Info

Publication number
BRPI1000056A2
BRPI1000056A2 BRPI1000056-9A BRPI1000056A BRPI1000056A2 BR PI1000056 A2 BRPI1000056 A2 BR PI1000056A2 BR PI1000056 A BRPI1000056 A BR PI1000056A BR PI1000056 A2 BRPI1000056 A2 BR PI1000056A2
Authority
BR
Brazil
Prior art keywords
frequency
signal
clock
electronic device
circuit
Prior art date
Application number
BRPI1000056-9A
Other languages
English (en)
Inventor
Kunihiko Iizuka
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of BRPI1000056A2 publication Critical patent/BRPI1000056A2/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/063Setting decision thresholds using feedback techniques only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/18Modifications of frequency-changers for eliminating image frequencies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/02Reducing interference from electric apparatus by means located at or near the interfering apparatus
    • H04B15/04Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder
    • H04B15/06Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder by local oscillators of receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Noise Elimination (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

DISPOSITIVO ELETRÈNICO. A presente invenção refere-se a um dispositivo eletrónico que atende: fLo=Nxf~çIk~...(1); e (N-1)xf~Clk~<fDl<Nx~fCk~<fD2<(N+1)xf~Clk~...(2), onde: fLo representa uma frequência do sinal oscilador local; N representa um número inteiro; fDl representa uma frequência limite inferior do sinal recebido; e fD2 representa uma frequência limite superior do sinal recebido. Mesmo se os componentes harmónicos, cujas respectivas frequências são múltiplos inte- grais respectivos da frequência de relógio fçlk, são misturados como compo- nentes espúrios em um trajeto para um sinal-alvo, os componentes espúrios harmónicos não incidem no espectro de onda-alvo observado após a conversão da frequência pelo misturador. Portando, é possível evitar a deterioração no desempenho de recepção, a deterioração sendo ocasionada pelos componentes espúrios na banda surgindo das ondas harmónicas superiores cujas frequência são múltiplos integrais respectivos de uma frequência de relógio f~clk~.

Description

Relatório Descritivo da Patente de Invenção para "DISPOSITIVO ELETRÔNICO".
Campo da Técnica
A presente invenção refere-se a um dispositivo eletrônico parauso em, por exemplo, telecomunicações sem-fio, especificamente, esta in-venção se refere a um dispositivo eletrônico, incluindo um circuito conversorde freqüência e um circuito que opera em sincronização com um sinal derelógio, que pode remover componentes espúrios ocasionados pelo sinal derelógio ou redução de um efeito adverso dos componentes espúrios.
Antecedentes da Técnica
Nos últimos anos, os aparelhos eletrônicos, especificamente osaparelhos sem-fio e a cabo, geralmente incluem circuitos, como, por exem-plo, um circuito digital e um circuito capacitar comutado, cada um dos quaisopera em sincronização com um sinal de relógio. Em tais circuitos, uma cor-rente instantânea flui em sincronização com um sinal de relógio. Isso ocasi-ona ruídos cada um sendo dotado de um alto nível e cada um sendo dotadode uma freqüência do sinal de relógio (uma onda fundamental) ou uma fre-qüência de uma dentre harmônicas superiores. Os ruídos são misturados emum sinal, por meio disso levando uma deterioração em proporção S/N dosinal. Esse fenômeno freqüentemente leva a um problema, especificamentenos receptores de comunicações.
A figura 8 é um diagrama em bloco ilustrando um exemplo deum dispositivo eletrônico convencional 100 incluindo um receptor de conver-são direto 110 e um circuito de sincronização 106. Um sinal RF recebido porvia de uma antena 101 é ampliado por um amplificador 102. A seguir, ummisturador 103 realiza uma conversão de freqüência misturando o sinal RFassim ampliado e um sinal oscilador local sendo dotado de uma freqüênciafio de maneira que o sinal RF assim sujeitado à conversão de freqüênciaseja convertido em um sinal de banda-base. O sinal de banda-base supridodo misturador 103 é atenuado por um filtro de passagem baixa 104 de ma-neira que seus componentes de freqüência, diferente de um componente defreqüência incidindo em uma banda de sinal-alvo, sejam atenuados. O sinalde banda-base assim atenuado é ampliado por um amplificador 105, e entãotransferido por via de um terminal de saída OUT.
O sinal de saída do amplificador 105 contém uma compensaçãode CC. A compensação de CC é alimentada de volta por um cancelador decompensação de CC 107 para a saída do misturador, e é assim removido. Ocircuito de sincronização de relógio 106 é usado para realizar parte de umafunção do receptor de conversão direta ou para realizar outra função diferen-te da função do receptor de conversão direta. Em qualquer caso, as opera-ções são realizadas em sincronização com um sinal de relógio sendo dotadode uma freqüência de relógio fcik· Isso leva as ondas harmônicas superiores,cujas freqüências respectivas sejam múltiplos integrais respectivos da fre-qüência de relógio fcik, para ser indesejavelmente misturado em um trajetopara o sinal RF recebido por via da antena 101. As ondas harmônicas supe-riores são misturadas em um trajeto por via, por exemplo, fiação de supri-mento de energia, um substrato comum, acoplando os campos elétricos oucampos magnéticos, ou uma onda eletromagnética.
A figura 9 ilustra um exemplo de um espectro de sinal em umponto de entrada de sinal RF A no receptor da figura 8. A figura 9 ilustra es-pecificamente: um sinal-alvo que foi sujeitado a uma modulação e ocupauma banda de freqüência predeterminada; o sinal de relógio, sendo dotadoda freqüência de relógio fcik, que é indesejavelmente misturada no ponto deentrada de sinal RF A; e ondas harmônicas superiores do sinal de relógiosendo dotadas da freqüência de relógio fcik·
Esses sinais e o sinal oscilador local sendo dotados da frequên-cia fLo são misturados pelo misturador 103 da figura 8, de modo a ser con-vertido no sinal de banda-base sendo dotado de um espectro de sinal ilus-trado na figura 10.
Na figura 10 é presumido que (N-1)xfcik<fi_o<Nxfcik é atendido. Afigura 10 ilustra que um componente espúrio em faixa é gerado em uma fre-quência NxfCik-fLo pela mistura de uma onda harmônica superior N-th sendodotada de uma freqüência Nxfcik e o sinal oscilador local sendo dotado dafreqüência fi_o·A figura 11 é um diagrama em bloco ilustrando um exemplo deum dispositivo eletrônico convencional 120 incluindo um receptor heteródino130 e um circuito de sincronização de relógio 126. Um espectro de sinal de(i) um sinal-alvo em um ponto de entrada de sinal RF A no receptor 130 dafigura 11 e (ii) ondas harmônicas superiores de um sinal de relógio sendodotadas de uma freqüência de relógio fcik, que é misturada no ponto de en-trada de sinal RF A1 é idêntico aquele ilustrado na figura 9.
De acordo com o dispositivo eletrônico 130, um sinal RF recebi-do por via uma antena 121 é ampliado por um amplificador 122. A seguir, ummisturador 123 realiza uma conversão de freqüência pela mistura de um si-nal RF assim ampliado e um sinal oscilador local sendo dotado de uma fre-qüência fio de modo a ser convertido em um sinal de freqüência intermediá-rio. Após isso, o sinal de freqüência intermediário suprido do misturador 123é atenuado por um filtro de passagem de banda 124 de maneira que seuscomponentes dè freqüência, diferentes de um componente incidindo em umabanda de sinal-alvo, sejam atenuados. O sinal de freqüência intermediárioassim atenuado é ampliado por um amplificador 125, e é assim transferidopor via um terminal de saída OUT.
O circuito de sincronização de relógio 120 é usado para realizarparte de uma função do receptor super-heteródino ou para realizar outrafunção diferente da função do receptor super-heteródino 130. Em qualquercaso, as operações são realizadas em sincronização com um sinal de reló-gio sendo dotado de uma freqüência de relógio fcik- Isso ocasiona as ondasharmônicas superiores, cujas freqüências são integrais múltiplas da frequên-cia de relógio fcik, a serem indesejavelmente misturadas em um trajeto para osinal RF recebido por via da antena 121. As ondas harmônicas superioressão misturadas em um trajeto por via, por exemplo, de uma fiação de supri-mento de energia, um substrato comum, acoplamento dos campos elétricosou campos magnéticos, ou uma onda eletromagnética.
Esses sinais e o sinal oscilador local sendo dotados da freqüên-cia fio são misturados pelo misturador 123 da figura 11, de modo a seremconvertidos em um sinal de banda-base sendo dotado de um espetro de si-nal ilustrado na figura 12.
Na figura 12 é presumido que (N-2)xfcik<fi_o<(N-1)xfcik seja aten-dido. A figura 12 ilustra que é gerado um componente espúrio na banda emuma freqüência NxfCik-fi_o misturando uma onda harmônica superior N-thsendo dotada de uma freqüência NxfC|k e um sinal oscilador local sendo do-tado da freqüência fi_o·
Para tratar esses problemas, é conhecido um método no qual oscomponentes espúrios são removidos pelo provimento de um filtro de enta-lhe sendo dotado de freqüências idênticas às freqüências respectivas doscomponentes espúrios da onda harmônica superiores.
A Literatura de Patente 1 descreve um método para remover oscomponentes espúrios em um receptor de multiplexação de divisão de fre-qüência ortogonal (OFDM). De acordo com a descrição quanto ao método,(i) um sinal recebido, que tenha sido sujeitado a uma conversão de frequên-cia por um circuito conversor de freqüência, é convertido por um circuito detransformação rápida Fourier (FFT) em um sinal de domínio de freqüênciade modo que as freqüências dos componentes espúrios respectivos que sãomisturados no sinal recebido sejam detectadas, (ii) as freqüências de entalhede um filtro de entalhe variável são controladas de modo a se equipararemcom as respectivas freqüências dos componentes espúrios, permitindo, pormeio disso, uma remoção dos componentes espúrios de interferentes.
A Literatura de Patente 2 descreve como se segue. Um aparelhoincluindo um microcomputador ocasiona sinais desnecessários como, porexemplo, componentes de ondas harmônicas superiores de um sinal de re-lógio que são geradas devido a um mecanismo no qual o aparelho opera emresposta ao sinal de relógio suprido de um microcomputador. Tais sinaisdesnecessários interferem com um sinal que o aparelho deva prosseguir.
Em vista das circunstâncias, uma freqüência do sinal de relógio é temporari-amente variada de maneira que a energia das ondas harmônicas superioresseja dispersa, por meio disso reduzindo um nível de ruído.
Lista de Citação
Literatura de Patente 1Publicação do Pedido de Patente Japonês, Tokukai, No. 2006-174218 A (Data da Publicação: 29 de Junho de 2006)
Literatura de Patente 2
Publicação do Pedido de patente Japonês, Tokukaihei1 No. 11-143572 A (Data da Publicação: 28 de maio de 1999)
Sumário da Invenção
Problema Técnico
Infelizmente, o receptor OFDM da Literatura de Patente 1 requercircuitos adicionais como, por exemplo, um circuito para detectar os compo-nentes espúrios interferentes e um filtro de entalhe variável. Assim, o recep-tor OFDM aumentou a preocupação a respeito de um aumento no consumode energia e no tamanho do circuito.
O sistema, descrito na Literatura de Patente 2, para gerar um si-nal de relógio não pode eliminar completamente o ruído cujas freqüênciasincidam em uma banda de sinal-alvo. Portanto, o sistema não alcançou umefeito suficiente.
A presente invenção foi realizada em vista dos problemas acima.É um objetivo da presente invenção proporcionar um dispositivo eletrônicoque possa evitar a deterioração no desempenho da recepção, a deterioraçãosendo ocasionada por componentes espúrios interferentes na banda surgin-do das ondas harmônicas superiores cujas freqüências sejam múltiplas inte-grais respectivas de uma freqüência de relógio.
Solução do Problema
Para solucionar os problemas acima, um dispositivo eletrônicoda presente invenção inclui: um receptor de conversão direta; e um circuitode sincronização de relógio que opera em sincronização com um sinal derelógio sendo dotado de uma freqüência de relógio fciik, o receptor de con-versão direta incluindo: um circuito conversor de freqüência para realizaruma conversão de freqüência pela mistura de um sinal recebido e um sinaloscilador local de modo a converter o sinal recebido em um sinal de banda-base; e um circuito cancelador de compensação de corrente contínua pararemover uma compensação de corrente contínua contida em um sinal quetenha sido sujeitado à conversão de freqüência pelo circuito conversor defreqüência, o dito dispositivo eletrônico satisfazendo: fLo = N χ fC|k (1); e (N-1)x fcik < fD1 < Nxfdk < fD2 < (N+1) χ fC|k (2), onde ílo representa uma freqüên-cia do sinal oscilador local, N representa um número inteiro, fD1 representauma freqüência de limite inferior, e fD2 representa uma freqüência de limitesuperior do sinal recebido.
O circuito de sincronização de relógio usado na presente inven-ção opera em sincronização com o sinal de relógio sendo dotado da fre-qüência de relógio fciik· Assim, os componentes harmônicos, cujas frequên-cias respectivas são os múltiplos inteiros respectivos da freqüência de reló-gio fciik são misturados como componentes espúrios em um trajeto para osinal recebido.
O componente espúrio sendo dotado da freqüência de Nxfcm de-vido à conversão de freqüência pelo circuito conversor de freqüência é mis-turado com o sinal oscilador local, e é, portanto, convertido em um compo-nente de CC, que é então removido pelo circuito cancelador de compensa-ção de corrente contínua.
Os componentes espúrios de onda harmônica superior sendodotados das respectivas freqüências diferentes da freqüência Nxfcik são con-vertidos nos componentes sendo dotados das respectivas freqüências cujosmúltiplos integrais respectivos da freqüência de relógio fcnk devido ao sinaloscilador local é dotado da freqüência Nxfcik. Quando a freqüência fLo do si-nal oscilador local é subtraída da freqüência limite superior fD2 do sinal re-cebido que foi sujeitado à conversão de freqüência pelo circuito conversor defreqüência, a diferença resultante se torna superior a 0, porém inferior doque a freqüência de relógio fcnk. Portanto, os componentes espúrios de ondaharmônica superior, sendo dotados das respectivas freqüências diferentesda freqüência Nxfcik, não incidem em uma banda de freqüência da onda-alvoque tenha sido sujeitada à conversão de freqüência pelo circuito conversorde freqüência.
Isso permite o provimento de um dispositivo eletrônico que podeevitar a deterioração no desempenho de recepção, a deterioração sendoocasionada pelos componentes espúrios na banda surgindo das ondas har-mônicas superiores cujas freqüências sejam múltiplos integrais respectivosde uma freqüência de relógio fclk.
Para solucionar os problemas acima, um dispositivo eletrônicoda presente invenção inclui: um super-heteródino incluindo um circuito con-versor de freqüência para realizar uma conversão de freqüência pela misturade um sinal recebido e um sinal oscilador local de modo a converter o sinalrecebido em um sinal de freqüência intermediário; e um circuito de sincroni-zação de relógio que opere em sincronização com um sinal de relógio sendodotado de uma freqüência de relógio fcik, o dispositivo eletrônico satisfazendofLO = N χ fcik (3); e {N+(K-1)} χ fcik <fD1 <fD2 < (N+K) χ fcik (4), onde fL0 repre-senta uma freqüência do sinal oscilador local, cada NeK representa umnúmero inteiro, fD1 representa uma freqüência de limite inferior do sinal re-cebido, e fD2 representa uma freqüência de limite superior do sinal recebido.
O circuito de sincronização de relógio usado na presente inven-ção opera em sincronização com o sinal de relógio sendo dotado da fre-qüência de relógio fclk. Assim, os componentes harmônicos, cujas freqüên-cias respectivas são múltiplos integrais respectivos da freqüência de relógiofcik, são misturados como componentes espúrios em um trajeto para o sinalrecebido.
Uma vez que a freqüência do sinal oscilador local é igual à fre-qüência de Nxfdk, quando a freqüência fi_o do sinal oscilador local é subtraídada freqüência limite inferior fD1 do sinal recebido que foi sujeitado à conver-são de freqüência pelo circuito conversor de freqüência, a diferença resultan-te se torna superior do que (K-1)xfCik. Similarmente, quando a freqüência fi_odo sinal oscilador local é subtraída da freqüência limite superior fD2 do sinalrecebido, a diferença resultante se torna inferior a KxfC|k. Portanto, os com-ponentes espúrios harmônicos não incidem no espectro de onda-alvo obser-vado após a conversão da freqüência pelo circuito conversor de freqüência.
Isso permite o provimento de um dispositivo eletrônico que podeevitar a deterioração no desempenho de recepção, a deterioração sendoocasionada pelos componentes espúrios na banda surgindo das ondas har-mônicas superiores cujas freqüências são múltiplos integrais respectivos deuma freqüência de relógio fcik.
Efeitos Vantajosos da Invenção
Conforme descrito acima, um dispositivo eletrônico da presenteinvenção satisfaz: fi_o=NxfCik...(1); e (N-1)xfCik<fD1<NxfCik<fD2<(N+1)xfC|k...(2),onde: fi_o representa uma freqüência do sinal oscilador local; N representaum número inteiro; fD1 representa uma freqüência limite inferior do sinal re-cebido; e fD2 representa uma freqüência limite superior do sinal recebido.
Outro dispositivo eletrônico da presente invenção satisfaz:fLO=Nxfclk...(3); e {N+(K-1)}xfc,k<fD1<fD2<(N+K)xfc,k...(4), onde fL0representa uma freqüência do sinal oscilador local; cada NeK representaum número inteiro; fD1 representa uma freqüência limite inferior do sinal re-cebido; e fD2 representa uma freqüência limite superior do sinal recebido.
Isso permite o provimento de um dispositivo eletrônico que podeevitar a deterioração do desempenho da recepção, a deterioração sendoocasionada por componentes na banda surgindo das ondas harmônicas su-periores cujas freqüências são múltiplos integrais respectivos de uma fre-qüência de relógio.
Breve Descrição dos Desenhos
A figura 1 é um diagrama em bloco ilustrando um dispositivo ele-trônico de acordo com uma modalidade da presente invenção, cujo dispositi-vo eletrônico inclui um receptor de conversão direta e um circuito de sincro-nização de relógio.
A figura 2 ilustra um espectro de sinal ilustrando uma relação defreqüência entre os componentes espúrios harmônicos e um sinal-alvo, cujarelação é observada quando uma freqüência de outra onda harmônica supe-rior N-th de um sinal de relógio sendo dotado de uma freqüência de relógiode fC|k coincide em NxfC|k com uma freqüência de um sinal oscilador local.
A figura 3 ilustra um espectro de sinal observado após um sinalRF ilustrado no espectro de sinal da figura 2 ser sujeitado à conversão defreqüência por um misturador incluído no receptor de conversão direta.
A figura 4 é um diagrama em bloco ilustrando um dispositivo ele-irônico de acordo com outra modalidade da presente invenção, cujo disposi-tivo eletrônico inclui um receptor heteródino e um circuito de sincronizaçãode relógio.
A figura 5 ilustra um espectro de freqüência observado em umreceptor super-heteródino, cujo espectro ilustra uma relação de freqüênciaentre uma freqüência de um sinal oscilador local e uma freqüência de relógiode operação de um circuito que opera em sincronização com um sinal derelógio, com relação a um número inteiro K.
A figura 6 ilustra um espectro de sinal observado após um sinalRF ilustrado no espectro de sinal da figura 5 ser sujeitado a uma conversãode freqüência por um misturador incluído no receptor super-heteródino.
A figura 7 é um diagrama em bloco ilustrando um dispositivo ele-trônico 23 formado por um dispositivo eletrônico da figura 4 proporcionadocom um oscilador e um divisor de freqüência.
A figura 8 é um diagrama em bloco ilustrando um dispositivo ele-trônico convencional incluindo um receptor de conversão direta e um circuitode sincronização de relógio.
A figura 9 ilustra um espectro de sinal observado em um pontode entrada de sinal em cada dos receptores ilustrados nas figuras 8 e 11,respectivamente.
A figura 10 ilustra um espectro de sinal ilustrando que um sinalsendo dotado da banda de freqüência da figura 9 foi sujeitado à conversãode freqüência no dispositivo eletrônico da figura 8 de modo a ser alterado emum sinal de banda-base.
A figura 11 é um diagrama em bloco ilustrando um dispositivoeletrônico convencional incluindo um receptor heteródino e circuito de sin-cronização de relógio.
A figura 12 ilustra um espectro de sinal ilustrando que um sinalsendo dotado da banda de freqüência da figura 9 foi sujeitado à conversãode freqüência no dispositivo eletrônico da figura 11 de modo a ser alteradoem um sinal de banda-base.
Descrição das ModalidadesModalidade 1
Uma modalidade da presente invenção será descrita abaixo comrelação às figuras 1 a 3.
A figura 1 é um diagrama em bloco ilustrando um dispositivo ele-trônico 1 da presente Modalidade 1. O dispositivo eletrônico 1 inclui um re-ceptor de conversão direta 10 e um circuito de sincronização de relógio 8.Especificamente, o dispositivo eletrônico 1 inclui uma antena 2, um amplifi-cador 3, um misturador 4, um filtro de passagem baixa 5, um amplificador 6,um cancelador de compensação de corrente contínua (CC) 7, e o circuito desincronização de relógio 8. O receptor 10 é constituído de uma antena 2, oamplificador 3, o misturador 4, o filtro de passagem baixa 5, o amplificador 6,e o cancelador de compensação de CC 7.
O dispositivo eletrônico 1 opera como se segue. Um sinal rece-bido RF por via antena 2 é ampliado pelo amplificador 3. A seguir, o mistu-rador 4 realiza uma conversão de freqüência pela mistura do sinal RF assimampliado e um sinal oscilador local sendo dotado de uma freqüência f|_o demodo que o sinal RF assim ampliado seja convertido em um sinal de banda-base. Após isso, o filtro de passagem baixa 5 atenua os componentes defreqüência, diferente de um componente de freqüência incidindo em umabanda de sinal-alvo, do sinal da banda-base suprido do misturador 4. O sinalde banda-base assim atenuado é então ampliado pelo amplificador 6, e étransferido por via de um terminal de saída OUT.
O sinal de saída do amplificador 6 contém uma compensação deCC, a compensação de CC é alimentado pelo centralizador de compensaçãode CC 7 para a saída do misturador, e é assim removido. O circuito de sin-cronização de relógio 8 é usado para realizar parte de uma função do recep-tor de conversão direta 10 ou para executar outra função diferente da funçãodo receptor de conversão direta 10. Em qualquer caso, as operações sãoexecutadas em uma sincronização com um sinal de relógio sendo dotado deuma freqüência de relógio fC|k. Isso leva as ondas harmônicas superiores,cujas respectivas freqüências são múltiplos integrais respectivos da freqüên-cia de relógio fcik, a serem desejavelmente misturadas como componentesespúrios em um trajeto para o sinal RF recebido por via a antena 2. As on-das harmônicas superiores são misturadas no trajeto, por exemplo, por viada fiação de suprimento de energia, um substrato comum acoplamento doscampos elétricos ou campos magnéticos, ou uma onda eletromagnética.
De acordo com o receptor de conversão direta 10, o misturador4 mistura o sinal RF recebido e o sinal oscilador local sendo dotado de umafreqüência idêntica à freqüência do sinal RF recebido. Isso ocasiona um fe-nômeno de alto-mistura no qual o sinal oscilador local e um vazamento dosinal oscilador local são misturados, o vazamento sendo chamado de vaza-mento local.
O sinal transferido do misturador 4 contém uma compensaçãode CC devido à automistura e/ou uma variação no desempenho do dispositi-vo. Isso ocasiona problemas como, por exemplo, saturação dos sinais e de-terioração nas proporções de sinal para ruído (S/N) nos respectivos circuitospelos quais o misturador 4 é seguido.
Por essa razão, o receptor de conversão direta 10 (receptorsem-fio) geralmente inclui um circuito cancelador de compensação de CC 7(circuito cancelador de compensação de corrente contínua) para remover acompensação de CC contida no sinal que foi submetido à conversão de fre-qüência pelo misturador 4.
O cancelador de compensação de CC 7 funciona como um filtropara remover sinais, sendo dotados de freqüências incidindo em uma bandade freqüência baixa, que inclui os respectivos componentes de CC. Assim, ocancelador de compensação de CC 7 remove não apenas a compensaçãode CC ocasionado pela auto-mistura como também sinais, contidos no sinalde saída do misturador 4, cada um dos quais sendo dotado de um compo-nente de CC ou de um componente de freqüência próximo ao componentede CC.
Portanto, no caso onde um sinal de entrada para o misturador 4contenha um componente espúrio sendo dotado de uma freqüência idênticaà freqüência do sinal oscilador local, o componente espúrio é misturado como sinal oscilador local de modo a ser convertido em uma compensação deCC (componente de CC). A compensação de CC é removida pelo cancela-dor de compensação de CC 7.
Em vista disso, o circuito (o circuito de sincronização de relógio 8da figura 1) que opera em sincronização com o sinal de relógio sendo dotadode uma freqüência fClk é dotado de uma freqüência de relógio de operação(fclk) que é ajustada de maneira que uma onda harmônica superior da fre-qüência de relógio de operação seja dotada de uma freqüência que coincidacom a freqüência (fLo) do sinal oscilador local. Isso permite que o canceladorde compensação de CC 7 remova os sinais (componentes espúrios ocasio-nados pelo sinal de relógio) que estejam misturados no mesmo do circuitode sincronização de relógio 8, que esteja incluído no receptor de conversãodireta 10 como um componente essencial.
A figura 2 é um espectro de sinal ilustrando uma relação de fre-qüência entre um componente espúrio de onda harmônica superior e umsinal-alvo, a relação sendo observada no caso onde uma ordem N-th de on-da harmônica superior do sinal de relógio sendo dotado de uma freqüênciade relógio de íclk θ o sinal oscilador local tendo uma freqüência de Nxfcik· Afigura 3 é um espectro de sinal observado após um sinal RF ilustrado no es-pectro de sinal da figura 2 ser sujeitado à conversão de freqüência pelo mis-turador 4 do receptor de conversão 10.
Uma vez que a freqüência do sinal oscilador local é igual à fre-qüência de Nxfcik, o componente espúrio sendo dotado da freqüência deNxfclk é convertido em um componente de CC pelo misturador 4 da figura 1,e é então removido pelo cancelador de compensação de CC 7.
Ademais, os componentes espúrios sendo dotados das freqüên-cias respectivas de (N-1 )xfcik e (N+1)xfCik são convertidos pelo misturador 4em um componente espúrio sendo dotado da freqüência de relógio fClk.
Em vista disso, a freqüência de relógio fcik é selecionada de ma-neira que os componentes espúrios sendo dotados das freqüências respec-tivas (N-1)xfClk e (N+1)xfClk caiam fora da banda de sinal-alvo (ver figura 2).Isso permite que o sinal de banda-base, que foi sujeitado à conversão defreqüência pelo misturador 4, não seja dotado de nenhum componente espú-rio na banda de sinal-alvo.
De acordo com a presente Modalidade 1, a freqüência de relógiofclk é selecionada de maneira que as relações de freqüência indicadas pelafórmulas seguintes (1) e (2) sejam satisfeitas (ver figura 2).
<formula>formula see original document page 14</formula>
onde N representa um número inteiro, fD1 representa uma fre-qüência limite inferior do sinal-alvo (sinal recebido), e fD2 representa umafreqüência limite superior do sinal-alvo.
O componente espúrio sendo dotado da freqüência de Nxfdk émisturado com o sinal oscilador local como um resultado da conversão defreqüência pelo misturador 4 de modo a ser convertido em um componentede CC. O componente de CC é então removido pelo cancelador de compen-sação de CC 7.
Os componentes espúrios da onda harmônica superior sendodotados das freqüências respectivas diferentes da Nxfcik são convertidos emcomponentes sendo dotados das freqüências respectivas que são múltiplosintegrais respectivos da freqüência de relógio fcik porque o sinal osciladorlocal é dotado da freqüência de NxfClk. Quando a freqüência fLo do sinal osci-lador local é subtraída da freqüência limite superior fD2 do sinal recebidoque foi sujeitado à conversão de freqüência pelo misturador 4, a diferençaresultante se torna mais alta do que O, mas inferior à referência de relógiofclk. Portanto, os componentes espúrios da onda harmônica superior, sendodotados das respectivas freqüências diferentes da freqüência Nxfcik, não in-cidem em uma banda de freqüência da onda-alvo que tenha sido sujeitada àconversão de freqüência pelo misturador 4.
Exemplos do circuito que opera na sincronização com o sinal derelógio incluem um circuito digital e um circuito capacitor comutado. O circui-to é usado para realizar parte de uma função do receptor 10 ou para realizaroutra função diferente da função do receptor 10.
Um exemplo do circuito digital usado para realizar parte da fun-ção do receptor 10 é um circuito de demodulação para demodular um sinalmodulado digitalmente. Um exemplo do circuito digital usado para realizaroutra função diferente da função do receptor 10 é uma CPU em uma dispo-sição onde o receptor 10 é montado em um computador pessoal.
Um exemplo do circuito capacitor comutado usado para realizarparte da função do receptor 10 é um circuito capacitor comutado pelo qual ofiltro de passagem baixa 5 da figura 1 é compreendido. Um exemplo do cir-cuito capacitor comutado usado para realizar outra função diferente da fun-ção do receptor 10 é um circuito capacitor comutado pelo qual um conversorAD é compreendido para converter um sinal de saída de um sensor montadoem um telefone portátil do receptor 10.
Em qualquer dos exemplos acima, a freqüência de relógio fcik éselecionada de maneira que as Fórmulas (1) e (2) referentes à relação entre(i) a freqüência de relógio fcik e (ii) a freqüência fi_o do sinal oscilador localsuprido para o receptor 10 sejam satisfeitas. Isso evita a geração dos com-ponentes espúrios na banda no receptor 10 dos componentes espúrios har-mônicos do sinal digital sendo dotado da freqüência de relógio W, cujo sinalde relógio é suprido para o circuito digital, isto é, o circuito de sincronizaçãode relógio 8. Isso sucessivamente permite o provimento de um dispositivoeletrônico que pode evitar a deterioração no desempenho de recepção, adeterioração sendo ocasionada pelos componentes espúrios na banda sur-gindo das ondas harmônicas superiores cujas freqüências são múltiplos in-tegrais respectivos de uma freqüência de relógio fcik.
O circuito de sincronização de relógio 8 da presente Modalidade1 pode ser dotado de uma freqüência de relógio fcik (operação de freqüênciade relógio) que é idêntica à freqüência ílo do sinal oscilador local. Isso cor-responde a um caso onde N = 1 na Fórmula (1). Nesse caso, a freqüência fi_odo sinal oscilador local pode ser usada como a freqüência de relógio fcik docircuito de sincronização de relógio 8, permitindo, por meio disso, uma redu-ção no tamanho do circuito.
Modalidade 2
Outra modalidade da presente invenção será descrita abaixocom relação às figuras 4 a 6.A figura 4 é um diagrama em bloco ilustrando um dispositivo ele-trônico 11 da presente Modalidade 2. O dispositivo eletrônico inclui um re-ceptor super- heteródino 20 e um circuito de sincronização de relógio 17.Especificamente, o dispositivo eletrônico 11 inclui uma antena 12, um ampli-ficador 13, um misturador 14, um filtro de passagem de banda 15, um ampli-ficador 16 e o circuito de sincronização de relógio 17. O receptor super- he-teródino 20 é constituído pela antena 12, o amplificador 13, o misturador 14,o filtro de passagem de banda 15, e o amplificador 16.
O dispositivo eletrônico opera como se segue. Um sinal RF re-cebido por via a antena 12 é ampliado pelo amplificador 13. A seguir,, o mis-turador 14 realiza uma conversão de freqüência pela mistura do sinal RFassim ampliado e um sinal oscilador local sendo dotado de uma freqüênciafLo de maneira que o sinal RF assim ampliado seja convertido em um sinalde freqüência intermediário. Após isso, o filtro de passagem de banda 15atenua os componentes de freqüência, diferentes de um componente de fre-qüência incidindo em uma banda de sinal-alvo, do sinal de freqüência inter-mediário do misturador 14. O sinal de freqüência intermediário assim atenu-ado é então ampliado pelo amplificador 16, e é transferido por via um termi-nal de saída OUT.
O circuito de sincronização de relógio 17 é usado para realizarparte de uma função do receptor super-heteródino 20 ou para realizar outrafunção diferente da função do receptor super-heteródino 20. Em qualquercaso, as operações são realizadas em sincronização com o sinal de relógiosendo dotado de uma freqüência de relógio fclk- Isso leva as ondas harmôni-cas superiores, cujas freqüências respectivas são múltiplos integrais respec-tivos da freqüência de relógio fcik, a ser indesejavelmente misturada com oscomponentes espúrios em um trajeto para o sinal RF recebido por via a an-tena 12. As ondas harmônicas superiores são misturadas no trajeto por via,por exemplo, a fiação de suprimento de energia, um substrato comum, aco-plando os campos elétricos ou os campos magnéticos, ou uma onda eletro-magnética.
Conforme ilustrado na figura 5, o receptor super-heteródino sa-tisfaz uma relação de freqüência de fLo=NxfCik, onde N representa um núme-ro inteiro, entre (i) a freqüência fLo> do sinal oscilador local e (ii) a freqüênciade relógio fcik do circuito que opera em sincronização com o sinal de relógio.
Além disso, a freqüência de relógio fcik é selecionada de maneira que a ban-da de freqüência de um sinal-alvo caia entre as freqüências respectivas dasondas harmônicas superiores do sinal de relógio sendo dotado da freqüênciade relógio fcik, isto é, entre {N+(K-1)}xfCik e (N+K)xfC|k, onde K representa umnúmero inteiro. Conforme ilustrado na figura 6, o misturador 14 então con-verte as respectivas freqüências das ondas harmônicas superiores do sinalde relógio sendo dotado da freqüência de relógio fcik de maneira que as fre-qüências caiam fora da banda de sinal-alvo.
Os componentes espúrios supridos para o misturador 14 do re-ceptor super-heteródino 20 é dotado das respectivas freqüências de...Nxfclk,(N+1)xfclk, (N+2)xfclk..... {N+(K-2)}xfclk, {N+(K-1)}xfclk, (N+K)xfclk,{N+(K+1)} xfclk.....
De acordo com a presente Modalidade 2, a freqüência de relógiofcik é selecionada de maneira que as relações de freqüência indicadas pelasFórmulas seguinte (3) e (4) sejam satisfeitas (ver figura 5).
fLo= Nxf0Ik (3)
{Ν + (K-1)} χ fcik < fD1 < fD2 < (N+K) χ fc)k (4)
onde N representa um número inteiro, K representa outro núme-ro inteiro que é diferente do número inteiro N, fD1 representa uma freqüêncialimite inferior ao sinal-alvo recebido (sinal recebido, e fD2 representa umafreqüência limite superior do sinal-alvo.
Uma vez que a freqüência do sinal oscilador local é igual à fre-qüência de Nxfclk, quando a freqüência fi_o do sinal oscilador local é subtraí-da da freqüência limite inferior fD1 do sinal recebido que foi sujeitado à con-versão de freqüência pelo misturador 14, a diferença resultante se tornamaior do que (K-1) χ fC|k. Similarmente, quando a freqüência fLo do sinal osci-lador local é subtraída da freqüência limite superior fD2 do sinal recebido, adiferença resultante se toma menor do que Kxfcik.
Conforme descrito acima, o misturador 14 executa uma conver-são de freqüência de maneira a converter as freqüências dos respectivoscomponentes espúrios da onda harmônica superior, cujas freqüências sãomúltiplos integrais respectivos da freqüência de relógio fclk, nas freqüênciasdas ondas harmônicas superiores do sinal de relógio sendo dotado da fre-quência de relógio fclk- As freqüências assim convertidas não incidem emuma banda de freqüência da onda-alvo que foi sujeitada à conversão de fre-qüência pelo misturador 14. A figura 6 é um espectro de sinal do sinal RF,ilustrado no espectro de sinal da figura 5, que foi sujeitado à conversão defreqüência pelo misturador do receptor super-heteródino.
Exemplos do circuito que opera em sincronização com o sinal derelógio incluem um circuito digital e um circuito capacitor comutado. O circui-to é usado para realizar parte de uma função do receptor 20 ou realizar outrafunção diferente da função do receptor 20.
Um exemplo do circuito digital usado para realizar parte da fun-ção do receptor 20 é um circuito de demodulação para demodular um sinalmodulado digitalmente. Um exemplo do circuito digital usado para executaroutra função diferente da função do receptor 20 é uma CPU em um arranjoonde o receptor 20 é montado em um computador pessoal.
Um exemplo do circuito capacitor comutado usado para executarparte da função do receptor 20 é um circuito capacitor comutado pelo qual ofiltro de passagem de banda 15 da figura 4 é concebido. Um exemplo docircuito capacitor comutado usado para realizar outra função diferente dafunção do receptor 20 é um circuito capacitor comutado pelo qual um con-versor AD é concebido para converter um sinal de saída de um sensor deimagem montado em um telefone portátil incluindo o receptor 20.
Em qualquer dos exemplos acima, a freqüência de relógio fC|k éselecionada de maneira que as Fórmulas (3) e (4) referentes à relação entre(i) a freqüência de relógio fcik e (ii) a freqüência fLo do sinal oscilador localsuprido para o receptor 20 sejam satisfeitos. Isso impede que os componen-tes espúrios na banda sejam gerados no receptor 20 dos componentes es-púrios harmônicas do sinal sendo dotado da freqüência de relógio fclk, cujosinal de relógio seja suprido para o circuito digital, isto é, o circuito de sincro-nização de relógio. Isso sucessivamente permite o provimento de um dispo-sitivo eletrônico que pode impedir a deterioração no desempenho de recep-ção, a deterioração sendo ocasionada pelos componentes espúrios na faixasurgindo das ondas harmônicas superiores cujas freqüências sejam os múl-tiplos integrais respectivos de uma freqüência de relógio fcik-
O circuito de sincronização de relógio 17 da presente Modalida-de 2 pode ser dotado de uma freqüência de relógio fcik (freqüência de relógiode operação) que é idêntica à freqüência fi_o do sinal oscilador local. Issocorresponde a um caso onde N = 1 na Fórmula (3). Nesse caso, a freqüên-cia fi_o do sinal oscilador local pode ser usada como a freqüência de relógiofcik do circuito de sincronização de relógio 17, permitindo, por meio disso,uma redução no tamanho do circuito.
Modalidade 3
Será descrita abaixo uma modalidade adicional da presente in-venção com relação à figura 7.
Nas modalidades 1 e 2, conforme representadas pelas Fórmulas(1) e (3) respectivamente, a freqüência de relógio fcik é selecionada de ma-neira que fi_o = N χ fcik seja atendido entre (i) uma freqüência fi_o de um sinaloscilador local e (H) uma freqüência de relógio W
O sinal de relógio sendo dotado da freqüência de relógio fcik, queatente fLO = N χ fcik, pode ser preferivelmente gerado com o uso de um divi-sor de freqüência 22, dividindo o sinal oscilador local por N, sendo dotado dafreqüência fi_o, que é gerada por um oscilador 21.
A figura 7 é um diagrama em bloco ilustrando um dispositivo ele-trônico 23, que é realizado pela adição do oscilador 21 e o divisor de fre-qüência 22 para o dispositivo eletrônico 11 da figura 4. Esse arranjo permiteuma redução no tamanho do circuito e consumo de energia, em comparaçãocom um arranjo no qual é gerado um sinal de relógio pelo uso de um oscila-dor separado de um oscilador para gerar o sinal oscilador local.
Modalidade 4
Em um caso onde o receptor 10 da Modalidade 1 ou do receptorsuper-heteródino 20 da Modalidade 2 seja dotado de uma função de seleçãoe recepção de um sinal-alvo dentre uma pluralidade de sinais recebidos,como um receptor como, por exemplo, um receptor de televisão ou um re-ceptor de rádio, é preferível que a freqüência de relógio fcik deva ser variadade acordo com uma banda de freqüência do sinal recebido assim selecionado.
O dispositivo eletrônico 1 da Modalidade 1 pode ser disposto demaneira que a freqüência de relógio fcik seja selecionada de maneira que asFórmulas (1) e (2) sejam atendidas enquanto a freqüência fLo do sinal osci-Iador local esteja sendo variada.
A seleção da freqüência de relógio fcik conforme acima permiteque a Fórmula (2) seja atendida. Ademais, uma vez que fcik= ílo/N cai entre(N-1)/(NxfLo) e (N+1)/(NxfLo), a Fórmula (1) pode ser também atendida.
Mesmo em um caso onde a freqüência de relógio fcik seleciona-da também seja tão alta quanto uma freqüência de operação do circuito desincronização de relógio, é possível satisfazer as Fórmulas (1) e (2) peloaumento do número inteiro N de modo que a freqüência de relógio fcik sejadiminuída.
A freqüência de relógio fcik é também variada em resposta à alte-ração na freqüência fLo do sinal oscilador local. Portanto, em um caso ondeo dispositivo eletrônico inclui um circuito suscetível a um componente espú-rio sendo dotado de uma freqüência específica, é possível evitar uma situa-ção na qual a freqüência específica se torne idêntica a qualquer das fre-qüências das ondas harmônicas superiores, cujas freqüências são múltiplosintegrais da freqüência fcik-
Presumindo que fLo = 500 MHz, N = 25, e fcik = 20 MHz. Nessecaso, uma onda harmônica superior de terceira ordem do sinal de relógiosendo dotado da freqüência fcik é dotada de uma freqüência de 60 MHz. Emum caso onde o dispositivo eletrônico inclui um circuito suscetível a umcomponente espúrio sendo dotado de uma freqüência de 60 MHz, fLo> N, efcik são dispostos a 505 MHz, 25, e 20,2 MHz1 respectivamente. Isso leva aonda harmônica superior de terceira ordem do sinal de relógio sendo dotadoda freqüência fcik ser dotada de uma freqüência de 60,6 MHz, permitindo, pormeio disso, uma redução no efeito do componente espúrio sendo dotado deuma freqüência de 60 MHz.
O dispositivo eletrônico 11 da Modalidade 2 pode ser similar-mente disposto de maneira que a freqüência de relógio fclk seja selecionadade maneira que as Fórmulas (3) e (4) sejam atendidas, enquanto a freqüên-cia fLo do sinal oscilador local está sendo variada.
A seleção da freqüência de relógio fcik conforme acima permiteque a Fórmula (4) seja atendida. Ademais, uma vez que fClk = fLo/N cai entre{N+(K-1)}/(NxfLo) e (N+K)/(NxfLo), a Fórmula (3) pode também ser atendida.
Mesmo em um caso onde a freqüência de relógio fclk seja altademais como uma freqüência de operação do circuito de sincronização dorelógio, é possível satisfazer as Fórmulas (3) e (4) aumentando o númerointeiro N de maneira que a freqüência de relógio fclk seja diminuída.
A freqüência de relógio fcik é também variada em resposta à alte-ração na freqüência fLo do sinal oscilador local. Portanto, no caso onde odispositivo eletrônico inclui um circuito suscetível ao componente espúriosendo dotado de uma freqüência específica, é possível evitar uma situaçãona qual a freqüência específica se torna idêntica às freqüências das ondasharmônicas superiores respectivas, cujas freqüências são múltiplos integraisda freqüência fclk-
Em um caso onde o receptor de conversão direta seja adotadocomo na Modalidade 1, a freqüência de relógio fcik é selecionada de maneiraque as Fórmulas (1) e (2) sejam atendidas. Presume-se que (i) seja um sinalrecebido sendo dotado de uma banda de freqüência em uma variação de100 MHz a 110 MHz é selecionada e (ii) o sinal oscilador local é dotado deuma freqüência de 105 MHz. Nessa condição, quando (i) 21 MHz é selecio-nado como uma freqüência de relógio fcik e (ii) N é igual a 5, as Fórmulas (1)e (2) são atendidas.
Presume-se que (i) um sinal recebido sendo dotado de umabanda de freqüência em uma variação de 110 MHz a 120 MHz seja selecio-nada e (ii) o sinal oscilador local seja dotado de uma freqüência de 115 MHz.Nessa condição, quando (i) 23 MHz é selecionado como uma freqüência derelógio fc)k e (ii) seja igual a 5, as Fórmulas (1) e (2) são atendidas.
Ademais, presume-se que (i) um sinal recebido sendo dotado deuma banda de freqüência em uma variação de 120 MHz a 130 MHz seja se-lecionado e (ii) o sinal oscilador local seja dotado de uma freqüência de 125MHz. Nessa condição, quando (i) 25 MHz é selecionado como uma freqüên-cia de relógio fcik β 00 é igual a 5, as Fórmulas (1) e (2) são atendidas.
Em um caso onde a freqüência de relógio fcik de 25 MHz seja al-ta demais como uma freqüência de operação do circuito de sincronização derelógio 8, o número inteiro N é alterado de 6 para 5 e a freqüência de relógiofcik é alterada para 125/6=20,833 MHz1 na Fórmula (1). Isso permite que asFórmulas (1) e (2) sejam atendidas.
Em um caso onde a freqüência de relógio fcik seja assim apropri-adamente selecionada de acordo com a banda de freqüência de um sinalrecebido selecionado, as Fórmulas (1) e (2) são atendidas. Além disso, emum caso onde um número inteiro N seja apropriadamente selecionado, épossível alterar a freqüência de relógio fcik para uma freqüência adequadacomo uma freqüência de operação do circuito de sincronização de relógio 8.
Isso impede que os componentes espúrios na banda sejam gerados no re-ceptor 10 dos componentes espúrios harmônicos do sinal de relógio sendodotado da freqüência de relógio fcik, cujo sinal de relógio é suprido para ocircuito digital, isto é, o circuito de sincronização de relógio 8.
A descrição acima lida com o caso no qual o receptor é um re-ceptor de conversão direta como na Modalidade 1. Contudo, no caso no qualo receptor é um receptor super-heteródino, como na Modalidade 2, é tam-bém possível selecionar apropriadamente uma freqüência de relógio fcik deacordo com a banda de freqüência de um sinal recebido que seja selecionado.
No dispositivo eletrônico de cada uma das modalidades, o circui-to de sincronização de relógio pode ser um circuito digital.
No dispositivo eletrônico de cada uma das modalidades, o circui-to de sincronização de relógio pode ser um circuito capacitor comutado.
No dispositivo eletrônico de cada uma das modalidades, o circui-to de sincronização de relógio pode incluir tanto um circuito digital quanto umcircuito capacitor comutado.
No dispositivo eletrônico de cada uma das modalidades, o circui-to conversor de freqüência e o circuito de sincronização de relógio podemser fabricados de maneira a constituir um circuito integrado simples.
No dispositivo eletrônico de cada uma das modalidades, o circui-to conversor de freqüência e o circuito de sincronização de relógio podemser fabricados em um pacote único.
No dispositivo eletrônico de cada uma das modalidades, o circui-to conversor de freqüência e o circuito de sincronização de relógio podemser montados em um painel de circuito impresso único.
No dispositivo eletrônico de cada uma das modalidades, o sinalrecebido pode ser um sinal modulado digitalmente e o circuito que opera emsincronização com o sinal de relógio pode ser um circuito de demodulaçãopara demodular o sinal modulado digitalmente.
No dispositivo eletrônico de cada uma das Modalidades 1, 3 e 4,cada circuito conversor de freqüência e circuito digital que opera em sincro-nização com o sinal de relógio sendo dotado da fcik pode ser usado de ma-neira a realizar outra função diferente de uma função do receptor de conver-são direta.
No dispositivo eletrônico de cada uma das Modalidades 2 a 4,cada circuito conversor de freqüência e um circuito digital que opera em sin-cronização com o sinal de relógio sendo dotado da freqüência de relógio fcikpode realizar outra função diferente de uma função do receptor super-heteródino.
No dispositivo eletrônico de cada uma das modalidades acima, ocircuito conversor de freqüência e um circuito digital que opera em sincroni-zação com o sinal de relógio sendo dotado da freqüência de relógio fcik podeser usado para executar uma função única em combinação. Isso implica, porexemplo, em o circuito conversor de freqüência e o circuito digital executa-rem uma função de conversão de freqüência para remover uma imagem.
Uma vez que o circuito digital corrige uma variação no misturador, um circui-to aperfeiçoa uma proporção de rejeição de imagem.
No dispositivo eletrônico de cada uma das modalidades, o circui-to conversor de freqüência pode ser usado para realizar uma função de re-cepção.
A presente invenção não está limitada à descrição das modali-dades acima, mas pode ser alterada por aquele versado na técnica dentrodo escopo das reivindicações. Uma modalidade apropriadamente derivadade qualquer combinação de meio técnico descrito nas respectivas modalida-des diferentes está também englobado no escopo técnico da presente in-venção.
Aplicabilidade Industrial
A presente invenção pode ser adequadamente aplicada a umdispositivo eletrônico que inclua um circuito de recepção para telecomunica-ções porque o dispositivo eletrônico da presente invenção pode evitar a de-terioração no desempenho do recepção, a deterioração sendo ocasionadapelos componentes espúrios na banda surgindo das ondas harmônicas su-periores cujas freqüências são múltiplos integrais respectivos de uma fre-qüência de relógio.
Listagem de Referência
1, 11, 23 dispositivo eletrônico
2, 12 antena
3, 13 amplificador
4, 14 misturador (circuito conversor de freqüência)
5 filtro de passagem baixa
6, 16 amplificador
7 cancelador de compensação de CC (circuito cancelador decompensação de corrente contínua)
8, 17 circuito de sincronização de relógio
10 receptor
15 filtro de passagem de banda
20 receptor super-heteródino
21 oscilador22 divisor de freqüência
23 dispositivo eletrônico
A ponto de entrada de sinal RFΚ, N número inteiroOUT terminal de saída
ílo freqüência de sinal oscilador localfcik freqüência de relógio

Claims (20)

1. Dispositivo eletrônico compreendendo:um receptor de conversão direta; eum circuito de sincronização de relógio que opera em sincroni-zação com um sinal de relógio sendo dotado de uma freqüência de relógiofclk,receptor de conversão direta, incluindo:um circuito conversor de freqüência para executar uma conver-são de freqüência pela mistura de um sinal recebido e um sinal osciladorlocal de maneira a converter o sinal recebido em um sinal de banda-base; eum circuito cancelador de compensação de corrente contínuapara remover uma compensação de corrente contínua em um sinal que te-nha sido sujeitado à conversão de freqüência pelo circuito conversor de fre-qüência,o dito dispositivo eletrônico atendendo:fLo= N χ fclk (1); e(N-1) χ fclk < fD1 < Nxfclk < fD2 < (N+1) χ fdk (2),em que fLo representa uma freqüência do sinal oscilador local, Nrepresenta um número inteiro, fD1 representa uma freqüência limite inferiordo sinal recebido, e fD2 representa uma freqüência limite superior do sinalrecebido.
2. Dispositivo eletrônico compreendendo:um receptor super-heteródino incluindo um circuito conversor defreqüência para executar uma conversão de freqüência misturando um sinalrecebido e um sinal oscilador local de modo a converter o sinal recebido emum sinal de freqüência intermediário; eum circuito de sincronização de relógio que opera em sincroni-zação com um sinal de relógio sendo dotado de uma freqüência de relógiofclk,o dispositivo eletrônico atendendo:ílo= N χ fclk (3); e{N+(K-1)} χ fclk <fD1 <fD2 < (N+K) χ fclk (4),em que fLo representa uma freqüência do sinal oscilador local,cada dentre NeK representa um número inteiro, fD1 representa uma fre-qüência limite inferior do sinal recebido, e fD2 representa uma freqüêncialimite superior do sinal recebido.
3. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o N é igual a 1.
4. Dispositivo eletrônico, de acordo com a reivindicação 2, emque o N é igual a 1.
5. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito de sincronização de relógio é um circuito digital.
6. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito de sincronização de relógio é um circuito capacitor comutado.
7. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito de sincronização de relógio inclui um circuito digital e um cir-cuito capacitor comutado.
8. Dispositivo eletrônico, de acordo com a reivindicação 1, emque:a freqüência f|_o do sinal oscilador local é alterada; ea freqüência de relógio fcik é selecionada de maneira que asFórmulas (1) e (2) sejam atendidas.
9. Dispositivo eletrônico, de acordo com a reivindicação 2, emque:a freqüência f|_o do sinal oscilador local é alterada; ea freqüência de relógio fcik é selecionada de maneira que asFórmulas (3) e (4) sejam atendidas.
10. Dispositivo eletrônico, de acordo com a reivindicação 1,compreendendo adicionalmente:um oscilador para transferir o sinal oscilador local sendo dotadoda freqüência fi_o; eum divisor de freqüência para dividir por N o sinal oscilador localde maneira a transferir o sinal de relógio sendo dotado da freqüência de re-lógio fClk-
11. Dispositivo eletrônico, de acordo com a reivindicação 2,compreendendo adicionalmente:um oscilador para transferir o sinal oscilador local sendo dotadoda freqüência f|_o; eum divisor de freqüência para dividir por N o sinal oscilador localde maneira a transferir o sinal de relógio sendo dotado da freqüência de re-lógio fc|k.
12. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito conversor de freqüência e o circuito de sincronização de reló-gio são fabricados de maneira a constituírem um circuito integrado simples.
13. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito conversor de freqüência e o circuito de sincronização de reló-gio são fabricados em um pacote simples.
14. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito conversor de freqüência e o circuito de sincronização de reló-gio são montados em um painel de circuito impresso simples.
15. Dispositivo eletrônico, de acordo com a reivindicação 1, emque:o sinal recebido é um sinal modulado digitalmente; eo circuito que opera em sincronização com o sinal de relógio éum circuito de demodulação para demodular o sinal modulado digitalmente.
16. Dispositivo eletrônico, de acordo com a reivindicação 2, emque:o sinal recebido é um sinal modulado digitalmente; eum circuito que opera em sincronização com o sinal de relógio éum circuito de demodulação para demodular o sinal modulado digitalmente.
17. Dispositivo eletrônico, de acordo com a reivindicação 1, emque cada dentre circuito conversor de freqüência e circuito digital que operaem sincronização com o sinal de relógio sendo dotado da freqüência de re-lógio fcik é usado para realizar outra função diferente de uma função do re-ceptor de conversão direta.
18. Dispositivo eletrônico, de acordo com a reivindicação 2, emque cada dentre circuito conversor de freqüência e um circuito digital queopera em sincronização com o sinal de relógio sendo dotado da freqüênciade relógio fcik é usado para realizar outra função diferente de uma função doreceptor super-heteródino.
19. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito conversor de freqüência e um circuito digital que opera emsincronização com o sinal de relógio sendo dotado da freqüência de relógiofcik são usados para executar uma função simples em combinação.
20. Dispositivo eletrônico, de acordo com a reivindicação 1, emque o circuito conversor de freqüência é usado para executar uma função derecepção.
BRPI1000056-9A 2009-01-15 2010-01-05 dispositivo eletrÈnico BRPI1000056A2 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009006999A JP4758483B2 (ja) 2009-01-15 2009-01-15 電子装置

Publications (1)

Publication Number Publication Date
BRPI1000056A2 true BRPI1000056A2 (pt) 2011-03-29

Family

ID=42319091

Family Applications (1)

Application Number Title Priority Date Filing Date
BRPI1000056-9A BRPI1000056A2 (pt) 2009-01-15 2010-01-05 dispositivo eletrÈnico

Country Status (4)

Country Link
US (1) US8270535B2 (pt)
JP (1) JP4758483B2 (pt)
CN (1) CN101784179B (pt)
BR (1) BRPI1000056A2 (pt)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5855886B2 (ja) * 2010-09-30 2016-02-09 株式会社ダイヘン 周波数検出装置
EP2469740B1 (en) * 2010-12-22 2013-06-26 Telefonaktiebolaget L M Ericsson (Publ) Methods and receiver for positioning of clock related spurious signals
US8750411B2 (en) * 2011-06-30 2014-06-10 Motorola Mobility Llc Method and apparatus for reducing transmitter interference
JP5575073B2 (ja) * 2011-09-06 2014-08-20 株式会社東芝 発振装置および無線通信装置
JP6611441B2 (ja) * 2014-02-28 2019-11-27 地方独立行政法人東京都立産業技術研究センター 周波数変換ユニット、計測システム及び計測方法
EP3917038A4 (en) * 2019-03-29 2022-03-02 Huawei Technologies Co., Ltd. TERMINAL DEVICE, TRANSMITTER, BASEBAND CHIP, AND RADIO FREQUENCY SIGNAL GENERATION METHOD
EP4391394A1 (en) * 2022-12-22 2024-06-26 STMicroelectronics (Grand Ouest) SAS Method for demodulating a rf signal in the presence of inband harmonic spurs

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4236546C1 (de) * 1992-10-29 1994-05-05 Hagenuk Telecom Gmbh Homodynempfänger und Verfahren zur direkten Konvertierung
JPH11143572A (ja) 1997-11-11 1999-05-28 Nec Ic Microcomput Syst Ltd クロック生成方式
JP3088368B2 (ja) * 1997-12-10 2000-09-18 静岡日本電気株式会社 ダイレクトコンバージョン受信機
US6192225B1 (en) * 1998-04-22 2001-02-20 Ericsson Inc. Direct conversion receiver
US6373909B2 (en) 1999-10-22 2002-04-16 Telefonaktiebolaget Lm Ericsson (Publ) Communications terminal having a receiver and method for removing known interferers from a digitized intermediate frequency signal
JP2002118479A (ja) * 2000-10-11 2002-04-19 Kenwood Corp ディジタル放送受信回路、発振信号生成回路及びディジタル放送受信方法
JP3979485B2 (ja) * 2001-01-12 2007-09-19 株式会社ルネサステクノロジ 信号処理用半導体集積回路および無線通信システム
JP2002218573A (ja) * 2001-01-23 2002-08-02 Matsushita Electric Ind Co Ltd 電気負荷駆動装置
US6724342B2 (en) 2002-04-19 2004-04-20 Sirf Technology, Inc. Compensation for frequency adjustment in mobile communication-positioning device with shared oscillator
JP2006067497A (ja) * 2004-08-30 2006-03-09 Fujitsu Ltd 信号制御回路及びそれを搭載した装置
JP2006174218A (ja) 2004-12-17 2006-06-29 Matsushita Electric Ind Co Ltd Ofdm受信装置およびofdm受信方法
JP4470847B2 (ja) * 2005-09-14 2010-06-02 パナソニック株式会社 高周波受信装置
JP2007158633A (ja) * 2005-12-02 2007-06-21 Nec Engineering Ltd 受信端末
JP2007318446A (ja) * 2006-05-25 2007-12-06 Sharp Corp デジタル衛星放送受信モジュールおよびデジタル衛星放送受信機

Also Published As

Publication number Publication date
US8270535B2 (en) 2012-09-18
CN101784179A (zh) 2010-07-21
CN101784179B (zh) 2012-08-29
JP4758483B2 (ja) 2011-08-31
JP2010166338A (ja) 2010-07-29
US20100177850A1 (en) 2010-07-15

Similar Documents

Publication Publication Date Title
BRPI1000056A2 (pt) dispositivo eletrÈnico
US7787569B2 (en) Radio frequency integrated circuit having frequency dependent noise mitigation with spectrum spreading
US9160390B2 (en) Method and system for impairment shifting
US11018840B2 (en) Single local oscillator in a multi-band frequency division duplex transceiver
US8670738B2 (en) Imbalance compensator for correcting mismatch between in-phase branch and quadrature branch, and related imbalance compensation method and direct conversion receiving apparatus thereof
WO2013079389A1 (en) Technique for crosstalk reduction
US8473771B2 (en) Integrated circuit having frequency dependent noise avoidance
KR20050073586A (ko) 무선 수신기 및 am 억제와 dc-오프셋 제거를 위한 방법
US20080025379A1 (en) Radio frequency integrated circuit having frequency dependent noise avoidance
Gharpurey et al. Channelized front ends for broadband analog & RF signal processing with merged LO synthesis
JP5354750B2 (ja) イメージ信号を除去するアンダーサンプリングを用いた受信機、プログラム及び方法
KR19990014666A (ko) Rf 송신기 집적 회로에서의 스퓨리어스 신호 저감
JP4735312B2 (ja) 受信装置とこれを用いた電子機器
JP2017098708A (ja) 位相同期回路、rfフロントエンド回路、無線送受信回路、携帯型無線通信端末装置
KR101078324B1 (ko) 컴플렉스 필터의 디씨 오프셋 제거회로
JP2001144696A (ja) 情報処理装置、不要波相殺方法および不要波相殺回路
KR101231739B1 (ko) 선택적 주파수 위상변환기를 이용한 간섭신호 제거장치 및 간섭신호 제거방법
JP2015076778A (ja) 半導体装置
JP2018191133A (ja) 無線受信回路、受信用rfフロントエンド回路及び携帯型無線通信端末装置
JP2011182149A (ja) 半導体集積回路、および半導体集積回路を備える情報処理装置
JP2020167440A (ja) 発振装置
JP2015126312A (ja) 携帯電話制御装置及び携帯電話制御方法
JP2016063370A (ja) 衛星放送受信チューナ
JP2018142774A (ja) 受信装置
JP2012119744A (ja) 無線通信装置

Legal Events

Date Code Title Description
B03A Publication of a patent application or of a certificate of addition of invention [chapter 3.1 patent gazette]
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B11B Dismissal acc. art. 36, par 1 of ipl - no reply within 90 days to fullfil the necessary requirements