WO2022157836A1 - 充放電制御回路、充放電制御方法及び電池装置 - Google Patents

充放電制御回路、充放電制御方法及び電池装置 Download PDF

Info

Publication number
WO2022157836A1
WO2022157836A1 PCT/JP2021/001725 JP2021001725W WO2022157836A1 WO 2022157836 A1 WO2022157836 A1 WO 2022157836A1 JP 2021001725 W JP2021001725 W JP 2021001725W WO 2022157836 A1 WO2022157836 A1 WO 2022157836A1
Authority
WO
WIPO (PCT)
Prior art keywords
discharge control
charge
voltage
charger
pull
Prior art date
Application number
PCT/JP2021/001725
Other languages
English (en)
French (fr)
Inventor
貴康 吉川
Original Assignee
リコー電子デバイス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by リコー電子デバイス株式会社 filed Critical リコー電子デバイス株式会社
Priority to US17/596,334 priority Critical patent/US20220231529A1/en
Priority to JP2021572626A priority patent/JP7228719B2/ja
Priority to PCT/JP2021/001725 priority patent/WO2022157836A1/ja
Publication of WO2022157836A1 publication Critical patent/WO2022157836A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/007Regulation of charging or discharging current or voltage
    • H02J7/00712Regulation of charging or discharging current or voltage the cycle being controlled or terminated in response to electric parameters
    • H02J7/007182Regulation of charging or discharging current or voltage the cycle being controlled or terminated in response to electric parameters in response to battery voltage
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00306Overdischarge protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/44Methods for charging or discharging
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/46Accumulators structurally combined with charging apparatus
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00302Overcharge protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/0036Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits using connection detecting circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0063Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with circuits adapted for supplying loads from the battery
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0068Battery or charger load switching, e.g. concurrent charging and load supply
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Definitions

  • the present invention relates to a charge/discharge control circuit, a charge/discharge control method, and a battery device for controlling charge/discharge of a battery such as a secondary battery.
  • a battery device for a secondary battery includes a secondary battery, a charge/discharge control circuit called a so-called protection circuit, an external positive terminal used for charging and discharging the secondary battery, and an external negative terminal.
  • the charge/discharge control circuit includes a charge/discharge control field effect transistor (hereinafter referred to as a charge/discharge control FET) that controls charge/discharge of the secondary battery, and a charge/discharge control FET that monitors the state of the secondary battery to turn on/off the charge/discharge control FET. and a charge/discharge control circuit that outputs a signal for switching between.
  • a load and a charger connected to external terminals of the battery device are connected to the secondary battery via a charge/discharge control circuit.
  • the charge/discharge control circuit operates based on the negative power supply voltage VSS of the negative power supply terminal connected to the negative electrode of the secondary battery, and monitors the positive power supply voltage VDD of the positive power supply terminal connected to the positive electrode of the secondary battery. , has the function of detecting overcharge and overdischarge of the secondary battery.
  • the charge/discharge control circuit detects overcharge, it switches the charge control signal from high level to low level to turn off the charge control field effect transistor (hereinafter referred to as charge control FET), thereby preventing the charge from the charger to the secondary battery.
  • charge control FET charge control field effect transistor
  • the discharge control signal is switched from high level to low level to turn off the discharge control field effect transistor (hereinafter referred to as discharge control FET), thereby discharging from the secondary battery to the load. prohibited.
  • the charge/discharge control circuit monitors the voltage VM of the external negative input terminal connected to the external negative terminal (hereinafter referred to as the external negative input voltage) VM to detect that a load or a charger is connected to the battery device. It is configured to include detection of charger connection as a condition for detecting and recovering from a state in which overdischarging is detected.
  • the charge/discharge prohibition control function of the charge/discharge control circuit as described above is used not only to protect the secondary battery from overcharge and overdischarge, but also to protect the external positive and negative terminals of the battery device.
  • the equipment In order to prevent the equipment with load parts installed in between from continuing to discharge to the load during transportation and continue to consume the remaining battery power, the equipment must be forcibly discharged before shipment. In some cases, the control FET is turned off to reduce battery consumption. This state is called “forced standby".
  • “forced standby” may also be referred to as “forced power down”, “forced sleep”, “shipping mode”, “low consumption mode”, and the like.
  • a battery device shipped in forced standby mode is already configured so that when a charger is connected, it will resume from forced standby mode, allow the secondary battery to discharge to the load, and allow the device to be used.
  • the object of the present invention is to solve the above problems. It is an object of the present invention to provide a charge/discharge control circuit, a charge/discharge control method, and a battery device including the charge/discharge control circuit, which can reliably detect that a is connected.
  • a charge/discharge control circuit includes: Charging and discharging of a secondary battery connected between a positive power supply terminal and a negative power supply terminal is controlled by using a discharge control switch element and a charge control switch element connected between the secondary battery and a load or a charger.
  • a charge/discharge control circuit for controlling, a charger connection detection circuit that generates a charger connection detection signal based on the voltage of the external negative terminal connected to the charger; a pull-up detection circuit that detects a pull-up of the voltage of the external negative terminal based on the voltage of the external negative terminal and generates a pull-up detection signal;
  • the charge/discharge control circuit turns on the discharge control switch element after receiving the pull-up detection signal and the charger connection detection signal after turning off the discharge control switch element.
  • the charge/discharge control circuit of the present invention even if a charger with a voltage lower than a predetermined value is connected in a state where the charge/discharge control circuit of the battery device turns off the discharge control FET, To safely and reliably identify that a charger is connected.
  • FIG. 1 is a block diagram showing a configuration example of a battery device 10 according to Embodiment 1.
  • FIG. 2 is a flowchart showing control processing of an overdischarge latch circuit 112 of FIG. 1; 9 is a flowchart showing control processing of the overdischarge latch circuit 112 according to the modification of the first embodiment;
  • 2 is a timing chart of each voltage showing the operation of the battery device 10 of FIG. 1;
  • 4 is a timing chart of each voltage for explaining Problem 1 in which the overdischarge latch is unintentionally released from the overdischarge detection state in the battery device according to the prior art and the overdischarge is recovered.
  • FIG. 10 is a block diagram showing a configuration example of a battery device 10A according to Embodiment 2;
  • FIG. 7 is a flowchart showing control processing of the overdischarge latch circuit 112A of FIG. 6;
  • FIG. 7 is a timing chart of each voltage showing the operation of the battery device 10A of FIG. 6;
  • 8 is a timing chart of each voltage showing the operation of the battery device according to Modification 1;
  • 9 is a timing chart of voltages showing the operation of the battery device according to Modification 2.
  • FIG. 11 is a block diagram showing a configuration example of a battery device 10B according to Modification 3;
  • FIG. 12 is a flow chart showing control processing of the forced standby latch circuit 112B of FIG. 11;
  • FIG. 14 is a block diagram showing a configuration example of a battery device 10C according to Modification 4.
  • FIG. 11 is a block diagram showing a configuration example of a battery device 10B according to Modification 3.
  • the charger connection detection threshold value is higher than a predetermined value
  • the external negative input voltage VM is pulled up from the charger at the initial stage of the pull-up.
  • the charging/discharging control circuit erroneously determines that a charger is connected when it is lower than the connection detection threshold, even if the charger is not actually connected. turn into. Then, immediately after the charge/discharge control circuit is externally controlled to forcibly turn off the discharge control FET and enter the forced standby state, the charge/discharge control circuit erroneously detects the charger connection and unintentionally exits the forced standby state. will have to return.
  • Patent Document 1 discloses the idea of latching the overdischarge detection state when the external negative input voltage VM is equal to or higher than a predetermined set voltage. It is certainly similar to the embodiment of the present invention in that the external negative input voltage VM is used as a condition to prevent erroneous recovery immediately after detection of overdischarge.
  • the above problem 2 that is, the problem that the forced standby cannot be resumed when a charger having a voltage somewhat lower than the battery voltage is connected cannot be solved.
  • the overdischarge inhibition detection state is first latched regardless of the external negative electrode input voltage VM immediately after the conditions for shifting to the discharge inhibition state are met, and then the external negative electrode
  • the pull-up detection circuit detects that the input terminal is pulled up by the load and once exceeds a predetermined voltage
  • the pull-up state is latched.
  • the charge/discharge control circuit disables the charger connection detection function until the pullup state is latched.
  • the threshold for charger connection detection can be set to a voltage higher than a predetermined value.
  • Vtc ⁇ Vtp and for example, the VM pull-up detection threshold Vtp of 3V may be defined as a value obtained by subtracting 1V from the positive power supply voltage VDD, assuming that the positive power supply voltage VDD is 4V.
  • Vtc the charging start detection threshold voltage Vts according to the condition C of the second embodiment for solving the problem 3 will also be described below.
  • the charger After the charge/discharge control circuit turns off the discharge control FET and before the external negative input voltage VM satisfies the condition A, the charger is connected to the external positive terminal and the external negative terminal, or the charger is already connected. There is a case where the charge/discharge control circuit turns off the discharge control FET in a state where
  • the external negative input terminal When the charger is connected, the external negative input terminal is not pulled up, and if the positive power supply voltage VDD is 4V and the charger voltage is 5V, the external negative input voltage VM is fixed at -1V. Therefore, the condition A is not satisfied, and the charger connection detection function remains disabled. In this case, even if the voltage of the charger is higher than the voltage (VDD-Vtc), the charge/discharge control circuit does not detect the connection of the charger. In addition, at this time, it is also a problem that charging is performed via the parasitic diode of the charge control FET while the discharge control FET remains in the OFF state.
  • the heat loss will be significantly greater than when the charging control FET is in the ON state.
  • the charge control FET that can withstand heat loss is expensive, and this will lead to an increase in the cost of the battery device.
  • the charge/discharge control circuit detects the relationship of charger voltage>battery voltage based on the external negative input voltage VM, the condition A is set. Ignoring it, the discharge control FET is returned to the ON state in a short period of time.
  • the external negative terminal voltage of the battery device utilizes the phenomenon that the negative electrode voltage of the secondary battery is lower by the forward voltage Vf of the parasitic diode.
  • the gist of this second embodiment is as follows.
  • condition C is set, and when the charging current is detected and charging is started, even if the condition A is not satisfied, it is determined that the charger is connected, and the discharge inhibited state is latched. release.
  • the discharge control FET may be turned off if the device equipped with the battery device is shipped in a forced standby state, or if an over-discharge state or a discharge over-current detection state occurs during use. When you want to start using the device in this state, you can reliably and safely start using the device by connecting the charger.
  • the discharge prohibition state is first latched. Then, the charger connection detection circuit is disabled until the charge/discharge control circuit detects that the external negative input voltage VM has once exceeded a predetermined voltage and is pulled up. Therefore, even if the pull-up of the external negative input voltage VM progresses slowly, the charge/discharge control circuit will not erroneously determine that the charger is connected. It is possible to set the charger connection detection threshold to a voltage higher than a predetermined value without worrying about the , the charge/discharge control circuit can recover from the discharge inhibited state.
  • the above-described problem occurs when assuming a special situation such as a state in which the charger is already connected or the charger is connected immediately after the discharge control FET is turned off. can be resolved.
  • FIG. 1 is a block diagram showing a configuration example of a battery device 10 according to Embodiment 1. As shown in FIG.
  • the battery device 10 includes a secondary battery SC, a charge/discharge control circuit 11, a discharge control field effect FET 12, a charge control field effect FET 13, and an external positive terminal T21 to which a load 20 or a charger 30 is connected. and an external negative terminal T22.
  • each of the discharge control FET 12 and the charge control FET 13 is an example of a switch element, and the switch element may be another switch element such as a bipolar transistor such as an IGBT (Insulated Gate Bipolar Transistor).
  • the charger 30 or the load 20 is physically attached/detached, or is electrically connected/disconnected using a switch, which is illustrated using the switches 16 and 17 in FIG. .
  • the external positive terminal T21 is connected through the switch 16 and the load 20 to the external negative terminal T22, and is connected through the switch 17 and the charger 30 to the external negative terminal T22.
  • a resistive load or a capacitive load exists as the load 20.
  • the resistive load refers to a battery-driven device such as a CPU (Central Processing Unit) or a motor. Refers to the total capacity, etc.
  • the charge/discharge control circuit 11 includes an overdischarge detection circuit 111, an overdischarge latch circuit 112, a control circuit 113, a VM pull-up detection circuit 114, a charger connection detection circuit 115, a positive power supply terminal T1 and a negative power supply terminal. T2, a discharge control terminal T12, a charge control terminal T13, and an external negative voltage input terminal T11.
  • the source of the discharge control FET 12 is connected to the negative electrode of the secondary battery SC and grounded, the drain of the discharge control FET 12 is connected to the drain of the charge control FET 13, and the gate of the discharge control FET 12 is connected to the control circuit 113 via the discharge control terminal T12. , and the discharge control signal DO output from the control circuit 113 is input.
  • the source of the charge control FET13 is connected to the external negative terminal T11, the gate of the charge control FET13 is connected to the control circuit 113 via the charge control terminal T13, and the charge control signal CO output from the control circuit 113 is input. be.
  • the discharge control FET 12 and the charge control FET 13 have parasitic diodes D1 and D2, respectively.
  • the discharge control FET 12 is on/off controlled by a discharge control signal DO input from the control circuit 113 to the gate, and the charge control FET 13 is on/off controlled by the charge control signal CO input to the gate from the control circuit 113 .
  • the positive power supply terminal T1 is connected to the positive electrode of the secondary battery SC and the external positive terminal T21
  • the negative power supply terminal T2 is connected to the negative electrode of the secondary battery SC
  • the external negative voltage input terminal VM is connected to the external negative terminal T22.
  • the overdischarge detection circuit 111 detects overdischarge of the secondary battery SC by comparing the positive power supply voltage VDD of the positive power supply terminal T1 with the overdischarge detection voltage Vde, and detects high level overdischarge detection when VDD ⁇ Vde.
  • a signal SUVD is generated and output to the overdischarge latch circuit 112 and the control circuit 113 .
  • the overdischarge detection circuit 111 generates a low level overdischarge detection signal SUVD when VDD>Vde.
  • the voltage of the negative power supply terminal T2 is input to each circuit of the charge/discharge control circuit 11, it is omitted in the block diagrams of FIG. 1 and subsequent figures.
  • the voltage of the external negative voltage input terminal T11 is input to the control circuit 113 as a low-level reference voltage of the charging control signal CO, it is omitted in the block diagrams of FIG. 1 and subsequent figures.
  • the control circuit 113 outputs a high-level discharge control signal DO to the discharge control terminal T12 when both the input overdischarge detection signal SUVD and the overdischarge latch signal SUVL are at a low level to permit discharge of the secondary battery SC. , to the gate of the discharge control FET 12 .
  • the control circuit 113 detects that at least one of the overdischarge detection state signal SUVS and the overdischarge latch signal SUVL is at a high level after a predetermined delay time has passed since the overdischarge detection signal SUVD is input, and the secondary When inhibiting the discharge of the battery SC, a low-level discharge control signal DO is output to the gate of the discharge control FET12 via the discharge control terminal T12.
  • the high level of each signal is indicated by "H” in the timing charts after FIG. 2A, and the low level of each signal is indicated by “L” in the timing charts after FIG. 2A.
  • control circuit 113 When the control circuit 113 permits charging of the secondary battery SC, the control circuit 113 outputs a high-level charge control signal CO to the gate of the charge control FET 13 via the charge control terminal T13. turn on. On the other hand, when the control circuit 113 prohibits charging of the secondary battery SC, the control circuit 113 outputs a low-level charge control signal CO to the gate of the charge control FET 13 via the charge control terminal T13, thereby turning off the charge control FET 13. do. Here, the control circuit 113 normally turns on the discharge control FET 13 by outputting a high-level discharge control signal DO to the gate of the discharge control FET 12 via the discharge control terminal T12.
  • the control circuit 113 outputs a high level discharge detection state signal SUVS to the overdischarge latch circuit 112 after a predetermined delay time Td1 after receiving the high level overdischarge detection signal SUVD, and the discharge control terminal T12 is turned on.
  • a low-level discharge control signal DO is output to the gate of the discharge control FET 12 via the discharge control FET 12 to inhibit discharge from the secondary battery SC.
  • the VM pull-up detection circuit 114 compares the external negative input voltage VM of the external negative voltage input terminal T11 with the VM pull-up detection threshold voltage Vtp, and the external negative input voltage VM reaches the VM pull-up detection threshold voltage Vtp.
  • the VM pull-up detection latch signal SVMPU is output to the charger connection detection circuit 115 from the latch 14L.
  • the VM pull-up detection threshold voltage Vtp is a voltage defined by, for example, the positive power supply voltage VDD-1.2V.
  • the detection threshold voltage Vtp is 3.2V.
  • the charger connection detection circuit 115 compares the voltage VM of the external negative voltage input terminal T11 with the charger connection detection threshold Vtc, whereby the external negative input voltage VM becomes higher than the charger connection detection threshold Vtc due to the connection of the charger. When it detects that it has been pulled down to a low voltage, it outputs a charger connection detection signal SCHD to the overdischarge latch circuit 112 .
  • the charger connection detection threshold Vtc is, for example, a voltage defined by the negative power supply voltage VSS+0.8V. It must be 0.8V or higher, that is, 3.6V or higher if the positive power supply voltage VDD is 4.4V.
  • the charger connection detection circuit 115 is configured so that it cannot output the charger connection detection signal SCHD until it receives the high-level VM pullup detection latch signal SVMPU from the VM pullup detection circuit 114 .
  • the overdischarge latch circuit 112 outputs a high level overdischarge latch signal SUVL from its latch 11L when receiving a high level discharge detection state signal SUVS, and a high level when a high level charger connection detection signal SCHD is received. stops outputting the overdischarge latch signal SUVL. Further, the control circuit 113 is configured to continuously output the high-level discharge detection state signal SUVS while receiving the high-level overdischarge latch signal SUVL from the overdischarge latch circuit 112 . Stopping the output of each high-level signal means changing the signal level of each signal to low level.
  • FIG. 2A is a flowchart showing control processing of the overdischarge latch circuit 112 of FIG.
  • step S1 of FIG. 2A it is determined whether or not the high-level discharge inhibition state signal SUVS has been received from the control circuit 113, and the process of step S1 waits until YES. , a high-level overdischarge latch signal SUVL is output to the control circuit 113 .
  • the overdischarge latch circuit 112 is outputting the high-level discharge prohibition latch signal SUVL
  • the output of the discharge prohibition state signal SUVS is not stopped.
  • step S3 after the discharge control FET 12 is turned off, it is determined whether or not the high-level VM pull-up detection signal SVMPU has been received. Then, go to step S4.
  • step S4 it is determined whether or not a high-level charger connection detection signal SCHD has been received from the charger connection detection circuit 115.
  • the process of step S4 waits until YES. proceed to In step S5, the output of the overdischarge latch signal SUVL is stopped, and the control process ends.
  • step S3 of FIG. 2A it is determined whether or not a high-level VM pull-up detection signal SVMPU has been received after the discharge control FET 12 is turned off.
  • the present invention is not limited to this, and in step S3A of FIG. You may make a decision.
  • the elapse of the predetermined time is based on the time constant calculated by the CPU or the capacity and resistance of the load 20.
  • step It may be configured so that the condition of S3A is satisfied.
  • FIG. 3 is a timing chart of each voltage showing the operation of the battery device 10 of FIG. With reference to FIG. 3, the overdischarge detection and recovery control operation in the battery device 10 will be described.
  • the VM pull-up detection threshold voltage Vtp is 3.2V, for example
  • the charger connection detection threshold voltage Vtc is 0.8V, for example. Note that the charger connection detection function is disabled until pull-up of the external negative input voltage VM is detected. It is also assumed that the capacity of the load 20 connected to the battery device 10 is relatively large and the pull-up of the external negative input voltage VM progresses slowly.
  • the positive power supply voltage VDD is forcibly pulled down from the battery voltage of 4.4V to 2.2V.
  • the method of forcibly pulling down is to forcibly pull down only the positive power supply voltage VDD of the positive power supply terminal T1 while keeping the battery voltage as it is, for example, by dividing the battery voltage by resistance under external control.
  • the control circuit 113 enters the overdischarge detection state and outputs a high-level overdischarge detection state signal SUVS.
  • the latch circuit 112 latches the overdischarge detection state and outputs a high level overdischarge detection latch signal SUVL to the control circuit 113 from the latch 11L.
  • the control circuit 113 outputs a low-level discharge control signal DO to the gate of the discharge control FET 12 to turn off the discharge control FET 12 .
  • the voltage at the external negative terminal T22 that is, the external negative input voltage VM
  • the voltage at the external negative terminal T22 is generated by discharging the electric charge of the capacitor (capacitive load) connected between the external positive terminal T21 and the external positive terminal T21 by the resistive load. , the voltage gradually rises.
  • the positive power supply voltage VDD when the forced pull-down of the positive power supply voltage VDD is canceled at time t3, the positive power supply voltage VDD returns from, for example, 2.2V to the original battery voltage of 4.4V.
  • TFCHG a period until the external negative input voltage VM exceeds the charger connection detection threshold voltage Vtc measured from the time t3
  • the state where the external negative input voltage VM is lower than the charger connection detection threshold voltage Vtc continues for a predetermined time.
  • the discharge prohibition state can be maintained without releasing the latch of the overdischarge detection state.
  • the charger connection detection function is disabled. is released and the charger connection is enabled. That is, the VM pullup detection circuit 114 outputs a high level VM pullup detection signal SVMPU to the charger connection detection circuit 115 and the overdischarge latch circuit 112 .
  • the switch 17 is turned on to connect the charger 30 of 3.8V, for example, and the external negative input voltage VM is pulled down to 0.6V, for example.
  • the charger connection detection circuit 115 outputs a high-level charger connection detection signal SCHD to the overdischarge latch circuit 112 .
  • the charger connection detection threshold voltage is set to 0.8 V, even though the voltage of the charger 30 is lower than the positive power supply voltage VDD, the external negative input voltage VM does not exceed the charger connection detection threshold voltage Vtp. Since it is pulled down below, the charger connection detection circuit 115 can determine that the charger 30 is correctly connected.
  • the overdischarge latch circuit 112 stops outputting the high level overdischarge state latch signal SUVL, that is, the discharge detection state latch signal SUVL becomes low level.
  • the charger connection detection threshold voltage Vtc can be set to a relatively high value of 0.8 V, for example, as described above. This is because erroneous determination of connection of the charger 30 is prevented during the period TFCHG measured from the time t3 by the return condition control of the overdischarge latch circuit 112 in which is invalidated.
  • control circuit 113 At time t6 when a predetermined delay time Td2 has elapsed from time t5, the control circuit 113 returns from the overdischarge detection state to the normal state.
  • FIG. 4 is a timing chart of each voltage for explaining Problem 1 in which the overdischarge latch is unintentionally released from the overdischarge detection state in the battery device according to the prior art and the battery recovers.
  • the overdischarge latch circuit 112 immediately after the control circuit 113 enters the overdischarge detection state, the overdischarge latch circuit 112 outputs the high-level discharge inhibit latch signal SUVL to detect overdischarge.
  • the feature of the first embodiment is that the charger connection detection function to enter the discharge latch state and release the overdischarge latch state is masked until the pull-up of the external negative input voltage VM is detected. .
  • the overdischarge detection state is latched. Since the overdischarge detection state is not latched until the external negative input voltage VM is pulled up, unintended recovery from the overdischarge detection state described below may occur. rice field. Note that the overdischarge latch threshold voltage Vtl is set to 0.8V in the prior art of FIG.
  • the positive power supply voltage VDD is forcibly pulled down from 4.4V, which is the battery voltage, to 2.2V, for example.
  • the charge/discharge control circuit enters an overdischarge detection state, and the discharge control FET12 is turned off.
  • the high level discharge latch release signal SUVLR is output.
  • the forced pull-down of the battery voltage is released, and the positive power supply voltage VDD, which is the battery voltage, returns from 2.2V, for example, to the original 4.4V.
  • the external negative input voltage VM does not exceed the overdischarge latch threshold voltage Vtl until a predetermined delay time elapses from time t12. will have to return. That is, if the overdischarge latch threshold voltage Vtl is made relatively high in the circuit configuration according to the prior art, the problem 1 arises that the overdischarge detection state is unintentionally recovered.
  • FIG. 5 is a timing chart of each voltage for explaining Problem 2 in which the battery device according to the prior art cannot return from the overdischarge detection state to the release of the overdischarge latch.
  • the positive power supply voltage VDD is forcibly pulled down from 4.4V, which is the battery voltage, to 2.2V, for example.
  • the charge/discharge control circuit enters an overdischarge detection state, and the discharge control FET is turned off.
  • the high-level discharge latch release signal SVMPU is output.
  • the forced pull-down of the positive power supply voltage VDD is released, and the positive power supply voltage VDD returns from, for example, 2.2V to the original 4.4V.
  • the external negative input voltage VM just exceeds the overdischarge latch threshold voltage Vtl, and the overdischarge detection state is latched.
  • a 3.8V charger is connected and the external negative input voltage VM is pulled down to, for example, 0.6V.
  • the discharge latch state cannot be released.
  • the overdischarge latch threshold voltage Vtl is set low, it is possible to solve the problem 1 of "unintended return from the protection state" described with reference to FIG. Another problem 2 arises that "cannot be canceled".
  • the embodiment according to the present invention solves the problems 1 and 2 described above.
  • FIG. 6 is a block diagram showing a configuration example of the battery device 10A according to the second embodiment.
  • the battery device 10A according to Embodiment 2 has the following differences compared with the battery device 10 according to Embodiment 1 in FIG. (1) Instead of the charge/discharge control circuit 11, a charge/discharge control circuit 11A is provided. (2) Compared to the charge/discharge control circuit 11, the charge/discharge control circuit 11A further includes a charge start detection circuit 116. FIG. (3) Instead of the over-discharge latch circuit 112, an over-discharge latch circuit 112A is provided which receives the high-level charge start detection signal SCHS from the charge start detection circuit 116 and further performs predetermined processing. Differences will be described below.
  • the charge start detection circuit 116 compares the external negative input voltage VM with the charge start detection threshold voltage Vts, and when VM ⁇ Vts is detected, it determines that the charge has started.
  • a charging start detection signal SCHS is output to the overdischarge latch circuit 112A.
  • the charging/discharging control circuit 11A determines whether the charge start detection threshold voltage Vts is set such that the external negative input voltage VM of the external negative voltage input terminal T11 is approximately the same as the negative electrode voltage of the secondary battery CS, It is characterized by being a voltage that can be detected to be lower than that.
  • the charging start detection threshold voltage Vts is, for example, a voltage defined by the negative power supply voltage VSS+0V. Considering the negative power supply voltage VSS as a reference, the charging start detection voltage is 0V or, for example, ⁇ 0.01V. It may be a minute negative voltage such as
  • the overdischarge latch circuit 112A ignores and invalidates the charger connection detection signal SCHD from the charger connection detection circuit 215 when the VM pull-up detection signal SVMPU is not received. is configured not to invalidate the charging start detection signal SCHS. That is, immediately after receiving the discharge detection state signal SUVS, the overdischarge latch circuit 112A outputs the high-level discharge detection state latch signal SUVL regardless of the external negative input voltage VM, shifts to the discharge prohibited state, By outputting a low-level discharge control signal DO to the discharge control FET 12, the correction FET 12 is turned off. The overdischarge latch circuit 112A stops outputting the discharge inhibit latch signal SUVL upon receiving the high level charger connection detection signal SCHD or the high level charge start detection signal SCHS.
  • the external negative input voltage VM is applied to the forward direction of the parasitic diode D1 immediately after the discharge control FET 12 is turned off. Since it is pulled down by the voltage Vf, the external negative input voltage VM falls below the charge start detection threshold voltage Vts immediately after the discharge control FET 12 is turned off, and the charge start detection circuit 116 detects the high level charge start detection signal SCHS. output to stop the output of the discharge inhibit latch signal SUVL. This prevents the charging current from continuing to flow while the discharge control FET 12 is turned off. As a result, the discharge control FET 12 with relatively low allowable loss can be used in the battery device 10A. Contributes to realization of 10A cost reduction.
  • FIG. 7 is a flow chart showing control processing of the overdischarge latch circuit 112A of FIG.
  • the control process in FIG. 7 has the following differences compared to the control process in FIG. 2A.
  • (1) Insert the determination branching process of step S6 between step S2 and step S3.
  • step S6 it is determined whether or not the charging start detection signal SCHS has been received. If YES, the process proceeds to step S5, and if NO, the process proceeds to step S3. That is, when the above condition C is satisfied in step S6, output of the discharge inhibit latch signal is stopped in step S5 even if the above conditions A and B are not satisfied.
  • the condition C is that "the start of charging is detected based on the external negative input voltage VM" as described above.
  • the overdischarge detection latch circuit 212 when the overdischarge detection latch circuit 212 receives the charge start detection signal SCHS, the overdischarge detection latch circuit 212 outputs the discharge prohibition latch signal SUVL even if the charger connection detection signal SCHD is not received. is characterized by stopping
  • FIG. 8 is a timing chart of each voltage showing the operation of the battery device 10A of FIG. 6, and shows the overdischarge detection and recovery control operation of the battery device 10A.
  • VM pull-up detection threshold voltage Vtp is, for example, 3.2 V
  • the charger connection detection threshold voltage Vtc is, for example, 0.8 V
  • the charge start detection threshold voltage Vts is -0.1 V, for example.
  • the charger connection detection function is disabled until the VM pull-up is detected, but the charging start detection function is not disabled. It is also assumed that the charger 30 capable of outputting up to 5.0 V, for example, is connected to the battery device 10A before time t31 in FIG.
  • the positive power supply voltage VDD is forcibly pulled down from 4.4V, which is the battery voltage, to 2.2V, for example.
  • the control circuit 113 enters an overdischarge detection state, and outputs a low-level discharge control signal DO to the gate of the discharge control FET 12 to turn off the discharge control FET 12.
  • the discharge control FET 12 is turned off, the charging current flows through the parasitic diode D1 of the discharge control FET 12, so the external negative input voltage VM is pulled down by the forward voltage Vf of the parasitic diode D1, and the charging start detection threshold voltage Vts below.
  • the charger connection detection circuit 115 since the charger connection detection circuit 115 is disabled, it does not receive the high-level charger connection detection signal SCHD. output, and stops outputting the discharge inhibit latch signal SUVL that has just started outputting.
  • the control circuit 113 normally returns from the overdischarge detection state.
  • the charge/discharge control circuit 11A enters the overdischarge detection state and the discharge control FET 12 is turned off.
  • the start of charging can be detected based on the external negative input voltage VM.
  • the charge/discharge control circuit 11A detects the start of charging based on the charge start detection signal SCHS, output of the discharge inhibit latch signal SUVL is stopped regardless of the presence or absence of the charger connection detection signal SCHD.
  • the charge/discharge control circuit 11A recovers from the overdischarge detection state after a predetermined delay time Td4 has elapsed. As a result, the charging current continues to flow through the parasitic diode D1 of the discharge control FET 12, and damage to the discharge control FET 12 can be reduced.
  • the charge/discharge control circuit 11A switches the discharge control signal from the high level to the low level to prohibit discharge, the charge/discharge control circuit 11A does not erroneously determine the charger connection and erroneously return from forced standby. .
  • the charger connection detection threshold voltage Vtc can be set to a relatively high voltage, even when the charger 30 with a low voltage is connected, it can be reliably detected and the charge/discharge control circuit 11A switches the discharge control signal DO from low level to high level.
  • the output of the discharge prohibition latch signal SUVL is suppressed based on the charge start detection signal SCHS.
  • the purpose of the control of the return logic based on the charge start detection added in the second embodiment is to reduce the damage given to the discharge control FET 12.
  • the charge start detection signal SCHS is output. If so, it is desirable to turn on the discharge control FET 12 in as short a time as possible. Therefore, the control logic circuit may be configured to stop the output of the discharge prohibition latch signal SUVL and control the charge/discharge control circuit 11A to recover from the overdischarge detection state regardless of the battery voltage.
  • (Modification 1) 9 is a timing chart of each voltage showing the operation of the battery device according to Modification 1.
  • FIG. 1 is a timing chart of each voltage showing the operation of the battery device according to Modification 1.
  • the removal of the mask of the charger connection detection circuit 115 is canceled by the VM pullup detection signal SVMPU generated based on the voltage detection of the VM pullup detection circuit 114 .
  • the present invention is not limited to this.
  • the control logic of the charge/discharge control circuits 11, 11A, and 11B may be configured such that the detection circuit 115 is disabled.
  • a high-level VM pull-up detection signal SVMPU is output.
  • the predetermined delay time Td5 is selected in consideration of the time constant calculated from the load capacitance and load resistance. Even when the control logic for disabling the charger connection detection circuit by the predetermined delay time Td5 is configured as described above, the predetermined delay time The output of the discharge prohibition latch signal SUVL is canceled even if Td5 has not passed.
  • FIG. 10 is a timing chart of each voltage showing the operation of the battery device according to Modification 2.
  • the VM pull-up detection signal SVMPU is output when the predetermined delay time Td5 has elapsed after the discharge control FET 12 was turned off.
  • the present invention is not limited to this, and as shown in FIG.
  • a high-level VM pull-up detection signal SVMPU may be output at time t7 after a predetermined delay time Td6 has elapsed since the threshold voltage Vtp was exceeded.
  • FIG. 11 is a block diagram showing a configuration example of a battery device 10B according to Modification 3.
  • a battery device 10B according to Modification 3 of FIG. 11 has the following differences compared to the battery device 10A of FIG. (1)
  • a charge/discharge control circuit 11B is provided instead of the charge/discharge control circuit 11A.
  • a forced standby latch circuit 112B is provided in place of the overdischarge latch circuit 112A.
  • the charge/discharge control circuit 11B further includes a forced standby signal input terminal T14 and a forced standby detection circuit 117.
  • FIG. Differences will be described below.
  • the forced standby detection circuit 117 detects the forced standby signal VCTL input to the forced standby signal input terminal T14 and outputs a high-level forced standby detection signal SFSD to the control circuit 113.
  • Control circuit 113 outputs high-level forced standby detection state signal SFSS to forced standby latch circuit 112B after a predetermined delay time Td1 after receiving high-level forced standby detection signal SFSD, and outputs it via discharge control terminal T12. Then, a low-level discharge control signal DO is output to the gate of the discharge control FET 12 to inhibit discharge from the secondary battery SC.
  • the forced standby latch circuit 112B When the forced standby latch circuit 112B receives a high level forced standby detection state signal SFSS, it outputs a high level forced standby latch signal SFSL from its latch 11L. stop the output of the level forced standby latch signal SFSL. Further, the control circuit 113 is configured to continuously output the high level forced standby detection state signal SFSS while receiving the high level forced standby latch signal SFSL from the forced standby latch circuit 112B. Stopping the output of each high-level signal means changing the signal level of each signal to low level.
  • FIG. 12 is a flow chart showing control processing of the forced standby latch circuit 112B of FIG.
  • the control process of FIG. 12 has the following differences compared with the control process of FIG. (1) Step S1B is provided instead of step S1. At step S1B, it is determined whether or not a high-level forced standby detection state signal SFSS has been received. (2) Step S2B is provided instead of step S2. At step S2B, a high-level forced standby latch signal SFSL is output. (3) Step S5B is provided instead of step S5. At step S5B, a low-level forced standby latch signal SFSL is output.
  • the charge/discharge control circuit 11B further includes a forced standby signal input terminal T14 and a forced standby detection circuit 117.
  • the forced standby detection circuit 117 Upon receiving a forced standby signal VCTL from the outside, the forced standby detection circuit 117 outputs a forced standby detection signal.
  • the control circuit 113 which outputs SFSD and receives the forced standby detection signal SFSD, outputs the forced standby detection state signal SFSS after a predetermined delay time, and controls the discharge control signal DO to a low level, thereby entering forced standby. You may use the means to enter.
  • Modified Example 3 shows an example of application to Embodiment 2, the present invention is not limited to this and may be applied to Embodiment 1.
  • the charge/discharge control circuit 11B may include both the overdischarge latch circuit 112A and the forced standby latch circuit 112B. At this time, the overdischarge latch circuit 112A and the forced standby latch circuit 112B may be configured to have a common circuit portion.
  • control circuit 113 of FIGS. may also be configured to output a power-down signal to power down the circuits 11, 11A, and 11B.
  • the discharge control FET 12 and the charge control FET 13 are connected in series between the negative terminal of the secondary battery CS (that is, the negative power supply terminal T2) and the external negative terminal T22. described as existing.
  • the present invention is not limited to this, and the discharge control FET 12 and the charge control FET 13 are connected in series between the positive terminal of the secondary battery CS (that is, the positive power supply terminal T1) and the external positive terminal T21. good too.
  • This case is referred to as Modification 4, and FIG. 13 shows a configuration example of a battery device 10C according to Modification 4. As shown in FIG.
  • a battery device 10C in FIG. 13 includes a charge/discharge control circuit 11C instead of the charge/discharge control circuits 11, 11A, and 11B.
  • a charge/discharge control circuit 11C instead of the external negative voltage input terminal T11 for monitoring the external negative input voltage VM, an external positive voltage input terminal T11C for monitoring the external positive input voltage VP of the external positive terminal T21 is provided, and VM pull-up detection is performed.
  • Circuit 114 may be replaced with a VP pulldown detection circuit. In this case, the movement of pull-up and pull-down of the external negative input voltage VM described in the present embodiment is reversed in polarity in the external positive input voltage VP of the fourth modification.

Abstract

電池装置の充放電制御回路は、正極電源端子と負極電源端子との間に接続される二次電池の充放電を、前記二次電池と負荷又は充電器との間に接続される放電制御スイッチ素子及び充電制御スイッチ素子を用いて制御する。充放電制御回路は、前記充電器に接続される外部負極端子の電圧に基づいて、充電器接続検出信号を発生する充電器接続検出回路と、前記外部負極端子の電圧に基づいて、前記外部負極端子の電圧のプルアップの電圧のプルダウンを検出して、プルアップ検出信号を発生するプルアップ検出回路とを備え、前記充放電制御回路は、前記放電制御スイッチ素子をオフした後、前記プルアップ検出信号を受信しかつ前記充電器接続検出信号を受信した後に、前記放電制御スイッチ素子をオンする。

Description

充放電制御回路、充放電制御方法及び電池装置
 本発明は、例えば二次電池などの電池の充放電を制御する充放電制御回路、充放電制御方法及び電池装置に関する。
 一般に、二次電池の電池装置は、二次電池と、いわゆる保護回路と呼ばれる充放電制御回路と、二次電池の充放電に使用する外部正極端子と、外部負極端子とを備えて構成される。ここで、充放電制御回路は、二次電池の充放電を制御する充放電制御電界効果トランジスタ(以下、充放電制御FETという)と、二次電池の状態を監視して充放電制御FETのオンオフを切り替える信号を出力する充放電制御回路とを備えて構成される。電池装置の外部端子に接続される負荷及び充電器は、充放電制御回路を介して二次電池と接続される。
 充放電制御回路は、二次電池の負極と接続された負極電源端子の負極電源電圧VSSを基準として動作し、二次電池の正極と接続された正極電源端子の正極電源電圧VDDを監視して、二次電池の過充電や過放電を検出する機能を有する。充放電制御回路は、過充電を検出すると、充電制御信号をハイレベルからロウレベルに切り替えて、充電制御電界効果トランジスタ(以下、充電制御FETという)をオフすることで充電器から二次電池への充電を禁止する一方、過放電を検出すると、放電制御信号をハイレベルからロウレベルに切り替えて、放電制御電界効果トランジスタ(以下、放電制御FETという)をオフすることで二次電池から負荷への放電を禁止する。
 さらに、充放電制御回路は、外部負極端子と接続された外部負極入力端子の電圧(以下、外部負極入力電圧という)VMを監視して、電池装置に負荷又は充電器が接続されていることを検出でき、過放電を検出した状態から復帰するための条件として、充電器接続の検出を含むように構成されている。
 上記のような充放電制御回路による充放電禁止の制御機能は、過充電や過放電から二次電池を保護するために用いられるだけでなく、例えば電池装置の外部正極端子と外部負極端子との間に負荷となる部品が組付けられた状態の機器が、輸送中に負荷への放電を続けて、電池残量が消費され続けることを防ぐために、その機器の出荷前に、強制的に放電制御FETをオフの状態にして、電池消費を減少させるような使い方をすることがある。この状態を「強制スタンバイ」と呼ぶ。ここで、「強制スタンバイ」は、「強制パワーダウン」、「強制スリープ」、「シッピングモード」、「低消費モード」などと呼称されることもある。
 強制スタンバイで出荷された電池装置は、充電器が接続されると強制スタンバイから復帰して、二次電池から負荷への放電を可能とし、その機器を使用できるように構成されていることが既に知られている。
特開2019-75861号公報
 しかし、従来の充放電制御回路には、強制スタンバイの利用に際して、以下の2つの課題1及び2があった。
(課題1)電池電圧よりある程度低い電圧の充電器が接続されても充電器接続を検出できるように、外部負極電圧入力端子による充電器接続の検出電圧を所定値よりも高く設定すると、強制スタンバイ状態になった直後に充電器接続を誤検出するので、意図せず復帰する。
(課題2)強制スタンバイ状態になった直後に充電器接続を誤検出しないよう、外部負極電圧入力端子による充電器接続検出の検出電圧を所定値よりも低く設定すると、電池電圧よりある程度低い電圧の充電器では充放電制御回路が充電器接続を検出することができず、強制スタンバイから復帰することができない。
 本発明の目的は以上の課題を解決し、電池装置の充放電制御回路が放電制御FETをオフしている状態において、所定値よりも低い電圧の充電器が接続された場合にも、充電器が接続されたことを確実に検出できる充放電制御回路、充放電制御方法、及び前記充放電制御回路を備えた電池装置を提供することにある。
 本発明の一態様に係る充放電制御回路は、
 正極電源端子と負極電源端子との間に接続される二次電池の充放電を、前記二次電池と負荷又は充電器との間に接続される放電制御スイッチ素子及び充電制御スイッチ素子を用いて制御する充放電制御回路であって、
 前記充電器に接続される外部負極端子の電圧に基づいて、充電器接続検出信号を発生する充電器接続検出回路と、
 前記外部負極端子の電圧に基づいて、前記外部負極端子の電圧のプルアップを検出して、プルアップ検出信号を発生するプルアップ検出回路とを備え、
 前記充放電制御回路は、前記放電制御スイッチ素子をオフした後、前記プルアップ検出信号を受信しかつ前記充電器接続検出信号を受信した後に、前記放電制御スイッチ素子をオンすることを特徴とする。
 従って、本発明に係る充放電制御回路によれば、電池装置の充放電制御回路が放電制御FETをオフしている状態において、所定値よりも低い電圧の充電器が接続された場合にも、充電器が接続されたことを安全かつ確実に識別できる。
実施形態1に係る電池装置10の構成例を示すブロック図である。 図1の過放電ラッチ回路112の制御処理を示すフローチャートである。 実施形態1の変形例に係る過放電ラッチ回路112の制御処理を示すフローチャートである。 図1の電池装置10の動作を示す各電圧のタイミングチャートである。 従来技術に係る電池装置において過放電検出状態から意図せずに過放電ラッチが解除されて復帰してしまう課題1を説明するための各電圧のタイミングチャートである。 従来技術に係る電池装置において過放電検出状態から過放電ラッチの解除に復帰できない課題2を説明するための各電圧のタイミングチャートである。 実施形態2に係る電池装置10Aの構成例を示すブロック図である。 図6の過放電ラッチ回路112Aの制御処理を示すフローチャートである。 図6の電池装置10Aの動作を示す各電圧のタイミングチャートである。 変形例1に係る電池装置の動作を示す各電圧のタイミングチャートである。 変形例2に係る電池装置の動作を示す各電圧のタイミングチャートである。 変形例3に係る電池装置10Bの構成例を示すブロック図である。 図11の強制スタンバイラッチ回路112Bの制御処理を示すフローチャートである。 変形例4に係る電池装置10Cの構成例を示すブロック図である。
 以下、本発明に係る実施形態及び変形例について図面を参照して説明する。なお、同一又は同様の構成要素については同一の符号を付している。
(発明者の知見)
 「発明が解決しようとする課題」の欄において上述したように、従来の強制スタンバイの利用に際して2つの課題があることを説明した。
 特許文献1においては、充電器接続検出の閾値が高い場合に発生する誤復帰の課題1が、解決すべき課題として取り挙げられている。ここでは、強制スタンバイからの誤復帰が発生しないように、外部負極入力電圧VMがプルアップされるまで「長時間待つ必要がある」ことが、課題として開示されている。具体的には、電池装置に充電器が接続されておらず、負荷が接続されている状態において、充放電制御回路が放電制御FETをオフしたときに外部負極入力電圧VMは外部正極端子の電位にプルアップされていく。しかし、接続されている負荷の容量が比較的大きい場合には、外部負極電圧入力端子のプルアップに時間がかかり、数秒を要する場合もある。
 このように、外部負極電圧入力端子のプルアップによる電圧上昇に時間がかかる場合、充電器接続検出の閾値が所定値よりも高いと、プルアップの初期段階において、外部負極入力電圧VMが充電器接続検出の閾値よりも低いときに、実際には充電器が接続されていなくとも、充電器が接続されていると充放電制御回路が誤判定してしまう「充電器接続誤検出期間」が長くなってしまう。そうすると、充放電制御回路を外部から制御して強制的に放電制御FETをオフさせて強制スタンバイ状態にした直後に、充放電制御回路は充電器接続を誤検出して、意図せず強制スタンバイから復帰してしまうことになる。
 この誤復帰を避けるためには、外部負極電圧入力端子が充電器接続の検出電圧以上にプルアップされるまで、外部から充放電制御回路を制御している状態を維持し続ける必要があり、その状態を維持する時間は「充電器接続誤検出時間」に依存して長くなるため、出荷前工程時間の増加とそれに伴うコストアップに繋がってしまう。
 この課題を解決する目的で、特許文献1には、外部負極入力電圧VMが所定の設定電圧以上であるときに過放電検出状態をラッチするというアイデアが開示されている。本発明の実施形態とは確かに過放電検出直後の誤復帰を防ぐために、外部負極入力電圧VMを条件として使用する点では似ている点がある。しかし、上述の課題2である、電池電圧よりある程度低い電圧の充電器が接続された場合に強制スタンバイから復帰することができないという課題は解消できていない。
 そこで、本発明の実施形態1に係る充放電制御回路では、放電禁止状態に移行する条件が成立した直後に、まずは外部負極入力電圧VMに関わらず過放電禁止検出状態をラッチし、その後外部負極入力端子が負荷でプルアップされて一度所定の電圧を超えたことをプルアップ検出回路が検出すると、プルアップ状態をラッチする。充放電制御回路は、プルアップ状態がラッチされるまでは、充電器接続検出の機能を無効化する。これにより、外部負極電圧入力端子のプルアップがゆっくりと進行したとしても、所定の電圧以下の時に充放電制御回路は誤って充電器が接続されたと誤判定してしまうことがなくなる。従って、充電器接続検出の閾値を所定値よりも高い電圧に設定することができる。充電器接続検出の閾値を所定値よりも高い電圧に設定することで、電池電圧よりある程度低い電圧の充電器でも、正しく接続を判定することができる。
 以上の本発明に係る実施形態1の要旨をまとめると以下のようになる。
 放電禁止状態のラッチが解除され、放電制御FETをオンするためには、以下の条件Aを満たした後で、条件Bを満たす必要がある。
(条件A)外部負極入力電圧VM>VMプルアップ検出閾値Vtp(例えば、Vtp=3V)
(条件B)外部負極入力電圧VM<充電器接続検出閾値Vtc(例えば、Vtc=2V)
 ここで、Vtc≦Vtpであり、例えばVMプルアップ検出閾値Vtpの3Vは、正極電源電圧VDDが4Vとして、当該正極電源電圧VDDから1Vだけ減算した値として定義される場合が考えられる。しかし、上記のアイデアだけを充放電制御回路に取り入れた場合、また別の課題3が発生してしまうケースがある。この課題3を解決するための実施形態2の条件Cに係る充電開始検出閾値電圧Vtsについても以下に述べる。
 充放電制御回路が放電制御FETをオフしてから、外部負極入力電圧VMが条件Aを満たす前に、充電器が外部正極端子及び外部負極端子に接続されるケースや、すでに充電器が接続されている状態で充放電制御回路が放電制御FETをオフするようなケースがある。
 充電器が接続されていると、外部負極入力端子はプルアップされず、仮に正極電源電圧VDDが4Vであり、充電器電圧が5Vであるときに、外部負極入力電圧VMは-1Vに固定されるので、条件Aを満たさない状態に固定され、充電器接続検出の機能は無効化されたままとなってしまう。この場合、充電器の電圧が電圧(VDD-Vtc)よりも大きくても、充放電制御回路は充電器接続を検出しないという課題が生じる。加えてこのとき、放電制御FETがオフ状態のまま、充電制御FETの寄生ダイオード経由で充電が行われてしまうことも課題である。例えば、寄生ダイオード経由で充電電流を流すと、充電制御FETがオン状態のときに比較して大幅に熱損失が大きい。例えば、数分~1時間等長時間寄生ダイオード経由の電流を流すとなると、熱損失に耐えられる充電制御FETは高価なので、このままでは電池装置のコストアップにつながってしまう。
 この課題3を解決するために、本発明に係る実施形態2では、充放電制御回路が外部負極入力電圧VMに基づいて、充電器電圧>電池電圧の関係を検出した場合には、条件Aを無視して、短時間で放電制御FETをオン状態に復帰させる。この検出の方法としては、充電器電圧>電池電圧となって放電制御FETがオフの状態で寄生ダイオード経由の充電電流が流れたとき、すなわち、充電を開始したとき、電池装置の外部負極端子電圧は二次電池の負極電圧よりも寄生ダイオードの順方向電圧Vf分だけ低くなる現象を利用する。
 この実施形態2に係る要旨は以下のようになる。
 上述の条件A,Bと併せて、条件Cを設定し、充電電流が検出されて充電を開始したときには条件Aが満たされていなくとも、充電器が接続されたと判定し、放電禁止状態のラッチを解除する。
(条件C)外部負極入力電圧VM<充電開始検出閾値電圧Vts(例えば、Vts=0V又は-0.5V)
 以上の条件A及びB、もしくは条件A、B及びCを併せ持つ充放電制御回路を構成することで、本発明の実施形態1,2に係る以下の効果を得ることができる。
 本発明の実施形態1によれば、外部負極電圧入力端子のプルアップによる電圧上昇に時間がかかる場合でも誤復帰しない。さらに、充電器の電圧が低くても充電器接続を正しく判定できるので、充電器が接続されると放電制御FETを確実にオン状態にできる。従って、出荷前工程時間は短縮し、さらに、電池装置を搭載した機器において、強制スタンバイで出荷されたり、使用中に過放電状態や放電過電流検出状態となったりして、放電制御FETがオフ状態となった場合において、機器の利用を開始したいときに、充電器を接続することでその後確実かつ安全に機器の利用を開始できる。
 それ故、二次電池を過充電又は過放電などから保護する充放電制御回路において、充放電制御が放電制御信号をハイレベルからロウレベルに切り替えて放電を禁止した直後に、まずは放電禁止状態がラッチされて、その外部負極入力電圧VMが一度所定の電圧を超えてプルアップされることを充放電制御回路が検出するまでは、充電器接続検出回路が無効化される。従って、外部負極入力電圧VMのプルアップがゆっくりと進行したとしても、充放電制御回路は充電器接続を誤判定してしまうことがなくなるので、充電器接続の誤判定による強制スタンバイからの誤復帰を気にせずに、充電器接続検出の閾値を所定値よりも高い電圧に設定することができ、また、所定値よりも低い電圧の充電器が接続された場合にも確実にそれを検出し、充放電制御回路は放電禁止状態から復帰できる。
 また、実施形態2によれば、充電器がすでに接続されている状態や、放電制御FETがオフした直後に充電器が接続されるような、特殊な状況を想定したときに生じる、上述の問題を解決することができる。
(実施形態1)
 図1は、実施形態1に係る電池装置10の構成例を示すブロック図である。
 図1において、電池装置10は、二次電池SCと、充放電制御回路11と、放電制御電界効果FET12と、充電制御電界効果FET13と、負荷20又は充電器30が接続される外部正極端子T21及び外部負極端子T22とを備えて構成される。ここで、放電制御FET12及び充電制御FET13はそれぞれ、スイッチ素子の一例であり、スイッチ素子は例えばIGBT(Insulated Gate Bipolar Transistor)等のバイポーラトランジスタなどの別のスイッチ素子であってもよい。
 ここで、充電器30又は負荷20は物理的に脱着し、もしくはスイッチを用いて電気的に導通/遮断したりするが、図1では、これをスイッチ16及びスイッチ17を用いて図示している。外部正極端子T21は、スイッチ16及び負荷20を介して外部負極端子T22に接続され、スイッチ17及び充電器30を介して外部負極端子T22に接続される。なお、負荷20として抵抗負荷又は容量負荷が存在し、抵抗負荷は例えばCPU(Central Processing Unit)又はモータなど、電池で駆動する機器を指し、容量負荷はコンデンサ容量、もしくは配線等の寄生容量を全て合計した容量などを指す。
 充放電制御回路11は、過放電検出回路111と、過放電ラッチ回路112と、制御回路113と、VMプルアップ検出回路114と、充電器接続検出回路115と、正極電源端子T1及び負極電源端子T2と、放電制御端子T12と、充電制御端子T13と、外部負極電圧入力端子T11とを備えて構成される。
 放電制御FET12のソースは二次電池SCの負極に接続されて接地され、放電制御FET12のドレインは充電制御FET13のドレインに接続され、放電制御FET12のゲートは放電制御端子T12を介して制御回路113と接続され、制御回路113から出力される放電制御信号DOが入力される。また、充電制御FET13のソースは外部負極端子T11に接続され、充電制御FET13のゲートは充電制御端子T13を介して制御回路113と接続され、制御回路113から出力される充電制御信号COが入力される。なお、放電制御FET12及び充電制御FET13はそれぞれ、寄生ダイオードD1,D2を有する。放電制御FET12は、制御回路113からゲートに入力される放電制御信号DOによりオンオフ制御され、充電制御FET13は、制御回路113からゲートに入力される充電制御信号COによりオンオフ制御される。
 正極電源端子T1が二次電池SCの正極と外部正極端子T21に接続され、負極電源端子T2が二次電池SCの負極に接続され、外部負極電圧入力端子VMが外部負極端子T22に接続される。過放電検出回路111は、正極電源端子T1の正電源電圧VDDを過放電検出電圧Vdeと比較することで二次電池SCの過放電を検出し、VDD≦Vdeのときにハイレベルの過放電検出信号SUVDを発生して、過放電ラッチ回路112及び制御回路113に出力する。一方、過放電検出回路111は、VDD>Vdeのときにロウレベルの過放電検出信号SUVDを発生する。なお、負極電源端子T2の電圧は充放電制御回路11の各回路に入力されているが、図1以降のブロック図において省略する。また、外部負極電圧入力端子T11の電圧は充電制御信号COのロウレベルの基準電圧として制御回路113に入力されているが、図1以降のブロック図において省略する。
 制御回路113は、入力される過放電検出信号SUVD及び過放電ラッチ信号SUVLがともにロウレベルであって二次電池SCの放電を許可するときに、ハイレベルの放電制御信号DOを、放電制御端子T12を介して放電制御FET12のゲートに出力する。一方、制御回路113は、過放電検出信号SUVDが入力されて所定の遅延時間が経過して、過放電検出状態信号SUVS及び過放電ラッチ信号SUVLのうちの少なくとも1つがハイレベルであって二次電池SCの放電を禁止するときに、ロウレベルの放電制御信号DOを、放電制御端子T12を介して放電制御FET12のゲートに出力する。なお、各信号のハイレベルを図2A以降のタイミングチャートにおいて「H」で示し、各信号のロウレベルを図2A以降のタイミングチャートにおいて「L」で示す。
 また、制御回路113は、二次電池SCの充電を許可するときに、ハイレベルの充電制御信号COを、充電制御端子T13を介して充電制御FET13のゲートに出力することで、充電制御FET13をオンする。一方、制御回路113は、二次電池SCの充電を禁止するときに、ロウレベルの充電制御信号COを、充電制御端子T13を介して充電制御FET13のゲートに出力することで、充電制御FET13をオフする。ここで、制御回路113は、通常は、ハイレベルの放電制御信号DOを、放電制御端子T12を介して放電制御FET12のゲートに出力することにより、放電制御FET13をオンにする。次いで、制御回路113は、ハイレベルの過放電検出信号SUVDを受信してから所定の遅延時間Td1後に、ハイレベルの放電検出状態信号SUVSを過放電ラッチ回路112に出力し、放電制御端子T12を介して放電制御FET12のゲートにロウレベルの放電制御信号DOを出力し、二次電池SCからの放電を禁止する。
 VMプルアップ検出回路114は、外部負極電圧入力端子T11の外部負極入力電圧VMを、VMプルアップアップ検出閾値電圧Vtpと比較して、外部負極入力電圧VMがVMプルアップアップ検出閾値電圧Vtpまでプルアップされたことを検出すると、そのラッチ14LからVMプルアップ検出ラッチ信号SVMPUを充電器接続検出回路115に出力する。ここで、VMプルアップアップ検出閾値電圧Vtpは、例えば正極電源電圧VDD-1.2Vなどで定義される電圧であり、正極電源端子T1の正極電源電圧VDDが4.4Vのとき、VMプルアップ検出閾値電圧Vtpは3.2Vである。
 充電器接続検出回路115は、外部負電圧入力端子T11の電圧VMを、充電器接続検出閾値Vtcと比較することで、外部負極入力電圧VMが充電器の接続によって当該充電器接続検出閾値Vtcより低い電圧にプルダウンされたことを検出したとき、充電器接続検出信号SCHDを過放電ラッチ回路112に出力する。当該充電器接続検出閾値Vtcは、例えば負極電源電圧VSS+0.8Vで定義される電圧であり、外部負極入力電圧VMが0.8Vを下回るまでプルダウンするためには充電器電圧が正電源電圧VDD-0.8V以上、つまり正電源電圧VDDが4.4Vであれば3.6V以上であることが必要である。
 ここで、充電器接続検出回路115は、VMプルアップ検出回路114から、ハイレベルのVMプルアップ検出ラッチ信号SVMPUを受信するまでは、充電器接続検出信号SCHDを出力できないように構成される。
 過放電ラッチ回路112は、ハイレベルの放電検出状態信号SUVSを受信すると、そのラッチ11Lからハイレベルの過放電ラッチ信号SUVLを出力し、ハイレベルの充電器接続検出信号SCHDを受信すると、ハイレベルの過放電ラッチ信号SUVLの出力を停止する。さらに、制御回路113は、過放電ラッチ回路112からハイレベルの過放電ラッチ信号SUVLを受信している間は、ハイレベルの放電検出状態信号SUVSを出力し続けるように構成される。なお、ハイレベルの各信号の出力の停止は、当該各信号の信号レベルをロウレベルに変化させることをいう。
 図2Aは、図1の過放電ラッチ回路112の制御処理を示すフローチャートである。
 図2AのステップS1において、ハイレベルの放電禁止状態信号SUVSを制御回路113から受信したか否かが判断され、YESとなるまでステップS1の処理で待機し、YESとなったときに、ステップS2において、ハイレベルの過放電ラッチ信号SUVLを制御回路113に出力する。ここで、過放電ラッチ回路112がハイレベルの放電禁止ラッチ信号SUVLを出力している間は、放電禁止状態信号SUVSの出力は停止されない。さらに、ステップS3において、放電制御FET12がオフした後に、ハイレベルのVMプルアップ検出信号SVMPUを受信したか否かが判断され、YESとなるまでステップS3の処理を待機し、YESとなったときに、ステップS4に進む。ステップS4では、ハイレベルの充電器接続検出信号SCHDを充電器接続検出回路115から受信したか否かが判断され、YESとなるまでステップS4の処理を待機、YESとなったときに、ステップS5に進む。ステップS5では、過放電ラッチ信号SUVLの出力を停止して当該制御処理を終了する。
 図2AのステップS3において、放電制御FET12がオフした後にハイレベルのVMプルアップ検出信号SVMPUを受信したか否かの判断を行っている。しかし、本発明はこれに限られず、実施形態1の変形例に係る図2BのステップS3Aにおいて、放電制御FET12がオフした後にVMプルアップ検出信号SVMPUを受信し、もしくは所定時間が経過したか否かの判断を行ってもよい。なお、所定時間の経過はCPUによる計時又は負荷20の容量と抵抗から算出される時定数に基づいて、外部負極入力電圧VMがプルアップされるために必要な当該遅延時間が経過すれば、ステップS3Aの条件が満たされるように構成してもよい。
 図3は、図1の電池装置10の動作を示す各電圧のタイミングチャートである。図3を参照して、電池装置10における過放電検出と復帰の制御動作について説明する。図3において、VMプルアップ検出閾値電圧Vtpは例えば3.2Vであり、充電器接続検出閾値電圧Vtcは例えば0.8Vである。なお、充電器接続の検出機能は外部負極入力電圧VMのプルアップが検出されるまで無効化されている。また、電池装置10に接続されている負荷20の容量は比較的大きく、外部負極入力電圧VMのプルアップがゆっくりと進行するものとする。
 図3の時刻t1で、正極電源電圧VDDが電池電圧である4.4Vから2.2Vまで強制的にプルダウンされる。なお、強制的にプルダウンする方法は、例えば、電池電圧を外部制御によって抵抗分圧するなどして、電池電圧をそのままに正極電源端子T1の正極電源電圧VDDだけを強制的にプルダウンする。
 時刻t1から所定遅延時間Td1だけ経過した時刻t2において、制御回路113が過放電検出状態となり、ハイレベルの過放電検出状態信号SUVSを出力すると、過放電ラッチ回路112はそれを受信し、過放電ラッチ回路112はその過放電検出状態をラッチしてラッチ11Lからハイレベルの過放電検出ラッチ信号SUVLを制御回路113に出力する。これに応答して、制御回路113は、ロウレベルの放電制御信号DOを放電制御FET12のゲートに出力して放電制御FET12をオフする。また、時刻t2を起点として、外部負極端子T22の電圧、すなわち外部負極入力電圧VMは、外部正極端子T21との間に接続されたコンデンサ(容量負荷)の電荷が抵抗負荷によって放電されることで、徐々に電圧が上昇する。
 例えば時刻t3において正極電源電圧VDDの強制プルダウンが解除されると、正極電源電圧VDDは例えば2.2Vから元の電池電圧である4.4Vに戻る。当該時刻t3から計時する期間TFCHG(外部負極入力電圧VMが充電器接続検出閾値電圧Vtcを超えるまでの期間)は、外部負極入力電圧VMが充電器接続検出閾値電圧Vtcより低い状態が所定時間続くが、充電器接続検出は無効化を解除する条件が満たされているため、過放電検出状態のラッチが解除されることなく、放電禁止状態を維持できる。
 次いで、時刻t4において、外部の負荷20により徐々にプルアップされている外部負極入力電圧VMが、例えば3.2VであるVMプルアップ検出閾値電圧Vtpを超えると、充電器接続検出機能の無効化が解除され、充電器接続が有効になる。すなわち、VMプルアップ検出回路114はハイレベルのVMプルアップ検出信号SVMPUを充電器接続検出回路115及び過放電ラッチ回路112に出力する。
 次いで、時刻t5において、スイッチ17がオンされて例えば3.8Vの充電器30が接続されて外部負極入力電圧VMが例えば0.6Vまでプルダウンされる。このとき、充電器接続検出回路115は、ハイレベルの充電器接続検出信号SCHDを過放電ラッチ回路112に出力する。ここで、充電器接続検出閾値電圧を0.8Vに設定しているので、充電器30の電圧は正極電源電圧VDDより低いにも関わらず、外部負極入力電圧VMが充電器接続検出閾値電圧Vtp以下にプルダウンされるので、充電器接続検出回路115は正しく充電器30が接続されたことを判定できる。充電器30の接続が検出されると、過放電ラッチ回路112は、ハイレベルの過放電状態ラッチ信号SUVLの出力を停止し、すなわち、放電検出状態ラッチ信号SUVLがロウレベルとなる。
 なお、充電器接続検出閾値電圧Vtcを例えば0.8Vと比較的高く設定できるのは上述の通り、過放電直後のラッチと、VMプルアップ検出ラッチ信号SVMPUが出力されるまでは充電器接続検出が無効化される過放電ラッチ回路112の復帰条件制御によって、時刻t3から計時する期間TFCHGにおいて、充電器30の接続が誤判定されることを防止しているからである。
 時刻t5から所定の遅延時間Td2が経過した時刻t6において、制御回路113は過放電検出状態から正常状態に復帰する。
 以上説明したように、本発明に係る実施形態1によれば、以下の図4及び図5を参照して説明する従来技術における課題が発生せず、出荷工程の時間を短縮し、かつ、充電器30の電圧が3.8Vと電池電圧よりもある程度低い場合でも、過放電検出状態から復帰することができるという特有の効果を有する。
 図4は、従来技術に係る電池装置において過放電検出状態から意図せずに過放電ラッチが解除されて復帰してしまう課題1を説明するための各電圧のタイミングチャートである。
 図1~図3を参照して説明した実施形態1では、制御回路113が過放電検出状態になった後、すぐに過放電ラッチ回路112がハイレベルの放電禁止ラッチ信号SUVLを出力して過放電ラッチ状態となり、過放電ラッチ状態を解除する充電器接続検出の機能は、外部負極入力電圧VMのプルアップアップを検出するまでマスクされていることが実施形態1の特徴であることを述べた。
 これに対して、従来技術では、充放電制御回路が過放電検出状態となった後、外部負極入力電圧VMが過放電ラッチ検出閾値電圧Vtlを超えていれば、過放電検出状態をラッチする構成が一般的であり、外部負極入力電圧VMがプルアップされるまでは過放電検出状態がラッチされていないので、以下で説明する過放電検出状態からの意図しない復帰が発生してしまうことがあった。なお、図4の従来技術では過放電ラッチ閾値電圧Vtlを0.8Vとする。
 図4の時刻t11において、正極電源電圧VDDが例えば電池電圧である4.4Vから2.2Vまで強制的にプルダウンされる。次いで、時刻t12において、充放電制御回路が過放電検出状態となり、放電制御FET12がオフされる。従来技術では外部負極入力電圧VMが過放電ラッチ閾値電圧Vtlを超えていないとき、ハイレベルの放電ラッチ解除信号SUVLRを出力してしまう。さらに、時刻t13において、電池電圧の強制プルダウンが解除されて、電池電圧である正極電源電圧VDDが例えば2.2Vから元の4.4Vに戻る。
 図4の時刻t14において、時刻t12から所定の遅延時間が経過するまで、外部負極入力電圧VMが過放電ラッチ閾値電圧Vtlを超えていないので、充放電制御回路は過放電検出状態から意図せず復帰してしまうことになる。つまり、従来技術に係る回路構成において過放電ラッチ閾値電圧Vtlを比較的高くすると、意図せず過放電検出状態から復帰する、という前記課題1が生じる。
 図5は、従来技術に係る電池装置において過放電検出状態から過放電ラッチの解除に復帰できない課題2を説明するための各電圧のタイミングチャートである。
 別の従来技術によれば、上記過放電ラッチ閾値電圧Vtlを下げることで、図4で説明した充放電制御回路が過放電検出状態から意図せず復帰してしまう課題1を克服している。この従来技術においても、充放電制御回路が過放電検出状態となった後、外部負極入力電圧VMが過放電ラッチ閾値電圧Vtlを超えてプルアップされたことを検出して、過放電検出状態をラッチする構成となっている。なお、図5の例では過放電ラッチ閾値電圧Vtlを0.2Vとしている。
 図5の時刻t21において、正極電源電圧VDDが例えば電池電圧である4.4Vから2.2Vまで強制的にプルダウンされる。次いで、時刻t22で、充放電制御回路が過放電検出状態となり、放電制御FETがオフされる。従来技術では、外部負極入力電圧VMが過放電ラッチ閾値電圧Vtlを超えていないとき、ハイレベルの放電ラッチ解除信号SVMPUを出力してしまう。さらに、時刻t23で、正極電源電圧VDDの強制プルダウンが解除されて、正極電源電圧VDDが例えば2.2Vから元の4.4Vに戻る。また、このとき、ちょうど外部負極入力電圧VMが過放電ラッチ閾値電圧Vtlを超えて、過放電検出状態がラッチされる。その後、時刻t24で、例えば3.8Vの充電器が接続されて外部負極入力電圧VMが例えば0.6Vまでプルダウンされるが、過放電ラッチ閾値電圧Vtlである0.2Vを下回らないので、過放電ラッチ状態を解除することができない。つまり、過放電ラッチ閾値電圧Vtlを低く設定すると、図4を参照して説明した「意図せず保護状態から復帰してしまう」という課題1を解決できるが、「低電圧の充電器でラッチを解除できない」という別の課題2が生じる。
 従って、本発明に係る実施形態は、上述の課題1及び2を解決するものである。
(実施形態2)
 図6は、実施形態2に係る電池装置10Aの構成例を示すブロック図である。
 図6において、実施形態2に係る電池装置10Aは、図1の実施形態1に係る電池装置10と比較して以下の相違点を有する。
(1)充放電制御回路11に代えて、充放電制御回路11Aを備える。
(2)充放電制御回路11Aは充放電制御回路11に比較して、充電開始検出回路116をさらに備えたことを特徴とする。
(3)過放電ラッチ回路112に代えて、充電開始検出回路116から、ハイレベルの充電開始検出信号SCHSを受信して所定の処理をさらに行う過放電ラッチ回路112Aを備える。
 以下、相違点について説明する。
 図6において、充電開始検出回路116は、外部負極入力電圧VMを充電開始検出閾値電圧Vtsと比較して、VM<Vtsであることを検出すると、充電が開始されたと判断し、そのラッチ16Lから充電開始検出信号SCHSを過放電ラッチ回路112Aに出力する。ここで、実施形態2に係る充放電制御回路11Aは、充電開始検出閾値電圧Vtsは、外部負極電圧入力端子T11の外部負極入力電圧VMが二次電池CSの負極電圧と同程度であるか、それよりも低いことを検出できる電圧であることを特徴とする。ここで、充電開始検出閾値電圧Vtsは、例えば負極電源電圧VSS+0Vで定義される電圧であり、負極電源電圧VSSを基準に考えれば、充電開始検出電圧は0Vであり、もしくは、例えば-0.01Vなどの微小負電圧であってもよい。
 過放電ラッチ回路112Aは、VMプルアップ検出信号SVMPUを受信していない場合に、充電器接続検出回路215からの充電器接続検出信号SCHDを無視して無効化するが、充電開始検出回路116からの充電開始検出信号SCHSを無効化しないように構成されている。すなわち、過放電ラッチ回路112Aは、放電検出状態信号SUVSを受信した直後に、外部負極入力電圧VMに関わらず、ハイレベルの放電検出状態ラッチ信号SUVLを出力し、放電禁止状態に移行して、ロウレベルの放電制御信号DOを放電制御FET12に出力することで、補正と12をオフする。過放電ラッチ回路112Aは、ハイレベルの充電器接続検出信号SCHD又はハイレベルの充電開始検出信号SCHSを受信すると、放電禁止ラッチ信号SUVLの出力を停止する。
 次に、充電開始検出信号SCHSによって、放電禁止ラッチ信号SUVLの出力を停止する、具体的な使用ケースについて以下に説明する。
 放電制御FET12がオフされた直後、もしくはそれ以前から前記のような充電器30が接続されていた場合には、放電制御FET12がオフした直後に、外部負極入力電圧VMが寄生ダイオードD1の順方向電圧Vf分だけプルダウンされるので、外部負極入力電圧VMは放電制御FET12がオフされた直後に、充電開始検出閾値電圧Vtsを下まわり、充電開始検出回路116がハイレベルの充電開始検出信号SCHSを出力して、放電禁止ラッチ信号SUVLの出力を停止する。これにより、放電制御FET12がオフされた状態で、充電電流が流れ続けることを防止できるため、結果として、許容損失が比較的低い放電制御FET12を電池装置10Aに使用することが可能となり、電池装置10Aのコストダウンの実現に寄与する。
 図7は、図6の過放電ラッチ回路112Aの制御処理を示すフローチャートである。図7の制御処理は、図2Aの制御処理に比較して、以下の相違点を有する。
(1)ステップS2と、ステップS3との間にステップS6の判断分岐処理を挿入する。ステップとS6では、充電開始検出信号SCHSを受信したか否かが判断され、YESのときはステップS5に進む一方、NOのときはステップS3に進む。すなわち、ステップS6で、上述の条件Cが満たされると、上述の条件A及びBを満たしていなくとも、ステップS5において、放電禁止ラッチ信号の出力を停止する。ここで、条件Cは、上述のように、「外部負極入力電圧VMに基づいて充電の開始を検出した」ことである。
 以上説明したように、実施形態2によれば、過放電検出ラッチ回路212は、充電開始検出信号SCHSを受信すると、充電器接続検出信号SCHDを受信していなくとも、放電禁止ラッチ信号SUVLの出力を停止することを特徴とする。
 図8は、図6の電池装置10Aの動作を示す各電圧のタイミングチャートであり、電池装置10Aに係る過放電検出と復帰の制御動作を示す。図8において、
(1)VMプルアップ検出閾値電圧Vtpは、例えば3.2Vであり、
(2)充電器接続検出閾値電圧Vtcは、例えば0.8Vであり、
(3)充電開始検出閾値電圧Vtsは、例えば-0.1Vである。
 なお、この実施形態2では、充電器接続検出の機能はVMプルアップが検出されるまで無効化されているが、充電開始検出の機能は無効化されていない。また、図8の時刻t31より前の時点で、電池装置10Aには例えば最大5.0Vまで出力可能な充電器30が接続されているものとする。
 図8の時刻t31において、正極電源電圧VDDが例えば電池電圧である4.4Vから2.2Vまで強制的にプルダウンされる。次いで、時刻t31から所定の遅延時間Td3が経過した時刻t32において、制御回路113は過放電検出状態となり、ロウレベルの放電制御信号DOを放電制御FET12のゲートに出力することで放電制御FET12をオフする。しかし、放電制御FET12がオフされると、充電電流が放電制御FET12の寄生ダイオードD1を流れるので、外部負極入力電圧VMが寄生ダイオードD1の順方向電圧Vf分だけプルダウンされ、充電開始検出閾値電圧Vtsを下回る。このとき、充電器接続検出回路115は無効化されているので、ハイレベルの充電器接続検出信号SCHDを受信しないが、充電開始検出回路116は無効化されていないので、充電開始検出信号SCHSを出力し、出力を始めたばかりの放電禁止ラッチ信号SUVLの出力を停止する。
 次いで、時刻t33において、正極電源電圧VDDの強制プルダウンが解除されて、正極電源電圧VDDは例えば2.2Vから元の4.4Vに戻る。そして、時刻t33から所定の遅延時間Td4だけ経過した時刻t34において、制御回路113は過放電検出状態から正常に復帰する。
 以上説明したように、実施形態2によれば、スイッチ17がオンされて充電器30が接続されている状態で、充放電制御回路11Aが過放電検出状態となって、放電制御FET12がオフした場合には、外部負極入力電圧VMに基づいて充電が開始されたことを検出可能としている。充放電制御回路11Aが充電開始検出信号SCHSに基づいて充電開始を検出すると、充電器接続検出信号SCHDの有無に関わらず、放電禁止ラッチ信号SUVLの出力が停止される。従って、電池電圧である正極電源電圧VDDが過放電検出電圧Vdeを超えていれば、充放電制御回路11Aは所定の遅延時間Td4の経過後に、過放電検出状態から復帰する。これにより、放電制御FET12の寄生ダイオードD1経由で充電電流が流れ続けて、放電制御FET12に与えるダメージを軽減することができる。
 また、実施形態2では、実施形態1で説明した以下の作用効果も奏する。
(1)充放電制御回路11Aが放電制御信号をハイレベルからロウレベルに切り替えて放電を禁止した直後に、充放電制御回路11Aが充電器接続を誤判定して強制スタンバイから誤復帰することがない。
(2)充電器接続検出閾値電圧Vtcを比較的高い電圧に設定することができるので、低い電圧の充電器30が接続された場合にも、確実にそれを検出して、充放電制御回路11Aは放電制御信号DOをロウレベルからハイレベルに切り替えられる。
 さらに、実施形態2によれば、充電器接続検出の無効化が解除される前に、充電器30が接続されたケースにおいて、充電開始検出信号SCHSに基づいて、放電禁止ラッチ信号SUVLの出力を停止する制御を追加することで、充電器30が放電制御FET12の寄生ダイオードD1経由で電流を流した場合には、即座に放電制御FET12をロウレベルからハイレベルに切り替えられる。
 さらに補足すると、実施形態2で追加した充電開始検出に基づく復帰ロジックの制御は、放電制御FET12に与えるダメージを軽減することが目的であるので、この目的を鑑みれば、充電開始検出信号SCHSが出力された場合には、できる限り短時間で放電制御FET12がオンすることが望ましい。そのため、放電禁止ラッチ信号SUVLの出力を停止するとともに、電池電圧に関わらず充放電制御回路11Aを過放電検出状態から復帰させる制御を行うように制御ロジック回路を構成してもよい。
(変形例1)
 図9は、変形例1に係る電池装置の動作を示す各電圧のタイミングチャートである。
 以上の実施形態1及び2では、充電器接続検出回路115のマスクの解除は、VMプルアップ検出回路114の電圧検出に基づいて発生されるVMプルアップ検出信号SVMPUによって解除されるとした。しかし、本発明はこれに限らず、ある特定の条件を満たした後でなければ充電器接続を検出できないことが、図4と図5で説明した課題1及び2を解決するために必要となることが、本発明の趣旨である。例えば、図9に示すように、放電制御FET12がオフされてから、外部負極入力電圧VMが十分にプルアップされるために必要な、所定の遅延時間Td5が経過する時刻t8までは充電器接続検出回路115が無効化される、というように、充放電制御回路11,11A,11Bの制御ロジックを構成しても良い。そして、時刻t8で、ハイレベルのVMプルアップ検出信号SVMPUが出力される。なお、所定の遅延時間Td5は負荷容量と負荷抵抗から計算される時定数を考慮して選択される。このように所定の遅延時間Td5によって充電器接続検出回路を無効化する制御ロジックを構成した場合においても、実施形態2で述べた充電開始検出を備える構成であった場合には、所定の遅延時間Td5が経過していなくとも、放電禁止ラッチ信号SUVLの出力を解除するように構成する。
(変形例2)
 図10は、変形例2に係る電池装置の動作を示す各電圧のタイミングチャートである。図9の変形例1では、放電制御FET12がオフされてから所定の遅延時間Td5が経過したときに、VMプルアップ検出信号SVMPUが出力されている。しかし、本発明はこれに限らず、図10に示すように、時刻t4において、外部の負荷20により徐々にプルアップされている外部負極入力電圧VMが、例えば3.2VであるVMプルアップ検出閾値電圧Vtpを超えてから、所定の遅延時間Td6だけ経過した後、時刻t7で、ハイレベルのVMプルアップ検出信号SVMPUを出力するように構成してもよい。
(変形例3)
 図11は変形例3に係る電池装置10Bの構成例を示すブロック図である。図11の変形例3に係る電池装置10Bは、図6の電池装置10Aに比較して、以下の相違点を有する。
(1)充放電制御回路11Aに代えて、充放電制御回路11Bを備える。
(2)過放電ラッチ回路112Aに代えて、強制スタンバイラッチ回路112Bを備える。
(3)充放電制御回路11Bは、強制スタンバイ信号入力端子T14及び強制スタンバイ検出回路117をさらに備える。
 以下、相違点について説明する。
 図11において、強制スタンバイ検出回路117は、強制スタンバイ信号入力端子T14に入力される強制スタンバイ信号VCTLを検出して、ハイレベルの強制スタンバイ検出信号SFSDを制御回路113に出力する。
 制御回路113は、ハイレベルの強制スタンバイ検出信号SFSDを受信してから所定の遅延時間Td1後に、ハイレベルの強制スタンバイ検出状態信号SFSSを強制スタンバイラッチ回路112Bに出力し、放電制御端子T12を介して放電制御FET12のゲートにロウレベルの放電制御信号DOを出力し、二次電池SCからの放電を禁止する。
 強制スタンバイラッチ回路112Bは、ハイレベルの強制スタンバイ検出状態信号SFSSを受信すると、そのラッチ11Lからハイレベルの強制スタンバイラッチ信号SFSLを出力し、ハイレベルの充電器接続検出信号SCHDを受信すると、ハイレベルの強制スタンバイラッチ信号SFSLの出力を停止する。さらに、制御回路113は、強制スタンバイラッチ回路112Bからハイレベルの強制スタンバイラッチ信号SFSLを受信している間は、ハイレベルの強制スタンバイ検出状態信号SFSSを出力し続けるように構成される。なお、ハイレベルの各信号の出力の停止は、当該各信号の信号レベルをロウレベルに変化させることをいう。
 図12は図11の強制スタンバイラッチ回路112Bの制御処理を示すフローチャートである。図12の制御処理は、図7の制御処理に比較して以下の相違点を有する。
(1)ステップS1に代えて、ステップS1Bを備える。ステップS1Bにおいて、ハイレベルの強制スタンバイ検出状態信号SFSSを受信したか否かが判断される。
(2)ステップS2に代えて、ステップS2Bを備える。ステップS2Bにおいて、ハイレベルの強制スタンバイラッチ信号SFSLが出力される。
(3)ステップS5に代えて、ステップS5Bを備える。ステップS5Bにおいて、ロウレベルの強制スタンバイラッチ信号SFSLが出力される。
 すなわち、上述の実施形態1及び2では、強制スタンバイにエントリする手段の一例として強制的に過放電検出させる方法で説明を行った。しかし、変形例3では、充放電制御回路11Bが強制スタンバイ信号入力端子T14及び強制スタンバイ検出回路117をさらに備え、外部からの強制スタンバイ信号VCTLを受けて、強制スタンバイ検出回路117が強制スタンバイ検出信号SFSDを出力し、強制スタンバイ検出信号SFSDが入力された制御回路113が、所定の遅延時間後に強制スタンバイ検出状態信号SFSSを出力して、放電制御信号DOをロウレベルに制御することによって、強制スタンバイにエントリする手段を用いてもよい。
 なお、変形例3は実施形態2に対する適用例を示したが、本発明はこれに限らず、実施形態1に対して適用してもよい。
 また、充放電制御回路11Bは過放電ラッチ回路112Aと、強制スタンバイラッチ回路112Bを両方備えてもよい。このとき、過放電ラッチ回路112Aと、強制スタンバイラッチ回路112Bは共通する回路部分をもつように構成してもよい。
(別の変形例)
 さらに、充電器接続検出が復帰の条件に含まれる機能は全て、本発明の対象となる。
 以上の実施形態1、2及び変形例において、図1、図6及び図11の制御回路113は、VMプルアップ検出回路114から、ハイレベルのVMプルアップ検出信号SVMPUを受信すると、充放電制御回路11,11A,11Bをパワーダウン状態にするパワーダウン信号を出力するように構成してもよい。
 以上の実施形態1、2及び変形例では、放電制御FET12及び充電制御FET13が、二次電池CSの負極端子(すなわち、負極電源端子T2)と外部負極端子T22との間に直列に接続されているものとして説明した。しかし、本発明はこれに限らず、放電制御FET12及び充電制御FET13は、二次電池CSの正極端子(すなわち、正極電源端子T1)と、外部正極端子T21との間に直列に接続されていてもよい。この場合を変形例4とし、図13に変形例4に係る電池装置10Cの構成例を示す。
 図13の電池装置10Cは、充放電制御回路11,11A,11Bに代えて、充放電制御回路11Cを備える。ここで、外部負極入力電圧VMを監視する外部負極電圧入力端子T11の代わりに、外部正極端子T21の外部正極入力電圧VPを監視するための外部正極電圧入力端子T11Cを有し、VMプルアップ検出回路114の代わりにVPプルダウン検出回路を有してもよい。この場合、本実施形態で説明した外部負極入力電圧VMのプルアップ及びプルダウンの動きは、変形例4の外部正極入力電圧VPでは極性が反転した動きとなる。
 以上、本発明の実施形態について説明したが、本発明は上記実施形態に限定されず、本発明の趣旨を逸脱しない範囲において種々の変更や組み合わせが可能であることは言うまでもない。
 以上詳述したように、本発明によれば、電池装置の充放電制御回路が放電制御FETをオフしている状態において、所定値よりも低い電圧の充電器が接続された場合にも、充電器が接続されたことを確実に検出できる。
10,10A,10B,10C 電池装置
11,11A,11B,11C 充放電制御回路
11L,14L,16L ラッチ
12 放電制御電界効果トランジスタ(放電制御FET)
13 充電制御電界効果トランジスタ(充電制御FET)
16,17 スイッチ
20 負荷
30 充電器
111 過放電検出回路
112,112A 過放電ラッチ回路
112B 強制スタンバイラッチ回路
113 制御回路
114 VMプルアップ検出回路
115 充電器接続検出回路
116 充電開始検出回路
117 強制スタンバイ検出回路
SC 二次電池
T1 正極電源端子
T2 負極電源端子
T11 外部負極電圧入力端子
T12 放電制御端子
T13 充電制御端子
T14 強制スタンバイ信号入力端子
T21 外部正極端子
T22 外部負極端子
CO 充電制御信号
DO 放電制御信号
SCHD 充電器接続検出信号
SCHS 充電開始検出信号
SFSD 強制スタンバイ検出信号
SFSS 強制スタンバイ検出状態信号
SFSL 強制スタンバイラッチ信号
SUVD 過放電検出信号
SUVS 過放電検出状態信号
SUVL 過放電ラッチ信号
SVMPU VMプルアップ検出信号
SUVLR 放電ラッチ解除信号
Vde 過放電検出電圧
VDD 正極電源電圧
VSS 負極電源電圧
VM 外部負極入力電圧
Vtp VMプルアップ検出閾値電圧
Vtc 充電器接続検出閾値電圧
Vtl 過放電ラッチ閾値電圧
Vts 充電開始検出閾値電圧

Claims (10)

  1.  正極電源端子と負極電源端子との間に接続される二次電池の充放電を、前記二次電池と負荷又は充電器との間に接続される放電制御スイッチ素子及び充電制御スイッチ素子を用いて制御する充放電制御回路であって、
     前記充電器に接続される外部負極端子の電圧に基づいて、充電器接続検出信号を発生する充電器接続検出回路と、
     前記外部負極端子の電圧に基づいて、前記外部負極端子の電圧のプルアップを検出して、プルアップ検出信号を発生するプルアップ検出回路とを備え、
     前記充放電制御回路は、前記放電制御スイッチ素子をオフした後、前記プルアップ検出信号を受信しかつ前記充電器接続検出信号を受信した後に、前記放電制御スイッチ素子をオンすることを特徴とする充放電制御回路。
  2.  前記充電器接続検出回路は、前記充電器に接続される外部負極端子の電圧を、前記二次電池の負極電圧よりも高い第1の閾値電圧と比較することで、前記充電器の接続を検出することを特徴とする請求項1に記載の充放電制御回路。
  3.  前記プルアップ検出回路は、前記外部負極端子の電圧を、前記第1の閾値電圧よりも高い第2の閾値電圧と比較することで、前記外部負極端子の電圧のプルアップを検出する請求項2に記載の充放電制御回路。
  4.  前記プルアップ検出回路は、前記外部負極端子の電圧が、前記第2の閾値電圧となったときに、前記外部負極端子のプルアップを検出する請求項3に記載の充放電制御回路。
  5.  前記充放電制御回路は、
     前記外部負極端子の電圧を所定の第3の閾値電圧と比較することで、前記充電器による充電開始を検出して、充電開始検出信号を発生する充電開始検出回路をさらに備え、
     前記充放電制御回路は、前記放電制御スイッチ素子をオフした後、前記充電開始検出信号を受信したとき、前記プルアップ検出信号及び前記充電器接続検出信号にかかわらず、前記放電制御スイッチ素子をオンすることを特徴とする請求項1~4のうちのいずれか1つに記載の充放電制御回路。
  6.  請求項1~5のうちのいずれか1つに記載の充放電制御回路と、
     前記二次電池と、
     前記放電制御スイッチ素子と、
     前記充電制御スイッチ素子と、
    を備えることを特徴とする電池装置。
  7.  正極電源端子と負極電源端子との間に接続される二次電池の充放電を、前記二次電池と負荷又は充電器との間に接続される放電制御スイッチ素子及び充電制御スイッチ素子を用いて制御する充放電制御回路により実行される充放電制御方法であって、
     充電器接続検出回路が、前記充電器に接続される外部負極端子の電圧に基づいて、充電器接続検出信号を発生するステップと、
     プルアップ検出回路が、前記外部負極端子の電圧に基づいて、前記外部負極端子の電圧のプルアップを検出して、プルアップ検出信号を発生するステップと、
     前記充放電制御回路が、前記放電制御スイッチ素子をオフした後、前記プルアップ検出信号を受信しかつ前記充電器接続検出信号を受信した後に、前記放電制御スイッチ素子をオンするステップとを含むことを特徴とする充放電制御方法。
  8.  正極電源端子と負極電源端子との間に接続される二次電池の充放電を、前記二次電池と負荷又は充電器との間に接続される放電制御スイッチ素子及び充電制御スイッチ素子を用いて制御する充放電制御回路であって、
     前記充電器に接続される外部正極端子の電圧に基づいて、充電器接続検出信号を発生する充電器接続検出回路と、
     前記外部正極端子の電圧に基づいて、前記外部正極端子の電圧のプルダウンを検出して、プルダウン検出信号を発生するプルダウン検出回路とを備え、
     前記充放電制御回路は、前記放電制御スイッチ素子をオフした後、前記プルダウン検出信号を受信しかつ前記充電器接続検出信号を受信した後に、前記放電制御スイッチ素子をオンすることを特徴とする充放電制御回路。
  9.  請求項8に記載の充放電制御回路と、
     前記二次電池と、
     前記放電制御スイッチ素子と、
     前記充電制御スイッチ素子と、
    を備えることを特徴とする電池装置。
  10.  正極電源端子と負極電源端子との間に接続される二次電池の充放電を、前記二次電池と負荷又は充電器との間に接続される放電制御スイッチ素子及び充電制御スイッチ素子を用いて制御する充放電制御回路により実行される充放電制御方法であって、
     充電器接続検出回路が、前記充電器に接続される外部正極端子の電圧に基づいて、充電器接続検出信号を発生するステップと、
     プルダウン検出回路が、前記外部正極端子の電圧に基づいて、前記外部正極端子の電圧のプルダウンを検出して、プルダウン検出信号を発生するステップと、
     前記充放電制御回路が、前記放電制御スイッチ素子をオフした後、前記プルダウン検出信号を受信しかつ前記充電器接続検出信号を受信した後に、前記放電制御スイッチ素子をオンするステップとを含むことを特徴とする充放電制御方法。
PCT/JP2021/001725 2021-01-19 2021-01-19 充放電制御回路、充放電制御方法及び電池装置 WO2022157836A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US17/596,334 US20220231529A1 (en) 2021-01-19 2021-01-19 CHARGE AND DISCHARGE CONTROL CIRCUIT FOR CONTROLLING CHARGE AND DISCHARGE OF SECONDARY BATTERY CONNECTED BETWEEN POSITIVE AND NEGATIVE ELECTRODE POWER SUPPLY TERMINALS (as amended)
JP2021572626A JP7228719B2 (ja) 2021-01-19 2021-01-19 充放電制御回路、充放電制御方法及び電池装置
PCT/JP2021/001725 WO2022157836A1 (ja) 2021-01-19 2021-01-19 充放電制御回路、充放電制御方法及び電池装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2021/001725 WO2022157836A1 (ja) 2021-01-19 2021-01-19 充放電制御回路、充放電制御方法及び電池装置

Publications (1)

Publication Number Publication Date
WO2022157836A1 true WO2022157836A1 (ja) 2022-07-28

Family

ID=82405353

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/001725 WO2022157836A1 (ja) 2021-01-19 2021-01-19 充放電制御回路、充放電制御方法及び電池装置

Country Status (3)

Country Link
US (1) US20220231529A1 (ja)
JP (1) JP7228719B2 (ja)
WO (1) WO2022157836A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010124640A (ja) * 2008-11-21 2010-06-03 Sony Corp 集積回路およびそれを用いた電池パック
JP2019075861A (ja) * 2017-10-13 2019-05-16 エイブリック株式会社 充放電制御回路及びこれを備えたバッテリ装置
JP2019106748A (ja) * 2017-12-08 2019-06-27 ミツミ電機株式会社 二次電池保護集積回路、二次電池保護装置及び電池パック

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010124640A (ja) * 2008-11-21 2010-06-03 Sony Corp 集積回路およびそれを用いた電池パック
JP2019075861A (ja) * 2017-10-13 2019-05-16 エイブリック株式会社 充放電制御回路及びこれを備えたバッテリ装置
JP2019106748A (ja) * 2017-12-08 2019-06-27 ミツミ電機株式会社 二次電池保護集積回路、二次電池保護装置及び電池パック

Also Published As

Publication number Publication date
US20220231529A1 (en) 2022-07-21
JPWO2022157836A1 (ja) 2022-07-28
JP7228719B2 (ja) 2023-02-24

Similar Documents

Publication Publication Date Title
US6396246B2 (en) Charge/discharge control circuit and secondary battery
JP6135333B2 (ja) 電源切替回路、電子機器および電源切替回路の制御方法
JP6041031B1 (ja) 二次電池保護集積回路、二次電池保護装置及び電池パック
US5554919A (en) Charge/discharge circuit having a simple circuit for protecting a secondary cell from overcharging and overdischarging
US20140354306A1 (en) Power on detection circuit
TWI407657B (zh) 過電流保護電路
KR100818850B1 (ko) 배터리 상태 감시 회로
JP2005229774A (ja) バッテリー状態監視回路とバッテリー装置
KR102390648B1 (ko) 이차전지의 보호 회로, 전지 보호 모듈, 전지 팩 및 처리 방법
US9118326B2 (en) Output circuit, temperature switch IC, and battery pack
CN109672234B (zh) 充放电控制电路以及具有该充放电控制电路的电池装置
JP2024052966A (ja) 充放電制御回路及びこれを備えたバッテリ装置
EP3251150B1 (en) Self-sensing reverse current protection switch
WO2022157836A1 (ja) 充放電制御回路、充放電制御方法及び電池装置
JP2006101696A (ja) 充放電保護回路
US20190252905A1 (en) Charge control device, charging system, and charge control method
TWI493828B (zh) Battery status monitoring circuit and battery device
JP6551361B2 (ja) 二次電池保護集積回路、二次電池保護装置及び電池パック
JP7471266B2 (ja) マスク制御回路並びに該マスク制御回路を備えるコントローラ、充放電制御回路及びバッテリ装置
JP7442930B2 (ja) 充放電制御装置、及びバッテリ装置
US20230291018A1 (en) Charge and discharge control circuit and battery device including the same
CN114629192A (zh) 屏蔽控制电路、控制器、充放电控制电路及电池装置
JP2005073497A (ja) 充放電保護回路
CN115313551A (zh) 电池充电保护芯片和电池装置
JP2009232214A (ja) リセット回路および電源制御用半導体集積回路

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2021572626

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21920128

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21920128

Country of ref document: EP

Kind code of ref document: A1