WO2021200792A1 - 銅ベース基板 - Google Patents

銅ベース基板 Download PDF

Info

Publication number
WO2021200792A1
WO2021200792A1 PCT/JP2021/013212 JP2021013212W WO2021200792A1 WO 2021200792 A1 WO2021200792 A1 WO 2021200792A1 JP 2021013212 W JP2021013212 W JP 2021013212W WO 2021200792 A1 WO2021200792 A1 WO 2021200792A1
Authority
WO
WIPO (PCT)
Prior art keywords
copper
insulating layer
base substrate
substrate
circuit layer
Prior art date
Application number
PCT/JP2021/013212
Other languages
English (en)
French (fr)
Inventor
史朗 石川
原 慎太郎
Original Assignee
三菱マテリアル株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱マテリアル株式会社 filed Critical 三菱マテリアル株式会社
Priority to KR1020227031828A priority Critical patent/KR20220160563A/ko
Priority to US17/913,516 priority patent/US20230105989A1/en
Priority to EP21781993.7A priority patent/EP4131363A4/en
Priority to CN202180025042.9A priority patent/CN115413365A/zh
Publication of WO2021200792A1 publication Critical patent/WO2021200792A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/142Metallic substrates having insulating layers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/01Layered products comprising a layer of metal all layers being exclusively metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/145Organic substrates, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3737Organic materials with or without a thermoconductive filler
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/05Insulated conductive substrates, e.g. insulated metal substrate
    • H05K1/056Insulated conductive substrates, e.g. insulated metal substrate the metal substrate being covered by an organic insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/64Heat extraction or cooling elements
    • H01L33/641Heat extraction or cooling elements characterized by the materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0191Dielectric layers wherein the thickness of the dielectric plays an important role
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0209Inorganic, non-metallic particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10015Non-printed capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10022Non-printed resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10075Non-printed oscillator
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10121Optical component, e.g. opto-electronic component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10166Transistor

Definitions

  • the present invention relates to a copper-based substrate.
  • the present application claims priority based on Japanese Patent Application No. 2020-065163 filed in Japan on March 31, 2020, the contents of which are incorporated herein by reference.
  • a metal-based substrate is known as one of the substrates for mounting electronic components such as semiconductor elements and LEDs.
  • the metal base substrate is a laminate in which a metal substrate, an insulating layer, and a circuit layer are laminated in this order.
  • the insulating layer is generally formed of an insulating composition containing a resin having excellent insulating properties and withstand voltage properties and an inorganic filler having excellent thermal conductivity.
  • Electronic components are mounted on the circuit layer via solder.
  • the heat generated in the electronic component is transferred to the metal substrate via the insulating layer and dissipated from the metal substrate to the outside.
  • Patent Document 1 if the difference in thermal expansion coefficient between the metal base substrate and the electronic component bonded to the metal base substrate via solder is large, the electronic component is turned on / off and the cold heat cycle due to the external environment causes electrons. The stress applied to the solder that joins the component and the circuit layer of the metal base substrate increases, and solder cracks may occur. Therefore, it has been studied to reduce the elastic modulus of the insulating layer of the metal base substrate and to alleviate the difference in the coefficient of thermal expansion between the metal substrate of the metal base substrate and the electronic component by the insulating layer (Patent Document 1, 2).
  • the elastic modulus of the insulating layer of the metal base substrate is lowered to make the insulating layer more easily deformed. Therefore, it is effective to relieve the thermal stress due to the expansion of the metal base.
  • the stress on the solder due to the expansion of the circuit layer also exists, there is a limit to improving the reliability for the thermal cycle only by lowering the elastic modulus of the insulating layer of the metal base substrate.
  • the present invention has been made in view of the above circumstances, and an object of the present invention is to provide a metal base substrate having excellent reliability for a cooling / heating cycle when an electronic component is mounted.
  • the metal base substrate of the present invention is a copper base substrate in which a copper substrate, an insulating layer, and a circuit layer are laminated in this order, and the insulating layer is at 100 ° C.
  • the ratio of the thickness (unit: ⁇ m) to the elastic modulus (unit: GPa) is 50 or more, and the circuit layer is characterized in that the elastic modulus at 100 ° C. is 100 GPa or less.
  • the insulating layer is easily deformed and the cooling cycle.
  • the difference in the coefficient of thermal expansion between the metal substrate and the electronic component due to the above can be alleviated by the insulating layer.
  • the elastic modulus of the circuit layer at 100 ° C. is as low as 100 GPa or less, the difference in the coefficient of thermal expansion between the circuit layer and the electronic component due to the thermal cycle can be reduced. Therefore, the stress applied to the solder joining the electronic component and the circuit layer of the copper base substrate can be reduced by the thermal cycle. Therefore, the copper-based substrate of the present invention has improved reliability for the cooling / heating cycle when electronic components are mounted.
  • the insulating layer may contain a polyimide resin, a polyamide-imide resin, or a resin that is a mixture thereof.
  • the insulating layer contains these resins, the insulating property, withstand voltage property, chemical resistance and mechanical properties of the copper base substrate are improved.
  • the insulating layer may contain an inorganic filler and the average particle size of the inorganic filler may be in the range of 0.1 ⁇ m or more and 20 ⁇ m or less. In this case, since the insulating layer contains the above-mentioned inorganic filler, the thermal conductivity and withstand voltage of the copper base substrate are improved.
  • the circuit layer may be made of a copper foil, a copper alloy foil, an aluminum foil or an aluminum alloy foil.
  • the circuit layer since the circuit layer is made of copper foil, copper alloy foil, aluminum foil, or aluminum alloy foil, the circuit layer can be made thin due to its high electrical conductivity.
  • FIG. 1 is a schematic cross-sectional view of a copper base substrate according to an embodiment of the present invention.
  • the copper base substrate 10 is a laminate in which a copper substrate 20, an insulating layer 30, and a circuit layer 40 are laminated in this order.
  • the terminal 61 of the electronic component 60 is mounted on the circuit layer 40 of the copper base substrate 10 via the solder 50.
  • the copper substrate 20 is a member that serves as a base for the copper base substrate 10.
  • the copper substrate 20 is made of copper or a copper alloy.
  • the insulating layer 30 is a layer for insulating the copper substrate 20 and the circuit layer 40.
  • the insulating layer 30 is formed of an insulating resin composition containing the insulating resin 31 and the inorganic filler 32.
  • the circuit layer 40 to a copper substrate are formed while maintaining the insulating property. The thermal resistance of the entire copper base substrate 10 up to 20 can be further reduced.
  • the insulating resin 31 preferably contains a polyimide resin, a polyamide-imide resin, or a mixture thereof. Since these resins are excellent in properties such as insulation, withstand voltage, chemical resistance and mechanical properties, these properties of the copper base substrate 10 are improved.
  • the inorganic filler 32 preferably has an average particle size in the range of 0.1 ⁇ m or more and 20 ⁇ m or less.
  • the thermal conductivity of the insulating layer 30 is improved.
  • the average particle size of the inorganic filler 32 is 20 ⁇ m or less, the withstand voltage resistance of the insulating layer 30 is improved.
  • the average particle size of the inorganic filler 32 is within the above range, the inorganic filler 32 is less likely to form aggregated particles, and the inorganic filler 32 is more likely to be uniformly dispersed in the insulating resin 31.
  • the withstand voltage of the insulating layer 30 is improved.
  • the average particle size of the inorganic filler 32 is preferably in the range of 0.3 ⁇ m or more and 20 ⁇ m or less.
  • the content of the inorganic filler 32 in the insulating layer 30 is preferably in the range of 50% by volume or more and 85% by volume or less.
  • the thermal conductivity of the insulating layer 30 is improved.
  • the content of the inorganic filler 32 is 85% by volume or less, the withstand voltage resistance of the insulating layer 30 is improved.
  • the inorganic filler 32 can be easily dispersed uniformly in the insulating resin 31.
  • the content of the inorganic filler 32 is particularly preferably in the range of 50% by volume or more and 80% by volume or less.
  • Examples of the inorganic filler 32 include alumina (Al2O3) particles, alumina hydrate particles, aluminum nitride (AlN) particles, silica (SiO2) particles, silicon carbide (SiC) particles, titanium oxide (TiO2) particles, and boron nitride (BN). Particles and the like can be used.
  • alumina particles are preferable.
  • the alumina particles are more preferably ⁇ -alumina particles.
  • the ratio of tap density to true density (tap density / true density) of ⁇ -alumina particles is preferably 0.1 or more.
  • the tap density / true density correlates with the packing density of ⁇ -alumina particles in the insulating layer 30, and when the tap density / true density is high, the packing density of ⁇ -alumina particles in the insulating layer 30 is increased. Can be done. When the packing density of ⁇ -alumina particles in the insulating layer 30 becomes high, the distance between the ⁇ -alumina particles in the insulating layer 30 becomes narrow, and voids (pores) are less likely to occur in the insulating layer 30.
  • the tap density / true density is preferably in the range of 0.2 or more and 0.9 or less. Further, ⁇ -alumina may be polycrystalline particles, but it is particularly preferable that it is single crystal particles.
  • the insulating layer 30 has a ratio (thickness / elastic modulus) of the thickness (unit: ⁇ m) to the elastic modulus (unit: GPa) at 100 ° C. of 50 or more. Since the thickness / elastic modulus of the insulating layer 30 is as high as 50 or more, the insulating layer 30 is easily deformed and has a high cushioning property in the thickness direction. Therefore, the insulating layer 30 has a high effect of alleviating the difference in the coefficient of thermal expansion between the copper substrate 20 and the circuit layer 40 due to the thermal cycle.
  • the thickness / elastic modulus of the insulating layer 30 is preferably in the range of 50 or more and 20000 or less, more preferably in the range of 50 or more and 2000 or less, and further preferably in the range of 50 or more and 200 or less. ..
  • the elastic modulus of the insulating layer 30 at 100 ° C. is preferably in the range of 0.01 GPa or more and 1 GPa or less, and more preferably in the range of 0.01 GPa or more and 0.1 GPa or less.
  • the thickness of the insulating layer 30 is preferably in the range of 10 ⁇ m or more and 200 ⁇ m or less, and more preferably in the range of 50 ⁇ m or more and 200 ⁇ m or less.
  • the circuit layer 40 is formed in a circuit pattern.
  • the terminal 61 of the electronic component 60 is joined to the circuit layer 40 formed in the circuit pattern shape via the solder 50 or the like.
  • metals such as copper, copper alloy, aluminum, aluminum alloy, and gold can be used.
  • the circuit layer 40 is preferably made of a copper foil, a copper alloy foil, an aluminum foil, or an aluminum alloy foil.
  • the circuit layer 40 Since the circuit layer 40 has an elastic modulus of 100 GPa or less at 100 ° C., the stress applied to the solder due to the difference in the coefficient of thermal expansion between the circuit layer 40 and the electronic component 60 due to the thermal cycle becomes small.
  • the elastic modulus of the circuit layer 40 at 100 ° C. is preferably in the range of 50 GPa or more and 100 GPa or less.
  • the thickness of the circuit layer 40 is preferably in the range of 20 ⁇ m or more and 200 ⁇ m or less.
  • the thicknesses of the copper substrate 20, the insulating layer 30, and the circuit layer 40 of the copper base substrate 10 can be measured, for example, as follows.
  • the copper base substrate 10 is embedded with resin and the cross section is exposed by mechanical polishing. Next, the cross section of the exposed copper base substrate is observed with an optical microscope, and the thicknesses of the copper substrate 20, the insulating layer 30, and the circuit layer 40 are measured.
  • the elastic moduli of the copper substrate 20, the insulating layer 30, and the circuit layer 40 of the copper base substrate 10 are values measured at 100 ° C.
  • the elastic modulus (tensile elastic modulus) of the copper substrate 20 and the circuit layer 40 of the copper base substrate 10 can be measured, for example, as follows.
  • the insulating layer 30 of the copper base substrate 10 is removed with a solvent to separate the copper substrate 20 and the circuit layer 40.
  • the elastic modulus of the obtained copper substrate 20 and the circuit layer 40 is measured by dynamic viscoelasticity measurement.
  • the elastic modulus of the insulating layer 30 of the copper base substrate 10 can be measured, for example, as follows.
  • the copper substrate 20 and the circuit layer 40 of the copper base substrate 10 are removed by etching, and the insulating layer 30 is isolated.
  • the elastic modulus of the obtained insulating layer 30 is measured by dynamic viscoelasticity measurement.
  • Examples of the electronic component 60 mounted on the copper base substrate 10 of the present embodiment are not particularly limited, and examples thereof include a semiconductor element, a resistor, a capacitor, and a crystal oscillator.
  • semiconductor elements include MOSFETs (Metal-oxide-semiconductor field effect transistors), IGBTs (Insulated Gate Bipolar Transistors), LSIs (Large Scale Integration), LEDs (light emitting diodes), LED chips, and LED-CSPs (LED-Chips). Size Package).
  • the copper base substrate 10 according to the present embodiment can be manufactured by, for example, a method including an insulating layer forming step and a circuit layer crimping step.
  • the insulating layer 30 is formed on the copper substrate 20 to obtain a copper substrate with an insulating layer.
  • the thickness (unit: ⁇ m) of the insulating layer 30 is such that the insulating layer 30 for measuring the elastic modulus is formed on the copper substrate 20 and the elastic modulus of the obtained insulating layer 30 is measured, and the thickness / elastic modulus is 50 or more. Set the thickness to be.
  • a coating method or an electrodeposition method can be used as a method for forming the insulating layer 30 .
  • the coating method is a method in which a coating liquid containing a solvent, an insulating resin, and an inorganic filler is applied onto a copper substrate 20 to form a coating layer, and then the coating layer is heated to obtain an insulating layer 30.
  • a coating liquid containing a solvent, an insulating resin, and an inorganic filler
  • an inorganic filler-dispersed resin material solution containing a resin material solution in which an insulating resin is dissolved and an inorganic filler dispersed in the resin material solution can be used.
  • a spin coating method a bar coating method, a knife coating method, a roll coating method, a blade coating method, a die coating method, a gravure coating method, a dip coating method and the like can be used.
  • a copper substrate 20 is immersed in an electrodeposition solution containing insulating resin particles and an inorganic filler, and the insulating resin particles and the inorganic filler are electrodeposited on the surface of the substrate to form an electrodeposition film.
  • the obtained electrodeposition film is heated to form the insulating layer 30.
  • an insulating resin is prepared by adding a poor solvent of an insulating resin material to an inorganic filler-dispersed insulating resin solution containing an insulating resin solution and an inorganic filler dispersed in the insulating resin solution. Those prepared by precipitating as particles can be used.
  • a metal foil is laminated on the insulating layer 30 of the copper substrate with an insulating layer, and the obtained laminate is heated and pressurized to form the circuit layer 40 to form the copper base substrate 10.
  • the heating temperature of the laminate is, for example, 200 ° C. or higher, more preferably 250 ° C. or higher.
  • the upper limit of the heating temperature is lower than the thermal decomposition temperature of the insulating resin, preferably 30 ° C. or lower than the thermal decomposition temperature.
  • the pressure applied during crimping is, for example, in the range of 1 MPa or more and 30 MPa or less, and more preferably in the range of 3 MPa or more and 25 MPa or less.
  • the crimping time varies depending on the heating temperature and pressure, but is generally 10 minutes or more and 180 minutes or less.
  • the insulating layer 30 has a large ratio of the thickness (unit: ⁇ m) to the elastic modulus (unit: GPa) at 100 ° C. of 50 or more.
  • the insulating layer 30 is easily deformed, and the difference in the coefficient of thermal expansion between the copper substrate 20 and the circuit layer 40 due to the thermal cycle can be alleviated by the insulating layer 30.
  • the circuit layer 40 has a low elastic modulus at 100 ° C. of 100 GPa or less, the difference in the coefficient of thermal expansion between the circuit layer 40 and the electronic component 60 due to the thermal cycle can be reduced. Therefore, the stress applied to the solder 50 joining the electronic component 60 and the circuit layer 40 of the copper base substrate 10 can be reduced by the thermal cycle. Therefore, the copper base substrate 10 of the present embodiment has improved reliability for the cooling / heating cycle when the electronic component 60 is mounted.
  • the insulating layer 30 contains a polyimide resin, a polyamide-imide resin, or a mixture thereof, the insulating property, withstand voltage property, chemical resistance, and mechanical properties of the copper base substrate 10 are obtained. Is improved. Further, when the insulating layer 30 contains the inorganic filler 32 and the average particle size of the inorganic filler 32 is within the range of 0.1 ⁇ m or more and 20 ⁇ m or less, the thermal conductivity and withstand voltage of the copper base substrate 10 are improved. .. Furthermore, when the circuit layer 40 is made of a copper foil, a copper alloy foil, an aluminum foil, or an aluminum alloy foil, the electrical conductivity is high, so that the thickness of the circuit layer 40 can be reduced.
  • Example 1 of the present invention The content ratio of polyimide and ⁇ -alumina powder in the solid material (insulating layer) produced by heating a solvent-soluble polyimide solution and ⁇ -alumina powder (crystal structure: single crystal, average particle size: 0.7 ⁇ m) is 65. The mixture was mixed so as to have a volume%. A solvent was added to the obtained mixture, and the mixture was diluted so that the concentration of polyimide was 5% by mass. Subsequently, the obtained diluted mixture was dispersed by repeating a high-pressure injection treatment at a pressure of 50 MPa 10 times using a star burst manufactured by Sugino Machine Limited to prepare a coating liquid for forming an insulating layer.
  • a copper substrate (composition: C1100, tough pitch copper) having a thickness of 1000 ⁇ m and a length of 30 mm and a width of 20 mm was prepared.
  • a coating liquid for forming an insulating layer was applied to the surface of this copper substrate by a bar coating method to form a coating layer.
  • the copper substrate on which the coating layer was formed was placed on a hot plate, the temperature was raised from room temperature to 60 ° C. at 3 ° C./min, heated at 60 ° C. for 100 minutes, and then further to 120 ° C. at 1 ° C./min. The temperature was raised and the coating layer was dried by heating at 120 ° C. for 100 minutes. Then, the copper substrate was heated at 250 ° C.
  • a copper substrate with an insulating layer was produced, in which an insulating layer made of a polyimide resin in which ⁇ -alumina single crystal particles were dispersed was formed on the surface.
  • the thickness of the insulating layer was 30 ⁇ m
  • the elastic modulus at 100 ° C. was 0.27 GPa
  • the thickness / elastic modulus was 110.
  • a copper foil having a thickness of 70 ⁇ m (elastic modulus at 100 ° C.: 75 GPa, GHY5-HA-V2 manufactured by JX Nippon Mining & Metals Co., Ltd.) was laminated on the insulating layer of the obtained copper substrate with an insulating layer.
  • the obtained laminate was heated in vacuum at a pressure bonding temperature of 300 ° C. for 120 minutes while applying a pressure of 5 MPa using a carbon jig, and the insulating layer and the copper foil were pressure-bonded.
  • a copper base substrate in which a copper substrate, an insulating layer, and a copper foil were laminated in this order was produced.
  • Examples 2 to 4 of the present invention Comparative Examples 1 to 2
  • a copper-based substrate was produced in the same manner as in Example 1 of the present invention, except that the thickness and elastic modulus of the insulating layer and the elastic modulus of the circuit layer were changed to the values shown in Table 1 below.
  • Sn-Ag-Cu solder is applied on the circuit layer of the copper base substrate to form a solder layer of length 2.5 cm x width 2.5 cm x thickness 100 ⁇ m, and 2.5 cm square on the solder layer.
  • a test piece was prepared by mounting the Si chip of. The prepared test piece was subjected to 3000 cycles of cooling and heating in which one cycle was ⁇ 40 ° C. ⁇ 30 minutes to 150 ° C. ⁇ 30 minutes. The test piece after the thermal cycle was applied was embedded in resin, and the cross section was observed using a sample obtained by polishing. The one in which the crack was generated was marked with "x".
  • the ratio (thickness / elastic modulus) of the thickness (unit: ⁇ m) to the elastic modulus (unit: GPa) of the insulating layer and the elastic modulus of the circuit layer are within the range of the present invention.
  • the ratio (thickness / elastic modulus) of the thickness (unit: ⁇ m) to the elastic modulus (unit: GPa) of the insulating layer and the elastic modulus of the circuit layer are within the range of the present invention.
  • the ratio (thickness / elastic modulus) of the thickness (unit: ⁇ m) to the elastic modulus (unit: GPa) of the insulating layer and the elastic modulus of the circuit layer are within the range of the present invention.
  • the thickness / elastic modulus of the insulating layer is within the range of the present invention, so that the difference in the coefficient of thermal expansion between the copper substrate and the electronic component due to the thermal cycle is alleviated by the insulating layer.
  • the elastic modulus of the circuit layer is within the range of the present invention
  • the thickness / elastic modulus of the insulating layer is within the range of the present invention, but the copper base substrate of Comparative Example 1 in which the elastic modulus of the circuit layer exceeds the range of the present invention has reduced reliability for the thermal cycle. bottom. This is because the elastic modulus of the circuit layer exceeds the range of the present invention, and the thermal stress applied to the solder increases due to the difference in the coefficient of thermal expansion between the circuit layer and the electronic component.
  • the copper base substrate of Comparative Example 2 in which the elastic modulus of the circuit layer is within the range of the present invention but the thickness / elastic modulus of the insulating layer is less than the range of the present invention has a reduced reliability for the thermal cycle. This is because the thickness / elastic modulus of the insulating layer is less than the range of the present invention, so that the thermal stress applied to the solder due to the difference in the coefficient of thermal expansion between the copper substrate and the circuit layer due to the thermal cycle is not sufficiently relaxed. This is because of the fact.

Abstract

本発明の銅ベース基板は、銅基板と、絶縁層と、回路層とがこの順で積層された銅ベース基板であって、前記絶縁層は、100℃における弾性率(単位:GPa)に対する厚み(単位:μm)の比が50以上であって、前記回路層は、100℃における弾性率が100GPa以下である

Description

銅ベース基板
 本発明は、銅ベース基板に関する。
 本願は、2020年3月31日に、日本に出願された特願2020-065163号に基づき優先権を主張し、その内容をここに援用する。
 半導体素子やLEDなどの電子部品を実装するための基板の一つとして、金属ベース基板が知られている。金属ベース基板は、金属基板と、絶縁層と、回路層とがこの順で積層された積層体である。絶縁層は、一般に、絶縁性や耐電圧性に優れる樹脂と、熱伝導性に優れる無機物フィラーとを含む絶縁性組成物から形成されている。電子部品は、回路層の上に、はんだを介して実装される。このような構成とされた金属ベース基板では、電子部品にて発生した熱は、絶縁層を介して金属基板に伝達され、金属基板から外部に放熱される。
 金属ベース基板では、金属ベース基板と、その金属ベース基板にはんだを介して接合された電子部品との熱膨張率の差が大きいと、電子部品のオン/オフや外部環境による冷熱サイクルによって、電子部品と金属ベース基板の回路層とを接合しているはんだに付与される応力が大きくなり、はんだクラックが発生することがある。このため、金属ベース基板の絶縁層の弾性率を低くして、金属ベース基板の金属基板と電子部品の熱膨張率の差を、絶縁層で緩和させることが検討されている(特許文献1、2)。
特開平11-87866号公報 特開2016-111171号公報
 電子部品を実装したときの冷熱サイクルによるはんだクラックの発生を抑制し、冷熱サイクルに対する信頼性を向上させるために、金属ベース基板の絶縁層の弾性率を低くして、絶縁層を変形しやすくすることにより、金属ベースの膨張による熱応力を緩和することは有効である。しかしながら、回路層の膨張によるはんだへの応力も存在しているため、金属ベース基板の絶縁層の弾性率を低くすることだけでは、冷熱サイクルに対する信頼性を向上させるのは限界がある。
 本発明は、上記事情に鑑みてなされたものであって、電子部品を実装したときの冷熱サイクルに対する信頼性に優れる金属ベース基板を提供することを目的とする。
 上記の課題を解決するために、本発明の金属ベース基板は、銅基板と、絶縁層と、回路層とがこの順で積層された銅ベース基板であって、前記絶縁層は、100℃における弾性率(単位:GPa)に対する厚み(単位:μm)の比が50以上であり、前記回路層は、100℃における弾性率が100GPa以下であることを特徴としている。
 本発明の銅ベース基板によれば、絶縁層は、100℃における弾性率(単位:GPa)に対する厚み(単位:μm)の比が50以上と大きいので、絶縁層が変形しやすくなり、冷熱サイクルによる金属基板と電子部品との熱膨張率の差を絶縁層で緩和することができる。また、回路層は、100℃における弾性率が100GPa以下と低いので、冷熱サイクルによる回路層と電子部品との熱膨張率の差を小さくできる。よって、冷熱サイクルによって、電子部品と銅ベース基板の回路層とを接合しているはんだに付与される応力を小さくできる。したがって、本発明の銅ベース基板は、電子部品を実装したときの冷熱サイクルに対する信頼性が向上する。
 ここで、本発明の銅ベース基板においては、前記絶縁層が、ポリイミド樹脂、ポリアミドイミド樹脂、またはこれらの混合物である樹脂を含むものであってもよい。
 この場合、絶縁層がこれらの樹脂を含むので、銅ベース基板の絶縁性、耐電圧性、化学的耐性及び機械特性が向上する。
 また、本発明の銅ベース基板においては、前記絶縁層が、無機物フィラーを含み、前記無機物フィラーの平均粒子径が0.1μm以上20μm以下の範囲内にあるものであってもよい。
 この場合、絶縁層が上記の無機物フィラーを含むので、銅ベース基板の熱伝導性と耐電圧性とが向上する。
 また、本発明の銅ベース基板においては、前記回路層が、銅箔、銅合金箔、アルミニウム箔またはアルミニウム合金箔からなるものであってもよい。
 この場合、回路層が、銅箔、銅合金箔、アルミニウム箔またはアルミニウム合金箔からなるため、電気伝導度が高いことで、回路層を薄くできる。
 本発明によれば、電子部品を実装したときの冷熱サイクルに対する信頼性に優れる銅ベース基板を提供することが可能となる。
本発明の一実施形態に係る銅ベース基板の概略断面図である。
 以下に、本発明の一実施形態について添付した図面を参照して説明する。
 図1は、本発明の一実施形態に係る銅ベース基板の概略断面図である。
 図1において、銅ベース基板10は、銅基板20と、絶縁層30と、回路層40とがこの順で積層された積層体である。銅ベース基板10の回路層40の上には、はんだ50を介して、電子部品60の端子61が実装されている。
 銅基板20は、銅ベース基板10のベースとなる部材である。銅基板20は、銅もしくは銅合金からなる。
 絶縁層30は、銅基板20と回路層40とを絶縁するための層である。絶縁層30は、絶縁性樹脂31と無機物フィラー32とを含む絶縁性樹脂組成物から形成されている。絶縁層30を、絶縁性が高い絶縁性樹脂31と、熱伝導度が高い無機物フィラー32とを含む絶縁性樹脂組成物から形成することによって、絶縁性を維持しつつ、回路層40から銅基板20までの銅ベース基板10全体の熱抵抗をより低減させることができる。
 絶縁性樹脂31は、ポリイミド樹脂、ポリアミドイミド樹脂、またはこれらの混合物を含むことが好ましい。これらの樹脂は、絶縁性、耐電圧性、化学的耐性及び機械特性などの特性に優れるので、銅ベース基板10のこれらの特性が向上する。
 無機物フィラー32は、平均粒子径が0.1μm以上20μm以下の範囲内にあることが好ましい。無機物フィラー32の平均粒子径が0.1μm以上であることによって、絶縁層30の熱伝導性が向上する。無機物フィラー32の平均粒子径が20μm以下であることによって、絶縁層30の耐電圧性が向上する。また、無機物フィラー32の平均粒子径が上記の範囲内にあると、無機物フィラー32が凝集粒子を形成しにくく、絶縁性樹脂31中に無機物フィラー32を均一に分散させやすくなる。無機物フィラー32が凝集粒子を形成せずに、一次粒子もしくはそれに近い微細な粒子として絶縁性樹脂31に分散していると、絶縁層30の耐電圧性が向上する。絶縁層30の熱伝導性を向上させる観点では、無機物フィラー32の平均粒子径は0.3μm以上20μm以下の範囲内にあることが好ましい。
 絶縁層30の無機物フィラー32の含有量は、50体積%以上85体積%以下の範囲内にあることが好ましい。無機物フィラー32の含有量が50体積%以上であることによって、絶縁層30の熱伝導性が向上する。一方、無機物フィラー32の含有量が85体積%以下であることによって、絶縁層30の耐電圧性が向上する。また、無機物フィラー32の含有量が上記の範囲内にあると、絶縁性樹脂31中に無機物フィラー32を均一に分散させやすくなる。無機物フィラー32が均一に絶縁性樹脂31に分散していると、絶縁層30の機械的強度が向上する。絶縁層30の熱伝導性を向上させる観点では、無機物フィラー32の含有量は、50体積%以上80体積%以下の範囲内にあることが特に好ましい。
 無機物フィラー32としては、アルミナ(Al2O3)粒子、アルミナ水和物粒子、窒化アルミニウム(AlN)粒子、シリカ(SiO2)粒子、炭化珪素(SiC)粒子、酸化チタン(TiO2)粒子、窒化硼素(BN)粒子などを用いることができる。これらのフィラーの中では、アルミナ粒子が好ましい。アルミナ粒子は、α-アルミナ粒子であることがより好ましい。α-アルミナ粒子は、真密度に対するタップ密度の比(タップ密度/真密度)が0.1以上であることが好ましい。タップ密度/真密度は、絶縁層30中でのα-アルミナ粒子の充填密度と相関し、タップ密度/真密度が高いと、絶縁層30中でのα-アルミナ粒子の充填密度を高くすることができる。絶縁層30中でのα-アルミナ粒子の充填密度が高くなると、絶縁層30中でのα-アルミナ粒子の間隔が狭くなり、絶縁層30にボイド(気孔)が発生しにくくなる。タップ密度/真密度は、0.2以上0.9以下の範囲内にあることが好ましい。また、α-アルミナは、多結晶粒子であってもよいが、単結晶粒子であることが特に好ましい。
 絶縁層30は、100℃における弾性率(単位:GPa)に対する厚み(単位:μm)の比(厚み/弾性率)が50以上とされている。絶縁層30の厚み/弾性率が50以上と高いので、絶縁層30は変形しやすく、厚み方向での緩衝性が高くなる。このため、絶縁層30は、冷熱サイクルによる銅基板20と回路層40との熱膨張率の差を緩和させる作用が高くなる。絶縁層30の厚み/弾性率は、50以上20000以下の範囲内にあることが好ましく、50以上2000以下の範囲内にあることがより好ましく、50以上200以下の範囲内にあることがさらに好ましい。絶縁層30の100℃における弾性率は、0.01GPa以上1GPa以下の範囲内にあることが好ましく、0.01GPa以上0.1GPa以下の範囲内にあることがより好ましい。また、絶縁層30の厚みは、10μm以上200μm以下の範囲内にあることが好ましく、50μm以上200μm以下の範囲内にあることがより好ましい。
 回路層40は、回路パターン状に形成される。その回路パターン状に形成された回路層40の上に、電子部品60の端子61がはんだ50等を介して接合される。回路層40の材料としては、銅、銅合金、アルミニウム、アルミニウム合金、金などの金属を用いることができる。回路層40は銅箔、銅合金箔、アルミニウム箔、またはアルミニウム合金箔からなることが好ましい。
 回路層40は、100℃における弾性率が100GPa以下とされているため、冷熱サイクルによる回路層40と電子部品60との熱膨張率の差によるはんだにかかる応力が小さくなる。回路層40の100℃における弾性率は、50GPa以上100GPa以下の範囲内にあることが好ましい。回路層40の厚みは、20μm以上200μm以下の範囲内にあることが好ましい。
 銅ベース基板10の銅基板20、絶縁層30および回路層40の厚みは、例えば、次のようにして測定することができる。銅ベース基板10を樹脂埋めし、機械研磨によって断面を露出させる。次いで、露出した銅ベース基板の断面を、光学顕微鏡を用いて観察して、銅基板20、絶縁層30および回路層40の厚みを測定する。
 銅ベース基板10の銅基板20、絶縁層30および回路層40の弾性率は、100℃で測定した値である。
 銅ベース基板10の銅基板20および回路層40の弾性率(引張弾性率)は、例えば、次のようにして測定することができる。銅ベース基板10の絶縁層30を溶剤によって除去し、銅基板20と回路層40とを分離する。得られた銅基板20と回路層40について、動的粘弾性測定によって弾性率を測定する。銅ベース基板10の絶縁層30の弾性率は、例えば、次のようにして測定することができる。銅ベース基板10の銅基板20と回路層40をエッチングによって除去し、絶縁層30を単離する。得られた絶縁層30について、動的粘弾性測定によって弾性率を測定する。
 本実施形態の銅ベース基板10に実装される電子部品60の例としては、特に制限はなく、半導体素子、抵抗、キャパシタ、水晶発振器などが挙げられる。半導体素子の例としては、MOSFET(Metal-oxide-semiconductor field effect transistor)、IGBT(Insulated Gate Bipolar Transistor)、LSI(Large Scale Integration)、LED(発光ダイオード)、LEDチップ、LED-CSP(LED-Chip Size Package)が挙げられる。
 以下に、本実施形態に係る銅ベース基板10の製造方法について説明する。
 本実施形態に係る銅ベース基板10は、例えば、絶縁層形成工程と、回路層圧着工程を含む方法によって製造することができる。
 絶縁層形成工程では、銅基板20の上に絶縁層30を形成して、絶縁層付き銅基板を得る。絶縁層30の厚み(単位:μm)は、弾性率測定用の絶縁層30を銅基板20に形成し、得られた絶縁層30の弾性率を測定して、厚み/弾性率が50以上となる厚さを設定する。絶縁層30の形成方法としては、塗布法または電着法を用いることができる。
 塗布法は、溶媒と絶縁性樹脂と無機物フィラーとを含む塗布液を、銅基板20の上に塗布して塗布層を形成し、次いで塗布層を加熱して絶縁層30を得る方法である。塗布液は、絶縁性樹脂が溶解した樹脂材料溶液と、その樹脂材料溶液に分散されている無機物フィラーとを含む無機物フィラー分散樹脂材料溶液を用いることができる。塗布液を基板の表面に塗布する方法としては、スピンコート法、バーコート法、ナイフコート法、ロールコート法、ブレードコート法、ダイコート法、グラビアコート法、ディップコート法などを用いることができる。
 電着法は、絶縁性樹脂粒子と無機物フィラーとを含む電着液に銅基板20を浸漬して、基板の表面に絶縁性樹脂粒子と無機物フィラーを電着させて電着膜を形成し、次いで得られた電着膜を加熱して絶縁層30を形成する方法である。電着液としては、絶縁性樹脂溶液と、その絶縁性樹脂溶液に分散されている無機物フィラーとを含む無機物フィラー分散絶縁性樹脂溶液に、絶縁性樹脂材料の貧溶媒を加えて絶縁性樹脂を粒子として析出させることによって調製したものを用いることができる。
 回路層圧着工程では、絶縁層付き銅基板の絶縁層30の上に金属箔を積層し、得られた積層体を加熱しながら加圧することによって回路層40を形成して、銅ベース基板10を得る。積層体の加熱温度は、例えば、200℃以上であり、250℃以上であることがより好ましい。加熱温度の上限は、絶縁性樹脂の熱分解温度未満であり、好ましくは熱分解温度よりも30℃低い温度以下である。圧着時に加える圧力は、例えば、1MPa以上30MPa以下の範囲内であり、3MPa以上25MPa以下の範囲内であることがより好ましい。圧着時間は、加熱温度や圧力によって異なるが、一般に10分間以上180分間以下である。
 以上のような構成とされた本実施形態の銅ベース基板10によれば、絶縁層30は、100℃における弾性率(単位:GPa)に対する厚み(単位:μm)の比が50以上と大きいので、絶縁層30が変形しやすくなり、冷熱サイクルによる銅基板20と回路層40との熱膨張率の差を絶縁層30で緩和することがきる。また、回路層40は、100℃における弾性率が100GPa以下と低いので、冷熱サイクルによる回路層40と電子部品60との熱膨張率の差を小さくできる。よって、冷熱サイクルによって、電子部品60と銅ベース基板10の回路層40とを接合しているはんだ50に付与される応力を小さくできる。したがって、本実施形態の銅ベース基板10は、電子部品60を実装したときの冷熱サイクルに対する信頼性が向上する。
 また、本実施形態の銅ベース基板10において、絶縁層30がポリイミド樹脂、ポリアミドイミド樹脂、またはこれらの混合物を含む場合は、銅ベース基板10の絶縁性、耐電圧性、化学的耐性及び機械特性が向上する。さらに、絶縁層30が無機物フィラー32を含み、無機物フィラー32の平均粒子径が0.1μm以上20μm以下の範囲内にある場合は、銅ベース基板10の熱伝導性と耐電圧性とが向上する。またさらに、回路層40が、銅箔、銅合金箔、アルミニウム箔又はアルミニウム合金箔からなる場合は、電気伝導度が高いので、回路層40の厚さを薄くできる。
 以上、本発明の実施形態について説明したが、本発明はこれに限定されることはなく、その発明の技術的思想を逸脱しない範囲で適宜変更可能である。
[本発明例1]
 溶媒可溶性ポリイミド溶液とα-アルミナ粉末(結晶構造:単結晶、平均粒子径:0.7μm)とを、加熱によって生成する固形物(絶縁層)中のポリイミドとα-アルミナ粉末の含有比率が65体積%となるように混合した。得られた混合物に溶媒を加えて、ポリイミドの濃度が5質量%となるように希釈した。続いて得られた希釈混合物を、株式会社スギノマシン社製スターバーストを用い、圧力50MPaの高圧噴射処理を10回繰り返すことにより分散処理を行って、絶縁層形成用の塗布液を調製した。
 厚み1000μmで縦30mm×横20mmの銅基板(組成:C1100、タフピッチ銅)を用意した。この銅基板の表面に、絶縁層形成用の塗布液をバーコート法により塗布して塗布層を形成した。次いで、塗布層を形成した銅基板をホットプレート上に配置して、室温から3℃/分で60℃まで昇温し、60℃で100分間加熱した後、さらに1℃/分で120℃まで昇温し、120℃で100分間加熱して、塗布層を乾燥させた。次いで、銅基板を250℃で1分間加熱した後、400℃で1分間加熱した。こうして、表面に、α-アルミナ単結晶粒子が分散されたポリイミド樹脂からなる絶縁層が形成された絶縁層付き銅基板を作製した。なお、絶縁層の膜みを30μm、100℃における弾性率は0.27GPa、厚み/弾性率を110とした。
 得られた絶縁層付き銅基板の絶縁層の上に、厚み70μmの銅箔(100℃における弾性率:75GPa、JX金属株式会社製GHY5-HA-V2)を重ね合わせて積層した。次いで、得られた積層体を、カーボン治具を用いて5MPaの圧力を付与しながら、真空中にて300℃の圧着温度で120分間加熱して、絶縁層と銅箔とを圧着した。こうして、銅基板と絶縁層と銅箔とがこの順で積層された銅ベース基板を作製した。
[本発明例2~4、比較例1~2]
 絶縁層の厚みと弾性率、回路層の弾性率をそれぞれ、下記の表1に記載の値に変えたこと以外は、本発明例1と同様にして銅ベース基板を作製した。
[評価]
 本発明例1~4および比較例1~2で得られた銅ベース基板について、冷熱サイクルに対する信頼性を、下記の方法により評価した。その結果を、表1に示す。
(銅ベース基板の冷熱サイクルに対する信頼性)
 銅ベース基板の回路層上に、Sn-Ag-Cuはんだを塗布して、縦2.5cm×横2.5cm×厚み100μmのはんだ層を形成し、そのはんだ層の上に、2.5cm角のSiチップを搭載して、試験体を作製した。作製した試験体に、1サイクルが-40℃×30分間~150℃×30分間の冷熱サイクルを3000サイクル付与した。冷熱サイクル付与後の試験体を、樹脂埋めし、断面を研磨によって出した試料を用いて観察し、はんだ層に、長さ5mm以上のクラックが生じていないものを「〇」、長さ5mm以上のクラックが生じたものを「×」とした。
Figure JPOXMLDOC01-appb-T000001
 絶縁層の弾性率(単位:GPa)に対する厚み(単位:μm)の比(厚み/弾性率)と、回路層の弾性率が本発明の範囲内にある本発明例1~4の銅ベース基板は、冷熱サイクルに対する信頼性に優れることが確認された。これは、絶縁層の厚み/弾性率が本発明の範囲内にあることによって、冷熱サイクルによる銅基板と電子部品との熱膨張率の差が絶縁層によって緩和されるためである。また、回路層の弾性率が本発明の範囲内にあることによって、回路層と電子部品との熱膨張率の差によってはんだに付与される熱応力が小さくなるためである。
 これに対して、絶縁層の厚み/弾性率は本発明の範囲内にあるが、回路層の弾性率が本発明の範囲を超える比較例1の銅ベース基板は、冷熱サイクルに対する信頼性が低下した。これは、回路層の弾性率が本発明の範囲を超えたことにより、回路層と電子部品との熱膨張率の差によってはんだに付与される熱応力が大きくなったためである。
 また、回路層の弾性率は本発明の範囲内にあるが、絶縁層の厚み/弾性率が本発明の範囲未満である比較例2の銅ベース基板は、冷熱サイクルに対する信頼性が低下した。これは、絶縁層の厚み/弾性率が本発明の範囲未満であることにより、冷熱サイクルによる銅基板と回路層との熱膨張率の差によってはんだに付与される熱応力が十分に緩和されなかったためである。
 10 銅ベース基板
 20 銅基板
 30 絶縁層
 31 絶縁性樹脂
 32 無機物フィラー
 40 回路層
 50 はんだ
 60 電子部品
 61 端子

Claims (4)

  1.  銅基板と、絶縁層と、回路層とがこの順で積層された銅ベース基板であって、
     前記絶縁層は、100℃における弾性率(単位:GPa)に対する厚み(単位:μm)の比が50以上であって、
     前記回路層は、100℃における弾性率が100GPa以下であることを特徴とする銅ベース基板。
  2.  前記絶縁層が、ポリイミド樹脂、ポリアミドイミド樹脂、またはこれらの混合物である樹脂を含むことを特徴とする請求項1に記載の銅ベース基板。
  3.  前記絶縁層が、無機物フィラーを含み、前記無機物フィラーの平均粒子径が0.1μm以上20μm以下の範囲内にあることを特徴とする請求項1または2に記載の銅ベース基板。
  4.  前記回路層が、銅箔、銅合金箔、アルミニウム箔またはアルミニウム合金箔からなることを特徴とする請求項1から3のいずれか一項に記載の銅ベース基板。
PCT/JP2021/013212 2020-03-31 2021-03-29 銅ベース基板 WO2021200792A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020227031828A KR20220160563A (ko) 2020-03-31 2021-03-29 구리 베이스 기판
US17/913,516 US20230105989A1 (en) 2020-03-31 2021-03-29 Copper base substrate
EP21781993.7A EP4131363A4 (en) 2020-03-31 2021-03-29 COPPER BASE SUBSTRATE
CN202180025042.9A CN115413365A (zh) 2020-03-31 2021-03-29 铜基底基板

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020065163A JP2021163880A (ja) 2020-03-31 2020-03-31 銅ベース基板
JP2020-065163 2020-03-31

Publications (1)

Publication Number Publication Date
WO2021200792A1 true WO2021200792A1 (ja) 2021-10-07

Family

ID=77928107

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/013212 WO2021200792A1 (ja) 2020-03-31 2021-03-29 銅ベース基板

Country Status (7)

Country Link
US (1) US20230105989A1 (ja)
EP (1) EP4131363A4 (ja)
JP (1) JP2021163880A (ja)
KR (1) KR20220160563A (ja)
CN (1) CN115413365A (ja)
TW (1) TW202207381A (ja)
WO (1) WO2021200792A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1187866A (ja) 1997-09-04 1999-03-30 Denki Kagaku Kogyo Kk 金属ベ−ス回路基板
JP2016111171A (ja) 2014-12-05 2016-06-20 デンカ株式会社 セラミックス樹脂複合体回路基板及びそれを用いたパワー半導体モジュール
WO2017086474A1 (ja) * 2015-11-20 2017-05-26 住友ベークライト株式会社 金属ベース基板、回路基板および発熱体搭載基板
JP6418348B1 (ja) * 2017-08-14 2018-11-07 東洋インキScホールディングス株式会社 複合部材
JP2020013874A (ja) * 2018-07-18 2020-01-23 三菱マテリアル株式会社 金属ベース基板
JP2020065163A (ja) 2018-10-17 2020-04-23 山口放送株式会社 同期放送用測定器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1187866A (ja) 1997-09-04 1999-03-30 Denki Kagaku Kogyo Kk 金属ベ−ス回路基板
JP2016111171A (ja) 2014-12-05 2016-06-20 デンカ株式会社 セラミックス樹脂複合体回路基板及びそれを用いたパワー半導体モジュール
WO2017086474A1 (ja) * 2015-11-20 2017-05-26 住友ベークライト株式会社 金属ベース基板、回路基板および発熱体搭載基板
JP6418348B1 (ja) * 2017-08-14 2018-11-07 東洋インキScホールディングス株式会社 複合部材
JP2020013874A (ja) * 2018-07-18 2020-01-23 三菱マテリアル株式会社 金属ベース基板
JP2020065163A (ja) 2018-10-17 2020-04-23 山口放送株式会社 同期放送用測定器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP4131363A4

Also Published As

Publication number Publication date
TW202207381A (zh) 2022-02-16
EP4131363A4 (en) 2024-04-17
CN115413365A (zh) 2022-11-29
JP2021163880A (ja) 2021-10-11
EP4131363A1 (en) 2023-02-08
KR20220160563A (ko) 2022-12-06
US20230105989A1 (en) 2023-04-06

Similar Documents

Publication Publication Date Title
JP7147313B2 (ja) 金属ベース基板
WO2021200792A1 (ja) 銅ベース基板
WO2021192479A1 (ja) 絶縁膜、金属ベース基板及び金属ベース基板の製造方法
WO2021201119A1 (ja) 金属ベース基板
WO2022149558A1 (ja) 金属ベース基板
WO2023058667A1 (ja) 金属ベース基板
WO2021200895A1 (ja) 金属ベース基板、電子部品実装基板
JP2020136577A (ja) 放熱基板
WO2021192480A1 (ja) 絶縁膜、金属ベース基板及び金属ベース基板の製造方法
JP7143659B2 (ja) 金属ベース基板
JP7259206B2 (ja) 金属ベース基板
JPH08204301A (ja) 金属ベース回路基板及びそれを用いたモジュール
JP5429054B2 (ja) 樹脂組成物、樹脂付き金属箔、及び金属ベース基板
CN115917736A (zh) 导热性片和具备该导热性片的半导体模块

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21781993

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2021781993

Country of ref document: EP

Effective date: 20221031