WO2020105877A1 - 메모리 소자 - Google Patents

메모리 소자

Info

Publication number
WO2020105877A1
WO2020105877A1 PCT/KR2019/014086 KR2019014086W WO2020105877A1 WO 2020105877 A1 WO2020105877 A1 WO 2020105877A1 KR 2019014086 W KR2019014086 W KR 2019014086W WO 2020105877 A1 WO2020105877 A1 WO 2020105877A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
memory device
free layer
magnetic
free
Prior art date
Application number
PCT/KR2019/014086
Other languages
English (en)
French (fr)
Inventor
박재근
백종웅
Original Assignee
한양대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한양대학교 산학협력단 filed Critical 한양대학교 산학협력단
Priority to US17/296,042 priority Critical patent/US20220013714A1/en
Publication of WO2020105877A1 publication Critical patent/WO2020105877A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Magnetic active materials

Definitions

  • the present invention relates to a memory device, and more particularly, to provide a free layer including an interfacial perpendicular magnetic anisotropy (i-PMA) and a bulk perpendicular magnetic anisotropy (bulk perpendicular magnetic anisotropy; b-PMA). It relates to a magnetic memory device using a magnetic tunnel junction (MTJ).
  • i-PMA interfacial perpendicular magnetic anisotropy
  • b-PMA bulk perpendicular magnetic anisotropy
  • MTJ magnetic tunnel junction
  • next-generation non-volatile memory devices include a phase change RAM (PRAM) using a state change of a phase change material such as a chalcogenide alloy, and a magnetic tunnel junction according to the magnetization state of a ferromagnetic material.
  • PRAM phase change RAM
  • MRAM magnetic memory
  • Feroelectric RAM ferroelectric memory
  • ReRAM resistance change memory
  • STT-MRAM Spin-Transfer Torque Magnetic Random Access Memory
  • STT spin-transfer torque Magnetic Random Access Memory
  • Each of the STT-MRAM devices includes a pinned layer and a free layer formed of a ferromagnetic material, and a magnetic tunnel junction having a tunnel barrier formed therebetween.
  • the magnetic tunnel junction has a low resistance state because current flows easily when the magnetization directions of the free layer and the fixed layer are the same (ie, parallel), and if the magnetization directions are different (ie, anti parallel), the current decreases and becomes Resistance state.
  • the free layer and the fixed layer must have vertical magnetization values because the magnetization direction should be changed only in the direction perpendicular to the substrate.
  • the STT-MRAM device can theoretically cycle 1015 or more, and can switch at a speed as fast as nanoseconds (ns).
  • vertical magnetization type STT-MRAM devices do not have a scaling limit in theory, and as scaling progresses, the current density of the driving current can be lowered. Is going on.
  • an example of the STT-MRAM device is presented in Korean Patent Registration No. 10-1040163.
  • a seed layer is formed under the free layer, a capping layer is formed over the pinned layer, and a synthetic antiferromagnetic layer (SyAF layer) and an upper electrode are formed over the capping layer.
  • a synthetic antiferromagnetic layer SyAF layer
  • an upper electrode are formed over the capping layer.
  • a silicon oxide film is formed on a silicon substrate, a seed layer and a magnetic tunnel junction are formed thereon.
  • a selection element such as a transistor may be formed on the silicon substrate, and a silicon oxide film may be formed to cover the selection element.
  • the STT-MRAM device has a stacked structure of a silicon oxide film, a seed layer, a free layer, a tunnel barrier, a fixed layer, a capping layer, a synthetic antiferromagnetic layer (SyAF layer), and an upper electrode on a silicon substrate on which a selection device is formed.
  • the seed layer and the capping layer is formed using tantalum (Ta)
  • a synthetic exchange antimagnetic layer (Synthetic antiferromagnetic layer, SyAF layer) includes a lower magnetic layer and an upper magnetic layer in which magnetic and non-magnetic metals are alternately stacked. It has a structure in which a nonmagnetic layer is formed.
  • magnetic tunnel junctions are based on SiO 2 or MgO substrates, with no bottom electrode, or a structure using a Ta / Ru bottom electrode.
  • the capacitor in order to implement the STT-MRAM device, the capacitor must be replaced with a magnetic tunnel junction in the 1T1C structure of the existing DRAM, and at this time, a lower electrode must be formed using a material for reducing resistance of the transistor and preventing diffusion of metal.
  • a magnetic tunnel junction manufactured using an existing SiO 2 or MgO substrate it is impossible to directly apply it to memory fabrication when considering grafting with an actual cell transistor.
  • the switching energy must be low enough to cope with DRAM, but there is a disadvantage in that the energy of rotating the spin of the free layer is high, which makes it difficult to manufacture memory.
  • the high programming current density through the STT-MRAM cell is still problematic because the high current density through the magnetic layer increases the energy consumption of the cell and the thermal profile of the layer, thus affecting the integrity and reliability of the cell.
  • the current density through the magnetic layer is high, the silicon area of each cell may be increased.
  • MTJ cell size In order to realize a highly integrated p-STT MRAM, MTJ cell size must be scaled down to 10 nm level, but thermal stability decreases as the cell size decreases, so input There is a problem that the reliability of the stored information decreases.
  • the object of the embodiment of the present invention is a free layer, by including a structure in which a first free layer, a spacer layer, a coupling layer, a buffer layer, and a second free layer are sequentially stacked, It is to provide a memory device with improved thermal stability.
  • the free layer includes a buffer layer containing an FCC structure material, so that the buffer layer acts as a seed layer to grow the second free layer in the FCC direction and improve the crystallinity of the second free layer.
  • the free layer is intended to compensate for the buffer layer formed thereon by including a bonding layer, and to improve ferromagnetic coupling between the first free layer and the second free layer.
  • the free layer is intended to improve RKKY coupling (Ruderman-Kittel-Kasuya-Yosida coupling) between the first free layer and the second free layer by including a separation layer.
  • the object of an embodiment of the present invention is a first free layer having interface perpendicular magnetic anisotropy (i-PMA) as a free layer and a second free layer having bulk perpendicular magnetic anisotropy (b-PMA).
  • i-PMA interface perpendicular magnetic anisotropy
  • b-PMA bulk perpendicular magnetic anisotropy
  • the object of the embodiment of the present invention is to form a multi-layered structure in which the Co layer and the Pt layer ([Co / Pt] n) are cross-stacked two or more times as a second free layer, thereby increasing anisotropic energy and improving thermal stability. It is intended to provide a highly integrated memory device.
  • a lower electrode, a seed layer, a synthetic antiferromagnetic layer (SyAF layer), a magnetic tunnel junction and an upper electrode formed on a substrate are stacked, and the magnetic tunnel junction is a fixed layer , A tunnel barrier layer and a free layer, wherein the free layer is a first free layer, a spacer layer, a coupling layer, a buffer layer, and a second free layer sequentially stacked.
  • SyAF layer synthetic antiferromagnetic layer
  • the bonding layer may include a material having an HCP structure.
  • the material having the HCP structure may include cobalt (Co).
  • the buffer layer may include a material that allows the second free layer to grow in the FCC direction.
  • the buffer layer may include at least one of platinum (Pt), titanium (Ti), palladium (Pd), magnesium (Mg), cobalt (Co), aluminum (Al), and tungsten (W).
  • the first free layer may be formed of a multilayer structure in which a Fe layer and CoFeB are stacked.
  • the second free layer may be formed of a multi-layered structure in which the Co layer and the Pt layer are cross-stacked two or more times.
  • the number of layers of the multi-layer structure in which the Co layer and the Pt layer of the second free layer are stacked two or more times may be 3 to 9.
  • the thickness of the Co layer of the second free layer may be 0.2 nm to 0.6 nm.
  • the thickness of the Pt layer of the second free layer may be 0.2 nm to 0.6 nm.
  • the thickness of the bonding layer may be 0.1nm to 0.6nm.
  • the buffer layer may have a thickness of 1.0 nm to 3.0 nm.
  • the separation layer may have a thickness of 0.3 nm to 0.8 nm.
  • the lower electrode may be a stacked structure of a first lower electrode including tungsten (W) and a second lower electrode including titanium nitride (TiN).
  • a bridge layer may be further included between the synthetic antiferromagnetic layer (SyAF layer) and the magnetic tunnel junction.
  • a capping layer may be further included between the magnetic tunnel junction and the upper electrode.
  • a memory device with improved thermal stability by including a structure in which a free layer, a first free layer, a spacer layer, a coupling layer, a buffer layer and a second free layer are sequentially stacked, A memory device with improved thermal stability can be provided.
  • the free layer includes a buffer layer including a material having an FCC structure, so that the buffer layer acts as a seed layer to grow the second free layer in the direction of the FCC and improve the crystallinity of the second free layer.
  • the free layer includes a bonding layer, thereby compensating for a buffer layer formed thereon, and improving ferromagnetic coupling between the first and second free layers.
  • the free layer may include a separation layer, thereby improving RKKY coupling (Ruderman-Kittel-Kasuya-Yosida coupling) between the first free layer and the second free layer.
  • RKKY coupling Rivestman-Kittel-Kasuya-Yosida coupling
  • i-PMA interface perpendicular magnetic anisotropy
  • b-PMA bulk perpendicular magnetic anisotropy
  • an anisotropic energy is increased to improve thermal stability, thereby providing a high-capacity high-integration memory device.
  • FIG. 1 is a cross-sectional view showing a conventional memory device.
  • FIG. 2 is a cross-sectional view showing a memory device according to an embodiment of the present invention.
  • 3A to 3E and 4A to 4E are graphs showing magnetic properties according to a thickness of a bonding layer of a memory device according to an embodiment of the present invention.
  • 5A to 5E and 6A to 6E are graphs showing magnetic properties according to the thickness of a buffer layer of a memory device according to an embodiment of the present invention.
  • FIG. 7 is a graph showing coercivity according to a thickness of a separation layer of a memory device according to an embodiment of the present invention.
  • 8A to 8D and 9A to 9D are graphs showing magnetic properties according to the thickness of a separation layer of a memory device according to an embodiment of the present invention.
  • FIG. 10 is an exemplary view of a free layer structure of a memory device according to an embodiment of the present invention.
  • FIG. 11A is a graph showing anisotropic energy of a memory device of a conventional structure and a memory device according to an embodiment of the present invention
  • FIG. 11B is thermal according to the number of stacks of a second free layer of a memory device according to an embodiment of the present invention It is a graph showing stability.
  • 12A to 12C are graphs illustrating magnetization curves according to the number of stacks of the second free layer of the memory device according to an embodiment of the present invention.
  • TMR 13 is a graph illustrating tunnel magnetoresistance (TMR) of a memory device according to an embodiment of the present invention.
  • FIG. 14 is a schematic block diagram illustrating an example of a memory system including a memory device according to an embodiment of the present invention.
  • 15 is a schematic block diagram illustrating an example of a memory card having a memory device according to an embodiment of the present invention.
  • 16 is a schematic block diagram illustrating an example of an information processing system equipped with a memory device according to an embodiment of the present invention.
  • example As used herein, “example”, “example”, “side”, “example”, etc. should be construed as any aspect or design described being better or more advantageous than another aspect or designs. It is not done.
  • the term 'or' refers to the inclusive 'inclusive or' rather than the exclusive 'exclusive or'. That is, unless stated otherwise or unclear from the context, the expression 'x uses a or b' means any of the natural inclusive permutations.
  • first and second may be used to describe various components, but the components are not limited by the terms. The terms are used only to distinguish one component from other components.
  • FIG. 1 is a cross-sectional view showing a conventional memory device.
  • the memory device of the conventional structure includes a lower electrode 110 formed on the substrate 100, a seed layer 120, a synthetic exchange antimagnetic layer 130, a synthetic antiferromagnetic layer, a SyAF layer, a connection layer 140, and a magnetic tunnel junction.
  • the capping layer 210 and the upper electrode 220 are sequentially stacked, and the magnetic tunnel junction is a fixed layer 150, a tunnel barrier layer 160, a first free layer 171, a separation layer 180, and a second The free layers 172 are sequentially stacked.
  • BFC (100) texturing of CoFeB / MgO / CoFeB of the magnetic tunnel junction is an important factor, and since it has amorphous / BCC (100) / amorphous crystallinity in the sputtered state, vertical anisotropy
  • the interfacial vertical anisotropy (i-PMA) is caused by orbital mixing of Fe of Fe and MgO of O as B of amorphous CoFeB diffuses into the W connecting layer 140 and the capping layer 210 through external heat treatment.
  • CFB / MgO / CFB of the magnetic tunnel junction is textured with BCC 100.
  • the Ta connection layer 140 may serve as a complementary layer of the FCC 111 structure of the synthetic exchange semi-magnetic layer 130 in addition to the role of absorbing B.
  • the synthetic exchange antimagnetic layer 130 serves to stabilize the magnetic properties of the pinned layer 150 and includes a nonmagnetic layer for magnetic exchange coupling between the first magnetic layer and the second magnetic layer.
  • the memory device of the conventional structure includes a first free layer 171, a separation layer 180, and a second free layer 172 as a free layer, and thus has a double free layer, and thus has higher thermal compared to a single storage layer. It can have stability.
  • the MTJ cell size must be scaled down to 10 nm, but as the cell size decreases, thermal stability decreases and reliability of input storage information decreases. There were difficulties.
  • thermal stability can be further improved by inserting a separation layer, a bonding layer, and a buffer layer between two free layers of a memory element having a conventional structure, and forming a second free layer in a multi-layer structure.
  • FIG. 2 is a cross-sectional view showing a memory device according to an embodiment of the present invention.
  • the lower electrode 110, the seed layer 120, the synthetic exchange semi-magnetic layer 130, the magnetic tunnel junction, and the upper electrode 220 formed on the substrate 100 are stacked.
  • Magnetic tunnel junction includes a fixed layer 150, a tunnel barrier layer 160 and a free layer, the free layer is a first free layer 171, a spacer layer (180), a coupling layer (coupling layer) 190 ), The buffer layer 200 and the second free layer 172 are sequentially stacked.
  • the substrate 100 may be a semiconductor substrate.
  • the substrate 100 may use a silicon substrate, a gallium arsenide substrate, a silicon germanium substrate or a silicon oxide film substrate, and the memory device according to an embodiment of the present invention may use a silicon substrate.
  • a selection element including a transistor may be formed on the substrate 100.
  • the insulating layer 105 may be formed on the substrate 100.
  • the insulating layer 105 may be formed to cover a predetermined structure such as a selection element, and a contact hole exposing at least a portion of the selection element may be formed in the insulating layer 105.
  • the insulating layer 105 may be formed using an amorphous silicon oxide film (SiO 2 ) or the like.
  • the lower electrode 110 is formed on the insulating layer 105.
  • the lower electrode 110 may be formed using a conductive material, and may be formed of metal, metal nitride, or the like.
  • the memory device may be formed of a double structure of the first and second lower electrodes 111 and 112.
  • the first lower electrode 111 may be formed on the insulating layer 105, and the second lower electrode 112 may be formed on the first lower electrode 111. Further, the first lower electrode 111 may be formed inside the insulating layer 105, and accordingly, may be connected to a selection element formed on the substrate 100.
  • the first and second lower electrodes 111 and 112 may be formed of a polycrystal material. Therefore, the first and second lower electrodes 111 and 112 may be formed of a conductive material having a BCC structure.
  • the first lower electrode 111 may be formed of a metal such as tungsten (W)
  • the second lower electrode 112 may be formed of a metal nitride such as a titanium nitride film (TiN).
  • the lower electrode 110 is a stacked structure of the first lower electrode 111 including tungsten (W) and the second lower electrode 112 including TiN. Can be.
  • the first and second lower electrodes 111 and 112 may be formed of a polycrystalline material, thereby improving crystallinity of a magnetic tunnel junction formed thereafter. Therefore, when the first and second lower electrodes 111 and 112 are formed, an amorphous magnetic tunnel junction formed thereon is grown along the crystal direction of the first lower electrode 111, and then subjected to heat treatment for vertical anisotropy. If this is done, the magnetic tunnel junction may have improved crystallinity than before.
  • the amorphous seed layer and the amorphous magnetic tunnel junction are formed on the amorphous insulating layer, crystallinity is not improved compared to the present invention even after heat treatment. If the crystallinity of the magnetic tunnel junction is improved, magnetization is generated more when a magnetic field is applied, and more current flowing through the magnetic tunnel junction in the parallel state may be increased. Therefore, when such a magnetic tunnel junction is applied to a memory device, the operation speed and reliability of the device can be improved.
  • the seed layer 120 is formed on the lower electrode 110.
  • the seed layer 120 may be formed of a material that allows the synthetic exchange diamagnetic layer 130 to grow crystals. Accordingly, the seed layer 120 may allow the first and second magnetic layers 131 and 133 of the synthetic exchange semi-magnetic layer 130 to grow in a desired crystal direction. For example, it may be formed of a metal that facilitates crystal growth in the (111) direction of a face-centered cubic (FCC) or (001) direction of a hexagonal close-packed structure (HCP). have.
  • FCC face-centered cubic
  • HCP hexagonal close-packed structure
  • the seed layer 120 includes tantalum (Ta), ruthenium (Ru), titanium (Ti), palladium (Pd), platinum (Pt), magnesium (Mg), cobalt (Co), aluminum (Al) and tungsten (W) It may include a metal selected from the group consisting of or alloys thereof.
  • the seed layer 120 may be formed of platinum (Pt), it may be formed to a thickness of 1nm to 3nm.
  • the synthetic exchange diamagnetic layer 130 is formed on the seed layer 120.
  • the magnetization direction of the synthetic exchange semi-magnetic layer 130 may be fixed, and the synthetic exchange semi-magnetic layer 130 serves to fix the magnetization of the fixed layer 150.
  • the synthetic exchange semi-magnetic layer 130 may include a first magnetic layer 131, a non-magnetic layer 132, and a second magnetic layer 133. That is, in the synthetic exchange antimagnetic layer 130, the first magnetic layer 131 and the second magnetic layer 133 are antiferromagnetically coupled through the nonmagnetic layer 132. Also, the first magnetic layer 131 and the second magnetic layer 133 may have crystals in the FCC 111 direction or the HCP 001 direction.
  • the magnetization directions of the first and second magnetic layers 131 and 133 are arranged in antiparallel, for example, the first magnetic layer 131 is magnetized in the upper direction (ie, the upper electrode 220 direction), The second magnetic layer 133 may be magnetized in the downward direction (ie, the substrate 100 direction).
  • the first magnetic layer 131 and the second magnetic layer 133 may be formed in a structure in which magnetic metal and non-magnetic metal are alternately stacked.
  • a magnetic metal a single metal selected from the group consisting of iron (Fe), cobalt (Co), and nickel (Ni), or an alloy thereof may be used, and chromium (Cr), platinum (Pt), and palladium as the non-magnetic metal
  • a single metal or alloy thereof selected from the group consisting of (Pd), iridium (Ir), rhodium (Rh), ruthenium (Ru), osmium (Os), rhenium (Re), gold (Au) and copper (Cu) Can be used.
  • the first magnetic layer 131 and the second magnetic layer 133 may be formed of [Co / Pd] X , [Co / Pt] X or [CoFe / Pt] X (where X is an integer of 1 or more). It may be, preferably, [Co / Pt] X (where X is an integer of 1 or more).
  • the number of [Co / Pt] layers of the first magnetic layer 131 of the synthetic exchange semi-magnetic layer 130 may be 3 to 6, and the [ Co / Pt] The number of layers may be 0 to 3. Therefore, the first magnetic layer 131 may be formed thicker than the second magnetic layer 133.
  • the first and second magnetic layers 131 and 133 may have multiple layers of the same material, and the first magnetic layer 131 may be formed with a greater number of layers than the second magnetic layer 133.
  • the first magnetic layer 131 may be formed of [Co / Pt] 6 in which Co and Pt are repeatedly stacked six times
  • the second magnetic layer 133 may be [Co] in which Co and Pt are repeatedly stacked three times. / Pt] 3 .
  • Co may be formed, for example, to a thickness of 0.3 nm to 0.5 nm
  • Pt may be formed to have a thickness equal to or smaller than Co, for example, 0.2 nm to 0.4 nm.
  • the first magnetic layer 131 may further form Co on [Co / Pt], that is, [Co / Pt] 6 repeatedly stacked. That is, in the first magnetic layer 131, Co may be formed more than Pt, and the Co of the uppermost layer may be formed thicker than Co of the lower layer. For example, the first magnetic layer 131 may be formed to a thickness of 0.5 nm to 0.7 nm. have.
  • Co and Pt may be further formed on the lower side of [Co / Pt] 3 and the upper side of the second magnetic layer 133 may be further formed. That is, Co, Pt, [Co / Pt] 3 and Co are stacked on the nonmagnetic layer 132 to form the second magnetic layer 133.
  • [Co / Pt] 3 is the lower side of the Co [Co / Pt] Co or equal to the third thickness, e.g., to 0.5nm may be formed to a thickness of 0.7nm, [Co / Pt] of the lower side 3 Pt may be formed with the same thickness as Pt of [Co / Pt] 3 , and Co of the upper side may be formed with the same thickness as Co of [Co / Pt] 3 .
  • the non-magnetic layer 132 is formed between the first magnetic layer 131 and the second magnetic layer 133, and is made of a non-magnetic material that allows the first magnetic layer 131 and the second magnetic layer 133 to perform anti-magnetic coupling. It can be formed.
  • the non-magnetic layer 132 may be formed of a single or alloy thereof selected from the group consisting of ruthenium (Ru), rhodium (Rh), osmium (Os), rhenium (Re), and chromium (Cr), Preferably it can be formed of ruthenium (Ru).
  • the memory device may further include a bridge layer 140 between the composite exchange magnetic layer 130 and the magnetic tunnel junction.
  • connection layer 140 is formed on the synthetic exchange semi-magnetic layer 130.
  • the connection layer 140 may be formed of a material capable of improving the crystallinity of the magnetic tunnel junction.
  • the connection layer 140 may be formed of a polycrystalline material, for example, a conductive material having a BCC structure, and preferably, tungsten (W).
  • the connection layer 140 may be formed of a polycrystalline material to improve crystallinity of a magnetic tunnel junction formed thereon.
  • connection layer 140 When the polycrystalline connection layer 140 is formed, an amorphous magnetic tunnel junction formed thereon is grown along the crystal direction of the connection layer 140, and then, when subjected to heat treatment for vertical magnetic anisotropy, the magnetic tunnel junction is crystalline. This can be improved over the prior art.
  • connection layer 140 when W is used as the connection layer 140, crystallization after high temperature heat treatment of 400 ° C. or higher, for example, 400 ° C. to 500 ° C., suppresses diffusion of dissimilar materials into the tunnel barrier layer 160, and furthermore, a fixed layer ( 150) and the free layer can be crystallized to maintain the perpendicular magnetic anisotropy of the magnetic tunnel junction. That is, if the crystallinity of the magnetic tunnel junction is improved, magnetization is generated more when a magnetic field is applied, and more current flowing through the magnetic tunnel junction in the parallel state may be increased.
  • connection layer 140 may be formed, for example, to a thickness of 0.3 nm to 0.5 nm.
  • the magnetization direction of the fixed layer 150 is fixed, but the connection layer 140 using W is 0.5 nm
  • the connection layer 140 using W is 0.5 nm
  • the magnetic tunnel junction is formed on the connection layer 140, and the magnetic tunnel junction is a fixed layer 150, a tunnel barrier layer 160, a first free layer 170, a separation layer 180, a bonding layer 190, The buffer layer 200 and the second free layer 172 are sequentially stacked.
  • the fixed layer 150 is formed on the connection layer 140 and is made of a ferromagnetic material.
  • the fixed layer 150 is magnetized in one direction in a magnetic field within a predetermined range, and may be formed of a ferromagnetic material. For example, magnetization may be fixed in a direction from top to bottom.
  • the fixed layer 150 is a full-heusler semi-metal-based alloy, an amorphous rare earth element alloy, a multilayer thin film in which ferromagnetic metal and nonmagnetic matal are alternately stacked, L10 type It can be formed using a ferromagnetic material such as an alloy having a crystal structure or a cobalt-based alloy.
  • Full-Huisler semi-metal-based alloys include CoFeAl and CoFeAlSi, and amorphous rare-earth element alloys include TbFe, TbCo, TbFeCo, DyTbFeCo, and GdTbCo.
  • multi-layer thin films in which non-magnetic metals and magnetic metals are alternately stacked include Co / Pt, Co / Pd, CoCr / Pt, Co / Ru, Co / Os, Co / Au, Ni / Cu, CoFeAl / Pd, and CoFeAl / Pt, CoFeB / Pd, CoFeB / Pt, and the like.
  • alloys having an L10 type crystal structure include Fe50Pt50, Fe50Pd50, Co50Pt50, Fe30Ni20Pt50, and Co30Ni20Pt50.
  • examples of the cobalt-based alloy include CoCr, CoPt, CoCrPt, CoCrTa, CoCrPtTa, CoCrNb, and CoFeB.
  • the CoFeB monolayer can be formed thicker than the multi-layer structure of CoFeB and Co / Pt or Co / Pd, thereby increasing the magnetoresistance ratio.
  • CoFeB is easier to etch than metals such as Pt or Pd
  • the single layer of CoFeB is easier to manufacture than a multi-layered structure containing Pt or Pd.
  • CoFeB can have vertical magnetization as well as horizontal magnetization by adjusting the thickness.
  • the embodiment of the present invention forms a fixed layer 150 using a single layer of CoFeB, and CoFeB is formed into amorphous and then textured with BCC 100 by heat treatment.
  • the tunnel barrier layer 160 separates the fixed layer 150 and the first free layer 171, and enables quantum mechanical tunneling between the fixed layer 150 and the first free layer 171.
  • the tunnel barrier layer 160 includes magnesium oxide (MgO), aluminum oxide (Al 2 O 3 ), silicon oxide (SiO 2 ), tantalum oxide (Ta 2 O 5 ), silicon nitride (SiNx), or aluminum nitride (AlNx). It can be formed as.
  • the memory device according to an embodiment of the present invention may use polycrystalline magnesium oxide as the tunnel barrier layer 160. Magnesium oxide is then textured to BCC 100 by heat treatment. Meanwhile, the tunnel barrier layer 160 may be formed to be the same or thicker than the fixed layer 150, for example, may be formed to a thickness of 0.5 nm to 1.5 nm.
  • the free layer is formed on the tunnel barrier layer 160, and the free layer is not magnetized in one direction and can be changed in one direction to the other direction.
  • the free layer may have the same magnetization direction as the fixed layer 150 (ie, parallel), or may be opposite (ie, antiparallel).
  • the magnetic tunnel junction can be utilized as a memory device by matching information to a resistance value that changes according to the magnetization arrangement of the free layer and the fixed layer 150.
  • the free layer may have the same magnetization direction as the pinned layer 150 (ie, parallel), or may be opposite (ie, antiparallel).
  • the magnetic tunnel junction can be utilized as a memory device by matching information of '0' or '1' to a resistance value that changes according to the magnetization arrangement of the free layer and the fixed layer 150.
  • the resistance value of the magnetic tunnel junction becomes small, and this case can be defined as data '0'.
  • the resistance value of the magnetic tunnel junction becomes large, and this case can be defined as data '1'.
  • the free layer is, for example, a full-heusler semi-metal-based alloy, an amorphous rare earth element alloy, a multi-layer thin film in which magnetic and non-magnetic metals are alternately stacked, or an alloy having an L10 type crystal structure. It can be formed of a ferromagnetic material.
  • the free layer includes a first free layer 171, a spacer layer 180, a coupling layer 190, a buffer layer 200, and a second free layer 172 sequentially.
  • the free layer includes a first free layer 171 and a second free layer 172 separated up and down by a spacer layer 180, a coupling layer 190, and a buffer layer 200. It can be formed of a structure.
  • the first free layer 171 and the second free layer 172 may have magnetization in the same direction, and may have magnetizations in different directions.
  • the memory device can improve thermal stability over a single storage layer by including a double free layer including the first free layer 171 and the second free layer 172.
  • the first free layer 171 has an interface perpendicular magnetic anisotropy (i-PMA)
  • the second free layer 172 has a bulk vertical magnetic anisotropy (b-PMA)
  • b-PMA bulk perpendicular magnetic anisotropy
  • the second free layer 172 has a b-PMA, and the second free layer 172 having a b-PMA is formed in a multi-layer structure, thereby significantly improving passion stability.
  • the i-PMA and b-PMA of the memory device according to the embodiment of the present invention may be directed in the same direction through the RKKY coupling.
  • the RKKY coupling between i-PMA and b-PMA is a metal layer (separation layer 180, bonding layer 190, buffer layer) located between the distance between magnetic bodies (CoFeB, Co) and between magnetic bodies (CoFeB, Co).
  • the type of (200) acts as a very important factor.
  • the first free layer 171 is formed on the tunnel barrier layer 160, the first free layer 171 is textured with the BCC 100 by heat treatment, and the first free layer 171 is the Fe layer and CoFeB
  • the layer may be formed of a stacked multi-layer structure (Fe / CoFeB), and the first free layer 171 may be formed to have a thickness equal to or less than that of the second free layer 172.
  • the first free layer 171 may further increase vertical magnetization by further including a Fe layer in the CoFeB layer, and the Fe layer may be formed to a thickness thinner than the CoFeB layer, for example, 0.3 nm to 0.5 nm. It can be formed to a thickness.
  • the separation layer 180 is formed on the first free layer 171, and the separation layer 180 may be formed to a thickness thinner than the first and second free layers 171 and 172.
  • the thickness of the separation layer 180 may be 0.3 nm to 0.8 nm.
  • the thickness of the separation layer 180 is less than 0.3 nm, it does not serve as a spacer between the first free layer 171 and the second free layer 172, and the thickness of the separation layer 180 exceeds 0.8 nm. Is too thick, there is a problem that the coupling disappears because the RKKY coupling force between the first free layer 171 and the second free layer 172 decreases.
  • the memory device includes the first free layer 171 and the second free layer by including a separation layer 180 between the first free layer 171 and the second free layer 172.
  • RKKY coupling (Ruderman-Kittel-Kasuya-Yosida coupling) can be improved.
  • the separation layer 180 may include a material having a BCC structure that does not have magnetization, and may include, for example, tungsten (W).
  • the bonding layer 190 is formed on the separation layer 180, and the separation layer 180 may be formed to have a thickness thinner than the first and second free layers 171 and 172.
  • the thickness of the bonding layer 190 may be 0.1 nm to 0.6 nm.
  • the thickness of the bonding layer 190 is less than 0.1 nm, there is a problem in that the force of ferromagnetic coupling between the first free layer 171 and the second free layer 172 decreases and degrades.
  • the thickness of the bonding layer 190 exceeds 0.6 nm, the thickness becomes too thick, and the ferromagnetic coupling force between the first free layer 171 and the second free layer 172 decreases, so that the coupling disappears. There is a problem that the coercivity decreases.
  • the memory device compensates the buffer layer 200 formed on the upper portion by including the bonding layer 190 between the first free layer 171 and the second free layer 172.
  • the ferromagnetic coupling between the first free layer 171 and the second free layer 172 may be improved.
  • the bonding layer 190 is the first free layer.
  • the magnetization directions of the 171 and the second free layer 172 may be connected to face in the same direction.
  • the bonding layer 190 serves as a bridge to help the coupling of the first free layer 171 and the second free layer 172 separated by the thick buffer layer 200.
  • the bonding layer 190 may include a material having an HCP structure without magnetization, and may include, for example, cobalt (Co).
  • the buffer layer 200 may be formed on the bonding layer 190, and the buffer layer 200 may be formed to have a thickness thinner than the first and second free layers 171 and 172.
  • the thickness of the buffer layer 200 may be 1.0 nm to 3.0 nm.
  • the thickness of the buffer layer 200 is less than 1.0 nm, the crystallinity of the second free layer 172 is deteriorated, and there is a problem that coercivity decreases and deteriorates.
  • the thickness of the buffer layer 200 exceeds 3.0 nm, There is a problem that the coupling between the first free layer 171 and the second free layer 172 is broken because the RKKY coupling is weak and does not face the same direction.
  • the buffer layer 200 may be formed of a metal that facilitates the growth of crystals in the (111) direction of the face-centered cubic (FCC) of the second free layer 172.
  • the memory device includes a buffer layer 200 including a material having an FCC structure between the first free layer 171 and the second free layer 172, so that the buffer layer 200 is 2 can be used as a seed layer for growing the free layer 172 in the FCC direction, it is possible to improve the crystallinity of the second free layer.
  • the buffer layer may include at least one of platinum (Pt), titanium (Ti), palladium (Pd), magnesium (Mg), cobalt (Co), aluminum (Al), and tungsten (W).
  • the buffer layer 200 may include platinum (Pt).
  • the second free layer 172 is formed on the buffer layer 200, the second free layer 172 is textured to the FCC 111 by heat treatment, and the second free layer 172 has a Co layer and a Pt layer. It may be formed of a multi-layer structure that is cross-stacked two or more times (hereinafter referred to as [Co / Pt] n). That is, the second free layer 171 may be [Co / Pt] n (where n is 2 or more).
  • the memory device is formed of a multi-layer structure in which the Co layer and the Pt layer are cross-stacked two or more times as the second free layer 172, thereby increasing anisotropic energy and improving thermal stability. .
  • the first free layer 171 is textured with BCC
  • the second free layer 172 is textured with the FCC
  • degradation may occur on a vibrating sample magnetometry (VSM), resulting in a decrease in magnetic moment or a decrease in squareness.
  • VSM vibrating sample magnetometry
  • the number of layers of the [Co / Pt] n multilayer structure of the second free layer 172 may be 3 to 9, and when the number of layers of the [Co / Pt] n multilayer structure is 3 or less, the anisotropic energy decreases. There is a problem, and the tunnel magnetoresistance ratio (TMR ratio) decreases when the number of layers of the [Co / Pt] n multilayer structure exceeds 9.
  • TMR ratio tunnel magnetoresistance ratio
  • the thickness of the Co layer included in the second free layer 172 may be 0.2 nm to 0.6 nm, and when the thickness of the Co layer of the second free layer 172 is 0.2 nm or less, there is a problem that magnetic properties deteriorate. , When the thickness of the Co layer of the second free layer 172 exceeds 0.6 nm, there is a problem that the vertical magnetization energy (PMA) is deteriorated.
  • PMA vertical magnetization energy
  • the thickness of the Pt layer included in the second free layer 172 may be less than or equal to the thickness of the Co layer, for example, 0.2 nm to 0.6 nm, and of the Pt layer of the second free layer 172 If the thickness is 0.2 nm or less, there is a problem that the magnetic properties deteriorate, and when the thickness of the Pt layer of the second free layer 172 exceeds 0.6 nm, there is a problem that the RKKY coupling strength decreases.
  • the thickness of the Pt layer of the second free layer 172 and the thickness of the Co layer are important factors to adjust the optimum thickness condition under the RKKY coupling condition, and when the thickness of the second free layer 172 is out of the aforementioned range
  • the squareness of the MH curve of the vibrating sample magnetometry (VSM) may deteriorate.
  • the [Co / Pt] n multilayer structure of the second free layer 172 may further include a Co layer on the top layer. That is, in the second free layer 172, the Co layer may be formed more than the Pt layer, and the Co layer of the uppermost layer may be formed thicker than the Co layer below it, for example, 0.5 nm to 0.7 nm. It can be formed to a thickness.
  • the memory device may further include a capping layer 210 between the magnetic tunnel junction and the upper electrode 220.
  • the capping layer 210 is formed on the magnetic tunnel junction.
  • the capping layer 210 may be formed of a stacked structure in which an iron (Fe) layer and a tungsten (W) layer are stacked.
  • the capping layer 210 is formed of a polycrystalline material, thereby improving the crystallinity of the magnetic tunnel junction.
  • the capping layer 210 serves to prevent diffusion of the upper electrode 220.
  • the capping layer 210 may be formed to a thickness of 0.3 nm to 0.5 nm, for example.
  • the upper electrode 220 is formed on the capping layer 210.
  • the upper electrode 220 may be formed using a conductive material, and may be formed of a material such as metal, metal oxide, or metal nitride.
  • the upper electrode 220 is formed of at least one of tantalum (Ta), ruthenium (Ru), titanium (Ti), palladium (Pd), platinum (Pt), magnesium (Mg), and aluminum (Al). Can be.
  • the memory device includes a separation layer (spacer layer) 180, a coupling layer (coupling layer) 190 between the first free layer 171 and the second free layer 172
  • a separation layer spacer layer 180
  • a coupling layer coupling layer 190 between the first free layer 171 and the second free layer 172
  • thermal stability may be improved.
  • the memory device may be a p-STT perpendicular-SpinTransfer Torque Magnetoresistive RAM (MRAM), and the memory device according to an embodiment of the present invention may be a basic cell (Cell) of a conventional dynamic random access memory (DRAM) )
  • MRAM perpendicular-magnetic tunnel junction
  • p-MTJ perpendicular-magnetic tunnel junction
  • 1T1C 1 transistor and 1 capacitor
  • 3A to 3E and 4A to 4E are graphs showing magnetic properties according to a thickness of a bonding layer of a memory device according to an embodiment of the present invention.
  • FIGS. 3A and 4A show a memory device having a thickness of 0 nm of a bonding layer (Co)
  • FIGS. 3B and 4B show a memory device having a 0.18 nm
  • FIGS. 3C and 4C show a memory device having a 0.29 nm
  • 3D and 4D show a memory device of 0.38 nm
  • FIGS. 3E and 4E show a memory device of 0.48 nm.
  • the memory device may reduce the thickness of the bonding layer and reduce the CoFeB of the first free layer and [Co / Pt of the second free layer] It can be seen that the coupling of] n is weakened and the squareness of the free layer is degraded.
  • the memory device is a free layer (information in a narrow magnetic field range (-500 Oe to 500 Oe) and a wide magnetic field range (> 1 kOe or ⁇ -1 kOe) as the thickness of the bonding layer increases) It can be seen that the vertical magnetic properties of the storage layer) are improved.
  • 5A to 5E and 6A to 6E are graphs showing magnetic properties according to the thickness of a buffer layer of a memory device according to an embodiment of the present invention.
  • FIGS. 5A and 6A show a memory device having a buffer layer Pt having a thickness of 1.02 nm
  • FIGS. 5B and 6B show a memory device having a 1.24 nm
  • FIGS. 5C and 6C show a memory device having a 1.4 nm
  • 5D and 6D show a memory element of 1.61 nm
  • FIGS. 5E and 6E show a memory element of 1.80 nm.
  • the memory device has a free layer (information storage) in a narrow magnetic field range (-500 Oe to 500 Oe) and a wide magnetic field range (> 1 kOe or ⁇ -1 kOe) as the thickness of the buffer layer increases. It can be seen that the vertical magnetic properties of the layer) are improved.
  • FIG. 7 is a graph showing coercivity according to a thickness of a buffer layer of a memory device according to an embodiment of the present invention.
  • the crystallinity of the second free layer [Co / Pt] n deteriorates and the coercivity value is deteriorated. It can be seen that deterioration occurs due to the reduction.
  • the coercivity value can be improved by increasing the thickness of the buffer layer.
  • 8A to 8D and 9A to 9D are graphs showing magnetic properties according to the thickness of a separation layer of a memory device according to an embodiment of the present invention.
  • FIGS. 8A and 9A show a memory device having a thickness of the separation layer W of 0.33 nm
  • FIGS. 8B and 9B show a memory device having a 0.60 nm
  • FIGS. 8C and 9C show a memory device having a 0.73 nm 8D and 9D show a memory device of 0.87 nm.
  • the memory device increases the thickness of the separation layer, and the CoFeB and the second free layer of the first free layer are [Co / Pt
  • the RKKY coupling between] n decreases, while the thickness of the separation layer decreases, separating between CoFeB of the first free layer and [Co / Pt] n of the second free layer
  • the layer does not exhibit the role of a spacer, so the free layer tends to be damaged.
  • FIG. 10 is an exemplary view of a free layer structure of a memory device according to an embodiment of the present invention.
  • the free layer structure of the memory device includes Fe / CoFeB (first free layer), W (separated layer), Co (combined layer), Pt (buffer layer), and [Co / Pt] n (second) Free layer).
  • FIG. 11A is a graph showing anisotropic energy of a memory device of a conventional structure and a memory device according to an embodiment of the present invention
  • FIG. 11B is thermal according to the number of stacks of a second free layer of a memory device according to an embodiment of the present invention It is a graph showing stability.
  • the memory device includes only Fe / CFB (first free layer), W (separation layer), and CoFeB (second free layer) as free layers, and the memory device according to an embodiment of the present invention is illustrated in FIG. 10. It has a structure.
  • the anisotropic energy of the free layer of a memory device according to an embodiment of the present invention in which heat treatment is performed at 350 ° C. increases as the number of [Co / Pt] n stacks of the second free layer increases.
  • the anisotropic energy of the conventional memory device is 0.625erg / cm 2
  • the memory device according to an embodiment of the present invention has 0.621erg / in the case where the number of [Co / Pt] n stacked layers of the second free layer is two layers.
  • cm 2 has a value similar to that of a conventional memory device, but when the number of stacked [Co / Pt] n of the second free layer of the memory device according to an embodiment of the present invention is three layers, it is 1.0998erg / cm 2 or more than anisotropy. It can be seen that it has energy and has an anisotropic energy value of 5 times or more at 0.3233erg / cm 2 in the case of the 9th layer.
  • thermal stability thermal stability
  • the number of stacked [Co / Pt] n of the second free layer of the memory device is 9 layers
  • thermal stability It can be seen that the retention time reaches a reaching value of 10 years (retention time) of 77 or more based on a 10-nm-wide memory cell (memory-cell width 10 nm scale).
  • the memory device increases the thermal stability by increasing the anisotropic energy as the number of [Co / Pt] n stacks of the second free layer of the memory device according to the embodiment of the present invention increases. Can be.
  • 12A to 12C are graphs illustrating magnetization curves according to the number of stacks of the second free layer of the memory device according to an embodiment of the present invention.
  • FIG. 12A shows a memory device having a [Co / Pt] n stacking number of 2 in the second free layer
  • FIG. 12B shows a memory device having a [Co / Pt] n stacking number of 2 in the second free layer
  • 12C shows a memory device having a [Co / Pt] n stacking number of 4 in the second free layer.
  • the number of [Co / Pt] n stacks of the second free layer was designed in two, three and four layers, Heat treatment was performed at 350 ° C.
  • a synthetic exchange antimagnetic layer and a fixed layer exhibit vertical magnetic anisotropy characteristics
  • a magnetization curve having a narrow magnetic field range (-500 Oe to 500 Oe)
  • the free layer exhibits vertical magnetic anisotropy properties.
  • the exchange magnetic field (Hex) value is 2.233 kOe, respectively.
  • 2.213 kOe and 2.133 kOe show that the magnetization directions of the synthetic exchange semi-magnetic layer and the fixed layer are well fixed.
  • TMR 13 is a graph illustrating tunnel magnetoresistance (TMR) of a memory device according to an embodiment of the present invention.
  • the tendency of tunnel magnetoresistance according to the thickness of CoFeB (Co 2 Fe 6 B 2 ) included in the first free layer of the memory device according to the embodiment of the present invention is [Co The number of stacks of / Pt] n is 137% for the second layer, 127% for the third layer, and 98% for the fourth layer. As the number of [Co / Pt] n stacks in the second free layer increases, the tunnel magnetoresistance gradually decreases. You can see that
  • FIG. 14 is a schematic block diagram illustrating an example of a memory system including a memory device according to an embodiment of the present invention.
  • the memory system 1100 is a PDA, a portable computer, a web tablet, a wireless phone, a mobile phone, a digital music player, It may be applied to a memory card or any device capable of transmitting and / or receiving information in a wireless environment.
  • the memory system 1100 includes a controller 1110, an input / output device 1120 such as a keypad, a keyboard, and a display, a memory 1130, an interface 1140, and a bus 1150.
  • the memory 1130 and the interface 1140 communicate with each other through the bus 1150.
  • the controller 1110 includes at least one microprocessor, digital signal processor, microcontroller, or other similar process devices.
  • the memory 1130 can be used to store instructions executed by the controller.
  • the input / output device 1120 may receive data or signals from outside the memory system 1100 or output data or signals from outside the system 1100.
  • the input / output device 1120 may include a keyboard, a keypad, or a display element.
  • the memory 1130 includes a memory device according to an embodiment of the present invention.
  • the memory 1130 may further include other types of memory, volatile memory that can be accessed at any time, and various other types of memory.
  • the interface 1140 transmits data to a communication network or receives data from the network.
  • 15 is a schematic block diagram illustrating an example of a memory card having a memory device according to an embodiment of the present invention.
  • a memory card 1200 for supporting a high-capacity data storage capability is equipped with a memory device 1210 according to an embodiment of the present invention.
  • the memory card 1200 according to the present invention includes a memory controller 1220 that controls data exchange between the host and the memory device 1210 according to an embodiment of the present invention.
  • the SRAM 1221 is used as the operating memory of the central processing unit 1222.
  • the host interface 1223 includes a data exchange protocol of a host connected to the memory card 1200.
  • the error correction block 1224 detects and corrects an error included in data read from the memory element 1210 according to an embodiment of the present invention.
  • the memory interface 1225 interfaces with the memory device 1210 according to an embodiment of the present invention.
  • the central processing unit 1222 performs various control operations for data exchange of the memory controller 1220.
  • the memory card 1200 may further be provided with a ROM (not shown) for storing code data for interfacing with a host, etc. It is obvious to those who have acquired ordinary knowledge.
  • 16 is a schematic block diagram illustrating an example of an information processing system equipped with a memory device according to an embodiment of the present invention.
  • a memory system 1310 is mounted on an information processing system such as a mobile device or a desktop computer.
  • the information processing system 1300 includes a memory system 1310 and a modem 1320 electrically connected to a system bus 1360, a central processing unit 1330, and a RAM 1340 according to an embodiment of the present invention. , User interface 1350.
  • the memory system 1310 may include a memory controller 1312 and a memory device 1311 according to an embodiment of the present invention.
  • data processed by the central processing unit 1330 or data input from the outside is stored.
  • the memory system 1310 may be configured as a semiconductor disk device (SSD).
  • the information processing system 1300 may store a large amount of data in accordance with an embodiment of the present invention. It can be stably stored in the system 1310.
  • the memory system 1310 according to an embodiment of the present invention can reduce resources required for error correction, thereby providing a high-speed data exchange function to the information processing system 1300.
  • an information processing system 1300 according to the present invention may further be provided with an application chipset, a camera image processor (CIS), and an input / output device. It is obvious to those who have learned it.
  • a memory device or a memory system may be mounted in various types of packages.
  • a memory device or a memory system includes PoP (Package on Package), Ball grid arrays (BGAs), Chip scale packages (CSPs), Plastic Leaded Chip Carrier (PLCC), Plastic Dual In-Line Package (PDIP), Die in Waffle Pack, Die in Wafer Form, Chip On Board (COB), Ceramic Dual In-Line Package (CERDIP), Plastic Metric Quad Flat Pack (MQFP), Thin Quad Flatpack (TQFP), Small Outline (SOIC) ), Shrink Small Outline Package (SSOP), Thin Small Outline (TSOP), Thin Quad Flatpack (TQFP), System In Package (SIP), Multi Chip Package (MCP), Wafer-level Fabricated Package (WFP), Wafer-Level It can be packaged and mounted in the same way as Processed Stack Package (WSP).
  • PoP Package on Package
  • BGAs Ball grid arrays
  • CSPs Chip scale packages
  • PLCC Plastic Leaded Chip Carrier

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Abstract

본 발명은 메모리 소자를 개시한다. 본 발명의 실시예에 따른 메모리 소자는 기판 상에 형성되는 하부 전극, 시드층, 합성 교환 반자성층, 자기 터널 접합 및 상부 전극이 적층 되고, 상기 자기 터널 접합은 고정층, 터널 배리어층 및 자유층을 포함하며, 상기 자유층은 제1 자유층, 분리층(spacer layer), 결합층(coupling layer), 버퍼층(buffer layer) 및 제2 자유층이 순차적으로 적층으로 한다.

Description

메모리 소자
본 발명은 메모리 소자에 관한 것으로, 보다 상세하게는, 계면 수직 자기 이방성(interface perpendicular magnetic anisotropy; i-PMA) 및 벌크 수직 자기 이방성(bulk perpendicular magnetic anisotropy; b-PMA)을 포함하는 자유층을 구비하는 자기 터널 접합(Magnetic Tunnel Junction; MTJ)을 이용하는 자기 메모리 소자에 관한 것이다.
플래쉬 메모리 소자에 비해 소비 전력이 적고 집적도가 높은 차세대 비휘발성 메모리 소자에 대한 연구가 진행되고 있다. 이러한 차세대 비휘발성 메모리 소자로는 칼코게나이드 합금(chalcogenide alloy)과 같은 상변화 물질의 상태 변화를 이용하는 상변화 메모리(Phase change RAM; PRAM), 강자성체의 자화 상태에 따른 자기 터널 접합(Magnetic Tunnel Junction; MTJ)의 저항 변화를 이용하는 자기 메모리(Magnetic RAM; MRAM), 강유전체 물질의 분극 현상을 이용하는 강유전체 메모리(Ferroelectric RAM), 가변 저항 물질의 저항 변화를 이용하는 저항 변화 메모리(Resistance change RAM; ReRAM) 등이 있다.
자기 메모리로서 전자 주입에 의한 스핀 전달 토크(Spin-Transfer Torque; STT) 현상을 이용하여 자화를 반전시키고, 자화 반전 전후의 저항차를 판별하는 STT-MRAM(Spin-Transfer Torque Magnetic Random Access Memory) 소자가 있다. STT-MRAM 소자는 각각 강자성체로 형성된 고정층(pinned layer) 및 자유층(free layer)과, 이들 사이에 터널 배리어(tunnel barrier)가 형성된 자기 터널 접합을 포함한다.
자기 터널 접합은 자유층과 고정층의 자화 방향이 동일(즉 평행(parallel))하면 전류 흐름이 용이하여 저저항 상태를 갖고, 자화 방향이 다르면(즉 반평행(anti parallel)) 전류가 감소하여 고저항 상태를 나타낸다. 또한, 자기 터널 접합은 자화 방향이 기판에 수직 방향으로만 변화하여야 하기 때문에 자유층 및 고정층이 수직 자화값을 가져야 한다.
자기장의 세기 및 방향에 따라 수직 자화값이 0을 기준으로 대칭이 되고 스퀘어니스(squareness; S)의 모양이 뚜렷이 나오게 되면(S=1) 수직 자기 이방성(perpendicular magnetic anisotropy; PMA)이 우수하다고 할 수 있다. 이러한 STT-MRAM 소자는 이론적으로 1015 이상의 사이클링(cycling)이 가능하고, 나노초(ns) 정도의 빠른 속도로 스위칭이 가능하다.
특히, 수직 자화형 STT-MRAM 소자는 이론상 스케일링 한계(Scaling Limit)가 없고, 스케일링이 진행될수록 구동 전류의 전류 밀도를 낮출 수 있다는 장점으로 인해 DRAM 소자를 대체할 수 있는 차세대 메모리 소자로 연구가 활발하게 진행되고 있다. 한편, STT-MRAM 소자의 예가 한국등록특허 제10-1040163호에 제시되어 있다.
또한, STT-MRAM 소자는 자유층 하부에 시드층이 형성되고, 고정층 상부에 캐핑층이 형성되며, 캐핑층 상부에 합성 교환 반자성층(Synthetic antiferromagnetic layer, SyAF layer) 및 상부 전극이 형성된다. 그리고, STT-MRAM 소자는 실리콘 기판 상에 실리콘 산화막이 형성된 후 그 상부에 시드층 및 자기 터널 접합이 형성된다. 또한, 실리콘 기판 상에는 트랜지스터 등의 선택 소자가 형성될 수 있고, 실리콘 산화막은 선택 소자를 덮도록 형성될 수 있다.
따라서, STT-MRAM 소자는 선택 소자가 형성된 실리콘 기판 상에 실리콘 산화막, 시드층, 자유층, 터널 배리어, 고정층, 캐핑층, 합성 교환 반자성층(Synthetic antiferromagnetic layer, SyAF layer) 및 상부 전극의 적층 구조를 갖는다. 여기서, 시드층 및 캐핑층은 탄탈륨(Ta)를 이용하여 형성하고, 합성 교환 반자성층(Synthetic antiferromagnetic layer, SyAF layer)은 자성 금속과 비자성 금속이 교대로 적층된 하부 자성층 및 상부 자성층과, 이들 사이에 비자성층이 형성된 구조를 갖는다.
그런데, 현재 보고되는 자기 터널 접합은 SiO2 또는 MgO 기판을 기반으로, 하부 전극이 없거나, Ta/Ru 하부 전극을 이용한 구조가 주를 이룬다. 그런데, STT-MRAM 소자를 구현하기 위해 기존 DRAM의 1T1C 구조에서 캐패시터를 자기 터널 접합으로 대체해야 하며, 이때 트랜지스터의 저항 감소와 금속의 확산 방지를 위한 재료를 이용하여 하부 전극을 형성해야 한다. 그러나, 기존의 SiO2 또는 MgO 기판을 이용하여 제조한 자기 터널 접합의 경우 실제 셀 트랜지스터와의 접목을 고려할 때 메모리 제조에 바로 적용이 불가능하다.
또한, STT-MRAM 소자를 구현하기 위해서는 DRAM을 대처할 만큼 스위칭 에너지가 낮아야하지만, 자유층의 스핀을 회전시키는 에너지가 높은 단점이 있어 메모리 제조에 어려움이 있다.
또한, STT-MRAM 셀을 통한 높은 프로그래밍 전류 밀도는, 자성층을 통한 높은 전류 밀도가 셀의 에너지 소모와 층의 열 프로파일을 증가시켜 셀의 무결성과 신뢰성에 영향을 미치기 때문에 여전히 문제가 있다. 또한 자성층을 통한 전류 밀도가 높으면 각 셀의 실리콘 면적이 커질 수 있다.
따라서, 고집적 p-STT MRAM 실현하기 위해 MTJ 셀 사이즈(cell size)를 10 nm 급으로 스케일 다운(scaling down)이 진행되어야 하지만, 셀 사이즈(cell size)가 작아짐에 따라 열적 안정성이 감소하여 입력한 저장정보의 신뢰도가 감소하는 문제가 있다.
본 발명의 실시예의 목적은 자유층으로, 제1 자유층, 분리층(spacer layer), 결합층(coupling layer), 버퍼층(buffer layer) 및 제2 자유층이 순차적으로 적층된 구조를 포함함으로써, 열적 안정성이 향상된 메모리 소자를 제공하기 위한 것이다.
보다 구체적으로, 자유층은 FCC 구조의 물질을 포함하는 버퍼층을 포함함으로써, 버퍼층이 시드층으로 작용하여 제2 자유층을 FCC 방향으로 성장시키고, 제2 자유층의 결정성을 향상시키기 위한 것이다.
또한, 자유층은 결합층을 포함함으로써, 상부에 형성된 버퍼층을 보상하고, 제1 자유층과 제2 자유층 사이의 강자성 커플링(ferromagnetic coupling)을 향상시키기 위한 것이다.
또한, 자유층은 분리층을 포함함으로써, 제1 자유층과 제2 자유층 사이의 RKKY 커플링(Ruderman-Kittel-Kasuya-Yosida coupling)을 향상시키기 위한 것이다.
본 발명의 실시예의 목적은 자유층으로 계면 수직 자기 이방성(interface perpendicular magnetic anisotropy; i-PMA)을 갖는 제1 자유층 및 벌크 수직 자기 이방성(bulk perpendicular magnetic anisotropy; b-PMA)을 갖는 제2 자유층을 포함하여, 수직자기이방성을 강화시킴으로써, 자유층의 열적 안정성을 향상시키고, 스핀 분극을 강화시키며, TMR(Tunnel Magneto Resistance) 및 스핀 전달 토크가 강화된 메모리 소자를 제공하기 위한 것이다.
본 발명의 실시예의 목적은 제2 자유층으로, Co 층 및 Pt 층([Co/Pt]n)이 2회 이상 교차 적층된 다층 구조로 형성함으로써, 이방성 에너지를 증가시켜 열적 안정성을 향상시킴으로써 고용량 고집적 메모리 소자를 제공하기 위한 것이다.
본 발명의 실시예에 따른 메모리 소자는 기판 상에 형성되는 하부 전극, 시드층, 합성 교환 반자성층(Synthetic antiferromagnetic layer, SyAF layer), 자기 터널 접합 및 상부 전극이 적층 되고, 상기 자기 터널 접합은 고정층, 터널 배리어층 및 자유층을 포함하며, 상기 자유층은 제1 자유층, 분리층(spacer layer), 결합층(coupling layer), 버퍼층(buffer layer) 및 제2 자유층이 순차적으로 적층된다.
상기 결합층은 HCP 구조를 갖는 물질을 포함할 수 있다.
상기 HCP 구조를 갖는 물질은 코발트(Co)를 포함할 수 있다.
상기 버퍼층은 상기 제2 자유층이 FCC 방향으로 성장되도록 하는 물질을 포함할 수 있다.
상기 버퍼층은 백금(Pt), 티타늄(Ti), 팔라듐(Pd), 마그네슘(Mg), 코발트(Co), 알루미늄(Al) 및 텅스텐(W) 중 적어도 어느 하나를 포함할 수 있다.
상기 제1 자유층은 Fe층 및 CoFeB이 적층된 다층 구조로 형성될 수 있다.
상기 제2 자유층은 Co 층 및 Pt 층이 2회 이상 교차 적층된 다층 구조로 형성될 수 있다.
상기 제2 자유층의 Co 층 및 Pt 층이 2회 이상 적층된 다층 구조의 층 수는 3 내지 9일 수 있다.
상기 제2 자유층의 Co 층의 두께는 0.2nm 내지 0.6nm일 수 있다.
상기 제2 자유층의 Pt 층의 두께는 0.2nm 내지 0.6nm일 수 있다.
상기 결합층의 두께는 0.1nm 내지 0.6nm일 수 있다.
상기 버퍼층의 두께는 1.0nm 내지 3.0nm일 수 있다.
상기 분리층의 두께는 0.3nm 내지 0.8nm일 수 있다.
상기 하부 전극은, 텅스텐(W)을 포함하는 제1 하부 전극 및 티타늄 질화물(TiN)을 포함하는 제2 하부 전극의 적층 구조일 수 있다.
상기 합성 교환 반자성층(Synthetic antiferromagnetic layer, SyAF layer)과 상기 자기 터널 접합 사이에 연결층(bridge layer)을 더 포함할 수 있다.
상기 자기 터널 접합 및 상기 상부 전극 사이에 캐핑층(capping layer)을 더 포함할 수 있다.
본 발명의 실시예에 따르면 자유층으로, 제1 자유층, 분리층(spacer layer), 결합층(coupling layer), 버퍼층(buffer layer) 및 제2 자유층이 순차적으로 적층된 구조를 포함함으로써, 열적 안정성이 향상된 메모리 소자를 제공할 수 있다.
보다 구체적으로, 자유층은 FCC 구조의 물질을 포함하는 버퍼층을 포함함으로써, 버퍼층이 시드층으로 작용하여 제2 자유층을 FCC 방향으로 성장시키고, 제2 자유층의 결정성을 향상시킬 수 있다.
또한, 자유층은 결합층을 포함함으로써, 상부에 형성된 버퍼층을 보상하고, 제1 자유층과 제2 자유층 사이의 강자성 커플링(ferromagnetic coupling)을 향상시킬 수 있다.
또한, 자유층은 분리층을 포함함으로써, 제1 자유층과 제2 자유층 사이의 RKKY 커플링(Ruderman-Kittel-Kasuya-Yosida coupling)을 향상시킬 수 있다.
본 발명의 실시예에 따르면 자유층으로 계면 수직 자기 이방성(interface perpendicular magnetic anisotropy; i-PMA)을 갖는 제1 자유층 및 벌크 수직 자기 이방성(bulk perpendicular magnetic anisotropy; b-PMA)을 갖는 제2 자유층을 포함하여, 수직자기이방성을 강화시킴으로써, 자유층의 열적 안정성을 향상시키고, 스핀 분극을 강화시키며, TMR 및 스핀 전달 토크를 강화된 메모리 소자를 제공할 수 있다.
본 발명의 실시예에 따르면 제2 자유층으로, Co 층 및 Pt 층이 2회 이상 교차 적층된 다층 구조로 형성함으로써, 이방성 에너지를 증가시켜 열적 안정성을 향상시킴으로써 고용량 고집적 메모리 소자를 제공할 수 있다.
도 1은 종래 구조의 메모리 소자를 도시한 단면도이다.
도 2는 본 발명의 실시예에 따른 메모리 소자를 도시한 단면도이다.
도 3a 내지 도 3e 및 도 4a 내지 도 4e는 본 발명의 실시예에 따른 메모리 소자의 결합층의 두께에 따른 자성 특성을 도시한 그래프이다.
도 5a 내지 도 5e 및 도 6a 내지 도 6e는 본 발명의 실시예에 따른 메모리 소자의 버퍼층의 두께에 따른 자성 특성을 도시한 그래프이다.
도 7은 본 발명의 실시예에 따른 메모리 소자의 분리층의 두께에 따른 보자력(coercivity)을 도시한 그래프이다.
도 8a 내지 도 8d 및 도 9a 내지 도 9d는 본 발명의 실시예에 따른 메모리 소자의 분리층의 두께에 따른 자성 특성을 도시한 그래프이다.
도 10은 본 발명의 실시예에 따른 메모리 소자의 자유층 구조의 예시도이다.
도 11a는 종래 구조의 메모리 소자 및 본 발명의 실시예에 따른 메모리 소자의 이방성 에너지를 도시한 그래프이고, 도 11b는 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 적층 수에 따른 열적 안정성을 도시한 그래프이다.
도 12a 내지 도 12c는 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 적층 수에 따른 자화 곡선을 도시한 그래프이다.
도 13은 본 발명의 실시예에 따른 메모리 소자의 터널자기저항(TMR)을 도시한 그래프이다.
도 14는 본 발명의 실시예에 따른 메모리 소자를 포함하는 메모리 시스템의 일 예를 나타내는 개략 블록도이다.
도 15는 본 발명의 실시예에 따른 메모리 소자를 구비하는 메모리 카드의 일 예를 나타내는 개략 블록도이다.
도 16은 본 발명의 실시예에 따른 메모리 소자를 장착한 정보 처리 시스템의 일 예를 나타내는 개략 블록도이다.
이하 첨부 도면들 및 첨부 도면들에 기재된 내용들을 참조하여 본 발명의 실시예를 상세하게 설명하지만, 본 발명이 실시예에 의해 제한되거나 한정되는 것은 아니다.
본 명세서에서 사용된 용어는 실시예를 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
본 명세서에서 사용되는 "실시예", "예", "측면", "예시" 등은 기술된 임의의 양상(aspect) 또는 설계가 다른 양상 또는 설계들보다 양호하다거나, 이점이 있는 것으로 해석되어야 하는 것은 아니다.
또한, '또는' 이라는 용어는 배타적 논리합 'exclusive or'이기보다는 포함적인 논리합 'inclusive or'를 의미한다. 즉, 달리 언급되지 않는 한 또는 문맥으로부터 명확하지 않는 한, 'x가 a 또는 b를 이용한다'라는 표현은 포함적인 자연 순열들(natural inclusive permutations) 중 어느 하나를 의미한다.
또한, 본 명세서 및 청구항들에서 사용되는 단수 표현("a" 또는 "an")은, 달리 언급하지 않는 한 또는 단수 형태에 관한 것이라고 문맥으로부터 명확하지 않는 한, 일반적으로 "하나 이상"을 의미하는 것으로 해석되어야 한다.
아래 설명에서 사용되는 용어는, 연관되는 기술 분야에서 일반적이고 보편적인 것으로 선택되었으나, 기술의 발달 및/또는 변화, 관례, 기술자의 선호 등에 따라 다른 용어가 있을 수 있다. 따라서, 아래 설명에서 사용되는 용어는 기술적 사상을 한정하는 것으로 이해되어서는 안 되며, 실시예를 설명하기 위한 예시적 용어로 이해되어야 한다.
또한, 특정한 경우는 출원인이 임의로 선정한 용어도 있으며, 이 경우 해당되는 설명 부분에서 상세한 그 의미를 기재할 것이다. 따라서 아래 설명에서 사용되는 용어는 단순한 용어의 명칭이 아닌 그 용어가 가지는 의미와 명세서 전반에 걸친 내용을 토대로 이해되어야 한다.
한편, 제1, 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 구성 요소들은 용어들에 의하여 한정되지 않는다. 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만 사용된다.
또한, 막, 층, 영역, 구성 요청 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 층, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다.
한편, 본 발명을 설명함에 있어서, 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는, 그 상세한 설명을 생략할 것이다. 그리고, 본 명세서에서 사용되는 용어(terminology)들은 본 발명의 실시예를 적절히 표현하기 위해 사용된 용어들로서, 이는 사용자, 운용자의 의도 또는 본 발명이 속하는 분야의 관례 등에 따라 달라질 수 있다. 따라서, 본 용어들에 대한 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
도 1은 종래 구조의 메모리 소자를 도시한 단면도이다.
종래 구조의 메모리 소자는 기판(100) 상에 형성되는 하부 전극(110), 시드층(120), 합성 교환 반자성층(130, Synthetic antiferromagnetic layer, SyAF layer), 연결층(140), 자기 터널 접합, 캐핑층(210) 및 상부 전극(220)이 순차적으로 적층 되고, 자기 터널 접합은 고정층(150), 터널 배리어층(160), 제1 자유층(171), 분리층(180), 제2 자유층(172)이 순차적으로 적층 된다.
메모리 소자의 수직 특성은 자기 터널 접합의 CoFeB/MgO/CoFeB의 BCC(100) 텍스쳐링이 중요한 요인이고, 스퍼터링된(As sputtered) 상태에서는 비정질/BCC(100)/비정질 결정성을 가지기 때문에, 수직 이방성 특성을 나타내기 위해서는 외부의 열처리를 통하여 비정질인 CoFeB의 B가 W 연결층(140) 및 캐핑층(210)으로 확산되면서 CoFeB의 Fe과 MgO의 O의 오비탈 혼합에 의해서 계면 수직이방성(i-PMA) 특성을 나타내게 되고, 자기 터널 접합의 CFB/MgO/CFB는 BCC(100)로 텍스쳐링 된다.
여기서, Ta 연결층(140)은 B을 흡수(absorption) 하는 역할 이외에 합성 교환 반자성층(130)의 FCC(111) 구조의 보완층 역할을 할 수 있다.
합성 교환 반자성층(130)은 고정층(150)의 자기 특성을 안정시키는 역할을 하고, 제1 자성층과 제2 자성층 사이에 자기 교환 커플링(Magnetic exchange coupling)을 위한 비자성층을 포함한다.
또한, 종래 구조의 메모리 소자는 자유층으로 제1 자유층(171), 분리층(180), 제2 자유층(172)을 포함함으로써, 이중의 자유층을 가지므로 단일 저장층에 비해 높은 열적 안정성을 가질 수 있다.
그러나, 고집적 p-STT MRAM 실현하기 위해서는 MTJ 셀 사이즈를 10 nm 급으로 스케일 다운(scaling down)이 진행되어야 하나, 셀 사이즈가 작아짐에 따라, 열적 안정성이 감소하여 입력한 저장 정보의 신뢰도가 감소하는 어려움이 있었다.
본 발명은 종래 구조의 메모리 소자의 이중의 자유층 사이에 분리층, 결합층 및 버퍼층을 삽입하고, 제2 자유층을 다층 구조로 형성함으로써, 열적 안정성을 보다 향상시킬 수 있다.
도 2는 본 발명의 실시예에 따른 메모리 소자를 도시한 단면도이다.
본 발명의 실시예에 따른 메모리 소자는 기판(100) 상에 형성되는 하부 전극(110), 시드층(120), 합성 교환 반자성층(130), 자기 터널 접합 및 상부 전극(220)이 적층 되고, 자기 터널 접합은 고정층(150), 터널 배리어층(160) 및 자유층을 포함하며, 자유층은 제1 자유층(171), 분리층(spacer layer; 180), 결합층(coupling layer; 190), 버퍼층(buffer layer; 200) 및 제2 자유층(172)이 순차적으로 적층된다.
기판(100)은 반도체 기판을 이용할 수 있다. 예를 들어, 기판(100)은 실리콘 기판, 갈륨 비소 기판, 실리콘 게르마늄 기판 또는 실리콘 산화막 기판 등을 이용할 수 있는데, 본 발명의 실시예에 따른 메모리 소자는 실리콘 기판을 이용할 수 있다. 또한, 기판(100) 상에는 트랜지스터를 포함하는 선택 소자가 형성될 수 있다.
실시예에 따라, 기판(100) 상에는 절연층(105)이 형성될 수 있다. 절연층(105)은 선택 소자와 같은 소정의 구조물을 덮도록 형성될 수 있고, 절연층(105)에는 선택 소자의 적어도 일부를 노출시키는 콘택홀이 형성될 수 있다. 절연층(105)은 비정질 구조의 실리콘 산화막(SiO2) 등을 이용하여 형성할 수 있다.
하부 전극(110)은 절연층(105) 상에 형성된다. 하부 전극(110)은 도전 물질을 이용하여 형성될 수 있는데, 금속, 금속 질화물 등으로 형성될 수 있다.
또한, 본 발명의 실시예에 따른 메모리 소자는 제1 및 제2 하부 전극(111, 112)의 이중 구조로 형성될 수 있다. 제1 하부 전극(111)은 절연층(105) 상에 형성되고, 제2 하부 전극(112)은 제1 하부 전극(111) 상에 형성될 수 있다. 또한, 제1 하부 전극(111)는 절연층(105) 내부에 형성될 수 있고, 그에 따라 기판(100) 상에 형성된 선택 소자와 연결될 수도 있다.
제1 및 제2 하부 전극(111, 112)은 다결정(polycrystal)의 물질로 형성될 수 있다. 따라서, 제1 및 제2 하부 전극(111, 112)는 BCC 구조의 도전 물질로 형성될 수 있다. 예를 들어, 제1 하부 전극(111)은 텅스텐(W) 등의 금속으로 형성될 수 있고, 제2 하부 전극(112)는 티타늄 질화막(TiN)과 같은 금속 질화물로 형성될 수 있다.
바람직하게는, 본 발명의 실시예에 따른 메모리 소자는 하부 전극(110)이 텅스텐(W)을 포함하는 제1 하부 전극(111) 및 TiN을 포함하는 제2 하부 전극(112)의 적층 구조일 수 있다.
제1 및 제2 하부 전극(111, 112)은 다결정의 물질로 형성됨으로써 이후 형성되는 자기 터널 접합의 결정성을 향상시킬 수 있다. 따라서, 제1 및 제2 하부 전극(111, 112)이 형성되면 그 상부에 형성되는 비정질의 자기 터널 접합이 제1 하부 전극(111)의 결정 방향을 따라 성장되고, 이후 수직 이방성을 위해 열처리를 하게 되면 자기 터널 접합이 결정성이 종래보다 향상될 수 있다.
따라서, 종래에는 비정질의 절연층 상에 비정질의 시드층 및 비정질의 자기 터널 접합이 형성되므로 이후 열처리를 하더라도 결정성이 본 발명에 비해 향상되지 않는다. 자기 터널 접합의 결정성이 향상되면 자기장을 인가했을 때 자화가 더 크게 발생되고, 평행 상태에서 자기 터널 접합을 통해 흐르는 전류가 더 많아질 수 있다. 따라서, 이러한 자기 터널 접합을 메모리 소자에 적용하면 소자의 동작 속도 및 신뢰성을 향상시킬 수 있다.
시드층(120)은 하부 전극(110) 상에 형성된다. 시드층(120)은 합성 교환 반자성층(130)이 결정 성장할 수 있도록 하는 물질로 형성될 수 있다. 따라서, 시드층(120)은 합성 교환 반자성층(130)의 제1 및 제2 자성층(131, 133)이 원하는 결정 방향으로 성장할 수 있도록 할 수 있다. 예를 들어, 면심 입방 격자(Face Centered Cubic: FCC)의 (111) 방향 또는 육방 밀집 구조(Hexagonal Close-Packed Structure: HCP)의 (001) 방향으로 결정의 성장을 용이하게 하는 금속으로 형성될 수 있다.
시드층(120)은 탄탈륨(Ta), 루테늄(Ru), 티타늄(Ti), 팔라듐(Pd), 백금(Pt), 마그네슘(Mg), 코발트(Co), 알루미늄(Al) 및 텅스텐(W)으로 이루어진 군으로부터 선택된 금속 또는 이들의 합금을 포함할 수 있다. 바람직하게, 시드층(120)은 백금(Pt)으로 형성될 수 있고, 1㎚ 내지 3㎚의 두께로 형성될 수 있다.
합성 교환 반자성층(130)은 시드층(120) 상에 형성된다. 합성 교환 반자성층(130)은 자화 방향이 고정될 수 있고, 합성 교환 반자성층(130)은 고정층(150)의 자화를 고정시키는 역할을 한다.
합성 교환 반자성층(130)은 제1 자성층(131), 비자성층(132) 및 제2 자성층(133)을 포함할 수 있다. 즉, 합성 교환 반자성층(130)은 제1 자성층(131)과 제2 자성층(133)이 비자성층(132)을 매개로 반강자성적으로 결합된다. 또한, 제1 자성층(131)과 제2 자성층(133)은 FCC(111) 방향 또는 HCP(001) 방향의 결정을 가질 수 있다.
또한, 제1 및 제2 자성층(131, 133)의 자화 방향은 반평행하게 배열되는데, 예를 들어, 제1 자성층(131)은 상측 방향(즉, 상부 전극(220) 방향)으로 자화되고, 제2 자성층(133)은 하측 방향(즉, 기판(100) 방향)으로 자화될 수 있다.
제1 자성층(131) 및 제2 자성층(133)은 자성 금속과 비자성 금속이 교대로 적층된 구조로 형성될 수 있다. 자성 금속으로 철(Fe), 코발트(Co) 및 니켈(Ni) 등으로 이루어진 군으로부터 선택된 단일 금속 또는 이들의 합금이 이용될 수 있고, 비자성 금속으로 크롬(Cr), 백금(Pt), 팔라듐(Pd), 이리듐(Ir), 로듐(Rh), 루테늄(Ru), 오스뮴(Os), 레늄(Re), 금(Au) 및 구리(Cu)로 이루어진 군으로부터 선택된 단일 금속 또는 이들의 합금이 이용될 수 있다. 예를 들어, 제1 자성층(131) 및 제2 자성층(133)은 [Co/Pd]X, [Co/Pt]X 또는 [CoFe/Pt]X (여기서, X은 1 이상의 정수)로 형성될 수 있고, 바람직하게는 [Co/Pt]X(여기서, X는 1 이상의 정수)으로 형성될 수 있다.
또한, 본 발명의 실시예에 따른 메모리 소자는 합성 교환 반자성층(130)의 제1 자성층(131)의 [Co/Pt] 층 수는 3 내지 6일 수 있고, 제2 자성층(132)의 [Co/Pt] 층 수는 0 내지 3일 수 있다. 따라서, 제1 자성층(131)이 제2 자성층(133)보다 두껍게 형성될 수 있다.
예를 들어, 제1 및 제2 자성층(131, 133)이 동일 물질이 동일 두께로 복수 적층될 수 있는데, 제1 자성층(131)이 제2 자성층(133)보다 많은 적층 수로 형성될 수 있다. 예를 들어, 제1 자성층(131)은 Co 및 Pt가 6회 반복 적층된 [Co/Pt]6으로 형성될 수 있고, 제2 자성층(133)은 Co 및 Pt가 3회 반복 적층된 [Co/Pt]3으로 형성될 수 있다. 이때, Co는 예를 들어 0.3㎚~0.5㎚의 두께로 형성될 수 있고, Pt는 Co보다 얇거나 같은 두께, 예를 들어 0.2㎚~0.4㎚의 두께로 형성될 수 있다.
또한, 제1 자성층(131)은 반복 적층된 [Co/Pt], 즉 [Co/Pt]6 상에 Co가 더 형성될 수 있다. 즉, 제1 자성층(131)은 Co가 Pt보다 한층 더 형성될 수 있고, 최상층의 Co는 그 하측의 Co보다 두껍게 형성될 수 있는데, 예를 들어, 0.5㎚~0.7㎚의 두께로 형성될 수 있다. 그리고, 제2 자성층(133)은 [Co/Pt]3 하측에 Co 및 Pt가 더 형성되고, 상측 Co가 더 형성될 수 있다. 즉, 비자성층(132) 상에 Co, Pt, [Co/Pt]3 및 Co가 적층되어 제2 자성층(133)이 형성될 수 있다. 이때, [Co/Pt]3 하측의 Co는 [Co/Pt]3의 Co보다 같거나 두꺼운 두께, 예를 들어 0.5㎚ 내지 0.7㎚의 두께로 형성될 수 있고, [Co/Pt]3 하측의 Pt는 [Co/Pt]3의 Pt와 동일 두께로 형성될 수 있으며, 상측의 Co는 [Co/Pt]3의 Co와 동일 두께로 형성될 수 있다.
비자성층(132)은 제1 자성층(131)과 제2 자성층(133)의 사이에 형성되며, 제1 자성층(131) 및 제2 자성층(133)이 반자성 결합을 할 수 있도록 하는 비자성 물질로 형성딜 수 있다. 예를 들어, 비자성층(132)은 루테늄(Ru), 로듐(Rh), 오스뮴(Os), 레늄(Re) 및 크롬(Cr)으로 이루어진 군으로부터 선택된 단독 또는 이들의 합금으로 형성될 수 있는데, 바람직하게는 루테늄(Ru)으로 형성될 수 있다.
실시예에 따라, 본 발명의 실시예에 따른 메모리 소자는 합성 교환 반자성층(130)과 자기 터널 접합 사이에 연결층(bridge layer; 140)을 더 포함할 수 있다.
연결층(140)은 합성 교환 반자성층(130) 상부에 형성된다. 연결층(140)이 형성됨으로써 합성 교환 반자성층(130)과 고정층(150)의 자화는 서로 독립적으로 발생될 수 있다. 또한, 연결층(140)은 자기 터널 접합의 결정성을 향상시킬 수 있는 물질로 형성될 수 있다. 따라서, 연결층(140)은 다결정 물질, 예를 들어 BCC 구조의 도전 물질로 형성될 수 있는데, 바람직하게는, 텅스텐(W)으로 형성될 수 있다. 연결층(140)은 다결정 물질로 형성됨으로써 그 상부에 형성되는 자기 터널 접합의 결정성을 향상시킬 수 있다.
다결정의 연결층(140)이 형성되면 그 상부에 형성되는 비정질의 자기 터널 접합이 연결층(140)의 결정 방향을 따라 성장되고, 이후 수직 자기 이방성을 위해 열처리를 하게 되면 자기 터널 접합이 결정성이 종래보다 향상될 수 있다.
특히, W을 연결층(140)으로 이용하게 되면 400℃이상, 예를 들어 400℃내지 500℃의 고온 열처리 후에 결정화됨으로써 터널 배리어층(160) 안으로의 이종 물질의 확산을 억제하고 더 나아가 고정층(150)과 자유층을 결정화시켜 자기 터널 접합의 수직 자기 이방성을 유지할 수 있다. 즉, 자기 터널 접합의 결정성이 향상되면 자기장을 인가했을 때 자화가 더 크게 발생되고, 평행 상태에서 자기 터널 접합을 통해 흐르는 전류가 더 많아질 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자의 자기 터널 접합을 메모리 소자에 적용하면 소자의 동작 속도 및 신뢰성을 향상시킬 수 있다. 한편, 연결층(140)은 예를 들어 0.3㎚ 내지 0.5㎚의 두께로 형성될 수 있다.
합성 교환 반자성층(130)의 제2 자성층(133)과 고정층(150)이 페로커플링(ferro coupling)되어야 고정층(150)의 자화 방향이 고정되지만, W를 이용한 연결층(140)이 0.5㎚를 초과하는 두께로 형성되면 연결층(140)의 두께 증가로 인하여 고정층(150)의 자화 방향이 고정되지 않고 하부 및 상부 자유층(171, 172)과 동일한 자화 방향을 가져 MRAM 소자에서 필요한 동일 자화 방향 및 다른 자화 방향이 발생하지 않아 메모리로 동작하지 않는다.
자기 터널 접합은 연결층(140) 상에 형성되고, 자기 터널 접합은 고정층(150), 터널 배리어층(160), 제1 자유층(170), 분리층(180), 결합층(190), 버퍼층(200) 및 제2 자유층(172) 이 순차적으로 적층 된다.
고정층(150)은 연결층(140) 상에 형성되고, 강자성체 물질로 형성된다. 고정층(150)은 소정 범위 내의 자기장에서 자화가 한 방향으로 고정되며, 강자성체 물질로 형성될 수 있다. 예를 들어, 상부에서 하부로 향하는 방향으로 자화가 고정될 수 있다.
고정층(150)은 풀-호이슬러(Full-Heusler) 반금속 계열의 합금, 비정질계 희토류 원소 합금, 자성 금속(ferromagnetic metal)과 비자성 금속(nonmagnetic matal)이 교대로 적층된 다층 박막, L10형 결정 구조를 갖는 합금 또는 코발트계 합금 등의 강자성체 물질을 이용하여 형성할 수 있다.
풀-호이슬러 반금속 계열의 합금으로는 CoFeAl, CoFeAlSi 등이 있고, 비정질계 희토류 원소 합금으로는 TbFe, TbCo, TbFeCo, DyTbFeCo, GdTbCo 등의 합금이 있다. 또한, 비자성 금속과 자성 금속이 교대로 적층된 다층 박막으로는 Co/Pt, Co/Pd, CoCr/Pt, Co/Ru, Co/Os, Co/Au, Ni/Cu, CoFeAl/Pd, CoFeAl/Pt, CoFeB/Pd, CoFeB/Pt 등이 있다.
그리고, L10형 결정 구조를 갖는 합금으로는 Fe50Pt50, Fe50Pd50, Co50Pt50, Fe30Ni20Pt50, Co30Ni20Pt50 등이 있다. 또한, 코발트계 합금으로는 CoCr, CoPt, CoCrPt, CoCrTa, CoCrPtTa, CoCrNb, CoFeB 등이 있다. 이러한 물질들 중에서 CoFeB 단일층은 CoFeB와 Co/Pt 또는 Co/Pd의 다층 구조에 비해 두껍게 형성될 수 있어 자기 저항비를 증가시킬 수 있다.
또한, CoFeB는 Pt 또는 Pd 등과 같은 금속보다 식각이 용이하므로 CoFeB 단일층은 Pt 또는 Pd 등이 함유된 다층 구조에 비해 제조 공정이 용이하다. 뿐만 아니라 CoFeB는 두께를 조절함으로써 수직 자화 뿐만 아니라 수평 자화를 가질 수 있다.
따라서, 본 발명의 실시 예는 CoFeB 단일층을 이용하여 고정층(150)을 형성하며, CoFeB는 비정질로 형성된 후 열처리에 의해 BCC(100)로 텍스쳐링(texturing)된다.
터널 배리어층(160)은 고정층(150)과 제1 자유층(171)을 분리하고, 고정층(150)과 제1 자유층(171) 사이에 양자 기계적 터널링(quantum mechanical tunneling)이 가능하게 한다.
터널 배리어층(160)은 마그네슘 산화물(MgO), 알루미늄 산화물(Al2O3), 실리콘 산화물(SiO2), 탄탈륨산화물(Ta2O5), 실리콘 질화물(SiNx) 또는 알루미늄 질화물(AlNx) 등으로 형성될 수 있다. 본 발명의 실시예에 따른 메모리 소자는 터널 배리어층(160)으로 다결정의 마그네슘 산화물을 이용할 수 있다. 마그네슘 산화물은 이후 열처리에 의해 BCC(100)로 텍스쳐링 된다. 한편, 터널 배리어층(160)은 고정층(150)과 동일하거나 두껍게 형성될 수 있는데, 예를 들어 0.5㎚ 내지 1.5㎚의 두께로 형성될 수 있다.
자유층은 터널 배리어층(160) 상에 형성되고, 자유층은 자화가 한 방향으로 고정되지 않고 일 방향에서 이와 대향되는 타 방향으로 변화될 수 있다. 자유층은 고정층(150)과 자화 방향이 동일(즉 평행)할 수 있고, 반대(즉 반평행)일 수도 있다.
자기 터널 접합은 자유층과 고정층(150)의 자화 배열에 따라 변하는 저항값에 정보를 대응시킴으로써 메모리 소자로 활용될 수 있다. 예를 들어, 자유층은 고정층(150)과 자화 방향이 동일(즉 평행)할 수 있고, 반대(즉 반평행)일 수도 있다. 자기 터널 접합은 자유층과 고정층(150)의 자화 배열에 따라 변하는 저항값에 '0' 또는 '1'의 정보를 대응시킴으로써 메모리 소자로 활용될 수 있다.
예를 들어, 자유층의 자화 방향이 고정층(150)과 평행일 때, 자기 터널 접합의 저항값은 작아지고, 이 경우를 데이터 '0' 이라 규정할 수 있다. 또한, 자유층의 자화 방향이 고정층(150)과 반평행일 때, 자기 터널 접합의 저항값은 커지고, 이 경우를 데이터 '1'이라 규정할 수 있다.
자유층은 예를 들어 풀-호이슬러(Full-Heusler) 반금속 계열의 합금, 비정질계 희토류 원소 합금, 자성 금속과 비자성 금속이 교대로 적층된 다층 박막 또는 L10형 결정 구조를 갖는 합금 등의 강자성체 물질로 형성될 수 있다.
보다 구체적으로, 자유층은 제1 자유층(171), 분리층(spacer layer; 180), 결합층(coupling layer; 190), 버퍼층(buffer layer; 200) 및 제2 자유층(172)이 순차적으로 적층된다. 따라서, 자유층은 분리층(spacer layer; 180), 결합층(coupling layer; 190) 및 버퍼층(buffer layer; 200)에 의해 상하 분리된 제1 자유층(171) 및 제2 자유층(172)의 구조로 형성될 수 있다. 제1 자유층(171) 및 제2 자유층(172)은 동일 방향의 자화를 가질 수 있고, 서로 다른 방향의 자화를 가질 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 제1 자유층(171) 및 제2 자유층(172)을 포함하는 이중 자유층을 포함함으로써, 단일의 저장층보다 열안정성을 향상시킬 수 있다.
또한, 본 발명의 실시예에 따른 메모리 소자는 제1 자유층(171)이 계면 수직 자기 이방성(interface perpendicular magnetic anisotropy; i-PMA)을 가지고, 제2 자유층(172)이 벌크 수직 자기 이방성(bulk perpendicular magnetic anisotropy; b-PMA)을 가짐으로써, 수직자기이방성을 강화시켜, 자유층의 열적 안정성을 향상시키고, 스핀 분극을 강화시키며, TMR 및 스핀 전달 토크를 강화시킬 수 있다.
종래의 경우, 제1 자유층 및 제2 자유층이 모두 i-PMA를 가짐으로써, 자유층과 터널 배리어층(160) 사이에서 발생하는 i-PMA 만으로는 열적 안정성을 향상시키는데 한계가 있었으나, 본 발명의 실시예에 따른 메모리 소자는 제2 자유층(172)이 b-PMA를 갖고, b-PMA를 갖는 제2 자유층(172)을 다층 구조로 형성함으로써 열정 안정성을 월등히 향상시킬 수 있다.
본 발명의 실시예에 따른 메모리 소자의 i-PMA와 b-PMA는 RKKY 커플링을 통해서 자화의 방향이 같은 방향으로 향할 수 있다. 또한, i-PMA와 b-PMA 사이의 RKKY 커플링은 자성체(CoFeB, Co) 사이의 거리와 자성체 사이(CoFeB, Co)에 존재하는 금속층(분리층(180), 결합층(190), 버퍼층(200))의 종류가 매우 중요 요인으로 작용한다.
제1 자유층(171)은 터널 배리어층(160) 상에 형성되고, 제1 자유층(171)은 열처리에 의해 BCC(100)로 텍스쳐링되고, 제1 자유층(171)은 Fe층 및 CoFeB 층이 적층된 다층 구조(Fe/CoFeB)로 형성될 수 있으며, 제1 자유층(171)이 제2 자유층(172)보다 얇거나 같은 두께로 형성될 수 있다.
제1 자유층(171)은 CoFeB 층에 Fe 층을 더 포함함으로써, 수직 자화를 더 증대시킬 수 있고, Fe 층은 CoFeB 층보다 얇은 두께로 형성될 수 있는데, 예를 들어 0.3㎚ 내지 0.5㎚의 두께로 형성될 수 있다.
분리층(180)은 제1 자유층(171) 상에 형성되고, 분리층(180)은 제1 및 제2 자유층(171, 172)보다 얇은 두께로 형성될 수 있다. 예를 들어, 분리층(180)의 두께는 0.3nm 내지 0.8nm일 수 있다.
분리층(180)의 두께가 0.3nm 미만이면 제1 자유층(171) 및 제2 자유층(172) 사이의 스페이서로서의 역할을 하지 못하고, 분리층(180)의 두께가 0.8nm을 초과하면 두께가 너무 두꺼워져 제1 자유층(171) 및 제2 자유층(172) 사이의 RKKY 커플링 힘이 감소하여 커플링이 사라지는 문제가 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 제1 자유층(171) 및 제2 자유층(172) 사이에 분리층(180)을 포함함으로써, 제1 자유층(171) 및 제2 자유층(172) 사이의 RKKY 커플링(Ruderman-Kittel-Kasuya-Yosida coupling)을 향상시킬 수 있다.
분리층(180)은 자화를 갖지 않는 BCC 구조의 물질을 포함할 수 있고, 예를 들어 텅스텐(W)을 포함할 수 있다.
결합층(190)은 분리층(180) 상에 형성되고, 분리층(180)은 제1 및 제2 자유층(171, 172)보다 얇은 두께로 형성될 수 있다. 예를 들어, 결합층(190)의 두께는 0.1nm 내지 0.6nm일 수 있다.
결합층(190)의 두께가 0.1nm 미만이면 제1 자유층(171) 및 제2 자유층(172) 사이의 강자성 커플링(ferromagnetic coupling)의 힘이 감소하여 열화(dregradation)되는 문제가 있고, 결합층(190)의 두께가 0.6nm을 초과하면 두께가 너무 두꺼워져 제1 자유층(171) 및 제2 자유층(172) 사이의 강자성 커플링(ferromagnetic coupling) 힘이 감소하여 커플링이 사라지고 보자력(coercivity)이 감소하는 문제가 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 제1 자유층(171) 및 제2 자유층(172) 사이에 결합층(190)을 포함함으로써, 상부에 형성된 버퍼층(200)을 보상하고, 제1 자유층(171) 및 제2 자유층(172) 사이의 강자성 커플링(ferromagnetic coupling)을 향상시킬 수 있다.
보다 구체적으로, 분리층(180)으로부터 버퍼층(200)까지의 거리가 1.4nm 내지 4.4nm로 상부에 형성되는 제2 자유층(172)에 비해 두껍기에, 결합층(190)은 제1 자유층(171)과 제2 자유층(172)의 자화 방향이 동일한 방향으로 향하도록 이어줄 수 있다.
또한, 결합층(190)은 두꺼운 버퍼층(200)으로 인해 분리되어 있는 제1 자유층(171)과 제2 자유층(172)의 커플링을 도와주는 브릿지(bridge) 역할을 한다.
결합층(190)은 자화를 갖지 않는 HCP 구조의 물질을 포함할 수 있고, 예를 들어 코발트(Co)을 포함할 수 있다.
버퍼층(200)은 결합층(190) 상에 형성되고, 버퍼층(200)은 제1 및 제2 자유층(171, 172)보다 얇은 두께로 형성될 수 있다. 예를 들어, 버퍼층(200)의 두께는 1.0nm 내지 3.0nm 일 수 있다
버퍼층(200)의 두께가 1.0nm 미만이면 제2 자유층(172)의 결정성이 악회되고, 보자력(coercivity)이 감소하여 열화되는 문제가 있고, 버퍼층(200)의 두께가 3.0nm을 초과하면 RKKY 커플링이 약해져 제1 자유층(171) 및 제2 자유층(172)의 커플링이 끊어져 서로 같은 방향을 향하지 않는 문제가 있다.
버퍼층(200)은 제2 자유층(172)을 면심 입방 격자(Face Centered Cubic: FCC)의 (111) 방향으로 결정의 성장을 용이하게 하는 금속으로 형성될 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 제1 자유층(171) 및 제2 자유층(172) 사이에 FCC 구조의 물질을 포함하는 버퍼층(200)을 포함함으로써, 버퍼층(200)은 제2 자유층(172)을 FCC 방향으로 성장시키기 위한 시드층으로 사용될 수 있고, 제2 자유층의 결정성을 향상시킬 수 있다.
버퍼층은 백금(Pt), 티타늄(Ti), 팔라듐(Pd), 마그네슘(Mg), 코발트(Co), 알루미늄(Al) 및 텅스텐(W) 중 적어도 어느 하나를 포함할 수 있다. 바람직하게는, 버퍼층(200)은 백금(Pt)을 포함할 수 있다.
제2 자유층(172)는 버퍼층(200) 상에 형성되고, 제2 자유층(172)은 열처리에 의해 FCC(111)로 텍스쳐링되고, 제2 자유층(172)은 Co 층 및 Pt 층이 2회 이상 교차 적층(이하, [Co/Pt]n로 명시한다)된 다층 구조로 형성될 수 있다. 즉, 제2 자유층(171)은 [Co/Pt]n(여기서 n은 2 이상이다)일 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 제2 자유층(172)으로 Co 층 및 Pt 층이 2회 이상 교차 적층된 다층 구조로 형성함으로써, 이방성 에너지를 증가시켜 열적 안정성을 향상시킬 수 있다.
또한, 제1 자유층(171)은 BCC 로 텍스쳐링되고, 제2 자유층(172)는 FCC로 텍스쳐링되며, 만약 제1 자유층(171)이 BCC 로, 제2 자유층(172)는 FCC로 텍스쳐링되지 않는 경우, 진동 시료 자력측정(vibrating sample magnetometry; VSM) 상으로 열화(degradation)가 발생하여 자기 모멘트(magnetic moment)가 감소되거나 스퀘어니스(squarness)가 감소되는 문제가 발생될 수 있다.
예를 들어, 제2 자유층(172)의 [Co/Pt]n 다층 구조의 층 수는 3 내지 9일 수 있고, [Co/Pt]n 다층 구조의 층 수가 3 이하이면 이방성 에너지가 감소하는 문제가 있고, [Co/Pt]n 다층 구조의 층 수가 9를 초과하면 터널자기저항 비(TMR ratio)가 감소하는 문제가 있다.
제2 자유층(172)에 포함되는 Co 층의 두께는 0.2nm 내지 0.6nm일 수 있고, 제2 자유층(172)의 Co 층의 두께가 0.2nm 이하이면, 자성 특성이 열화하는 문제가 있고, 제2 자유층(172)의 Co 층의 두께가 0.6nm를 초과하면 수직 자화 에너지(PMA)가 열화되는 문제가 있다.
제2 자유층(172)에 포함되는 Pt 층의 두께는 Co 층보다 얇거나 같은 두께일 수 있고, 예를 들어, 0.2nm 내지 0.6nm일 수 있고, 제2 자유층(172)의 Pt 층의 두께가 0.2nm 이하이면, 자성 특성이 열화하는 문제가 있고, 제2 자유층(172)의 Pt 층의 두께 0.6nm를 초과하면 RKKY 커플링 세기가 작아지는 문제가 있다.
제2 자유층(172)의 Pt 층의 두께 및 Co 층의 두께는 RKKY 커플링 조건 상 최적 두께 조건을 조정하는 것이 중요한 요인이고, 제2 자유층(172)의 두께가 전술한 범위를 벗어나면 진동 시료 자력측정(vibrating sample magnetometry; VSM)의 M-H curve(M-H 곡선)의 스퀘어니스(squarness)가 열화될 수 있다.
또한, 제2 자유층(172)의 [Co/Pt]n 다층 구조는 최상층에 Co 층이 더 형성될 수 있다. 즉, 제2 자유층(172)은 Co 층이 Pt 층보다 한층 더 형성될 수 있고, 최상층의 Co 층은 그 하측의 Co 층보다 두껍게 형성될 수 있는데, 예를 들어, 0.5㎚ 내지 0.7㎚의 두께로 형성될 수 있다.
실시예에 따라, 본 발명의 실시예에 따른 메모리 소자는 자기 터널 접합 및 상부 전극(220) 사이에 캐핑층(capping layer; 210)을 더 포함할 수 있다.
캐핑층(210)은 자기 터널 접합 상에 형성된다. 캐핑층(210)은 철(Fe) 층 및 텅스텐(W) 층이 적층된 적층 구조로 형성될 수 있다. 또한, 캐핑층(210)은 다결정 물질로 형성됨으로써 자기 터널 접합의 결정성을 향상시킬 수 있다.
따라서, 자기 터널 접합 상에 캐핑층(210)이 형성되어 이후 열처리를 하게 되면 자기 터널 접합의 결정성이 더욱 향상될 수 있다. 또한, 캐핑층(210)은 상부 전극(220)의 확산을 방지하는 역할을 한다. 캐핑층(210)은 예를 들어 0.3nm 내지 0.5nm 의 두께로 형성될 수 있다.
상부 전극(220)은 캐핑층(210) 상에 형성된다. 상부 전극(220)은 도전 물질을 이용하여 형성할 수 있는데, 금속, 금속 산화물 또는 금속 질화물과 같은 물질로 형성될 수 있다. 예를 들어, 상부 전극(220)은 탄탈륨(Ta), 루테늄(Ru), 티타늄(Ti), 팔라듐(Pd), 백금(Pt), 마그네슘(Mg) 및 알루미늄(Al) 중 적어도 언, 하나로 형성될 수 있다.
상기한 바와 같이, 본 발명의 실시예에 따른 메모리 소자는 제1 자유층(171) 및 제2 자유층(172) 사이에 분리층(spacer layer; 180), 결합층(coupling layer; 190) 및 버퍼층(buffer layer; 200)을 포함함으로써, 열적 안정성이 향상될 수 있다.
본 발명의 실시예에 따른 메모리 소자는 p-STT MRAM(perpendicular-SpinTransfer Torque Magnetoresistive RAM)일 수 있고, 본 발명의 실시예에 따른 메모리 소자는 기존의 DRAM(dynamic random access memory)의 기본 셀(Cell) 단위인 1T1C(1 transistor and 1 capacitor)에서 커패시터(capacitor) 대신 p-MTJ(perpendicular-magnetic tunnel junction)를 대체함으로써 고속의 DRAM의 특성을 유지하하는 동시에 p-MTJ의 비휘발성 특성을 추가하여 고속 재기록이 가능한 비휘발성 메모리로 기존의 모든 메모리 분야(DRAM, SRAM, Flash memory)를 대체할 수 있다.
이하에서는, 본 발명의 실시예에 따른 메모리 소자의 특성에 대해서 설명하기로 한다.
도 3a 내지 도 3e 및 도 4a 내지 도 4e는 본 발명의 실시예에 따른 메모리 소자의 결합층의 두께에 따른 자성 특성을 도시한 그래프이다.
도 3a 및 도 4a는 결합층(Co)의 두께가 0nm인 메모리 소자를 도시한 것이고, 도 3b 및 도 4b는 0.18nm인 메모리 소자를 도시한 것이며, 도 3c 및 도 4c는 0.29nm인 메모리 소자를 도시한 것이고, 도 3d 및 도 4d는 0.38nm인 메모리 소자를 도시하며, 도 3e 및 도 4e는 0.48nm인 메모리 소자를 도시한 것이다.
도 3a 내지 도 3e 및 도 4a 내지 도 4e를 참조하면, 본 발명의 실시예에 따른 메모리 소자는 결합층의 두께가 감소함에 따라, 제1 자유층의 CoFeB와 제2 자유층의 [Co/Pt]n의 커플링이 약해져 자유층의 스퀘어니스(squarness)가 열화(dregradation)되는 것을 알 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 결합층의 두께가 증가함에 따라 좁은 자기장 범위(-500 Oe 내지 500 Oe) 및 넓은 자기장 범위(>1 kOe 또는 <-1 kOe)에서 자유층(정보 저장층)의 수직자기 특성이 향상되는 것을 알 수 있다.
도 5a 내지 도 5e 및 도 6a 내지 도 6e는 본 발명의 실시예에 따른 메모리 소자의 버퍼층의 두께에 따른 자성 특성을 도시한 그래프이다.
도 5a 및 도 6a는 버퍼층(Pt)의 두께가 1.02nm인 메모리 소자를 도시한 것이고, 도 5b 및 도 6b 는 1.24nm인 메모리 소자를 도시한 것이며, 도 5c 및 도 6c 는 1.4nm인 메모리 소자를 도시한 것이고, 도 5d 및 도 6d 는 1.61nm인 메모리 소자를 도시하며, 도 5e 및 도 6e 는 1.80nm인 메모리 소자를 도시한 것이다.
도 5a 내지 도 5e 및 도 6a 내지 도 6e을 참조하면, 본 발명의 실시예에 따른 메모리 소자는 버퍼층의 두께가 감소함에 따라, 제2 자유층인 [Co/Pt]n의 결정성이 악화되고, 버퍼층의 두께가 1.0nm이하에서는 급격히 열화가 발생되는 것을 알 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 버퍼층의 두께가 증가함에 따라 좁은 자기장 범위(-500 Oe 내지 500 Oe) 및 넓은 자기장 범위(>1 kOe 또는 <-1 kOe)에서 자유층(정보 저장층)의 수직자기 특성이 향상되는 것을 알 수 있다.
도 7은 본 발명의 실시예에 따른 메모리 소자의 버퍼층의 두께에 따른 보자력(coercivity)을 도시한 그래프이다.
도 7을 참조하면, 본 발명의 실시예에 따른 메모리 소자는 버퍼층(Pt)층의 두께가 감소함에 따라, 제2 자유층인 [Co/Pt]n의 결정성이 악화되어 보자력(coercivity) 값이 감소됨으로써 열화가 발생되는 것을 알 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 버퍼층의 두께를 증가시킴으로써, 보자력(coercivity) 값을 향상시킬 수 있다.
도 8a 내지 도 8d 및 도 9a 내지 도 9d는 본 발명의 실시예에 따른 메모리 소자의 분리층의 두께에 따른 자성 특성을 도시한 그래프이다.
도 8a 및 도 9a는 분리층(W)의 두께가 0.33nm인 메모리 소자를 도시한 것이고, 도 8b 및 도 9b는 0.60nm인 메모리 소자를 도시한 것이며, 도 8c 및 도 9c는 0.73nm인 메모리 소자를 도시한 것이고, 도 8d 및 도 9d 는 0.87nm인 메모리 소자를 도시한 것이다.
도 8a 내지 도 8d 및 도 9a 내지 도 9d을 참조하면, 본 발명의 실시예에 따른 메모리 소자는 분리층의 두께가 증가함에 따라, 제1 자유층의 CoFeB 와 제2 자유층인 [Co/Pt]n 사이의 RKKY 커플링(W: 0.87nm 참조) 힘이 감소되고, 반면, 분리층의 두께가 감소함에 따라 제1 자유층의 CoFeB 과 제2 자유층인 [Co/Pt]n 사이에서 분리층이 스페이서 역할을 나타내지 못해 자유층이 손상되는 경향을 나타낸다.
도 10은 본 발명의 실시예에 따른 메모리 소자의 자유층 구조의 예시도이다.
본 발명의 실시예에 따른 메모리 소자의 자유층 구조가 Fe/CoFeB(제1 자유층), W(분리층), Co(결합층), Pt(버퍼층) 및 [Co/Pt]n(제2 자유층)을 포함하도록 설계하였다.
도 11a는 종래 구조의 메모리 소자 및 본 발명의 실시예에 따른 메모리 소자의 이방성 에너지를 도시한 그래프이고, 도 11b는 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 적층 수에 따른 열적 안정성을 도시한 그래프이다.
종래의 구조는 메모리 소자는 자유층으로 Fe/CFB(제1 자유층), W(분리층) 및 CoFeB(제2 자유층)만을 포함하고, 본 발명의 실시예에 따른 메모리 소자는 도 10의 구조를 갖는다.
도 11a 및 도 11b를 참조하면, 350℃에서 열처리를 진행한 본 발명의 실시예에 따른 메모리 소자의 자유층의 이방성 에너지는 제2 자유층의 [Co/Pt]n 적층 수가 증가함에 따라 증가되는 것을 알 수 있다.
보다 구체적으로, 종래의 메모리 소자의 이방성 에너지는 0.625erg/cm2이고, 본 발명의 실시예에 따른 메모리 소자는 제2 자유층의 [Co/Pt]n 적층 수가 2층의 경우에는 0.621erg/cm2로 종래의 메모리 소자와 유사한 값을 가지나, 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 [Co/Pt]n 적층 수가 3층인 경우에는 1.0998erg/cm2로 2배 이상의 이방성 에너지를 가지고, 9층인 경우에는 0.3233erg/cm2로 5배 이상의 이방성 에너지 값을 가지는 것을 알 수 있다.
또한, 도 11a의 이방성 에너지로 열적 안정성(thermal stability)를 계산한 결과, 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 [Co/Pt]n 적층 수가 9층인 경우에는, 열적 안정성이 10nm 너비의 메모리 셀(memory-cell width 10nm scale) 기준으로 77이상으로 보유시간(Retention time)이 10년(10 years)의 도달 값에 도달하는 것을 알 수 있다.
따라서, 본 발명의 실시예에 따른 메모리 소자는 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 [Co/Pt]n 적층 수가 증가함에 따라 이방성 에너지가 증가하여 열적 안정성이 향상되는 것을 알 수 있다.
도 12a 내지 도 12c는 본 발명의 실시예에 따른 메모리 소자의 제2 자유층의 적층 수에 따른 자화 곡선을 도시한 그래프이다.
도 12a는 제2 자유층의 [Co/Pt]n 적층 수가 2인 메모리 소자를 도시한 것이고, 도 12b는 제2 자유층의 [Co/Pt]n 적층 수가 3인 메모리 소자를 도시한 것이며, 도 12c는 제2 자유층의 [Co/Pt]n 적층 수가 4인 메모리 소자를 도시한 것이다.
도 12a 내지 도 12c를 참조하면, 본 발명의 실시예에 따른 메모리 소자의 수직 자기 터널 접합은 제2 자유층의 [Co/Pt]n 적층 수를 2층, 3층 및 4층으로 설계하였으며, 350℃에서 열처리하였다.
본 발명의 실시예에 따른 메모리 소자는 넓은 자기장 범위(-4kOe ~ 4kOe)의 자화 곡선에서는 합성 교환 반자성층과 고정층이 수직자기이방성 특성을 나타내고, 좁은 자기장 범위(-500Oe ~ 500Oe)의 자화 곡선에서는 자유층이 수직 자기 이방성 특성을 나타낸다.
보다 구체적으로, 넓은 자기장 범위(-4kOe ~ 4kOe)의 자화 곡선에서는 제2 자유층의 [Co/Pt]n 적층 수가 2층, 3층 및 4층인 경우, 각각 교환 자기장(Hex) 값이 2.233kOe, 2.213kOe 및 2.133kOe으로 합성 교환 반자성층과 고정층의 자화 방향이 잘 고정되는 것을 알 수 있다.
반면, 좁은 자기장 범위(-500Oe ~ 500Oe)의 자화 곡선에서는 제2 자유층의 [Co/Pt]n 적층 수가 증가함에 따라 자기 모멘트 값이 일정하게 증가하여 열적 안정성이 향상되는 것을 알 수 있다.
도 13은 본 발명의 실시예에 따른 메모리 소자의 터널자기저항(TMR)을 도시한 그래프이다.
도 13을 참조하면, 본 발명의 실시예에 따른 메모리 소자의 제1 자유층에 포함되는 CoFeB(Co2Fe6B2)의 두께에 따른 터널자기저항의 경향은, 제2 자유층의 [Co/Pt]n 적층 수가 2층인 경우에는 137%, 3층인 경우에는 127%, 4층인 경우에는 98%로 제2 자유층의 [Co/Pt]n 적층 수가 증가함에 따라 터널자기저항이 점차 감소하는 것을 알 수 있다.
도 14는 본 발명의 실시예에 따른 메모리 소자를 포함하는 메모리 시스템의 일 예를 나타내는 개략 블록도이다.
도 14를 참조하면, 메모리 시스템(1100)은 PDA, 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 디지털 뮤직 플레이어(digital music player), 메모리 카드(memory card), 또는 정보를 무선환경에서 송신 및/또는 수신할 수 있는 모든 소자에 적용될 수 있다.
메모리 시스템(1100)은 컨트롤러(1110), 키패드(keypad), 키보드 및 디스플레이와 같은 입출력 장치(1120), 메모리(1130), 인터페이스(1140), 및 버스(1150)를 포함한다. 메모리(1130)와 인터페이스(1140)는 버스(1150)를 통해 상호 소통된다.
컨트롤러(1110)는 적어도 하나의 마이크로 프로세서, 디지털 시그널 프로세서, 마이크로 컨트롤러, 또는 그와 유사한 다른 프로세스 장치들을 포함한다. 메모리(1130)는 컨트롤러에 의해 수행된 명령을 저장하는 데에 사용될 수 있다. 입출력 장치(1120)는 메모리 시스템(1100) 외부로부터 데이터 또는 신호를 입력받거나 또는 시스템(1100) 외부로 데이터 또는 신호를 출력할 수 있다. 예를 들어, 입출력 장치(1120)는 키보드, 키패드 또는 디스플레이 소자를 포함할 수 있다.
메모리(1130)는 본 발명의 실시예에 따른 메모리 소자를 포함한다. 메모리(1130)는 또한 다른 종류의 메모리, 임의의 수시 접근이 가능한 휘발성 메모리, 기타 다양한 종류의 메모리를 더 포함할 수 있다.
인터페이스(1140)는 데이터를 통신 네트워크로 송출하거나, 네트워크로부터 데이터를 받는 역할을 한다.
도 15는 본 발명의 실시예에 따른 메모리 소자를 구비하는 메모리 카드의 일 예를 나타내는 개략 블록도이다.
도 15를 참조하면, 고용량의 데이터 저장 능력을 지원하기 위한 메모리 카드(1200)는 발명의 실시예에 따른 메모리 소자(1210)를 장착한다. 본 발명에 따른 메모리 카드(1200)는 호스트(Host)와 발명의 실시예에 따른 메모리 소자 (1210) 간의 제반 데이터 교환을 제어하는 메모리 컨트롤러(1220)를 포함한다.
SRAM(1221)은 중앙 처리 장치(1222)의 동작 메모리로써 사용된다. 호스트 인터페이스(1223)는 메모리 카드(1200)와 접속되는 호스트의 데이터 교환 프로토콜을 구비한다. 에러 정정 블록(1224)은 발명의 실시예에 따른 메모리 소자(1210)로부터 독출된 데이터에 포함되는 에러를 검출 및 정정한다. 메모리 인터페이스(1225)는 발명의 실시예에 따른 메모리 소자(1210)와 인터페이싱 한다. 중앙 처리 장치(1222)은 메모리 컨트롤러(1220)의 데이터 교환을 위한 제반 제어 동작을 수행한다. 비록 도면에는 도시되지 않았지만, 본 발명의 실시예에 따른 메모리 카드(1200)는 호스트(Host)와의 인터페이싱을 위한 코드 데이터를 저장하는 ROM(미도시됨) 등이 더 제공될 수 있음은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.
도 16은 본 발명의 실시예에 따른 메모리 소자를 장착한 정보 처리 시스템의 일 예를 나타내는 개략 블록도이다.
도 16을 참조하면, 모바일 기기나 데스크 톱 컴퓨터와 같은 정보 처리 시스템에 본 발명의 실시예에 따른 메모리 시스템(1310)이 장착된다. 본 발명에 따른 정보 처리 시스템(1300)은 본 발명의 실시예에 따른 메모리 시스템(1310)과 각각 시스템 버스(1360)에 전기적으로 연결된 모뎀(1320), 중앙처리장치(1330), 램(1340), 유저 인터페이스(1350)를 포함한다. 본 발명의 실시예에 따른 메모리 시스템(1310)은 메모리 컨트롤러(1312) 및 본 발명의 실시예에 따른 메모리 소자(1311)를 포함할 수 있다. 본 발명의 실시예에 따른 메모리 시스템(1310)에는 중앙처리장치(1330)에 의해서 처리된 데이터 또는 외부에서 입력된 데이터가 저장된다.
여기서, 상술한 본 발명의 실시예에 따른 메모리 시스템(1310)이 반도체 디스크 장치(SSD)로 구성될 수 있으며, 이 경우 정보 처리 시스템(1300)은 대용량의 데이터를 본 발명의 실시예에 따른 메모리 시스템(1310)에 안정적으로 저장할 수 있다. 그리고 신뢰성의 증대에 따라, 본 발명의 실시예에 따른 메모리 시스템(1310)은 에러 정정에 소요되는 자원을 절감할 수 있어 고속의 데이터 교환 기능을 정보 처리 시스템(1300)에 제공할 것이다. 도시되지 않았지만, 본 발명에 따른 정보 처리 시스템(1300)에는 응용 칩셋(Application Chipset), 카메라 이미지 프로세서(Camera Image Processor: CIS), 입출력 장치 등이 더 제공될 수 있음은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.
또한, 본 발명의 실시예에 따른 메모리 소자 또는 메모리 시스템은 다양한 형태들의 패키지로 실장 될 수 있다. 예를 들어, 실시예에 따른 메모리 소자 또는 메모리 시스템은 PoP(Package on Package), Ball grid arrays(BGAs), Chip scale packages(CSPs), Plastic Leaded Chip Carrier(PLCC), Plastic Dual In-Line Package(PDIP), Die in Waffle Pack, Die in Wafer Form, Chip On Board(COB), Ceramic Dual In-Line Package(CERDIP), Plastic Metric Quad Flat Pack(MQFP), Thin Quad Flatpack(TQFP), Small Outline(SOIC), Shrink Small Outline Package(SSOP), Thin Small Outline(TSOP), Thin Quad Flatpack(TQFP), System In Package(SIP), Multi Chip Package(MCP), Wafer-level Fabricated Package(WFP), Wafer-Level Processed Stack Package(WSP) 등과 같은 방식으로 패키지화되어 실장될 수 있다.
한편, 본 명세서와 도면에 개시된 본 발명의 실시 예들은 이해를 돕기 위해 특정 예를 제시한 것에 지나지 않으며, 본 발명의 범위를 한정하고자 하는 것은 아니다. 여기에 개시된 실시 예들 이외에도 본 발명의 기술적 사상에 바탕을 둔 다른 변형 예들이 실시 가능하다는 것은, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 자명한 것이다.

Claims (16)

  1. 기판 상에 형성되는 하부 전극, 시드층, 합성 교환 반자성층(Synthetic antiferromagnetic layer, SyAF layer), 자기 터널 접합 및 상부 전극이 적층 되고,
    상기 자기 터널 접합은 고정층, 터널 배리어층 및 자유층을 포함하며,
    상기 자유층은 제1 자유층, 분리층(spacer layer), 결합층(coupling layer), 버퍼층(buffer layer) 및 제2 자유층이 순차적으로 적층된 것을 특징으로 하는 메모리 소자.
  2. 제1항에 있어서,
    상기 결합층은 HCP 구조를 갖는 물질을 포함하는 것을 특징으로 하는 메모리 소자.
  3. 제2항에 있어서,
    상기 HCP 구조를 갖는 물질은 코발트(Co)를 포함하는 것을 특징으로 하는 메모리 소자.
  4. 제1항에 있어서,
    상기 버퍼층은 상기 제2 자유층이 FCC 방향으로 성장되도록 하는 물질을 포함하는 것을 특징으로 하는 메모리 소자.
  5. 제1항에 있어서,
    상기 버퍼층은 백금(Pt), 티타늄(Ti), 팔라듐(Pd), 마그네슘(Mg), 코발트(Co), 알루미늄(Al) 및 텅스텐(W) 중 적어도 어느 하나를 포함하는 것을 특징으로 하는 메모리 소자.
  6. 제1항에 있어서,
    상기 제1 자유층은 Fe층 및 CoFeB이 적층된 다층 구조로 형성되는 것을 특징으로 하는 메모리 소자.
  7. 제1항에 있어서,
    상기 제2 자유층은 Co 층 및 Pt 층이 2회 이상 교차 적층된 다층 구조로 형성되는 것을 특징으로 하는 메모리 소자.
  8. 제7항에 있어서,
    상기 제2 자유층의 Co 층 및 Pt 층이 2회 이상 적층된 다층 구조의 층 수는 3 내지 9인 것을 특징으로 하는 메모리 소자.
  9. 제7항에 있어서,
    상기 제2 자유층의 Co 층의 두께는 0.2nm 내지 0.6nm인 것을 특징으로 하는 메모리 소자.
  10. 제7항에 있어서,
    상기 제2 자유층의 Pt 층의 두께는 0.2nm 내지 0.6nm인 것을 특징으로 하는 메모리 소자.
  11. 제1항에 있어서,
    상기 결합층의 두께는 0.1nm 내지 0.6nm인 것을 특징으로 하는 메모리 소자.
  12. 제1항에 있어서,
    상기 버퍼층의 두께는 1.0nm 내지 3.0nm인 것을 특징으로 하는 메모리 소자.
  13. 제1항에 있어서,
    상기 분리층의 두께는 0.3nm 내지 0.8nm인 것을 특징으로 하는 메모리 소자.
  14. 제1항에 있어서,
    상기 하부 전극은,
    텅스텐(W)을 포함하는 제1 하부 전극 및 티타늄 질화물(TiN)을 포함하는 제2 하부 전극의 적층 구조인 것을 특징으로 하는 메모리 소자.
  15. 제1항에 있어서,
    상기 합성 교환 반자성층과 상기 자기 터널 접합 사이에 연결층(bridge layer)을 더 포함하는 것을 특징으로 하는 메모리 소자.
  16. 제1항에 있어서,
    상기 자기 터널 접합 및 상기 상부 전극 사이에 캐핑층(capping layer)을 더 포함하는 것을 특징으로 하는 메모리 소자.
PCT/KR2019/014086 2018-11-22 2019-10-24 메모리 소자 WO2020105877A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US17/296,042 US20220013714A1 (en) 2018-11-22 2019-10-24 Memory device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180145610A KR102316542B1 (ko) 2018-11-22 2018-11-22 메모리 소자
KR10-2018-0145610 2018-11-22

Publications (1)

Publication Number Publication Date
WO2020105877A1 true WO2020105877A1 (ko) 2020-05-28

Family

ID=70774411

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2019/014086 WO2020105877A1 (ko) 2018-11-22 2019-10-24 메모리 소자

Country Status (3)

Country Link
US (1) US20220013714A1 (ko)
KR (1) KR102316542B1 (ko)
WO (1) WO2020105877A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230038782A1 (en) * 2021-08-05 2023-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device and method for forming a memory device

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11925124B2 (en) * 2021-01-12 2024-03-05 Samsung Electronics Co., Ltd. Insertion layers for perpendicularly magnetized Heusler layers with reduced magnetic damping
US20220238799A1 (en) * 2021-01-27 2022-07-28 Yimin Guo Magnetoresistive element having a composite recording structure
US20230068094A1 (en) * 2021-08-26 2023-03-02 Taiwan Semiconductor Manufacturing Company, Ltd. Three-state memory device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006261637A (ja) * 2005-02-16 2006-09-28 Nec Corp 積層強磁性構造体、磁気抵抗デバイス、及び積層強磁性構造体の製造方法
KR20070121504A (ko) * 2006-06-22 2007-12-27 가부시끼가이샤 도시바 자기저항 소자 및 자기 메모리
KR20160113504A (ko) * 2015-03-18 2016-09-29 한양대학교 산학협력단 메모리 소자

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004200245A (ja) * 2002-12-16 2004-07-15 Nec Corp 磁気抵抗素子及び磁気抵抗素子の製造方法
US6992359B2 (en) * 2004-02-26 2006-01-31 Grandis, Inc. Spin transfer magnetic element with free layers having high perpendicular anisotropy and in-plane equilibrium magnetization
US8310861B2 (en) 2008-09-30 2012-11-13 Micron Technology, Inc. STT-MRAM cell structure incorporating piezoelectric stress material
US9196332B2 (en) * 2011-02-16 2015-11-24 Avalanche Technology, Inc. Perpendicular magnetic tunnel junction (pMTJ) with in-plane magneto-static switching-enhancing layer
US10431734B2 (en) * 2017-01-24 2019-10-01 Qualcomm Incorporated Engineered barrier layer interface for high speed spin-transfer torque magnetic random access memory
US10431628B2 (en) * 2018-01-09 2019-10-01 Spin Memory, Inc. Dual channel/gate vertical field-effect transistor (FET) for use with a perpendicular magnetic tunnel junction (PMTJ)
US11081153B2 (en) * 2018-06-29 2021-08-03 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetic memory device with balancing synthetic anti-ferromagnetic layer

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006261637A (ja) * 2005-02-16 2006-09-28 Nec Corp 積層強磁性構造体、磁気抵抗デバイス、及び積層強磁性構造体の製造方法
KR20070121504A (ko) * 2006-06-22 2007-12-27 가부시끼가이샤 도시바 자기저항 소자 및 자기 메모리
KR20160113504A (ko) * 2015-03-18 2016-09-29 한양대학교 산학협력단 메모리 소자

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
LEE, DU-YEONG ET AL.: "Dependency of Tunneling-Magnetoresistance Ratio on Nanoscale Spacer Thickness and Material for Double MgO Based Perpendicular-Magnetic-Tunneling- Junction", SCIENTIFIC REPORTS, 8 December 2016 (2016-12-08), pages 1 - 9, XP055710035 *
LIU, SHUAI ET AL.: "Co/Pt multilayer-based pseudo spin valves with perpendicular magnetic anisotropy", RARE METALS, 7 November 2014 (2014-11-07), pages 646 - 651, XP035381951, DOI: 10.1007/s12598-014-0404-2 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230038782A1 (en) * 2021-08-05 2023-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device and method for forming a memory device
US11903217B2 (en) * 2021-08-05 2024-02-13 Taiwan Semiconductor Manufacturing Company, Ltd. Ferroelectric memory device with a metal layer having a crystal orientation for improving ferroelectric polarization and method for forming the ferroelectric memory device

Also Published As

Publication number Publication date
KR102316542B1 (ko) 2021-10-22
US20220013714A1 (en) 2022-01-13
KR20200060090A (ko) 2020-05-29

Similar Documents

Publication Publication Date Title
WO2017135767A1 (ko) 메모리 소자
WO2020105877A1 (ko) 메모리 소자
US6977181B1 (en) MTJ stack with crystallization inhibiting layer
CN106062979B (zh) 用于mram装置的磁性隧道结结构
US7351594B2 (en) Methods of forming magnetic random access memory devices having titanium-rich lower electrodes with oxide layer and oriented tunneling barrier
US7149105B2 (en) Magnetic tunnel junctions for MRAM devices
US11585874B2 (en) Magnetic tunnel junction device
US6831312B2 (en) Amorphous alloys for magnetic devices
US7672093B2 (en) Hafnium doped cap and free layer for MRAM device
JP5040105B2 (ja) 記憶素子、メモリ
US6974708B2 (en) Oxidation structure/method to fabricate a high-performance magnetic tunneling junction MRAM
US6703654B1 (en) Bottom electrode for making a magnetic tunneling junction (MTJ)
US20100009467A1 (en) Novel magnetic tunnel junction (MTJ) to reduce spin transfer magnetization switching current
WO2016148391A1 (ko) 메모리 소자
EP2873079A1 (en) Engineered magnetic layer with improved perpendicular anisotropy using glassing agents for spintronic applications
WO2019143052A1 (ko) 메모리 소자
KR20190087943A (ko) 메모리 소자
WO2015160093A2 (ko) 메모리 소자
WO2015160092A2 (ko) 메모리 소자
US20200052191A1 (en) Magnetic tunnel junction element with a robust reference layer
WO2016117853A1 (ko) 수직자기이방성을 갖는 mtj 구조 및 이를 포함하는 자성소자
JPWO2020008853A1 (ja) 磁気トンネル接合素子及び半導体装置
US11763972B2 (en) Magnetic tunnel junction element with a robust reference layer
WO2016148392A1 (ko) 메모리 소자
US20220246842A1 (en) Method for manufacturing a magnetic random-access memory device using post pillar formation annealing

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19888025

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19888025

Country of ref document: EP

Kind code of ref document: A1