WO2020071019A1 - 表示装置 - Google Patents

表示装置

Info

Publication number
WO2020071019A1
WO2020071019A1 PCT/JP2019/033996 JP2019033996W WO2020071019A1 WO 2020071019 A1 WO2020071019 A1 WO 2020071019A1 JP 2019033996 W JP2019033996 W JP 2019033996W WO 2020071019 A1 WO2020071019 A1 WO 2020071019A1
Authority
WO
WIPO (PCT)
Prior art keywords
power supply
electrode
wiring
driver
display device
Prior art date
Application number
PCT/JP2019/033996
Other languages
English (en)
French (fr)
Inventor
忠義 勝田
俊祐 乃一
康幸 寺西
聡 内野
倉澤 隼人
仲島 義晴
Original Assignee
株式会社ジャパンディスプレイ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社ジャパンディスプレイ filed Critical 株式会社ジャパンディスプレイ
Publication of WO2020071019A1 publication Critical patent/WO2020071019A1/ja
Priority to US17/221,089 priority Critical patent/US20210223598A1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13456Cell terminals located on one side of the display only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Definitions

  • the present invention relates to a display device.
  • a configuration in which two housings can be opened and closed while being physically connected is generally used.
  • a biaxial hinge may be provided on both sides of a side where two housings are physically connected (for example, Patent Document 1).
  • each wiring between the display panel provided in one housing and the circuit board provided in the other housing is connected via a flexible wiring board provided between hinges. Is done.
  • the width for providing the flexible wiring board is limited by the width of the hinge.
  • the object of the present invention is to provide a display device capable of stabilizing a power supply voltage.
  • a display device includes a display region that displays an image using a plurality of pixels, a driver IC provided in a frame region outside the display region, and driving the pixels, and the driver IC, respectively.
  • a first power supply line and a second power supply line for supplying a power signal to the power supply line, and the first power supply line and the second power supply line are opposed to each other via a first insulating layer, and are electrically connected to the first power supply line.
  • FIG. 1 is a schematic diagram illustrating a schematic configuration of the display device according to the first embodiment.
  • FIG. 2 is a diagram illustrating an example of a pixel array in a display area.
  • FIG. 3 is a cross-sectional view illustrating a schematic cross-sectional structure of the display device.
  • FIG. 4 is a plan view illustrating a configuration example of a pixel.
  • FIG. 5 is a sectional view taken along line A1-A2 in FIG.
  • FIG. 6A is an enlarged view of a region D shown in FIG.
  • FIG. 6B is an enlarged view of a region D shown in FIG.
  • FIG. 7 is a plan view illustrating an example of the power supply wiring unit according to the first embodiment.
  • FIG. 1 is a schematic diagram illustrating a schematic configuration of the display device according to the first embodiment.
  • FIG. 2 is a diagram illustrating an example of a pixel array in a display area.
  • FIG. 3 is a cross-sectional view illustrating
  • FIG. 8 is a sectional view taken along line C1-C2 in FIG.
  • FIG. 9 is an equivalent circuit diagram of the power supply wiring section shown in FIG.
  • FIG. 10 is a plan view illustrating an example of a power supply wiring unit according to the second embodiment.
  • FIG. 11 is a sectional view taken along line D1-D2 in FIG.
  • FIG. 12 is an equivalent circuit diagram of the power supply wiring section shown in FIG.
  • FIG. 13 is a sectional view taken along line A1-A2 of FIG. 4 in the third embodiment.
  • FIG. 14 is a sectional view taken along line C1-C2 of FIG. 7 in the third embodiment.
  • FIG. 15 is a sectional view taken along line C1-C2 of FIG. 7 in the fourth embodiment.
  • FIG. 1 is a schematic diagram illustrating a schematic configuration of the display device according to the first embodiment.
  • FIG. 2 is a diagram illustrating an example of a pixel array in a display area.
  • the display device 1 is used, for example, as a display unit of a notebook personal computer 7.
  • a first housing 7a and a second housing 7b are provided so as to be opened and closed by a hinge 7c.
  • the display device 1 according to the present embodiment is incorporated in a first housing 7a.
  • the display device 1 includes a display panel 10 having a display area 11a, and a plurality of flexible wiring boards 9a attached to one side of the display panel 10.
  • a plurality of pixels Pix arranged in the Dx direction (first direction) and the Dy direction (second direction) in the drawing are provided in the display area 11a.
  • the display area 11a includes upper and lower sides extending in the Dx direction, and right and left sides extending in the Dy direction orthogonal to the Dx direction.
  • FIG. 2 shows only some of the pixels Pix, the pixels Pix are arranged over the entire display area 11a. As shown in FIG.
  • the display panel 10 includes an array substrate 2, an opposing substrate 3 arranged to face the surface of the array substrate 2 in a direction perpendicular to the surface of the array substrate 2, and a space between the array substrate 2 and the opposing substrate 3. And a liquid crystal layer 6 (see FIG. 3).
  • a configuration using a liquid crystal display element as a display element is exemplified.
  • an organic light emitting diode OLED: Organic Light Emitting Diode
  • a micro light emitting diode Micro LED: Light Emitting Diode
  • the present disclosure is not limited by the mode of the display element.
  • a gate line GCL that supplies a scanning signal (gate signal) GATE (..., M, m + 1,..., M + n,.
  • a signal line SGL that supplies a pixel signal SIG (1, 2,..., P) to the pixel Pix is provided.
  • the gate line GCL is provided to extend in the Dx direction.
  • the signal line SGL is provided to extend in the Dy direction.
  • the pixel Pix includes the pixel electrode 22 and the pixel transistor Tr.
  • the pixel transistor Tr is configured by a thin film transistor, and is configured by, for example, an n-channel MOS (Metal Oxide Semiconductor) TFT.
  • the source of the pixel transistor Tr is connected to the signal line SGL, the gate is connected to the gate line GCL, and the drain is connected to the pixel electrode 22.
  • the drive circuit unit 5A is provided in the frame area 11b outside the display area 11a.
  • the drive circuit section 5A includes a plurality of driver ICs 5 mounted on the array substrate 2.
  • a plurality of driver ICs 5 corresponding to a plurality of regions divided in the horizontal direction are provided.
  • the driver IC 5 is a semiconductor chip on which a signal line driving circuit and the like are integrated. For example, a pixel signal SIG to be supplied to the signal line SGL is generated in the driver IC 5.
  • the plurality of driver ICs 5 are mounted side by side at predetermined intervals along the Dx direction.
  • driver ICs 5 In the example shown in FIG. 1, a configuration in which four driver ICs 5 are provided is illustrated, but a configuration in which one, two, or four or more driver ICs 5 may be provided. The present disclosure is not limited by the number of driver ICs 5.
  • a gate driver (not shown) for generating a scanning signal (gate signal) GATE is formed.
  • the circuit board 4 is incorporated in the second housing 7b.
  • the circuit board 4 is a rigid board such as a printed circuit board (Printed Circuit Board).
  • a circuit element such as a power supply circuit for generating various reference potentials, a signal processing circuit for processing a video signal, and a frame memory can be arranged.
  • a plurality of terminal portions 8 are provided at positions separated from the driver IC 5 in the Dy direction for connection with the respective wirings on the circuit substrate 4 side.
  • the driver IC 5 and the terminal section 8 correspond one-to-one.
  • the plurality of terminal portions 8 are provided on the array substrate 2 at predetermined intervals along the Dx direction.
  • a connector 9 for connecting to each wiring on the display panel 10 side is provided at the end of the circuit board 4.
  • the terminal section 8 of the array board 2 and the connector 9 of the circuit board 4 are connected by a flexible printed circuit board (FPC: Flexible Printed Circuits) 9a.
  • the flexible wiring board 9a is bonded to the display panel 10 via the terminal unit 8 via, for example, an ACF.
  • FIG. 3 is a cross-sectional view illustrating a schematic cross-sectional structure of the display device.
  • FIG. 4 is a plan view illustrating a configuration example of a pixel.
  • FIG. 5 is a sectional view taken along line A1-A2 in FIG.
  • the array substrate 2 includes a first substrate 21 made of glass or transparent resin, a plurality of pixel electrodes 22, a common electrode COML, and an insulating layer 24 that insulates the pixel electrode 22 from the common electrode COML.
  • the plurality of pixel electrodes 22 are arranged, for example, in a matrix (matrix) above the first substrate 21.
  • the common electrode COML is provided between the first substrate 21 and the pixel electrode 22.
  • the pixel electrode 22 and the common electrode COML are made of, for example, a light-transmitting conductive material such as ITO (Indium Tin Oxide).
  • a polarizing plate 35B is provided below the first substrate 21 via an adhesive layer (not shown).
  • the opposing substrate 3 includes a second substrate 31 made of glass or transparent resin, and a color filter 32 and a light shielding layer (not shown) formed on one surface of the second substrate 31.
  • a polarizing plate 35A is provided via an adhesive layer (not shown).
  • the array substrate 2 and the opposing substrate 3 are opposed to each other with a predetermined interval (cell gap).
  • the liquid crystal layer 6 is provided as a display function layer in a space between the first substrate 21 and the second substrate 31.
  • the liquid crystal layer 6 modulates light passing therethrough according to the state of an electric field.
  • liquid crystal suitable for a lateral electric field mode such as IPS (in-plane switching) including FFS (fringe field switching) is used.
  • the array substrate 2 includes wiring such as a pixel transistor Tr of each pixel Pix, a signal line SGL for supplying a pixel signal SIG to each pixel electrode 22, and a gate line GCL for supplying a gate signal GATE for driving each pixel transistor Tr. I have.
  • the signal line SGL and the gate line GCL extend on a plane parallel to the surface of the first substrate 21.
  • a region surrounded by the gate line GCL and the signal line SGL is a pixel Pix.
  • the pixel electrode 22 has a plurality of strip-shaped electrodes 22a and a connecting portion 22b.
  • the pixel transistor Tr includes a semiconductor 61, a source electrode 62, a drain electrode 63, and a gate electrode 64.
  • a gate line layer 51 is provided on the first substrate 21.
  • the gate line layer 51 is provided with a gate electrode 64 (gate line GCL).
  • the insulating layer 58a (second insulating layer) is provided on the first substrate 21 so as to cover the gate electrode 64.
  • the semiconductor layer 52 is provided on the insulating layer 58a.
  • the semiconductor 61 is provided in the semiconductor layer 52.
  • the signal line layer 53 is provided above the semiconductor layer 52 via an insulating layer 58c (first insulating layer).
  • the signal line layer 53 is provided with a drain electrode 63 and a source electrode 62 (signal line SGL).
  • the auxiliary wiring layer 54 is provided above the drain electrode 63 and the source electrode 62 (signal line SGL) via an insulating layer 58d (third insulating layer).
  • a common electrode layer 55 is provided above the auxiliary wiring layer 54 via an insulating layer 58e.
  • the common electrode COML is provided on the common electrode layer 55. Note that a configuration in which the auxiliary wiring layer and the common electrode layer overlap without interposing an insulating layer can also be adopted.
  • the pixel electrode 22 is provided above the common electrode layer 55 via the insulating layer 24.
  • the pixel electrode 22 is connected to the drain electrode 63 of the pixel transistor Tr via the contact hole H11.
  • Drain electrode 63 is connected to semiconductor 61 via contact hole H12.
  • the semiconductor 61 crosses the gate electrode 64 in a plan view.
  • the gate electrode 64 is connected to the gate line GCL, and protrudes from one side of the gate line GCL.
  • the semiconductor 61 extends to a position overlapping the source electrode 62, and is electrically connected to the source electrode 62 via the contact hole H13.
  • the source electrode 62 is connected to the signal line SGL and protrudes from one side of the signal line SGL.
  • the material of the semiconductor 61 a known material such as polysilicon or an oxide semiconductor can be used.
  • TAOS Transparent Amorphous Oxide Semiconductor, a transparent amorphous oxide semiconductor
  • the capability (holding rate) of holding a voltage for video display for a long time is good, and display quality can be improved.
  • the gate electrode 64 (gate line GCL) is made of, for example, aluminum (Al), copper (Cu), silver (Ag), molybdenum (Mo), or an alloy thereof.
  • the drain electrode 63 and the source electrode 62 (signal line SGL) are made of, for example, titanium aluminum (TiAl), which is an alloy of titanium and aluminum.
  • a known insulating material can be used as a material of the insulating layers 24, 58a, 58c, 58d, and 58e.
  • TEOS Tetra Ethyl Ortho Silicate
  • SiO 2 silicon oxide film
  • the material of the auxiliary wiring layer 54 is, for example, aluminum (Al), copper (Cu), silver (Ag), molybdenum (Mo), or an alloy thereof as in the case of the gate electrode 64 (gate line GCL). .
  • the first housing 7a and the second housing 7b can be opened and closed by the hinge 7c. Therefore, the width for providing the flexible wiring board 9a (the width in the Dx direction shown in the drawing) is limited by the hinge 7c.
  • the terminal portions 8 may be arranged in the Dx direction with respect to the corresponding driver ICs 5 in some cases.
  • FIG. 1 shows an example in which the two terminal portions 8 provided at both ends are displaced from the corresponding driver ICs 5 in the Dx direction.
  • the positions of the two terminal portions 8 provided near the center are aligned with the corresponding driver ICs 5 in the Dx direction.
  • each driver IC 5 is provided with a positive power supply VDD and a negative power supply VSS for the logic circuit from the circuit board 4 via the connector 9, the flexible wiring board 9a and the terminal portion 8. , And a positive power supply AVDD and a negative power supply AVSS for the analog circuit.
  • VDD positive power supply
  • VSS negative power supply
  • FIGS. 6A and 6B are enlarged views of the area B shown in FIG.
  • the plurality of first pads 40b on which the driver IC 5 is mounted and the plurality of second pads 40a forming the terminal unit 8 are arranged in the Dx direction, and are separated by a distance d in the Dy direction.
  • An example of arrangement is shown.
  • the plurality of first pads 40b are provided at positions where the driver ICs 5 overlap, and are connected to the driver ICs 5 respectively.
  • the power supply wiring 41 supplies a positive power supply VDD for a logic circuit.
  • the power supply wiring 42 supplies a negative power supply VSS for the logic circuit.
  • the power supply wiring 43 supplies a positive power supply AVDD for an analog circuit.
  • the power supply wiring 44 supplies a negative power supply AVSS for the analog circuit.
  • Each of the power supply wirings 41, 42, 43, and 44 is provided in a region overlapping the driver IC 5.
  • each wiring between the second pad 40a and the first pad 40b is referred to as a “wiring 40”.
  • the driver IC 5 has two inputs at both ends of the driver IC 5.
  • Each of the power supply wirings 41, 42, 43, and 44 connects between two systems of inputs.
  • Each of the power supply wirings 41, 42, 43, and 44 is connected to the wiring 40 via one of two inputs.
  • the second pad 40a and the first pad 40b are respectively connected to each other via the wiring 40. Note that the distance d in the Dy direction between the second pad 40a and the first pad 40b is different between the example shown in FIG. 6A and the example shown in FIG. 6B.
  • each of the portions between the second pad 40a and the first pad 40b is provided.
  • the width of the wiring 40 is reduced.
  • the width of each wiring 40 becomes narrower and the wiring resistance increases as compared with the example shown in FIG. 6A. .
  • the distance d in the Dy direction between the second pad 40a and the first pad 40b is increased, the wiring resistance can be reduced, and malfunction of the driver IC 5 and display image defects can be suppressed.
  • the distance d in the Dy direction between the corresponding second pad 40a and the first pad 40b in the Dy direction is made smaller than the amount of displacement in the Dx direction between the second pad 40a and the first pad 40b.
  • the frame of the lower side of the frame 10 is narrowed.
  • FIG. 7 is a plan view illustrating an example of the power supply wiring unit according to the first embodiment.
  • FIG. 8 is a sectional view taken along line C1-C2 in FIG.
  • FIG. 9 is an equivalent circuit diagram of the power supply wiring section shown in FIG.
  • a power supply wiring 41 for supplying a positive power supply VDD for a logic circuit to the driver IC 5 and a power supply wiring 42 (first power supply wiring) for supplying a negative power supply VSS for the logic circuit to the driver IC 5.
  • the two power lines are provided in the signal line layer 53.
  • the semiconductor layer 52 is disposed to face the power supply wiring 41 (first power supply wiring) and the power supply wiring 42 (second power supply wiring) via the insulating layer 58c (first insulating layer).
  • a first electrode 41a is provided, and the gate line layer 51 is provided with a second electrode 42a that is arranged to face the first electrode 41a via an insulating layer 58a (second insulating layer).
  • the first electrode 41a and the second electrode 42a are provided in a region overlapping the driver IC5.
  • the first electrode 41a is connected to the power supply wiring 41 (first power supply wiring) via the contact hole H21.
  • the capacitance C21 is provided in a region where the power supply wiring 42 (second power supply wiring) and the first electrode 41a overlap.
  • the second electrode 42a is connected to the power supply wiring 42 (second power supply wiring) via the contact hole H22.
  • the capacitance C12 is provided in a region where the first electrode 41a and the second electrode 42a overlap.
  • a combined capacitance of the capacitance C21 and the capacitance C12 is provided between the positive power supply VDD and the negative power supply VSS for the logic circuit. This makes it possible to mutually compensate the charge supply between the positive power supply VDD and the negative power supply VSS for the logic circuit.
  • the electric charge is supplied between the positive power supply VDD and the negative power supply VSS for the logic circuit by the capacitance C21 provided in a region where the power supply wiring 42 (second power supply wiring) and the first electrode 41a overlap. Can be complemented by each other.
  • the structural positional relationship between the positive power supply VDD and the negative power supply VSS for the logic circuit is not limited to the embodiments shown in FIGS. 7, 8, and 9, and the structural relationship between the positive power supply VDD and the negative power supply VSS for the logic circuit is not limited. May be reversed.
  • a power supply wiring 43 (first power supply wiring) for supplying a positive power supply AVDD for an analog circuit to the driver IC 5 and a power supply wiring 44 (first power supply wiring) for supplying a negative power supply AVSS for the analog circuit to the driver IC 5.
  • the two power lines are provided in the signal line layer 53.
  • the semiconductor layer 52 is disposed to face the power supply wiring 43 (first power supply wiring) and the power supply wiring 44 (second power supply wiring) via the insulating layer 58c (first insulating layer).
  • a first electrode 43a is provided, and the gate line layer 51 is provided with a second electrode 44a that is arranged to face the first electrode 43a via an insulating layer 58a (second insulating layer).
  • the first electrode 43a and the second electrode 44a are provided in a region overlapping the driver IC5.
  • the first electrode 43a is connected to the power supply wiring 43 (first power supply wiring) via the contact hole H23.
  • the capacitance C43 is provided in a region where the power supply wiring 44 (second power supply wiring) and the first electrode 43a overlap.
  • the second electrode 44a is connected to the power supply wiring 44 (second power supply wiring) via the contact hole H24.
  • the capacitance C34 is provided in a region where the first electrode 43a and the second electrode 44a overlap.
  • a combined capacitance of the capacitance C43 and the capacitance C34 is provided between the positive power supply AVDD and the negative power supply AVSS for the analog circuit. This makes it possible to mutually compensate the charge supply between the positive power supply AVDD and the negative power supply AVSS for the analog circuit.
  • a mode in which the second electrode 44a is not formed in the gate line layer 51 may be adopted.
  • the electric charge is supplied between the positive power supply AVDD for the analog circuit and the negative power supply AVSS by the capacitance C43 provided in the region where the power supply wiring 44 (second power supply wiring) and the first electrode 43a overlap.
  • the structural positional relationship between the positive power supply AVDD and the negative power supply AVSS for the analog circuit is not limited to the modes shown in FIGS. May be reversed.
  • the display device 1 is provided in the display area 11a for displaying an image using the plurality of pixels Pix and the frame area 11b outside the display area 11a, and drives the pixel Pix.
  • the driver IC 5 a first power supply wiring (power supply wirings 41 and 43) and a second power supply wiring (power supply wirings 42 and 44) for supplying power supply signals to the driver IC 5, and a first insulating layer (insulating layer 58 c).
  • a first electrode 41a that is disposed to face the first power supply wiring (power supply wirings 41 and 43) and the second power supply wiring (power supply wirings 42 and 44) and is electrically connected to the first power supply wiring (power supply wirings 41 and 43). , 43a.
  • the first power supply wirings are connected to the first power supply wirings (power supply wirings 41 and 43) by the capacitances C21 and C43 provided in the region where the second power supply wiring (power supply wirings 42 and 44) and the first electrodes 41a and 43a overlap.
  • Power supply positive power supply VDD for logic circuit, positive power supply AVDD for analog circuit
  • power supply negative power supply VSS for logic circuit, power supply for analog circuit, power supply to second power supply wiring (power supply wirings 42 and 44)
  • AVSS negative power supply
  • the semiconductor device further includes second electrodes 42a and 44a which are arranged to face the first electrodes 41a and 43a via the second insulating layer (insulating layer 58a) and are connected to the second power supply wiring (power supply wirings 42 and 44).
  • the capacitances C21 and C43 provided in the region where the second power supply wiring (power supply wirings 42 and 44) and the first electrodes 41a and 43a overlap, and the first electrodes 41a and 43a and the second electrodes 42a and 44a
  • the power supply positive power supply VDD for the logic circuit and the analog circuit
  • the power supply is supplied to the first power supply wiring (the power supply wirings 41 and 43) by the combined capacitance of the capacitances C12 and C34 provided in the region where Complementing the charge supply between the positive power supply AVDD and the power supply (the negative power supply VSS for the logic circuit and the negative power supply AVSS for the analog circuit) supplied to the second power supply wiring (the power supply wirings 42 and 44). It can be. Thereby, the
  • a display device capable of stabilizing a power supply voltage can be obtained.
  • FIG. 10 is a plan view illustrating an example of a power supply wiring unit according to the second embodiment.
  • FIG. 11 is a sectional view taken along line D1-D2 in FIG.
  • FIG. 12 is an equivalent circuit diagram of the power supply wiring section shown in FIG. It should be noted that, for components equivalent to or the same as those in the first embodiment described above, redundant description will be omitted.
  • the auxiliary wiring layer 54 is opposed to the power wiring 41 (first power wiring) and the power wiring 42 (second power wiring) via the insulating layer 58d (third insulating layer).
  • the third embodiment is different from the first embodiment in that a third electrode 41b is provided and connected to a power supply wiring 41 (first power supply wiring) via a contact hole H31.
  • the third electrode 41b is provided in a region overlapping the driver IC5.
  • the capacitance C12a is provided in a region where the third electrode 41b and the power supply wiring 42 (second power supply wiring) overlap.
  • a combined capacitance of the capacitance C21, the capacitance C12, and the capacitance 12a is provided between the positive power supply VDD and the negative power supply VSS for the logic circuit. This makes it possible to mutually compensate the charge supply between the positive power supply VDD and the negative power supply VSS for the logic circuit.
  • the structural positional relationship between the positive power supply VDD and the negative power supply VSS for the logic circuit is not limited to the modes shown in FIGS. 10, 11, and 12, and the structural relationship between the positive power supply VDD and the negative power supply VSS for the logic circuit is not limited. May be reversed.
  • the auxiliary wiring layer 54 is opposed to the power wiring 43 (first power wiring) and the power wiring 44 (second power wiring) via the insulating layer 58d (third insulating layer).
  • the third embodiment is different from the first embodiment in that a third electrode 43b is provided and connected to a power supply line 43 (first power supply line) via a contact hole H33.
  • the third electrode 43b is provided in a region overlapping the driver IC5.
  • the capacitance C34a is provided in a region where the third electrode 43b and the power supply wiring 44 (second power supply wiring) overlap.
  • a combined capacitance of the capacitance C43, the capacitance C34, and the capacitance 34a is provided between the positive power supply AVDD for the analog circuit and the negative power supply AVSS.
  • the structural positional relationship between the positive power supply AVDD and the negative power supply AVSS for the analog circuit is not limited to the modes shown in FIGS. May be reversed.
  • the first power supply wirings (power supply wirings 41 and 43) and the second power supply wirings (power supply wirings 42 and 44) are arranged opposite to each other with the third insulating layer (insulating layer 58d) interposed therebetween.
  • the capacitances C12 and C34 provided in a region where the first electrodes 41a and 43a overlap the second electrodes 42a and 44a, and the third electrodes 41b and 43b and the second electrodes 42a and 44a.
  • the power supply (for the logic circuit) supplied to the first power supply wirings (power supply wirings 41 and 43) is provided by the combined capacitance of the capacitances C12a and C34a provided in the area where the power supply wirings (power supply wirings 42 and 44) overlap.
  • Positive power supply DD, the positive power supply AVDD for the analog circuit) and the power supply (the negative power supply VSS for the logic circuit and the negative power supply AVSS for the analog circuit) supplied to the second power supply wiring (the power supply wirings 42 and 44). Can be complemented by each other. Thereby, the fluctuation of the power supply voltage can be suppressed more than in the first embodiment.
  • a display device capable of stabilizing a power supply voltage can be obtained.
  • FIG. 13 is a sectional view taken along line A1-A2 of FIG. 4 in the third embodiment.
  • FIG. 14 is a sectional view taken along line C1-C2 of FIG. 7 in the third embodiment.
  • the equivalent circuit diagram of the power supply wiring section according to the third embodiment is the same as that of the first embodiment, and thus the description is omitted here.
  • redundant description will be omitted.
  • the light shielding layer 56 is provided on the first substrate 21.
  • the light-shielding layer 56 is provided with a light-shielding film 65.
  • the insulating layer 58a is provided on the light shielding layer 56.
  • the semiconductor layer 52 is provided on the insulating layer 58a.
  • the semiconductor 61 is provided in the semiconductor layer 52.
  • a gate electrode 64 (gate line GCL) is provided on the gate line layer 57 in which the gate line layer 57 is provided above the semiconductor layer 52 via an insulating layer 58b.
  • the signal line layer 53 is provided via an insulating layer 58c (first insulating layer).
  • the signal line layer 53 is provided with a drain electrode 63 and a source electrode 62 (signal line SGL).
  • the auxiliary wiring layer 54 is provided above the drain electrode 63 and the source electrode 62 (signal line SGL) via an insulating layer 58d (third insulating layer).
  • a common electrode layer 55 is provided above the auxiliary wiring layer 54 via an insulating layer 58e.
  • the common electrode COML is provided on the common electrode layer 55. Note that a configuration in which the auxiliary wiring layer and the common electrode layer overlap without interposing an insulating layer can also be adopted.
  • the pixel electrode 22 is provided above the common electrode layer 55 via the insulating layer 24.
  • TEOS Tetra Ethyl Ortho Silicate
  • the light shielding layer 56 is provided with a light shielding film 65 overlapping the semiconductor 61.
  • the light-shielding film 65 preferably has an area larger than that of the semiconductor 61. The light entering the semiconductor 61 from the backlight is shielded by the light shielding film 65.
  • the light shielding layer 56 is provided with the second electrode 42a and the second electrode 44a.
  • the capacitance C21 is provided in a region where the power supply wiring 42 (second power supply wiring) and the first electrode 41a overlap, and the first electrode 41a and the first electrode 41a are connected to each other.
  • the capacitance C12 is provided in a region where the two electrodes 42a overlap.
  • a combined capacitance of the capacitance C21 and the capacitance C12 is provided between the positive power supply VDD and the negative power supply VSS for the logic circuit. This makes it possible to mutually compensate the charge supply between the positive power supply VDD and the negative power supply VSS for the logic circuit.
  • a mode in which the second electrode 42a is not formed in the light shielding layer 56 may be adopted.
  • the electric charge is supplied between the positive power supply VDD and the negative power supply VSS for the logic circuit by the capacitance C21 provided in a region where the power supply wiring 42 (second power supply wiring) and the first electrode 41a overlap.
  • the structural positional relationship between the positive power supply VDD and the negative power source VSS for the logic circuit is not limited to the mode shown in FIG. 14, and the structural positional relationship between the positive power supply VDD and the negative power supply VSS for the logic circuit may be different. The opposite is also possible.
  • the capacitance C43 is provided in a region where the power supply wiring 44 (second power supply wiring) and the first electrode 43a overlap, and a region where the first electrode 43a and the second electrode 44a overlap. Is provided with a capacitance C34.
  • a combined capacitance of the capacitance C43 and the capacitance C34 is provided between the positive power supply AVDD and the negative power supply AVSS for the analog circuit. This makes it possible to mutually compensate the charge supply between the positive power supply AVDD and the negative power supply AVSS for the analog circuit.
  • a mode in which the second electrode 44a is not formed in the light shielding layer 56 may be adopted.
  • the electric charge is supplied between the positive power supply AVDD for the analog circuit and the negative power supply AVSS by the capacitance C43 provided in the region where the power supply wiring 44 (second power supply wiring) and the first electrode 43a overlap.
  • the structural positional relationship between the positive power supply AVDD for the analog circuit and the negative power supply AVSS is not limited to the mode shown in FIG. 14, and the structural positional relationship between the positive power supply AVDD for the analog circuit and the negative power supply AVSS is not limited. The opposite is also possible.
  • FIG. 15 is a sectional view taken along line C1-C2 of FIG. 7 in the fourth embodiment.
  • the second electrode 42a and the second electrode 44a are provided on the light shielding layer 56, as in the third embodiment. Even in such a configuration, as in the second embodiment, the capacitance C12a is provided in a region where the third electrode 41b and the power supply wiring 42 (second power supply wiring) overlap.
  • a combined capacitance of the capacitance C21, the capacitance C12, and the capacitance 12a is provided between the positive power supply VDD and the negative power supply VSS for the logic circuit. This makes it possible to mutually compensate the charge supply between the positive power supply VDD and the negative power supply VSS for the logic circuit.
  • the structural positional relationship between the positive power supply VDD and the negative power source VSS for the logic circuit is not limited to the mode illustrated in FIG. 15, and the structural positional relationship between the positive power supply VDD and the negative power supply VSS for the logic circuit is not limited. The opposite is also possible.
  • the capacitance C34a is provided in a region where the third electrode 43b and the power supply wiring 44 (second power supply wiring) overlap.
  • a combined capacitance of the capacitance C43, the capacitance C34, and the capacitance 34a is provided between the positive power supply AVDD for the analog circuit and the negative power supply AVSS.
  • the structural positional relationship between the positive power supply AVDD for the analog circuit and the negative power supply AVSS is not limited to the mode shown in FIG. 15, and the structural positional relationship between the positive power supply AVDD for the analog circuit and the negative power supply AVSS is not limited. The opposite is also possible.
  • each of these contact holes H21, H22, H23, H24, H31, and H33 has one The number may be different from the number shown in each drawing of the embodiment.
  • the first power supply wiring (power supply wirings 41 and 43) and the second power supply wiring (power supply wirings 42 and 44) are provided in the signal line layer 53, and the first electrodes 41a and 43a are provided in the semiconductor layer 52.
  • the second electrodes 42a and 44a are provided on the gate line layer 51 and the third electrodes 41b and 43b are provided on the auxiliary wiring layer 54
  • the present invention is not limited to this.
  • the first power supply wirings (power supply wirings 41 and 43), the second power supply wirings (power supply wirings 42 and 44), the first electrodes 41a and 43a, and the second electrodes 42a and 42a are provided on layers different from the layers shown in FIG. 44a or a mode in which the third electrodes 41b and 43b are provided.
  • capacitances are provided between the positive power supply VDD and the negative power supply VSS for the logic circuit and between the positive power supply AVDD and the negative power supply AVSS for the analog circuit.
  • a capacitance is provided between the positive power supply VDD for the logic circuit and the positive power supply AVDD for the analog circuit
  • the negative power supply VSS for the logic circuit and the positive power supply for the analog circuit may be used.
  • a mode in which a capacitance is provided between the power supply and the negative power supply AVSS may be used.
  • a capacitance is provided between the positive power supply VDD for the logic circuit and the negative power supply AVSS for the analog circuit may be employed, or the negative power supply VSS for the logic circuit and the positive power supply for the analog circuit may be provided.
  • An embodiment in which a capacitance is provided between AVDD and AVDD may be used.
  • an embodiment in which a capacitance is provided between each power supply and the reference potential may be used. The effects of the embodiment can be obtained by providing an electrode in a layer different from the power supply wiring and providing the capacitance in a region where the power supply wiring and the electrode overlap or in a region where each electrode overlaps.

Abstract

表示装置1は、それぞれドライバIC5に電気的に接続される第1電源配線(電源配線41,43)及び第2電源配線(電源配線42,44)と、第1絶縁層(絶縁層58c)を介して第1電源配線(電源配線41,43)及び前記第2電源配線(電源配線42,44)と対向配置され、第1電源配線(電源配線41,43)と電気的に接続される第1電極41a,43aと、を備える。

Description

表示装置
 本発明は、表示装置に関する。
 ノート型のパーソナルコンピュータ等の機器では、2つの筐体を物理的に接続しつつ開閉可能とした構成が一般的である。このような構成の機器では、2つの筐体が物理的に接続される辺の両側に2軸ヒンジが設けられる場合がある(例えば、特許文献1)。
特開2017-215012号公報
 一般に、上記したような構成において、一方の筐体に設けられた表示パネルと、他方の筐体に設けられる回路基板との間の各配線は、ヒンジ間に設けられるフレキシブル配線基板を介して接続される。このような構成では、フレキシブル配線基板を設けるための幅は、ヒンジの幅により制限される。一方で、上述したような機器では、表示領域の外周に位置する額縁領域を狭くする、いわゆる狭額縁化が望まれている。狭額縁化に伴い、フレキシブル配線基板から延びる表示パネル側の配線が細くなる可能性がある。特に、電源配線が細くなり抵抗値が増大すると、電流量の瞬時的な変動によって電源電圧が不安定となり、誤動作や表示画像不良を招く場合がある。
 本発明は、電源電圧の安定化を図ることができる表示装置を提供することを目的とする。
 本発明の一態様に係る表示装置は、複数の画素を用いて画像を表示する表示領域と、前記表示領域の外側の額縁領域に設けられ、前記画素を駆動するドライバICと、それぞれ前記ドライバICに電源信号を供給する第1電源配線及び第2電源配線と、第1絶縁層を介して前記第1電源配線及び前記第2電源配線と対向配置され、前記第1電源配線と電気的に接続される第1電極と、を備える。
図1は、実施形態1に係る表示装置の概略構成を示す模式図である。 図2は、表示領域における画素配列の一例を示す図である。 図3は、表示装置の概略断面構造を表す断面図である。 図4は、画素の構成例を示す平面図である。 図5は、図4のA1-A2線に沿う断面図である。 図6Aは、図1に示す領域Dの拡大図である。 図6Bは、図1に示す領域Dの拡大図である。 図7は、実施形態1に係る電源配線部の一例を示す平面図である。 図8は、図7のC1-C2線に沿う断面図である。 図9は、図7に示す電源配線部の等価回路図である。 図10は、実施形態2に係る電源配線部の一例を示す平面図である。 図11は、図10のD1-D2線に沿う断面図である。 図12は、図10に示す電源配線部の等価回路図である。 図13は、実施形態3における図4のA1-A2線に沿う断面図である。 図14は、実施形態3における図7のC1-C2線に沿う断面図である。 図15は、実施形態4における図7のC1-C2線に沿う断面図である。
 本発明を実施するための形態(実施形態)につき、図面を参照しつつ詳細に説明する。なお、以下の実施形態に記載した内容により本発明が限定されるものではない。また、以下に記載した構成要素には、当業者が容易に想定できるもの、実質的に同一のものが含まれる。さらに、以下に記載した構成要素は適宜組み合わせることが可能である。また、開示はあくまで一例にすぎず、当業者において、発明の主旨を保っての適宜変更について容易に想到し得るものについては、当然に本発明の範囲に含有されるものである。また、図面は説明をより明確にするため、実際の態様に比べ、各部の幅、厚さ、形状等について模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定するものではない。また、本明細書と各図において、既出の図に関して前述したものと同様の要素には、同一の符号を付して、詳細な説明を適宜省略することがある。
(実施形態1)
 図1は、実施形態1に係る表示装置の概略構成を示す模式図である。図2は、表示領域における画素配列の一例を示す図である。
 本実施形態において、表示装置1は、例えばノート型のパーソナルコンピュータ7の表示部として用いられる。パーソナルコンピュータ7は、第1筐体7aと第2筐体7bとがヒンジ部7cにより開閉可能に設けられている。本実施形態に係る表示装置1は、第1筐体7aに組み込まれる。
 図1に示すように、本実施形態に係る表示装置1は、表示領域11aを有する表示パネル10と、該表示パネル10の一辺に取り付けられる複数のフレキシブル配線基板9aとを有している。図2に示すように、表示領域11aには、図中のDx方向(第1方向)及びDy方向(第2方向)に並ぶ複数の画素Pixが設けられている。また、表示領域11aは、Dx方向に延在する上下辺と、該Dx方向に直交するDy方向に延在する左右辺とを備えている。なお、図2では一部の画素Pixについて示しているが、画素Pixは表示領域11aの全域に亘って配置される。また、図3に示すように、表示パネル10は、アレイ基板2と、アレイ基板2の表面に垂直な方向に対向して配置された対向基板3と、アレイ基板2と対向基板3との間に設けられた液晶層6(図3参照)とを有する。
 なお、本実施形態では、表示素子として液晶表示素子を用いた構成を例示しているが、例えば有機発光ダイオード(OLED:Organic Light Emitting Diode)やマイクロ発光ダイオード(MicroLED:Light Emitting Diode)を表示素子として備えた構成であっても良い。表示素子の態様により本開示が限定されるものではない。
 図2に示すように、表示領域11aには、画素Pixに走査信号(ゲート信号)GATE(・・・,m,m+1,・・・,m+n,・・・)を供給するゲート線GCLや、画素Pixに画素信号SIG(1,2,・・・,P)を供給する信号線SGLが設けられている。本実施形態において、ゲート線GCLは、Dx方向に延伸して設けられている。また、本実施形態において、信号線SGLは、Dy方向に延伸して設けられている。
 画素Pixは、それぞれ画素電極22及び画素トランジスタTrを備えている。画素トランジスタTrは、薄膜トランジスタにより構成されるものであり、例えば、nチャネルのMOS(Metal Oxide Semiconductor)型のTFTで構成される。画素トランジスタTrのソースは信号線SGLに接続され、ゲートはゲート線GCLに接続され、ドレインは画素電極22に接続されている。
 図1に示すように、表示領域11aの外側の額縁領域11bには、駆動回路部5Aが設けられている。該駆動回路部5Aは、アレイ基板2上に実装される複数個のドライバIC5を備えている。図1に示す例では、水平方向に分割された複数の領域にそれぞれ対応する複数個のドライバIC5を設けた例を示している。ドライバIC5は、信号線駆動回路等が集積されている半導体チップであり、例えば信号線SGLに供給する画素信号SIG等がドライバIC5内で生成される。複数個のドライバIC5は、Dx方向に沿って所定の間隔を空けて並び実装される。
 なお、図1に示す例では、4個のドライバIC5を設けた構成を例示したが、1個、又は、2個あるいは4個以上の複数個のドライバIC5を設けた構成であっても良い。ドライバIC5の数により本開示が限定されるものではない。
 また、例えば、アレイ基板2上には、走査信号(ゲート信号)GATEを生成するゲートドライバ(不図示)等が形成される。
 第2筐体7bには、回路基板4が組み込まれる。回路基板4は、例えば、プリント回路板(Printed Circuit Board:PCB)等のリジッド基板である。回路基板4には、例えば、各種の基準電位を発生する電源回路、映像信号を処理する信号処理回路及びフレームメモリ等の回路要素を配置することができる。
 アレイ基板2の端部には、ドライバIC5に対してDy方向に離れた位置に、回路基板4側の各配線と接続するための複数個の端子部8が設けられている。本実施形態において、ドライバIC5と端子部8とは、1対1で対応している。複数個の端子部8は、アレイ基板2上に、Dx方向に沿って所定の間隔を空けて設けられている。また、回路基板4の端部には、表示パネル10側の各配線と接続するためのコネクタ9が設けられている。アレイ基板2の端子部8と回路基板4のコネクタ9とは、フレキシブル配線基板(FPC:Flexible Printed Circuits)9aにより接続される。フレキシブル配線基板9aは、端子部8に例えばACFを介して表示パネル10に接着される。
 次に、実施形態1に係る表示装置1の概略構造について、図3から図5を参照して説明する。図3は、表示装置の概略断面構造を表す断面図である。図4は、画素の構成例を示す平面図である。図5は、図4のA1-A2線に沿う断面図である。
 図3に示すように、アレイ基板2は、ガラス又は透明樹脂からなる第1基板21と、複数の画素電極22と、共通電極COMLと、画素電極22と共通電極COMLとを絶縁する絶縁層24と、を含む。複数の画素電極22は、第1基板21の上方に例えば行列状(マトリクス状)に配設される。共通電極COMLは、第1基板21と画素電極22との間に設けられる。
 画素電極22及び共通電極COMLは、例えば、ITO(Indium Tin Oxide)等の透光性を有する導電性材料で構成されている。第1基板21の下側には、接着層(不図示)を介して偏光板35Bが設けられている。
 対向基板3は、ガラス又は透明樹脂からなる第2基板31と、この第2基板31の一方の面に形成されたカラーフィルタ32及び遮光層(図示省略)とを含む。また第2基板の上側には、接着層(不図示)を介して偏光板35Aが設けられている。
 アレイ基板2と対向基板3とは、所定の間隔(セルギャップ)を設けて対向して配置される。第1基板21と第2基板31との間の空間に、表示機能層として液晶層6が設けられる。液晶層6は、電界の状態に応じてそこを通過する光を変調するものであり、例えば、FFS(フリンジフィールドスイッチング)を含むIPS(インプレーンスイッチング)等の横電界モードに適した液晶が用いられる。
 アレイ基板2は、各画素Pixの画素トランジスタTr、各画素電極22に画素信号SIGを供給する信号線SGL、各画素トランジスタTrを駆動するゲート信号GATEを供給するゲート線GCL等の配線を備えている。信号線SGL及びゲート線GCLは、第1基板21の表面と平行な平面に延在する。
 図4に示すように、ゲート線GCLと信号線SGLとで囲まれた領域が画素Pixである。画素電極22は、複数の帯状電極22aと、連結部22bとを有する。
 図4に示すように、画素トランジスタTrは、半導体61、ソース電極62、ドレイン電極63及びゲート電極64を含む。
 図5に示すように、第1基板21の上にゲート線層51が設けられている。ゲート線層51には、ゲート電極64(ゲート線GCL)が設けられている。絶縁層58a(第2絶縁層)は、ゲート電極64を覆って第1基板21の上に設けられている。絶縁層58aの上には半導体層52が設けられている。半導体層52には、半導体61が設けられている。半導体層52の上側に、絶縁層58c(第1絶縁層)を介して信号線層53が設けられている。信号線層53には、ドレイン電極63及びソース電極62(信号線SGL)が設けられる。ドレイン電極63及びソース電極62(信号線SGL)の上側に、絶縁層58d(第3絶縁層)を介して補助配線層54が設けられている。補助配線層54の上側に、絶縁層58eを介して共通電極層55が設けられる。共通電極層55には、共通電極COMLが設けられる。なお、絶縁層を介することなく補助配線層と共通電極層とが重なっている構成も採用可能である。共通電極層55の上側に、絶縁層24を介して画素電極22が設けられる。
 図4及び図5に示すように、画素電極22は、コンタクトホールH11を介して画素トランジスタTrのドレイン電極63と接続されている。ドレイン電極63は、コンタクトホールH12を介して半導体61に接続される。半導体61は、平面視でゲート電極64と交差する。ゲート電極64はゲート線GCLに接続され、ゲート線GCLの一辺から突出して設けられている。半導体61は、ソース電極62と重畳する位置まで延びて、コンタクトホールH13を介してソース電極62と電気的に接続される。ソース電極62は、信号線SGLに接続され、信号線SGLの一辺から突出している。
 半導体61の材料としては、ポリシリコンや酸化物半導体などの公知の材料を用いることができる。例えばTAOS(Transparent Amorphous Oxide Semiconductor、透明アモルファス酸化物半導体)を用いることで、映像表示用の電圧を長時間保持する能力(保持率)が良く、表示品位を向上させることができる。
 ゲート電極64(ゲート線GCL)は、例えば、アルミニウム(Al)、銅(Cu)、銀(Ag)、モリブデン(Mo)又はこれらの合金で構成される。ドレイン電極63及びソース電極62(信号線SGL)は、例えば、チタンとアルミニウムとの合金である、チタンアルミニウム(TiAl)で構成される。
 絶縁層24,58a,58c,58d,58eの材料としては、公知の絶縁材料を用いることができる。例えば、絶縁層58bの材料としては、TEOS(Tetra Ethyl Ortho Silicate)を用いることができる。また、例えば、絶縁層58cの材料としては、シリコン酸化膜(SiO)を用いることができる。
 補助配線層54の材料としては、ゲート電極64(ゲート線GCL)と同様に、例えば、アルミニウム(Al)、銅(Cu)、銀(Ag)、モリブデン(Mo)又はこれらの合金で構成される。
 図1に示すように、本実施形態においては、第1筐体7aと第2筐体7bとがヒンジ部7cにより開閉可能な構成である。このため、フレキシブル配線基板9aを設けるための幅(図中に示すDx方向の幅)がヒンジ部7cによって制限される。このような構成では、端子部8がそれぞれ対応するドライバIC5に対し、Dx方向にずれて配置される場合がある。図1では、両端に設けられた2つの端子部8が、それぞれ対応するドライバIC5に対し、Dx方向にずれて配置された例を示している。これに対し、中央付近に設けられた2つの端子部8は、それぞれ対応するドライバIC5に対し、Dx方向の位置が一致している。また、詳細な説明は後述するが、本実施形態において、各ドライバIC5には、コネクタ9、フレキシブル配線基板9a及び端子部8を介して回路基板4からロジック回路用の正電源VDDと負電源VSS、及び、アナログ回路用の正電源AVDDと負電源AVSSとが供給される。以下、図6A及び図6Bを参照して、各電源の供給経路について説明する。
 図6A及び図6Bは、図1に示す領域Bの拡大図である。図6A及び図6Bでは、ドライバIC5が実装される複数の第1パッド40bと、端子部8を構成する複数の第2パッド40aとが、それぞれDx方向に並び、Dy方向に距離dだけ離れて配置された例を示している。複数の第1パッド40bは、ドライバIC5の重なる位置に設けられ、それぞれドライバIC5に接続されている。
 また、図6A及び図6Bに示す例において、電源配線41は、ロジック回路用の正電源VDDを供給する。電源配線42は、ロジック回路用の負電源VSSを供給する。電源配線43は、アナログ回路用の正電源AVDDを供給する。電源配線44は、アナログ回路用の負電源AVSSを供給する。各電源配線41,42,43,44は、ドライバIC5に重なる領域に設けられている。また、図6A及び図6Bに示す例では、第2パッド40aと第1パッド40bとの間の各配線を「配線40」としている。本実施形態において、ドライバIC5は、ドライバIC5の両端部にそれぞれ2系統の入力を有している。各電源配線41,42,43,44は、それぞれ、2系統の入力間を接続する。各電源配線41,42,43,44は、2系統の入力の一方を介して、配線40に接続される。第2パッド40aと第1パッド40bとは、配線40を介して、互いに対応してそれぞれ接続されている。なお、図6Aに示す例と、図6Bに示す例とでは、第2パッド40aと第1パッド40bとのDy方向の距離dが異なっている。
 図1に示すように、端子部8とドライバIC5とがDx方向にずれて配置されている場合、図6A及び図6Bに示すように、第2パッド40aと第1パッド40bとの間の各配線40の幅が細くなる。特に、図6Bに示すように、第2パッド40aと第1パッド40bとのDy方向の距離dが小さくなると、図6Aに示す例よりも各配線40の幅がより細くなり配線抵抗が増大する。特に、各電源配線41,42,43,44に接続される各配線40の配線抵抗が増大すると、ドライバIC5の負荷電流の瞬時的な増加によって電源電圧が低下し、ドライバIC5の誤動作や表示画像不良の要因となる場合がある。
 図6Aに示すように、第2パッド40aと第1パッド40bとのDy方向の距離dを大きくすると、配線抵抗を小さくすることができドライバIC5の誤動作や表示画像不良を抑制することができる。しかしながら、この場合には、Dy方向の図中下側の額縁領域11bの狭額縁化が困難となる。具体的に、互いに対応する第2パッド40aと第1パッド40bとのDy方向の距離dは、これら第2パッド40aと第1パッド40bとのDx方向のずれ量よりも小さくすることで表示パネル10の下辺部の狭額縁化が図られる。
 図7は、実施形態1に係る電源配線部の一例を示す平面図である。図8は、図7のC1-C2線に沿う断面図である。図9は、図7に示す電源配線部の等価回路図である。
 まず、ロジック回路用の正電源VDD及び負電源VSSの関係について説明する。
 図8に示すように、ロジック回路用の正電源VDDをドライバIC5に供給する電源配線41(第1電源配線)、及び、ロジック回路用の負電源VSSをドライバIC5に供給する電源配線42(第2電源配線)は、信号線層53に設けられている。
 また、図8に示すように、半導体層52には、絶縁層58c(第1絶縁層)を介して電源配線41(第1電源配線)及び電源配線42(第2電源配線)と対向配置される第1電極41aが設けられ、ゲート線層51には、絶縁層58a(第2絶縁層)を介して第1電極41aと対向配置される第2電極42aが設けられている。第1電極41a及び第2電極42aは、ドライバIC5に重なる領域に設けられている。
 図7及び図8に示すように、第1電極41aは、コンタクトホールH21を介して、電源配線41(第1電源配線)に接続されている。これにより、図9に示すように、電源配線42(第2電源配線)と第1電極41aとが重なる領域に、静電容量C21が設けられる。
 また、図7及び図8に示すように、第2電極42aは、コンタクトホールH22を介して、電源配線42(第2電源配線)に接続されている。これにより、図9に示すように、第1電極41aと第2電極42aとが重なる領域に、静電容量C12が設けられる。
 上記構成により、ロジック回路用の正電源VDDと負電源VSSとの間には、静電容量C21と静電容量C12との合成静電容量が設けられる。これにより、ロジック回路用の正電源VDDと負電源VSSとの間で電荷供給を相互に補填することができる。
 なお、ゲート線層51に第2電極42aを構成しない態様であっても良い。この場合には、電源配線42(第2電源配線)と第1電極41aとが重なる領域に設けられた静電容量C21により、ロジック回路用の正電源VDDと負電源VSSとの間で電荷供給を相互に補填することができる。また、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係は、図7,8,9に示す態様に限らず、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係が逆であってもよい。
 これにより、ロジック回路用の正電源VDD及び負電源VSSの電圧変動を抑制することができる。
 次に、アナログ回路用の正電源AVDD及び負電源AVSSの関係について説明する。
 図8に示すように、アナログ回路用の正電源AVDDをドライバIC5に供給する電源配線43(第1電源配線)、及び、アナログ回路用の負電源AVSSをドライバIC5に供給する電源配線44(第2電源配線)は、信号線層53に設けられている。
 また、図8に示すように、半導体層52には、絶縁層58c(第1絶縁層)を介して電源配線43(第1電源配線)及び電源配線44(第2電源配線)と対向配置される第1電極43aが設けられ、ゲート線層51には、絶縁層58a(第2絶縁層)を介して第1電極43aと対向配置される第2電極44aが設けられている。第1電極43a及び第2電極44aは、ドライバIC5に重なる領域に設けられている。
 図7及び図8に示すように、第1電極43aは、コンタクトホールH23を介して、電源配線43(第1電源配線)に接続されている。これにより、図9に示すように、電源配線44(第2電源配線)と第1電極43aとが重なる領域に、静電容量C43が設けられる。
 また、図7及び図8に示すように、第2電極44aは、コンタクトホールH24を介して、電源配線44(第2電源配線)に接続されている。これにより、図9に示すように、第1電極43aと第2電極44aとが重なる領域に、静電容量C34が設けられる。
 上記構成により、アナログ回路用の正電源AVDDと負電源AVSSとの間には、静電容量C43と静電容量C34との合成静電容量が設けられる。これにより、アナログ回路用の正電源AVDDと負電源AVSSとの間で電荷供給を相互に補填することができる。
 なお、ゲート線層51に第2電極44aを構成しない態様であっても良い。この場合には、電源配線44(第2電源配線)と第1電極43aとが重なる領域に設けられた静電容量C43により、アナログ回路用の正電源AVDDと負電源AVSSとの間で電荷供給を相互に補填することができる。また、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係は、図7,8,9に示す態様に限らず、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係が逆であってもよい。
 これにより、アナログ回路用の正電源AVDD及び負電源AVSSの電圧変動を抑制することができる。
 以上説明したように、実施形態1に係る表示装置1は、複数の画素Pixを用いて画像を表示する表示領域11aと、表示領域11aの外側の額縁領域11bに設けられ、画素Pixを駆動するドライバIC5と、それぞれドライバIC5に電源信号を供給する第1電源配線(電源配線41,43)及び第2電源配線(電源配線42,44)と、第1絶縁層(絶縁層58c)を介して第1電源配線(電源配線41,43)及び第2電源配線(電源配線42,44)と対向配置され、第1電源配線(電源配線41,43)と電気的に接続される第1電極41a,43aと、を備える。
 上記構成により、第2電源配線(電源配線42,44)と第1電極41a,43aとが重なる領域に設けられた静電容量C21,C43により、第1電源配線(電源配線41,43)に供給される電源(ロジック回路用の正電源VDD、アナログ回路用の正電源AVDD)と第2電源配線(電源配線42,44)に供給される電源(ロジック回路用の負電源VSS、アナログ回路用の負電源AVSS)との間で電荷供給を相互に補填することができる。これにより、ドライバIC5内で瞬時的に大きな電圧負荷がかかる場合でも、電源電圧の変動を抑制することができる。また、表示領域11aの下側の額縁領域11bの幅を狭くすることができ、表示装置1の狭額縁化に寄与することができる。
 また、第2絶縁層(絶縁層58a)を介して第1電極41a,43aと対向配置され、第2電源配線(電源配線42,44)と接続される第2電極42a,44aをさらに備えることで、第2電源配線(電源配線42,44)と第1電極41a,43aとが重なる領域に設けられた静電容量C21,C43、及び、第1電極41a,43aと第2電極42a,44aとが重なる領域に設けられた静電容量C12,C34の合成静電容量により、第1電源配線(電源配線41,43)に供給される電源(ロジック回路用の正電源VDD、アナログ回路用の正電源AVDD)と第2電源配線(電源配線42,44)に供給される電源(ロジック回路用の負電源VSS、アナログ回路用の負電源AVSS)との間で電荷供給を相互に補填することができる。これにより、電源電圧の変動をさらに抑制することができる。
 本実施形態により、電源電圧の安定化を図ることができる表示装置を得ることができる。
(実施形態2)
 図10は、実施形態2に係る電源配線部の一例を示す平面図である。図11は、図10のD1-D2線に沿う断面図である。図12は、図10に示す電源配線部の等価回路図である。なお、上述した実施形態1と同等あるいは同一の構成部については、重複する説明を省略する。
 まず、ロジック回路用の正電源VDD及び負電源VSSの関係について説明する。
 図11に示すように、本実施形態では、補助配線層54に絶縁層58d(第3絶縁層)を介して電源配線41(第1電源配線)及び電源配線42(第2電源配線)と対向配置される第3電極41bを設け、コンタクトホールH31を介して、電源配線41(第1電源配線)に接続されている点で、実施形態1とは異なっている。第3電極41bは、ドライバIC5に重なる領域に設けられている。これにより、図12に示すように、第3電極41bと電源配線42(第2電源配線)とが重なる領域に、静電容量C12aが設けられる。
 上記構成により、ロジック回路用の正電源VDDと負電源VSSとの間には、静電容量C21、静電容量C12、及び静電容量12aの合成静電容量が設けられる。これにより、ロジック回路用の正電源VDDと負電源VSSとの間で電荷供給を相互に補填することができる。なお、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係は、図10,11,12に示す態様に限らず、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係が逆であってもよい。
 これにより、ロジック回路用の正電源VDD及び負電源VSSの電圧変動を実施形態1よりも抑制することができる。
 次に、アナログ回路用の正電源AVDD及び負電源AVSSの関係について説明する。
 図11に示すように、本実施形態では、補助配線層54に絶縁層58d(第3絶縁層)を介して電源配線43(第1電源配線)及び電源配線44(第2電源配線)と対向配置される第3電極43bを設け、コンタクトホールH33を介して、電源配線43(第1電源配線)に接続されている点で、実施形態1とは異なっている。第3電極43bは、ドライバIC5に重なる領域に設けられている。これにより、図12に示すように、第3電極43bと電源配線44(第2電源配線)とが重なる領域に、静電容量C34aが設けられる。
 上記構成により、アナログ回路用の正電源AVDDと負電源AVSSとの間には、静電容量C43、静電容量C34、及び静電容量34aの合成静電容量が設けられる。これにより、アナログ回路用の正電源AVDDと負電源AVSSとの間で電荷供給を相互に補填することができる。なお、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係は、図10,11,12に示す態様に限らず、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係が逆であってもよい。
 これにより、アナログ回路用の正電源AVDD及び負電源AVSSの電圧変動を実施形態1よりも抑制することができる。
 以上説明したように、実施形態2では、第3絶縁層(絶縁層58d)を介して第1電源配線(電源配線41,43)及び第2電源配線(電源配線42,44)と対向配置され、第1電源配線(電源配線41,43)と接続される第3電極41b,43bをさらに備えることで、第2電源配線(電源配線42,44)と第1電極41a,43aとが重なる領域に設けられた静電容量C21,C43、第1電極41a,43aと第2電極42a,44aとが重なる領域に設けられた静電容量C12,C34、及び、第3電極41b,43bと第2電源配線(電源配線42,44)とが重なる領域に設けられた静電容量C12a,C34aの合成静電容量により、第1電源配線(電源配線41,43)に供給される電源(ロジック回路用の正電源VDD、アナログ回路用の正電源AVDD)と第2電源配線(電源配線42,44)に供給される電源(ロジック回路用の負電源VSS、アナログ回路用の負電源AVSS)との間で電荷供給を相互に補填することができる。これにより、実施形態1よりも電源電圧の変動を抑制することができる。
 本実施形態により、電源電圧の安定化を図ることができる表示装置を得ることができる。
(実施形態3)
 図13は、実施形態3における図4のA1-A2線に沿う断面図である。図14は、実施形態3における図7のC1-C2線に沿う断面図である。なお、実施形態3に係る画素の構成例を示す平面図(実施形態1の図4に相当)、実施形態3に係る電源配線部の一例を示す平面図(実施形態1の図7に相当)、及び、実施形態3に係る電源配線部の等価回路図(実施形態1の図9に相当)については、実施形態1と同様であるので、ここでは説明を省略する。また、上述した実施形態1と同等あるいは同一の構成部については、重複する説明を省略する。
 本実施形態では、図13に示すように、遮光層56が第1基板21の上に設けられている。遮光層56には、遮光膜65が設けられている。絶縁層58aは、遮光層56の上に設けられている。絶縁層58aの上には半導体層52が設けられている。半導体層52には、半導体61が設けられている。半導体層52の上側に、絶縁層58bを介してゲート線層57が設けられているゲート線層57には、ゲート電極64(ゲート線GCL)が設けられている。絶縁層58c(第1絶縁層)を介して信号線層53が設けられている。信号線層53には、ドレイン電極63及びソース電極62(信号線SGL)が設けられる。ドレイン電極63及びソース電極62(信号線SGL)の上側に、絶縁層58d(第3絶縁層)を介して補助配線層54が設けられている。補助配線層54の上側に、絶縁層58eを介して共通電極層55が設けられる。共通電極層55には、共通電極COMLが設けられる。なお、絶縁層を介することなく補助配線層と共通電極層とが重なっている構成も採用可能である。共通電極層55の上側に、絶縁層24を介して画素電極22が設けられる。
 絶縁層58bの材料としては、公知の絶縁材料を用いることができる。例えば、絶縁層58bの材料としては、TEOS(Tetra Ethyl Ortho Silicate)を用いることができる。
 本実施形態において、遮光層56には、半導体61に重畳する遮光膜65が設けられている。遮光膜65は、半導体61よりも大きい面積を有していることが好ましい。この遮光膜65により、バックライトから半導体61に入射する光が遮光される。
 図14に示すように、本実施形態では、遮光層56に第2電極42a及び第2電極44aが設けられている。このような構成であっても、実施形態1と同様に、電源配線42(第2電源配線)と第1電極41aとが重なる領域に、静電容量C21が設けられ、第1電極41aと第2電極42aとが重なる領域に、静電容量C12が設けられる。
 上記構成により、ロジック回路用の正電源VDDと負電源VSSとの間には、静電容量C21と静電容量C12との合成静電容量が設けられる。これにより、ロジック回路用の正電源VDDと負電源VSSとの間で電荷供給を相互に補填することができる。
 なお、遮光層56に第2電極42aを構成しない態様であっても良い。この場合には、電源配線42(第2電源配線)と第1電極41aとが重なる領域に設けられた静電容量C21により、ロジック回路用の正電源VDDと負電源VSSとの間で電荷供給を相互に補填することができる。また、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係は、図14に示す態様に限らず、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係が逆であってもよい。
 これにより、ロジック回路用の正電源VDD及び負電源VSSの電圧変動を抑制することができる。
 また、実施形態1と同様に、電源配線44(第2電源配線)と第1電極43aとが重なる領域に、静電容量C43が設けられ、第1電極43aと第2電極44aとが重なる領域に、静電容量C34が設けられる。
 上記構成により、アナログ回路用の正電源AVDDと負電源AVSSとの間には、静電容量C43と静電容量C34との合成静電容量が設けられる。これにより、アナログ回路用の正電源AVDDと負電源AVSSとの間で電荷供給を相互に補填することができる。
 なお、遮光層56に第2電極44aを構成しない態様であっても良い。この場合には、電源配線44(第2電源配線)と第1電極43aとが重なる領域に設けられた静電容量C43により、アナログ回路用の正電源AVDDと負電源AVSSとの間で電荷供給を相互に補填することができる。また、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係は、図14に示す態様に限らず、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係が逆であってもよい。
 これにより、アナログ回路用の正電源AVDD及び負電源AVSSの電圧変動を抑制することができる。
(実施形態4)
 図15は、実施形態4における図7のC1-C2線に沿う断面図である。なお、実施形態4における図4のA1-A2線に沿う断面図(実施形態3の図13に相当)、実施形態4に係る画素の構成例を示す平面図(実施形態1の図4に相当)、実施形態4に係る電源配線部の一例を示す平面図(実施形態2の図10に相当)、及び、実施形態4に係る電源配線部の等価回路図(実施形態2の図12に相当)については、上述した各実施形態と同様であるので、ここでは説明を省略する。また、上述した各実施形態と同等あるいは同一の構成部については、重複する説明を省略する。
 図15に示すように、本実施形態では、実施形態3と同様に、遮光層56に第2電極42a及び第2電極44aが設けられている。このような構成であっても、実施形態2と同様に、第3電極41bと電源配線42(第2電源配線)とが重なる領域に、静電容量C12aが設けられる。
 上記構成により、ロジック回路用の正電源VDDと負電源VSSとの間には、静電容量C21、静電容量C12、及び静電容量12aの合成静電容量が設けられる。これにより、ロジック回路用の正電源VDDと負電源VSSとの間で電荷供給を相互に補填することができる。なお、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係は、図15に示す態様に限らず、ロジック回路用の正電源VDDと負電源VSSとの構造上の位置関係が逆であってもよい。
 これにより、ロジック回路用の正電源VDD及び負電源VSSの電圧変動を実施形態1よりも抑制することができる。
 また、実施形態2と同様に、第3電極43bと電源配線44(第2電源配線)とが重なる領域に、静電容量C34aが設けられる。
 上記構成により、アナログ回路用の正電源AVDDと負電源AVSSとの間には、静電容量C43、静電容量C34、及び静電容量34aの合成静電容量が設けられる。これにより、アナログ回路用の正電源AVDDと負電源AVSSとの間で電荷供給を相互に補填することができる。なお、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係は、図15に示す態様に限らず、アナログ回路用の正電源AVDDと負電源AVSSとの構造上の位置関係が逆であってもよい。
 これにより、アナログ回路用の正電源AVDD及び負電源AVSSの電圧変動を実施形態1よりも抑制することができる。
 なお、上述した実施形態では、コンタクトホールH21,H22,H23,H24,H31,H33をそれぞれ複数個設けた例を示したが、これらコンタクトホールH21,H22,H23,H24,H31,H33はそれぞれ1個でも良いし、実施形態の各図に示した個数とは異なる複数個設けた構成であっても良い。
 また、上述した実施形態では、信号線層53に第1電源配線(電源配線41,43)及び第2電源配線(電源配線42,44)を設け、半導体層52に第1電極41a,43aを設け、ゲート線層51に第2電極42a,44aを設け、補助配線層54に第3電極41b,43bを設ける例を示したが、これに限るものではない。さらには、図5に示す各層とは異なる層に、第1電源配線(電源配線41,43)、第2電源配線(電源配線42,44)、第1電極41a,43a、第2電極42a,44a、又は第3電極41b,43bを設ける態様であっても良い。
 また、上述した実施形態では、ロジック回路用の正電源VDDと負電源VSSとの間、及び、アナログ回路用の正電源AVDDと負電源AVSSとの間でそれぞれ静電容量を設けた例を示したが、例えば、ロジック回路用の正電源VDDとアナログ回路用の正電源AVDDとの間に静電容量を設けた態様であっても良いし、ロジック回路用の負電源VSSとアナログ回路用の負電源AVSSとの間に静電容量を設けた態様であっても良い。さらには、ロジック回路用の正電源VDDとアナログ回路用の負電源AVSSとの間に静電容量を設けた態様であっても良いし、ロジック回路用の負電源VSSとアナログ回路用の正電源AVDDとの間に静電容量を設けた態様であっても良い。また、各電源と基準電位との間に静電容量を設けた態様であっても良い。電源配線とは異なる層に電極を設け、電源配線と電極とが重なる領域又は各電極が重なる領域に静電容量を設ける態様とすることで、実施形態の効果を得ることができる。
 以上、本発明の好適な実施の形態を説明したが、本発明はこのような実施の形態に限定されるものではない。実施の形態で開示された内容はあくまで一例にすぎず、本発明の趣旨を逸脱しない範囲で種々の変更が可能である。本発明の趣旨を逸脱しない範囲で行われた適宜の変更についても、当然に本発明の技術的範囲に属する。
1 表示装置
2 アレイ基板
3 対向基板
4 回路基板
5 ドライバIC
5A 駆動回路部
6 液晶層
8 端子部
9 コネクタ
9a フレキシブル配線基板
10 表示パネル
11a 表示領域
11b 額縁領域
21 第1基板
22 画素電極
24 絶縁層
31 第2基板
32 カラーフィルタ
40 配線
40a 第2パッド
40b 第1パッド
41 電源配線(第1電源配線)
41a 第1電極
41b 第3電極
42 電源配線(第2電源配線)
42a 第2電極
43 電源配線(第1電源配線)
43a 第1電極
43b 第3電極
44 電源配線(第2電源配線)
44a 第2電極
51,57 ゲート線層
52 半導体層
53 信号線層
54 補助配線層
56 遮光層
58a 絶縁層(第2絶縁層)
58b 絶縁層
58c 絶縁層(第1絶縁層)
58d 絶縁層(第3絶縁層)
58e 絶縁層
61 半導体
62 ソース電極
63 ドレイン電極
64 ゲート電極
65 遮光膜
C12,C12a,C21,C34,C34a,C43 静電容量
GCL ゲート線
Pix 画素
SGL 信号線
Tr 画素トランジスタ

Claims (13)

  1.  複数の画素を有する表示領域と、
     前記表示領域の外側の額縁領域に設けられ、前記画素を駆動するドライバICと、
     それぞれ前記ドライバICに電気的に接続される第1電源配線及び第2電源配線と、
     第1絶縁層を介して前記第1電源配線及び前記第2電源配線と対向配置され、前記第1電源配線と電気的に接続される第1電極と、
     を備える
     表示装置。
  2.  前記第1電極は、前記ドライバICに重なる領域に設けられている
     請求項1に記載の表示装置。
  3.  第2絶縁層を介して前記第1電極と対向配置され、前記第2電源配線と電気的に接続される第2電極をさらに備える
     請求項1又は請求項2に記載の表示装置。
  4.  前記第2電極は、前記ドライバICに重なる領域に設けられている
     請求項3に記載の表示装置。
  5.  前記画素は、画素トランジスタを備え、
     前記第1電源配線及び前記第2電源配線と同層に、前記画素トランジスタのドレイン電極及びソース電極が設けられている
     請求項1乃至請求項4の何れか一項に記載の表示装置。
  6.  前記画素は、画素トランジスタを備え、
     前記第2電極と同層に、前記画素トランジスタのゲート電極が設けられている
     請求項3又は請求項4に記載の表示装置。
  7.  前記画素は、画素トランジスタを備え、
     前記第1電源配線及び前記第2電源配線と同層に、前記画素トランジスタのドレイン電極及びソース電極が設けられ、前記第2電極と同層に、前記画素トランジスタのゲート電極が設けられている
     請求項3又は請求項4に記載の表示装置。
  8.  前記画素は、画素トランジスタと、該画素トランジスタの半導体に対向して設けられる遮光膜とを備え、
     前記第1電極と同層に、前記画素トランジスタの半導体が設けられ、
     前記第2電極と同層に、前記遮光膜が設けられている
     請求項3又は請求項4に記載の表示装置。
  9.  第3絶縁層を介して前記第1電源配線及び前記第2電源配線と対向配置され、前記第1電源配線と電気的に接続される第3電極をさらに備える
     請求項1乃至請求項8の何れか一項に記載の表示装置。
  10.  前記画素は、画素電極と、該画素電極に対向して設けられる共通電極とを備え、
     前記第3電極と同層に、前記共通電極に駆動信号を供給する配線が設けられている
     請求項9に記載の表示装置。
  11.  前記第3電極は、前記ドライバICに重なる領域に設けられている
     請求項9又は請求項10に記載の表示装置。
  12.  前記表示領域は、第1方向に延在する上下辺と、該第1方向に直交する第2方向に延在する左右辺とを備え、前記下辺に沿って前記ドライバICが設けられており、
     該ドライバICに対して第2方向に離れた位置には、少なくとも前記第1電源配線及び前記第2電源配線を介して当該ドライバICに電気的に接続される端子部が設けられ、
     前記ドライバICと前記端子部とが、前記第1方向にずれて配置されている
     請求項1乃至請求項11の何れか一項に記載の表示装置。
  13.  前記ドライバICの重なる位置に、前記第1方向に並んで設けられると共に前記ドライバICに接続される複数の第1パッドが設けられ、前記端子部は、前記第1方向に並んで設けられる複数の第2パッドを備え、複数の前記第1パッドと複数の前記第2パッドとは、前記第1電源配線及び前記第2電源配線を含む配線を介して、互いに対応してそれぞれ接続されており、互いに対応する前記第1パッドと前記第2パッドとの前記第2方向の距離は、これら第1パッドと第2パッドとの前記第1方向のずれ量よりも小さい
     請求項12に記載の表示装置。
PCT/JP2019/033996 2018-10-05 2019-08-29 表示装置 WO2020071019A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US17/221,089 US20210223598A1 (en) 2018-10-05 2021-04-02 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018190080A JP7112930B2 (ja) 2018-10-05 2018-10-05 表示装置
JP2018-190080 2018-10-05

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/221,089 Continuation US20210223598A1 (en) 2018-10-05 2021-04-02 Display device

Publications (1)

Publication Number Publication Date
WO2020071019A1 true WO2020071019A1 (ja) 2020-04-09

Family

ID=70055791

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/033996 WO2020071019A1 (ja) 2018-10-05 2019-08-29 表示装置

Country Status (3)

Country Link
US (1) US20210223598A1 (ja)
JP (1) JP7112930B2 (ja)
WO (1) WO2020071019A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4040496A4 (en) * 2019-09-30 2023-02-15 BOE Technology Group Co., Ltd. DISPLAY SUBSTRATE, DISPLAY PANEL AND DISPLAY DEVICE

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008015507A (ja) * 2006-06-30 2008-01-24 Samsung Electronics Co Ltd 表示基板及びそれを具備した表示装置
JP2014052546A (ja) * 2012-09-07 2014-03-20 Japan Display Inc 表示パネル
JP2016045371A (ja) * 2014-08-22 2016-04-04 株式会社ジャパンディスプレイ 表示装置
JP2016109927A (ja) * 2014-12-08 2016-06-20 株式会社Joled 有機el表示パネルの製造方法
US20170365650A1 (en) * 2016-06-20 2017-12-21 Samsung Display Co., Ltd. Display device having a bending region
US20180063970A1 (en) * 2016-08-30 2018-03-01 Samsung Display Co., Ltd. Display device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4007779B2 (ja) * 2001-08-29 2007-11-14 株式会社 日立ディスプレイズ 液晶表示装置
KR101991338B1 (ko) * 2012-09-24 2019-06-20 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그 제조방법
CN105427748B (zh) * 2016-01-04 2018-10-09 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及显示方法
JP2017181594A (ja) * 2016-03-28 2017-10-05 パナソニック液晶ディスプレイ株式会社 表示装置
WO2018189943A1 (ja) * 2017-04-12 2018-10-18 三菱電機株式会社 薄膜トランジスタ基板及びその製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008015507A (ja) * 2006-06-30 2008-01-24 Samsung Electronics Co Ltd 表示基板及びそれを具備した表示装置
JP2014052546A (ja) * 2012-09-07 2014-03-20 Japan Display Inc 表示パネル
JP2016045371A (ja) * 2014-08-22 2016-04-04 株式会社ジャパンディスプレイ 表示装置
JP2016109927A (ja) * 2014-12-08 2016-06-20 株式会社Joled 有機el表示パネルの製造方法
US20170365650A1 (en) * 2016-06-20 2017-12-21 Samsung Display Co., Ltd. Display device having a bending region
US20180063970A1 (en) * 2016-08-30 2018-03-01 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
JP7112930B2 (ja) 2022-08-04
US20210223598A1 (en) 2021-07-22
JP2020060620A (ja) 2020-04-16

Similar Documents

Publication Publication Date Title
US11740721B2 (en) Display device with sensor
JP5770796B2 (ja) 液晶ディスプレイ装置
US9513521B2 (en) Display device
US8743330B2 (en) Liquid crystal display device
US10152931B2 (en) Display device
JP2008032920A (ja) 液晶表示装置
US9507231B2 (en) Display device
JP4006012B2 (ja) 表示装置および液晶表示装置
JP2011100011A (ja) 表示装置
JP4542202B2 (ja) 表示装置
WO2020071019A1 (ja) 表示装置
US10663814B2 (en) Liquid crystal panel
WO2018168680A1 (ja) アクティブマトリクス基板及び表示パネル
WO2021090781A1 (ja) 半導体基板及び表示装置
US11740525B2 (en) Active matrix substrate and display panel
WO2022190904A1 (ja) 表示装置
JP7306906B2 (ja) アレイ基板及び表示装置
US11983349B2 (en) Display device with sensor
US11927869B2 (en) Semiconductor substrate and a display device incorporating the semiconductor substrate
US20240160077A1 (en) Semiconductor substrate and a display device incorporating the semiconductor substrate
JP2022168650A (ja) アレイ基板および表示装置
JP2022018426A (ja) 表示装置
JP2019066719A (ja) 表示パネル
WO2019021924A1 (ja) 表示パネル

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19868419

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19868419

Country of ref document: EP

Kind code of ref document: A1