WO2020004050A1 - 受信装置、及び受信方法 - Google Patents
受信装置、及び受信方法 Download PDFInfo
- Publication number
- WO2020004050A1 WO2020004050A1 PCT/JP2019/023411 JP2019023411W WO2020004050A1 WO 2020004050 A1 WO2020004050 A1 WO 2020004050A1 JP 2019023411 W JP2019023411 W JP 2019023411W WO 2020004050 A1 WO2020004050 A1 WO 2020004050A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- data
- carrier
- header
- tlv
- receiving device
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
- H04J3/0626—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers plesiochronous multiplexing systems, e.g. plesiochronous digital hierarchy [PDH], jitter attenuators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H40/00—Arrangements specially adapted for receiving broadcast information
- H04H40/18—Arrangements characterised by circuits or components specially adapted for receiving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1623—Plesiochronous digital hierarchy [PDH]
- H04J3/1647—Subrate or multislot multiplexing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/027—Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit
Definitions
- the present technology relates to a receiving device and a receiving method, and more particularly, to a receiving device and a receiving method capable of reducing jitter when processing a stream.
- a stream for each of a plurality of carriers is synthesized and output, and it is required to reduce jitter when processing the stream.
- the present technology has been made in view of such a situation, and is intended to reduce jitter when processing a stream.
- the reception device is configured such that, when a transmission stream transmitted for each of a plurality of carriers includes a divided variable-length packet obtained by dividing a variable-length packet, a header portion and a payload that constitute the divided variable-length packet. Reading out the data written in the memory based on an amount of data written in a predetermined frame section and a time of the predetermined frame section when sequentially writing data in the payload section to the memory among the sections Device that includes a control unit that controls a clock for the operation.
- the receiving method when a receiving device includes a divided variable-length packet obtained by dividing a variable-length packet as a transmission stream transmitted for each of a plurality of carriers, configures the divided variable-length packet.
- the data of the payload portion is written to the memory based on the amount of data written in a predetermined frame period and the time of the predetermined frame period. This is a receiving method for controlling a clock for reading the data.
- the transmission stream transmitted for each of a plurality of carrier waves includes the divided variable length packet when the divided variable length packet obtained by dividing the variable length packet is included.
- the data of the payload portion is written to the memory based on the data amount written in the predetermined frame interval and the time of the predetermined frame interval.
- the clock for reading the data is also controlled.
- the receiving device may be an independent device, or may be an internal block configuring one device.
- FIG. 1 is a diagram illustrating a configuration of an embodiment of a transmission system to which the present technology is applied.
- FIG. 3 is a diagram illustrating an example of a configuration of a multiplex frame. It is a figure showing the outline of the syntax of a multiplex frame header.
- FIG. 3 is a diagram illustrating an example of a configuration of a TLV packet and a divided TLV packet.
- FIG. 4 is a diagram illustrating an example of a configuration of a header portion and a payload portion of a divided TLV packet.
- FIG. 3 is a diagram illustrating an example of a configuration of a super frame.
- FIG. 3 is a block diagram illustrating an example of a configuration of a demodulation IC of a receiving device having a current function.
- FIG. 4 is a diagram illustrating the operation of each unit in a demodulation IC corresponding to a header removal / smoothing function and the signal flow thereof. It is a flowchart explaining the flow of a carrier corresponding process.
- 9 is a flowchart illustrating details of a TLV conversion process. It is a flowchart explaining the flow of a data read clock control process.
- FIG. 9 is a diagram illustrating an example of setting of data read start timing by a delay handling function.
- FIG. 14 is a block diagram illustrating another example of the configuration of the demodulation IC corresponding to the delay handling function.
- FIG. 11 is a diagram illustrating a configuration example of a computer.
- FIG. 1 is a diagram illustrating a configuration of an embodiment of a transmission system to which the present technology is applied. Note that a system refers to a system in which a plurality of devices are logically aggregated.
- the transmission system 1 is a system corresponding to a broadcasting system of digital cable television broadcasting such as ISDB-C (Integrated Services Digital Broadcasting for Cable).
- ISDB-C Integrated Services Digital Broadcasting for Cable
- a multi-carrier transmission system is adopted, and a stream that exceeds the transmission capacity of one carrier is divided and transmitted using a plurality of carriers on a transmitting side, so that a plurality of carriers are transmitted on a receiving side. , The divided streams are combined.
- a modulation scheme such as 64 QAM (Quadrature Amplitude Modulation) or 256 QAM is used for each of a plurality of carriers.
- the transmission system 1 includes a transmission device 10, a reception device 20, and a CATV transmission path 30.
- FIG. 1 shows one receiving device 20 for simplicity of description, actually, the receiving device 20 is installed at each cable television subscriber's house.
- the transmission device 10 is a head end installed in a cable television station.
- the transmission device 10 receives a broadcast signal of a terrestrial broadcast or a satellite broadcast, processes a content stream such as a program thereof, and transmits (retransmits) the content stream to the reception device 20 via the CATV transmission path 30.
- the transmitting apparatus 10 transmits a content stream such as a program independently produced by a cable television station or a program received via a communication line such as the Internet via the CATV transmission path 30 to the receiving apparatus. 20.
- the CATV transmission line 30 is made up of a transmission medium such as a coaxial cable and an optical fiber, for example, and connects the head end of the cable TV station and the subscriber's home of the cable TV by wire.
- the receiving device 20 is, for example, a fixed receiver such as a TV receiver or a set top box (STB: Set Top Box) installed in a cable television subscriber's house.
- a fixed receiver such as a TV receiver or a set top box (STB: Set Top Box) installed in a cable television subscriber's house.
- STB Set Top Box
- the receiving device 20 receives the broadcast signal transmitted from the transmitting device 10 via the CATV transmission path 30 and processes the content stream, thereby displaying the video of the program or the like on the display and displaying the video of the program or the like from the speaker. Outputs audio synchronized with. As a result, the cable television subscriber can view contents such as programs.
- the stream processed by (the receiving system of) the receiving device 20 includes, for example, a single transport stream (single TS) conforming to the single TS multiplexing scheme, and a plurality of streams conforming to the multiple TS multiplexing scheme.
- the transport stream includes a transport stream (multiple TS), a transport stream conforming to a multiple carrier transmission scheme, and the like.
- Single TS is used for ordinary broadcasting, for example.
- transport streams of a plurality of TSs and a plurality of carrier wave transmission schemes are used, for example, when retransmitting satellite broadcast content by cable television.
- BS broadcasting As satellite broadcasting (BS broadcasting), the operation of advanced broadband satellite digital broadcasting (advanced BS broadcasting) is started. For example, while multiple TSs are used for retransmission of normal BS broadcasting, The transport stream of the transmission method can be used for retransmission of advanced BS broadcasting which provides a service of 4K / 8K ultra-high definition television broadcasting.
- FIG. 2 is a diagram illustrating an example of the configuration of a multiplex frame.
- a multiplexed frame such as a plurality of TSs has a total of 53 slots including one slot allocated to a multiplexed frame header and 52 slots allocated to data of each program such as a program A, a program B, and a program C. Be composed.
- This multiplex frame is called TSMF (Transport Streams Multiplexing Frame), and the multiplex frame header is called a TSMF header.
- Each program such as program A, program B, and program C is a program on a channel of a different broadcasting station.
- FIG. 3 is a diagram showing an outline of the syntax of a multiplexed frame header (TSMF header).
- the TSMF header includes a packet header, frame_sync, version_number, relative_stream_number_mode, frame_type, stream_status, stream_id / original_network_id, receive_status, reserved_for_future_use, emergency_indicator, relative_stream_number, extended information, and CRC fields as header information. These fields specify the parameters of the header information.
- the packet header contains the synchronization byte, frame_PID, and continuity indicator.
- frame_sync is a field of a TSMF synchronization signal.
- version_number is a field for instructing a change of the TSMF header.
- Relative_stream_number_mode is a field for distinguishing a slot arrangement method.
- frame_type is a field for distinguishing the TSMF format.
- stream_status is a field for indicating validity / invalidity for the relative stream number.
- $ Stream_id / original_network_id is a field for identifier / relative stream number correspondence information.
- stream_id is also referred to as a stream identifier
- original_network_id is also referred to as a network identifier.
- the stream identifier (stream_id) and the network identifier (original_network_id) are collectively referred to as identification information.
- Receive_status is a field indicating reception information at the head end.
- reserved_for_future_use is a field (undefined) for future expansion.
- emergency_indicator is a field for instructing an emergency alert.
- relative_stream_number is a field for relative stream number versus slot correspondence information.
- Extension information is arranged by extending the area using private_data when extending the header information of the TSMF header.
- CRC is a CRC (Cyclic Redundancy Check) value field for error detection.
- the extension information includes fields of earthquake_early_warning, stream_type, group_id, number_of_carriers, carrier_sequence, number_of_frames, frame_position, and field_for_extension.
- Earthquake_early_warning is a field for earthquake ground warning information of terrestrial digital broadcasting.
- $ Stream_type is a field for indicating a stream type.
- TS or “TLV” is specified as the stream_type. That is, “TS” is specified for a transmission stream (TS) including a TS packet, and “TLV” is specified for a transmission stream (TLV) including a TLV packet (divided TLV packet).
- stream_type is also referred to as type information.
- the TS packet is a fixed-length (for example, 188 bytes) packet, and is therefore also referred to as a fixed-length packet.
- the TLV packet is a variable-length packet, and is therefore also referred to as a variable-length packet.
- Group_id is a field for identifying a carrier group.
- number_of_carriers is a field for indicating the total number of carriers constituting the carrier group.
- carrier_sequence is a field for instructing the synthesis order of the demodulated output of the carrier.
- $ Number_of_frames is a field for indicating the number of frames included in a superframe.
- frame_position is a field for frame position information.
- field_for_extension is a field (undefined) for a future extension.
- FIG. 4 is a diagram illustrating an example of the configuration of a TLV packet and a divided TLV packet.
- a demodulated and output signal is a TS format signal (TS signal), whereas a broadcasting such as an advanced BS broadcasting is performed.
- the signal is a TLV (Type @ Length @ Value) format signal (TLV signal). Therefore, in order to carry (transmit) a TLV signal in a broadcasting method such as advanced BS broadcasting in a broadcasting method such as ISDB-C, it is necessary to convert the TLV signal into a signal in a TS format.
- the TLV packet is divided, and the variable TLV vector is converted into a fixed-length format of 188 bytes as the divided TLV packet.
- the TS packet is 188 bytes, and the slot of the multiplex frame (TSMF) is also composed of 188 bytes of the same size as the TS packet.
- TSMF slot of the multiplex frame
- the TLV packet P1 is divided into three in units of 185 bytes, and the payload part of the divided TLV packets DP1, DP2, and DP3. Respectively.
- the divided TLV packet DP has a payload portion of 185 bytes, and a 3-byte divided TLV packet header is added. That is, the divided TLV packet has a total of 188 bytes including 3 bytes of the header and 185 bytes of the payload.
- a part (signal of 185 bytes) of the TLV packet P1 is sequentially stored in the payload part of the divided TLV packets DP1 and DP2, and the remaining part (signal of less than 185 bytes) is divided. It is stored in the payload section of the TLV packet DP3. That is, the remaining part of the TLV packet P1 (signal of less than 185 bytes) and the subsequent part of the TLV packet P2 (signal of less than 185 bytes) are stored in the payload portion of the divided TLV packet DP3. 185 bytes.
- FIG. 5 shows an example of the configuration of the header portion and the payload portion of the divided TLV packet.
- the 3-byte divided TLV packet header includes a synchronization byte, a transport error indicator, a TLV packet start indicator, and a PID.
- the synchronization byte is set to "0x47".
- the transport error indicator a flag indicating the presence / absence of a bit error in the divided TLV packet is specified.
- the TLV packet start indicator specifies a flag indicating whether or not the beginning of the TLV packet is included in the payload of the divided TLV packet. For example, in the divided TLV packet, when the TLV packet start indicator of the divided TLV packet header is "1", it indicates that the head of the TLV packet is included in the payload portion.
- the first TLV instruction is set in the first byte of the payload as shown in FIG. 5A.
- a value obtained by adding 1 to the value of the head TLV instruction indicates the number of bytes up to the start position of the head TLV packet in the payload of the divided TLV packet following the head TLV instruction.
- the TLV packet start indicator becomes "0"
- the head TLV instruction is not inserted as shown in FIG. 5B.
- the TLV packet start indicator of the divided TLV packet header becomes “1”
- the beginning of the TLV packet is included in the payload portion of the divided TLV packet, and the leading TLV instruction of 1 byte is inserted.
- the data stored there is 184 bytes (A in FIG. 5).
- the TLV packet start indicator of the divided TLV packet header is "0”
- the leading portion of the TLV packet is not included in the payload portion of the divided TLV packet, and the leading TLV instruction is not inserted, so that it is stored there.
- the data is 185 bytes (B in FIG. 5).
- $ PID is used to identify that the data in the payload is TLV data. Its value is defined as "0x002D”.
- synthesis is performed using a format using a multiplexed frame (TSMF header) as shown in FIG. 2 and a divided TLV packet shown in FIG.
- TSMF header a multiplexed frame
- FIG. 3 a TSMF header
- a superframe is defined as a frame composed of a plurality of multiplex frames (TSMF).
- TSMF multiplex frames
- the transmission speed is 31.644 Mbps for 64QAM, 42.192 Mbps for 256QAM, and 64QAM and 256QAM are 3: 4 It becomes the relationship.
- the combining is performed in units of subframes, and the combining is performed in ascending order of carrier wave number (“after combining” in FIG. 6). However, only in the fourth subframe, synthesis is performed using only the 256 QAM carrier.
- FIG. 7 is a block diagram showing an example of the configuration of the demodulation IC 902 of the receiving device 20 having the current function.
- the demodulation IC 902 of the receiving apparatus 20 having the current function includes a control unit 910, TSMF processing units 911-1 to 911-4, a synthesis unit 912, a memory 913, a TLV conversion unit 914, and a memory 915.
- the control unit 910 controls the operation of each unit of the demodulation IC 902.
- the TSMF processing units 911-1 to 911-4 perform TSMF processing on the transmission stream from the internal demodulation unit or the external demodulation IC, and supply the target transmission stream to the combining unit 912. Further, the TSMF processing units 911-1 to 911-4 supply the header information of the TSMF header to the control unit 910.
- the combining unit 912 performs a combining process of combining the transmission streams from the TSMF processing units 911-1 to 911-4, and writes the resulting data into the memory 913.
- the TLV conversion unit 914 reads data from the memory 913, performs TLV conversion processing, and writes the resulting data to the memory 915.
- the data written in the memory 915 is read and output to a subsequent processing unit (for example, a system-on-chip).
- FIG. 8 schematically illustrates the principle that jitter is included when processing a stream with the current function.
- AA in FIG. 8 represents a signal of a carrier wave of 64QAM, and this transmission stream is input to the TSMF processing section 911-1 (arrow A in FIG. 7).
- B in FIG. 8 represents a signal of a carrier wave of 64 QAM, and this transmission stream is input to the TSMF processing section 911-2 (arrow B in FIG. 7).
- These transmission streams include divided TLV packets.
- the transmission streams input to the TSMF processing section 911-1 and the TSMF processing section 911-2 are combined by the combining section 912 and written into the memory 913 (S1). Then, the data written in the memory 913 is read by the TLV converter 914. At this time, the data is read according to a predetermined clock, thereby realizing smoothing (S1).
- smoothing is a function of reading data written in a memory at a constant rate and continuously outputting the data.
- CC in FIG. 8 represents data (DATA) read from the memory 913, and (the data of) the divided TLV packet is input to the TLV converter 914 (arrow C in FIG. 7). Then, the VALID signal of the data (DATA) in the header portion of the divided TLV packet is set to the low level, and the header portion becomes invalid (S2).
- D in FIG. 8 represents data (DATA) output from the TLV conversion unit 914, and the divided TLV packet (data of the divided TLV packet in which the header part is invalid) is written to the memory 915 (FIG. 7 arrow D).
- E in FIG. 8 represents data (DATA) read from the memory 915 (arrow E in FIG. 7).
- ⁇ ⁇ ⁇ Jitter is caused by such random mixing of data having different numbers of bytes of 184 bytes and 185 bytes, but the current function cannot cope with such a case. Therefore, for the problem of jitter when 184 bytes and 185 bytes of data are mixed as payload data to be written to the memory, what kind of configuration can be used to perform smoothing with the minimum amount of memory Is required.
- the propagation delay time difference between the carrier waves is large, it becomes difficult to search for the head position of the superframe intended at the time of transmission in the processing on the receiving side. Therefore, for example, in the transmodulation operation specification (JLabs @ SPEC-034) formulated by the Japan Cable Laboratory, the phase difference range of the superframe at the time of reception is determined, and this range is defined in the transmission section up to the reception device 20.
- the propagation delay difference is absorbed or controlled so as to be satisfied.
- the arrival time difference needs to be less than 1/2 of one superframe. Since the first frame of the superframe must be included in the section less than 1/2, for example, in the above-mentioned operation specification (JLabs @ SPEC-034), as shown in FIG.
- the phase difference range is less than 1/6 less the superframe.
- each of the carriers # 1 to # 3 passes through a different transmission path, for example, the delay between the carriers may be large, and each of the carriers # 1 to # 3 has a half superframe or more. If it is shifted, the head of the frame cannot be detected and cannot be combined. Therefore, for example, as specified in the above-mentioned operation specification (JLabs @ SPEC-034), it is necessary for the receiving side to cope with up to 1/6 superframe delay.
- each carrier may be delayed and each carrier needs to be synchronized, and the receiving side must support a predetermined delay (for example, the receiving side must support up to 1/6 superframe delay depending on the operation specifications).
- a predetermined delay for example, the receiving side must support up to 1/6 superframe delay depending on the operation specifications.
- a new function to which the present technology is applied makes it possible to reduce jitter when processing a stream corresponding to a plurality of carriers. Also, with the new function to which the present technology is applied, when each carrier is delayed, the receiving side can cope with a predetermined delay (for example, corresponding to a delay required on the receiving side according to operation specifications).
- a predetermined delay for example, corresponding to a delay required on the receiving side according to operation specifications.
- FIG. 10 is a block diagram illustrating an example of a configuration of the receiving device 20 having a new function.
- the receiving device 20 having the new function includes tuners 201-1 to 201-4, demodulation ICs 202-1 to 202-4, and a system-on-chip 203.
- the tuner 201-1 receives the broadcast signal transmitted from the transmitting apparatus 10, performs necessary processing, and supplies the resulting received signal (carrier # 1 signal) to the demodulation IC 202-1.
- the tuners 201-2 to 201-4 perform necessary processing on the broadcast signal in the same manner as the tuner 201-1, and convert the resulting reception signals (carrier signals # 2 to # 4) into demodulation ICs 202-201. 2 to 202-4.
- the demodulation IC 202-2 performs demodulation processing (for example, demodulation such as 64QAM or 256QAM) on the received signal (carrier # 2 signal) supplied from the tuner 201-2, and converts the resulting transmission stream into demodulation IC 202 Supply -1.
- demodulation processing for example, demodulation such as 64QAM or 256QAM
- the demodulation IC 202-3 and the demodulation IC 202-4 perform demodulation processing on the received signal (signals of the carrier waves # 3 and # 4), and transmit the resulting transmission stream to the demodulation IC 202-202.
- Supply 1 demodulation processing
- the demodulation IC 202-1 includes a control unit 210, a demodulation unit 211, TSMF processing units 212-1 to 212-4, TLV conversion units 213-1 to 213-4, memories 214-1 to 214-4, and a selector 215. Is done.
- the demodulation IC 202-1 receives the received signal from the tuner 201-1 and the transmission streams from the demodulation ICs 202-2 to 202-4.
- the control unit 210 controls the operation of each unit of the demodulation IC 202-1.
- the control unit 210 includes a processor such as a microcontroller.
- the demodulation unit 211 performs demodulation processing (eg, demodulation such as 64QAM or 256QAM) on the signal received from the tuner 201-1 (signal of the carrier wave # 1), and converts the resulting transmission stream into a TSMF processing unit 212- Supply 1
- demodulation processing eg, demodulation such as 64QAM or 256QAM
- TSMF processing section 212-1 performs TSMF processing on TSMF packets with respect to the transmission stream supplied from demodulation section 211.
- a TSMF packet (TSMF header thereof) is detected from a transmission stream extracted from a received signal (signal of carrier # 1), or header information (extended information) of the TSMF header is extracted. Processing and the like are performed.
- the TSMF processing unit 212-1 supplies the header information (extended information) of the extracted TSMF header to the control unit 210. Further, the TSMF processing unit 212-1 supplies the transmission stream supplied from the demodulation unit 211 to the TLV conversion unit 213-1.
- the TSMF processing units 212-2 to 212-4 perform TSMF processing on transmission streams from the external demodulation ICs 202-2 to 202-4, respectively, and perform header information (extension) of the TSMF header. ) Is supplied to the control unit 210. Further, the TSMF processing units 212-2 to 212-4 supply the transmission streams from the external demodulation ICs 202-2 to 202-4 to the TLV conversion units 213-2 to 213-4, respectively.
- the TLV conversion unit 213-1 writes the data of (the payload part of) the divided TLV packet included in the transmission stream supplied from the TSMF processing unit 212-1 to the memory 214-1. Further, the TLV converter 213-1 supplies information indicating the amount of data written to the memory 214-1 to the controller 210.
- the TLV converters 213-2 to 213-4 store the data of the (payload portion of) the divided TLV packets from the TSMF processing units 212-2 to 212-4 in the memory 214-2. To 214-4. Further, the TLV converters 213-2 to 213-4 supply the information indicating the amounts of data written to the memories 214-2 to 214-4 to the controller 210, respectively.
- the memories 214-1 to 214-4 are buffer memories each having a predetermined capacity (for example, a semiconductor storage device such as a random access memory (RAM)).
- a predetermined capacity for example, a semiconductor storage device such as a random access memory (RAM)
- the control unit 210 is supplied with header information (extended information) of the TSMF header from the TSMF processing units 212-1 to 212-4 and information indicating the write data amount from the TLV conversion units 213-1 to 213-4. You.
- the control unit 210 calculates the total data amount written in the predetermined frame section and the time of the predetermined frame section based on the write data amount and the header information (extended information), and performs smoothing based on the calculation result. A corresponding data reading clock is generated.
- the control unit 210 reads the data written in the memories 214-1 to 214-4 in a predetermined order by controlling the selector 215 based on the generated clock.
- control unit 210 determines the timing to start reading data written in the memories 214-1 to 214-4.
- the control unit 210 controls (starts) the data reading start based on the determined reading start timing.
- the data (combined data) read from the memories 214-1 to 214-4 is continuously output at a constant rate and output to the system-on-chip 203 as an output stream.
- the system-on-chip 203 performs predetermined processing such as decoding on an output stream input from the (selector 215 of) the demodulation IC 202-1, and outputs the resulting video data (or image data) to a subsequent display. (Not shown), and outputs the audio data to a subsequent audio output device (not shown).
- the display is, for example, a display device (display device) such as a liquid crystal display (LCD: Liquid Crystal Display) or an organic EL display (OLED: Organic Light Emitting Diode).
- display device such as a liquid crystal display (LCD: Liquid Crystal Display) or an organic EL display (OLED: Organic Light Emitting Diode).
- LCD Liquid Crystal Display
- OLED Organic Light Emitting Diode
- the display displays a video (or image) corresponding to the video data (or image data) input from the system-on-chip 203.
- the audio output device is, for example, a speaker.
- the sound output device outputs a sound (sound) according to the sound data processed by the system-on-chip 203.
- the receiving device 20 having the new function is configured as described above.
- the new functions mainly include a header removal / smoothing function for solving the above-mentioned jitter problem and a delay handling function for solving the above-mentioned delay handling problem. Therefore, the details of the header removal / smoothing function and the delay handling function will be described below in order.
- FIG. 11 shows the operation of each unit in the demodulation IC 202-1 corresponding to the header removal / smoothing function and the signal flow.
- FIGS. 12 to 14 are flowcharts illustrating the flow of processing corresponding to the header removal / smoothing function.
- the notation “S1XX” corresponds to each step S1XX in FIGS. 12 to 14, and in the description of FIGS. 12 to 14, the operation and signal of each unit shown in FIG. Will be referred to as appropriate.
- FIG. 11 it is assumed that four waves of carrier waves # 1 to # 4 are received by the receiving device 20.
- step S111 the demodulation unit 211 performs a demodulation process on the received signal (the signal of the first carrier # 1) input thereto.
- the transmission stream obtained as a result of this demodulation processing is supplied to the TSMF processing unit 212-1. Further, the TSMF processing units 212-2 to 212-4 are supplied with transmission streams from the external demodulation ICs 202-2 to 202-4, respectively. These transmission streams are extracted from the second to fourth carrier waves # 2 to # 4.
- TSMF processing by the TSMF processing units 212-1 to 212-4 (S113) and TLV conversion processing by the TLV conversion units 213-1 to 213-4 (S114) are sequentially performed.
- N 1 is set as an initial value of the TSMF processing unit 212-N and the TLV conversion unit 213-N (S112), and the value of N is maintained until N> 4 (“YES” of S116).
- the TSMF processing section 212-1 performs TSMF processing (S113), and supplies a transmission stream including a TSMF packet identified by, for example, identification information (stream_id, original_network_id) to the TLV conversion section 213-1.
- S113 TSMF processing
- the header information extended information
- the TLV conversion unit 213-1 performs a TLV conversion process for converting the divided TLV packet into a TLV packet (S114).
- FIG. 13 is a flowchart illustrating details of the TLV conversion process corresponding to step S114 in FIG.
- step S131 the TLV converter 213-1 checks the TLV packet start indicator included in the divided TLV packet header added to the divided TLV packet.
- step S132 the TLV converter 213-1 determines whether the TLV packet start indicator is "1" based on the result of checking the header.
- step S132 If it is determined in step S132 that “1” is designated as the TLV packet start indicator, the process proceeds to step S133.
- step S133 the TLV converter 213-1 writes the 184-byte data of the payload portion of the divided TLV packet into the memory 214-1.
- the TLV packet start indicator stored in the 3-byte divided TLV packet header is “1”
- a 1-byte head TLV instruction is inserted into the payload section, and a 3-byte header section is added. Since a 1-byte head TLV indication area is secured, the data of the payload portion in the divided TLV packet of 188 bytes is the remaining 184 bytes (A in FIG. 5).
- step S132 determines whether “0” is specified as the TLV packet start indicator. If it is determined in step S132 that “0” is specified as the TLV packet start indicator, the process proceeds to step S134.
- step S134 the TLV converter 213-1 writes the 185-byte data of the payload of the divided TLV packet into the memory 214-1.
- the leading TLV instruction is not inserted into the payload part, and one other than the three-byte header part is added. Since it is not necessary to secure an area for indicating the leading TLV of the byte, in the divided TLV packet of 188 bytes, the data of the payload portion is the remaining 185 bytes (B in FIG. 5).
- step S133 or S134 When 184 bytes or 185 bytes of data are written to the memory 214-1 in the process of step S133 or S134, the process proceeds to step S135.
- step S135 the TLV converter 213-1 notifies the controller 210 of the amount of data (for example, the number of bytes) written in the memory 214-1.
- step S135 ends, the process returns to step S114 in FIG. 12, and the subsequent processes are repeated.
- the TLV conversion processing (S114) is performed, and the divided TLV packets are stored in the memories 214-2 to 214-4.
- the 184-byte or 185-byte data of the payload section is written (S133 or S134 in FIG. 13).
- the amounts of data to be written to the memories 214-2 to 214-4 are notified to the controller 210 (S135).
- step S117 it is determined whether to end the processing.
- step S117 If it is determined in step S117 that the process is not to be ended, the process returns to step S111, and the above-described process is repeated.
- step S117 the carrier wave corresponding process in FIG. 12 is ended.
- the TSMF processing (S113) by the TSMF processing units 212-1 to 212-4 is sequentially performed for each carrier, and further, the TLV conversion units 213-1 to 213 are further performed.
- the TLV conversion process (S114) according to ⁇ 4 is sequentially performed for each carrier, the TSMF process (S113) and the TLV conversion process (S114) are actually performed for each carrier as shown in FIG. Executed in parallel.
- step S151 the control unit 210 acquires the header information (extended information) of the TSMF header notified from the TSMF processing units 212-1 to 212-4.
- step S152 the control unit 210 acquires the write data amount notified from the TLV conversion units 213-1 to 213-4.
- step S153 the control unit 210 determines, based on the notified write data amount (eg, the number of bytes), the total data amount (eg, the total number of bytes) written to the memories 214-1 to 214-4 in one superframe section. ) Is calculated.
- the notified write data amount eg, the number of bytes
- the total data amount eg, the total number of bytes
- step S154 the control unit 210 calculates the time of one superframe section based on the notified header information (extended information) of the TSMF header.
- the time of one superframe section can be calculated by using the frame position information (frame_position) included in the extended information of the header information.
- step S155 the control unit 210 generates a clock for reading data corresponding to smoothing based on the calculated total amount of data written in one superframe section and the time of one superframe section.
- a constant rate for example, bit rate
- a clock corresponding to a rate (unit: Mbps) is generated.
- a technique relating to smoothing for example, a technique disclosed in Japanese Patent Application Laid-Open No. 2012-205266 is known, and here, a similar technique can be used.
- step S156 the control section 210 reads the data written in the memories 214-1 to 214-4 by controlling the selector 215 based on the generated data reading clock.
- control unit 210 can determine the reading order of the memories 214-1 to 214-4 as follows, for example.
- the control unit 210 can determine the reading order of the memories 214-1 to 214-4 in which the data obtained from the signals of the respective carrier waves (carrier waves # 1 to # 4) are written based on the arrangement order of the slots. .
- information such as header information (extended information) of the TSMF header may be used.
- step S157 it is determined whether to end the processing.
- step S157 If it is determined in step S157 that the process is not to be ended, the process returns to step S151, and the above-described process is repeated. If it is determined in step S157 that the process is to be terminated, the data read clock control process of FIG. 14 is terminated.
- the header information (extended information) of the TSMF header from the TSMF processing units 212-1 to 212-4 and the TLV conversion are performed by the carrier wave corresponding processing (FIGS. 12 and 13) executed in parallel. Since the write data amount is sequentially notified from the units 213-1 to 213-4 (S151 and S152 in FIG. 11), the control unit 210 performs smoothing based on the header information (extended information) and the write data amount. Is generated (S153 to S155 in FIG. 11) and the data reading is controlled (S156 in FIG. 11), thereby realizing smoothing.
- the above-mentioned problem of jitter can be solved by the header removal / smoothing function as a new function.
- the header removal / smoothing function when writing the data of the divided TLV packet to each of the memories 214-1 to 214-4, the divided TLV packet header is removed, and the data of the payload portion is written (
- smoothing is performed based on the amount of data to be written (the processing shown in FIG. 14). For example, when data is written to the memories 214-1 to 214-4, even when data having different numbers of bytes of 184 bytes and 185 bytes are randomly mixed, more complete smoothing can be performed.
- jitter can be reduced (reduced) when data having different numbers of bytes are mixed at random in writing data, so that the above-mentioned problem of jitter can be solved (the minimum amount of jitter).
- a configuration in which smoothing is performed by a memory can be provided). Further, comparing the configuration of the demodulation IC 202-1 (FIG. 10) of the receiving device 20 having the new function with the configuration of the demodulating IC 902 (FIG. 7) of the receiving device 20 having the current function, In FIG. 7), it is necessary to perform the smoothing twice. However, in the demodulation IC 202-1 (FIG. 10) of the new function, only one smoothing is required, so that it is possible to reduce, for example, memories and circuits.
- FIG. 15 shows an example of setting data read start timing by the delay handling function.
- each carrier wave # 1 to # 4 is received by the receiving device 20.
- the transmission streams corresponding to the signals of the carrier waves # 1 to # 4 are input to the TSMF processing units 212-1 to 212-4, respectively.
- each carrier wave is delayed.
- the delay amount (delay time) of the carrier # 2, the carrier # 3, and the carrier # 4 with respect to the carrier # 1 is less than 1/2 superframe section (a time corresponding to the length of one superframe). Less than 1/2).
- the memories 214-1 to 214-4 each have a capacity corresponding to the data of the 3/2 superframe section (1 superframe section + 1/2 superframe section).
- TSMF processing is performed by the TSMF processing units 212-1 to 212-4
- TLV conversion processing is performed by the TLV conversion units 213-1 to 213-4.
- the data obtained from the signals of the four carrier waves # 1 to # 4 are sequentially written in each of the signals # 1 to # 4.
- the control unit 210 performs control on each carrier to be combined according to the frame position information (frame_position). Identify the start position. In the example of FIG. 15, among the carrier waves # 1 to # 4, the head position of the carrier wave # 1 (reference carrier wave) is identified.
- the control unit 210 calculates a read start time Ts as a timing to start reading data written in the memories 214-1 to 214-4.
- the read start time Ts based on the top of the reference carrier wave # 1 (the most advanced carrier wave # 1) among the four carrier waves # 1 to # 4 is equal to the length of one superframe.
- the time Tsf corresponding to this, the relationship as shown in the following equation (1) is satisfied.
- the read start time Ts is, for example, as shown in FIG. 15, when the carrier wave # 1 that is the most delayed among the four carrier waves # 1 to # 4 is referenced to the head of the carrier wave # 1 that is the most advanced.
- the timing should be later in time than the beginning of 4.
- control unit 210 controls the selector 215 so that reading of the data written in the memories 214-1 to 214-4 is started at the timing of the reading start time Ts.
- the reading start time Ts is longer than the leading time of the carrier wave # 4, which is the most delayed. If later, it is possible to absorb the delay of each carrier of carrier # 2, carrier # 3, and carrier # 4 with respect to carrier # 1.
- step S171 the control unit 210 acquires header information (extended information) of the TSMF header notified from the TSMF processing units 212-1 to 212-4.
- step S172 the control unit 210 identifies the start position of each carrier to be combined based on the frame position information (frame_position) included in the notified header information (extended information).
- frame_position the frame position information included in the notified header information (extended information).
- step S173 the control unit 210 determines the timing to start reading data written in the memories 214-1 to 214-4.
- the read start time Ts that satisfies the relationship of the above equation (1) is determined as the time from the head position of the identified carrier wave # 1 to the start of the read.
- step S174 the control unit 210 starts reading data written in the memories 214-1 to 214-4 at the read start time Ts based on the determined read start timing. Control.
- the delay handling function as a new function can solve the above-described delay handling problem.
- memories 214-1 to 214-4 are provided for each of a plurality of carriers (for example, carriers # 1 to # 4), and the timing of the read start time Ts that satisfies the relationship of the above equation (1) is provided. Then, since the reading of the data written in the memories 214-1 to 214-4 is started to absorb the delay of each carrier, the receiving side can cope with a predetermined delay (for example, depending on the operation specification, (Corresponding to the delay required on the receiving side) (each carrier having a delay can be synchronized).
- a predetermined delay for example, depending on the operation specification, (Corresponding to the delay required on the receiving side) (each carrier having a delay can be synchronized).
- the demodulation IC 202-1 (FIG. 10) of the receiving apparatus 20 having the new function can cope with a predetermined delay on the receiving side by the configuration shown in FIG. Since a circuit is not required, the number of circuits can be reduced.
- FIG. 17 is a block diagram showing another example of the configuration of the demodulation IC corresponding to the delay handling function.
- the demodulation IC 202-1 includes a demodulation unit 211, TSMF processing units 212-1 to 212-4, memories 214-1 to 214-4, and a selector 215. That is, the demodulation IC 202-1 in FIG. 17 is different from the demodulation IC 202-1 in FIG. 10 in that the TLV converters 213-1 to 213-4 are omitted.
- TSMF processing section 212-1 performs TSMF processing on the transmission stream from demodulation section 211, and writes the resulting data to memory 214-1.
- the TSMF processing units 212-2 to 212-4 perform TSMF processing on transmission streams from the external demodulation ICs 202-2 to 202-4, respectively, and convert the resulting data into Writing to the memories 214-2 to 214-4, respectively.
- the control unit 210 is notified of the header information (extended information) of the TSMF header from the TSMF processing units 212-1 to 212-4.
- the control unit 210 determines, based on the header information (extended information) of the notified TSMF header, the timing of starting to read the data written in each of the memories 214-1 to 214-4 by using the relationship of the above equation (1).
- the read start time Ts that satisfies is calculated.
- control unit 210 controls the selector 215 so that reading of the data written in the memories 214-1 to 214-4 is started at the timing of the reading start time Ts.
- the TLV converters 213-1 to 213-4 are omitted, but the TLV packet as a fixed-length packet is used instead of the TLV packet as a variable-length packet.
- the data can be directly written to the memories 214-1 to 214-4 without passing through the TLV converters 213-1 to 213-4. In such a case, the delay handling function is applied.
- the demodulation IC 202-1 on the receiving side processes (combines) a fixed-length packet such as a TS packet, only the delay-compatible function among the new functions described above is applied. can do.
- the receiving device 20 (FIG. 1) is described as being configured as a fixed receiver such as a television receiver or a set-top box (STB). , A game machine, a personal computer, a network storage, and the like. Further, the receiving device 20 is not limited to a fixed receiver. For example, a mobile receiver such as a smartphone, a mobile phone, or a tablet computer, a vehicle-mounted device such as a vehicle-mounted television, or a head-mounted display (HMD: Head) An electronic device such as a wearable computer such as a mounted display may be included.
- a mobile receiver such as a smartphone, a mobile phone, or a tablet computer
- a vehicle-mounted device such as a vehicle-mounted television
- HMD head-mounted display
- An electronic device such as a wearable computer such as a mounted display may be included.
- the demodulation IC 202-1 (demodulation device) included in the reception device 20 may be regarded as a reception device or a demodulation device to which the present technology is applied.
- the number of the plurality of carrier waves is 2 to 4, but the number of the carrier waves may be any number as long as it is 2 or more (for example, it may be 5 or more).
- tuners 201-1 to 201-N and demodulation ICs 202-1 to 202-N are provided according to the number of N carrier waves (N is an integer of 2 or more).
- N is an integer of 2 or more.
- the demodulation IC 202-1 one demodulation unit 211, N TSMF processing units 212-1 to 212-N, N TLV conversion units 213-1 to 213-N, N memories 214-1 to 214-N are provided, respectively.
- the tuner 201, the demodulation IC 202, the TSMF processing unit 212, the TLV conversion unit 213, and the memory 214 are not limited to the same number as the number of carriers, but may be provided with a number larger than the number of carriers.
- the receiving device 20 (FIG. 1) having a communication function is configured such that various servers are connected to a communication line such as the Internet.
- Various data such as contents and applications may be received by accessing various servers and performing bidirectional communication via a communication line such as the Internet.
- FIG. 18 is a diagram illustrating a configuration example of hardware of a computer that executes the series of processes described above by a program.
- a CPU Central Processing Unit
- ROM Read Only Memory
- RAM Random Access Memory
- An input / output interface 1005 is further connected to the bus 1004.
- An input unit 1006, an output unit 1007, a recording unit 1008, a communication unit 1009, and a drive 1010 are connected to the input / output interface 1005.
- the input unit 1006 includes a keyboard, a mouse, a microphone, and the like.
- the output unit 1007 includes a display, a speaker, and the like.
- the recording unit 1008 includes a hard disk, a nonvolatile memory, and the like.
- the communication unit 1009 includes a network interface and the like.
- the drive 1010 drives a removable recording medium 1011 such as a magnetic disk, an optical disk, a magneto-optical disk, or a semiconductor memory.
- the CPU 1001 loads the program recorded in the ROM 1002 or the recording unit 1008 into the RAM 1003 via the input / output interface 1005 and the bus 1004, and executes the program. A series of processing is performed.
- the program executed by the computer 1000 can be provided by being recorded on a removable recording medium 1011 as a package medium or the like, for example.
- the program can be provided via a wired or wireless transmission medium such as a local area network, the Internet, or digital satellite broadcasting.
- the program can be installed in the recording unit 1008 via the input / output interface 1005 by attaching the removable recording medium 1011 to the drive 1010. Further, the program can be received by the communication unit 1009 via a wired or wireless transmission medium and installed in the recording unit 1008. In addition, the program can be installed in the ROM 1002 or the recording unit 1008 in advance.
- the processing performed by the computer according to the program does not necessarily have to be performed in chronological order according to the order described in the flowchart. That is, the processing performed by the computer according to the program includes processing executed in parallel or individually (for example, parallel processing or processing by an object). Further, the program may be processed by one computer (processor) or may be processed in a distributed manner by a plurality of computers.
- the present technology can have the following configurations.
- the transmission stream transmitted for each of the plurality of carrier waves includes a divided variable-length packet obtained by dividing a variable-length packet, the data of the payload portion among the header portion and the payload portion constituting the divided variable-length packet is transmitted.
- a control unit that controls a clock for reading the data written in the memory based on an amount of data written in a predetermined frame section and a time of the predetermined frame section when sequentially writing the data in the memory; Receiver.
- a plurality of conversion units provided according to the number of the carrier waves, A plurality of memories provided corresponding to the plurality of conversion units, The receiving device according to (1), wherein each of the conversion units removes the header from the input variable fragment length packet and writes the data of the payload into the corresponding memory.
- the control unit includes: Based on the write data amount notified from each of the conversion units, calculate the total data amount written to the plurality of memories in the section of the predetermined frame, Based on the header information of the multiplex frame header included in the predetermined frame, calculate the time of the section of the predetermined frame, The receiving device according to (2), wherein the clock for reading the data written in each of the plurality of memories is controlled based on a result of the calculation.
- the clock is a clock corresponding to a constant rate obtained from the relationship between the total amount of data written in the section of the predetermined frame and the time of the section of the predetermined frame.
- the receiving device controls an order in which the data is read from a plurality of memories based on an arrangement order of slots allocated in a predetermined unit for each carrier.
- the control unit when a delay occurs in the carrier, a read start time Ts with reference to the head of a reference carrier of the plurality of carriers, Ts, the time according to the length of the predetermined frame
- Tsf when Tsf is set, control is performed so that reading of the data written in each of the plurality of memories is started at a timing of the read start time Ts (where Ts ⁇ 1/2 ⁇ Tsf).
- the delay is a delay of less than 1/2 of a time corresponding to the length of the predetermined frame, between each of the plurality of carriers,
- the read start time Ts is a timing that is later in time than the head of the latest carrier when the carrier that is the most advanced among the plurality of carriers is used as a reference carrier.
- Receiving device (8) The receiving device according to (6) or (7), wherein the control unit identifies heads of the plurality of carrier waves based on frame position information of the carrier wave included in header information of the multiplexed frame header. (9) The receiving device according to any one of (1) to (8), wherein the predetermined frame includes a frame configured by a plurality of multiplexed frames.
- Each of the conversion units writes to the corresponding memory in a case where the payload of the divided variable length packet includes the head of the variable length packet and in a case where the head of the variable length packet is not included.
- the receiving device is When the transmission stream transmitted for each of the plurality of carrier waves includes a divided variable-length packet obtained by dividing a variable-length packet, the data of the payload portion of the header portion and the payload portion constituting the divided variable-length packet is transmitted.
- a receiving method for controlling a clock for reading out the data written in the memory based on an amount of data written in a section of a predetermined frame and a time of the section of the predetermined frame when sequentially writing the data in the memory.
- Transmission system ⁇ 10 ⁇ transmission device, ⁇ 20 ⁇ reception device, ⁇ 30 ⁇ CATV transmission line, ⁇ 201, 201-1 to 201-4 ⁇ tuner, ⁇ 202, 202-1 to 202-4 ⁇ demodulation IC, ⁇ 203 ⁇ system on chip (SoC), ⁇ 210 ⁇ control Unit, ⁇ 211 ⁇ demodulation unit, ⁇ 212, 212-1 to 212-4 ⁇ TSMF processing unit, ⁇ 213, 213-1 to 213-4 ⁇ TLV conversion unit, ⁇ 214, 214-1 to 214-4 ⁇ memory, ⁇ 215 ⁇ selector, ⁇ 1000 ⁇ computer, ⁇ 1001 ⁇ CPU
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Hardware Design (AREA)
- Time-Division Multiplex Systems (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本技術は、ストリームを処理する際のジッタを低減することができるようにする受信装置、及び受信方法に関する。 複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、分割可変長パケットを構成するヘッダ部とペイロード部のうち、ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び所定のフレームの区間の時間に基づいて、メモリに書き込まれたデータを読み出すためのクロックを制御する制御部を備える受信装置が提供される。本技術は、例えば、デジタル有線テレビジョン放送に対応した受信機に適用することができる。
Description
本技術は、受信装置、及び受信方法に関し、特に、ストリームを処理する際のジッタを低減することができるようにした受信装置、及び受信方法に関する。
1チャネルで伝送することができない大容量の信号を伝送するために、既存の伝送方式を拡張し、大容量の信号を分割して複数の搬送波で伝送する方式である複数搬送波伝送方式が知られている(例えば、特許文献1参照)。
ところで、複数搬送波伝送方式に対応した受信装置では、複数の搬送波ごとのストリームを合成して出力するが、ストリームを処理する際のジッタを低減することが求められている。
本技術はこのような状況に鑑みてなされたものであり、ストリームを処理する際のジッタを低減することができるようにするものである。
本技術の一側面の受信装置は、複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する制御部を備える受信装置である。
本技術の一側面の受信方法は、受信装置が、複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する受信方法である。
本技術の一側面の受信装置、及び受信方法においては、複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックが制御される。
本技術の一側面の受信装置は、独立した装置であってもよいし、1つの装置を構成している内部ブロックであってもよい。
本技術の一側面によれば、ストリームを処理する際のジッタを低減することができる。
なお、ここに記載された効果は必ずしも限定されるものではなく、本開示中に記載されたいずれかの効果であってもよい。
以下、図面を参照しながら本技術の実施の形態について説明する。なお、説明は以下の順序で行うものとする。
1.本技術の実施の形態
2.変形例
3.コンピュータの構成
2.変形例
3.コンピュータの構成
<1.本技術の実施の形態>
(伝送システムの構成例)
図1は、本技術を適用した伝送システムの一実施の形態の構成を示す図である。なお、システムとは、複数の装置が論理的に集合したものをいう。
図1は、本技術を適用した伝送システムの一実施の形態の構成を示す図である。なお、システムとは、複数の装置が論理的に集合したものをいう。
図1において、伝送システム1は、例えば、ISDB-C(Integrated Services Digital Broadcasting for Cable)等のデジタル有線テレビジョン放送の放送方式に対応したシステムである。
このデジタル有線テレビジョン放送(ケーブルテレビ)では、複数搬送波伝送方式が採用され、送信側で1搬送波の伝送容量を超えるストリームを複数の搬送波を用いて分割伝送することで、受信側で複数の搬送波により分割伝送されたストリームが合成される。なお、複数搬送波伝送方式では、複数の搬送波ごとに、例えば、64QAM(Quadrature Amplitude Modulation)や256QAM等の変調方式が用いられる。
伝送システム1は、送信装置10、受信装置20、及びCATV伝送路30から構成される。なお、図1においては、説明を簡略化するために、1台の受信装置20を図示しているが、実際には、ケーブルテレビの加入者宅ごとに受信装置20が設置されている。
送信装置10は、ケーブルテレビ局に設置されるヘッドエンドである。
送信装置10は、地上波放送や衛星放送の放送信号を受信してその番組等のコンテンツのストリームを処理し、CATV伝送路30を介して受信装置20に送信(再送信)する。また、送信装置10は、再送信のほか、例えば、ケーブルテレビ局が自主制作した番組や、インターネット等の通信回線を介して受信した番組などのコンテンツのストリームを、CATV伝送路30を介して受信装置20に送信することができる。
CATV伝送路30は、例えば、同軸ケーブルや光ファイバ等の伝送媒体から構成され、ケーブルテレビ局のヘッドエンドとケーブルテレビの加入者宅との間を有線により接続している。
受信装置20は、例えば、ケーブルテレビの加入者宅に設置されるテレビ受像機やセットトップボックス(STB:Set Top Box)などの固定受信機である。
受信装置20は、送信装置10からCATV伝送路30を介して送信されてくる放送信号を受信してコンテンツのストリームを処理することで、その番組等の映像をディスプレイに表示するとともに、スピーカから映像に同期した音声を出力する。これにより、ケーブルテレビの加入者は、番組等のコンテンツを視聴することができる。
ここで、受信装置20(の受信システム)で処理されるストリームとしては、例えば、単一TS多重化方式に準拠した単一トランスポートストリーム(単一TS)、複数TS多重化方式に準拠した複数トランスポートストリーム(複数TS)、及び複数搬送波伝送方式に準拠したトランスポートストリームなどが含まれる。
単一TSは、例えば、通常の放送向けに利用される。一方で、複数TSと複数搬送波伝送方式のトランスポートストリームは、例えば、衛星放送のコンテンツをケーブルテレビで再送信する場合に利用される。
なお、衛星放送(BS放送)としては、高度広帯域衛星デジタル放送(高度BS放送)の運用が開始されるが、例えば、複数TSを、通常のBS放送の再送信に利用する一方で、複数搬送波伝送方式のトランスポートストリームを、4K・8Kの超高精細度テレビジョン放送のサービスを提供する高度BS放送の再送信に利用することができる。
(多重フレームの構成)
図2は、多重フレームの構成の例を示す図である。
図2は、多重フレームの構成の例を示す図である。
図2において、複数TS等の多重フレームは、多重フレームヘッダに割り当てられる1スロットと、番組Aや番組B、番組C等の各番組のデータに割り当てられる52スロットとの合計53スロットで1フレームが構成される。この多重フレームは、TSMF(Transport Streams Multiplexing Frame)と称され、多重フレームヘッダは、TSMFヘッダと称される。なお、番組Aや番組B、番組C等の各番組は、異なる放送局のチャネルの番組とされる。
(TSMFヘッダの概要)
図3は、多重フレームヘッダ(TSMFヘッダ)のシンタックスの概要を示す図である。
図3は、多重フレームヘッダ(TSMFヘッダ)のシンタックスの概要を示す図である。
TSMFヘッダは、ヘッダ情報として、パケットヘッダ、frame_sync,version_number,relative_stream_number_mode,frame_type,stream_status,stream_id/original_network_id,receive_status,reserved_for_future_use,emergency_indicator,relative_stream_number,拡張情報、CRCのフィールドを含む。これらのフィールドによって、ヘッダ情報のパラメータが指定される。
パケットヘッダは、同期バイト、frame_PID、及び連続性指標を含む。frame_syncは、TSMFの同期信号のフィールドである。version_numberは、TSMFヘッダの変更を指示するためのフィールドである。
relative_stream_number_modeは、スロット配置法を区別するためのフィールドである。frame_typeは、TSMFの形式を区別するためのフィールドである。stream_statusは、相対ストリーム番号に対する有効、無効を指示するためのフィールドである。
stream_id/original_network_idは、識別子/相対ストリーム番号対応情報のためのフィールドである。なお、以下、stream_idを、ストリーム識別子とも称し、original_network_idを、ネットワーク識別子とも称する。また、ストリーム識別子(stream_id)とネットワーク識別子(original_network_id)をまとめて、識別情報とも称する。
receive_statusは、ヘッドエンドでの受信情報を示すフィールドである。reserved_for_future_useは、将来の拡張のためのフィールド(未定義)である。emergency_indicatorは、緊急警報を指示するためのフィールドである。relative_stream_numberは、相対ストリーム番号対スロット対応情報のためのフィールドである。
拡張情報は、TSMFヘッダのヘッダ情報を拡張する場合に、private_dataを用いて領域を拡張することで配置される。CRCは、誤り検出用のCRC(Cyclic Redundancy Check)値のフィールドである。
ここで、拡張情報には、例えば合成用の情報が定義される。拡張情報は、earthquake_early_warning,stream_type,group_id,number_of_carriers,carrier_sequence,number_of_frames,frame_position,field_for_extensionのフィールドを含む。
earthquake_early_warningは、地上波デジタル放送の地震動警報情報のためのフィールドである。
stream_typeは、ストリーム種別を指示するためのフィールドである。stream_typeとしては、"TS"又は"TLV"が指定される。すなわち、TSパケットを含む伝送ストリーム(TS)に対しては、"TS"が指定され、TLVパケット(分割TLVパケット)を含む伝送ストリーム(TLV)に対しては、"TLV"が指定される。
なお、以下、stream_typeを、種別情報とも称する。また、TSパケットは、固定長(例えば188バイト)のパケットであるため、固定長パケットとも称する。一方で、TLVパケットは、可変長のパケットであるため、可変長パケットとも称する。
group_idは、搬送波群を識別するためのフィールドである。number_of_carriersは、搬送波群を構成する搬送波の総数を指示するためのフィールドである。carrier_sequenceは、搬送波の復調出力の合成順を指示するためのフィールドである。
number_of_framesは、スーパーフレームに含まれるフレーム数を指示するためのフィールドである。frame_positionは、フレーム位置情報のためのフィールドである。field_for_extensionは、将来の拡張のためのフィールド(未定義)である。
(TLVと分割TLVの構成)
図4は、TLVパケットと分割TLVパケットの構成の例を示す図である。
図4は、TLVパケットと分割TLVパケットの構成の例を示す図である。
ここで、デジタル有線テレビジョン放送の放送方式(例えば、ISDB-C等)において、復調して出力されるのが、TS形式の信号(TS信号)であるのに対し、高度BS放送等の放送方式では、TLV(Type Length Value)形式の信号(TLV信号)となる。そのため、高度BS放送等の放送方式でのTLV信号を、ISDB-C等の放送方式で搬送(伝送)するためには、TS形式の信号に変換する必要がある。
すなわち、TLVパケットを分割し、その分割TLVパケットとして、可変のTLVベクタを188バイトの固定長形式に変換する。なお、TSパケットは、188バイトであり、多重フレーム(TSMF)のスロットもTSパケットと同じ大きさの188バイトで構成される。
具体的には、図4において、例えば、TLVパケットP1とTLVパケットP2が連続している場合に、TLVパケットP1を185バイト単位で3分割して、分割TLVパケットDP1,DP2,DP3のペイロード部にそれぞれ格納する。分割TLVパケットDPは、ペイロード部が185バイトとされ、3バイトの分割TLVパケットヘッダが付加される。すなわち、分割TLVパケットは、ヘッダ部の3バイトと、ペイロード部の185バイトで、合計188バイトになる。
図4の例では、TLVパケットP1の一部(185バイト分の信号)を順次、分割TLVパケットDP1,DP2のペイロード部にそれぞれ格納し、その残りの一部(185バイト未満の信号)を分割TLVパケットDP3のペイロード部に格納している。すなわち、分割TLVパケットDP3のペイロード部には、TLVパケットP1の残りの一部(185バイト未満の信号)と、それに続くTLVパケットP2の一部(185バイト未満の信号)が格納され、合計で185バイトとなる。
また、図5は、分割TLVパケットのヘッダ部とペイロード部の構成の例を示している。分割TLVパケットにおいて、3バイトの分割TLVパケットヘッダは、同期バイト、トランスポートエラーインジケータ、TLVパケット開始インジケータ、及びPIDを含む。
同期バイトは、"0x47"とされる。トランスポートエラーインジケータは、分割TLVパケット内のビットエラーの有無を示すフラグが指定される。
TLVパケット開始インジケータは、分割TLVパケットのペイロード部にTLVパケットの先頭が含まれるかどうかを示すフラグが指定される。例えば、分割TLVパケットにおいて、分割TLVパケットヘッダのTLVパケット開始インジケータが"1"となるとき、そのペイロード部にTLVパケットの先頭が含まれていることを示す。
また、このTLVパケット開始インジケータが"1"となるとき、図5のAに示すように、そのペイロード部の先頭1バイトに、先頭TLV指示が設定される。例えば、先頭TLV指示の値に1を加えた値が、先頭TLV指示に続く分割TLVパケットのペイロードにおける先頭のTLVパケットの開始位置までのバイト数を示す。なお、TLVパケット開始インジケータが"0"となるときには、図5のBに示すように、先頭TLV指示を挿入しないことになる。
このように、分割TLVパケットヘッダのTLVパケット開始インジケータが"1"となるとき、その分割TLVパケットのペイロード部に、TLVパケットの先頭が含まれ、1バイトの先頭TLV指示が挿入されるため、そこに格納されるデータは、184バイトとなる(図5のA)。一方で、分割TLVパケットヘッダのTLVパケット開始インジケータが"0"となるとき、その分割TLVパケットのペイロード部に、TLVパケットの先頭は含まれず、先頭TLV指示が挿入されないため、そこに格納されるデータは、185バイトとなる(図5のB)。
PIDは、ペイロード部のデータが、TLVデータであることを識別するために使用される。その値は、"0x002D"と定められる。
複数搬送波伝送方式においては、図2のような多重フレーム(TSMFヘッダ)を用いる形式と、図4に示した分割TLVパケットを用いて合成が行われる。その際に、分割TLVパケット化されたTLV信号(TLVストリーム)に対してTSMFヘッダ(図3)を付加することで、多重フレーム構成のトランスポートストリームとして処理することが可能となる。
また、複数搬送波伝送方式では、複数の多重フレーム(TSMF)で構成されるフレームとして、スーパーフレームが定義される。ここで、複数搬送波伝送方式において、例えば64QAMと256QAMである変調方式を使用した場合には、その伝送速度は、64QAMで31.644Mbps,256QAMで42.192Mbpsであり、64QAMと256QAMとは、3:4の関係となる。
この関係から、図6に示すように、64QAMの搬送波では、多重フレームの53スロットを3セットで、1スーパーフレームとする一方で、256QAMの搬送波では、多重フレームの53スロットを4セットで、1スーパーフレームとする。また、図6に示すように、サブフレームとして、64QAMの搬送波では、3スロットで1サブフレームとする一方で、256QAMの搬送波では、4スロットで1サブフレームとする。
なお、受信装置20において、合成はサブフレーム単位で行われ、搬送波順序の番号が小さいものから順に合成される(図6の「合成後」)。ただし、1サブフレームの4回目だけは、256QAMの搬送波のみでの合成が行われる。
(現状の機能の例)
ここで、本技術を適用した新機能との比較のために、図7乃至図9を参照して、現状の機能を有する受信装置20(の復調IC902)の構成と動作を説明する。
ここで、本技術を適用した新機能との比較のために、図7乃至図9を参照して、現状の機能を有する受信装置20(の復調IC902)の構成と動作を説明する。
図7は、現状の機能を有する受信装置20の復調IC902の構成の例を示すブロック図である。
図7において、現状の機能を有する受信装置20の復調IC902は、制御部910、TSMF処理部911-1乃至911-4、合成部912、メモリ913、TLV変換部914、及びメモリ915を含む。
制御部910は、復調IC902の各部の動作を制御する。
TSMF処理部911-1乃至911-4は、内部の復調部又は外部の復調ICからの伝送ストリームに対するTSMF処理を行い、対象の伝送ストリームを、合成部912にそれぞれ供給する。また、TSMF処理部911-1乃至911-4は、TSMFヘッダのヘッダ情報を、制御部910に供給する。
合成部912は、TSMF処理部911-1乃至911-4からの伝送ストリームを合成する合成処理を行い、その結果得られるデータをメモリ913に書き込む。
TLV変換部914は、メモリ913からデータを読み出してTLV変換処理を行い、その結果得られるデータをメモリ915に書き込む。メモリ915に書き込まれたデータは読み出され、後段の処理部(例えばシステムオンチップ)に出力される。
(ジッタの問題)
ここで、図8は、現状の機能でストリームを処理する際にジッタが含まれる原理を模式的に示している。
ここで、図8は、現状の機能でストリームを処理する際にジッタが含まれる原理を模式的に示している。
なお、図8の各データ(信号)に対して付された「A」乃至「E」の記号は、上述した図7の復調IC902におけるデータ(信号)の流れを示す矢印に付された「A」乃至「E」の記号に対応しており、図8の説明では、これらのデータ(信号)とその流れを関連付けながら説明する。
図8のAは、64QAMの搬送波の信号を表しており、この伝送ストリームがTSMF処理部911-1に入力される(図7の矢印A)。また、図8のBは、64QAMの搬送波の信号を表しており、この伝送ストリームがTSMF処理部911-2に入力される(図7の矢印B)。これらの伝送ストリームには、分割TLVパケットが含まれる。
TSMF処理部911-1及びTSMF処理部911-2にそれぞれ入力された伝送ストリームは、合成部912によって合成され、メモリ913に書き込まれる(S1)。そして、メモリ913に書き込まれたデータは、TLV変換部914により読み出されるが、その際に、所定のクロックに従い、データの読み出しが行われることで、スムージングが実現される(S1)。ここで、スムージングとは、メモリに書き込まれたデータを一定のレートで読み出して連続して出力する機能である。
図8のCは、メモリ913から読み出されるデータ(DATA)を表しており、この分割TLVパケット(のデータ)がTLV変換部914に入力される(図7の矢印C)。そして、分割TLVパケットのヘッダ部のデータ(DATA)のVALID信号がLowレベルとされ、ヘッダ部が無効になる(S2)。
図8のDは、TLV変換部914から出力されるデータ(DATA)を表しており、この分割TLVパケット(ヘッダ部が無効となった分割TLVパケットのデータ)が、メモリ915に書き込まれる(図7の矢印D)。
そして、メモリ915に書き込まれたデータは読み出され、後段の処理部(例えばシステムオンチップ)に出力されるが、その際に、所定のクロックに従い、データの読み出しが行われることで、スムージングが実現される(S3)。図8のEは、メモリ915から読み出されるデータ(DATA)を表している(図7の矢印E)。
このように、現状の機能によって、分割TLVパケットを合成してスムージングを行うと、TLV変換を行う際にさらにスムージングを行う必要がある。具体的には、図8の例では、S1の「合成&スムージング」とS3の「スムージング」で、2回のスムージングを行っているが、本来のTLVパケットに比べてジッタが含まれてしまうという問題がある。
すなわち、図8のDに示したVALID信号の区間において、そのデータ(DATA)が常に184バイト又は常に185バイトである場合には、現状の機能でも出力レートを計算できるためにスムージングを行うことが可能となるが、上述したように、分割TLVパケットのペイロード部に格納されたデータをメモリに書き込む際には、そのデータが184バイトとなる場合(図5のA)と、185バイトとなる場合(図5のB)とが存在する。
そして、このような184バイトと185バイトのバイト数が異なるデータがランダム混じることで、ジッタが起こることになるが、その場合に現状の機能では対処することができない。そのため、メモリに書き込むペイロード部のデータとして、184バイトと185バイトのデータが混じった場合におけるジッタの問題に対して、どのような構成にすれば、最低量のメモリでスムージングを行うことができるかが求められる。
(遅延対応の問題)
また、複数搬送波伝送方式では、搬送波の順序(carrier_sequence)と、フレーム位置情報(frame_position)により、多重フレーム(TSMF)の配置順を指定するため、送信側の処理と受信側の処理において搬送波間のフレームの位相がそろっていることが前提とされる。そのため、伝送において搬送波ごとに伝送遅延時間が異なる場合には、受信側の処理で搬送波間の位相をそろえる必要がある。
また、複数搬送波伝送方式では、搬送波の順序(carrier_sequence)と、フレーム位置情報(frame_position)により、多重フレーム(TSMF)の配置順を指定するため、送信側の処理と受信側の処理において搬送波間のフレームの位相がそろっていることが前提とされる。そのため、伝送において搬送波ごとに伝送遅延時間が異なる場合には、受信側の処理で搬送波間の位相をそろえる必要がある。
ここで、搬送波間の伝搬遅延時間差が大きい場合には、受信側の処理で送出時に意図したスーパーフレームの先頭位置を検索することが困難となる。そのため、例えば、一般社団法人日本ケーブルラボにより策定されたトランスモジュレーション運用仕様(JLabs SPEC-034)では、受信時におけるスーパーフレームの位相差範囲を定めて、受信装置20までの伝送区間においてこの範囲を満足するように伝搬遅延差を吸収又は制御することとしている。
ここでは、ある時間のスーパーフレームの位相合わせにおいて、当該スーパーフレームの前後のスーパーフレームと他の搬送波のスーパーフレームとの到達時間差で同一位相であるかどうかを判断する。そのため、到着時間差は、1スーパーフレームの1/2未満であることが必要である。この1/2未満の区間にスーパーフレームの先頭のフレームが含まれている必要があるため、例えば、上述の運用仕様(JLabs SPEC-034)では、図9に示すように、64QAMの1/3スーパーフレーム分を差し引いた1/6未満を、位相差範囲としている。
すなわち、図9において、各搬送波#1~#3が異なる伝送路を経由する場合などに、搬送波間の遅延が大きくなる可能性があり、各搬送波#1~#3が1/2スーパーフレーム以上ずれてしまうと、フレームの先頭を検出することができなくなって、合成することができない。そこで、例えば、上述の運用仕様(JLabs SPEC-034)で規定されるように、受信側で、1/6スーパーフレーム遅延まで対応する必要がある。
以上のように、現状の機能であると、第1に、分割TLVパケットを合成しスムージングをすることでTLVパケットの変換の際に再度スムージングが必要となってジッタが増加するという問題と、第2に、各搬送波は遅延する場合があって各搬送波を同期する必要があり、受信側で所定の遅延に対応(例えば、運用仕様によって受信側で1/6スーパーフレーム遅延まで対応)する必要があるが、そのような遅延に十分に対応していないという問題がある。
このような問題に鑑み、本技術を適用した新機能では、複数搬送波に対応したストリームを処理する際のジッタを低減することができるようにする。また、本技術を適用した新機能では、各搬送波は遅延する場合に受信側で所定の遅延に対応(例えば運用仕様によって受信側で要求される遅延に対応)することができるようにする。以下、新機能を有する受信装置20の構成と動作を説明する。
(新機能の受信装置の構成)
図10は、新機能を有する受信装置20の構成の例を示すブロック図である。
図10は、新機能を有する受信装置20の構成の例を示すブロック図である。
図10において、新機能を有する受信装置20は、チューナ201-1乃至201-4、復調IC202-1乃至202-4、及びシステムオンチップ203を含んで構成される。
チューナ201-1は、送信装置10から送信されてくる放送信号を受信して必要な処理を施し、その結果得られる受信信号(搬送波#1の信号)を、復調IC202-1に供給する。チューナ201-2乃至201-4は、チューナ201-1と同様に、放送信号に対して必要な処理を施し、その結果得られる受信信号(搬送波#2~#4の信号)を、復調IC202-2乃至202-4にそれぞれ供給する。
復調IC202-2は、チューナ201-2から供給される受信信号(搬送波#2の信号)に対して復調処理(例えば64QAMや256QAM等の復調)を施し、その結果得られる伝送ストリームを、復調IC202-1に供給する。復調IC202-3及び復調IC202-4は、復調IC202-2と同様に、受信信号(搬送波#3,#4の信号)に対して復調処理を施し、その結果得られる伝送ストリームを、復調IC202-1に供給する。
復調IC202-1は、制御部210、復調部211、TSMF処理部212-1乃至212-4、TLV変換部213-1乃至213-4、メモリ214-1乃至214-4、及びセレクタ215から構成される。復調IC202-1には、チューナ201-1からの受信信号と、復調IC202-2乃至202-4からの伝送ストリームが入力される。
制御部210は、復調IC202-1の各部の動作を制御する。例えば、制御部210は、マイクロコントローラ等のプロセッサなどから構成される。
復調部211は、チューナ201-1からの受信信号(搬送波#1の信号)に対して復調処理(例えば64QAMや256QAM等の復調)を施し、その結果得られる伝送ストリームを、TSMF処理部212-1に供給する。
TSMF処理部212-1は、復調部211から供給される伝送ストリームに対し、TSMFパケットに関するTSMF処理を行う。このTSMF処理では、例えば、受信信号(搬送波#1の信号)から抽出された伝送ストリームからTSMFパケット(のTSMFヘッダ)を検出したり、又はTSMFヘッダのヘッダ情報(拡張情報)を抽出したりする処理などが行われる。
TSMF処理部212-1は、抽出したTSMFヘッダのヘッダ情報(拡張情報)を、制御部210に供給する。また、TSMF処理部212-1は、復調部211から供給される伝送ストリームを、TLV変換部213-1に供給する。
TSMF処理部212-2乃至212-4は、TSMF処理部212-1と同様に、外部の復調IC202-2乃至202-4からの伝送ストリームに対するTSMF処理をそれぞれ行い、TSMFヘッダのヘッダ情報(拡張情報)を、制御部210にそれぞれ供給する。また、TSMF処理部212-2乃至212-4は、外部の復調IC202-2乃至202-4からの伝送ストリームを、TLV変換部213-2乃至213-4にそれぞれ供給する。
TLV変換部213-1は、TSMF処理部212-1から供給される伝送ストリームに含まれる分割TLVパケット(のペイロード部)のデータを、メモリ214-1に書き込む。また、TLV変換部213-1は、メモリ214-1に書き込んだデータ量を示す情報を、制御部210に供給する。
TLV変換部213-2乃至213-4は、TLV変換部213-1と同様に、TSMF処理部212-2乃至212-4からの分割TLVパケット(のペイロード部)のデータを、メモリ214-2乃至214-4にそれぞれ書き込む。また、TLV変換部213-2乃至213-4は、メモリ214-2乃至214-4に書き込んだデータ量を示す情報を、制御部210にそれぞれ供給する。
なお、メモリ214-1乃至214-4は、所定の容量からなるバッファメモリ(例えば、RAM(Random Access Memory)等の半導体記憶装置)である。
制御部210には、TSMF処理部212-1乃至212-4からのTSMFヘッダのヘッダ情報(拡張情報)と、TLV変換部213-1乃至213-4からの書き込みデータ量を示す情報が供給される。
制御部210は、書き込みデータ量及びヘッダ情報(拡張情報)に基づいて、所定のフレーム区間に書き込まれた全データ量及び所定のフレーム区間の時間を計算し、その計算結果に応じて、スムージングに対応したデータ読み出し用のクロックを生成する。制御部210は、生成したクロックに基づいて、セレクタ215を制御することで、メモリ214-1乃至214-4に書き込まれたデータを所定の順番で読み出す。
また、制御部210は、ヘッダ情報(拡張情報)などの情報に基づいて、メモリ214-1乃至214-4に書き込まれたデータの読み出し開始のタイミングを決定する。制御部210は、決定した読み出し開始のタイミングに基づいて、データの読み出し開始(のタイミング)を制御する。
メモリ214-1乃至214-4から読み出されるデータ(合成後のデータ)は、一定のレートで連続して出力され、出力ストリームとして、システムオンチップ203に出力される。
システムオンチップ203は、復調IC202-1(のセレクタ215)から入力される出力ストリームに対し、例えばデコード等の所定の処理を行い、その結果得られる映像データ(又は画像データ)を、後段のディスプレイ(不図示)に出力するとともに、音声データを後段の音声出力デバイス(不図示)に出力する。
ディスプレイは、例えば、液晶ディスプレイ(LCD:Liquid Crystal Display)や、有機ELディスプレイ(OLED:Organic Light Emitting Diode)等の表示デバイス(表示装置)である。ディスプレイは、システムオンチップ203から入力される映像データ(又は画像データ)に応じた映像(又は画像)を表示する。
音声出力デバイスは、例えば、スピーカである。音声出力デバイスは、システムオンチップ203で処理された音声データに応じた音声(音)を出力する。
新機能を有する受信装置20は、以上のように構成される。
ここで、新機能としては、主に、上述したジッタの問題を解決するためのヘッダ除去・スムージング機能と、上述した遅延対応の問題を解決するための遅延対応機能がある。そこで、以下、ヘッダ除去・スムージング機能と、遅延対応機能の詳細を順に説明する。
(ヘッダ除去・スムージング機能の例)
まず、図11乃至図14を参照しながら、新機能のうち、ヘッダ除去・スムージング機能の例について説明する。
まず、図11乃至図14を参照しながら、新機能のうち、ヘッダ除去・スムージング機能の例について説明する。
図11は、ヘッダ除去・スムージング機能に対応した復調IC202-1における各部の動作とその信号の流れを示している。また、図12乃至図14は、ヘッダ除去・スムージング機能に対応した処理の流れを説明するフローチャートである。
なお、図11において、「S1XX」の表記は、図12乃至図14の各ステップS1XXに対応しており、図12乃至図14の説明の際には、図11に示した各部の動作や信号の流れを適宜参照するものとする。また、この例では、図11に示すように、搬送波#1~#4の4波が、受信装置20により受信されるものとする。
(搬送波対応処理の流れ)
図12のフローチャートを参照して、復調IC202-1における復調部211、TSMF処理部212-1乃至212-4、及びTLV変換部213-1乃至213-4により実行される搬送波対応処理の流れを説明する。
図12のフローチャートを参照して、復調IC202-1における復調部211、TSMF処理部212-1乃至212-4、及びTLV変換部213-1乃至213-4により実行される搬送波対応処理の流れを説明する。
ステップS111において、復調部211は、そこに入力される受信信号(1波目の搬送波#1の信号)に対する復調処理を行う。
この復調処理の結果得られる伝送ストリームは、TSMF処理部212-1に供給される。また、TSMF処理部212-2乃至212-4には、外部の復調IC202-2乃至202-4からの伝送ストリームがそれぞれ入力される。これらの伝送ストリームは、2波目乃至4波目の搬送波#2~#4から抽出されたものとなる。
次に、TSMF処理部212-1乃至212-4によるTSMF処理(S113)と、TLV変換部213-1乃至213-4によるTLV変換処理(S114)が順次実行される。
ここでは、TSMF処理部212-Nと、TLV変換部213-Nの初期値として、N=1が設定され(S112)、N>4となるまで(S116の「YES」)、Nの値をインクリメントしながら(S115)、ステップS113乃至S116のループを繰り返すことで、各TSMF処理部212により実行されるTSMF処理(S113)と、各TLV変換部213により実行されるTLV変換処理(S114)を表現している。
TSMF処理部212-1は、TSMF処理(S113)を行い、例えば識別情報(stream_id,original_network_id)により識別されるTSMFパケットを含む伝送ストリームを、TLV変換部213-1に供給する。また、このTSMF処理(S113)では、伝送ストリームからTSMFパケット(のTSMFヘッダ)が検出された場合に、そのヘッダ情報(拡張情報)が、制御部210に通知される。
また、TSMF処理部212-2乃至212-4においても、TSMF処理部212-1と同様に、TSMF処理(S113)がそれぞれ行われる。
TLV変換部213-1は、TSMF処理部212-1からの伝送ストリームに分割TLVパケットが含まれる場合に、分割TLVパケットをTLVパケットに変換するためのTLV変換処理を行う(S114)。
ここで、図13は、図12のステップS114に対応するTLV変換処理の詳細を説明するフローチャートである。
ステップS131において、TLV変換部213-1は、分割TLVパケットに付加される分割TLVパケットヘッダに含まれるTLVパケット開始インジケータを確認する。
ステップS132において、TLV変換部213-1は、ヘッダ部の確認の結果に基づいて、TLVパケット開始インジケータが"1"であるかどうかを判定する。
ステップS132において、TLVパケット開始インジケータに"1"が指定されていると判定された場合、処理は、ステップS133に進められる。ステップS133において、TLV変換部213-1は、その分割TLVパケットのペイロード部の184バイトのデータを、メモリ214-1に書き込む。
すなわち、3バイトの分割TLVパケットヘッダ(ヘッダ部)に格納されるTLVパケット開始インジケータが"1"となる場合、そのペイロード部に1バイトの先頭TLV指示が挿入され、3バイトのヘッダ部のほかに1バイトの先頭TLV指示の領域が確保されるため、188バイトからなる分割TLVパケットにおいて、ペイロード部のデータは、残りの184バイトとされる(図5のA)。
一方で、ステップS132において、TLVパケット開始インジケータに"0"が指定されていると判定された場合、処理は、ステップS134に進められる。ステップS134において、TLV変換部213-1は、その分割TLVパケットのペイロード部の185バイトのデータを、メモリ214-1に書き込む。
すなわち、3バイトの分割TLVパケットヘッダ(ヘッダ部)に格納されるTLVパケット開始インジケータが"0"となる場合、そのペイロード部に先頭TLV指示が挿入されず、3バイトのヘッダ部のほかに1バイトの先頭TLV指示の領域を確保する必要がないため、188バイトからなる分割TLVパケットにおいて、ペイロード部のデータは、残りの185バイトとされる(図5のB)。
ステップS133又はS134の処理で、184バイト又は185バイトのデータが、メモリ214-1に書き込まれると、処理は、ステップS135に進められる。
ステップS135において、TLV変換部213-1は、メモリ214-1に書き込んだデータ量(例えばバイト数)を、制御部210に通知する。
ステップS135の処理が終了すると、処理は、図12のステップS114に戻り、それ以降の処理が繰り返される。
すなわち、TLV変換部213-2乃至213-4においても、TLV変換部213-1と同様に、TLV変換処理(S114)がそれぞれ行われ、メモリ214-2乃至214-4に対し、分割TLVパケットのペイロード部の184バイト又は185バイトのデータがそれぞれ書き込まれる(図13のS133又はS134)。また、TLV変換部213-2乃至213-4では、メモリ214-2乃至214-4への書き込みデータ量が、制御部210にそれぞれ通知される(S135)。
ステップS113乃至S116のループが終了すると、処理は、ステップS117に進められる。ステップS117においては、処理を終了するかどうかが判定される。
ステップS117において、処理を終了しないと判定された場合、処理はステップS111に戻り、上述した処理が繰り返される。また、ステップS117において、処理を終了すると判定された場合、図12の搬送波対応処理は終了される。
以上、搬送波対応処理の流れを説明した。この搬送波対応処理では、TLV変換部213-1乃至213-4によって、分割TLVパケットのデータをメモリ214-1乃至214-4にそれぞれ書き込む際に、分割TLVパケットヘッダを除去して、ペイロード部のデータ(184バイト又は185バイトのデータ)のみが書き込まれるようにしている(図13のS133又はS134)。
なお、図12及び図13の説明では、説明の都合上、TSMF処理部212-1乃至212-4によるTSMF処理(S113)が搬送波ごとに順番に実行され、さらにTLV変換部213-1乃至213-4によるTLV変換処理(S114)が搬送波ごとに順番に実行されるとしているが、実際には、図11に示すように、TSMF処理(S113)やTLV変換処理(S114)は、搬送波ごとに並列に実行される。
(データ読み出しクロック制御処理の流れ)
次に、図14のフローチャートを参照して、復調IC202-1の制御部210により実行される、データ読み出しクロック制御処理の流れを説明する。なお、このデータ読み出しクロック制御処理は、上述した搬送波対応処理(図12,図13)と並列に実行される。
次に、図14のフローチャートを参照して、復調IC202-1の制御部210により実行される、データ読み出しクロック制御処理の流れを説明する。なお、このデータ読み出しクロック制御処理は、上述した搬送波対応処理(図12,図13)と並列に実行される。
ステップS151において、制御部210は、TSMF処理部212-1乃至212-4からそれぞれ通知されるTSMFヘッダのヘッダ情報(拡張情報)を取得する。
ステップS152において、制御部210は、TLV変換部213-1乃至213-4からそれぞれ通知される書き込みデータ量を取得する。
ステップS153において、制御部210は、通知された書き込みデータ量(例えばバイト数)に基づいて、1スーパーフレーム区間に、メモリ214-1乃至214-4に書き込んだ全データ量(例えばバイト数の総数)を計算する。
ステップS154において、制御部210は、通知されたTSMFヘッダのヘッダ情報(拡張情報)に基づいて、1スーパーフレーム区間の時間を計算する。ここでは、例えば、ヘッダ情報の拡張情報に含まれるフレーム位置情報(frame_position)を用いることで、1スーパーフレーム区間の時間を計算することができる。
ステップS155において、制御部210は、計算した1スーパーフレーム区間に書き込まれた全データ量、及び1スーパーフレーム区間の時間に基づいて、スムージングに対応したデータ読み出し用のクロックを生成する。
ここでは、データ読み出し用のクロックとして、例えば、1スーパーフレーム区間に書き込まれた全データ量(例えばバイト数の総数)と、1スーパーフレーム区間の時間との関係から得られる一定のレート(例えばビットレート(単位:Mbps)等)に対応したクロックが生成される。なお、スムージングに関する技術としては、例えば、特開2012-205266号に開示されている技術が知られており、ここでは、同様の技術を用いることができる。
ステップS156において、制御部210は、生成したデータ読み出し用のクロックに基づいて、セレクタ215を制御することで、メモリ214-1乃至214-4に書き込まれたデータを読み出す。
ここで、制御部210では、データ読み出し用のクロックに従い、データの読み出しを制御するに際して、メモリ214-1乃至214-4の読み出しの順番を、例えば、次のように決定することができる。
すなわち、例えば、一般社団法人日本CATV技術協会により策定されたデジタル有線テレビジョン放送の標準規格(JCTEA STD-002-6.1)には、各搬送波のスーパーフレームのスロットの配列順が定義されており、制御部210では、このスロットの配列順に基づき、各搬送波(搬送波#1~#4)の信号から得られるデータが書き込まれたメモリ214-1乃至214-4の読み出しの順番を決定することができる。ただし、このメモリ214の読み出しの順番の制御を行う際にして、TSMFヘッダのヘッダ情報(拡張情報)等の情報を用いるようにしてもよい。
ステップS157においては、処理を終了するかどうかが判定される。
ステップS157において、処理を終了しないと判定された場合、処理はステップS151に戻り、上述した処理が繰り返される。また、ステップS157において、処理を終了すると判定された場合、図14のデータ読み出しクロック制御処理は終了される。
以上、データ読み出しクロック制御処理の流れを説明した。
このデータ読み出しクロック制御処理では、並列に実行される搬送波対応処理(図12,図13)によって、TSMF処理部212-1乃至212-4からのTSMFヘッダのヘッダ情報(拡張情報)と、TLV変換部213-1乃至213-4からの書き込みデータ量が順次通知されてくるので(図11のS151,S152)、制御部210によって、これらのヘッダ情報(拡張情報)及び書き込みデータ量に基づき、スムージングに対応したデータ読み出し用のクロックを生成して(図11のS153乃至S155)、データの読み出しを制御する(図11のS156)ことで、スムージングが実現されるようにしている。
以上のように、新機能としてのヘッダ除去・スムージング機能によって、上述したジッタの問題を解決することができる。
すなわち、このヘッダ除去・スムージング機能では、分割TLVパケットのデータをメモリ214-1乃至214-4にそれぞれ書き込むに際して、分割TLVパケットヘッダを除去して、ペイロード部のデータが書き込まれるようにするとともに(図12,図13に示した処理)、メモリ214-1乃至214-4からデータを読み出す際には、その書き込みデータ量などに基づき、スムージングを行っているため(図14に示した処理)、例えばデータをメモリ214-1乃至214-4に書き込むに際して184バイトと185バイトのバイト数が異なるデータがランダムに混じる場合でも、より完全なスムージングを行うことが可能となる。
その結果として、データを書き込むに際してバイト数が異なるデータがランダムに混じる場合に、ジッタを低減する(減少させる)ことができるため、上述したジッタの問題を解決することが可能となる(最低量のメモリでスムージングを行う構成が提供可能とされる)。また、新機能を有する受信装置20の復調IC202-1(図10)の構成を、現状の機能を有する受信装置20の復調IC902(図7)の構成と比べれば、現状の機能の復調IC902(図7)では、2回のスムージングを行う必要があるが、新機能の復調IC202-1(図10)では1回のスムージングで済むため、例えばメモリや回路などを削減することが可能となる。
(遅延対応機能の例)
次に、図15乃至図17を参照しながら、新機能のうち、遅延対応機能の例について説明する。
次に、図15乃至図17を参照しながら、新機能のうち、遅延対応機能の例について説明する。
図15は、遅延対応機能によるデータ読み出し開始タイミングの設定の例を示している。
図15においては、4つの搬送波#1~#4が受信装置20により受信されている。復調IC202-1では、搬送波#1~#4の信号に対応した伝送ストリームが、TSMF処理部212-1乃至212-4にそれぞれ入力されるが、ここでは、各搬送波は、遅延しているものとする。
すなわち、搬送波#1に注目すれば、基準となる搬送波#1に対して、搬送波#2,搬送波#3,搬送波#4の順により遅延が大きくなる。ただし、この例では、搬送波#2,搬送波#3,及び搬送波#4における搬送波#1に対する遅延量(遅延時間)は、1/2スーパーフレーム区間未満(1スーパーフレームの長さに応じた時間の1/2未満)とされる。
なお、復調IC202-1において、メモリ214-1乃至214-4は、3/2スーパーフレーム区間(1スーパーフレーム区間+1/2スーパーフレーム区間)分のデータに対応した容量がそれぞれ用意されているものとする。
復調IC202-1においては、TSMF処理部212-1乃至212-4によるTSMF処理がそれぞれ行われ、TLV変換部213-1乃至213-4によるTLV変換処理がそれぞれ行われることで、メモリ214-1乃至214-4には、4つの搬送波#1~#4の信号から得られるデータがそれぞれ順次書き込まれる。
ここで、制御部210は、TSMF処理部212-1乃至212-4からそれぞれ通知されるTSMFヘッダのヘッダ情報(拡張情報)に基づき、フレーム位置情報(frame_position)に応じた合成対象の各搬送波の先頭位置を識別する。図15の例では、搬送波#1~#4のうち、搬送波#1(基準の搬送波)の先頭位置が識別されている。
また、制御部210は、メモリ214-1乃至214-4にそれぞれ書き込まれたデータの読み出しを開始するタイミングとして、読み出し開始時間Tsを計算する。ここでは、例えば、4つの搬送波#1~#4のうち、基準となる搬送波#1(最も進んでいる搬送波#1)の先頭を基準としたときの読み出し開始時間Tsが、1スーパーフレームの長さに応じた時間Tsfに対して、下記の式(1)に示すような関係を満たすようにする。
Ts < 1/2 × Tsf ・・・(1)
ただし、読み出し開始時間Tsは、例えば、図15に示すように、4つの搬送波#1~#4のうち、最も進んでいる搬送波#1の先頭を基準としたときに、最も遅れている搬送波#4の先頭よりも時間的に後のタイミングになるようにする。
そして、制御部210は、セレクタ215を制御して、読み出し開始時間Tsのタイミングで、メモリ214-1乃至214-4に書き込まれたデータの読み出しが開始されるようにする。
このようなタイミングでデータの読み出しを開始することで、出力ストリームとして、合成ストリームが得られるが、図15に示すように、読み出し開始時間Tsが、最も遅延している搬送波#4の先頭よりも後であれば、搬送波#1に対する搬送波#2,搬送波#3,及び搬送波#4の各搬送波の遅延を吸収することができる。
(データ読み出し開始タイミング制御処理の流れ)
次に、図16のフローチャートを参照して、復調IC202-1の制御部210により実行される、データ読み出し開始タイミング制御処理の流れを説明する。なお、このデータ読み出し開始タイミング制御処理は、上述した搬送波対応処理(図12,図13)及びデータ読み出しクロック制御処理(図14)と並列に実行することができる。
次に、図16のフローチャートを参照して、復調IC202-1の制御部210により実行される、データ読み出し開始タイミング制御処理の流れを説明する。なお、このデータ読み出し開始タイミング制御処理は、上述した搬送波対応処理(図12,図13)及びデータ読み出しクロック制御処理(図14)と並列に実行することができる。
ステップS171において、制御部210は、TSMF処理部212-1乃至212-4からそれぞれ通知されるTSMFヘッダのヘッダ情報(拡張情報)を取得する。
ステップS172において、制御部210は、通知されたヘッダ情報(拡張情報)に含まれるフレーム位置情報(frame_position)に基づいて、合成対象の各搬送波の先頭位置を識別する。ここでは、例えば、搬送波#1に対して、搬送波#2,搬送波#3,及び搬送波#4が遅延している場合に、搬送波#1~#4のうち、搬送波#1(基準の搬送波)の先頭位置が識別される。
ステップS173において、制御部210は、メモリ214-1乃至214-4に書き込まれたデータの読み出し開始のタイミングを決定する。ここでは、識別された搬送波#1の先頭位置から、読み出しを開始するまでの時間として、上述した式(1)の関係を満たす読み出し開始時間Tsが決定される。
ステップS174において、制御部210は、決定した読み出し開始のタイミングに基づいて、読み出し開始時間Tsとなったときに、メモリ214-1乃至214-4に書き込まれたデータの読み出しが開始されるように制御する。
以上、データ読み出し開始タイミング制御処理の流れを説明した。
以上のように、新機能としての遅延対応機能によって、上述した遅延対応の問題を解決することができる。
すなわち、この遅延対応機能では、複数の搬送波(例えば搬送波#1~#4)ごとにメモリ214-1乃至214-4を設けて、上述した式(1)の関係を満たす読み出し開始時間Tsのタイミングで、メモリ214-1乃至214-4に書き込まれたデータの読み出しが開始されるようにして、各搬送波の遅延を吸収しているため、受信側で所定の遅延に対応(例えば、運用仕様によって受信側で要求される遅延に対応)することができる(遅延が生じている各搬送波を同期させることができる)。
また、新機能を有する受信装置20の復調IC202-1(図10)では、図10に示した構成によって、受信側で所定の遅延に対応することができることから、例えば、遅延合わせの回路などの回路が不要になるため、回路を削減することが可能となる。
(復調ICの他の構成の例)
図17は、遅延対応機能に対応した復調ICの他の構成の例を示すブロック図である。
図17は、遅延対応機能に対応した復調ICの他の構成の例を示すブロック図である。
図17において、復調IC202-1は、復調部211、TSMF処理部212-1乃至212-4、メモリ214-1乃至214-4、及びセレクタ215から構成される。すなわち、図17の復調IC202-1は、図10の復調IC202-1と比べて、TLV変換部213-1乃至213-4が除かれている点が異なっている。
TSMF処理部212-1は、復調部211からの伝送ストリームに対するTSMF処理を行い、その結果得られるデータを、メモリ214-1に書き込む。
TSMF処理部212-2乃至212-4は、TSMF処理部212-1と同様に、外部の復調IC202-2乃至202-4からの伝送ストリームに対するTSMF処理をそれぞれ行い、その結果得られるデータを、メモリ214-2乃至214-4にそれぞれ書き込む。
制御部210には、TSMF処理部212-1乃至212-4からのTSMFヘッダのヘッダ情報(拡張情報)が通知される。制御部210は、通知されるTSMFヘッダのヘッダ情報(拡張情報)に基づき、メモリ214-1乃至214-4にそれぞれ書き込まれたデータの読み出しを開始するタイミングとして、上述した式(1)の関係を満たす読み出し開始時間Tsを計算する。
そして、制御部210は、セレクタ215を制御して、読み出し開始時間Tsのタイミングで、メモリ214-1乃至214-4に書き込まれたデータの読み出しが開始されるようにする。
このように、図17に示した構成では、TLV変換部213-1乃至213-4が除かれているが、可変長パケットとしてのTLVパケットではなく、固定長パケットとしてのTSパケット(188バイトの固定長のパケット)を合成する場合には、TLV変換部213-1乃至213-4を経由せずに、そのデータを直接、メモリ214-1乃至214-4に書き込むことが可能となるので、そのような場合にも、遅延対応機能が適用されるようにしている。
すなわち、複数搬送波伝送方式を採用した場合において、受信側の復調IC202-1で、TSパケット等の固定長のパケットを処理(合成)するときには、上述した新機能のうち、遅延対応機能のみを適用することができる。
<2.変形例>
(受信装置の他の構成)
また、上述した説明では、受信装置20(図1)は、テレビ受像機やセットトップボックス(STB)などの固定受信機として構成されるとして説明したが、固定受信機には、例えば、録画機、ゲーム機、パーソナルコンピュータ、ネットワークストレージなどを含めるようにしてもよい。さらに、受信装置20としては、固定受信機に限らず、例えば、スマートフォンや携帯電話機、タブレット型コンピュータ等のモバイル受信機、車載テレビ等の車両に搭載される車載機器、ヘッドマウントディスプレイ(HMD:Head Mounted Display)等のウェアラブルコンピュータなどの電子機器を含めるようにしてもよい。
また、上述した説明では、受信装置20(図1)は、テレビ受像機やセットトップボックス(STB)などの固定受信機として構成されるとして説明したが、固定受信機には、例えば、録画機、ゲーム機、パーソナルコンピュータ、ネットワークストレージなどを含めるようにしてもよい。さらに、受信装置20としては、固定受信機に限らず、例えば、スマートフォンや携帯電話機、タブレット型コンピュータ等のモバイル受信機、車載テレビ等の車両に搭載される車載機器、ヘッドマウントディスプレイ(HMD:Head Mounted Display)等のウェアラブルコンピュータなどの電子機器を含めるようにしてもよい。
さらに、受信装置20(図1)を構成する復調IC202-1(復調デバイス)を、本技術を適用した受信装置又は復調装置として捉えるようにしてもよい。また、上述した説明では、複数搬送波の数が2乃至4であるとして説明したが、搬送波の数は2以上であれば、いくつでもよい(例えば、5以上であってもよい)。
このとき、受信装置20(図10)では、N個(Nは2以上の整数)の搬送波の数に応じてチューナ201-1乃至201-Nと、復調IC202-1乃至202-Nが設けられる。また、復調IC202-1(図10)においては、1つの復調部211と、N個のTSMF処理部212-1乃至212-Nと、N個のTLV変換部213-1乃至213-Nと、N個のメモリ214-1乃至214-Nがそれぞれ設けられる。なお、チューナ201、復調IC202、TSMF処理部212、TLV変換部213、及びメモリ214は、搬送波の数と同一の数に限らず、搬送波の数よりも多い数を設けるようにしてもよい。
(通信回線を含む構成)
また、伝送システム1(図1)においては、図示していないが、インターネット等の通信回線に対し、各種のサーバが接続されるようにして、通信機能を有する受信装置20(図1)が、インターネット等の通信回線を介して、各種のサーバにアクセスして双方向の通信を行うことで、コンテンツやアプリケーション等の各種のデータを受信できるようにしてもよい。
また、伝送システム1(図1)においては、図示していないが、インターネット等の通信回線に対し、各種のサーバが接続されるようにして、通信機能を有する受信装置20(図1)が、インターネット等の通信回線を介して、各種のサーバにアクセスして双方向の通信を行うことで、コンテンツやアプリケーション等の各種のデータを受信できるようにしてもよい。
(その他)
なお、本明細書において記述されている用語は、一例であって、他の用語が用いられるのを意図的に排除するものではない。例えば、上述した説明において、フレームは、例えば、パケットなどの他の用語で置き換えられる場合がある。
なお、本明細書において記述されている用語は、一例であって、他の用語が用いられるのを意図的に排除するものではない。例えば、上述した説明において、フレームは、例えば、パケットなどの他の用語で置き換えられる場合がある。
<3.コンピュータの構成>
上述した一連の処理は、ハードウェアにより実行することもできるし、ソフトウェアにより実行することもできる。一連の処理をソフトウェアにより実行する場合には、そのソフトウェアを構成するプログラムが、コンピュータにインストールされる。図18は、上述した一連の処理をプログラムにより実行するコンピュータのハードウェアの構成例を示す図である。
コンピュータ1000において、CPU(Central Processing Unit)1001、ROM(Read Only Memory)1002、RAM(Random Access Memory)1003は、バス1004により相互に接続されている。バス1004には、さらに、入出力インターフェース1005が接続されている。入出力インターフェース1005には、入力部1006、出力部1007、記録部1008、通信部1009、及び、ドライブ1010が接続されている。
入力部1006は、キーボード、マウス、マイクロフォンなどよりなる。出力部1007は、ディスプレイ、スピーカなどよりなる。記録部1008は、ハードディスクや不揮発性のメモリなどよりなる。通信部1009は、ネットワークインターフェースなどよりなる。ドライブ1010は、磁気ディスク、光ディスク、光磁気ディスク、又は半導体メモリなどのリムーバブル記録媒体1011を駆動する。
以上のように構成されるコンピュータ1000では、CPU1001が、ROM1002や記録部1008に記録されているプログラムを、入出力インターフェース1005及びバス1004を介して、RAM1003にロードして実行することにより、上述した一連の処理が行われる。
コンピュータ1000(CPU1001)が実行するプログラムは、例えば、パッケージメディア等としてのリムーバブル記録媒体1011に記録して提供することができる。また、プログラムは、ローカルエリアネットワーク、インターネット、デジタル衛星放送といった、有線又は無線の伝送媒体を介して提供することができる。
コンピュータ1000では、プログラムは、リムーバブル記録媒体1011をドライブ1010に装着することにより、入出力インターフェース1005を介して、記録部1008にインストールすることができる。また、プログラムは、有線又は無線の伝送媒体を介して、通信部1009で受信し、記録部1008にインストールすることができる。その他、プログラムは、ROM1002や記録部1008に、あらかじめインストールしておくことができる。
ここで、本明細書において、コンピュータがプログラムに従って行う処理は、必ずしもフローチャートとして記載された順序に沿って時系列に行われる必要はない。すなわち、コンピュータがプログラムに従って行う処理は、並列的あるいは個別に実行される処理(例えば、並列処理あるいはオブジェクトによる処理)も含む。また、プログラムは、1のコンピュータ(プロセッサ)により処理されるものであってもよいし、複数のコンピュータによって分散処理されるものであってもよい。
なお、本技術の実施の形態は、上述した実施の形態に限定されるものではなく、本技術の要旨を逸脱しない範囲において種々の変更が可能である。
また、本技術は、以下のような構成をとることができる。
(1)
複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する制御部を備える
受信装置。
(2)
前記搬送波の数に応じて複数設けられる変換部と、
複数の前記変換部に対応して複数設けられる前記メモリと
をさらに備え、
前記変換部のそれぞれは、入力される前記分割可変長パケットから前記ヘッダ部を除去して前記ペイロード部のデータを、対応する前記メモリに書き込む
前記(1)に記載の受信装置。
(3)
前記制御部は、
前記変換部のそれぞれから通知される書き込みデータ量に基づいて、前記所定のフレームの区間に複数の前記メモリに書き込まれた全データ量を計算し、
前記所定のフレームに含まれる多重フレームヘッダのヘッダ情報に基づいて、前記所定のフレームの区間の時間を計算し、
それらの計算の結果に基づいて、複数の前記メモリにそれぞれ書き込まれた前記データを読み出すための前記クロックを制御する
前記(2)に記載の受信装置。
(4)
前記クロックは、前記所定のフレームの区間に書き込まれた全データ量と、前記所定のフレームの区間の時間との関係から得られる一定のレートに対応したクロックである
前記(1)乃至(3)のいずれかに記載の受信装置。
(5)
前記制御部は、前記搬送波ごとに所定の単位で割り当てられるスロットの配列順に基づいて、複数の前記メモリから前記データを読み出す順番を制御する
前記(3)又は(4)に記載の受信装置。
(6)
前記制御部は、前記搬送波に遅延が生じている場合に、複数の前記搬送波のうち基準の搬送波の先頭を基準とした読み出し開始時間をTsとし、前記所定のフレームの長さに応じた時間をTsfとしたとき、前記読み出し開始時間Ts(ただし、Ts < 1/2 × Tsf)のタイミングで、複数の前記メモリにそれぞれ書き込まれた前記データの読み出しを開始するように制御する
前記(3)に記載の受信装置。
(7)
前記遅延は、複数の前記搬送波のそれぞれの間で、前記所定のフレームの長さに応じた時間の1/2未満の遅延であり、
前記読み出し開始時間Tsは、複数の前記搬送波のうち最も進んでいる搬送波を基準の搬送波としたときに、最も遅れている搬送波の先頭よりも時間的に後のタイミングとなる
前記(6)に記載の受信装置。
(8)
前記制御部は、前記多重フレームヘッダのヘッダ情報に含まれる前記搬送波のフレーム位置情報に基づいて、複数の前記搬送波の先頭を識別する
前記(6)又は(7)に記載の受信装置。
(9)
前記所定のフレームは、複数の多重フレームで構成されるフレームを含む
前記(1)乃至(8)のいずれかに記載の受信装置。
(10)
前記変換部のそれぞれは、前記分割可変長パケットの前記ペイロード部に、前記可変長パケットの先頭が含まれる場合と、前記可変長パケットの先頭が含まれない場合とで、対応する前記メモリに書き込む前記ペイロード部のデータ量が異なる
前記(2)又は(3)に記載の受信装置。
(11)
復調装置として構成される
前記(1)乃至(10)のいずれかに記載の受信装置。
(12)
受信装置が、
複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する
受信方法。
複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する制御部を備える
受信装置。
(2)
前記搬送波の数に応じて複数設けられる変換部と、
複数の前記変換部に対応して複数設けられる前記メモリと
をさらに備え、
前記変換部のそれぞれは、入力される前記分割可変長パケットから前記ヘッダ部を除去して前記ペイロード部のデータを、対応する前記メモリに書き込む
前記(1)に記載の受信装置。
(3)
前記制御部は、
前記変換部のそれぞれから通知される書き込みデータ量に基づいて、前記所定のフレームの区間に複数の前記メモリに書き込まれた全データ量を計算し、
前記所定のフレームに含まれる多重フレームヘッダのヘッダ情報に基づいて、前記所定のフレームの区間の時間を計算し、
それらの計算の結果に基づいて、複数の前記メモリにそれぞれ書き込まれた前記データを読み出すための前記クロックを制御する
前記(2)に記載の受信装置。
(4)
前記クロックは、前記所定のフレームの区間に書き込まれた全データ量と、前記所定のフレームの区間の時間との関係から得られる一定のレートに対応したクロックである
前記(1)乃至(3)のいずれかに記載の受信装置。
(5)
前記制御部は、前記搬送波ごとに所定の単位で割り当てられるスロットの配列順に基づいて、複数の前記メモリから前記データを読み出す順番を制御する
前記(3)又は(4)に記載の受信装置。
(6)
前記制御部は、前記搬送波に遅延が生じている場合に、複数の前記搬送波のうち基準の搬送波の先頭を基準とした読み出し開始時間をTsとし、前記所定のフレームの長さに応じた時間をTsfとしたとき、前記読み出し開始時間Ts(ただし、Ts < 1/2 × Tsf)のタイミングで、複数の前記メモリにそれぞれ書き込まれた前記データの読み出しを開始するように制御する
前記(3)に記載の受信装置。
(7)
前記遅延は、複数の前記搬送波のそれぞれの間で、前記所定のフレームの長さに応じた時間の1/2未満の遅延であり、
前記読み出し開始時間Tsは、複数の前記搬送波のうち最も進んでいる搬送波を基準の搬送波としたときに、最も遅れている搬送波の先頭よりも時間的に後のタイミングとなる
前記(6)に記載の受信装置。
(8)
前記制御部は、前記多重フレームヘッダのヘッダ情報に含まれる前記搬送波のフレーム位置情報に基づいて、複数の前記搬送波の先頭を識別する
前記(6)又は(7)に記載の受信装置。
(9)
前記所定のフレームは、複数の多重フレームで構成されるフレームを含む
前記(1)乃至(8)のいずれかに記載の受信装置。
(10)
前記変換部のそれぞれは、前記分割可変長パケットの前記ペイロード部に、前記可変長パケットの先頭が含まれる場合と、前記可変長パケットの先頭が含まれない場合とで、対応する前記メモリに書き込む前記ペイロード部のデータ量が異なる
前記(2)又は(3)に記載の受信装置。
(11)
復調装置として構成される
前記(1)乃至(10)のいずれかに記載の受信装置。
(12)
受信装置が、
複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する
受信方法。
1 伝送システム, 10 送信装置, 20 受信装置, 30 CATV伝送路, 201,201-1乃至201-4 チューナ, 202,202-1乃至202-4 復調IC, 203 システムオンチップ(SoC), 210 制御部, 211 復調部, 212,212-1乃至212-4 TSMF処理部, 213,213-1乃至213-4 TLV変換部, 214,214-1乃至214-4 メモリ, 215 セレクタ, 1000 コンピュータ, 1001 CPU
Claims (12)
- 複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する制御部を備える
受信装置。 - 前記搬送波の数に応じて複数設けられる変換部と、
複数の前記変換部に対応して複数設けられる前記メモリと
をさらに備え、
前記変換部のそれぞれは、入力される前記分割可変長パケットから前記ヘッダ部を除去して前記ペイロード部のデータを、対応する前記メモリに書き込む
請求項1に記載の受信装置。 - 前記制御部は、
前記変換部のそれぞれから通知される書き込みデータ量に基づいて、前記所定のフレームの区間に複数の前記メモリに書き込まれた全データ量を計算し、
前記所定のフレームに含まれる多重フレームヘッダのヘッダ情報に基づいて、前記所定のフレームの区間の時間を計算し、
それらの計算の結果に基づいて、複数の前記メモリにそれぞれ書き込まれた前記データを読み出すための前記クロックを制御する
請求項2に記載の受信装置。 - 前記クロックは、前記所定のフレームの区間に書き込まれた全データ量と、前記所定のフレームの区間の時間との関係から得られる一定のレートに対応したクロックである
請求項3に記載の受信装置。 - 前記制御部は、前記搬送波ごとに所定の単位で割り当てられるスロットの配列順に基づいて、複数の前記メモリから前記データを読み出す順番を制御する
請求項3に記載の受信装置。 - 前記制御部は、前記搬送波に遅延が生じている場合に、複数の前記搬送波のうち基準の搬送波の先頭を基準とした読み出し開始時間をTsとし、前記所定のフレームの長さに応じた時間をTsfとしたとき、前記読み出し開始時間Ts(ただし、Ts < 1/2 × Tsf)のタイミングで、複数の前記メモリにそれぞれ書き込まれた前記データの読み出しを開始するように制御する
請求項3に記載の受信装置。 - 前記遅延は、複数の前記搬送波のそれぞれの間で、前記所定のフレームの長さに応じた時間の1/2未満の遅延であり、
前記読み出し開始時間Tsは、複数の前記搬送波のうち最も進んでいる搬送波を基準の搬送波としたときに、最も遅れている搬送波の先頭よりも時間的に後のタイミングとなる
請求項6に記載の受信装置。 - 前記制御部は、前記多重フレームヘッダのヘッダ情報に含まれる前記搬送波のフレーム位置情報に基づいて、複数の前記搬送波の先頭を識別する
請求項7に記載の受信装置。 - 前記所定のフレームは、複数の多重フレームで構成されるフレームを含む
請求項1に記載の受信装置。 - 前記変換部のそれぞれは、前記分割可変長パケットの前記ペイロード部に、前記可変長パケットの先頭が含まれる場合と、前記可変長パケットの先頭が含まれない場合とで、対応する前記メモリに書き込む前記ペイロード部のデータ量が異なる
請求項2に記載の受信装置。 - 復調装置として構成される
請求項1に記載の受信装置。 - 受信装置が、
複数の搬送波ごとに伝送される伝送ストリームとして、可変長パケットを分割した分割可変長パケットが含まれる場合に、前記分割可変長パケットを構成するヘッダ部とペイロード部のうち、前記ペイロード部のデータを順次メモリに書き込むに際して、所定のフレームの区間に書き込まれたデータ量及び前記所定のフレームの区間の時間に基づいて、前記メモリに書き込まれた前記データを読み出すためのクロックを制御する
受信方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020207036124A KR102712857B1 (ko) | 2018-06-27 | 2019-06-13 | 수신 장치, 및 수신 방법 |
CN201980041192.1A CN112313905B (zh) | 2018-06-27 | 2019-06-13 | 接收装置及接收方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018121847A JP2021158394A (ja) | 2018-06-27 | 2018-06-27 | 受信装置、及び受信方法 |
JP2018-121847 | 2018-06-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2020004050A1 true WO2020004050A1 (ja) | 2020-01-02 |
Family
ID=68985624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2019/023411 WO2020004050A1 (ja) | 2018-06-27 | 2019-06-13 | 受信装置、及び受信方法 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP2021158394A (ja) |
CN (1) | CN112313905B (ja) |
WO (1) | WO2020004050A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112802518B (zh) * | 2021-03-25 | 2021-07-02 | 深圳市汇顶科技股份有限公司 | 数据写入方法、片上系统芯片及计算机可读存储介质 |
CN113452680B (zh) * | 2021-06-08 | 2022-11-11 | 广州海格通信集团股份有限公司 | 数据包转流数据的方法、系统、设备和存储介质 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007114840A (ja) * | 2005-10-18 | 2007-05-10 | Nec Electronics Corp | データ同期装置及びそのデータ同期方法 |
WO2016117283A1 (ja) * | 2015-01-22 | 2016-07-28 | 株式会社ソシオネクスト | 分割データの送受信システム |
WO2016199603A1 (ja) * | 2015-06-11 | 2016-12-15 | ソニー株式会社 | 信号処理装置および信号処理方法、並びにプログラム |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5973746B2 (ja) * | 2012-02-24 | 2016-08-23 | 日本放送協会 | 送信装置及び受信装置 |
JP6298757B2 (ja) * | 2014-01-15 | 2018-03-20 | 日本放送協会 | 送信装置及び受信装置 |
JP6290127B2 (ja) * | 2015-03-17 | 2018-03-07 | 株式会社東芝 | 送信システム、伝送スロット化装置、受信装置及び伝送スロット作成方法 |
-
2018
- 2018-06-27 JP JP2018121847A patent/JP2021158394A/ja active Pending
-
2019
- 2019-06-13 CN CN201980041192.1A patent/CN112313905B/zh active Active
- 2019-06-13 WO PCT/JP2019/023411 patent/WO2020004050A1/ja active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007114840A (ja) * | 2005-10-18 | 2007-05-10 | Nec Electronics Corp | データ同期装置及びそのデータ同期方法 |
WO2016117283A1 (ja) * | 2015-01-22 | 2016-07-28 | 株式会社ソシオネクスト | 分割データの送受信システム |
WO2016199603A1 (ja) * | 2015-06-11 | 2016-12-15 | ソニー株式会社 | 信号処理装置および信号処理方法、並びにプログラム |
Also Published As
Publication number | Publication date |
---|---|
JP2021158394A (ja) | 2021-10-07 |
CN112313905B (zh) | 2024-05-17 |
CN112313905A (zh) | 2021-02-02 |
KR20210023853A (ko) | 2021-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8855192B2 (en) | Device, method and system for transmitting video data between a video source and a video sink | |
BRPI1004506A2 (pt) | aparelho e método de recepção, um programa e sistema de recepção | |
JP6773032B2 (ja) | 信号処理装置および信号処理方法、並びにプログラム | |
WO2020004050A1 (ja) | 受信装置、及び受信方法 | |
EP3484071A1 (en) | Reception apparatus, transmission apparatus, and data processing method | |
KR102417673B1 (ko) | 복조 장치, 처리 장치, 수신 장치 및 데이터 처리 방법 | |
JP6038046B2 (ja) | パケット通信ネットワークを介して伝送されるコンテンツをストリーミングするためのクロックリカバリ機構 | |
US8737433B2 (en) | Method for synchronizing clocks in a communication system | |
EP2696580B1 (en) | Data retrieval device, data retrieval method, and program | |
WO2016199604A1 (ja) | 信号処理装置および信号処理方法、並びにプログラム | |
JP2019149812A (ja) | 送信装置、送信方法、受信装置、および受信方法 | |
WO2017082059A1 (ja) | 情報処理装置、情報処理方法、およびプログラム | |
JP5872635B2 (ja) | 送信装置及び受信装置 | |
KR102712857B1 (ko) | 수신 장치, 및 수신 방법 | |
WO2020174851A1 (ja) | 復調回路、復調方法、送信装置 | |
KR102663341B1 (ko) | 수신 장치 및 수신 방법 | |
US20170257468A1 (en) | Apparatus and method for transmitting moving picture experts group (mpeg)-2 transport stream (ts) broadcasting data | |
JP6259850B2 (ja) | データ読み出し装置、データ読み出し方法、並びにプログラム | |
US20170150188A1 (en) | Broadcast receiving system including broadcast receiving apparatus and controlling method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19825946 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 19825946 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |