WO2019193770A1 - ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法 - Google Patents

ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2019193770A1
WO2019193770A1 PCT/JP2018/016173 JP2018016173W WO2019193770A1 WO 2019193770 A1 WO2019193770 A1 WO 2019193770A1 JP 2018016173 W JP2018016173 W JP 2018016173W WO 2019193770 A1 WO2019193770 A1 WO 2019193770A1
Authority
WO
WIPO (PCT)
Prior art keywords
wire
mass
noble metal
palladium
gold
Prior art date
Application number
PCT/JP2018/016173
Other languages
English (en)
French (fr)
Inventor
千葉 淳
優希 安徳
将太 川野
Original Assignee
田中電子工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 田中電子工業株式会社 filed Critical 田中電子工業株式会社
Priority to KR1020207016069A priority Critical patent/KR102425333B1/ko
Priority to SG11202009827QA priority patent/SG11202009827QA/en
Priority to US16/969,357 priority patent/US11456271B2/en
Priority to CN201880072440.4A priority patent/CN111344847A/zh
Priority to MYPI2020003454A priority patent/MY195404A/en
Publication of WO2019193770A1 publication Critical patent/WO2019193770A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/43Manufacturing methods
    • H01L2224/438Post-treatment of the connector
    • H01L2224/4382Applying permanent coating, e.g. in-situ coating
    • H01L2224/43825Plating, e.g. electroplating, electroless plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/43Manufacturing methods
    • H01L2224/438Post-treatment of the connector
    • H01L2224/43848Thermal treatments, e.g. annealing, controlled cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45139Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/4557Plural coating layers
    • H01L2224/45572Two-layer stack coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/4557Plural coating layers
    • H01L2224/45573Three-layer stack coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/45599Material
    • H01L2224/456Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/45599Material
    • H01L2224/456Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/45599Material
    • H01L2224/456Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/45599Material
    • H01L2224/456Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45644Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/4554Coating
    • H01L2224/45599Material
    • H01L2224/456Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/45664Palladium (Pd) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48105Connecting bonding areas at different heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48153Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
    • H01L2224/48175Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • H01L2224/48249Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item the bond pad protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48464Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48507Material at the bonding interface comprising an intermetallic compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4905Shape
    • H01L2224/4909Loop shape arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85009Pre-treatment of the connector or the bonding area
    • H01L2224/8503Reshaping, e.g. forming the ball or the wedge of the wire connector
    • H01L2224/85035Reshaping, e.g. forming the ball or the wedge of the wire connector by heating means, e.g. "free-air-ball"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8512Aligning
    • H01L2224/85148Aligning involving movement of a part of the bonding apparatus
    • H01L2224/85169Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
    • H01L2224/8518Translational movements
    • H01L2224/85181Translational movements connecting first on the semiconductor or solid-state body, i.e. on-chip, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85203Thermocompression bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector

Definitions

  • the present invention relates to a precious metal-coated silver wire for ball bonding, a method for manufacturing the same, and a semiconductor device using the wire in a semiconductor device in which electrodes of a semiconductor chip in a semiconductor device and electrodes such as a lead frame are connected by a bonding wire. And a manufacturing method thereof.
  • a gold wire, a copper wire, a coated copper wire, or a silver wire has been used as a ball bonding wire for connecting an electrode of a semiconductor chip in a semiconductor device to an external lead or the like.
  • the ball bonding wire one end of the wire is melted by electric discharge and solidifies into a spherical shape by surface tension.
  • the solidified ball is called FAB (Free Air Ball), and is connected to an electrode of a semiconductor chip by an ultrasonic combined thermocompression bonding method, and the other end is connected to an electrode such as a printed board or a lead frame.
  • the connected bonding wires are sealed with a resin to form a semiconductor device.
  • a coated silver bonding wire in which the surface of the silver wire is coated with a platinum group metal such as palladium has been considered.
  • the coated silver bonding wire solved the problem of sulfidation on the surface of the bonding wire, but it was not satisfactory in terms of bonding reliability compared to gold wire when used in high-temperature and high-humidity environments such as automobiles. .
  • paragraph 0021 of the same publication states that “when the FAB is manufactured, Au, Pt, or Pd, which has a higher melting point than Ag, is produced when the wire tip is melted by discharging between the wire tip and the discharge rod g. Since it accumulates on the surface, the surface of FAB (ball b) becomes a high-concentration layer of Au, Pt or Pd, so that the reliability of the bonding interface with electrode a at the next 1st bonding in FIG. To contribute. " However, since the coating layer of Pt or Pd dissolves inside the FAB, even if Au, Pt or Pd added to the core material accumulates on the FAB surface to form a high concentration layer, the high concentration layer has a high temperature and high temperature. Long-term reliability at the bonding interface in moisture was not achieved.
  • Patent Document 2 states that “the outermost surface of the coating layer has an Au-containing region containing 15 to 50 at. The thickness is 0.001 to 0.050 ⁇ m. ”(Omitted) ...“ Contains at least one of Ga, In and Sn at a total content of 0.1 to 3.0 at. A coating made of Ag and inevitable impurities, and one or more of Pd and Pt, or one or more of Pd and Pt and Ag formed on the surface of the core, the balance being made of inevitable impurities A bonding wire for semiconductor devices, wherein the coating layer has a thickness of 0.005 to 0.070 ⁇ m.
  • Ga, In, and Sn are added to the core material, there is a problem that the electrical resistivity of the bonding wire itself increases, which is not satisfactory as a palladium-coated silver bonding wire.
  • the silver bonding wire forms a molten ball in the atmosphere
  • the molten silver ball absorbs the oxygen in the atmosphere and releases the absorbed oxygen when solidified.
  • an object of the present invention to provide a noble metal-coated silver bonding wire that suppresses corrosion at the bonding interface even under severe high-temperature and high-humidity conditions such as in automobiles and does not cause energization failure. Furthermore, an object of the present invention is to provide a noble metal-coated silver bonding wire capable of ball bonding in the atmosphere.
  • the noble metal-coated silver wire for ball bonding of the present invention is a noble metal-coated silver wire having a noble metal-coated layer on a core made of pure silver or a silver alloy.
  • the noble metal-coated silver wire includes at least one sulfur group element.
  • a palladium intermediate layer and a gold skin layer are provided, the palladium content with respect to the entire wire is 0.01% by mass or more and 5.0% by mass or less, and the gold content with respect to the entire wire is 1.0% by mass or more and 6.0% by mass.
  • the content of the sulfur group element with respect to the entire wire is 0.1 mass ppm or more and 100 mass ppm or less.
  • the method for producing a noble metal-coated silver wire for ball bonding is a method for producing a noble metal-coated silver wire having a noble metal-coated layer on a core made of pure silver or a silver alloy, wherein the wire is at least one sulfur group element.
  • the noble metal coating layer includes a palladium intermediate layer and a gold skin layer, the palladium content with respect to the entire wire is 0.01% by mass or more and 5.0% by mass or less, and the gold content with respect to the entire wire is 1. It is 0 mass% or more and 6.0 mass% or less, and content of the sulfur group element with respect to the whole wire is 0.1 mass ppm or more and 100 mass ppm or less.
  • a semiconductor device using a noble metal-coated silver wire for ball bonding includes at least one semiconductor chip and a lead frame or a substrate, and the semiconductor chip electrode and the lead frame electrode, or the semiconductor chip electrode and the substrate electrode.
  • a semiconductor device in which the electrodes of a plurality of semiconductor chips are connected by a noble metal-coated silver wire for ball bonding has a noble metal coating layer on a core made of pure silver or a silver alloy,
  • the wire includes at least one sulfur group element, the noble metal coating layer includes a palladium intermediate layer and a gold skin layer, and the content of palladium in the entire wire is 0.01% by mass to 5.0% by mass;
  • the gold content with respect to the whole is 1.0% by mass or more and 6.0% by mass or less, and
  • the content of sulfur group element to the total is equal to or is 100 mass ppm or less than 0.1 mass ppm.
  • a method of manufacturing a semiconductor device using a noble metal-coated silver wire for ball bonding includes at least one semiconductor chip and a lead frame or substrate, and includes an electrode of the semiconductor chip and an electrode of the lead frame, or an electrode of the semiconductor chip.
  • a noble metal coating layer is provided, the wire includes at least one sulfur group element, the noble metal coating layer includes a palladium intermediate layer and a gold skin layer, and the palladium content with respect to the entire wire is 0.01% by mass or more and 5.0% by mass. %, And the gold content relative to the whole wire is 1.0 mass% or more and 6.0 mass% or less. , And the and the content of sulfur group element for the entire wire is characterized in that 100 ppm by mass or less than 0.1 mass ppm.
  • the present invention provides a semiconductor device in which electrodes of a semiconductor chip and an electrode such as a lead frame are connected by a bonding wire, a noble metal coating that suppresses corrosion at a bonding interface even under severe high temperature and high humidity conditions such as an automobile, and does not cause a conduction failure.
  • a silver bonding wire can be provided.
  • the present invention eliminates the absorption of oxygen from the atmosphere into the molten silver ball, and the bonding work can be performed in the atmosphere whether the core material is pure silver or a silver alloy having a purity of 99.9% by mass or more. Therefore, the conventional gold wire bonding apparatus can be used as it is, and a noble metal-coated silver wire can be provided as an alternative to the gold bonding wire.
  • FIG. 1 is a structural diagram of a semiconductor device according to an embodiment of the present invention. It is an internal structure figure of the semiconductor device which concerns on another embodiment of this invention.
  • the present invention includes a sulfur group element having a melting point lower than the melting points of gold and palladium, which are noble metal coating layers, and high reactivity with silver, so that the surface of the FAB is bonded to the FAB surface when ball bonding is performed.
  • the gold-palladium distribution layer can be left stably. That is, the presence of the gold-palladium distribution layer at the bonding interface between the FAB and the aluminum pad can suppress an increase in electrical resistance due to corrosion that occurs under the influence of moisture and halogen ions over a long period of time, that is, poor conduction.
  • a sulfur group element is sulfur (S), selenium (Se), and tellurium (Te).
  • the silver on the outermost layer surface of the core material reacts with a sulfur group element to form sulfur grouped silver (for example, silver sulfide). Covers the outermost surface of the core silver.
  • the sulfur grouped silver exhibits a barrier effect between silver as the core material and palladium as the noble metal coating layer, and even if the heating temperature rises to the melting point of gold and palladium, the gold and palladium in the noble metal coating layer are in the core. Suppresses melting into the silver of the material.
  • the gold-palladium distribution layer on the FAB surface can be confirmed, for example, by surface analysis of a surface obtained by cutting the FAB center portion from the wire neck portion toward the ball tip portion with an electron probe microanalyzer (EPMA).
  • the surface analysis is a method for measuring the element distribution within a certain range of the sample, and is an analysis method for visually understanding the distribution of each element.
  • FIG. 1 shows the results of surface analysis of the palladium distribution in the FAB cross section by EPMA.
  • the white portion shows the distribution of gold and palladium, and it can be seen that the gold palladium distribution layer is formed on the FAB surface.
  • the gold outer layer is coated on the outermost layer of the noble metal coating layer (particularly when a hard palladium intermediate layer is coated, etc.), so that high gold spreadability is achieved. Further, it is possible to prevent the wire surface from being broken or broken in the wire drawing process. In addition, since the wear of the diamond die is reduced, the life of the die can be extended, and the processing cost can be reduced.
  • a gold intermediate layer is preferably formed on the core material surface of the palladium intermediate layer. This is because the gold intermediate layer serves as a cushion to alleviate the difference in elongation between the core material and the palladium intermediate layer during the continuous wire drawing process. Further, when the noble metal coating layer is coated in the order of gold, palladium, and gold, wire drawing defects of the noble metal coating layer in the continuous wire drawing process are reduced.
  • the noble metal-coated silver bonding wire for ball bonding it is preferable to use silver having a purity of 99.9% by mass or more as the core material because the electrical resistivity of the wire can be reduced. Since there is a large difference in material strength, ductility, and elongation rate, the noble metal coating layer may be peeled off from the silver of the core material or wire breakage may occur during wire drawing. Therefore, in order to perform the wire drawing process smoothly, if the copper of the core material is contained in a trace amount and the strength of the core material is increased, the gap between the material strength and elongation rate of the noble metal coating layer and the core material is reduced. It was found that the workability during wire drawing was improved. The same effect can be obtained by adding gold, platinum, palladium or the like to the core material.
  • the gold content with respect to the entire wire is set to 1.0 mass% or more and 6.0 mass% or less for the following reason. That is, the reason why the lower limit value of gold is set to 1.0% by mass or more is that if it is less than 1.0% by mass, oxygen cannot enter the molten ball from the atmosphere and the spitting phenomenon cannot be suppressed. . Further, the reason why the upper limit value of gold is set to 6.0% by mass or less is that if it exceeds 6.0% by mass, the roundness of the press-bonded ball cannot be stabilized. However, as the gold content increases, the cost increases.
  • the noble metal element of the noble metal coating layer in the present invention may be alloyed without a portion of 100% by mass in each layer, Including that, it is defined as a precious metal coating layer, a palladium intermediate layer, a gold skin layer and a gold intermediate layer.
  • Pure silver or a silver alloy used for the core material of the bonding wire can be produced by simultaneously melting the raw materials.
  • an arc heating furnace, a high-frequency heating furnace, a resistance heating furnace or the like can be used, and it is preferable to use a continuous casting furnace.
  • the procedure is as follows. A raw material weighed in advance is charged into a carbon crucible, and heated and dissolved in a vacuum or an inert atmosphere such as nitrogen gas or argon gas, and then cooled. The obtained ingot of pure silver or silver alloy is thinned to the final wire diameter by repeatedly performing rolling, drawing using a die, and continuous wire drawing.
  • wet plating dry plating, melting, or the like
  • the wet plating method can be manufactured by an electrolytic plating method, an electroless plating method, or the like. It is also possible to combine electrolytic plating methods called strike plating and flash plating.
  • strike plating As a solution used for electroless plating, any of a substitution type, a reduction type, and a self-decomposition type can be used.
  • self-decomposing plating can be used in combination with substitutional plating.
  • a cylindrical silver alloy having a diameter of 3 mm or more and 10 mm or less obtained by melt casting is drawn and drawn to a diameter of 1.2 mm or more and 2.0 mm or less. Thereafter, a wire having a diameter of 300 ⁇ m or more and 600 ⁇ m or less is produced by continuously drawing using a die. These processes can also be performed by continuous casting.
  • the method for forming the noble metal coating layer on the silver wire will be specifically described.
  • the noble metal coating layer can be formed by wet plating. It adjusted by adding the sulfur (S) compound, selenium (Se) compound, or tellurium (Te) compound as a crystal regulator to the palladium electroplating bath of a palladium intermediate
  • the final heat treatment is performed while continuously drawing a noble metal-coated silver wire having a final wire diameter, it is effective because high productivity can be obtained.
  • the final wire diameter precious metal-coated silver wire is passed through an electric furnace set to an appropriate temperature, or the final wire diameter precious metal-coated silver wire is wound around a spool and set to an appropriate temperature. There is a method of leaving it in the oven for a certain period of time.
  • a gold-palladium distribution layer is formed on the FAB surface, and the inter-metal generated between the aluminum pad and the bonding wire. It is possible to exhibit an excellent characteristic that current-carrying failure caused by corrosion of a compound can be suppressed. Furthermore, by using the noble metal-coated silver bonding wire for ball bonding of the present invention, a semiconductor device having a longer life than the conventional semiconductor device can be realized.
  • a plurality of semiconductor chips 2 are arranged on the substrate 5, and an electrode 6 of the substrate 5 and an electrode (not shown) of the semiconductor chip 2, and an electrode (not shown) of the semiconductor chip 2 and an electrode (not shown) of the semiconductor chip 2 are covered with a noble metal. Electrically joined by silver wire 4.
  • the electrode of the semiconductor chip 2 that is electrically bonded by the noble metal-coated silver wire 4 includes a bump (not shown) that is bonded in advance to the electrode on the semiconductor chip 2.
  • the semiconductor device includes a logic IC, an analog IC, a discrete semiconductor, a memory, an optical semiconductor, and the like.
  • the core material was silver with a purity of 99.9% by mass or more, and the noble metal coating layer was gold and palladium.
  • a method of continuously drawing and processing to the final wire diameter was used.
  • an electroplating method was used in which the wire was immersed in a plating bath while being continuously sent. Then, the final heat treatment was performed on the bonding wire processed to the final wire diameter, and the bonding wires of Examples 1 to 20 were produced.
  • the FAB was formed without using gas, and the ultrasonic heat was applied to the aluminum alloy pad on the Si chip for evaluation heated to 200 ° C.
  • the primary bonding is performed by a ball bonding method using a pressure bonding method
  • the second bonding is performed by a stitch method bonding method using a thermocompression bonding method using an ultrasonic wave with a silver plated lead on a 42 alloy lead frame (200 pin).
  • bonding was performed to connect a total of 200 wires. Thereafter, various evaluations were performed.
  • the roundness of the press-bonded ball is such that the vertical (ultrasonic wave application direction) of the press-bonded ball diameter of the bonding wire bonding apparatus is Y, and the horizontal (direction orthogonal to the ultrasonic wave application) is X, and the ratio, that is, Y / X.
  • “ ⁇ ” (pass) was set to 0.8 to 1.2
  • “x” (fail) was set to 0.79 or less and 1.21 or more as evaluation criteria.
  • the evaluation of the roundness is “x” (fail) for the wire having the misalignment phenomenon.
  • the ball bonding wire bonded to the aluminum alloy pad was sealed with a commercially available epoxy resin, and the electric resistance was measured.
  • Electrical resistance is measured using a dedicated source socket (model 2004) manufactured by KEITHLEY, using a dedicated IC socket and a dedicated automatic measurement system.
  • a dedicated source socket model 2004 manufactured by KEITHLEY
  • a dedicated IC socket model 2004
  • a dedicated automatic measurement system was measured using a direct current four-terminal method in which a constant current was passed through and the voltage between the probes was measured.
  • HAST reliability evaluation Next, a High Accelerated Temperature and Humidity Stress Test (HAST) was performed.
  • the HAST reliability evaluation was performed by a method in which the wire produced above was placed in a HAST apparatus and left for 192 hours in an atmosphere of a temperature of 130 ° C., a relative humidity of 85%, and 2 atmospheres. Thereafter, the electrical resistance was measured, and the evaluation was performed based on the rate of increase in electrical resistance before the test.
  • the reason for selecting this evaluation method is that the bonding area is reduced due to the progress of the corrosion layer at the bonding interface caused by the corrosion of the intermetallic compound of silver and aluminum produced at the aluminum bonding interface of the wire. This is because the electrical resistance increases. Therefore, measuring the rate of increase in the electrical resistance of the wire before and after HAST is suitable as an evaluation method for solving the problem.
  • a noble metal-coated silver wire of a comparative example was produced in the same manner as in the example.
  • the bonding evaluation in each of the comparative examples 21 to 28 was “ ⁇ ” (passed).
  • the bonding evaluation in any of Comparative Examples 40 non-bonding or bonding failure was observed, and the bonding evaluation was “x” (failed). From this result, it is understood that the bonding property is attributed to the gold content (mass%) when no gas is used. Further, in Comparative Examples 23, 24, 26 and 27, irregular eccentric balls were formed, and the evaluation of roundness was “x” (failed).
  • the roundness is attributed to the palladium content (mass%) and the sulfur group element content (mass%).
  • the roundness evaluation and the HAST reliability evaluation were not performed on the bonding wire that was “x” (failed) in the bonding evaluation, it was set to “ ⁇ ” (not performed) in Table 1.
  • the HAST reliability evaluation was not performed on the bonding wire that was “x” (failed) in the roundness evaluation, it was set to “ ⁇ ” (not performed) in Table 1.
  • Comparative Examples 21, 22, 25, and 28 cleared the evaluation of roundness, but the rate of increase in electrical resistance after HAST exceeded 20% compared to before HAST, resulting in “x” (failed).
  • the cross section of the bonding interface between the aluminum alloy pad and the bonding wire on the evaluation chip was analyzed by EDX attached to the SEM, palladium was not detected at the bonding interface. From this result, it can be seen that palladium is detected at the bonding interface, that is, in order to cover the FAB surface with the gold-palladium distribution layer, it depends on the palladium content (mass%) and the sulfur group element addition amount. It can also be seen that the presence or absence of palladium at the bonding interface is the key to solving the problems of the present invention.
  • a noble metal coated silver bonding wire can be provided.
  • the noble metal-coated silver wire for ball bonding of the present invention can exhibit an excellent characteristic that it is possible to suppress a conduction failure caused by corrosion of an intermetallic compound generated between the aluminum pad and the bonding wire.
  • a semiconductor device having a longer life than a conventional semiconductor device can be provided.
  • the noble metal-coated silver alloy wire for ball bonding of the present invention replaces the conventional gold wire and palladium-coated silver wire and suppresses an increase in electrical resistance even under high humidity and high temperature conditions, and can be used in logic ICs, analog ICs, discrete semiconductors, and memory devices. In addition, there are various applications such as optical semiconductors.

Abstract

本発明は、半導体チップの電極とリードフレーム等の電極をボンディングワイヤで接続した半導体装置において、自動車等の厳しい高温高湿の条件下でも接合界面の腐食を抑制し、通電不良が生じない貴金属被覆銀ボンディングワイヤを提供することを目的とする。本発明のボールボンディング用貴金属被覆銀ワイヤは、純銀または銀合金からなる芯材上に貴金属被覆層を備えた貴金属被覆銀ワイヤにおいて、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする。

Description

ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法
本発明は、半導体装置内の半導体チップの電極とリードフレーム等の電極をボンディングワイヤで接続した半導体装置において、好適なボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにそのワイヤを用いた半導体装置およびその製造方法に関する。
従来、半導体装置内の半導体チップの電極と外部リード等とを接続するボールボンディングワイヤとしては、金線や銅線、被覆銅線、銀線が用いられてきた。ボールボンディングワイヤは、ワイヤの一端が放電によって溶融し、表面張力により球形状となって凝固する。凝固したボールはFAB(Free Air Ball)と呼ばれ、超音波併用熱圧着ボンディング法によって半導体チップの電極に接続され、他端はプリント基板やリードフレーム等の電極に接続される。そして、接続されたボンディングワイヤは樹脂封止され半導体装置となる。
従来のボンディングワイヤである金線は材料コストが高く、銅線や被覆銅線は材料が硬く半導体チップにダメージを与えてしまうという課題があった。また、銀線はコストが安く柔らかいためボンディングワイヤとして好適だが、純銀線は大気中で長期間放置されると表面が硫化し、銀合金線は純銀にパラジウムや金を合金化させることで電気抵抗率が高くなるという問題が生じた。
 そこで、上記の課題を解決するために銀線の表面にパラジウム等の白金族金属を被覆する被覆銀ボンディングワイヤが考えられた。しかし、被覆銀ボンディングワイヤは、ボンディングワイヤ表面の硫化の問題は解決したものの、自動車等の高温高湿の厳しい環境で使用するには、金線に比べて接合信頼性で満足できるものではなかった。
たとえば、パラジウム被覆銀ボンディングワイヤが特開2013-033811号公報(後述する特許文献1)において提案されている。同公報の図4(a)および(b)の顕微鏡写真に、FAB表面にパラジウム層の溶け残り部分の無い真球状のボールが示されている。同公報の請求項1には「半導体素子の電極(a)と回路配線基板の導体配線(c)をボールボンディング法によって接続するためのボンディングワイヤ(W)であって、Agからなる芯材(1)外周面にPt又はPdの被覆層(2)を形成し、その被覆層(2)の断面積(At)とこのワイヤ(W)の断面積(A)の比(At/A×100)を0.1~0.6%としたことを特徴とするボールボンディングワイヤ」と記載されている。
さらに、同公報の段落0021には「FABを作製する時にワイヤ先端部と放電棒gとの間で放電させてワイヤ先端を溶融させる際、Agに比べて高融点なAu、Pt又はPdがFAB表面に集積するため、FAB(ボールb)表面がAu、Pt又はPdの高濃度層になり、同図(b)の、次に続く1st接合時に電極aとの接合界面の高信頼性化に寄与する。」と記載されている。しかしながら、Pt又はPdの被覆層はFAB内部に溶け込んでしまうため、芯材に添加されたAu、Pt又はPdがFAB表面に集積して高濃度層になっても、その高濃度層では高温高湿における接合界面での長期信頼性を確保するまでには至らなかった。
そこで、特開2016-115875号公報(後述する特許文献2)の請求項4には、「前記被覆層の最表面にAuを15~50at.%含むAu含有領域を有し、前記Au含有領域の厚さが0.001~0.050μmであることを特徴とする」…(中略)…「Ga,In及びSnの1種以上を総計で0.1~3.0at.%含み、残部がAgおよび不可避不純物からなる芯材と、前記芯材の表面に形成された、Pd及びPtの1種以上、又は、Pd及びPtの1種以上とAg、を含み、残部が不可避不純物からなる被覆層とを備え、前記被覆層の厚さが0.005~0.070μmであることを特徴とする半導体装置用ボンディングワイヤ」が開示されている。しかしながら、芯材にGa,In及びSnを添加すると、ボンディングワイヤ自体の電気抵抗率が上昇するという課題が生じ、パラジウム被覆銀ボンディングワイヤとして満足できるものではなかった。
また、上記諸問題のほか、銀ボンディングワイヤが大気中で溶融ボールを形成すると、溶融銀ボールが大気中の酸素を吸収し、凝固する際に吸収した酸素を放出し、その結果、FAB表面が肌荒れを起こす現象(スピッティング現象)が生じた。そのため、半導体チップの電極であるアルミパッドへ熱圧着される際、アルミパッドとFABとの接合界面が接合されにくくなり、銀ボンディングワイヤは不活性雰囲気もしくは還元性雰囲気下でボールボンディングせざるを得ず、大気中でボールボンディングすることができなかった。
特開2013-033811号公報 特開2016-115875号公報
半導体チップの電極とリードフレーム等の電極をボンディングワイヤで接続した半導体装置において、ボールボンディング用貴金属被覆銀ワイヤと半導体チップの電極であるアルミパッドをボールボンディングすると、接合界面で銀とアルミニウムの腐食されやすい金属間化合物が形成される。この金属間化合物は腐食されやすいため時間とともに接合界面の内部まで腐食していき、最終的にアルミパッドとボンディングワイヤの間に腐食層が生成され通電不良に至る。そこで、自動車等の厳しい高温高湿の条件下でも接合界面の腐食を抑制し、通電不良が生じない貴金属被覆銀ボンディングワイヤを提供することを目的とする。さらに、本発明は、大気中でボールボンディングをすることができる貴金属被覆銀ボンディングワイヤを提供することを目的とする。
 本発明のボールボンディング用貴金属被覆銀ワイヤは、純銀または銀合金からなる芯材上に貴金属被覆層を備えた貴金属被覆銀ワイヤにおいて、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする。
 本発明のボールボンディング用貴金属被覆銀ワイヤの製造方法は、純銀または銀合金からなる芯材上に貴金属被覆層を備えた貴金属被覆銀ワイヤを製造する方法において、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする。
 本発明のボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置は、少なくとも1つの半導体チップと、リードフレームまたは基板を備え、半導体チップの電極とリードフレームの電極、または半導体チップの電極と基板の電極、もしくは複数の半導体チップの電極間をボールボンディング用貴金属被覆銀ワイヤで接続した半導体装置であって、ボールボンディング用貴金属被覆銀ワイヤは純銀または銀合金からなる芯材上に貴金属被覆層を備え、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする。
 本発明のボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置の製造方法は、少なくとも1つの半導体チップと、リードフレームまたは基板を備え、半導体チップの電極とリードフレームの電極、または半導体チップの電極と基板の電極、もしくは複数の半導体チップの電極間をボールボンディング用貴金属被覆銀ワイヤで接続した半導体装置の製造方法であって、ボールボンディング用貴金属被覆銀ワイヤは純銀または銀合金からなる芯材上に貴金属被覆層を備え、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする。
本発明は、半導体チップの電極とリードフレーム等の電極をボンディングワイヤで接続した半導体装置において、自動車等の厳しい高温高湿の条件下でも接合界面の腐食を抑制し、通電不良が生じない貴金属被覆銀ボンディングワイヤを提供することができる。さらに、本発明は、大気中から溶融銀ボールへの酸素の吸収がなくなり、芯材が純度99.9質量%以上の純銀でも銀合金でも大気下でボンディング作業ができる。そのため、これまでの金線ボンディング装置をそのまま使用することができ、金ボンディングワイヤの代替品として貴金属被覆銀ワイヤを提供することができる。
金パラジウム分布層が形成されたFABの断面図である。 金パラジウム分布層が形成されないFABの断面図である。 本発明の一実施形態に係る半導体装置の構造図である。 本発明の別の実施形態に係る半導体装置の内部の構造図である。
 以下、本発明の実施形態について説明する。以下に示す実施形態は、本発明の技術思想を具体化するために示すものであり、本発明は以下の例示に限定されない。
本発明は、貴金属被覆層である金およびパラジウムの融点よりも低融点で、かつ、銀との反応性が高い硫黄族元素を貴金属被覆層に含有させることにより、ボールボンディングした際にFAB表面に金パラジウム分布層を安定して残すことができる。すなわち、FABとアルミパッドとの接合界面において、金パラジウム分布層が存在することにより、長期間にわたる水分やハロゲンイオン影響下で生じる腐食による電気抵抗の上昇、すなわち通電不良を抑制することができる。なお、硫黄族元素とは硫黄(S)、セレン(Se)およびテルル(Te)のことである。
硫黄族元素の融点は、それぞれ、硫黄(S)113℃、セレン(Se)220℃およびテルル(Te)450℃であり、銀の融点962℃よりも低い。また、硫黄族元素の融点は、貴金属被覆層であるパラジウムの融点1,552℃および金の融点1,064℃よりも低い。
本発明の特徴のメカニズムは完全には解明されていないが、溶融ボールの形成プロセスに特徴があると推測されるため、FABが形成されるプロセスを時間的経過に沿って説明する。最初に、ボンディングワイヤを加熱していくと最も融点の低い貴金属被覆層内の硫黄族元素が溶融状態となる。硫黄族元素は芯材の銀と反応しやすいため、溶融状態の硫黄族元素が銀に引き寄せられる。次に融点の低い芯材である銀が溶融し、小さなボールから大きなボールへ成長していく。その際、芯材である銀と貴金属被覆層であるパラジウムの界面において、芯材の最表層面の銀が硫黄族元素と反応して硫黄族化銀(たとえば硫化銀等)を形成し、これらが芯材の銀の最表層面の周囲を覆う。それら硫黄族化銀が芯材である銀と貴金属被覆層であるパラジウムの間においてバリア効果を発揮し、金およびパラジウムの融点まで加熱温度が上昇しても、貴金属被覆層の金およびパラジウムが芯材の銀に溶け込むことを抑制する。貴金属被覆層であるパラジウムの一部は芯材表面の銀と合金化するため、完全分離とまではいかないが、FAB表面にパラジウムまたはパラジウム-銀合金もしくはパラジウムとパラジウム-銀合金の両方が形成され、それらがFAB表面に覆いかぶさる。一方、金はパラジウム中に拡散しにくいという性質があるため、貴金属被覆層の金表皮層はパラジウム中間層上にとどまる。そして、金表皮層とパラジウム中間層の界面で、一部合金化し、金表皮層はパラジウム中間層の動きに追従する。この層を金パラジウム分布層といい、この金パラジウム分布層がFABの表面をさらに覆う。金パラジウム分布層が形成されたFABの断面を面分析した結果を図1に示す。
 FAB表面の金パラジウム分布層は、例えば電子線マイクロアナライザ(EPMA:Electron Probe Micro Analyzer)でFAB中心部をワイヤネック部からボール先端部に向かって切断した面を面分析することによって確認できる。面分析とは、試料のある一定範囲内における元素分布を計測する方法であり、各元素の分布が視覚的に分かる分析方法である。図1は、EPMAによりFAB断面のパラジウムの分布を面分析した結果である。白くみえる部分が金およびパラジウムの分布を示しており、FAB表面に金パラジウム分布層を形成している事が分かる。また、EPMAでは計測が難しい薄い金パラジウム分布層は、視覚的な面分析はできないが、オージェ電子分光法(AES:Auger Electron Spectroscopy)でFAB表面から芯材に向って、深さ分析を行うことで金パラジウム分布層が形成されていることを確認できる。他にも透過型電子顕微鏡(TEM:Transmission Electron Microscope)付属のエネルギー分散型X線分析(EDX:Energy Dispersive X-ray Spectrometry)等によってもパラジウム分布層を確認することができる。これらのようにFAB表面に金およびパラジウムが分布していることを金パラジウム分布層と定義づける。
金パラジウム分布層はFAB表面を覆っていることが本課題を解決するための条件である。金パラジウム分布層は大気中の酸素の透過を抑制するので、溶融銀ボールが酸素を吸収することを防ぐことができる。そのため、FABが凝固するときに、酸素を放出することがないため、スピッティング現象が生じない。さらに、FAB表面を覆うことで、アルミパッドとの接合界面に必ず金パラジウム分布層が存在することになり、接合界面の腐食が原因で生じる電気抵抗の上昇、すなわち通電不良を抑制することができる。図2は金およびパラジウムが芯材である銀に溶け込み、この状態では本発明の課題を解決することはできない。
また、本発明に係るボールボンディング用貴金属被覆銀ワイヤにおいて、貴金属被覆層(特に硬いパラジウム中間層が被覆されている場合等)の最外層に金表皮層を被覆することで金の高い展延性により、伸線加工におけるワイヤ表面の割れや断線を防止することができる。また、ダイヤモンドダイスの摩耗が低減されるためダイスの長寿命化が実現し、加工費用の削減にも貢献することができる。
さらに、貴金属被覆層において、パラジウム中間層の芯材面に金中間層が形成されることが好ましい。金中間層がクッションとなって連続伸線工程中の芯材とパラジウム中間層の伸び率の違いを緩和するためである。さらに、貴金属被覆層において、金、パラジウム、金の順に被覆すると、連続伸線工程における貴金属被覆層の伸線加工不良が低減する。
さらに、本発明に係るボールボンディング用貴金属被覆銀ボンディングワイヤにおいて、芯材に純度99.9質量%以上の銀を用いればワイヤの電気抵抗率を小さくできるため好ましいが、銀と貴金属被覆層との材料強度や展延性および伸び率に大きな隔たりがあるため、伸線加工において芯材の銀から貴金属被覆層が剥がれてしまったり、断線等が生じたりする原因となる。そのため、伸線加工を円滑に行うために、芯材の銀に銅を微量に含ませ、芯材の強度を上げると、貴金属被覆層と芯材の材料強度や伸び率の隔たりが小さくなり、伸線時の加工性が良好になることが分かった。なお、金、白金またはパラジウム等を芯材に添加することでも同じ効果を得ることができる。
本発明に係る貴金属被覆銀ボンディングワイヤにおいて、ワイヤ全体に対するパラジウムの含有量を0.01質量%以上5.0質量%以下としたのは次の理由である。すなわち、パラジウムの下限値を0.01質量%以上としたのは、0.01質量%未満ではFAB表面を金パラジウム分布層で覆うことができず、FABとアルミパッドとの接合界面において腐食を抑制できないからである。また、パラジウムの上限値を5.0質量%以下としたのは5.0質量%を超えるとFABの真円性を安定させることができないためである。
本発明に係る貴金属被覆銀ボンディングワイヤにおいて、ワイヤ全体に対する金の含有量を1.0質量%以上6.0質量%以下としたのは次の理由である。すなわち、金の下限値を1.0質量%以上としたのは、1.0質量%未満では大気中から溶融ボールへの酸素の侵入を防ぎ、スピッティング現象を抑制することができないためである。また、金の上限値を6.0質量%以下としたのは6.0質量%を超えると圧着ボールの真円性を安定させることができないためである。ただし、金の含有量が増えるとコスト高になるのでなるべく少ないほうが好ましい。
本発明に係る貴金属被覆銀ボンディングワイヤにおいて、貴金属被覆層に硫黄族元素を含有させるのは、硫黄(S)、セレン(Se)およびテルル(Te)からなる硫黄族元素を少なくとも1種、貴金属被覆層の成分組成に応じて適度に存在すると、FAB表面を金パラジウム分布層で覆うことができることが分かったためである。なお、貴金属被覆層に硫黄族元素を含有することで本発明の課題を解決できるが、貴金属被覆層中に硫黄族元素が含有しているか、含有していないかを分析することが困難であり、さらに貴金属被覆層内における硫黄族元素の含有量を分析することも非常に困難であるため、請求項において硫黄族元素はワイヤ全体での含有量とした。
硫黄族元素の下限値を0.1質量ppm以上としたのは0.1質量ppm未満では、FABの表面に金パラジウム分布層を残すことができないからである。また、硫黄族元素の上限値を100質量ppm以下としたのは100質量ppmを超えるとボールボンディング時のボール接合部の真円性を安定させることができないためである。
上記芯材の銀合金が銅を0.005質量%以上2.0質量%以下含有することが好ましい。ワイヤ全体に対する銅の含有量の下限値を0.005質量%以上としたのは0.005質量%未満では、伸線加工不良を抑制することができないからである。また、ワイヤ全体に対する銅の含有量の上限値を2.0質量%未満としたのは、2.0質量%を超えると電気抵抗率が上昇し、さらに、ワイヤ強度が上がり、伸線加工が困難になるためである。なお、芯材の銀合金が金、白金またはパラジウムの少なくとも1種を合計で0.005質量%以上2.0質量%以下含有することでも同等の効果を得られる。
なお、本発明に係るボールボンディング用貴金属被覆銀ボンディングワイヤ中の各元素の含有量はICP発光分光分析法(ICP-AES:Inductively Coupled Plasma Atomic Emission Spectroscopy)やICP質量分析法(ICP-MS:Inductively Coupled Plasma Mass Spectrometry)やグロー放電質量分析法(GDMS:Glow Discharge Mass Spectrometry)、二次イオン質量分析法(TOF-SIMS:Time-of-Flight Secondary Ion Mass Spectrometry)等を用いて測定する。
また、本発明に係るボールボンディング用貴金属被覆銀ボンディングワイヤにおける芯材に積層された貴金属被覆層の構造については、AESにてボンディングワイヤの表層から芯材へ深さ方向に分析することで積層の順番が確認できる。また、機械研磨や集束イオンビーム装置(FIB:Focused Ion Beam System)でボンディングワイヤの断面を出し、走査型電子顕微鏡(SEM:Scanning Electron Microscope)付属のEDX、EPMAもしくはTEM付属のEDXで表面部分の元素の線分析や複数個所の点分析でも各元素の積層や配置が確認できる。
ここで、本発明における貴金属被覆層の貴金属元素、パラジウム中間層のパラジウム元素、金表皮層および金中間層の金元素は、各層に100質量%の部分が無く合金化されている場合でも良く、それを含めて貴金属被覆層、パラジウム中間層、金表皮層および金中間層と定義する。
(製造方法)
 次に、本発明に係るボールボンディング用貴金属被覆銀ボンディングワイヤの製造方法を説明する。なお、実施形態におけるボールボンディング用貴金属被覆銀ボンディングワイヤの製造方法は特に以下に限定されるものではない。
(芯材)
 ボンディングワイヤの芯材に用いる純銀または銀合金は、原料を同時に溶解することによって製造できる。溶解には、アーク加熱炉、高周波加熱炉、抵抗加熱炉等を利用することができ、連続鋳造炉を用いるのが好ましい。その手順は次のとおりである。カーボンるつぼにあらかじめ秤量した原料を装填し、真空または窒素ガスやアルゴンガス等の不活性雰囲気で加熱溶解させた後、冷却する。得られた純銀または銀合金のインゴットは、圧延加工やダイスを用いた引抜加工、連続伸線加工を繰り返し行うことで最終線径まで細線化する。
(貴金属被覆層)
 貴金属被覆層を形成する方法は、最終線径の銀線に貴金属被覆層を形成する手法、あるいは、連続鋳造上がりの銀線や中間線径の銀線に貴金属被覆層を形成した後に、連続伸線して最終線径に加工する方法がある。
芯材である銀線の表面に貴金属被覆層を形成する方法は、湿式めっき、乾式めっき法、溶融法等を用いることができる。湿式めっき法は、電解めっき法、無電解めっき法などで製造することができる。ストライクめっき、フラッシュめっきと呼ばれる電解めっき法を組み合わせることもできる。無電解めっきに使用する溶液は、置換型、還元型、自己分解型のいずれの方法も用いることができる。厚い貴金属被覆層を形成する場合には置換型めっきの後に自己分解型めっきを併用することもできる。乾式めっき法では、スパッタ法、イオンプレーティング法、真空蒸着等の物理吸着法や、プラズマCVD(化学蒸着:Chemical Vapor Deposition)等の化学吸着を利用することができる。いずれも乾式であるため、湿式めっき法のように貴金属被覆層を形成した後の洗浄が不要で、洗浄時の表面汚染等の心配がない。
 上記の銀線を形成する方法について具体的に説明する。溶解鋳造によって得られた直径3mm以上10mm以下の円柱状の銀合金に対して、引抜加工を行って直径1.2mm以上2.0mm以下まで伸線する。その後、ダイスを用いて連続的に伸線加工することによって、直径300μm以上600μm以下のワイヤを作製する。これらの工程は連続鋳造によっても行うことができる。
上記の銀線に貴金属被覆層を形成する方法について具体的に説明する。貴金属被覆層は湿式めっきによって形成することができる。パラジウム中間層のパラジウム電気めっき浴に、結晶調整剤としての硫黄(S)化合物、セレン(Se)化合物またはテルル(Te)化合物を添加して調整した。また、金表皮層を設ける場合、金電気めっき浴を用いた。その後、伸線加工を繰返して最終線径の直径12μm以上60μm以下、好ましくは直径15μm以上35μm以下まで伸線し、最終熱処理を行う。
最終熱処理は最終線径の貴金属被覆銀線を連続的に伸線しながら行うと、高い生産性が得られるため有効である。具体的には最終線径の貴金属被覆銀線を適当な温度に設定した電気炉中に連続的に通す方法や最終線径の貴金属被覆銀線をスプール等に巻いた状態で適当な温度に設定したオーブンの中に一定時間放置する方法がある。
 本発明の実施形態による製造方法にて製造されたボールボンディング用貴金属被覆銀ボンディングワイヤを用いてボールボンディングをすると、FAB表面に金パラジウム分布層が形成され、アルミパッドとボンディングワイヤ間で生じる金属間化合物の腐食により発生する通電不良を抑制することができるという優れた特性を発揮することができる。さらに本発明のボールボンディング用貴金属被覆銀ボンディングワイヤを使用することで従来の半導体装置より高寿命な半導体装置を実現することができる。
 本発明の一実施形態の半導体装置およびその製造方法について代表的な例を図3を参照して説明する。
半導体チップ2とリードフレーム3を貴金属被覆銀ボンディングワイヤ4にて接合した後、貴金属被覆銀ボンディングワイヤ4や接合部を保護するためにセラミックやモールド樹脂等で封止する。その後、外部リードを所定の形状に成型する。最後に電気的特性検査や外観検査等の製品検査、および、環境試験や寿命試験等の信頼性検査を経て半導体装置1となる。
 次に本発明の別の実施形態の半導体装置の内部の構造について図4を参照して説明する。
 基板5に複数の半導体チップ2が配置され、基板5の電極6と半導体チップ2の電極(図示しない)、半導体チップ2の電極(図示しない)と半導体チップ2の電極(図示しない)が貴金属被覆銀ワイヤ4で電気的に接合されている。なお、貴金属被覆銀ワイヤ4で電気的に接合される半導体チップ2の電極とは、半導体チップ2上にある電極にあらかじめ接合したバンプ(図示しない)も含むものとする。半導体装置とは具体的にいうと、ロジックIC、アナログIC、ディスクリート半導体、メモリ、光半導体等がある。
 以下、実施例および比較例を示して、本発明をさらに説明するが、本発明はその趣旨を超えない限り以下の実施例に限定されるものではない。
まず、実施例について説明する。芯材は純度が99.9質量%以上の銀、貴金属被覆層は金およびパラジウムを用いた。中間線径の銀線に貴金属被覆層を積層した後に、連続伸線して最終線径まで加工する方法を用いた。芯材の表面に貴金属被覆層を形成する方法は、ワイヤを連続的に送線しながらめっき浴に浸漬させる電気めっき法を用いた。その後、最終線径まで加工したボンディングワイヤに最終熱処理を行い、実施例1から実施例20のボンディングワイヤを作製した。
次に、作製したボンディングワイヤを市販の接合装置(K&S ICONN)を用いて、ガスを使用せずにFABを形成し、200℃に加熱した評価用Siチップ上のアルミニウム合金パッドに超音波併用熱圧着方式によるボールボンディング法により第一次ボンディングをし、42アロイからなるリードフレーム(200pin)上の銀めっきが施されたリードとの間で超音波併用熱圧着方式によるステッチ方式ボンディング法により第二次ボンディングをして、計200本のワイヤを結線した。その後、各種評価を行った。
(接合評価)
 スピッティングの影響は、半導体チップの電極であるアルミパッドへ熱圧着される第一次ボンディングにおいて接合不良として現れるため、第一次ボンディングの接合評価を行う。まず、接合評価として、第一次ボンディングの際、NSOP(Non stick on pad)検出により、連続してボールボンディングができなかったものを「×」(不合格)とした。つぎに、連続してボールボンディングができたものをdage社製の万能ボンドテスター(型式BT-4000)を用いて、全ループ長の第一次ボンディング側5分の1付近にプルフックを掛け、200本結線したうちの20本のワイヤでプル評価を行った。第一次ボンディング評価は、1本でも圧着ボール剥がれ(アルミパットからの剥がれ)が発生した場合を「×」(不合格)、20本すべてが圧着ボール剥がれ以外で破断した場合を「○」(合格)とした。その結果を表1に示す。表1は貴金属被覆銀ワイヤを実施したものである。実施例に係る接合評価は、いずれもすべて表1のとおり「○」(合格)であった。
(真円性の評価)
圧着ボールの真円性は、ボンディングワイヤ接合装置の圧着ボール径の縦(超音波印加方向)をYとし、横(超音波印加と直交する方向)をXとし、その比、すなわちY/Xにて評価を行う。「○」(合格)は0.8~1.2、「×」(不合格)は0.79以下および1.21以上を評価基準と定めた。ただし、真円性が「○」(合格)であっても、芯ずれ現象があるワイヤに関して、真円性の評価は「×」(不合格)とした。芯ずれ現象とは、圧着ボール形状がワイヤ軸に対し非対称に形成される現象であり、芯ずれが大きければ、隣接するボールと接触するためショート不良を起こす。また、芯ずれは接合強度不足も懸念される。なお、ボンディングされた実施例に係るワイヤの圧着ボール形状は、いずれもすべて真円性の評価は表1のとおり「○」(合格)であった。
その後、アルミニウム合金パッドに接合したボールボンディングワイヤを市販のエポキシ系樹脂で封止し、電気抵抗を測定した。電気抵抗はKEITHLEY社製の「ソースメーター(型式2004)」を用い、専用のICソケットおよび専用に構築した自動測定システムで行い、プローブから隣接する外部リード間(半導体チップ上のパッドが短絡した対を選択)に一定の電流を流し、プローブ間の電圧を測定する直流四端子法を用いて測定した。
(HAST信頼性評価)
 次に、高加速寿命試験(HAST:Highly Accelerated Temperature and Humidity Stress Test)を行った。HAST信頼性評価は、上記にて作製したワイヤをHAST装置内に入れ、温度130℃、相対湿度85%、2気圧の雰囲気で192時間放置する方法で行った。その後電気抵抗測定を行い、試験前との電気抵抗の上昇率にて評価を行った。この評価方法を選定した理由は、ワイヤのアルミニウム接合界面で生成される銀とアルミニウムとの金属間化合物の腐食によって生じる接合界面での腐食層の進行状況により、接合面積が小さくなり、通電性が悪くなり、電気抵抗が上昇するためである。そのため、HAST前後でのワイヤの電気抵抗の上昇率を測定することが課題解決のための評価方法として適している。
結果を表1に示すが、HAST前後において隣接する100対の外部リード間の電気抵抗上昇率の平均値が20%以下のワイヤを「○」(合格)、20%超えのワイヤを「×」(不合格)とした。なお、実施例に係るワイヤはいずれも、HAST後の電気抵抗がHAST前の電気抵抗に比べて上昇率の平均値が20%以下だった。
その後、評価用チップ上のアルミニウム合金パッドとワイヤとの接合界面の断面をSEM付属のEDXにて分析したところ、接合界面にパラジウムが検出された。この検出されたパラジウムは、図1に示すFAB表面に形成された金パラジウム分布層に由来するものである。すなわち、FAB表面にて覆われた金パラジウム分布層がアルミニウム合金パッドと接合することによって、銀-アルミニウム金属間化合物の生成の抑制や、金パラジウム分布層が金属間化合物への水分や塩素からの腐食を抑制し、電気抵抗上昇の抑制に寄与しているためである。
比較例
実施例と同様の方法で比較例の貴金属被覆銀ワイヤを作製した。比較例のボンディングワイヤに実施例同様、ガスを使用せずにFABを形成したところ、比較例21から比較例28において、接合評価はいずれも「○」(合格)であったが、比較例29から比較例40のいずれにおいても不着もしくは接合不良が見られ、接合評価は「×」(不合格)であった。この結果から、ガスを使用しない場合において、接合性が金の含有量(質量%)に起因することが分かる。さらに、比較例23、24、26および27においていびつな偏芯ボールが形成され、真円性の評価は「×」(不合格)であった。この結果から、真円性がパラジウムの含有量(質量%)および硫黄族元素の含有量(質量%)に起因することが分かる。なお、接合評価で「×」(不合格)であったボンディングワイヤは真円性評価およびHAST信頼性評価を実施しないため、表1において「-」(未実施)とした。また、真円性評価で「×」(不合格)であったボンディングワイヤはHAST信頼性評価を実施しないため、表1において「-」(未実施)とした。
比較例21、22、25および28は真円性の評価をクリアしたが、HAST後に電気抵抗の上昇率がHAST前に比べ20%を超えたため「×」(不合格)となった。評価用チップ上のアルミニウム合金パッドとボンディングワイヤとの接合界面の断面をSEM付属のEDXにて分析したところ、接合界面にパラジウムは検出されなかった。この結果から、接合界面にパラジウムが検出される、すなわちFAB表面を金パラジウム分布層で覆うためにはパラジウムの含有量(質量%)および硫黄族元素の添加量に左右されることが分かる。また、接合界面でのパラジウムの有無が本発明の課題解決の鍵となっていることが分かる。
Figure JPOXMLDOC01-appb-T000001
上記の実施例および比較例の結果から、評価用チップ上のアルミニウム合金パッドとボンディングワイヤとの接合界面にパラジウムが存在するか否かがボンディングワイヤの通電性、すなわち接合寿命に大きく影響することがわかる。この接合界面のパラジウムは、図1に示すFAB表面に形成された金パラジウム分布層に由来するものである。
以上のとおり、FAB表面に金パラジウム分布層を安定して残すことで、自動車等の厳しい高温高湿の条件下でも接合界面に生じる腐食による電気抵抗の上昇、すなわち通電不良を抑制することができる貴金属被覆銀ボンディングワイヤを提供することができる。
また、本発明のボールボンディング用貴金属被覆銀ワイヤは、アルミパッドとボンディングワイヤ間で生じる金属間化合物の腐食により発生する通電不良を抑制することができるという優れた特性を発揮することができるため、本発明のボールボンディング用貴金属被覆銀ボンディングワイヤを半導体装置に使用することで従来の半導体装置より高寿命な半導体装置を提供することができる。
本発明のボールボンディング用貴金属被覆銀合金ワイヤは、従来の金ワイヤおよびパラジウム被覆銀ワイヤにとって代わり、高湿高温の条件下でも電気抵抗の上昇を抑え、ロジックIC、アナログIC、ディスクリート半導体、メモリの他、光半導体等の多岐にわたり用途がある。
1 半導体装置
2 半導体チップ
3 リードフレーム
4 貴金属被覆銀ワイヤ
5 基板
6 電極

Claims (12)

  1. 純銀または銀合金からなる芯材上に貴金属被覆層を備えた貴金属被覆銀ワイヤにおいて、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とするボールボンディング用貴金属被覆銀ワイヤ。
  2. 上記貴金属被覆層において、パラジウム中間層の芯材面に金中間層を備えることを特徴とする請求項1に記載のボールボンディング用貴金属被覆銀ワイヤ。
  3. 上記芯材が銅を含み、ワイヤ全体に対する銅の含有量が0.005質量%以上2.0質量%以下であることを特徴とする請求項1に記載のボールボンディング用貴金属被覆銀ワイヤ。
  4. 純銀または銀合金からなる芯材上に貴金属被覆層を備えた貴金属被覆銀ワイヤを製造する方法において、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とするボールボンディング用貴金属被覆銀ワイヤの製造方法。
  5. 上記貴金属被覆層において、パラジウム中間層の芯材面に金中間層を備えることを特徴とする請求項4に記載のボールボンディング用貴金属被覆銀ワイヤの製造方法。
  6. 上記芯材が銅を含み、ワイヤ全体に対する銅の含有量が0.005質量%以上2.0質量%以下であることを特徴とする請求項4に記載のボールボンディング用貴金属被覆銀ワイヤの製造方法。
  7.  少なくとも1つの半導体チップと、リードフレームまたは基板を備え、半導体チップの電極とリードフレームの電極、または半導体チップの電極と基板の電極、もしくは複数の半導体チップの電極間をボールボンディング用貴金属被覆銀ワイヤで接続した半導体装置であって、ボールボンディング用貴金属被覆銀ワイヤは純銀または銀合金からなる芯材上に貴金属被覆層を備え、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする半導体装置。
  8. 上記貴金属被覆層において、パラジウム中間層の芯材面に金中間層を備えるボールボンディング用貴金属被覆銀ワイヤを有することを特徴とする請求項7に記載の半導体装置。
  9. 上記芯材が銅を含み、ワイヤ全体に対する銅の含有量が0.005質量%以上2.0質量%以下であるボールボンディング用貴金属被覆銀ワイヤを有することを特徴とする請求項7に記載の半導体装置。
  10.  少なくとも1つの半導体チップと、リードフレームまたは基板を備え、半導体チップの電極とリードフレームの電極、または半導体チップの電極と基板の電極、もしくは複数の半導体チップの電極間をボールボンディング用貴金属被覆銀ワイヤで接続した半導体装置の製造方法であって、ボールボンディング用貴金属被覆銀ワイヤは純銀または銀合金からなる芯材上に貴金属被覆層を備え、ワイヤが少なくとも1種の硫黄族元素を含み、貴金属被覆層がパラジウム中間層および金表皮層を備え、ワイヤ全体に対するパラジウムの含有量が0.01質量%以上5.0質量%以下であり、ワイヤ全体に対する金の含有量が1.0質量%以上6.0質量%以下であり、かつ、ワイヤ全体に対する硫黄族元素の含有量が0.1質量ppm以上100質量ppm以下であることを特徴とする半導体装置の製造方法。
  11. 上記貴金属被覆層において、パラジウム中間層の芯材面に金中間層を備えるボールボンディング用貴金属被覆銀ワイヤを有することを特徴とする請求項10に記載の半導体装置の製造方法。
  12. 上記芯材が銅を含み、ワイヤ全体に対する銅の含有量が0.005質量%以上2.0質量%以下であるボールボンディング用貴金属被覆銀ワイヤを有することを特徴とする請求項10に記載の半導体装置の製造方法。

     
PCT/JP2018/016173 2018-04-02 2018-04-19 ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法 WO2019193770A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020207016069A KR102425333B1 (ko) 2018-04-02 2018-04-19 볼 본딩용 귀금속 피복 은 와이어 및 그 제조 방법, 그리고 볼 본딩용 귀금속 피복 은 와이어를 사용한 반도체 장치 및 그 제조 방법
SG11202009827QA SG11202009827QA (en) 2018-04-02 2018-04-19 Noble metal-coated silver wire for ball bonding and method for producing the same, and semiconductor device using noble metal-coated silver wire for ball bonding and method for producing the same
US16/969,357 US11456271B2 (en) 2018-04-02 2018-04-19 Noble metal-coated silver wire for ball bonding and method for producing the same, and semiconductor device using noble metal-coated silver wire for ball bonding and method for producing the same
CN201880072440.4A CN111344847A (zh) 2018-04-02 2018-04-19 球焊用的贵金属被覆银线及其制造方法、及使用球焊用的贵金属被覆银线的半导体装置及其制造方法
MYPI2020003454A MY195404A (en) 2018-04-02 2018-04-19 Noble Metal-Coated Silver Wire for Ball Bonding and Method for Producing The Same, And Semiconductor Device using Noble Metal-Coated Silver Wire for Ball Bonding and Method for Producing The Same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018070807A JP6869919B2 (ja) 2018-04-02 2018-04-02 ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法
JP2018-070807 2018-04-02

Publications (1)

Publication Number Publication Date
WO2019193770A1 true WO2019193770A1 (ja) 2019-10-10

Family

ID=68100323

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/016173 WO2019193770A1 (ja) 2018-04-02 2018-04-19 ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法

Country Status (8)

Country Link
US (1) US11456271B2 (ja)
JP (1) JP6869919B2 (ja)
KR (1) KR102425333B1 (ja)
CN (1) CN111344847A (ja)
MY (1) MY195404A (ja)
SG (1) SG11202009827QA (ja)
TW (1) TWI731234B (ja)
WO (1) WO2019193770A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7269361B2 (ja) 2019-10-01 2023-05-08 田中電子工業株式会社 ワイヤ接合構造とそれに用いられるボンディングワイヤ及び半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004014884A (ja) * 2002-06-07 2004-01-15 Sumitomo Electric Wintec Inc ボンディングワイヤー
WO2015115241A1 (ja) * 2014-01-31 2015-08-06 タツタ電線株式会社 ワイヤボンディング及びその製造方法
WO2015152197A1 (ja) * 2014-03-31 2015-10-08 日鉄住金マイクロメタル株式会社 半導体装置用ボンディングワイヤ及びその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7969021B2 (en) * 2000-09-18 2011-06-28 Nippon Steel Corporation Bonding wire for semiconductor device and method for producing the same
JP2005167020A (ja) * 2003-12-03 2005-06-23 Sumitomo Electric Ind Ltd ボンディングワイヤーおよびそれを使用した集積回路デバイス
JP2013033811A (ja) 2011-08-01 2013-02-14 Tatsuta Electric Wire & Cable Co Ltd ボールボンディングワイヤ
US20150322586A1 (en) * 2011-11-26 2015-11-12 Microbonds Inc. Bonding wire and process for manufacturing a bonding wire
JP6516465B2 (ja) * 2014-12-17 2019-05-22 日鉄ケミカル&マテリアル株式会社 半導体装置用ボンディングワイヤ
KR101687597B1 (ko) * 2015-01-19 2016-12-20 엠케이전자 주식회사 본딩 와이어
JP6002300B1 (ja) * 2015-09-02 2016-10-05 田中電子工業株式会社 ボールボンディング用パラジウム(Pd)被覆銅ワイヤ
JP6047214B1 (ja) * 2015-11-02 2016-12-21 田中電子工業株式会社 ボールボンディング用貴金属被覆銅ワイヤ
SG10201509634UA (en) * 2015-11-23 2017-06-29 Heraeus Oriental Hitec Co Ltd Coated wire

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004014884A (ja) * 2002-06-07 2004-01-15 Sumitomo Electric Wintec Inc ボンディングワイヤー
WO2015115241A1 (ja) * 2014-01-31 2015-08-06 タツタ電線株式会社 ワイヤボンディング及びその製造方法
WO2015152197A1 (ja) * 2014-03-31 2015-10-08 日鉄住金マイクロメタル株式会社 半導体装置用ボンディングワイヤ及びその製造方法

Also Published As

Publication number Publication date
CN111344847A (zh) 2020-06-26
KR102425333B1 (ko) 2022-07-26
MY195404A (en) 2023-01-19
TWI731234B (zh) 2021-06-21
US20210050321A1 (en) 2021-02-18
JP2019186246A (ja) 2019-10-24
TW201942988A (zh) 2019-11-01
KR20200086309A (ko) 2020-07-16
US11456271B2 (en) 2022-09-27
JP6869919B2 (ja) 2021-05-12
SG11202009827QA (en) 2020-11-27

Similar Documents

Publication Publication Date Title
KR101280668B1 (ko) 본딩 와이어의 접합 구조 및 그 형성 방법
JP6869920B2 (ja) ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法
JP6807426B2 (ja) 金被覆銀ボンディングワイヤとその製造方法、及び半導体装置とその製造方法
US20210280553A1 (en) Palladium-coated copper bonding wire and method for manufacturing same
US11876066B2 (en) Palladium-coated copper bonding wire, wire bonding structure, semiconductor device, and manufacturing method of semiconductor device
WO2020183748A1 (ja) パラジウム被覆銅ボンディングワイヤ、パラジウム被覆銅ボンディングワイヤの製造方法、及びこれを用いたワイヤ接合構造、半導体装置並びにその製造方法
TW202115799A (zh) 線接合構造、使用於該線接合構造的接合線及半導體裝置
WO2019193770A1 (ja) ボールボンディング用貴金属被覆銀ワイヤおよびその製造方法、ならびにボールボンディング用貴金属被覆銀ワイヤを使用した半導体装置およびその製造方法
KR102497489B1 (ko) 반도체 장치용 본딩 와이어
WO2022270077A1 (ja) 半導体装置用ボンディングワイヤ
WO2022270076A1 (ja) 半導体装置用ボンディングワイヤ
TW202313999A (zh) 半導體裝置用接合線

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18913798

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20207016069

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18913798

Country of ref document: EP

Kind code of ref document: A1