WO2018043897A1 - 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법 - Google Patents

반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법 Download PDF

Info

Publication number
WO2018043897A1
WO2018043897A1 PCT/KR2017/006871 KR2017006871W WO2018043897A1 WO 2018043897 A1 WO2018043897 A1 WO 2018043897A1 KR 2017006871 W KR2017006871 W KR 2017006871W WO 2018043897 A1 WO2018043897 A1 WO 2018043897A1
Authority
WO
WIPO (PCT)
Prior art keywords
thermoplastic polyimide
polyimide layer
reflow process
semiconductor package
polyimide film
Prior art date
Application number
PCT/KR2017/006871
Other languages
English (en)
French (fr)
Inventor
이계웅
박호영
이태석
Original Assignee
(주)아이피아이테크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)아이피아이테크 filed Critical (주)아이피아이테크
Priority to US16/329,394 priority Critical patent/US11015089B2/en
Priority to JP2019532901A priority patent/JP6816286B2/ja
Priority to CN201780052747.3A priority patent/CN109661719B/zh
Publication of WO2018043897A1 publication Critical patent/WO2018043897A1/ko

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J7/00Adhesives in the form of films or foils
    • C09J7/20Adhesives in the form of films or foils characterised by their carriers
    • C09J7/29Laminated material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/06Layered products comprising a layer of synthetic resin as the main or only constituent of a layer, which is next to another layer of the same or of a different material
    • B32B27/08Layered products comprising a layer of synthetic resin as the main or only constituent of a layer, which is next to another layer of the same or of a different material of synthetic resin
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/28Layered products comprising a layer of synthetic resin comprising synthetic resins not wholly covered by any one of the sub-groups B32B27/30 - B32B27/42
    • B32B27/281Layered products comprising a layer of synthetic resin comprising synthetic resins not wholly covered by any one of the sub-groups B32B27/30 - B32B27/42 comprising polyimides
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B7/00Layered products characterised by the relation between layers; Layered products characterised by the relative orientation of features between layers, or by the relative values of a measurable parameter between layers, i.e. products comprising layers having different physical, chemical or physicochemical properties; Layered products characterised by the interconnection of layers
    • B32B7/04Interconnection of layers
    • B32B7/12Interconnection of layers using interposed adhesives or interposed materials with bonding properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02118Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2250/00Layers arrangement
    • B32B2250/022 layers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2250/00Layers arrangement
    • B32B2250/24All layers being polymeric
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/30Properties of the layers or laminate having particular thermal properties
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/70Other properties
    • B32B2307/748Releasability
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/14Semiconductor wafers
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2203/00Applications of adhesives in processes or use of adhesives in the form of films or foils
    • C09J2203/326Applications of adhesives in processes or use of adhesives in the form of films or foils for bonding electronic components such as wafers, chips or semiconductors
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2301/00Additional features of adhesives in the form of films or foils
    • C09J2301/10Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet
    • C09J2301/12Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet by the arrangement of layers
    • C09J2301/122Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet by the arrangement of layers the adhesive layer being present only on one side of the carrier, e.g. single-sided adhesive tape
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2301/00Additional features of adhesives in the form of films or foils
    • C09J2301/10Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet
    • C09J2301/16Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet by the structure of the carrier layer
    • C09J2301/162Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet by the structure of the carrier layer the carrier being a laminate constituted by plastic layers only
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2479/00Presence of polyamine or polyimide
    • C09J2479/08Presence of polyamine or polyimide polyimide
    • C09J2479/086Presence of polyamine or polyimide polyimide in the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/81005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/07Polyamine or polyimide
    • H01L2924/07025Polyimide
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • Y10T428/2848Three or more layers

Definitions

  • the present invention relates to a polyimide film and a method for manufacturing the same, and more particularly, to facilitate the detachment of a semiconductor chip after completion of the reflow process by applying a thermoplastic polyimide layer having a glass transition temperature below the reflow process temperature.
  • the polyimide film for semiconductor package reflow process which can be performed, and its manufacturing method are related.
  • Polyimide films are widely used in electrical, electronic materials, aerospace, aerospace and telecommunications because of their excellent mechanical and thermal dimensional stability and chemical stability. Such polyimide films are widely used as base films, such as tape automated bonding (TAB) or chip on film (COF) materials, for example, because of thin and short components.
  • TAB tape automated bonding
  • COF chip on film
  • TAB or COF technology is a kind of technology for sealing IC chip or LSI chip. Specifically, TAB or COF technology is used to make a conductive pattern on a flexible tape and seal it by mounting the chip on it. It is advantageous to reduce the thickness of the product.
  • a solder reflow process is necessarily performed to electrically connect the semiconductor chip to the substrate, in which case the polyimide film is exposed to about 260 ° C., which is a reflow process temperature.
  • the conventional polyimide film has a structure in which a thermoplastic polyimide layer and an adhesive layer are sequentially laminated on a base film.
  • the conventional polyimide film is a thermoplastic polyimide layer interposed between the base film and the adhesive layer, and has a glass transition temperature of about 300 ° C. or higher at a reflow process temperature. In this case, after completion of the reflow process, There has been a problem that the detachment and detachment of the semiconductor chip is not easy.
  • An object of the present invention is to apply a thermoplastic polyimide layer having a glass transition temperature of less than the reflow process temperature, the polyimide film for semiconductor package reflow process that can ensure the ease of detachment of the semiconductor chip after the reflow process is completed and The manufacturing method is provided.
  • Polyimide film for semiconductor package reflow process is a non-thermoplastic polyimide layer; A thermoplastic polyimide layer laminated on the non-thermoplastic polyimide layer and having a glass transition temperature below a reflow process temperature; And an adhesive layer attached on the thermoplastic polyimide layer, wherein the surface of the thermoplastic polyimide layer is modified by a carboxyl group.
  • Polyimide film manufacturing method for a semiconductor package reflow process comprises the steps of (a) preparing a non-thermoplastic polyimide layer; (b) attaching a thermoplastic polyimide layer having a glass transition temperature below a reflow process temperature on the non-thermoplastic polyimide layer and whose surface is modified with a carboxyl group; And (c) attaching an adhesive layer on the thermoplastic polyimide layer.
  • Polyimide film for semiconductor package reflow process according to the present invention and a manufacturing method thereof is a thermoplastic polyimide layer having an aromatic diamine having any one of an ether group, a ketone group and a methyl group and any one of an ether group, a ketone group and a methyl group
  • the thermoplastic polyimide layer can have a low glass transition temperature of 260 ° C or less.
  • the polyimide film for semiconductor package reflow process and its manufacturing method according to the present invention by applying a thermoplastic polyimide layer having a glass transition temperature of 260 °C or less, by completing the reflow process to secure the semiconductor chip Desorption can be facilitated.
  • the polyimide film for semiconductor package reflow process and the method for producing the same according to the present invention are applied to a thermoplastic polyimide layer whose surface is modified by a carboxyl group, and activated by surface modification to form a thermoplastic polyimide layer by a carboxyl group. It is possible to secure excellent bonding reliability by improving adhesion between the adhesive layer and the adhesive layer.
  • FIG. 1 is a cross-sectional view showing a polyimide film for semiconductor package reflow process according to an embodiment of the present invention.
  • Figure 2 is a process flow chart showing a method for producing a polyimide film for semiconductor package reflow process according to an embodiment of the present invention.
  • FIG. 1 is a cross-sectional view showing a polyimide film for semiconductor package reflow process according to an embodiment of the present invention.
  • the polyimide film 100 for a semiconductor package reflow process includes a non-thermoplastic polyimide layer 120, a thermoplastic polyimide layer 140, and an adhesive layer 160. do.
  • the non-thermoplastic polyimide layer 120 is disposed at the bottom of the polyimide film 100.
  • the non-thermoplastic polyimide layer 120 is used to withstand a temperature of about 260 ° C. or more, which is a semiconductor package reflow process temperature, and may be a thermosetting polyimide, but is not limited thereto.
  • thermoplastic polyimide layer 140 is laminated on the non-thermoplastic polyimide layer 120 and has a glass transition temperature of less than or equal to the reflow process temperature. At this time, the surface of the thermoplastic polyimide layer 140 is modified with a carboxyl group.
  • thermoplastic polyimide layer 140 preferably has a glass transition temperature of less than the reflow process temperature, more preferably 260 ° C or less.
  • thermoplastic polyimide layer 140 having a glass transition temperature of 260 ° C. or less
  • the thermoplastic polyimide layer 140 melts during the reflow process to have a rubber-like property such that the adhesive layer ( It is possible to improve the adhesive force with the 160, and to maintain a hard state after completing the reflow process, the releasability is improved to be easily attached and detached with a semiconductor chip (not shown).
  • thermoplastic polyimide layer 140 includes an aromatic diamine having any one of an ether group, a ketone group and a methyl group, and an aromatic dianhydride having any one of the ether group, a ketone group and a methyl group in an organic solvent. It is preferable to use the polyamic acid produced synthetically.
  • the aromatic diamine includes 3,3'-dimethyl- [1,1'-biphenyl] -4,4'-diamine represented by the following Chemical Formula 1.
  • aromatic dianhydride includes 3,3 ', 4,4'-benzophenonetetracarboxylic dianhydride (3,3', 4,4'-benzophenontetracarbolxylic dianhydride) represented by the following formula (2).
  • the organic solvent may be one or more selected from NMP (N-methyl-2-pyrrolidone), toluene, dimethyl sulfoxide (DMSO), ethyl lactate (EL), and the like. It is not limited to this.
  • the thermoplastic polyimide layer 140 has an aromatic diamine having any one of an ether group, a ketone group and a methyl group, and an aromatic dianhydride having any one of an ether group, a ketone group and a methyl group.
  • the thermoplastic polyimide layer 140 can have a low glass transition temperature of 260 ° C or less.
  • the adhesive force between the thermoplastic polyimide layer 140 and the adhesive layer 160 may be improved by the carboxyl group. Will be.
  • thermoplastic polyimide layer 140 When the thermoplastic polyimide layer 140 is added with a small amount of KOH to the polyamic acid, and then heat treated at 300 to 400 ° C., the surface is modified with a carboxyl group as in Scheme 1 below.
  • the polyamic acid undergoes an imidation reaction by undergoing a heat treatment process of 300 to 400 ° C. to form a polyimide.
  • KOH is preferably added in an amount ratio of 0.5 to 3 parts by weight with respect to 100 parts by weight of polyamic acid.
  • the amount of KOH added is less than 0.5 parts by weight with respect to 100 parts by weight of polyamic acid, it may be difficult to properly exhibit the surface modification treatment effect.
  • the amount of KOH added exceeds 3 parts by weight with respect to 100 parts by weight of polyamic acid, the excessive addition of KOH causes the imide structure of the polyamic acid or polyimide to be broken, thereby degrading the physical and chemical properties of the polyimide. Therefore, it is not preferable.
  • the adhesive layer 160 is attached on the thermoplastic polyimide layer 140.
  • the pressure-sensitive adhesive layer 160 may be a variety of pressure-sensitive adhesives such as acrylic pressure-sensitive adhesive, rubber pressure-sensitive adhesive, silicone pressure-sensitive adhesive, polyvinyl ether. Among these, in consideration of the adhesiveness to a semiconductor chip, the cleaning property after peeling, etc., the (meth) acrylic-type adhesive which uses a (meth) acrylic-type polymer as a base polymer is more preferable.
  • the polyimide film for semiconductor package reflow process is a thermoplastic polyimide layer having any one of an aromatic diamine having one of an ether group, a ketone group and a methyl group, and an ether group, a ketone group and a methyl group.
  • the thermoplastic polyimide layer can have a low glass transition temperature of 260 ° C or less.
  • the polyimide film for the semiconductor package reflow process according to the embodiment of the present invention is applied to the thermoplastic chip with a glass transition temperature of 260 ° C. or less, thereby completing the reflow process, Desorption of can be facilitated.
  • the polyimide film for semiconductor package reflow process according to an embodiment of the present invention is applied to the thermoplastic polyimide layer by the carboxyl group by activation through surface modification by applying a thermoplastic polyimide layer whose surface is modified with a carboxyl group It is possible to secure excellent bonding reliability by improving adhesion between the adhesive layers.
  • FIG. 2 is a process flowchart showing a method for manufacturing a polyimide film for semiconductor package reflow process according to an embodiment of the present invention.
  • the method for manufacturing a polyimide film for a semiconductor package reflow process is a step of preparing a non-thermoplastic polyimide layer (S110), the step of attaching a thermoplastic polyimide layer on the non-thermoplastic polyimide layer ( S120) and the adhesive layer attaching step (S130) on the thermoplastic polyimide layer.
  • a non-thermoplastic polyimide layer is prepared.
  • This non-thermoplastic polyimide layer is disposed at the bottom of the polyimide film.
  • the non-thermoplastic polyimide layer is used to withstand a temperature of about 260 ° C. or more, which is a semiconductor package reflow process temperature, and may be a thermosetting polyimide, but is not limited thereto.
  • thermoplastic polyimide layer on the non-thermoplastic polyimide layer
  • thermoplastic polyimide layer on the non-thermoplastic polyimide layer (S120) has a glass transition temperature below the reflow process temperature on the non-thermoplastic polyimide layer, and attaches the thermoplastic polyimide layer whose surface is modified with a carboxyl group. .
  • thermoplastic polyimide layer preferably has a glass transition temperature of less than the reflow process temperature, more preferably 260 ° C or less.
  • thermoplastic polyimide layer having a glass transition temperature of 260 ° C. or less
  • the thermoplastic polyimide layer melts during the reflow process to have a rubber-like property, thereby improving adhesion to the adhesive layer.
  • the hard state is maintained, so that the releasability is improved and the attachment and detachment with the semiconductor chip can be facilitated.
  • thermoplastic polyimide layer is prepared by synthesizing an aromatic diamine having any one of an ether group, a ketone group and a methyl group and an aromatic dianhydride having any one of an ether group, a ketone group and a methyl group in an organic solvent. It is preferable to use the prepared polyamic acid.
  • the aromatic diamine includes 3,3'-dimethyl- [1,1'-biphenyl] -4,4'-diamine.
  • Aromatic dianhydrides also include 3,3 ', 4,4'-benzophenonetetracarboxylic dianhydride (3,3', 4,4'-benzophenontetracarbolxylic dianhydride).
  • the organic solvent may be one or more selected from NMP (N-methyl-2-pyrrolidone), toluene, dimethyl sulfoxide (DMSO), ethyl lactate (EL), and the like. It is not limited to this.
  • the adhesive force between the thermoplastic polyimide layer and the adhesive layer may be improved by the carboxyl group.
  • thermoplastic polyimide layer When the thermoplastic polyimide layer is added with a small amount of KOH to the polyamic acid, and then heat treated at 300 to 400 ° C., the surface is modified with a carboxyl group as in Scheme 1 below.
  • the polyamic acid undergoes an imidation reaction by undergoing a heat treatment process of 300 to 400 ° C. to form a polyimide.
  • KOH is preferably added in an amount ratio of 0.5 to 3 parts by weight with respect to 100 parts by weight of polyamic acid.
  • the amount of KOH added is less than 0.5 parts by weight with respect to 100 parts by weight of polyamic acid, it may be difficult to properly exhibit the surface modification treatment effect.
  • the amount of KOH added exceeds 3 parts by weight with respect to 100 parts by weight of polyamic acid, the excessive addition of KOH causes the imide structure of the polyamic acid or polyimide to be broken, thereby degrading the physical and chemical properties of the polyimide. Therefore, it is not preferable.
  • the adhesive layer is attached on the thermoplastic polyimide layer.
  • the pressure-sensitive adhesive layer may be used a variety of pressure-sensitive adhesives such as acrylic pressure-sensitive adhesive, rubber pressure-sensitive adhesive, silicone pressure-sensitive adhesive, polyvinyl ether.
  • pressure-sensitive adhesives such as acrylic pressure-sensitive adhesive, rubber pressure-sensitive adhesive, silicone pressure-sensitive adhesive, polyvinyl ether.
  • the (meth) acrylic-type adhesive which uses a (meth) acrylic-type polymer as a base polymer is more preferable.
  • Polyimide film for semiconductor package reflow process prepared by the above process (S110 ⁇ S130) is an aromatic diamine and ether having any one of an ether group, a ketone group and a methyl group as a thermoplastic polyimide layer
  • the thermoplastic polyimide layer can have a low glass transition temperature of 260 ° C or lower. do.
  • the polyimide film for the semiconductor package reflow process manufactured by the method according to the embodiment of the present invention by applying a thermoplastic polyimide layer having a glass transition temperature of 260 °C or less, ensuring the releasability after completing the reflow process The attachment and detachment with the semiconductor chip can be facilitated.
  • the polyimide film for the semiconductor package reflow process manufactured by the method according to the embodiment of the present invention is a thermoplastic polyimide by the carboxyl group by activation through surface modification by applying a thermoplastic polyimide layer whose surface is modified with a carboxyl group Excellent bonding reliability can be ensured by improving the adhesive force between the polyimide layer and the adhesive layer.
  • thermosetting polyimide film 100 parts by weight of polyamic acid
  • KOH 2 parts by weight of KOH
  • thermosetting polyimide film was applied on a thermosetting polyimide film at a thickness of 6 ⁇ m, and then heat treated at 350 ° C. to modify the surface of the thermoplastic polyimide film with a carboxyl group. Formed.
  • thermoplastic polyimide film was attached on the thermoplastic polyimide film to prepare a polyimide film.
  • a polyimide film was prepared in the same manner as in Example 1 except that KOH was added 1.5 parts by weight based on 100 parts by weight of polyamic acid, followed by heat treatment at 340 ° C.
  • a polyimide film was prepared in the same manner as in Example 1 except that 3.0 parts by weight of KOH was added and then heat-treated at 360 ° C.
  • thermosetting polyimide film 36.6 g of 3,3'-dimethyl- [1,1'-biphenyl] -4,4'-diamine and 53.4 g of 3,3 ', 4,4'-benzophenonetetracarboxylic dianhydride at 410 g NMP
  • the polyamic acid was applied to the thermosetting polyimide film to a thickness of 6 ⁇ m and then heat treated at 350 °C to form a thermoplastic polyimide film.
  • thermoplastic polyimide film was attached on the thermoplastic polyimide film to prepare a polyimide film.
  • Table 1 shows the physical property evaluation results of the polyimide film prepared according to Examples 1 to 3 and Comparative Example 1.
  • the glass transition temperature of the thermoplastic polyimide layer was measured using Q400 of TA.
  • the polyimide film was cut into 100 mm (width) x 100 mm (length) and then pressed and heated at a pressure of 500 kgf at 260 ° C., and then the adhesion between the thermoplastic polyimide film and the adhesive film was measured according to the IPC 650 method.
  • the glass transition temperature of the thermoplastic polyimide layer was measured as 196 ⁇ 203 °C to confirm that all of the target value of 260 °C or less is satisfied. have.
  • the adhesive force between the thermoplastic polyimide film and the adhesive film was measured to be 1.3 ⁇ 1.5kgf / cm was confirmed to have excellent adhesion.
  • the adhesive force between the thermoplastic polyimide film and the adhesive film was 0.8 kgf / cm due to the glass transition temperature of the thermoplastic polyimide layer having 274 ° C. exceeding the target value. Only confirmed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Laminated Bodies (AREA)
  • Adhesives Or Adhesive Processes (AREA)
  • Macromolecular Compounds Obtained By Forming Nitrogen-Containing Linkages In General (AREA)
  • Manufacture Of Macromolecular Shaped Articles (AREA)
  • Wire Bonding (AREA)

Abstract

리플로우 공정 온도 이하의 유리전이온도를 갖는 열가소성 폴리이미드층의 적용으로 리플로우 공정 완료 후 반도체 칩의 탈부착에 대한 용이성을 확보할 수 있는 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법에 대하여 개시한다.

Description

반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법
본 발명은 폴리이미드 필름 및 그 제조 방법에 관한 것으로, 보다 상세하게는 리플로우 공정 온도 이하의 유리전이온도를 갖는 열가소성 폴리이미드층의 적용으로 리플로우 공정 완료 후 반도체 칩의 탈부착에 대한 용이성을 확보할 수 있는 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법에 관한 것이다.
폴리이미드 필름은 기계적 및 열적 치수 안정성이 우수하고, 화학적 안정성을 갖는 특성으로 인해 전기, 전자 재료, 우주, 항공 및 전기통신 분야에 넓게 이용되고 있다. 이러한 폴리이미드 필름은 부품의 경박단소화로 인해 미세한 패턴을 가진 연성 회로기판 재료, 일 예로 TAB(Tape Automated Bonding)나 COF(Chip On Film) 등의 베이스 필름으로 많이 사용되고 있다.
TAB 또는 COF 기술은 IC 칩이나 LSI 칩을 밀봉하는 기술의 일종으로, 구체적으로는 연성 테이프 위에 전도성 패턴을 만들고 위에 칩을 실장하여 밀봉하는 기술로, 패키지화된 밀봉소자의 크기가 작고 가요성을 가지고 있어 제품의 경박단소화에 유리하다.
폴리이미드 필름을 TAB이나 COF용 베이스 필름으로 이용하기 위해서는 높은 치수 안정성이 요구된다.
특히, 반도체 패키지의 제조시 반도체 칩을 기판과 전기적으로 연결하기 위해 납땜 리플로우(Reflow) 공정을 반드시 거치게 되는데, 이 경우 폴리이미드 필름이 리플로우 공정 온도인 대략 260℃ 부근에 노출된다.
이때, 종래의 폴리이미드 필름은 기재 필름 상에 열가소성 폴리이미드층 및 점착층이 차례로 적층되는 구조를 갖는다. 일반적으로, 종래의 폴리이미드 필름은 기재 필름과 점착층 사이에 개재되는 열가소성 폴리이미드층으로 리플로우 공정 온도 이상, 대략 300℃ 이상의 유리전이온도를 갖는 것을 이용하고 있는데, 이 경우 리플로우 공정 완료 후 반도체 칩에 대한 탈부착이 용이하지 못하다는 문제가 있었다.
관련 선행문헌으로는 대한민국 공개특허공보 제10-2014-0084095호(2014.07.04. 공개)가 있으며, 상기 문헌에는 리플로우 필름, 땜납 범프 형성 방법, 땜납 접합의 형성 방법 및 반도체 장치가 기재되어 있다.
본 발명의 목적은 리플로우 공정 온도 이하의 유리전이온도를 갖는 열가소성 폴리이미드층의 적용으로 리플로우 공정 완료 후 반도체 칩의 탈부착에 대한 용이성을 확보할 수 있는 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법을 제공하는 것이다.
상기 목적을 달성하기 위한 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름은 비열가소성 폴리이미드층; 상기 비열가소성 폴리이미드층 상에 적층되며, 리플로우 공정 온도 이하의 유리전이온도를 갖는 열가소성 폴리이미드층; 및 상기 열가소성 폴리이미드층 상에 부착된 점착층;을 포함하며, 상기 열가소성 폴리이미드층의 표면은 카르복실기로 개질 처리된 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법은 (a) 비열가소성 폴리이미드층을 마련하는 단계; (b) 상기 비열가소성 폴리이미드층 상에 리플로우 공정 온도 이하의 유리전이온도를 가지며, 표면이 카르복실기로 개질 처리된 열가소성 폴리이미드층을 부착하는 단계; 및 (c) 상기 열가소성 폴리이미드층 상에 점착층을 부착하는 단계;를 포함하는 것을 특징으로 한다.
본 발명에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법은 열가소성 폴리이미드층으로 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산을 이용함으로써, 열가소성 폴리이미드층이 260℃ 이하의 낮은 유리전이온도를 가질 수 있게 된다.
이 결과, 본 발명에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법은 260℃ 이하의 유리전이온도를 갖는 열가소성 폴리이미드층을 적용함으로써, 리플로우 공정을 완료한 후 이형성 확보로 반도체 칩과의 탈부착이 용이해질 수 있다.
또한, 본 발명에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법은 표면이 카르복실기로 개질 처리된 열가소성 폴리이미드층을 적용하는 것에 의해, 표면 개질을 통한 활성화로 카르복실기에 의해 열가소성 폴리이미드층과 점착층 간의 접착력 향상으로 우수한 접합 신뢰성을 확보할 수 있다.
도 1은 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름을 나타낸 단면도.
도 2는 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법을 나타낸 공정 순서도.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예는 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성요소를 지칭한다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법에 관하여 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름을 나타낸 단면도이다.
도 1을 참조하면, 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름(100)은 비열가소성 폴리이미드층(120), 열가소성 폴리이미드층(140) 및 점착층(160)을 포함한다.
비열가소성 폴리이미드층(120)은 폴리이미드 필름(100)의 최 하부에 배치된다. 이때, 비열가소성 폴리이미드층(120)은 반도체 패키지 리플로우 공정 온도인 대략 260℃ 이상의 온도를 견디기 위해 사용되며, 열경화성 폴리이미드일 수 있으나, 이에 제한되는 것은 아니다.
열가소성 폴리이미드층(140)은 비열가소성 폴리이미드층(120) 상에 적층되며, 리플로우 공정 온도 이하의 유리전이온도를 갖는다. 이때, 열가소성 폴리이미드층(140)의 표면은 카르복실기(carboxyl group)로 개질 처리된다.
이때, 열가소성 폴리이미드층(140)은 리플로우 공정 온도 이하, 보다 바람직하게는 260℃ 이하의 유리전이온도를 갖는 것이 좋다.
이와 같이, 열가소성 폴리이미드층(140)으로 260℃ 이하의 유리전이온도를 갖는 것을 이용하게 되면, 리플로우 공정시에는 열가소성 폴리이미드층(140)이 녹아 고무처럼 유연한 성질을 가짐에 따라 점착층(160)과의 접착력을 향상시킬 수 있게 되고, 리플로우 공정을 완료한 후에는 딱딱한 상태를 유지하게 되므로, 이형성이 향상되어 반도체 칩(미도시)과의 탈부착이 용이해질 수 있게 된다.
이를 위해, 열가소성 폴리이미드층(140)은 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산을 이용하는 것이 바람직하다.
이때, 방향족 디아민은 하기의 화학식 1로 표기되는 3,3'-디메틸-[1,1'-비페닐]-4,4'-디아민을 포함한다.
[화학식 1]
Figure PCTKR2017006871-appb-I000001
또한, 방향족 디안하이드리드는 하기 화학식 2로 표기되는 3,3', 4,4'-벤조페논테트라카르복실디안하이드리드(3,3', 4,4'-benzophenontetracarbolxylic dianhydride)을 포함한다.
[화학식 2]
Figure PCTKR2017006871-appb-I000002
그리고, 유기 용매는 NMP(N-메틸-2-피롤리돈), 톨루엔, 디메틸 설폭사이드(Dimethyl Sulfoxide : DMSO), 에틸 락테이트(Ethyl Lactate ; EL) 등에서 선택된 1종 이상이 이용될 수 있으나, 이에 제한되는 것은 아니다.
전술한 바와 같이, 본 발명에서는 열가소성 폴리이미드층(140)으로 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산을 이용함으로써, 열가소성 폴리이미드층(140)이 260℃ 이하의 낮은 유리전이온도를 가질 수 있게 된다.
또한, 본 발명에서와 같이, 열가소성 폴리이미드층(140)으로 표면이 카르복실기로 개질 처리된 것을 이용하게 되면, 카르복실기에 의해 열가소성 폴리이미드층(140)과 점착층(160) 간의 접착력을 향상시킬 수 있게 된다.
이러한 열가소성 폴리이미드층(140)은 폴리아믹산에 소량의 KOH를 첨가한 후, 300 ~ 400℃에서 열처리를 실시하게 되면, 하기의 반응식 1과 같이 표면이 카르복실기로 개질 처리된다. 다시 말해, 폴리아믹산은 300 ~ 400℃의 열처리 과정을 거치는 것에 의해 이미드화 반응이 일어나 폴리이미드가 된다.
[반응식 1]
Figure PCTKR2017006871-appb-I000003
이때, KOH는 폴리아믹산 100 중량부에 대하여, 0.5 ~ 3 중량부의 함량비로 첨가되는 것이 바람직하다. KOH의 첨가량이 폴리아믹산 100 중량부에 대하여, 0.5 중량부 미만일 경우에는 표면 개질 처리 효과를 제대로 발휘하는데 어려움이 따를 수 있다. 반대로, KOH의 첨가량이 폴리아믹산 100 중량부에 대하여, 3 중량부를 초과할 경우에는 KOH의 과량 첨가로 인하여 폴리아믹산 또는 폴리이미드의 이미드 구조가 깨져서 폴리이미드의 물리적 및 화학성 물성이 저하되는 문제가 있으므로, 바람직하지 못하다.
점착층(160)은 열가소성 폴리이미드층(140) 상에 부착된다. 이러한 점착층(160)은 아크릴계 점착제, 고무계 점착제, 실리콘계 점착제, 폴리비닐에테르 등의 각종 점착제가 사용될 수 있다. 이 중에서도 반도체 칩에 대한 접착성 및 박리 후의 세정성 등을 고려할 때, (메트)아크릴계 중합체를 베이스 중합체로 하는 (메트)아크릴계 점착제가 보다 바람직하다.
전술한 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름은 열가소성 폴리이미드층으로 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산을 이용함으로써, 열가소성 폴리이미드층이 260℃ 이하의 낮은 유리전이온도를 가질 수 있게 된다.
이 결과, 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름은 260℃ 이하의 유리전이온도를 갖는 열가소성 폴리이미드층을 적용함으로써, 리플로우 공정을 완료한 후 이형성 확보로 반도체 칩과의 탈부착이 용이해질 수 있다.
또한, 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름은 표면이 카르복실기로 개질 처리된 열가소성 폴리이미드층을 적용하는 것에 의해, 표면 개질을 통한 활성화로 카르복실기에 의해 열가소성 폴리이미드층과 점착층 간의 접착력 향상으로 우수한 접합 신뢰성을 확보할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법에 대하여 설명하도록 한다.
도 2는 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법을 나타낸 공정 순서도이다.
도 2를 참조하면, 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법은 비열가소성 폴리이미드층 마련 단계(S110), 비열가소성 폴리이미드층 상에 열가소성 폴리이미드층 부착 단계(S120) 및 열가소성 폴리이미드층 상에 점착층 부착 단계(S130)를 포함한다.
비열가소성 폴리이미드층 마련
비열가소성 폴리이미드층 마련 단계(S110)에서는 비열가소성 폴리이미드층을 마련한다. 이러한 비열가소성 폴리이미드층은 폴리이미드 필름의 최 하부에 배치된다. 이때, 비열가소성 폴리이미드층은 반도체 패키지 리플로우 공정 온도인 대략 260℃ 이상의 온도를 견디기 위해 사용되며, 열경화성 폴리이미드일 수 있으나, 이에 제한되는 것은 아니다.
비열가소성 폴리이미드층 상에 열가소성 폴리이미드층 부착
비열가소성 폴리이미드층 상에 열가소성 폴리이미드층 부착 단계(S120)에서는 비열가소성 폴리이미드층 상에 리플로우 공정 온도 이하의 유리전이온도를 가지며, 표면이 카르복실기로 개질 처리된 열가소성 폴리이미드층을 부착한다.
이때, 열가소성 폴리이미드층은 리플로우 공정 온도 이하, 보다 바람직하게는 260℃ 이하의 유리전이온도를 갖는 것이 좋다.
이와 같이, 열가소성 폴리이미드층으로 260℃ 이하의 유리전이온도를 갖는 것을 이용하게 되면, 리플로우 공정시에는 열가소성 폴리이미드층이 녹아 고무처럼 유연한 성질을 가짐에 따라 점착층과의 접착력을 향상시킬 수 있게 되고, 리플로우 공정을 완료한 후에는 딱딱한 상태를 유지하게 되므로, 이형성이 향상되어 반도체 칩과의 탈부착이 용이해질 수 있게 된다.
이를 위해, 열가소성 폴리이미드층은 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산을 이용하는 것이 바람직하다.
이때, 방향족 디아민은 3,3'-디메틸-[1,1'-비페닐]-4,4'-디아민을 포함한다.
또한, 방향족 디안하이드리드는 3,3', 4,4'-벤조페논테트라카르복실디안하이드리드(3,3', 4,4'-benzophenontetracarbolxylic dianhydride)을 포함한다.
그리고, 유기 용매는 NMP(N-메틸-2-피롤리돈), 톨루엔, 디메틸 설폭사이드(Dimethyl Sulfoxide : DMSO), 에틸 락테이트(Ethyl Lactate ; EL) 등에서 선택된 1종 이상이 이용될 수 있으나, 이에 제한되는 것은 아니다.
또한, 본 발명에서와 같이, 열가소성 폴리이미드층으로 표면이 카르복실기로 개질 처리된 것을 이용하게 되면, 카르복실기에 의해 열가소성 폴리이미드층과 점착층 간의 접착력을 향상시킬 수 있게 된다.
이러한 열가소성 폴리이미드층은 폴리아믹산에 소량의 KOH를 첨가한 후, 300 ~ 400℃에서 열처리를 실시하게 되면, 하기의 반응식 1과 같이 표면이 카르복실기로 개질 처리된다. 다시 말해, 폴리아믹산은 300 ~ 400℃의 열처리 과정을 거치는 것에 의해 이미드화 반응이 일어나 폴리이미드가 된다.
[반응식 1]
Figure PCTKR2017006871-appb-I000004
이때, KOH는 폴리아믹산 100 중량부에 대하여, 0.5 ~ 3 중량부의 함량비로 첨가되는 것이 바람직하다. KOH의 첨가량이 폴리아믹산 100 중량부에 대하여, 0.5 중량부 미만일 경우에는 표면 개질 처리 효과를 제대로 발휘하는데 어려움이 따를 수 있다. 반대로, KOH의 첨가량이 폴리아믹산 100 중량부에 대하여, 3 중량부를 초과할 경우에는 KOH의 과량 첨가로 인하여 폴리아믹산 또는 폴리이미드의 이미드 구조가 깨져서 폴리이미드의 물리적 및 화학성 물성이 저하되는 문제가 있으므로, 바람직하지 못하다.
열가소성 폴리이미드층 상에 점착층 부착
열가소성 폴리이미드층 상에 점착층 부착 단계(S130)에서는 열가소성 폴리이미드층 상에 점착층을 부착한다.
이때, 점착층은 아크릴계 점착제, 고무계 점착제, 실리콘계 점착제, 폴리비닐에테르 등의 각종 점착제가 사용될 수 있다. 이 중에서도 반도체 칩에 대한 접착성 및 박리 후의 세정성 등을 고려할 때, (메트)아크릴계 중합체를 베이스 중합체로 하는 (메트)아크릴계 점착제가 보다 바람직하다.
상기의 과정(S110 ~ S130)에 의해 제조되는 본 발명의 실시예에 따른 반도체 패키지 리플로우 공정용 폴리이미드 필름은 열가소성 폴리이미드층으로 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산을 이용함으로써, 열가소성 폴리이미드층이 260℃ 이하의 낮은 유리전이온도를 가질 수 있게 된다.
이 결과, 본 발명의 실시예에 따른 방법으로 제조되는 반도체 패키지 리플로우 공정용 폴리이미드 필름은 260℃ 이하의 유리전이온도를 갖는 열가소성 폴리이미드층을 적용함으로써, 리플로우 공정을 완료한 후 이형성 확보로 반도체 칩과의 탈부착이 용이해질 수 있다.
또한, 본 발명의 실시예에 따른 방법으로 제조되는 반도체 패키지 리플로우 공정용 폴리이미드 필름은 표면이 카르복실기로 개질 처리된 열가소성 폴리이미드층을 적용하는 것에 의해, 표면 개질을 통한 활성화로 카르복실기에 의해 열가소성 폴리이미드층과 점착층 간의 접착력 향상으로 우수한 접합 신뢰성을 확보할 수 있다.
실시예
이하, 본 발명의 이해를 돕기 위하여 바람직한 실시예를 설명한다. 하지만 하기 실시예는 본 발명을 예시하는 것일 뿐 본 발명의 범주 및 기술사상 범위 내에서 다양한 변경 및 수정이 가능함은 당업자에게 명백한 것이며, 이러한 변형 및 수정이 첨부된 특허 청구 범위에 속하는 것도 당연한 것이다.
1. 폴리이미드 필름 제조
실시예 1
3,3'-디메틸-[1,1'-비페닐]-4,4'-디아민 36.6g 및 3,3', 4,4'-벤조페논테트라카르복실디안하이드리드 53.4g을 NMP 410g에서 중합하여 폴리아믹산을 합성하였다.
다음으로, 폴리아믹산 100 중량부에 대하여, KOH 2 중량부를 첨가한 폴리아믹산 조성물을 열경화성 폴리이미드 필름 상에 6㎛의 두께로 도포한 다음 350℃에서 열처리하여 표면이 카르복실기로 개질된 열가소성 폴리이미드 필름을 형성하였다.
다음으로, 열가소성 폴리이미드 필름 상에 아크릴계 점착 필름을 부착하여 폴리이미드 필름을 제조하였다.
실시예 2
폴리아믹산 100 중량부에 대하여, KOH를 1.5 중량부를 첨가한 후, 340℃에서 열처리한 것을 제외하고는 실시예 1과 동일한 방법으로 폴리이미드 필름을 제조하였다.
실시예 3
폴리아믹산 100 중량부에 대하여, KOH를 3.0 중량부를 첨가한 후, 360℃에서 열처리한 것을 제외하고는 실시예 1과 동일한 방법으로 폴리이미드 필름을 제조하였다.
비교예 1
3,3'-디메틸-[1,1'-비페닐]-4,4'-디아민 36.6g 및 3,3', 4,4'-벤조페논테트라카르복실디안하이드리드 53.4g을 NMP 410g에서 중합하여 폴리아믹산을 합성한 후, 폴리아믹산을 열경화성 폴리이미드 필름 상에 6㎛의 두께로 도포한 다음 350℃에서 열처리하여 열가소성 폴리이미드 필름을 형성하였다.
다음으로, 열가소성 폴리이미드 필름 상에 아크릴계 점착 필름을 부착하여 폴리이미드 필름을 제조하였다.
2. 물성 평가
표 1은 실시예 1 ~ 3 및 비교예 1에 따라 제조된 폴리이미드 필름의 물성 평가 결과를 나타낸 것이다.
1) 유리전이온도
TA사의 Q400을 이용하여 열가소성 폴리이미드층의 유리전이온도를 측정하였다.
2) 접착력
폴리이미드 필름을 100mm(가로) × 100mm(세로)로 절단한 다음 260℃에 500kgf의 압력으로 압착 가열한 후, IPC 650 방법에 의거하여 열가소성 폴리이미드 필름과 점착 필름 간의 접착력을 측정하였다.
[표 1]
Figure PCTKR2017006871-appb-I000005
표 1을 참조하면, 실시예 1 ~ 3에 따라 제조된 폴리이미드 필름의 경우, 열가소성 폴리이미드층의 유리전이온도가 196 ~ 203℃로 측정되어 목표값인 260℃ 이하를 모두 만족하는 것을 확인할 수 있다. 이 결과, 실시예 1 ~ 3에 따라 제조된 폴리이미드 필름의 경우, 열가소성 폴리이미드 필름과 점착 필름 간의 접착력이 1.3 ~ 1.5kgf/cm로 측정되어 우수한 접착력을 갖는 것을 확인하였다.
반면, 비교예 1에 따라 제조된 폴리이미드 필름의 경우, 열가소성 폴리이미드층의 유리전이온도가 목표값을 초과하는 274℃를 갖는데 기인하여 열가소성 폴리이미드 필름과 접착 필름 간의 접착력이 0.8kgf/cm에 불과한 것을 확인하였다.
이상에서는 본 발명의 실시예를 중심으로 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 기술자의 수준에서 다양한 변경이나 변형을 가할 수 있다. 이러한 변경과 변형은 본 발명이 제공하는 기술 사상의 범위를 벗어나지 않는 한 본 발명에 속한다고 할 수 있다. 따라서 본 발명의 권리범위는 이하에 기재되는 청구범위에 의해 판단되어야 할 것이다.

Claims (10)

  1. 비열가소성 폴리이미드층;
    상기 비열가소성 폴리이미드층 상에 적층되며, 리플로우 공정 온도 이하의 유리전이온도를 갖는 열가소성 폴리이미드층; 및
    상기 열가소성 폴리이미드층 상에 부착된 점착층;을 포함하며,
    상기 열가소성 폴리이미드층의 표면은 카르복실기로 개질 처리된 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름.
  2. 제1항에 있어서,
    상기 열가소성 폴리이미드층은
    260℃ 이하의 유리전이온도를 갖는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름.
  3. 제1항에 있어서,
    상기 열가소성 폴리이미드층은
    에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 제조된 폴리아믹산이 이용되는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름.
  4. 제3항에 있어서,
    상기 방향족 디아민은
    3,3'-디메틸-[1,1'-비페닐]-4,4'-디아민을 포함하고,
    상기 방향족 디안하이드리드는 3,3', 4,4'-벤조페논테트라카르복실디안하이드리드(3,3', 4,4'-benzophenontetracarbolxylic dianhydride)을 포함하는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름.
  5. 제3항에 있어서,
    상기 열가소성 폴리이미드층은
    상기 폴리아믹산에 KOH를 첨가하고, 300 ~ 400℃에서 열처리하는 것에 의해 표면이 카르복실기로 개질 처리된 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름.
  6. (a) 비열가소성 폴리이미드층을 마련하는 단계;
    (b) 상기 비열가소성 폴리이미드층 상에 리플로우 공정 온도 이하의 유리전이온도를 가지며, 표면이 카르복실기로 개질 처리된 열가소성 폴리이미드층을 부착하는 단계; 및
    (c) 상기 열가소성 폴리이미드층 상에 점착층을 부착하는 단계;를 포함하는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법.
  7. 제6항에 있어서,
    상기 (b) 단계에서,
    상기 열가소성 폴리이미드층은
    에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디아민과 에테르기, 케톤기 및 메틸기 중 어느 하나가 있는 방향족 디안하이드리드(aromatic dianhydride)를 유기 용매에 합성하여 폴리아믹산을 제조하는 것에 의해, 260℃ 이하의 유리전이온도를 갖는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법.
  8. 제7항에 있어서,
    상기 방향족 디아민은
    3,3'-디메틸-[1,1'-비페닐]-4,4'-디아민을 포함하고,
    상기 방향족 디안하이드리드는 3,3', 4,4'-벤조페논테트라카르복실디안하이드리드(3,3', 4,4'-benzophenontetracarbolxylic dianhydride)을 포함하는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법.
  9. 제7항에 있어서,
    상기 열가소성 폴리이미드층은
    상기 폴리아믹산에 KOH를 첨가하고, 300 ~ 400℃에서 열처리하는 것에 의해 표면이 카르복실기로 개질 처리된 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법.
  10. 제9항에 있어서,
    상기 KOH는
    상기 폴리아믹산 100 중량부에 대하여, 0.5 ~ 3 중량부로 첨가하는 것을 특징으로 하는 반도체 패키지 리플로우 공정용 폴리이미드 필름 제조 방법.
PCT/KR2017/006871 2016-08-30 2017-06-29 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법 WO2018043897A1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US16/329,394 US11015089B2 (en) 2016-08-30 2017-06-29 Polyimide film for semiconductor package reflow process, and manufacturing method therefor
JP2019532901A JP6816286B2 (ja) 2016-08-30 2017-06-29 半導体パッケージのリフロー工程用ポリイミドフィルム及びその製造方法
CN201780052747.3A CN109661719B (zh) 2016-08-30 2017-06-29 半导体封装回流工序用聚酰亚胺薄膜及其制备方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020160110930A KR101696347B1 (ko) 2016-08-30 2016-08-30 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법
KR10-2016-0110930 2016-08-30

Publications (1)

Publication Number Publication Date
WO2018043897A1 true WO2018043897A1 (ko) 2018-03-08

Family

ID=57835385

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2017/006871 WO2018043897A1 (ko) 2016-08-30 2017-06-29 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법

Country Status (5)

Country Link
US (1) US11015089B2 (ko)
JP (1) JP6816286B2 (ko)
KR (1) KR101696347B1 (ko)
CN (1) CN109661719B (ko)
WO (1) WO2018043897A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101966958B1 (ko) 2018-09-07 2019-04-09 (주)아이피아이테크 반도체 패키지용 폴리이미드 필름

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH091723A (ja) * 1995-04-17 1997-01-07 Kanegafuchi Chem Ind Co Ltd 耐熱性ボンディングシート
JP2010238852A (ja) * 2009-03-31 2010-10-21 Mitsui Chemicals Inc 半導体製造用テープおよび半導体装置の製造方法
JP2012036401A (ja) * 2004-07-27 2012-02-23 Kaneka Corp 高い接着性を有するポリイミドフィルムおよびその製造方法
KR20130003137A (ko) * 2011-06-30 2013-01-09 에스케이씨코오롱피아이 주식회사 폴리이미드 필름 및 그 제조방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3361589A (en) * 1964-10-05 1968-01-02 Du Pont Process for treating polyimide surface with basic compounds, and polyimide surface having thin layer of polyamide acid
JP3550543B2 (ja) * 2000-12-22 2004-08-04 株式会社巴川製紙所 半導体装置用接着テープ
JP3952196B2 (ja) * 2003-06-25 2007-08-01 信越化学工業株式会社 フレキシブル金属箔ポリイミド積層板の製造方法
TWI298076B (en) * 2004-04-30 2008-06-21 Eternal Chemical Co Ltd Precursor solution for polyimide/silica composite material, its manufacture method and polyimide/silica composite material having low volume shrinkage
US20050272608A1 (en) * 2004-06-08 2005-12-08 Mitsui Chemicals, Inc. Polyimide metal laminate and its production method
TW200709751A (en) * 2005-08-31 2007-03-01 Thinflex Corp Polyimide copper foil laminate and method of producing the same
CN101258212B (zh) * 2005-09-05 2012-12-12 株式会社钟化 耐热性粘接片
WO2013062095A1 (ja) 2011-10-26 2013-05-02 日立化成株式会社 リフローフィルム、はんだバンプ形成方法、はんだ接合の形成方法及び半導体装置
JP2013110402A (ja) * 2011-10-26 2013-06-06 Hitachi Chemical Co Ltd リフローフィルム、はんだバンプ形成方法、はんだ接合の形成方法及び半導体装置
CN105705334B (zh) * 2013-11-01 2018-03-20 杜邦-东丽株式会社 石墨层压体
JP2016143741A (ja) * 2015-01-30 2016-08-08 国立大学法人大阪大学 電子部品の実装方法、電子部品付き基板およびその接合層、ならびに接合用材料層付き基板およびシート状接合用部材
WO2016133114A1 (ja) * 2015-02-19 2016-08-25 積水化学工業株式会社 接続構造体の製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH091723A (ja) * 1995-04-17 1997-01-07 Kanegafuchi Chem Ind Co Ltd 耐熱性ボンディングシート
JP2012036401A (ja) * 2004-07-27 2012-02-23 Kaneka Corp 高い接着性を有するポリイミドフィルムおよびその製造方法
JP2010238852A (ja) * 2009-03-31 2010-10-21 Mitsui Chemicals Inc 半導体製造用テープおよび半導体装置の製造方法
KR20130003137A (ko) * 2011-06-30 2013-01-09 에스케이씨코오롱피아이 주식회사 폴리이미드 필름 및 그 제조방법

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SOO-JIN PARK ET AL.: "Influence of Surface Treatment of Polyimide Film on Adhesion Enhancement between Polyimide and Metal Films", BULLETIN OF THE KOREAN CHEMICAL SOCIETY, vol. 28, no. 2, 2007, pages 188 - 192, XP007922400, DOI: doi:10.5012/bkcs.2007.28.2.188 *

Also Published As

Publication number Publication date
US11015089B2 (en) 2021-05-25
CN109661719A (zh) 2019-04-19
US20190194496A1 (en) 2019-06-27
CN109661719B (zh) 2023-02-28
JP2019534578A (ja) 2019-11-28
KR101696347B1 (ko) 2017-01-13
JP6816286B2 (ja) 2021-01-20

Similar Documents

Publication Publication Date Title
KR100607407B1 (ko) Cof용 플렉시블 프린트 배선판 및 그 제조방법
TW200306768A (en) Printed circuit board and method of producing the same
TWI731931B (zh) 樹脂組成物、樹脂層、永久接著劑、暫時貼合接著劑、積層薄膜、晶圓加工體及電子零件或半導體裝置之製造方法
TW200423316A (en) Adhesive film for semiconductor, adhesive film attached on metal plate, wiring circuit and semiconductor device with the same, and the manufacturing method for semiconductor device
WO2013100558A1 (ko) 폴리아믹산 용액
WO2020105953A1 (ko) 폴더블 백플레이트 필름 및 폴더블 백플레이트 필름의 제조방법
WO2018043897A1 (ko) 반도체 패키지 리플로우 공정용 폴리이미드 필름 및 그 제조 방법
WO2010082695A1 (ko) 반도체 박막 웨이퍼 가공용 웨이퍼 서포트 점착필름
WO2019083246A2 (ko) 광학 필름, 광학 필름 제조 방법 및 유기 발광 전자 장치 제조 방법
WO2020145695A1 (ko) 필름, 금속박 적층판, 플렉시블 기판, 필름의 제조 방법, 금속박 적층판의 제조 방법, 및 플렉시블 기판의 제조 방법
WO2020105923A1 (ko) 폴더블 백플레이트, 폴더블 백플레이트의 제조방법 및 이를 포함하는 폴더블 디스플레이 장치
WO2019045376A1 (ko) 플렉서블 디스플레이 소자 기판용 폴리이미드 필름
WO2020141925A1 (ko) 방열 시트 제조방법
WO2019045336A1 (ko) 무기재형 실리콘 점착필름
WO2020050481A1 (ko) 반도체 패키지용 폴리이미드 필름
WO2018143501A1 (ko) 미세피치용 이방성 도전 접착제 제조방법 및 이 방법에 의해 제조된 미세피치용 이방성 도전 접착제
WO2017171269A1 (ko) 터치 센서가 일체화된 플렉서블 컬러 필터와 플렉서블 액정 표시 장치 및 그 제조방법
WO2017018753A1 (ko) 가요성 기판의 제조방법
WO2019088441A1 (ko) 디스플레이 기판용 폴리이미드 필름
WO2017159914A9 (ko) 저광택 블랙 폴리이미드 전사 필름 및 그 제조방법
WO2021112627A1 (ko) 반도체 패키지용 언더필 필름 및 이를 이용하는 반도체 패키지의 제조방법
WO2015056880A1 (ko) 회로기판의 제조방법
WO2021101341A1 (ko) 소자 전사방법 및 이를 이용한 전자패널 제조방법
WO2013002564A2 (ko) 이형방지 조성물, 상기 이형방지 조성물을 포함하는 그래핀 적층체 및 그 제조방법
WO2018016699A1 (ko) 열융착 접착제 조성물, 열융착 양면 접착 테이프 및 열융착 양면 접착 테이프의 제조 방법 및 열융착 양면 접착 테이프의 사용 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17846822

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2019532901

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17846822

Country of ref document: EP

Kind code of ref document: A1