WO2017130533A1 - 基板検査装置及び基板検査方法 - Google Patents

基板検査装置及び基板検査方法 Download PDF

Info

Publication number
WO2017130533A1
WO2017130533A1 PCT/JP2016/084186 JP2016084186W WO2017130533A1 WO 2017130533 A1 WO2017130533 A1 WO 2017130533A1 JP 2016084186 W JP2016084186 W JP 2016084186W WO 2017130533 A1 WO2017130533 A1 WO 2017130533A1
Authority
WO
WIPO (PCT)
Prior art keywords
power supply
voltage
substrate
circuit
semiconductor device
Prior art date
Application number
PCT/JP2016/084186
Other languages
English (en)
French (fr)
Inventor
道雄 村田
信弥 榑林
克昌 杉山
Original Assignee
東京エレクトロン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東京エレクトロン株式会社 filed Critical 東京エレクトロン株式会社
Publication of WO2017130533A1 publication Critical patent/WO2017130533A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2853Electrical testing of internal connections or -isolation, e.g. latch-up or chip-to-lead connections
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • G01R31/2831Testing of materials or semi-finished products, e.g. semiconductor wafers or substrates
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/006Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation at wafer scale level, i.e. wafer scale integration [WSI]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/48Arrangements in static stores specially adapted for testing by means external to the store, e.g. using direct memory access [DMA] or using auxiliary access paths
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56016Apparatus features
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0403Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals during or with feedback to manufacture
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C2029/5004Voltage
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C2029/5006Current
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C2029/5602Interface to device under test

Definitions

  • the present invention relates to a substrate inspection apparatus and a substrate inspection method for inspecting a semiconductor device formed on a substrate without cutting out from the substrate.
  • a prober is known as a substrate inspection apparatus for inspecting electrical characteristics of a semiconductor device such as a power device or a memory formed on a semiconductor wafer (hereinafter simply referred to as “wafer”) as a substrate.
  • the prober includes a probe card having a large number of pin-shaped probes and a stage on which a wafer is placed and moves freely up and down, left and right, and each probe of the probe card contacts the electrode pads and solder bumps of the semiconductor device. Thus, the electrical characteristics of the semiconductor device are inspected (for example, see Patent Document 1).
  • Each probe of the probe card includes a power supply pin for supplying power to the power supply of the semiconductor device and a signal pin for transmitting a signal from the semiconductor device to an IC tester provided in the prober.
  • the IC tester determines the quality of the electrical characteristics and functions of the semiconductor device based on the transmitted signal, but the circuit configuration of the IC tester is a circuit configuration on which the manufactured semiconductor device is mounted, for example, a mother board or a function. Since the circuit configuration of the expansion card is different, the IC tester cannot determine the quality of the electrical characteristics and functions in the mounted state, and as a result, the malfunction of the semiconductor device that is not detected by the IC tester There is a problem of being discovered when the device is mounted on a function expansion card or the like. In particular, with the increasing complexity and speed of semiconductor devices in recent years, the test pattern in the IC tester has become larger and delicate control of the test timing has been demanded.
  • a DC module conventionally provided in an IC tester supplies power to the power supply of the semiconductor device.
  • the circuit of the semiconductor device is not normal, for example, if the circuit is open or short-circuited, appropriate power cannot be supplied from the power supply pin to the power supply of the semiconductor device.
  • the conventional prober has confirmed whether power can be appropriately supplied from the power supply pin to the power supply of the semiconductor device using the IFVM (I Force V Measurement) function of the DC module.
  • the DC module also has a circuit protection mechanism, even if the circuit of the semiconductor device is short-circuited, an excessive current is prevented from flowing through the circuit and the power supply pin.
  • the probe card inspection circuit used for wafer level system level test does not have a circuit protection mechanism, so that if the circuit of the semiconductor device is short-circuited, an excessive current should be prevented from flowing to the power supply pin. I can't. As a result, the power pin may be melted by an excessive current.
  • An object of the present invention is to provide a substrate inspection apparatus and a substrate inspection method capable of confirming whether or not power can be appropriately supplied to a power supply of a semiconductor device without using an IC tester.
  • a probe card having power supply pins for supplying power to a substrate-side power supply of the semiconductor device when inspecting electrical characteristics of the semiconductor device formed on the substrate.
  • a substrate inspection apparatus comprising: an apparatus-side power supply that applies a voltage to the substrate-side electrode via the power supply pin; and the apparatus-side power supply applies a first voltage to the substrate when performing an inspection of the electrical characteristics.
  • a substrate inspection apparatus that applies a second voltage to the substrate-side power supply before applying the electrical characteristics to the substrate-side power supply, and confirms a current flowing through the power supply pin when the second voltage is applied. Is provided.
  • a probe card having power supply pins for supplying power to a substrate-side power supply of the semiconductor device when inspecting electrical characteristics of the semiconductor device formed on the substrate.
  • a substrate inspection method executed by a substrate inspection apparatus comprising: a first voltage application step of applying a first voltage to the substrate-side power supply when performing the inspection of the electrical characteristics; and the inspection of the electrical characteristics
  • a substrate inspection comprising: a second voltage applying step for applying a second voltage to the substrate-side power supply prior to the step; and a current checking step for confirming a current flowing through the power supply pin when the second voltage is applied.
  • the current flowing through the power supply pin is confirmed when the second voltage is applied to the substrate-side power supply prior to the inspection of the electrical characteristics. If the circuit of the semiconductor device is not normal, the current does not flow properly when the second voltage is applied to the substrate-side power supply. Therefore, by checking the current, it is determined whether the circuit of the semiconductor device is normal. be able to. That is, it is possible to confirm whether or not the circuit of the semiconductor device is normal without using an IC tester, in other words, whether or not power can be appropriately supplied to the substrate-side power supply.
  • FIG. 3 is a block diagram schematically showing a configuration of a base unit in FIG. 2. It is a figure for demonstrating the principle of the state confirmation of the circuit of DUT in this Embodiment. It is a flowchart which shows the board
  • FIG. 1 is a perspective view for schematically explaining a configuration of a prober as a substrate inspection apparatus according to the present embodiment
  • FIG. 2 is a front view thereof.
  • FIG. 2 is partially drawn as a cross-sectional view and shows components incorporated in a main body 12, a loader 13 and a test box 14 to be described later.
  • the prober 10 includes a main body 12 containing a stage 11 on which a wafer W is placed, a loader 13 arranged adjacent to the main body 12, and a test arranged so as to cover the main body 12.
  • the electrical characteristics of a semiconductor device, which is a DUT (Device Under Test) formed on the wafer W, are provided.
  • the main body 12 has a hollow casing shape, and in addition to the stage 11 described above, a probe card 15 is disposed so as to face the stage 11, and the probe card 15 faces the wafer W.
  • a large number of needle-like probes 16 are arranged corresponding to the electrode pads and solder bumps of the semiconductor devices on the wafer W.
  • the wafer W is fixed to the stage 11 so that the relative position with respect to the stage 11 is not shifted, and the stage 11 is movable in the horizontal direction and the vertical direction.
  • An electrode pad or a solder bump is brought into contact with each probe 16.
  • the test box 14 is electrically connected to the probe card 15 via the flexible wiring 17 when covering the main body 12.
  • the loader 13 takes out the wafer W on which the semiconductor device is formed from a FOUP (not shown) which is a transfer container and places it on the stage 11 inside the main body 12, and the inspection of the electrical characteristics of the semiconductor device is completed.
  • the wafer W is removed from the stage 11 and accommodated in the FOUP.
  • the probe card 15 includes a card side inspection circuit 18 that reproduces a circuit configuration on which a semiconductor device cut out from the wafer W and commercialized, for example, a DRAM circuit configuration is reproduced. Connected to the probe 16. As shown in FIG. 3, each probe 16 of the probe card 15 includes a power pin 16a and a signal pin 16b. When each probe 16 contacts an electrode pad or a solder bump of a semiconductor device on the wafer W, the power pin 16a Supplies power to the power supply of the semiconductor device, and the signal pin 16b transmits a signal from the semiconductor device to the card side inspection circuit 18.
  • the test box 14 includes an inspection control unit and a recording unit (both not shown), a circuit configuration in which a DRAM is mounted, for example, a box side inspection circuit 19 that reproduces a part of the circuit configuration of the motherboard, and an SSD (Solid State). And a board 21 on which a hard disk 20 made of Drive) is mounted. Further, the test box 14 includes a regulator 26 (device-side power supply), a device power supply 28, and a power supply switch 29 shown in FIG.
  • the wiring 17 transmits an electrical signal from the card side inspection circuit 18 of the probe card 15 to the box side inspection circuit 19. In the prober 10, by replacing the box side inspection circuit 19 included in the test box 14, it is possible to reproduce a part of the circuit configuration of a plurality of types of motherboards.
  • the loader 13 includes a base unit 22 including a power source, a controller, and a simple measurement module.
  • the base unit 22 is connected to the box-side inspection circuit 19 by wiring 23, and the controller instructs the box-side inspection circuit 19 to start inspection of the electrical characteristics of the semiconductor device.
  • the prober 10 reproduces a part of the circuit configuration of a plurality of types of motherboards by replacing the box side inspection circuit 19, but the base unit 22 reproduces a circuit configuration common to various motherboards. That is, the box side inspection circuit 19 and the base unit 22 cooperate to reproduce the circuit configuration of the entire motherboard.
  • the inspection control unit of the box side inspection circuit 19 transmits data to the card side inspection circuit 18, and the transmitted data is further transmitted to the semiconductor device. Based on the electrical signal from the card side inspection circuit 18, it is determined whether or not the processing is correctly performed by the card side inspection circuit 18 connected via each probe 16.
  • the card-side inspection circuit 18 on which the semiconductor device is mounted among the card-side inspection circuit 18, the box-side inspection circuit 19, and the base unit 22 is physically disposed closest to the semiconductor device.
  • the influence of the length of the wiring between the semiconductor device and the card-side inspection circuit 18, for example, the influence of the change in the wiring capacity can be suppressed as much as possible during the inspection of the electrical characteristics.
  • the electrical characteristics of the semiconductor device can be inspected in a wiring environment very close to the wiring environment in the computer.
  • FIG. 4 is a block diagram schematically showing the configuration of the base unit in FIG.
  • the base unit 22 includes a controller 24, a DIO (Data Input Output) module 25, and an ACDC power supply 27.
  • data is transmitted to the semiconductor device (DUT) 30 in the order of the controller 24, the DIO module 25, the regulator 26, and the power supply switch 29, and further from the DUT 30 to the power supply switch 29 and the regulator 26.
  • DIO module 25 and controller 24 in this order.
  • Each of the controller 24, the DIO module 25, the regulator 26, and the power supply switch 29 is appropriately arranged in the base unit 22, the test box 14, and the card side inspection circuit 18 along the flow of the transmitted data.
  • the controller 24, the DIO module 25, the regulator 26, and the power switch 29 are preferably arranged so as to follow the arrangement order of the base unit 22, the test box 14, and the card side inspection circuit 18, but the base unit 22, the test It is not necessary to follow the arrangement order of the box 14 and the card side inspection circuit 18.
  • the device power supply 28 applies a test voltage (first voltage) to the power supply (substrate-side power supply) of the DUT 30 via the power supply switch 29 and the power supply pin 16a when the electrical characteristics of the DUT 30 are tested.
  • the regulator 26 Prior to the inspection of the electrical characteristics of the DUT 30, the regulator 26 supplies a confirmation voltage (second voltage) for confirming whether or not the circuit of the DUT 30 is normal through the power supply switch 29 and the power supply pin 16a. Apply to.
  • the confirmation voltage is set equal to the inspection voltage or lower than the inspection voltage. Even if the circuit of DUT 30 is short-circuited, the voltage for confirmation may be set higher than the voltage for inspection as long as the current generated by the voltage for confirmation does not melt power supply pin 16a.
  • the regulator 26 includes a current limiting circuit (not shown). As a result, the prober 10 prevents an excessive current from flowing through the power supply pin 16a. Therefore, in the prober 10, even if the circuit of the DUT 30 is short-circuited, it is possible to prevent an excessive current generated by the confirmation voltage from flowing to the power supply pin 16a, thereby preventing the power supply pin 16a from being melted. can do.
  • the power supply selector switch 29 selects the connection between the regulator 26 and the power supply pin 16a, and the connection between the device power supply 28 and the power supply pin 16a, thereby providing a voltage application source to the power supply of the DUT 30 via the power supply pin 16a. Switch.
  • the ACDC power supply 27 supplies power to the regulator 26 and the device power supply 28, and converts, for example, general power (for example, 100V AC power) supplied to the entire prober 10 into power suitable for the regulator 26 and the device power supply 28.
  • the DIO module 25 realizes data communication between the controller 24 and the regulator 26. In particular, the DIO module 25 transmits a start signal (Enable) and a control signal (Control) for starting and controlling the regulator 26 to the regulator 26, and A first determination signal (Fault 1) and a second determination signal (Fault 2) of the regulator 26 described later are received. Further, the DIO module 25 also transmits / receives a control signal, a first determination signal, and a second determination signal to / from the controller 24.
  • the regulator 26 When applying the confirmation voltage, the regulator 26 confirms the current flowing from the regulator 26 to the power supply switch 29 and the power supply pin 16a.
  • the regulator 26 is set with two threshold values FAULT1 (first threshold value) and FAULT2 (second threshold value), and FAULT2 is set to be larger than FAULT1 (see FIG. 5).
  • FAULT1 first threshold value
  • FAULT2 second threshold value
  • FAULT2 is set to be larger than FAULT1 (see FIG. 5).
  • a check voltage when a check voltage is applied to the power supply of the DUT 30 when the circuit is short-circuited in the DUT 30, a large current flows through the circuit.
  • a check voltage of A (V) when a check voltage of A (V) is applied, the voltage is predetermined. If it exceeds a relatively large value of, for example, C (A), it can be determined that the circuit of the DUT 30 is short-circuited.
  • the current value corresponding to B (A) described above is set as FAULT1
  • the current value corresponding to C (A) described above is set as FAULT2.
  • the regulator 26 transmits “High” as the first determination signal when the current value exceeds FAULT1, and transmits “Low” as the first determination signal when the current value does not exceed FAULT1. Furthermore, the regulator 26 transmits “Low” as the second determination signal when the current value exceeds FAULT2, and transmits “High” as the second determination signal when the current value does not exceed FAULT2. Therefore, when the received first determination signal is “Low” and the second determination signal is “High”, the controller 24 indicates, for example, the characteristic line “Open” shown in the figure. It is determined that the current of the DUT 30 is open with respect to the voltage as shown in FIG.
  • the controller 24 indicates, for example, the characteristic line “Short” shown in the figure. It is determined that the circuit of the DUT 30 is open because the current extremely increases with respect to the voltage as shown in FIG. Further, when the received first determination signal is “High” and the second determination signal is also “High”, the controller 24 indicates that the voltage and current are, for example, the characteristic line “Pass” shown in the figure. It is determined that the current of the DUT 30 is normal with respect to the voltage as shown in FIG.
  • the controller 24 executes predetermined software to control the DIO module 25, the regulator 26, and the device power supply 28, so that the software applies the inspection voltage and the confirmation voltage, and the circuit of the DUT 30 described above. Realize status determination.
  • the inspection voltage and the confirmation voltage, and further, FAULT1 and FAULT2 need to be changed according to the specifications of the DUT 30, but the inspection voltage, the confirmation voltage, FAULT1 and FAULT2 are defined by the software. It is possible to cope with a change in the specifications of the DUT 30 simply by rewriting the software. As a result, it is possible to prevent the trouble of the user or the like from increasing in response to the change in the specification of the DUT 30.
  • FAULT1 and FAULT2 may not be defined by software, and may be realized by a hardware switching function such as a dip switch, for example.
  • FIG. 6 is a flowchart showing the substrate inspection method according to the present embodiment. This method is realized by the controller 24 executing predetermined software. In the present embodiment, a case will be described in which the DUT 30 has a plurality of power supplies, and the regulator 26 sequentially applies a confirmation voltage to each power supply.
  • step S61 the prober 10 applies a confirmation voltage from the regulator 26 to the power supply of the DUT 30 via the power supply pin 16a, and confirms the circuit state of the DUT 30 (step S61) (second voltage application step). Then, it is determined whether or not the circuit of the DUT 30 is normal (step S62) (current confirmation step). Details of step S61 will be described later. As a result of the determination in step S62, if the circuit of the DUT 30 is normal, the process proceeds to step S63, and if the circuit of the DUT 30 is open or short-circuited, this method is terminated.
  • step S63 an inspection voltage is applied from the device power supply 28 to the power supply of the DUT 30 via the power supply pin 16a, and the electrical characteristics of the DUT 30 are inspected (step S63) (first voltage application step). End the method.
  • the contact confirmation between the signal pin 16b and the solder bump of the DUT 30 may be performed.
  • a method for confirming contact between the signal pin 16b and the solder bump of the DUT 30 for example, a method disclosed in Japanese Patent Application Laid-Open No. 2015-190788 is used.
  • FIG. 7 is a flowchart showing the circuit state confirmation processing in step S61 of FIG. This process is realized by the controller 24 executing predetermined software.
  • the ACDC power supply 27 is activated (ON) (step S71), and the regulator 26 is connected to the power supply of the DUT 30 through the power supply pin 16a by the power supply switch 29 (step S72).
  • the regulator 26 is activated (ON) (step S73), and a confirmation voltage is applied to the power supply of the DUT 30.
  • the controller 26 waits until the confirmation voltage is stabilized (step S74).
  • the regulator 26 confirms the current flowing through the power supply pin 16a, and the confirmed current, FAULT1 corresponding to the confirmation voltage, and The first determination signal and the second determination signal are transmitted by comparing with FAULT2.
  • the controller 24 receives the first determination signal and the second determination signal via the DIO module 25 (step S75).
  • step S76 determines the state of the DUT 30 based on the received first determination signal and second determination signal (step S76).
  • step S76 as described above, when the received first determination signal is “Low”, the controller 24 determines that the circuit of the DUT 30 is open when the second determination signal is “High”.
  • the received first determination signal is “High” and the second determination signal is “Low”, it is determined that the circuit of the DUT 30 is short-circuited, and the received first determination signal Is “High” and the second determination signal is also “High”, it is determined that the circuit of the DUT 30 is normal.
  • step S77 the regulator 26 is stopped (OFF) (step S77), and it is determined whether or not there is a power source (hereinafter referred to as “unconfirmed power source”) of the DUT 30 to which the regulator 26 has not applied the confirmation voltage (step S77). S78). If the result of determination in step S78 is that there is an unconfirmed power supply, the process returns to step S72, the regulator 26 is connected to the unconfirmed power supply via the power pin 16a (step S72), and then the processing in steps S73 to S77 is executed. . If there is no unconfirmed power supply, the ACDC power supply 27 is stopped (OFF) (step S79), and this process is terminated.
  • unconfirmed power source hereinafter referred to as “unconfirmed power source”
  • the current flowing through the power supply pin 16a is confirmed when a confirmation voltage is applied to the power supply of the DUT 30 prior to the inspection of the electrical characteristics of the DUT 30. If the circuit of the DUT 30 is not normal, the current does not flow properly when a confirmation voltage is applied to the power source of the DUT 30. For example, the current does not exceed FAULT2 or FAULT1, so the current is confirmed. Thus, it can be determined whether or not the circuit of the DUT 30 is normal. That is, it is possible to confirm whether or not the circuit of the DUT 30 is normal without using an IC tester, in other words, whether or not the inspection voltage can be appropriately applied to the power source of the DUT 30.
  • the regulator 26 includes a current limiting circuit.
  • a current limiting circuit Even when the circuit of the DUT 30 is short-circuited when executing the process of FIG. 7 (circuit state confirmation process), it is possible to prevent an excessive current from flowing to the power supply pin 16a due to the application of the confirmation voltage. . That is, it is possible to prevent the power supply pins 16a of the probe card from being damaged when confirming whether or not a voltage can be appropriately applied to the power supply of the DUT 30. Further, since it is possible to prevent an excessive current from flowing to the power supply pin 16a, it is possible to prevent an excessive current from flowing to the card side inspection circuit 18, the box side inspection circuit 19 and the DUT 30 circuit. This circuit can also be prevented from being damaged by overcurrent.
  • two threshold values FAULT1 and FAULT2 relating to current are set, and FAULT2 is set to be larger than FAULT1, so that the current hardly increases when the confirmation voltage is applied to the power supply of the DUT 30. It is possible to determine not only whether or not the current increases extremely. Here, when the current hardly increases, the circuit of the DUT 30 is open, and when the current increases extremely, the circuit of the DUT 30 is short-circuited. Therefore, according to the present embodiment, it is possible to determine not only whether or not the circuit of DUT 30 is open, but also whether or not the circuit of DUT 30 is short-circuited.
  • the controller 24 executes predetermined software to realize the application of the inspection voltage and the confirmation voltage and the determination of the state of the circuit of the DUT 30 as shown in FIG.
  • An FPGA (Field-Programmable Gate Array) 31 that is an integrated circuit is provided instead of the DIO module 25, and the control of the DIO module 25, the regulator 26, and the device power supply 28 is realized by the circuit configuration of the FPGA 31.
  • the determination of the state of the circuit of the DUT 30 described above may be executed.
  • the control by the FPGA can be executed faster than the control by the software, so that it is possible to quickly check the state of the circuit of the DUT 30 and to check the electrical characteristics of the DUT 30. Note that by changing the FPGA 31, it is possible to flexibly cope with changes in the specifications of the DUT 30.
  • the device power supply 28 is provided separately from the regulator 26. However, if the regulator 26 can apply not only the confirmation voltage but also the inspection voltage to the power supply of the DUT 30, it is shown in FIG. Thus, the device power supply 28 can be omitted. In this case, it is not necessary to select one of the connection of the regulator 26 and the power supply pin 16a and the connection of the device power supply 28 and the power supply pin 16a according to the confirmation of the circuit state of the DUT 30 and the inspection of the electrical characteristics of the DUT 30.
  • the power switch 29 can also be omitted. As a result, the configuration of the base unit 22 can be simplified, and the cost of the base unit 22 can be reduced.
  • the regulator 26 is sequentially connected to each signal pin 16b by the power source switch 29, and each signal pin 16b and each DUT 30 is connected. You may confirm contact with a solder bump.
  • the DUT 30 has a plurality of power sources 32, and a plurality of power source changeover switches 29 and a plurality of device power sources 28 are provided in the base unit 22 corresponding to each power source 32.
  • a plurality of power source changeover switches 29 and a plurality of device power sources 28 are provided in the base unit 22 corresponding to each power source 32.
  • only one regulator 26 may be provided in the base unit 22, and each power supply 32 may share the one regulator 26. In this case, by controlling each power switch 29, it is possible to prevent two or more power supplies 32 from using one regulator 26.
  • the box side inspection circuit 19 and the base unit 22 reproduce the circuit configuration of the motherboard, and the card side inspection circuit 18 reproduces the circuit configuration of the DRAM.
  • the circuit configuration to be performed is not limited to the circuit configuration of the mother board, and the circuit configuration reproduced by the card side inspection circuit 18 is not limited to the circuit configuration of the DRAM. That is, the circuit configuration reproduced by the card side inspection circuit 18, the box side inspection circuit 19, and the base unit 22 may be a circuit configuration in which the DUT 30 is mounted. Also, the configuration of the DUT 30 is not particularly limited. For example, when the circuit configuration reproduced by the card side inspection circuit 18 is a circuit configuration of an expansion card, the DUT 30 may be an MPU (Main Processing Unit).
  • the semiconductor device may be an APU (Accelerated Processing Unit) or a GPU (Graphics Processing Unit), or a card.
  • the semiconductor device may be an RF tuner.
  • Another object of the present invention is to supply a storage medium storing software program codes for realizing the functions of the above-described embodiments to the base unit 22, and the CPU of the controller 24 of the base unit 22 stores the storage medium in the storage medium. It is also achieved by reading and executing the programmed program code.
  • the program code itself read from the storage medium realizes the functions of the above-described embodiment, and the program code and the storage medium storing the program code constitute the present invention.
  • Examples of the storage medium for supplying the program code include RAM, NV-RAM, floppy (registered trademark) disk, hard disk, magneto-optical disk, CD-ROM, CD-R, CD-RW, DVD (DVD). -ROM, DVD-RAM, DVD-RW, DVD + RW) and other optical disks, magnetic tapes, non-volatile memory cards, and other ROMs that can store the program code.
  • the program code may be supplied to the base unit 22 by downloading from another computer or database (not shown) connected to the Internet, a commercial network, a local area network, or the like.
  • the function expansion board or function is read based on the instruction of the program code. This includes the case where the CPU or the like provided in the expansion unit performs part or all of the actual processing and the functions of the above-described embodiments are realized by the processing.
  • the form of the program code may be in the form of object code, program code executed by an interpreter, script data supplied to the OS, and the like.

Abstract

ICテスタを用いることなく、半導体デバイスの電源へ適切に電力を供給できるか否かを確認することができるとともに、プローブカードの電源ピンが損傷するのを防止することができる基板検査装置を提供する。プローバ10は、DUT30の電源へ電力を供給する電源ピン16aを有するプローブカード15と、電源ピン16aを介してDUT30の電源へ電圧を印加するレギュレータ26及びデバイス電源28とを備え、デバイス電源28は、DUT30の電気的特性の検査を行う際、検査用電圧を基板側電源へ印加し、レギユレータ26は、DUT30の電気的特性の検査に先立って検査用電圧よりも低い確認用電圧を基板側電源へ印加し、確認用電圧を印加したときに電源ピン16aを流れる電流を確認する。

Description

基板検査装置及び基板検査方法
 本発明は、基板に形成された半導体デバイスを当該基板から切り出すことなく検査する基板検査装置及び基板検査方法に関する。
 基板としての半導体ウエハ(以下、単に「ウエハ」という。)に形成された半導体デバイス、例えば、パワーデバイスやメモリの電気的特性を検査する基板検査装置としてプローバが知られている。
 プローバは、多数のピン状のプローブを有するプローブカードと、ウエハを載置して上下左右に自在に移動するステージとを備え、プローブカードの各プローブを半導体デバイスが有する電極パッドや半田バンプに接触させて半導体デバイスの電気的特性を検査する(例えば、特許文献1参照。)。なお、プローブカードの各プローブは、半導体デバイスの電源へ電力を供給する電源ピンと、半導体デバイスからの信号をプローバが備えるICテスタへ伝達する信号ピンとを含む。
 ICテスタは伝達された信号に基づいて半導体デバイスの電気的な特性や機能の良否を判定するが、ICテスタの回路構成は製品化された半導体デバイスが実装される回路構成、例えば、マザーボードや機能拡張カードの回路構成と異なるため、ICテスタは実装された状態で電気的な特性や機能の良否を判定することができず、結果として、ICテスタでは検知されなかった半導体デバイスの不具合が、半導体デバイスを機能拡張カード等に実装した場合に発見されるという問題がある。特に、近年、半導体デバイスの複雑化、高速化に伴い、ICテスタでのテストパターンが厖大化するとともに、テストタイミングの微妙な制御が求められているため、上述した問題が顕著化している。
 そこで、半導体デバイスの品質を保証するために、ICテスタに代えて、プローブカードへ半導体デバイスが実装される回路構成、例えば、機能拡張カードの回路構成を再現する検査回路を設け、当該プローブカードを用いて半導体デバイスを機能拡張カードに実装した状態を模した状態で、半導体デバイスをウエハから切り出すことなく半導体デバイスの電気的特性を測定する技術が提案されている(例えば、特許文献2参照。)。なお、このような実装状態を模した状態での検査をウエハレベルシステムレベルテストという。
 ところで、半導体デバイスの電気的特性の測定を行う際、従来はICテスタが備えるDCモジュールが半導体デバイスの電源へ電力を供給する。ここで、半導体デバイスの回路が正常でなく、例えば、開放され、若しくは短絡していると電源ピンから半導体デバイスの電源へ適切な電力を供給することができない。特に、半導体デバイスの回路が短絡していると、電源ピンに過大な電流が流れ、当該電源ピンが溶損するおそれがある。これに対応して、従来のプローバでは、DCモジュールのIFVM(I Force V Measure)機能を用いて電源ピンから半導体デバイスの電源へ適切に電力を供給できるか否かを確認していた。また、DCモジュールは回路保護機構も有するため、半導体デバイスの回路が短絡していても、当該回路や電源ピンに過大な電流が流れるのを阻止していた。
特開平7−297242号公報 特開2015−84398号公報
 しかしながら、ウエハレベルシステムレベルテストを行うプローバではICテスタを廃止しているため、DCモジュールによって電源ピンから半導体デバイスの電源へ適切に電力を供給できるか否かを確認することができない。また、ウエハレベルシステムレベルテストに用いられるプローブカードの検査回路は回路保護機構を有していないため、半導体デバイスの回路が短絡している場合、電源ピンに過大な電流が流れるのを阻止することができない。その結果、過大な電流によって電源ピンが溶損するおそれがある。
 本発明の目的は、ICテスタを用いることなく、半導体デバイスの電源へ適切に電力を供給できるか否かを確認することができる基板検査装置及び基板検査方法を提供することにある。
 上記目的を達成するために、本発明によれば、基板に形成された半導体デバイスの電気的特性の検査を行う際に前記半導体デバイスの基板側電源へ電力を供給する電源ピンを有するプローブカードを備える基板検査装置において、前記電源ピンを介して前記基板側電極へ電圧を印加する装置側電源を備え、前記装置側電源は、前記電気的特性の検査を行う際、第1の電圧を前記基板側電源へ印加し、前記電気的特性の検査に先立って第2の電圧を前記基板側電源へ印加し、前記第2の電圧を印加したときに前記電源ピンを流れる電流を確認する基板検査装置が提供される。
 上記目的を達成するために、本発明によれば、基板に形成された半導体デバイスの電気的特性の検査を行う際に前記半導体デバイスの基板側電源へ電力を供給する電源ピンを有するプローブカードを備える基板検査装置が実行する基板検査方法であって、前記電気的特性の検査を行う際、第1の電圧を前記基板側電源へ印加する第1の電圧印加ステップと、前記電気的特性の検査に先立って第2の電圧を前記基板側電源へ印加する第2の電圧印加ステップと、前記第2の電圧を印加したときに前記電源ピンを流れる電流を確認する電流確認ステップとを有する基板検査方法が提供される。
 本発明によれば、電気的特性の検査に先立って基板側電源へ第2の電圧を印加したときに電源ピンを流れる電流が確認される。半導体デバイスの回路が正常でなければ、基板側電源へ第2の電圧を印加したときに適切に電流が流れないため、当該電流を確認することによって半導体デバイスの回路が正常か否かを判別することができる。すなわち、ICテスタを用いることなく、半導体デバイスの回路が正常か否か、換言すれば、基板側電源へ適切に電力を供給できるか否かを確認することができる。
本発明の実施の形態に係る基板検査装置としてのプローバの構成を概略的に説明するための斜視図である。 図1のプローバの構成を概略的に説明するための正面図である。 図2におけるプローブカードが有する各プローブを説明するための拡大側面図である。 図2におけるベースユニットの構成を概略的に示すブロック図である。 本実施の形態におけるDUTの回路の状態確認の原理を説明するための図である。 本実施の形態に係る基板検査方法を示すフローチャートである。 図6のステップS61における回路状態確認処理を示すフローチャートである。 図2におけるベースユニットの第1の変形例の構成を概略的に示すブロック図である。 図2におけるベースユニットの第2の変形例の構成を概略的に示すブロック図である。 1つのレギュレータをDUTの複数の電源で共有する場合を説明するためのブロック図である。
 以下、本発明の実施の形態について図面を参照しながら説明する。
 図1は、本実施の形態に係る基板検査装置としてのプローバの構成を概略的に説明するための斜視図であり、図2は、同正面図である。図2は部分的に断面図として描かれ、後述する本体12、ローダ13及びテストボックス14に内蔵される構成要素が示される。
 図1及び図2において、プローバ10は、ウエハWを載置するステージ11を内蔵する本体12と、該本体12に隣接して配置されるローダ13と、本体12を覆うように配置されるテストボックス14とを備え、ウエハWに形成されたDUT(Device Under Test)である半導体デバイスの電気的特性の検査を行う。本体12は内部が空洞の筐体形状を呈し、当該内部には上述したステージ11の他に、該ステージ11に対向するようにプローブカード15が配置され、プローブカード15はウエハWと対向する。プローブカード15におけるウエハWと対向する下面にはウエハWの半導体デバイスの電極パッドや半田バンプに対応して多数の針状のプローブ16が配置される。
 ウエハWはステージ11に対する相対位置がずれないように該ステージ11へ固定され、ステージ11は水平方向及び上下方向に関して移動可能であり、プローブカード15及びウエハWの相対位置を調整して半導体デバイスの電極パッドや半田バンプを各プローブ16へ接触させる。テストボックス14は、本体12を覆う際、フレキシブルな配線17を介してプローブカード15と電気的に接続される。ローダ13は、搬送容器であるFOUP(図示しない)から半導体デバイスが形成されたウエハWを取り出して本体12の内部のステージ11へ載置し、また、半導体デバイスの電気的特性の検査が終了したウエハWをステージ11から除去してFOUPへ収容する。
 プローブカード15は、ウエハWから切り出されて製品化された半導体デバイスが実装される回路構成、例えば、DRAMの回路構成を再現するカード側検査回路18を有し、該カード側検査回路18は各プローブ16へ接続される。プローブカード15の各プローブ16は、図3に示すように、電源ピン16aと信号ピン16bとを含み、各プローブ16がウエハWの半導体デバイスの電極パッドや半田バンプに接触する際、電源ピン16aは半導体デバイスの電源へ電力を供給し、信号ピン16bは半導体デバイスからの信号をカード側検査回路18へ伝達する。
 テストボックス14は、検査制御ユニットや記録ユニット(いずれも図示しない)と、DRAMが実装される回路構成、例えば、マザーボードの回路構成の一部を再現するボックス側検査回路19と、SSD(Solid State Drive)等からなるハードディスク20を搭載するボード21とを有する。さらに、テストボックス14は、後述する図4に示す、レギュレータ26(装置側電源)と、デバイス電源28と、電源切替スイッチ29とを有する。配線17はプローブカード15のカード側検査回路18から電気信号をボックス側検査回路19へ伝達する。プローバ10では、テストボックス14が有するボックス側検査回路19を取り替えることにより、複数種のマザーボードの回路構成の一部を再現することができる。ローダ13は、電源、コントローラや簡素な測定モジュールからなるベースユニット22を内蔵する。ベースユニット22は配線23によってボックス側検査回路19へ接続され、コントローラはボックス側検査回路19へ半導体デバイスの電気的特性の検査開始を指示する。
 上述したように、プローバ10では、ボックス側検査回路19の取り替えによって複数種のマザーボードの回路構成の一部を再現するが、ベースユニット22は各種のマザーボードに共通する回路構成を再現する。すなわち、ボックス側検査回路19及びベースユニット22が協働してマザーボード全体としての回路構成を再現する。
 プローバ10では、半導体デバイスの電気的特性の検査を行う際、例えば、ボックス側検査回路19の検査制御ユニットが、カード側検査回路18へデータを送信し、さらに、送信されたデータが半導体デバイスへ各プローブ16を介して接続されたカード側検査回路18によって正しく処理されたか否かをカード側検査回路18からの電気信号に基づいて判定する。また、プローバ10では、カード側検査回路18、ボックス側検査回路19及びベースユニット22のうち、半導体デバイスが実装されるカード側検査回路18が物理的に半導体デバイスへ最も近くに配置される。これにより、電気的特性の検査時において、半導体デバイス及びカード側検査回路18の間の配線の長さの影響、例えば、配線容量の変化の影響を極力抑えることができ、DRAMやマザーボードを有する実機としてのコンピュータにおける配線環境に極めて近い配線環境で半導体デバイスの電気的特性の検査を行うことができる。
 図4は、図2におけるベースユニットの構成を概略的に示すブロック図である。
 図4において、ベースユニット22は、コントローラ24と、DIO(Data Input Output)モジュール25と、ACDC電源27とを有する。テストボックス14及びベースユニット22では、データが、コントローラ24、DIOモジュール25、レギュレータ26及び電源切替スイッチ29の順で半導体デバイス(DUT)30へ送信され、さらに、DUT30から電源切替スイッチ29、レギュレータ26、DIOモジュール25及びコントローラ24の順で送信される。コントローラ24、DIOモジュール25、レギュレータ26及び電源切替スイッチ29の各々は、上記送信されるデータの流れに沿ってベースユニット22、テストボックス14及びカード側検査回路18へ適宜配置される。なお、コントローラ24、DIOモジュール25、レギュレータ26及び電源切替スイッチ29は、ベースユニット22、テストボックス14及びカード側検査回路18の配置順に倣うように配置されるのが好ましいが、ベースユニット22、テストボックス14及びカード側検査回路18の配置順に倣わなくてもよい。
 デバイス電源28は、DUT30の電気的特性の検査を行う際に検査用電圧(第1の電圧)を電源切替スイッチ29及び電源ピン16aを介してDUT30の電源(基板側電源)へ印加する。レギュレータ26はDUT30の電気的特性の検査に先立ってDUT30の回路が正常か否かを確認するための確認用電圧(第2の電圧)を電源切替スイッチ29及び電源ピン16aを介してDUT30の電源へ印加する。本実施の形態では、確認用電圧は検査用電圧と等しく、若しくは、検査用電圧よりも低く設定される。なお、DUT30の回路が短絡していても確認用電圧によって生じた電流が電源ピン16aを溶損させなければ、確認用電圧は検査用電圧より高く設定されてもよい。また、レギュレータ26は電流制限回路(図示しない)を備える。これにより、プローバ10では、電源ピン16aに過大な電流が流れるのを防止する。したがって、プローバ10において、DUT30の回路が短絡していても、確認用電圧によって生じた過大な電流が電源ピン16aに流れるのを防止することができ、もって、電源ピン16aが溶損するのを防止することができる。電源切替スイッチ29は、レギュレータ26及び電源ピン16aの接続、並びに、デバイス電源28及び電源ピン16aの接続のいずれかを選択することにより、電源ピン16aを介したDUT30の電源への電圧印加元を切り替える。
 ACDC電源27はレギュレータ26やデバイス電源28に電力を供給し、例えば、プローバ10全体に供給される一般電力(例えば、100VのAC電力)をレギュレータ26やデバイス電源28に適した電力へ変換する。DIOモジュール25は、コントローラ24及びレギュレータ26の間のデータ通信を実現し、特に、レギュレータ26の起動や制御を行うための起動信号(Enable)や制御信号(Control)をレギュレータ26へ送信し、また、後述するレギュレータ26の第1の判定信号(Fault1)や第2の判定信号(Fault2)を受信する。さらに、DIOモジュール25はコントローラ24との間で制御信号や第1の判定信号、第2の判定信号の送受信も行う。
 レギュレータ26は確認用電圧を印加する際、当該レギュレータ26から電源切替スイッチ29や電源ピン16aを流れる電流を確認する。また、レギュレータ26には電流に関する2つの閾値であるFAULT1(第1の閾値)及びFAULT2(第2の閾値)が設定され、FAULT2はFAULT1よりも大きく設定される(図5参照。)。ところで、DUT30において回路が開放されて終端していないとき、確認用電圧をDUT30の電源へ印加しても当該回路には殆ど電流が流れないため、例えば、A(V)の確認用電圧を印加しても電圧が所定の比較的低い値、例えば、B(A)を超えなければ、DUT30の回路が開放されていると判定できる。また、DUT30において回路が短絡しているとき、確認用電圧をDUT30の電源へ印加すると当該回路には大きな電流が流れるため、例えば、A(V)の確認用電圧を印加したときに電圧が所定の比較的大きい値、例えば、C(A)を超えるならば、DUT30の回路が短絡していると判定できる。本実施の形態では、これに対応して、上述したB(A)に対応する電流値をFAULT1として設定し、上述したC(A)に対応する電流値をFAULT2として設定する。また、レギュレータ26は、電流値がFAULT1を超えるときは第1の判定信号として「High」を送信し、電流値がFAULT1を超えないときは第1の判定信号として「Low」を送信する。さらに、レギュレータ26は、電流値がFAULT2を超えるときは第2の判定信号として「Low」を送信し、電流値がFAULT2を超えないときは第2の判定信号として「High」を送信する。したがって、コントローラ24は、受信した第1の判定信号が「Low」である一方、第2の判定信号が「High」である場合、電圧及び電流は、例えば、図中に示す特性線「Open」に示すような電圧に対して電流が殆ど増加しない関係を有し、DUT30の回路は開放されていると判定される。また、コントローラ24は、受信した第1の判定信号が「High」である一方、第2の判定信号が「Low」である場合、電圧及び電流は、例えば、図中に示す特性線「Short」に示すような電圧に対して電流が極端に増加する関係を有し、DUT30の回路は開放されていると判定される。さらに、コントローラ24は、受信した第1の判定信号が「High」であり、且つ第2の判定信号も「High」である場合、電圧及び電流は、例えば、図中に示す特性線「Pass」に示すような電圧に対して電流が適切に増加する関係を有し、DUT30の回路は正常であると判定される。
 ベースユニット22では、コントローラ24が所定のソフトウェアを実行してDIOモジュール25、レギュレータ26やデバイス電源28を制御することにより、当該ソフトウェアが検査用電圧や確認用電圧の印加や上述したDUT30の回路の状態の判定を実現する。ここで、検査用電圧や確認用電圧、さらにはFAULT1やFAULT2は、DUT30の仕様に応じて変更する必要があるが、検査用電圧、確認用電圧、FAULT1及びFAULT2はソフトウェアが定義するため、当該ソフトウェアを書き換えるだけで、DUT30の仕様の変更に対応することができる。その結果、DUT30の仕様の変更への対応に関し、ユーザ等の手間が増えるのを防止することができる。なお、FAULT1やFAULT2をソフトウェアで定義せず、例えば、ディップスイッチ等のハード的な切り替え機能によって実現してもよい。
 図6は、本実施の形態に係る基板検査方法を示すフローチャートである。本方法は、コントローラ24が所定のソフトウェアを実行することによって実現する。なお、本実施の形態では、DUT30が複数の電源を有し、レギュレータ26は各電源へ順次、確認用電圧を印加する場合について説明する。
 図6において、まず、プローバ10は、レギュレータ26から電源ピン16aを介して確認用電圧をDUT30の電源へ印加し、DUT30の回路の状態を確認し(ステップS61)(第2の電圧印加ステップ)、DUT30の回路が正常か否かを判定する(ステップS62)(電流確認ステップ)。ステップS61の詳細については後述する。ステップS62の判定の結果、DUT30の回路が正常である場合、ステップS63に進み、DUT30の回路が開放され、若しくは短絡している場合、本方法を終了する。ステップS63では、デバイス電源28から電源ピン16aを介して検査用電圧をDUT30の電源へ印加し、DUT30の電気的特性の検査を行い(ステップS63)(第1の電圧印加ステップ)、その後、本方法を終了する。なお、ステップS61に併せて、信号ピン16bとDUT30の半田バンプとの接触確認を行ってもよい。信号ピン16bとDUT30の半田バンプとの接触確認の方法としては、例えば、特開2015−190788号公報に示す方法が用いられる。
 図7は、図6のステップS61における回路状態確認処理を示すフローチャートである。本処理は、コントローラ24が所定のソフトウェアを実行することによって実現する。
 図7において、まず、ACDC電源27を起動(ON)し(ステップS71)、電源切替スイッチ29によって電源ピン16aを介してDUT30の電源へレギュレータ26を接続する(ステップS72)。次いで、レギュレータ26を起動(ON)し(ステップS73)、確認用電圧をDUT30の電源へ印加する。その後、確認用電圧が安定するまで待機し(ステップS74)、確認用電圧が安定すると、レギュレータ26は電源ピン16aを流れる電流を確認し、確認された電流と、確認用電圧に対応するFAULT1及びFAULT2とを比較して第1の判定信号及び第2の判定信号を送信する。コントローラ24はDIOモジュール25を介して第1の判定信号及び第2の判定信号を受信する(ステップS75)。
 次いで、コントローラ24は受信した第1の判定信号及び第2の判定信号に基づいてDUT30の状態を判定する(ステップS76)。ステップS76では、上述したように、コントローラ24は、受信した第1の判定信号が「Low」である一方、第2の判定信号が「High」である場合、DUT30の回路は開放されていると判定し、受信した第1の判定信号が「High」である一方、第2の判定信号が「Low」である場合、DUT30の回路は短絡していると判定し、受信した第1の判定信号が「High」であり、且つ第2の判定信号も「High」である場合、DUT30の回路は正常であると判定する。
 次いで、レギュレータ26を停止(OFF)し(ステップS77)、レギュレータ26が確認用電圧を印加していないDUT30の電源(以下、「未確認電源」という。)が存在するか否かを判別する(ステップS78)。ステップS78の判別の結果、未確認電源が存在する場合、ステップS72に戻り、電源ピン16aを介して未確認電源へレギュレータ26を接続し(ステップS72)、その後、ステップS73~ステップS77の処理を実行する。未確認電源が存在しない場合、ACDC電源27を停止(OFF)し(ステップS79)、本処理を終了する。
 本実施の形態によれば、DUT30の電気的特性の検査に先立ってDUT30の電源へ確認用電圧を印加したときに電源ピン16aを流れる電流が確認される。DUT30の回路が正常でなければ、DUT30の電源へ確認用電圧を印加したときに適切に電流が流れず、例えば、当該電流がFAULT2を超え、若しくは、FAULT1を超えないため、当該電流を確認することによってDUT30の回路が正常か否かを判別することができる。すなわち、ICテスタを用いることなく、DUT30の回路が正常か否か、換言すれば、DUT30の電源へ適切に検査用電圧を印加できるか否かを確認することができる。
 また、本実施の形態では、レギュレータ26が電流制限回路を備える。これにより、図7の処理(回路状態確認処理)を実行する際にDUT30の回路が短絡していても、確認用電圧の印加によって電源ピン16aに過大な電流が流れるのを防止することができる。すなわち、DUT30の電源へ適切に電圧を印加できるか否かを確認する際にプローブカードの電源ピン16aが損傷するのを防止することができる。また、電源ピン16aに過大な電流が流れるのを防止することにより、カード側検査回路18、ボックス側検査回路19やDUT30の回路にも過大な電流が流れるのを防止することができるため、これらの回路が過電流によって損傷するのも防止することができる。
 さらに、本実施の形態では、電流に関する2つの閾値であるFAULT1及びFAULT2が設定され、FAULT2はFAULT1よりも大きく設定されるので、確認用電圧をDUT30の電源に印加した際に電流が殆ど増加しないか否かだけでなく、電流が極端に増加するか否かについても判定することができる。ここで、電流が殆ど増加しない場合はDUT30の回路が開放されている場合であり、電流が極端に増加する場合はDUT30の回路が短絡している場合である。したがって、本実施の形態によれば、DUT30の回路が開放されているか否かだけでなく、DUT30の回路が短絡しているか否かについても判定することができる。
 以上、本発明について、上記実施の形態を用いて説明したが、本発明は上記実施の形態に限定されるものではない。
 例えば、上述したベースユニット22では、コントローラ24が所定のソフトウェアを実行して検査用電圧や確認用電圧の印加や上述したDUT30の回路の状態の判定を実現したが、図8に示すように、DIOモジュール25の代わりに集積回路であるFPGA(Field−Programmable Gate Array)31を設け、FPGA31の回路構成によってDIOモジュール25、レギュレータ26やデバイス電源28の制御を実現し、検査用電圧や確認用電圧の印加や上述したDUT30の回路の状態の判定を実行してもよい。一般に、FPGAによる制御はソフトウェアによる制御よりも速く実行することが可能なので、DUT30の回路の状態確認やDUT30の電気的特性の検査を迅速に実行することができる。なお、FPGA31を取り替えることにより、DUT30の仕様の変更にも柔軟に対応することができる。
 また、上述したベースユニット22では、レギュレータ26とは別にデバイス電源28が設けられたが、レギュレータ26がDUT30の電源へ確認用電圧だけでなく検査用電圧も印加可能であれば、図9に示すように、デバイス電源28を省略することもできる。この場合、DUT30の回路の状態確認とDUT30の電気的特性の検査に応じてレギュレータ26及び電源ピン16aの接続、並びに、デバイス電源28及び電源ピン16aの接続のいずれかを選択する必要が無いため、電源切替スイッチ29も省略することができる。その結果、ベースユニット22の構成を簡素化することができ、もって、ベースユニット22のコストを低減することができる。
 さらに、プローブカード15における信号ピン16bの数がさほど多くなく、例えば、20本程度であれば、電源切替スイッチ29によってレギュレータ26を各信号ピン16bへ順次接続し、各信号ピン16bとDUT30の各半田バンプとの接触確認を行ってもよい。
 また、図10に示すように、DUT30が複数の電源32を有し、各電源32に対応してベースユニット22に複数の電源切替スイッチ29及び複数のデバイス電源28が設けられている場合であっても、1つのレギュレータ26のみをベースユニット22に設け、各電源32が当該1つのレギュレータ26を共有してもよい。この場合、各電源切替スイッチ29を制御することにより、2つ以上の電源32が1つのレギュレータ26を利用するのを防止する。
 上記実施の形態では、ボックス側検査回路19やベースユニット22はマザーボードの回路構成を再現し、カード側検査回路18はDRAMの回路構成を再現したが、ボックス側検査回路19やベースユニット22が再現する回路構成は、マザーボードの回路構成に限られず、又、カード側検査回路18が再現する回路構成はDRAMの回路構成に限られない。すなわち、カード側検査回路18、ボックス側検査回路19やベースユニット22が再現する回路構成は、DUT30が実装される回路構成であればよい。また、DUT30も特に構成が限定されることは無く、例えば、カード側検査回路18が再現する回路構成が拡張カードの回路構成である場合、DUT30はMPU(Main Processing Unit)であってもよく、ボックス側検査回路19やベースユニット22が再現する回路構成が上述したようにマザーボードの回路構成である場合、半導体デバイスはAPU(Accelerated Processing Unit)やGPU(Graphics Processing Unit)であってもよく、カード側検査回路18、ボックス側検査回路19及びベースユニット22が再現する回路構成がテレビの回路構成である場合、半導体デバイスはRFチューナーであってもよい。
 また、本発明の目的は、上述した実施の形態の機能を実現するソフトウェアのプログラムコードを記録した記憶媒体を、ベースユニット22に供給し、該ベースユニット22のコントローラ24のCPUが記憶媒体に格納されたプログラムコードを読み出して実行することによっても達成される。
 この場合、記憶媒体から読み出されたプログラムコード自体が上述した実施の形態の機能を実現することになり、プログラムコード及びそのプログラムコードを記憶した記憶媒体は本発明を構成することになる。
 また、プログラムコードを供給するための記憶媒体としては、例えば、RAM、NV−RAM、フロッピー(登録商標)ディスク、ハードディスク、光磁気ディスク、CD−ROM、CD−R、CD−RW、DVD(DVD−ROM、DVD−RAM、DVD−RW、DVD+RW)等の光ディスク、磁気テープ、不揮発性のメモリカード、及び他のROM等の上記プログラムコードを記憶できるものであればよい。或いは、上記プログラムコードは、インターネット、商用ネットワーク、若しくはローカルエリアネットワーク等に接続される不図示の他のコンピュータやデータベース等からダウンロードすることによってベースユニット22に供給されてもよい。
 また、コントローラ24が読み出したプログラムコードを実行することにより、上記実施の形態の機能が実現されるだけでなく、そのプログラムコードの指示に基づき、CPU上で稼動しているOS(オペレーティングシステム)等が実際の処理の一部又は全部を行い、その処理によって上述した実施の形態の機能が実現される場合も含まれる。
 更に、記憶媒体から読み出されたプログラムコードが、ベースユニット22に接続された機能拡張ボードや機能拡張ユニットに備わるメモリに書き込まれた後、そのプログラムコードの指示に基づき、その機能拡張ボードや機能拡張ユニットに備わるCPU等が実際の処理の一部又は全部を行い、その処理によって上述した実施の形態の機能が実現される場合も含まれる。
 上記プログラムコードの形態は、オブジェクトコード、インタプリタにより実行されるプログラムコード、及びOSに供給されるスクリプトデータ等の形態から成ってもよい。
 本出願は、2016年1月25日に出願された日本出願第2016−011413号に基づく優先権を主張するものであり、当該日本出願に記載された全内容を本出願に援用する。
W ウエハ
10 プローバ
15 プローブカード
16 プローブ
16a 電源ピン
24 コントローラ
25 DIOモジュール
26 レギュレータ
28 デバイス電源
30 DUT

Claims (11)

  1.  基板に形成された半導体デバイスの電気的特性の検査を行う際に前記半導体デバイスの基板側電源へ電力を供給する電源ピンを有するプローブカードを備える基板検査装置において、
     前記電源ピンを介して前記基板側電極へ電圧を印加する装置側電源を備え、
     前記装置側電源は、前記電気的特性の検査を行う際、第1の電圧を前記基板側電源へ印加し、前記電気的特性の検査に先立って第2の電圧を前記基板側電源へ印加し、前記第2の電圧を印加したときに前記電源ピンを流れる電流を確認することを特徴とする基板検査装置。
  2.  前記第2の電圧は前記第1の電圧よりも低いことを特徴とする請求項1記載の基板検査装置。
  3.  前記装置側電源は、前記電流に関する第1の閾値及び該第1の閾値よりも大きい第2の閾値を有し、
     前記第2の電圧を印加したときに前記電源ピンを流れる電流が前記第1の閾値を超えなければ、前記半導体デバイスの回路は開放されていると判定し、前記第2の電圧を印加したときに前記電源ピンを流れる電流が前記第2の閾値を超えれば、前記半導体デバイスの回路は短絡していると判定することを特徴とする請求項1又は2記載の基板検査装置。
  4.  前記装置側電源は、前記第1の電圧を印加するデバイス電源と、前記第2の電圧を印加するレギュレータとからなることを特徴とする請求項1乃至3のいずれか1項に記載の基板検査装置。
  5.  前記装置側電源はレギュレータであり、前記レギュレータが前記第1の電圧及び前記第2の電圧を印加することを特徴とする請求項1乃至3のいずれか1項に記載の基板検査装置。
  6.  前記第1の電圧の印加、前記第2の電圧の印加及び前記電源ピンを流れる電流の確認の制御は、ソフトウェアが実現することを特徴とする請求項1乃至5のいずれか1項に記載の基板検査装置。
  7.  前記ソフトウェアを実行する制御部と、該制御部及び前記装置側電源の間のデータ通信を実現するDIOモジュールとをさらに備えることを特徴とする請求項6記載の基板検査装置。
  8.  前記第1の電圧の印加、前記第2の電圧の印加及び前記電源ピンを流れる電流の確認の制御を集積回路で実現することを特徴とする請求項1乃至5のいずれか1項に記載の基板検査装置。
  9.  基板に形成された半導体デバイスの電気的特性の検査を行う際に前記半導体デバイスの基板側電源へ電力を供給する電源ピンを有するプローブカードを備える基板検査装置が実行する基板検査方法であって、
     前記電気的特性の検査を行う際、第1の電圧を前記基板側電源へ印加する第1の電圧印加ステップと、
     前記電気的特性の検査に先立って第2の電圧を前記基板側電源へ印加する第2の電圧印加ステップと、
     前記第2の電圧を印加したときに前記電源ピンを流れる電流を確認する電流確認ステップとを有することを特徴とする基板検査方法。
  10.  前記第2の電圧は前記第1の電圧よりも低いことを特徴とする請求項9記載の基板検査方法。
  11.  前記電流に関する第1の閾値及び該第1の閾値よりも大きい第2の閾値が設定され、前記電流確認ステップは、前記第2の電圧印加ステップにおいて前記電源ピンを流れる電流が前記第1の閾値を超えなければ、前記半導体デバイスの回路は開放されていると判定し、前記第2の電圧印加ステップにおいて前記電源ピンを流れる電流が前記第2の閾値を超えれば、前記半導体デバイスの回路は短絡していると判定することを特徴とする請求項9又は10記載の基板検査方法。
PCT/JP2016/084186 2016-01-25 2016-11-11 基板検査装置及び基板検査方法 WO2017130533A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016011413A JP2017133848A (ja) 2016-01-25 2016-01-25 基板検査装置及び基板検査方法
JP2016-011413 2016-01-25

Publications (1)

Publication Number Publication Date
WO2017130533A1 true WO2017130533A1 (ja) 2017-08-03

Family

ID=59398118

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/084186 WO2017130533A1 (ja) 2016-01-25 2016-11-11 基板検査装置及び基板検査方法

Country Status (3)

Country Link
JP (1) JP2017133848A (ja)
TW (1) TW201738578A (ja)
WO (1) WO2017130533A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI736201B (zh) * 2020-04-01 2021-08-11 美商第一檢測有限公司 晶片測試電路及其測試方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI699539B (zh) * 2018-12-28 2020-07-21 新唐科技股份有限公司 輸出輸入針腳異常偵測系統及其方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6371667A (ja) * 1986-09-12 1988-04-01 Matsushita Electric Ind Co Ltd プリント基板断線短絡検査方法
JP2000124280A (ja) * 1998-10-19 2000-04-28 Nkk Corp ウエハバーンインに対応する半導体装置
JP2007534943A (ja) * 2004-04-21 2007-11-29 フォームファクター, インコーポレイテッド インテリジェントなプローブカードのアーキテクチャ
JP2009246132A (ja) * 2008-03-31 2009-10-22 Fujitsu Ltd 半導体装置および半導体装置の試験方法
JP2015084398A (ja) * 2013-09-17 2015-04-30 東京エレクトロン株式会社 基板検査装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6371667A (ja) * 1986-09-12 1988-04-01 Matsushita Electric Ind Co Ltd プリント基板断線短絡検査方法
JP2000124280A (ja) * 1998-10-19 2000-04-28 Nkk Corp ウエハバーンインに対応する半導体装置
JP2007534943A (ja) * 2004-04-21 2007-11-29 フォームファクター, インコーポレイテッド インテリジェントなプローブカードのアーキテクチャ
JP2009246132A (ja) * 2008-03-31 2009-10-22 Fujitsu Ltd 半導体装置および半導体装置の試験方法
JP2015084398A (ja) * 2013-09-17 2015-04-30 東京エレクトロン株式会社 基板検査装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI736201B (zh) * 2020-04-01 2021-08-11 美商第一檢測有限公司 晶片測試電路及其測試方法

Also Published As

Publication number Publication date
TW201738578A (zh) 2017-11-01
JP2017133848A (ja) 2017-08-03

Similar Documents

Publication Publication Date Title
US6754849B2 (en) Method of and apparatus for testing CPU built-in RAM mixed LSI
US7423443B2 (en) Method of performing parallel test on semiconductor devices by dividing voltage supply unit
KR101825730B1 (ko) 기판 검사 장치
US7825650B2 (en) Automated loader for removing and inserting removable devices to improve load time for automated test equipment
JP2016035957A (ja) デバイスの検査方法、プローブカード、インターポーザ及び検査装置
US9678107B2 (en) Substrate inspection apparatus
WO2017130533A1 (ja) 基板検査装置及び基板検査方法
JP6596374B2 (ja) 基板検査装置
WO2018003269A1 (ja) 基板検査装置
WO2017126210A1 (ja) 基板検査装置及びプログラム
KR102125342B1 (ko) 기판 검사 장치
US7821254B2 (en) Method and apparatus for improving load time for automated test equipment
JP2001060653A (ja) テスト対応型半導体集積回路及びそのテスト方法
KR20060005820A (ko) 반도체 소자의 병렬 테스트용 장치 및 병렬 테스트 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16888118

Country of ref document: EP

Kind code of ref document: A1

DPE2 Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101)
NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16888118

Country of ref document: EP

Kind code of ref document: A1