WO2017017940A1 - ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法 - Google Patents

ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法 Download PDF

Info

Publication number
WO2017017940A1
WO2017017940A1 PCT/JP2016/003424 JP2016003424W WO2017017940A1 WO 2017017940 A1 WO2017017940 A1 WO 2017017940A1 JP 2016003424 W JP2016003424 W JP 2016003424W WO 2017017940 A1 WO2017017940 A1 WO 2017017940A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
single crystal
diamond
crystal diamond
electronic device
Prior art date
Application number
PCT/JP2016/003424
Other languages
English (en)
French (fr)
Inventor
仁 野口
省三 白井
聡 山崎
大輔 竹内
政彦 小倉
俊晴 牧野
宙光 加藤
翼 松本
宏幸 川島
Original Assignee
信越化学工業株式会社
国立研究開発法人産業技術総合研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2016021008A external-priority patent/JP7017299B2/ja
Application filed by 信越化学工業株式会社, 国立研究開発法人産業技術総合研究所 filed Critical 信越化学工業株式会社
Publication of WO2017017940A1 publication Critical patent/WO2017017940A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/26Deposition of carbon only
    • C23C16/27Diamond only
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/04Diamond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02491Conductive materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02527Carbon, e.g. diamond-like carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1602Diamond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66015Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene
    • H01L29/66022Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6603Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes

Definitions

  • the present invention relates to a diamond electronic device and a method for manufacturing the diamond electronic device.
  • Diamond has a wide band gap of 5.47 eV and a very high breakdown field strength of 10 MV / cm. Furthermore, since it has the highest thermal conductivity among materials, it is advantageous as a high output power device if it is used in an electronic device.
  • Diamond also has a high drift mobility, and it is advantageous as a high-speed power device among semiconductors even when compared with the Johnson figure of merit. Therefore, diamond is said to be the ultimate semiconductor suitable for high-frequency and high-power electronic devices.
  • Non-Patent Document 1 a method called a mosaic method in which a large number of HPHT substrates are arranged and connected is proposed (Non-Patent Document 1), but the problem of incompleteness of the seam remains.
  • polycrystalline diamond in the case of vapor phase synthesis (chemical vapor deposition: CVD), polycrystalline diamond can obtain a large-area diamond having a diameter of about 6 inches (150 mm) with high purity, but is usually suitable for an electronic device. Crystallization was difficult. This is because, since conventional single crystal Si is used as the substrate, the difference in lattice constant from diamond is large (mismatch degree 52.6%) and it is very difficult to perform direct heteroepitaxial growth.
  • Non-Patent Document 2 Non-Patent Document 2
  • Ir Non-Patent Document 3
  • the difference between the linear expansion coefficients of the base material and the Ir film, and further diamond is large.
  • the linear expansion coefficients of the MgO substrate and the Ir film and further diamond are 13.8 ⁇ 10 ⁇ 6 K ⁇ 1 , 7. 1 ⁇ 10 ⁇ 6 K ⁇ 1 and 1.1 ⁇ 10 ⁇ 6 K ⁇ 1 , and a large thermal stress is generated between the diamond and the base substrate (Non-patent Document 4).
  • Non-patent Document 5 It is also known that diamond generally generates a large internal stress suddenly with crystal growth.
  • Non-patent Document 6 there is an example in which diamond is formed on an Ir-formed substrate to a thickness of 200 ⁇ m, and in some cases, about 1 mm thick, but as it is, cracks still occur and it is not practical.
  • the present invention has been made in view of the above-described problems, and an object thereof is to provide a large-area, low-cost, high-quality diamond electronic element and a method for manufacturing the diamond electronic element.
  • a diamond electronic device comprising: A silicon substrate and an intermediate layer formed on the silicon substrate and comprising any of a single crystal MgO layer, a single crystal SrTiO 3 layer, an ⁇ -Al 2 O 3 layer, and a YSZ (yttria stabilized zirconia) layer; An underlayer formed on the intermediate layer and made of any one of an iridium layer, a rhodium layer, and a platinum layer; and a single crystal diamond layer formed on the underlayer,
  • the single crystal diamond layer has a thickness of 300 ⁇ m or less.
  • the thickness of the single crystal diamond layer is 300 ⁇ m or less, the time for forming the single crystal diamond layer is shortened. Further, since the unevenness of the surface of the single crystal diamond layer is suppressed, the time required for the polishing process is shortened. Therefore, the cost is low. Further, since the warp of the single crystal diamond layer is suppressed, the generation and breakage of cracks can be prevented, and polishing and device fabrication can be easily performed.
  • one or more thin films made of gold, platinum, titanium, chromium, iridium, rhodium, silicon, or silicon oxide (SiO 2 ) are formed between the silicon substrate and the intermediate layer. It is preferable that
  • the presence of the thin film improves the connectivity between the intermediate layer and the silicon substrate, and a better intermediate layer is formed.
  • the single crystal diamond layer is a single crystal selected from a p-type single crystal diamond into which boron impurities are introduced, an n-type single crystal diamond into which phosphorus impurities are introduced, and a high-resistance single crystal diamond into which impurities are not introduced. It is preferable that two or more crystal diamond layers are laminated.
  • a method for manufacturing a diamond electronic device A preparation step of preparing a silicon substrate, and a single crystal MgO layer, a single crystal SrTiO 3 layer, an ⁇ -Al 2 O 3 layer, or a YSZ (yttria stabilized zirconia) layer on the silicon substrate.
  • An intermediate layer step for forming an intermediate layer, an underlayer step for forming an underlayer made of any one of an iridium layer, a rhodium layer, and a platinum layer on the intermediate layer; and a single crystal diamond layer on the underlayer Including a single crystal diamond layer process Provided is a method for manufacturing a diamond electronic device, wherein the thickness of the single crystal diamond layer formed in the single crystal diamond layer step is 300 ⁇ m or less.
  • the thickness of the single crystal diamond layer is 300 ⁇ m or less, the time for forming the single crystal diamond layer is shortened.
  • the unevenness of the surface of the single crystal diamond layer can be suppressed, the time required for the polishing process is also shortened. Therefore, the cost can be reduced.
  • warpage of the single crystal diamond layer is suppressed, generation and breakage of cracks can be prevented, and polishing and device fabrication can be easily performed.
  • a thin film made of any one of gold, platinum, titanium, chromium, iridium, rhodium, silicon, and silicon oxide (SiO 2 ) is formed on the silicon substrate between the preparation step and the intermediate layer step. It is preferable to have a step of forming more than one layer.
  • the connectivity between the intermediate layer and the silicon substrate is improved, and a better intermediate layer can be formed.
  • the rocking curve half-width (FWHM) of the diffraction intensity peak at 119.5 ° is preferably 3 ° or less.
  • p-type single crystal diamond introduced with boron impurities, n-type single crystal diamond introduced with phosphorus impurities, and impurities are introduced as the single crystal diamond layer formed on the underlayer.
  • Two or more single crystal diamond layers selected from any of the high-resistance single crystal diamonds that are not allowed to be laminated can be stacked.
  • the diamond electronic device and the method for producing the diamond electronic device of the present invention can be a large-area, low-cost, high-quality diamond electronic device. If such a diamond electronic element is used for an LED, a power device, etc., it is possible to sufficiently obtain desired characteristics in a large area at a low cost.
  • a large-area, low-cost, high-quality diamond electronic device could not be manufactured. Therefore, the present inventor has intensively studied to solve such problems. As a result, it is considered optimal to use a base material as a silicon base material and an intermediate layer, an underlayer, and a single crystal diamond layer on the silicon base material. The inventors have found that a diamond electronic device having desired performance can be obtained by defining the thickness of the crystalline diamond layer as 300 ⁇ m or less, and the present invention has been completed.
  • the diamond electronic device 1 of the present invention includes a silicon base material 2, an intermediate layer 3 formed on the silicon base material 2, and an underlayer 4 formed on the intermediate layer 3. And a single crystal diamond layer 5 formed on the underlayer 4.
  • the intermediate layer 3 is formed of any one of a single crystal MgO layer, a single crystal SrTiO 3 layer, an ⁇ -Al 2 O 3 layer, and a YSZ (yttria stabilized zirconia) layer.
  • the underlayer 4 is made of any one of an iridium layer, a rhodium layer, and a platinum layer.
  • one or more thin films 6 made of any one of gold, platinum, titanium, chromium, iridium, rhodium, silicon, and silicon oxide (SiO 2 ) were formed between the silicon substrate 2 and the intermediate layer 3. It is preferable.
  • an intermediate layer above the silicon base material, an underlayer above the intermediate layer, and a single crystal diamond layer above the underlayer may be provided.
  • a relaxation layer or the like may be provided between them depending on the purpose.
  • Each of the layers may be composed of two or more layers.
  • the thickness of the single crystal diamond layer 5 needs to be 300 ⁇ m or less.
  • the time for forming the single crystal diamond layer 5 is shortened.
  • the unevenness of the surface of the single crystal diamond layer 5 is suppressed, the time required for the polishing process is also shortened. Therefore, the cost is low.
  • the warp of the single crystal diamond layer 5 is suppressed, the generation and breakage of cracks can be prevented, and polishing and device fabrication can be easily performed.
  • the single crystal diamond layer 5 is a single crystal diamond layer selected from a p-type single crystal diamond into which boron impurities are introduced, an n-type single crystal diamond into which phosphorus impurities are introduced, and a high-resistance single crystal diamond into which impurities are not introduced. Two or more layers can be laminated. The selection of the single crystal diamond layer 5 to be stacked is not particularly limited, and can be determined as appropriate, for example, by stacking two layers of p-type single crystal diamond.
  • Such a single crystal diamond layer 5 of two or more layers By forming such a single crystal diamond layer 5 of two or more layers, it can be suitably operated as various devices depending on the purpose. For example, specifically, it can be used for applications such as LEDs and power devices.
  • the total thickness thereof needs to be 300 ⁇ m or less.
  • Such a diamond electronic device 1 of the present invention is a large-area, low-cost, high-quality diamond electronic device. If such a diamond electronic element 1 is used for an LED, a power device or the like, it is possible to sufficiently obtain desired characteristics in a large area at a low cost.
  • the silicon substrate 2 is prepared.
  • the silicon substrate 2 to be prepared is not particularly limited, and for example, a single crystal silicon wafer having a diameter of 5 to 150 mm polished on both sides can be used. A silicon wafer having a large area and high quality can be obtained at low cost.
  • the layer 3 can be formed.
  • the formation method is not particularly limited, and any conventional method can be employed.
  • an intermediate layer 3 made of any one of a single crystal MgO layer, a single crystal SrTiO 3 layer, an ⁇ -Al 2 O 3 layer, and a YSZ (yttria stabilized zirconia) layer is formed on the silicon substrate 2.
  • the intermediate layer 3 can be formed by using, for example, sputtering, electron beam evaporation, vapor phase synthesis, molecular beam epitaxy, or the like, bonding method, adhesive method, or the like.
  • a base layer 4 made of any one of an iridium layer, a rhodium layer, and a platinum layer is formed on the intermediate layer 3.
  • the underlayer 4 can be formed, for example, by heteroepitaxial growth by sputtering, electron beam evaporation, vapor phase synthesis, molecular beam epitaxy, or the like.
  • Single-crystal diamond layer process SP4 in FIG. 2
  • a single crystal diamond layer 5 is formed on the base layer 4.
  • the thickness of the single crystal diamond layer 5 is thicker than 300 ⁇ m, it will be necessary to grow for a long time, or the surface irregularities will become large and a long polishing process will be required, resulting in a high cost factor. .
  • warping increases, and polishing and device fabrication become difficult. In some cases, it may cause cracking or damage.
  • the thickness of the single crystal diamond layer 5 formed in the single crystal diamond layer step is set to 300 ⁇ m or less.
  • the time for forming the single crystal diamond layer is shortened, and further, the unevenness of the surface of the single crystal diamond layer can be suppressed, so that the time required for the polishing process is also shortened. For this reason, it can be made low-cost.
  • warpage of the single crystal diamond layer is suppressed, generation and breakage of cracks can be prevented, and polishing and device fabrication can be easily performed.
  • the single crystal diamond layer 5 can be formed by heteroepitaxial growth by microwave CVD, DC plasma CVD, hot filament CVD, arc discharge CVD, or the like.
  • the rocking curve half width (FWHM) is preferably 3 ° or less.
  • the diamond layer 5 having such crystallinity is formed by, for example, performing a pretreatment (bias treatment) for nucleation of diamond on the surface of the underlayer 4, followed by microwave CVD, DC plasma CVD, hot filament.
  • the single crystal diamond layer 5 can be heteroepitaxially grown by CVD, arc discharge CVD, or the like.
  • the full width at half maximum is sufficiently small, and sufficient device performance can be obtained more reliably.
  • the single crystal diamond layer 5 formed on the underlayer 4 is made of p-type single crystal diamond introduced with boron impurities, n-type single crystal diamond introduced with phosphorus impurities, or high-resistance single crystal diamond not introduced with impurities.
  • Two or more single crystal diamond layers 5 selected from any of them can be laminated.
  • the selection of the single crystal diamond layer 5 to be stacked is not particularly limited, and can be determined as appropriate, for example, by stacking two layers of p-type single crystal diamond.
  • the single crystal diamond layer 5 has a layer structure of two or more layers as described above, the total thickness thereof needs to be 300 ⁇ m or less.
  • Such a method for producing a diamond electronic device of the present invention can produce a large-area, low-cost, high-quality diamond electronic device. If such a diamond electronic element is used for an LED, a power device, etc., it is possible to sufficiently obtain desired characteristics in a large area at a low cost.
  • Example 1 First, a single crystal silicon wafer having a diameter of 10.0 mm and a thickness of 1.0 mm and polished in both directions (100) was prepared as the silicon substrate 2.
  • the single crystal MgO layer is epitaxially grown on the surface on which the single crystal diamond layer 5 is formed by an electron beam evaporation method under vacuum at a substrate temperature of 900 ° C. until the single crystal MgO layer becomes 1 ⁇ m. Layer 3 was formed.
  • an Ir (iridium) layer was heteroepitaxially grown on the single crystal MgO layer to form the underlayer 4.
  • an R.P. target was Ir having a diameter of 6 inches (150 mm), a thickness of 5 mm, and a purity of 99.9% or more.
  • F. A (13.56 MHz) magnetron sputtering method was used.
  • the substrate on which the single crystal MgO layer has been formed is heated to 800 ° C., and after confirming that the base pressure is 6 ⁇ 10 ⁇ 7 Torr (about 8.0 ⁇ 10 ⁇ 5 Pa) or less, Ar gas is introduced at 10 sccm. did.
  • the obtained Ir layer had a thickness of 0.7 ⁇ m.
  • pretreatment for nucleation of diamond was performed.
  • the single crystal diamond layer 5 was heteroepitaxially grown by the DC plasma CVD method.
  • a substrate subjected to a bias treatment is set in a chamber of a DC plasma CVD apparatus, and is evacuated to a base pressure of 10 ⁇ 3 Torr (about 1.3 ⁇ 10 ⁇ 1 Pa) or less with a rotary pump, and then a source gas.
  • a 2.0 A direct current was passed to form a film for 10 hours. It was 950 degreeC when the substrate temperature in film forming was measured with the pyrometer.
  • the obtained single crystal diamond layer 5 was a complete continuous film without peeling on the entire 10 mm diameter substrate, and the film thickness was 50 ⁇ m.
  • a 2 mm square was cut out from this substrate to prepare a diamond Schottky barrier diode (SBD).
  • SBD diamond Schottky barrier diode
  • a p-type single crystal diamond layer 5a P + , 10 20 atoms / cm 3 ) doped with high-concentration boron was formed to a thickness of 1 ⁇ m by microwave CVD.
  • a p-type single crystal diamond layer 5b P, 4 ⁇ 10 16 atoms / cm 3 ) doped with low boron was formed to a thickness of 1 ⁇ m.
  • FIG. 3 is a schematic cross-sectional view of the created SBD.
  • FIG. 4 is an appearance photograph of the manufactured SBD.
  • Example 2 In Example 1, a single crystal diamond having a thickness of 50 ⁇ m was formed in the same manner except that a Pt thin film was formed by 1 ⁇ m on the silicon substrate 2 by sputtering and then heteroepitaxial growth of a single crystal MgO layer (intermediate layer) was performed.
  • an SBD was produced in the same manner as in Example 1 and the IV characteristics were measured, it was possible to show the same characteristics as HPHT diamond.
  • Example 3 In Example 1, a single crystal MgO layer is epitaxially grown on the surface of the silicon substrate 2 on which the single crystal diamond layer 5 is formed by molecular beam epitaxy (MBE) until the thickness reaches 50 nm. Thereafter, a single crystal diamond layer 5 having a thickness of 50 ⁇ m was formed in the same manner except that heteroepitaxial growth of the Ir layer (underlayer 4) was performed.
  • an SBD was produced in the same manner as in Example 1 and the IV characteristics were measured, it was possible to show the same characteristics as HPHT diamond.
  • Example 4 In Example 1, a single crystal MgO layer is formed on the surface on which the single crystal diamond layer 5 is formed on the silicon substrate 2 by a pulsed laser deposition (PLD) method until the thickness becomes 10 ⁇ m. After the epitaxial growth, a single crystal diamond layer 5 having a thickness of 50 ⁇ m was formed in the same manner except that heteroepitaxial growth of the Ir layer (underlayer 4) was performed.
  • the X-ray wavelength was 1.54 mm
  • an SBD was produced in the same manner as in Example 1 and the IV characteristics were measured, it was possible to show the same characteristics as HPHT diamond.
  • Example 5 After the 50 ⁇ m single crystal diamond layer 5 was formed by DC plasma CVD in the same manner as in Example 1, the single crystal diamond layer 5 was additionally grown for 35 hours by microwave CVD, and the total thickness of the single crystal diamond layer 5 was 298 ⁇ m. did. Thereafter, similarly to Example 1, a single-crystal diamond layer 5a doped with high-concentration boron was formed to a thickness of 1 ⁇ m and a single-crystal diamond layer 5b doped with low boron was formed to a thickness of 1 ⁇ m by microwave CVD (see FIG. 3). That is, the total thickness of the single crystal diamond layers 5, 5a, 5b in Example 5 was set to 300 ⁇ m. Thereafter, an SBD was produced in the same manner as in Example 1 and its IV characteristics were measured. As a result, the characteristics equivalent to those of HPHT diamond could be exhibited.
  • Example 6 After the 10 ⁇ m single crystal diamond layer 5 was formed by DC plasma CVD in the same manner as in Example 1, the single crystal diamond layer 5 was additionally grown for 13 h by microwave CVD, and the total thickness of the single crystal diamond layer 5 was 101 ⁇ m. did. Thereafter, similarly to Example 1, a single-crystal diamond layer 5a doped with high-concentration boron was formed to a thickness of 1 ⁇ m and a single-crystal diamond layer 5b doped with low boron was formed to a thickness of 1 ⁇ m by microwave CVD (see FIG. 3). That is, the total thickness of the single crystal diamond layers 5, 5a, 5b in Example 6 was 103 ⁇ m. Thereafter, an SBD was produced in the same manner as in Example 1 and its IV characteristics were measured. As a result, the characteristics equivalent to those of HPHT diamond could be exhibited.
  • Example 7 After the 10 ⁇ m single crystal diamond layer 5 was formed by DC plasma CVD in the same manner as in Example 1, the single crystal diamond layer 5 was additionally grown for 27 h by microwave CVD, so that the total thickness of the single crystal diamond layer 5 was 199 ⁇ m. did. Thereafter, similarly to Example 1, a single-crystal diamond layer 5a doped with high-concentration boron was formed to a thickness of 1 ⁇ m and a single-crystal diamond layer 5b doped with low boron was formed to a thickness of 1 ⁇ m by microwave CVD (see FIG. 3). That is, the total thickness of the single crystal diamond layers 5, 5 a, and 5 b in Example 7 was 201 ⁇ m. Thereafter, an SBD was produced in the same manner as in Example 1 and its IV characteristics were measured. As a result, the characteristics equivalent to those of HPHT diamond could be exhibited.
  • Example 1 (Comparative Example 1) Instead of using the silicon substrate used in Example 1, instead of using a single crystal MgO having a diameter of 10.0 mm, a thickness of 1.0 mm, and polished in both directions (100) as a substrate, this example In the same manner as in Example 1, an Ir layer was formed, biased, and subjected to DC plasma CVD to grow a single crystal diamond layer having a thickness of 50 ⁇ m. After completion of the CVD, when the temperature was returned to room temperature and taken out from the chamber, the single crystal diamond layer / Ir layer was peeled off and scattered from the single crystal MgO layer surface. This is considered to have peeled off due to a large stress.
  • Example 2 A single crystal diamond layer of 50 ⁇ m was formed by DC plasma CVD in the same manner as in Example 1, and then further grown for 43 h by microwave CVD, so that the total thickness of the single crystal diamond layer was 350 ⁇ m. Thereafter, when the temperature was returned to room temperature and taken out from the chamber, many cracks were found on the entire surface of the single crystal diamond layer.
  • the present invention is not limited to the above embodiment.
  • the above-described embodiment is an exemplification, and the present invention has any configuration that has substantially the same configuration as the technical idea described in the claims of the present invention and that exhibits the same effects. Are included in the technical scope.

Abstract

本発明は、ダイヤモンド電子素子であって、シリコン基材と、該シリコン基材上に形成され、単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層のいずれかからなる中間層と、該中間層上に形成され、イリジウム層、ロジウム層、白金層のいずれかからなる下地層と、該下地層上に形成された単結晶ダイヤモンド層とを有し、前記単結晶ダイヤモンド層の厚みが、300μm以下のものであることを特徴とするダイヤモンド電子素子である。これにより、大面積、低コスト、高品質なダイヤモンド電子素子及びダイヤモンド電子素子の製造方法が提供される。

Description

ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法
 本発明は、ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法に関する。
 ダイヤモンドは、5.47eVのワイドバンドギャップで絶縁破壊電界強度も10MV/cmと非常に高い。更に物質で最高の熱伝導率を有することから、これを電子デバイスに用いれば、高出力電力デバイスとして有利である。
 また、ダイヤモンドは、ドリフト移動度も高く、Johnson性能指数を比較しても、半導体の中でも最も高速電力デバイスとしても有利である。従って、ダイヤモンドは、高周波・高出力電子デバイスに適した究極の半導体と云われている。
 現在、ダイヤモンド半導体作製用の単結晶ダイヤモンドは、高温高圧法(HPHT)で合成されたIb型と呼ばれるダイヤモンドがほとんどである。このIb型ダイヤモンドは、窒素不純物を多く含み、かつ最大でも8mm角程度のサイズ迄しか得られず、実用性は低い。また、HPHT基板を多数個並べて繋ぎあわせるモザイク法と呼ばれるものも提案させている(非特許文献1)が、継目の不完全性の問題は残されている。
 それに対して、気相合成(Chemical Vapor Deposition:CVD)法では、多結晶ダイヤモンドならば、高純度に6インチ(150mm)径程度の大面積なダイヤモンドが得られるものの、通常電子デバイスに適する、単結晶化が困難であった。これは、基板として従来単結晶Siが用いられるため、ダイヤモンドとの格子定数の差が大きく(ミスマッチ度52.6%)直接ヘテロエピタキシャル成長させることが非常に困難であるからである。
 このため、種々の検討が進み、Pt(非特許文献2)やIr(非特許文献3)を下地膜としてこの上にダイヤモンドを製膜することが有効であるとの報告がある。
 現在、特にIr下地膜を用いた研究が最も進んでいる。これは、MgOなどの基材上にIr膜をヘテロエピタキシャル成長させる。次に、DCプラズマ法で水素希釈メタンガスによるバイアス前処理、更にプラズマCVD法でダイヤモンド長時間成長を行って、通常400μm~1000μm厚程度のダイヤモンドの自立基板としてから利用するものである。
 しかしながら、基材とIr膜、更にはダイヤモンドの線膨張係数の差は大きく、例えばMgO基板とIr膜、更にはダイヤモンドの線膨脹係数がそれぞれ、13.8×10-6-1、7.1×10-6-1、1.1×10-6-1であり、ダイヤモンドと下地基板との間には大きな熱応力が発生する(非特許文献4)。
 また、ダイヤモンドは一般的に結晶成長と共に急激に大きな内部応力が発生することも判っている(非特許文献5)。実際に、Ir製膜済み基材上にダイヤモンドを200μm、場合によっては1mm程度まで厚く形成を試みた例もあるが、そのままではやはりクラックが入ってしまい、実用にならない(非特許文献6)。
 また、HPHTにしても従来のヘテロエピダイヤモンド自立基板にしても、ハンドリング可能な程度の厚みまでのダイヤモンド成長と、スライス、大きな凹凸表面に対する研磨加工などがあり、高コストとなってしまうプロセス要素を多く含むものであった。
H.Yamada,Appl.Phys.Lett.104,102110(2014). Y.Shintani,J.Mater.Res.11,2955(1996). K.Ohtsuka,Jpn.J.Appl.Phys.35,L1072(1996). A.K.Shinha,J.Appl.Phys.49,2423(1978). H.Noguchi,J.Vac.Sci.Technol.B16,1167(1998). 澤邊厚仁,日本結晶成長学会誌39,179(2012).
 本発明は前述のような問題に鑑みてなされたもので、大面積、低コスト、高品質なダイヤモンド電子素子及びダイヤモンド電子素子の製造方法を提供することを目的とする。
 上記目的を達成するために、本発明によれば、ダイヤモンド電子素子であって、
 シリコン基材と、該シリコン基材上に形成され、単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層のいずれかからなる中間層と、該中間層上に形成され、イリジウム層、ロジウム層、白金層のいずれかからなる下地層と、該下地層上に形成された単結晶ダイヤモンド層とを有し、
 前記単結晶ダイヤモンド層の厚みが、300μm以下のものであることを特徴とするダイヤモンド電子素子を提供する。
 このようなものであれば、大面積、低コスト、高品質なダイヤモンド電子素子となる。特に、単結晶ダイヤモンド層の厚みが300μm以下であるので、単結晶ダイヤモンド層を形成する時間が短くなる。また、単結晶ダイヤモンド層の表面の凹凸が抑制されたものとなるので、研磨加工に要する時間が短くなる。そのため、低コストなものとなる。また、単結晶ダイヤモンド層の反りが抑制されるため、クラックの発生や破損が防止され、研磨加工やデバイス作製を容易に行うことができるものとなる。
 このとき、前記シリコン基材と前記中間層との間に、金、白金、チタン、クロム、イリジウム、ロジウム、シリコン、酸化シリコン(SiO)のいずれかからなる薄膜が1層以上形成されたものであることが好ましい。
 このようなものであれば、薄膜が介在していることによって、中間層とシリコン基材との接続性が向上して、より良好な中間層が形成されたものとなる。
 またこのとき、前記単結晶ダイヤモンド層の結晶性が、波長λ=1.54ÅのX線回折法で分析したダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークのロッキングカーブ半値幅(FWHM)が3°以下のものであることができる。
 このような範囲の半値幅を有するものであれば、充分なデバイス性能を得ることが可能となる。
 またこのとき、前記単結晶ダイヤモンド層は、ボロン不純物を導入したp型単結晶ダイヤモンド、リン不純物を導入したn型単結晶ダイヤモンド、不純物を導入しない高抵抗単結晶ダイヤモンドのいずれかから選択される単結晶ダイヤモンド層が2層以上積層されたものであることが好ましい。
 このような、2層以上よりなる積層の単結晶ダイヤモンド層が形成されたものとすることで、目的に応じて種々のデバイスとして好適に動作させることができる。
 また、本発明によれば、ダイヤモンド電子素子の製造方法であって、
 シリコン基材を準備する準備工程と、該シリコン基材上に単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層の内のいずれかからなる中間層を形成する中間層工程と、前記中間層上にイリジウム層、ロジウム層、白金層のいずれかからなる下地層を形成する下地層工程と、前記下地層上に単結晶ダイヤモンド層を形成する単結晶ダイヤモンド層工程とを含み、
 前記単結晶ダイヤモンド層工程において形成する前記単結晶ダイヤモンド層の厚みを、300μm以下とすることを特徴とするダイヤモンド電子素子の製造方法を提供する。
 このようにすれば、大面積、低コスト、高品質なダイヤモンド電子素子を製造することができる。特に、単結晶ダイヤモンド層の厚みを300μm以下とするので、単結晶ダイヤモンド層を形成するための時間が短くなる。また、単結晶ダイヤモンド層の表面の凹凸を抑制することができるので、研磨加工に要する時間も短くなる。そのため、低コストとすることができる。また、単結晶ダイヤモンド層の反りが抑制されるため、クラックの発生や破損を防止することができ、研磨加工やデバイス作製を容易に行うことができる。
 このとき、前記準備工程と前記中間層工程との間に、前記シリコン基材上に金、白金、チタン、クロム、イリジウム、ロジウム、シリコン、酸化シリコン(SiO)のいずれかからなる薄膜を1層以上形成する工程を有することが好ましい。
 このようにすれば、薄膜が介在させることによって、中間層とシリコン基材との接続性が向上して、より良好な中間層を形成することが可能となる。
 またこのとき、前記単結晶ダイヤモンド層工程において、前記下地層上に形成する単結晶ダイヤモンド層の結晶性を、波長λ=1.54ÅのX線回折法で分析したダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークのロッキングカーブ半値幅(FWHM)が3°以下とすることが好ましい。
 このような範囲の半値幅とすることによって、充分なデバイス性能を得ることが可能となる。
 またこのとき、前記単結晶ダイヤモンド層工程において、前記下地層上に形成する単結晶ダイヤモンド層として、ボロン不純物を導入したp型単結晶ダイヤモンド、リン不純物を導入したn型単結晶ダイヤモンド、不純物を導入しない高抵抗単結晶ダイヤモンドのいずれかから選択される単結晶ダイヤモンド層を2層以上積層させることができる。
 このようにして、2層以上よりなる積層の単結晶ダイヤモンド層を形成することで、目的に応じて種々のデバイスとして好適に動作させることができる。
 本発明のダイヤモンド電子素子及びダイヤモンド電子素子の製造方法であれば、大面積、低コスト、高品質なダイヤモンド電子素子となる。このようなダイヤモンド電子素子を、LED、パワーデバイスなどの用途とすれば、大面積に低コストで所望の特性を充分に得ることが可能となる。
本発明のダイヤモンド電子素子の一例を示した概略図である。 本発明のダイヤモンド電子素子の製造方法の一例を示した概略図である。 実施例において作製したダイヤモンド・ショットキーバリアダイオードの概略断面図である。 実施例において作製したダイヤモンド・ショットキーバリアダイオードの外観写真である。 実施例において作製したダイヤモンド・ショットキーバリアダイオードのI-V特性の測定結果を示したグラフである。
 以下、本発明について実施の形態を説明するが、本発明はこれに限定されるものではない。
 前述したように、従来、大面積、低コスト、高品質なダイヤモンド電子素子を製造することができなかった。そこで、本発明者はこのような問題を解決すべく鋭意検討を重ねた。その結果、基材をシリコン基材として、その上に中間層、下地層、単結晶ダイヤモンド層の構成とすることが最適と考え、鋭意検討した結果、中間層及び下地層の材料、更には単結晶ダイヤモンド層の厚みを300μm以下と規定することで所望の性能を有するダイヤモンド電子素子が得られることを見出し、本発明を完成させた。
 まず、本発明のダイヤモンド電子素子について図1を参照して説明する。
 図1に示すように、本発明のダイヤモンド電子素子1は、シリコン基材2と、該シリコン基材2上に形成される中間層3と、該中間層3上に形成される下地層4と、該下地層4上に形成された単結晶ダイヤモンド層5とを有している。
 中間層3は、単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層のいずれかからなる。また、下地層4は、イリジウム層、ロジウム層、白金層のいずれかからなる。
 このとき、シリコン基材2と中間層3との間に、金、白金、チタン、クロム、イリジウム、ロジウム、シリコン、酸化シリコン(SiO)のいずれかからなる薄膜6が1層以上形成されたものであることが好ましい。
 このようなものであれば、薄膜6が介在していることによって、中間層3とシリコン基材2との接続性が向上して、より良好な状態の中間層3が形成されたものとなる。
 尚、本発明においては、シリコン基材より上に中間層を有し、中間層より上に下地層を有し、この下地層より上に単結晶ダイヤモンド層を有すればよく、これらの層の間に目的に応じて緩和層等を設けても良い。また、前記各層は、2層以上から成るものとしても良い。
 下地層4上に形成された単結晶ダイヤモンド層5の結晶性が、波長λ=1.54ÅのX線回折法で分析したダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークのロッキングカーブ半値幅(FWHM)が3°以下のものであることが好ましい。
 このような範囲の半値幅を有するものであれば、充分なデバイス性能を得ることが可能となる。
 ここで、単結晶ダイヤモンド層5の厚みは、300μm以下である必要がある。
 このように、本発明のダイヤモンド電子素子において、単結晶ダイヤモンド層5の厚みは300μm以下であるので、単結晶ダイヤモンド層5を形成するための時間が短くなる。さらに、単結晶ダイヤモンド層5の表面の凹凸が抑制されたものとなるので、研磨加工に要する時間も短くなる。そのため、低コストなものとなる。さらに、単結晶ダイヤモンド層5の反りが抑制されるため、クラックの発生や破損が防止され、研磨加工やデバイス作製を容易に行うことができるものとなる。
 単結晶ダイヤモンド層5は、ボロン不純物を導入したp型単結晶ダイヤモンド、リン不純物を導入したn型単結晶ダイヤモンド、不純物を導入しない高抵抗単結晶ダイヤモンドのいずれかから選択される単結晶ダイヤモンド層が2層以上積層されたものとすることができる。この積層させる単結晶ダイヤモンド層5の選択は特に限定されず、例えば、p型単結晶ダイヤモンドを2層積層させるなど、適宜決定することができる。
 このような、2層以上よりなる積層の単結晶ダイヤモンド層5が形成されたものとすることで、目的に応じて種々のデバイスとして好適に動作させることができる。例えば、具体的にはLED、パワーデバイスなどの用途とすることができる。
 上記のような2層以上よりなる積層の単結晶ダイヤモンド層が形成される場合には、それらの合計の厚さが300μm以下である必要がある。
 このような本発明のダイヤモンド電子素子1であれば、大面積、低コスト、高品質なダイヤモンド電子素子となる。このようなダイヤモンド電子素子1を、LED、パワーデバイスなどの用途とすれば、大面積に低コストで所望の特性を充分に得ることが可能となる。
 次に、本発明のダイヤモンド電子素子の製造方法について図1、図2を参照して説明する。
(準備工程:図2のSP1)
 まず、シリコン基材2を準備する。
 準備するシリコン基材2としては、特に限定されず、例えば両面研磨した直径5~150mmの単結晶シリコンウェーハとすることができる。シリコンウェーハは、安価に大面積かつ高品質なものの入手が可能である。
 ここで、上述の準備工程(図2のSP1)と後述する中間層工程(図2のSP2)との間に、シリコン基材2上に金、白金、チタン、クロム、イリジウム、ロジウム、シリコン、酸化シリコン(SiO)のいずれかからなる薄膜を1層以上形成する工程を行うことが好ましい。
 このように、シリコン基材2と中間層3との間に薄膜6を1層以上介在させることで、中間層3とシリコン基材2との接続性が向上して、より良好な状態の中間層3を形成することが可能となる。形成方法は特に限定されず、従来行われているいずれの方法も採用可能である。
(中間層工程:図2のSP2)
 次に、シリコン基材2上に単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層の内のいずれかからなる中間層3を形成する。
 中間層3は、例えば、スパッター、電子ビーム蒸着、気相合成、分子ビームエピタキシー法など、または、貼り合わせ法、接着剤法などを用いて形成することができる。
(下地層工程;図2のSP3)
 次に、中間層3上にイリジウム層、ロジウム層、白金層のいずれかからなる下地層4を形成する。
 下地層4は、例えば、スパッター、電子ビーム蒸着、気相合成、分子線エピタキシー法などでヘテロエピタキシャル成長させることで、形成することができる。
(単結晶ダイヤモンド層工程:図2のSP4)
 そして、下地層4上に単結晶ダイヤモンド層5を形成する。
 このとき、単結晶ダイヤモンド層5の厚みが、300μmよりも厚いと、長時間成長が必要となったり、表面の凹凸が大きくなり長時間の研磨加工を要したりして、高コスト要因となる。また、反りが大きくなり、研磨加工やデバイス作製が困難となる。場合によってはクラックの発生や、破損の原因となってしまう。
 そのため、単結晶ダイヤモンド層工程において形成する単結晶ダイヤモンド層5の厚みを、300μm以下とする。これにより、単結晶ダイヤモンド層を形成するための時間が短くなり、さらに、単結晶ダイヤモンド層の表面の凹凸を抑制することができるので、研磨加工に要する時間も短くなる。このため、低コストとすることができる。また、単結晶ダイヤモンド層の反りが抑制されるため、クラックの発生や破損を防止することができ、研磨加工やデバイス作製を容易に行うことができる。
 単結晶ダイヤモンド層5は、マイクロ波CVD、DCプラズマCVD、熱フィラメントCVD、アーク放電CVD法などでヘテロエピタキシャル成長させることで、形成することができる。
 このとき、下地層4上に形成する単結晶ダイヤモンド層5の結晶性を、波長λ=1.54ÅのX線回折法で分析したダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークのロッキングカーブ半値幅(FWHM)が3°以下とすることが好ましい。このような結晶性を有するダイヤモンド層5の形成は、例えば、下地層4の表面にダイヤモンドの核形成のための前処理(バイアス処理)を行った後、マイクロ波CVD、DCプラズマCVD、熱フィラメントCVD、アーク放電CVD法などによって、単結晶ダイヤモンド層5をヘテロエピタキシャル成長させることで行うことができる。
 このようにすれば、半値幅が十分に小さくなり、充分なデバイス性能を得ることがより確実にできる。
 またこのとき、下地層4上に形成する単結晶ダイヤモンド層5として、ボロン不純物を導入したp型単結晶ダイヤモンド、リン不純物を導入したn型単結晶ダイヤモンド、不純物を導入しない高抵抗単結晶ダイヤモンドのいずれかから選択される単結晶ダイヤモンド層5を2層以上積層させることができる。この積層させる単結晶ダイヤモンド層5の選択は特に限定されず、例えば、p型単結晶ダイヤモンドを2層積層させるなど、適宜決定することができる。
 このような2層以上よりなる積層の単結晶ダイヤモンド層5を形成されたものとすることで、目的に応じて種々のデバイスとして好適に動作させることができる。
 また、単結晶ダイヤモンド層5を上記のように2層以上の層構造とする場合には、それらの合計の厚さを300μm以下とする必要がある。
 このような本発明のダイヤモンド電子素子の製造方法であれば、大面積、低コスト、高品質なダイヤモンド電子素子を製造することができる。このようなダイヤモンド電子素子を、LED、パワーデバイスなどの用途とすれば、大面積に低コストで所望の特性を充分に得ることが可能となる。
 以下、本発明の実施例及び比較例を示して本発明をより具体的に説明するが、本発明はこれらに限定されるものではない。
(実施例1)
 まず、10.0mm直径、厚さが1.0mmで方位(100)の両面研磨された単結晶シリコンウェーハをシリコン基材2として用意した。
 そして、単結晶ダイヤモンド層5の製膜を行う面側に単結晶MgO層を電子ビーム蒸着法で、真空中、基板温度900℃の条件で単結晶MgO層が1μmになるまでエピタキシャル成長して、中間層3を形成した。
 次に、単結晶MgO層上にIr(イリジウム)層をヘテロエピタキシャル成長させて、下地層4を形成した。製膜には直径6インチ(150mm)、厚み5mm、純度99.9%以上のIrをターゲットとしたR.F.(13.56MHz)マグネトロンスパッター法を用いた。単結晶MgO層が形成済みの基板を800℃に加熱し、ベースプレッシャーが6×10-7Torr(約8.0×10-5Pa)以下になるのを確認した後、Arガスを10sccm導入した。排気系に通じるバルブの開口度を調節して5×10-2Torr(約6.7Pa)とした後、R.F.電力1000Wを入力して15分間製膜を行った。得られたIr層は厚さ0.7μmであった。
 次に、ダイヤモンドの核形成のための前処理(バイアス処理)を行った。Ir層が形成された基板を、15mm直径で平板型の電極上にセットし、ベースプレッシャーが1×10-6Torr(約1.3×10-4Pa)以下になるのを確認した後、水素希釈メタン(CH/(CH+H)=5.0vol.%)を500sccm導入した。排気系に通じるバルブの開口度を調節して100Torr(約1.3×10Pa)とした後、基板側電極に負電圧を印加して90sec間プラズマにさらして、基板表面をバイアス処理した。
 最後に、DCプラズマCVD法によって単結晶ダイヤモンド層5をヘテロエピタキシャル成長させた。バイアス処理を施した基板を、DCプラズマCVD装置のチャンバー内にセットし、ロータリーポンプで10-3Torr(約1.3×10-1Pa)以下のベースプレッシャーまで排気した後、原料ガスである水素希釈メタン(CH/(CH+H)=5.0vol.%)を1000sccm導入した。排気系に通じるバルブの開口度を調節してチャンバー内を110Torr(約1.5×10Pa)にした後、2.0Aの直流電流を流して10時間製膜を行った。製膜中の基板温度をパイロメーターで測定したところ950℃であった。
 得られた単結晶ダイヤモンド層5は10mm直径の基板全面で剥離も無く完全な連続膜であり、膜厚は50μmであった。この単結晶ダイヤモンド層5をX線回折測定(入射X線波長1.54Å)したところ、ダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークの半値幅が600arcsec(約0.167°)であった。
 この基板から2mm角を切り出して基板とし、ダイヤモンド・ショットキーバリアダイオード(diamond Schottky barrier diode:SBD)を作製した。
 まず、単結晶ダイヤモンド層5の表面を研磨加工して表面粗さRMS=0.3nm(10μm角領域AFM測定)とした。次に、マイクロ波CVD法で、高濃度ボロンドープしたp型の単結晶ダイヤモンド層5a(P 1020atoms/cm)を1μm厚形成した。更に低ボロンドープしたp型の単結晶ダイヤモンド層5b(P、4×1016atoms/cm)を1μm厚形成した。電極には、380μm直径のオーミック電極7(Au/Pt/Ti界面側)、SBDのために、180μm直径のPtのショットキー電極8を形成した。図3は、作成したSBDの概略断面図である。図4は、作製したSBDの外観写真である。
 このようにして作製したSBDのI-V特性を測定した。このときの測定結果を図5に示した。測定結果より導出された整流特性は1012であり、Ideality factorは、n=1.2であった。これらは、HPHTダイヤモンドと同等の値である。
(実施例2)
 実施例1において、シリコン基材2上にスパッター法でPtの薄膜を1μm形成してから、単結晶MgO層(中間層)のヘテロエピタキシャル成長を行った以外は同様にして、厚み50μmの単結晶ダイヤモンド層5を形成したところ、この単結晶ダイヤモンド層5をX線回折測定(入射X線波長1.54Å)したところ、ダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークの半値幅が530arcsec(約0.147°)であった。実施例1と同様にSBDを作製して、I-V特性を測定したところ、HPHTダイヤモンドと同等の特性を示すことができた。
(実施例3)
 実施例1において、シリコン基材2上の単結晶ダイヤモンド層5の製膜を行う面側に、単結晶MgO層を分子ビームエピタキシー(Molecular Beam Epitaxy:MBE)法で、厚みが50nmになるまでエピタキシャル成長してから、Ir層(下地層4)のヘテロエピタキシャル成長を行った以外は同様にして、厚み50μmの単結晶ダイヤモンド層5を形成したところ、この単結晶ダイヤモンド層5をX線回折測定(入射X線波長1.54Å)したところ、ダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークの半値幅が560arcsec(約0.156°)であった。実施例1と同様にSBDを作製して、I-V特性を測定したところ、HPHTダイヤモンドと同等の特性を示すことができた。
(実施例4)
 実施例1において、シリコン基材2上の単結晶ダイヤモンド層5の製膜を行う面側に、単結晶MgO層をパルスレーザーデポジション(Pulsed Laser Deposition:PLD)法で、厚みが10μmになるまでエピタキシャル成長してから、Ir層(下地層4)のヘテロエピタキシャル成長を行った以外は同様にして、厚み50μmの単結晶ダイヤモンド層5を形成したところ、この単結晶ダイヤモンド層5をX線回折測定(入射X線波長1.54Å)したところ、ダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークの半値幅が610arcsec(約0.169°)であった。実施例1と同様にSBDを作製して、I-V特性を測定したところ、HPHTダイヤモンドと同等の特性を示すことができた。
(実施例5)
 実施例1と同様にしてDCプラズマCVDで50μmの単結晶ダイヤモンド層5を形成した後、単結晶ダイヤモンド層5をマイクロ波CVDで35h追加成長させて、単結晶ダイヤモンド層5の合計厚みを298μmとした。その後、実施例1と同様して、マイクロ波CVD法で、高濃度ボロンドープした単結晶ダイヤモンド層5aを1μm厚、更に低ボロンドープした単結晶ダイヤモンド層5bを1μm厚形成した(図3参照)。即ち、実施例5における単結晶ダイヤモンド層5、5a、5bの合計の厚みは、300μmとした。その後、実施例1と同様にして、SBDを作製し、そのI-V特性を測定したところ、HPHTダイヤモンドと同等の特性を示すことができた。
(実施例6)
 実施例1と同様にしてDCプラズマCVDで10μmの単結晶ダイヤモンド層5を形成した後、単結晶ダイヤモンド層5をマイクロ波CVDで13h追加成長させて、単結晶ダイヤモンド層5の合計厚みを101μmとした。その後、実施例1と同様して、マイクロ波CVD法で、高濃度ボロンドープした単結晶ダイヤモンド層5aを1μm厚、更に低ボロンドープした単結晶ダイヤモンド層5bを1μm厚形成した(図3参照)。即ち、実施例6における単結晶ダイヤモンド層5、5a、5bの合計の厚みは、103μmとした。その後、実施例1と同様にして、SBDを作製し、そのI-V特性を測定したところ、HPHTダイヤモンドと同等の特性を示すことができた。
(実施例7)
 実施例1と同様にしてDCプラズマCVDで10μmの単結晶ダイヤモンド層5を形成した後、単結晶ダイヤモンド層5をマイクロ波CVDで27h追加成長させて、単結晶ダイヤモンド層5の合計厚みを199μmとした。その後、実施例1と同様して、マイクロ波CVD法で、高濃度ボロンドープした単結晶ダイヤモンド層5aを1μm厚、更に低ボロンドープした単結晶ダイヤモンド層5bを1μm厚形成した(図3参照)。即ち、実施例7における単結晶ダイヤモンド層5、5a、5bの合計の厚みは、201μmとした。その後、実施例1と同様にして、SBDを作製し、そのI-V特性を測定したところ、HPHTダイヤモンドと同等の特性を示すことができた。
 このように、実施例1~7で、HPHTダイヤモンドと同等の品質で、大面積、低コストなダイヤモンド電子素子を作成することができた。
(比較例1)
 実施例1において用いたシリコン基材を用いないで、代わりに、10.0mm直径、厚さが1.0mmで方位(100)の両面研磨した単結晶MgOを基材として用い、これに実施例1と同様にIr層を製膜、バイアス処理、DCプラズマCVDをして50μm厚の単結晶ダイヤモンド層を成長させた。CVD終了後、室温に戻して、チャンバーから取り出すと、単結晶MgO層面から単結晶ダイヤモンド層/Ir層が剥離して散らばっていた。これは、応力が大きいため剥離したと考えられる。
(比較例2)
 実施例1と同様にしてDCプラズマCVDで50μmの単結晶ダイヤモンド層を形成した後、マイクロ波CVDで43h追加成長させて、単結晶ダイヤモンド層の合計厚みを350μmとした。その後、室温に戻して、チャンバーから取り出すと、単結晶ダイヤモンド層の全面に多数のクラックが入っていた。
 なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。

Claims (8)

  1.  ダイヤモンド電子素子であって、
     シリコン基材と、該シリコン基材上に形成され、単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層のいずれかからなる中間層と、該中間層上に形成され、イリジウム層、ロジウム層、白金層のいずれかからなる下地層と、該下地層上に形成された単結晶ダイヤモンド層とを有し、
     前記単結晶ダイヤモンド層の厚みが、300μm以下のものであることを特徴とするダイヤモンド電子素子。
  2.  前記シリコン基材と前記中間層との間に、金、白金、チタン、クロム、イリジウム、ロジウム、シリコン、酸化シリコン(SiO)のいずれかからなる薄膜が1層以上形成されたものであることを特徴とする請求項1に記載のダイヤモンド電子素子。
  3.  前記単結晶ダイヤモンド層の結晶性が、波長λ=1.54ÅのX線回折法で分析したダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークのロッキングカーブ半値幅(FWHM)が3°以下のものであることを特徴とする請求項1又は請求項2に記載のダイヤモンド電子素子。
  4.  前記単結晶ダイヤモンド層は、ボロン不純物を導入したp型単結晶ダイヤモンド、リン不純物を導入したn型単結晶ダイヤモンド、不純物を導入しない高抵抗単結晶ダイヤモンドのいずれかから選択される単結晶ダイヤモンド層が2層以上積層されたものであることを特徴とする請求項1から請求項3のいずれか一項に記載のダイヤモンド電子素子。
  5.  ダイヤモンド電子素子の製造方法であって、
     シリコン基材を準備する準備工程と、該シリコン基材上に単結晶MgO層、単結晶SrTiO層、α-Al層、YSZ(イットリア安定化ジルコニア)層の内のいずれかからなる中間層を形成する中間層工程と、前記中間層上にイリジウム層、ロジウム層、白金層のいずれかからなる下地層を形成する下地層工程と、前記下地層上に単結晶ダイヤモンド層を形成する単結晶ダイヤモンド層工程とを含み、
     前記単結晶ダイヤモンド層工程において形成する前記単結晶ダイヤモンド層の厚みを、300μm以下とすることを特徴とするダイヤモンド電子素子の製造方法。
  6.  前記準備工程と前記中間層工程との間に、前記シリコン基材上に金、白金、チタン、クロム、イリジウム、ロジウム、シリコン、酸化シリコン(SiO)のいずれかからなる薄膜を1層以上形成する工程を有することを特徴とする請求項5に記載のダイヤモンド電子素子の製造方法。
  7.  前記単結晶ダイヤモンド層工程において、前記下地層上に形成する単結晶ダイヤモンド層の結晶性を、波長λ=1.54ÅのX線回折法で分析したダイヤモンド(004)帰属の2θ=119.5°における回折強度ピークのロッキングカーブ半値幅(FWHM)が3°以下とすることを特徴とする請求項5又は請求項6に記載のダイヤモンド電子素子の製造方法。
  8.  前記単結晶ダイヤモンド層工程において、前記下地層上に形成する単結晶ダイヤモンド層として、ボロン不純物を導入したp型単結晶ダイヤモンド、リン不純物を導入したn型単結晶ダイヤモンド、不純物を導入しない高抵抗単結晶ダイヤモンドのいずれかから選択される単結晶ダイヤモンド層を2層以上積層させることを特徴とする請求項5から請求項7のいずれか一項に記載のダイヤモンド電子素子の製造方法。
PCT/JP2016/003424 2015-07-30 2016-07-22 ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法 WO2017017940A1 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2015150500 2015-07-30
JP2015-150500 2015-07-30
JP2016-021008 2016-02-05
JP2016021008A JP7017299B2 (ja) 2015-07-30 2016-02-05 ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法

Publications (1)

Publication Number Publication Date
WO2017017940A1 true WO2017017940A1 (ja) 2017-02-02

Family

ID=57884242

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/003424 WO2017017940A1 (ja) 2015-07-30 2016-07-22 ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法

Country Status (1)

Country Link
WO (1) WO2017017940A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113832541A (zh) * 2021-09-29 2021-12-24 太原理工大学 用于外延生长大尺寸单晶金刚石的复合衬底的制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03278474A (ja) * 1990-03-07 1991-12-10 Sumitomo Electric Ind Ltd 半導体装置
JP2005219962A (ja) * 2004-02-05 2005-08-18 Sumitomo Electric Ind Ltd ダイヤモンド単結晶基板及びその製造方法
JP2011079683A (ja) * 2009-10-02 2011-04-21 Shin-Etsu Chemical Co Ltd 単結晶ダイヤモンド成長用基材及び単結晶ダイヤモンド基板の製造方法
JP2014034473A (ja) * 2012-08-07 2014-02-24 Shin Etsu Chem Co Ltd ダイヤモンドの製造方法及び直流プラズマcvd装置
JP2015059069A (ja) * 2013-09-19 2015-03-30 独立行政法人産業技術総合研究所 単結晶ダイヤモンドの製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03278474A (ja) * 1990-03-07 1991-12-10 Sumitomo Electric Ind Ltd 半導体装置
JP2005219962A (ja) * 2004-02-05 2005-08-18 Sumitomo Electric Ind Ltd ダイヤモンド単結晶基板及びその製造方法
JP2011079683A (ja) * 2009-10-02 2011-04-21 Shin-Etsu Chemical Co Ltd 単結晶ダイヤモンド成長用基材及び単結晶ダイヤモンド基板の製造方法
JP2014034473A (ja) * 2012-08-07 2014-02-24 Shin Etsu Chem Co Ltd ダイヤモンドの製造方法及び直流プラズマcvd装置
JP2015059069A (ja) * 2013-09-19 2015-03-30 独立行政法人産業技術総合研究所 単結晶ダイヤモンドの製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ATSUHITO SAWABE: "Growth of Heteroepitaxial Diamond on Iridium by Patterned Nucleation and Growth Method", JOURNAL OF THE JAPANESE ASSOCIATION OF CRYSTAL GROWTH, vol. 39, no. 4, 2012, pages 179 - 184 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113832541A (zh) * 2021-09-29 2021-12-24 太原理工大学 用于外延生长大尺寸单晶金刚石的复合衬底的制备方法
CN113832541B (zh) * 2021-09-29 2024-02-09 太原理工大学 用于外延生长大尺寸单晶金刚石的复合衬底的制备方法

Similar Documents

Publication Publication Date Title
JP7420763B2 (ja) ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法
US11066757B2 (en) Diamond substrate and freestanding diamond substrate
KR102551587B1 (ko) 다이아몬드 제막용 하지기판 및 이것을 이용한 다이아몬드기판의 제조방법
US7514146B2 (en) Multilayer substrate, method for producing a multilayer substrate, and device
JP5468528B2 (ja) 単結晶ダイヤモンド成長用基材及びその製造方法並びに単結晶ダイヤモンド基板の製造方法
JP5377212B2 (ja) 単結晶ダイヤモンド基板の製造方法
US20100178234A1 (en) Multilayer substrate and method for producing the same, diamond film and method for producing the same
US10100435B2 (en) Method for manufacturing diamond substrate
WO2017017940A1 (ja) ダイヤモンド電子素子及びダイヤモンド電子素子の製造方法
JP7226722B2 (ja) ダイヤモンド基板
JP2022109306A (ja) ダイヤモンド製膜用下地基板及びそれを用いたダイヤモンド基板の製造方法
WO2024048357A1 (ja) 下地基板及び単結晶ダイヤモンド積層基板並びにそれらの製造方法
TW202403082A (zh) 基底基板及單結晶金剛石層合基板以及該等之製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16830046

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16830046

Country of ref document: EP

Kind code of ref document: A1