WO2016199470A1 - デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法 - Google Patents

デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法 Download PDF

Info

Publication number
WO2016199470A1
WO2016199470A1 PCT/JP2016/058994 JP2016058994W WO2016199470A1 WO 2016199470 A1 WO2016199470 A1 WO 2016199470A1 JP 2016058994 W JP2016058994 W JP 2016058994W WO 2016199470 A1 WO2016199470 A1 WO 2016199470A1
Authority
WO
WIPO (PCT)
Prior art keywords
input
differential
digital signal
unit
voltage
Prior art date
Application number
PCT/JP2016/058994
Other languages
English (en)
French (fr)
Inventor
健之 青木
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to US15/569,285 priority Critical patent/US10270462B2/en
Publication of WO2016199470A1 publication Critical patent/WO2016199470A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/68Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators
    • H03M1/745Simultaneous conversion using current sources as quantisation value generators with weighted currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • H03M1/765Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals

Definitions

  • the present disclosure relates to a digital / analog conversion circuit, a data driver, a display device, and an electronic device, and a driving method of the digital / analog conversion circuit, a driving method of the data driver, and a driving method of the display device.
  • a digital / analog conversion circuit that generates a voltage corresponding to the gradation of the image is used to display an image.
  • a digital-to-analog conversion circuit having a configuration in which a voltage corresponding to the value of a gradation signal is appropriately selected from a voltage divided by a voltage dividing circuit including a ladder resistor (gamma resistor) and output is known.
  • the scale of the voltage dividing circuit is increased according to the number of gradations, and the number of wirings for extracting a voltage from the voltage dividing circuit is also increased. Therefore, the circuit scale increases as the number of gradations increases.
  • a plurality of voltages are selected from the voltage dividing circuit based on bit information on the upper side of the gradation value and selected.
  • a digital-to-analog converter circuit that outputs a voltage corresponding to a gradation value by driving a plurality of differential pairs constituting a differential amplification unit based on the voltage and lower-order bit information of the gradation value.
  • the gradation value Based on the lower-order bit information, the operation of changing the correspondence relationship of the voltages input to each differential pair is performed. For this reason, the settling time (settling time) is affected by the correspondence between the differential pair and the input voltage, and as a result, the settling time varies. Therefore, when such a conversion circuit is used for driving the display device, it is conceivable that the image of the display device is affected by variations in settling time.
  • an object of the present disclosure is to provide a digital-analog conversion circuit, a data driver using the digital-analog conversion circuit, and the data driver that can reduce variation in settling time due to the correspondence between the differential pair and the voltage. It is an object of the present invention to provide a display device, an electronic apparatus including the display device, a driving method of a digital-analog conversion circuit, a driving method of a data driver, and a driving method of the display device.
  • a digital-to-analog converter circuit includes: A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a digital-analog converter circuit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time
  • the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of It is a digital-analog conversion circuit.
  • a data driver used to drive a display panel, A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • Output from the dynamic amplification unit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time
  • the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of It is a data driver.
  • the display device for achieving the above object is Display panel and A data driver used to drive the display panel; Contains The data driver A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • Output from the dynamic amplification unit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time
  • the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of It is a display device.
  • the electronic device for achieving the above-described object is: An electronic device provided with a display device, The display device Display panel and A data driver used to drive the display panel; Contains The data driver A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • Output from the dynamic amplification unit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time
  • the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of It is an electronic device.
  • a method for driving a digital-analog conversion circuit includes: A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a method for driving a digital-analog converter circuit When outputting the voltage according to the digital signal, the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is set to a correspondence with a short settling time, and then the input digital signal Control the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier according to the lower bit information, This is a driving method of the digital-analog conversion circuit.
  • a method for driving a data driver according to the first aspect of the present disclosure for achieving the above object is as follows.
  • a selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and
  • a differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a driving method of a data driver for a display panel When outputting the voltage according to the digital signal, the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is set to a correspondence with a short settling time, and then the input digital signal Control the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier according to the lower bit information, This is a data driver driving method.
  • a method of driving a display device for achieving the above object is as follows.
  • Display panel and A data driver used to drive the display panel; Contains The data driver A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a driving method of a display device When outputting the voltage according to the digital signal, the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is set to a correspondence with a short settling time, and then the input digital signal Control the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier according to the lower bit information, It is a drive method of a display apparatus.
  • the digital-analog conversion circuit, the data driver, the display device, and the electronic device when the voltage according to the digital signal is output, the output voltage of the selector unit and the differential amplification unit After the corresponding relationship with the input of each differential pair is set to have a short settling time, the difference between the output voltage of the selector unit and the difference between the differential amplifying unit according to the lower bit information of the input digital signal The correspondence with the input of the moving pair is controlled. This reduces the variation in settling time. Moreover, the effect described in this indication is an illustration, is not limited, and there may be an additional effect.
  • FIG. 1 is a conceptual diagram of a display device according to the first embodiment.
  • FIG. 2 is a conceptual diagram of a display device including a display element having a configuration different from that of the display element shown in FIG.
  • FIG. 3 is a schematic partial cross-sectional view of the display element shown in FIG.
  • FIG. 4 is a schematic circuit diagram for explaining a configuration of a digital-analog conversion circuit that constitutes a portion related to driving of the nth data line in the data driver according to the first embodiment.
  • FIG. 5 is a schematic circuit diagram for explaining a configuration of a digital-analog conversion circuit of a reference example that configures a portion related to driving of the nth data line.
  • FIG. 1 is a conceptual diagram of a display device according to the first embodiment.
  • FIG. 2 is a conceptual diagram of a display device including a display element having a configuration different from that of the display element shown in FIG.
  • FIG. 3 is a schematic partial cross-sectional view of the display element shown in
  • FIG. 6A is a table for explaining the relationship between the lower 3 bits of the input signal and the voltage input to each differential pair in the digital-analog conversion circuit of the reference example.
  • FIG. 6B shows a relationship in which the settling time is the longest in the relationship shown in FIG. 6A.
  • FIG. 6C shows a relationship in which the settling time is the shortest in the relationship shown in FIG. 6A.
  • FIG. 7 is a schematic graph showing the relationship between the gradation value and the settling time in the data driver using the digital-analog conversion circuit of the reference example.
  • FIG. 8 is a diagram for explaining the operation of the lower gradation control circuit according to the first embodiment.
  • FIG. 9 is a schematic graph for explaining the operation of the data driver in the m-th row scanning period and the (m + 1) -th row scanning period.
  • 10A and 10B are external views of a single-lens reflex digital still camera with interchangeable lenses.
  • FIG. 10A shows a front view thereof
  • FIG. 10B shows a rear view thereof.
  • FIG. 11 is an external view of a head mounted display.
  • FIG. 12 is an external view of a see-through head mounted display.
  • the plurality of differential pairs of the differential amplifying unit includes a differential pair having the same mutual conductance characteristic. Alternatively, it can be configured with a differential pair weighted to transconductance characteristics. The same applies to the plurality of differential pairs of the differential amplifier used in the driving method of the digital-analog conversion circuit, the driving method of the data driver, and the driving method of the display device according to the first aspect of the present disclosure.
  • the differential amplifying unit includes a first differential pair, a second differential pair, a third differential pair, and a fourth differential pair that have a transconductance characteristic weighting ratio of 1: 1: 2: 4.
  • the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit having a short settling time is that one of the two nodes selected by the selector unit is the input of the fourth differential pair, A correspondence relationship in which the other voltage is input to the first differential pair, the second differential pair, and the third differential pair. It can be configured.
  • the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifying unit corresponds to a short settling time.
  • the relationship period can be set to a predetermined fixed length, or the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit Can be configured to be controlled in accordance with the lower bit information of the input digital signal.
  • the settling time of the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is short.
  • the period of correspondence can be set to a predetermined fixed length, or the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit Can be configured to control the length of the period corresponding to the short settling time according to the lower bit information of the input digital signal.
  • the period in which the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is a correspondence having a short settling time.
  • Whether or not the correspondence between the output voltage of the selector section and the input of each differential pair of the differential amplifier section has a short settling time is basically determined by the relative burden of driving each differential pair. It is determined by whether or not it is small. Therefore, although it is basically determined based on the circuit configuration of the differential amplifier, the validity may be appropriately confirmed by evaluation using an actual machine or the like.
  • the digital-analog conversion circuit, the data driver, the display device, and the electronic device according to the first aspect of the present disclosure
  • the driving method of the digital-analog conversion circuit according to the first aspect the driving method of the data driver
  • the display device driving method may be simply referred to as the present disclosure.
  • the digital-analog conversion circuit and the data driver may have a configuration in which the respective constituent parts are integrated and integrated, or may be appropriately configured as separate bodies. These can be configured using known circuit elements.
  • the voltage dividing circuit can be configured by using a resistor or the like, and the selector unit can be configured by a logic circuit or the like.
  • the operational amplifier circuit can be configured using a transistor, an operational amplifier, or the like.
  • the scanning unit and power supply unit shown in FIG. 1, and the input signal processing unit and lower gradation control unit shown in FIG. 4 can also be configured using known circuit elements.
  • a display panel used in the display device of the present disclosure a known display panel such as a liquid crystal display panel or an electroluminescence display panel can be exemplified.
  • the configuration of the display panel is not particularly limited as long as the operation as a display device is not hindered.
  • the display panel may have a so-called monochrome display configuration or a color display configuration.
  • one pixel includes a plurality of sub-pixels. Specifically, one pixel includes three of a red light-emitting subpixel, a green light-emitting subpixel, and a blue light-emitting subpixel. A configuration including two sub-pixels can be adopted.
  • a set of these three types of sub-pixels plus one or more types of sub-pixels for example, a set of sub-pixels that emit white light to improve brightness, a color reproduction range
  • a set of sub-pixels that emit complementary colors for enlargement, a set of sub-pixels that emit yellow for expanding the color reproduction range, and yellow and cyan for expanding the color reproduction range It can also be composed of a set of subpixels).
  • the length (time length) of the horizontal axis indicating each period is a schematic one and does not indicate the ratio of the time length of each period. The same applies to the vertical axis.
  • the waveform shape in the timing chart is also schematic.
  • the first embodiment relates to a digital-analog conversion circuit, a data driver, and a display device, and a digital-analog conversion circuit driving method, a data driver driving method, and a display device according to the first aspect of the present disclosure It is related with the drive method.
  • FIG. 1 is a conceptual diagram of a display device according to the first embodiment.
  • a display element 3 including a current-driven light emitting unit and a drive circuit that drives the light emitting unit includes a scanning line SCL extending in a row direction (X direction in FIG. 1) and a column direction (Y direction in FIG. 1).
  • the display panel 2 is arranged in a two-dimensional matrix in a state of being connected to the data line DTL extending to the data line DTL, and the data driver 102 applies a voltage to the data line DTL.
  • a scanning signal is supplied from the scanning unit 101 to the scanning line SCL.
  • the light emitting unit constituting the display element 3 is composed of, for example, an organic electroluminescence light emitting unit.
  • FIG. 1 shows the connection relationship for one display element 3, more specifically, for the (n, m) th display element 3 described later. The same applies to FIG. 2 described later.
  • the display panel 2 further includes a feed line PS1 connected to the display elements 3 arranged in the row direction and a common feed line PS2 connected to all the display elements 3 in common.
  • a predetermined drive voltage is supplied from the power supply unit 100 to the power supply line PS1.
  • a common voltage (for example, ground potential) is supplied to the common power supply line PS2.
  • the display panel 2 displays an image area (display area) arranged in a two-dimensional matrix of N in the row direction and M in the column direction, for a total of N ⁇ M.
  • Display element 3 The number of rows of display elements 3 in the display area is M, and the number of display elements 3 constituting each row is N.
  • the number of scanning lines SCL and feeder lines PS1 is M respectively.
  • the number of data lines DTL is N.
  • the display device 1 is, for example, a monochrome display device, and one display element 3 constitutes one pixel.
  • the display device 1 is line-sequentially scanned in units of rows by the scanning signal from the scanning unit 101.
  • the display element 3 located in the mth row and the nth column is hereinafter referred to as the (n, m) th display element 3 or the (n, m) th pixel.
  • the display elements 3 constituting each of the N pixels arranged in the m-th row are driven simultaneously.
  • the light emission / non-light emission timing is controlled in units of rows to which they belong.
  • FR times / second
  • a scanning period (so-called horizontal scanning period) per row when the display device 1 is line-sequentially scanned in units of rows is (1 / FR).
  • the data driver 102 of the display device 1 receives a digital signal D Sig representing a gradation corresponding to an image to be displayed, for example, from a device (not shown).
  • a digital signal D Sig representing a gradation corresponding to an image to be displayed, for example, from a device (not shown).
  • the digital signal corresponding to the (n, m) th display element 3 may be represented as D Sig (n, m) .
  • the number of gradation bits of the digital signal D Sig (n, m) is 12 bits.
  • the gradation value is one of 0 to 4095 depending on the luminance of the image to be displayed.
  • the luminance of the image to be displayed increases as the gradation value increases.
  • the number of gradation bits described above is merely an example.
  • the number of gradation bits such as 8 bits, 16 bits, and 24 bits may be used.
  • the display element 3 includes at least a current-driven light emitting unit ELP, a writing transistor TR W , a driving transistor TR D , and a capacitor unit C 1 , and the light emitting unit ELP through the source / drain region of the driving transistor TR D. Emits light when a current flows through it.
  • These transistors may be composed of a semiconductor thin film formed on a substrate such as glass, or may be provided on a silicon semiconductor substrate. Each transistor is composed of an n-channel field effect transistor.
  • the capacitor C 1 is used to hold a gate electrode voltage (so-called gate-source voltage) with respect to the source region of the drive transistor TR D.
  • a gate electrode voltage so-called gate-source voltage
  • one source / drain region (the side connected to the feed line PS1 in FIG. 1) of the drive transistor TR D functions as a drain region, and the other source / drain region (light emitting unit ELP).
  • One end of the electrode, specifically, the side connected to the anode electrode serves as a source region.
  • One electrode and the other electrode constituting the capacitive part C 1 are connected to the other source / drain region and the gate electrode of the driving transistor TR D , respectively.
  • the write transistor TR W includes a gate electrode connected to the scanning line SCL, one source / drain region connected to the data line DTL, and the other source / drain region connected to the gate electrode of the drive transistor TR D.
  • the gate electrode of the driving transistor TR D is connected to the other electrode of the writing transistor TR W other source / drain region and the capacitor C 1, and the other of the source / drain regions of the driving transistor TR D, the capacity It is connected to one electrode of the part C 1 and the anode electrode of the light emitting part ELP.
  • the other end (specifically, the cathode electrode) of the light emitting unit ELP is connected to the common power supply line PS2.
  • a predetermined cathode voltage V Cat is supplied to the common power supply line PS2.
  • the capacitance of the light emitting unit ELP is represented by the symbol C EL .
  • the write transistor TR W When the write transistor TR W is turned on by a scanning signal from the scanning unit 101 in a state where a voltage corresponding to the luminance of the image to be displayed is supplied from the data driver 102 to the data line DTL, the capacitor unit C 1 A voltage corresponding to the luminance of the image to be displayed is written. After the writing transistor TR W is a non-conductive state, current flows through the drive transistor TR D according to the voltage held in the capacitor section C 1, the light emitting section ELP emits light.
  • the display elements constituting the display device are not limited to the configuration shown in FIG. An example provided with a display element having another configuration will be described.
  • FIG. 2 is a conceptual diagram of a display device including a display element having a configuration different from that of the display element shown in FIG.
  • FIG. 3 is a schematic partial cross-sectional view of the display element shown in FIG.
  • the display element 3 ′ constituting the display device 1 ′ shown in FIG. 2 includes a first light emission control transistor in addition to the current drive type light emitting unit ELP, the write transistor TR W , the drive transistor TR D , and the capacitor unit C 1.
  • TR EL1 , a second light emission control transistor TR EL2 , and an auxiliary capacitance unit C 2 are provided. These transistors are provided, for example, on a silicon semiconductor substrate. Each transistor is composed of a p-channel field effect transistor.
  • the display device 1 ′ includes a first light emission control line CL ⁇ b> 1 and a second light emission control line CL ⁇ b> 2 in addition to the scanning line SCL and the data line DTL. These are connected to the light emission control unit 103.
  • the display device 1 ′ includes a first power supply line PS1A and a second power supply line PS1B instead of the power supply line PS1 shown in FIG.
  • the first power supply line PS1A is connected to the first power supply unit 100A
  • the second power supply line PS1B is connected to the second power supply unit 100B.
  • one source / drain region 23 of the drive transistor TR D is connected to the other source / drain region 37 of the first light emission control transistor TR EL1 , and the other source / drain region.
  • Reference numeral 24 denotes a light emitting part ELP, and the gate electrode 21 is connected to the other source / drain region 34 of the write transistor TR W and to the other end 42 of the capacitor part C 1 .
  • one of the source / drain region 33 is connected to the data line DTL, the gate electrode 31 is connected to the scan line SCL.
  • one source / drain region 36 is connected to the first power supply line PS1A, and the gate electrode 35 is connected to the first light emission control line CL1.
  • One end 41 of the capacitor C 1 is connected to the second power supply line PS1B via the auxiliary capacitor C 2 , and one source / drain region 23 of the drive transistor TR D and the first light emission control transistor TR EL1.
  • the other source / drain region 37 is connected.
  • the gate electrode of the second light emission control transistor TR EL2 is connected to the second light emission control line CL2, and one source / drain region is connected to the other source / drain region (drain region 24) of the drive transistor TR D.
  • the other source / drain region is at the potential V SS .
  • the drive transistor TR D , the write transistor TR W , and the first light emission control transistor TR EL1 are each provided in an n-type well formed in the p-type silicon semiconductor substrate 10. That is, these transistors are p-channel MOSFETs.
  • the drive transistor TR D is provided in the first well 11
  • the write transistor TR W is provided in the second well 12
  • the first light emission control transistor TR EL1 is provided in a third well (not shown)
  • the two light emission control transistor TR EL2 is provided in the fourth well (not shown).
  • the one of the source / drain regions 23 of the driving transistor TR D, and the driving transistor n-type well TR D is formed are electrically connected. Specifically, as shown in FIG. 3, a connection region 25 having n + is provided in the surface region of the first well 11. Then, the one of the source / drain region 23 of the connection region 25 and the driving transistor TR D, (specifically, one electrode 41 of the capacitor portion C 1) contact holes 70 and wiring, etc. electrically connected via the Has been.
  • the capacitor C 1 (indicated by a circled portion in FIG. 3) is composed of one electrode (one end) 41, the other electrode (the other end) 42, and a dielectric sandwiched between these electrodes 41, 42. It is composed of a body layer (insulating layer) 43.
  • the second well 12 has the same potential in all the display elements 3 ′. Specifically, the second well 12 is set to a predetermined potential (substrate potential, for example, the highest potential used in the drive circuit) through the silicon semiconductor substrate 10. The third well is also set to a predetermined potential (substrate potential, for example, the highest potential used in the drive circuit) through the silicon semiconductor substrate 10.
  • the drive transistor TR D , the write transistor TR W , and the first light emission control transistor TR EL1 constituting each display element 3 ′ are surrounded by the element isolation region 14.
  • one source / drain region 23 is connected to one electrode 41 of the capacitor C 1 through the contact hole 70, and further, the other source / drain of the light emission control transistor TR EL_C. It is connected to region 37 (not shown in FIG. 3).
  • the other source / drain region 24 is connected to the first electrode 51 of the light emitting part (organic EL light emitting part) ELP via another contact hole and a contact pad 71.
  • the gate electrode 21 is connected to the other electrode 42 of the capacitor C 1 through another contact hole and contact pad 72, and further, the other source / drain region 34 (in the embodiment) of the write transistor TR W. More specifically, it is connected to a source / drain region that functions as the drain region 34 when image signals are written (the same applies hereinafter).
  • one source / drain region 33 is connected to the data driver 102 via the contact hole and contact pad 73 and the data line DTL.
  • the gate electrode 31 is connected to the scanning unit 101 via another contact hole, contact pad 74, and scanning line SCL.
  • reference numeral 14 indicates an element isolation region
  • reference numerals 22 and 32 indicate gate insulating layers.
  • the contact holes and contact pads 71, 72, 73, 74 are provided so as not to be short-circuited with the scanning lines SCL, the first power supply lines PS1A, etc. extending in the first direction, and this state is illustrated in FIG. ing.
  • the drive transistor TR D , the write transistor TR W , and the first light emission control transistor TR EL1 (not shown in FIG. 3) provided on the silicon semiconductor substrate 10 are covered with an interlayer insulating layer 61. Then, on the interlayer insulating layer 61, one electrode 41 and the dielectric layer of the capacitor C 1 are (insulating layer) 43 is formed, a dielectric layer capacitor portion other C 1 on the (insulating layer) 43 The electrode 42 is formed. An interlayer insulating layer 62 is formed on the dielectric layer (insulating layer) 43 and the other electrode 42 of the capacitor C 1 , and a scanning line SCL is formed on the interlayer insulating layer 62.
  • an interlayer insulating layer 63 is formed on the interlayer insulating layer 62 and the scanning line SCL, and a data line DTL is formed on the interlayer insulating layer 63.
  • an interlayer insulating layer 64 is formed on the interlayer insulating layer 63 and the data line DTL, and a first feed line PS1A, a second feed line PS1B (not shown in FIG. 3), and a second feed line are formed on the interlayer insulating layer 64.
  • One light emission control line CL1 (not shown in FIG. 3) is formed.
  • an interlayer insulating layer 65 is formed on the interlayer insulating layer 64, the first feeder line PS1A, the second feeder line PS1B, and the first light emission control line CL1, and the light emitting unit ELP is formed on the interlayer insulating layer 65.
  • a first electrode 51 is formed.
  • an interlayer insulating layer 66 having an opening in which the first electrode 51 is exposed at the bottom is formed on the interlayer insulating layer 65 and the first electrode 51, and light emission is performed on the interlayer insulating layer 66 and the first electrode 51.
  • a hole transport layer, a light emitting layer, an electron transport layer (an organic material layer 52 which is a laminated structure thereof), and a second electrode 53 are formed, and an insulating layer 67 is formed on the second electrode 53. ing.
  • a glass plate (not shown) is bonded on the insulating layer 67 via an adhesive layer (not shown). In some cases, patterning of the organic material layer 52 and the second electrode 53 is not necessary.
  • the stacking order of the scanning line SCL, the data line DTL, the first feed line PS1A, the second feed line PS1B, and the first light emission control line CL1 is not limited to the stacking order described above, and is arbitrarily arbitrary.
  • a cathode voltage V Cat is supplied to the second electrode 53.
  • the display element 3 ′ described above can be manufactured based on a known method, and various materials used for manufacturing the display element 3 ′ can also be known materials.
  • the write transistor TR W and the second light emission control transistor TR EL2 are in a non-conductive state, and the first light emission control transistor TR EL1 is in a conductive state.
  • the first light emission control transistor TR EL1 is turned off. Since the driving transistor TR D is disconnected from the first power supply unit 100A, the light emitting unit ELP is in a non-light emitting state. Next, the second light emission control transistor TR EL2 is turned on, and the potential of the anode electrode 51 of the light emitting unit ELP is set to V SS . The potential V SS is set to a value that does not exceed the threshold voltage of the light emitting unit ELP. Thereafter, the first light emission control transistor TR EL1 is turned on, and a current is passed through the drive transistor TR D.
  • the light emitting unit ELP since the anode potential of the light emitting unit ELP is the potential V SS, the light emitting unit ELP maintains a non-light emitting state. Accordingly, the current flowing through the drive transistor TR D flows through the second light emission control transistor TR EL2 .
  • the reference potential V ofs is applied to the gate of the driving transistor TR D.
  • the reference potential V ofs is marked from the data line DTL via the write transistor TR W , for example.
  • a drive voltage is applied to the source region of the drive transistor TR D , and the potential of the drain region is the potential V SS .
  • the gate of the driving transistor TR D - reference potential V ofs as the source voltage becomes sufficiently larger than the threshold voltage V th of the driving transistor TR D is set.
  • the first light emission control transistor TR EL1 is turned off.
  • a current flows from the capacitor C 1 to the second light emission control transistor TR EL2 via the drive transistor TR D. Since the reference voltage V ofs to the gate of the drive transistor TR D is applied, the source potential of the driving transistor TR D is reduced, eventually, the driving transistor TR D becomes no current flows at the time of the cutoff.
  • the drive transistor TR D is cut off, a potential difference corresponding to the threshold voltage V th of the drive transistor TR D is generated between the source region and the gate electrode. This potential difference is held in the capacitor section C 1.
  • the luminance of the image to be displayed on the capacitor C 1 is set via the conductive write transistor TR W.
  • the corresponding voltage is written.
  • the write transistor TR W and the second light emission control transistor TR EL2 are turned off, and the first light emission control transistor TR EL1 is turned on, the drive transistor TR D according to the voltage held in the capacitor C 1. Current flows through the light-emitting portion ELP.
  • FIG. 4 is a schematic circuit diagram for explaining a configuration of a digital-analog conversion circuit that constitutes a portion related to driving of the n-th data line in the data driver according to the first embodiment.
  • the configuration of the digital-analog conversion circuit 1020 will be described in detail.
  • the digital-analog conversion circuit 1020 constituting the data driver 102 is A selector unit 102D that selects a plurality of nodes from the voltage dividing circuit 102C according to the upper bit information of the input digital signal, and outputs a voltage of the selected node; and A differential amplification unit 102F having a plurality of differential pairs to which the output voltage of the selector unit 102D is input; It has.
  • the digital-analog conversion circuit 1020 further includes an input signal processing unit 102A including a timing controller and a buffer, a lower gradation control unit 102B including a table, and a distribution unit 102E.
  • Digital signals D Sig (n, 1) to D (n, M) corresponding to the display element 3 in the m-th column are sequentially input to the input signal processing unit as the display panel is scanned.
  • the voltage dividing circuit 102C is configured by connecting P resistance elements indicated by reference symbol Ro in series. One end of the voltage dividing circuit reference voltage VGAm H of the high tone is applied to the other end reference voltage VGAm L of the low tone is applied. In this case, it is assumed that the relationship of reference voltage VGAM H > reference voltage VGAM L is satisfied.
  • symbols ND 0 to ND P indicate nodes of the voltage dividing circuit 102C.
  • the voltage dividing circuit 102 ⁇ / b> C is provided as a common circuit in the data driver 102.
  • the input signal processing unit 102A sends the upper bit information of the digital signal D Sig (n, m) to the selector unit 102D, and sends the lower bit information to the lower gradation control unit 102B. Specifically, the upper 9 bits of the 12-bit information are sent to the selector unit 102D, and the lower 3 bits are sent to the lower gradation control unit 102B.
  • the selector unit 102D selects a plurality of nodes from the voltage dividing circuit 102C according to the upper bit information of the input digital signal, and outputs the voltage of the selected node.
  • the node ND 0 and the node ND 1 are selected. Then, the voltage of the node ND 0 is output as the output voltage DC1, the voltage of the node ND 1 is output as the output voltage DC2.
  • the value indicated by the upper 9 bits is “1”
  • the node ND 1 and the node ND 2 are selected. Then, the voltage of the node ND 1 is output as the output voltage DC1, and the voltage of the node ND 2 is output as the output voltage DC2.
  • the node ND 511 and the node ND 512 are selected, the voltage of the node ND 511 is output as the output voltage DC1, and the node is output as the output voltage DC2.
  • the voltage of ND 512 is output.
  • the correspondence between the output voltage of the selector unit 102D and the input of each differential pair of the differential amplifier unit 102F is controlled according to the lower bit information of the input digital signal.
  • a voltage corresponding to the digital signal is output from the differential amplifier 102F.
  • the differential amplifier 102F is configured such that a plurality of differential pairs with the same polarity are connected to a common current mirror 102FA, and each differential pair is driven by an individual current source.
  • Reference V DD indicates a power supply voltage.
  • the plurality of differential pairs may be composed of differential pairs having the same mutual conductance characteristics, or may be composed of differential pairs weighted to the mutual conductance characteristics.
  • the latter configuration has an advantage that the number of differential pairs for gradation display can be reduced as compared with the former.
  • the differential pair group 102FB includes a first differential pair DP 1 , a second differential pair DP 2 , and a third differential pair that have a transconductance characteristic weighting ratio of 1: 1: 2: 4.
  • DP 3 and a fourth differential pair DP 4 are provided.
  • Each differential pair is composed of a field effect transistor.
  • the first differential pair DP 1 includes a transistor Q 1C in addition to the pair of transistors Q 1A and Q 1B
  • the second differential pair DP 2 includes a transistor Q 2C in addition to the pair of transistors Q 2A and Q 2B . It is configured.
  • the third differential pair DP 3 includes a transistor Q 3C in addition to the pair of transistors Q 3A and Q 3B
  • the fourth differential pair DP 4 includes a transistor Q 3 in addition to the pair of transistors Q 4A and Q 4B . Consists of 4C .
  • Reference numeral 102FC denotes an amplifier constituting the final stage of the differential amplifier 102F.
  • the output terminal Yn of the amplifier 102FC is connected to the gates of the transistors Q 1B , Q 2B , Q 3B , and Q 4B constituting the differential pair and the data line DTL n of the display panel.
  • a predetermined common voltage V bias is applied to the gates of the transistors Q 1C , Q 2C , Q 3C , and Q 4C constituting the differential pair.
  • each differential pair is composed of the gates of transistors Q 1A , Q 2A , Q 3A , Q 4A constituting the differential pair.
  • the transconductance characteristics in each differential pair can be weighted by weighting, for example, the size of the transistors constituting the differential pair.
  • the correspondence between the output voltage of the selector unit 102D and the input of each differential pair of the differential amplifier unit 102F is controlled according to the lower bit information of the input digital signal.
  • a voltage corresponding to the digital signal is output from the differential amplifier 102F.
  • the distributing unit 102E outputs the output voltage (DC1, DC2) of the selector unit 102D and the input of each differential pair (PIN1, PIN2, PIN3) according to the lower bit information of the input digital signal. Controls the correspondence with PIN4).
  • FIG. 5 is a schematic circuit diagram for explaining a configuration of a digital-analog conversion circuit of a reference example that configures a portion related to driving of the nth data line.
  • the correspondence relationship between the output voltages DC1, DC2 of the selector unit 102D and the inputs PIN1, PIN2, PIN3, PIN4 of each differential pair of the differential amplifier unit 102F is from the input signal processing unit 102A to the distribution unit. Control is performed based on the information of the lower 3 bits of the digital signal D Sig (n, m) sent to 102E.
  • FIG. 6A is a table for explaining the relationship between the lower 3 bits of the input signal and the voltage input to each differential pair in the digital-analog conversion circuit of the reference example.
  • the output voltages DC1 and DC2 of the selector unit 102D and the inputs PIN1 and PIN2 of each differential pair of the differential amplifier unit 102F are set so that the output from the differential amplifier unit 102F becomes the lowest.
  • PIN3, PIN4 may be made to correspond.
  • the output voltage DC1 is made to correspond to all of the inputs PIN1, PIN2, PIN3 and PIN4 of each differential pair.
  • the load for driving the differential pair group 102FB is lightest drives the fourth differential pair DP 4 is larger weighting transconductance characteristic with voltage high output voltage DC2, other drive pairs This is a case of driving with the output voltage DC1. Therefore, the settling time is the shortest when the lower 3 bits are [100].
  • the settling time varies periodically in the lower 3 bits of the input signal. Specifically, as shown in FIG. 7, there arises a problem that the settling time varies in 8 gradation cycles.
  • the correspondence between the output voltage of the selector unit 102D and the input of each differential pair of the differential amplifier unit 102F when the voltage corresponding to the digital signal is output, the correspondence between the output voltage of the selector unit 102D and the input of each differential pair of the differential amplifier unit 102F. After the relationship is a short settling time correspondence, the correspondence between the output voltage of the selector unit 102D and the input of each differential pair of the differential amplification unit 102F according to the lower bit information of the input digital signal Is controlled.
  • the lower gradation control unit 102B is used for performing the above-described control.
  • information of the lower 3 bits of the digital signal D Sig (n, m) is sent from the input signal processing unit 102A to the lower gradation control unit 102B.
  • the operation of the distribution unit 102E is controlled by the lower gradation control unit 102B.
  • FIG. 8 is a diagram for explaining the operation of the lower gradation control circuit according to the first embodiment.
  • the lower gradation control unit 102B determines a period for performing the fastest writing, more specifically, a period T pcg for performing the writing of the lower 3 bits [100] in which the settling time is the shortest.
  • the output voltages DC1 and DC2 corresponding to the information of the lower 3 bits of D Sig (n, m) correspond to the inputs PIN1, PIN2, PIN3, and PIN4 of each differential pair of the differential amplifying unit 102F. The latter correspondence is the same as that shown in FIG. 6A.
  • the correspondence relationship between the output voltages DC1, DC2 and the inputs PIN1, PIN2, PIN3, PIN4 of each differential pair of the differential amplifying unit 102F is the fastest, more specifically, as shown in FIG. 6C.
  • the distribution unit 102E is controlled so that the relationship is established.
  • the period T pcg in which the correspondence between the output voltage of the selector unit 102D and the input of each differential pair of the differential amplifying unit 102F has a short settling time is set to a predetermined constant length.
  • the length may be controlled according to the lower bit information of the input digital signal.
  • the lower gradation control unit 102B can be configured to control with reference to a table in which the length of the period T pcg corresponding to the lower 3 bits is stored.
  • the period T pcg may be set to occupy a certain ratio with respect to the scanning period in the display panel.
  • the ratio may be controlled in accordance with the lower bit information of the input digital signal.
  • the ratio of the period T pcg to the scanning period is preferably about 10% to 50%.
  • FIG. 9 is a schematic graph for explaining the operation of the data driver in the scanning period of the m-th row and the scanning period of the (m + 1) -th row.
  • gradation [100] is written over the period T pcg from the beginning, and then lower gradation [111] is written.
  • a broken line indicates a graph in the case where the lower gradation [111] is written in the entire scanning period without writing the period T pcg .
  • gradation [100] is written over the period T pcg from the beginning, and then lower gradation [001] is written.
  • a broken line shows a graph in the case where writing of the lower gradation [001] is performed in the entire scanning period without writing of the period T pcg .
  • the time to reach the voltage V Sig (n, m + 1) is shortened by performing writing over the period T pcg .
  • the settling time can be shortened, and as a result, periodic fluctuations in the settling time are reduced.
  • the settling time varied in the range of 400 to 800 [nS] in the circuit of the conventional configuration.
  • the configuration of the present disclosure a result that the settling time stays within the range of 400 to 480 [nS] was obtained.
  • the first embodiment has been described above.
  • the two nodes of the selector unit 102D is dividing circuit 102C, and more specifically, has been described as selecting the node ND p and node ND p + 1 adjacent this is only illustrative .
  • a configuration in which separated nodes are selected is also conceivable.
  • a configuration in which the selector unit 102D selects three or more nodes is also conceivable.
  • the display device of the present disclosure described above is a display unit (display device) of an electronic device in any field that displays a video signal input to the electronic device or a video signal generated in the electronic device as an image or video.
  • a display unit such as a television set, a digital still camera, a notebook personal computer, a mobile terminal device such as a mobile phone, a video camera, a head mounted display (head mounted display), and the like.
  • the display device of the present disclosure also includes a module-shaped one with a sealed configuration.
  • a display module formed by attaching a facing portion such as transparent glass to the pixel array portion is applicable.
  • the display module may be provided with a circuit unit for inputting / outputting signals from the outside to the pixel array unit, a flexible printed circuit (FPC), and the like.
  • FPC flexible printed circuit
  • a digital still camera and a head mounted display will be exemplified as specific examples of the electronic apparatus using the display device of the present disclosure.
  • the specific example illustrated here is only an example, and is not limited thereto.
  • 10A and 10B are external views of a single-lens reflex digital still camera with interchangeable lenses.
  • FIG. 10A shows a front view thereof
  • FIG. 10B shows a rear view thereof.
  • the interchangeable-lens single-lens reflex digital still camera has, for example, an interchangeable photographing lens unit (interchangeable lens) 312 on the front right side of the camera body (camera body) 311 and is gripped by the photographer on the front left side.
  • the grip part 313 is provided.
  • a monitor 314 is provided at the center of the back surface of the camera body 311.
  • a viewfinder (eyepiece window) 315 is provided above the monitor 314. The photographer can determine the composition by viewing the viewfinder 315 and visually recognizing the light image of the subject guided from the photographing lens unit 312.
  • the display device of the present disclosure can be used as the viewfinder 315. That is, the interchangeable lens single-lens reflex type digital still camera according to this example is manufactured by using the display device of the present disclosure as the viewfinder 315.
  • FIG. 11 is an external view of a head mounted display.
  • the head-mounted display has, for example, ear hooking portions 412 for mounting on the user's head on both sides of the glasses-shaped display portion 411.
  • the display device of the present disclosure can be used as the display unit 411. That is, the head mounted display according to the present example is manufactured by using the display device of the present disclosure as the display unit 411.
  • FIG. 12 is an external view of a see-through head mounted display.
  • the see-through head mounted display 511 includes a main body 512, an arm 513, and a lens barrel 514.
  • the main body 512 is connected to the arm 513 and the glasses 500. Specifically, the end portion of the main body portion 512 in the long side direction is coupled to the arm 513, and one side surface of the main body portion 512 is coupled to the glasses 500 via a connection member.
  • the main body 512 may be directly attached to the head of a human body.
  • the main body 512 incorporates a control board for controlling the operation of the see-through head mounted display 511 and a display unit.
  • the arm 513 connects the main body 512 and the lens barrel 514 to support the lens barrel 514. Specifically, the arm 513 is coupled to the end portion of the main body portion 512 and the end portion of the lens barrel 514 to fix the lens barrel 514.
  • the arm 513 includes a signal line for communicating data related to an image provided from the main body 512 to the lens barrel 514.
  • the lens barrel 514 projects image light provided from the main body 512 via the arm 513 toward the eyes of the user wearing the see-through head mounted display 511 through the eyepiece.
  • the display device of the present disclosure can be used for the display unit of the main body unit 512.
  • the technique of this indication can also take the following structures.
  • a selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a digital-analog converter circuit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time The correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of Digital analog conversion circuit.
  • the plurality of differential pairs are composed of differential pairs having the same transconductance characteristics.
  • the plurality of differential pairs consists of differential pairs weighted to transconductance characteristics.
  • the differential amplifying unit includes a first differential pair, a second differential pair, a third differential pair, and a fourth differential pair that have a transconductance characteristic weighting ratio of 1: 1: 2: 4.
  • the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit having a short settling time is that one of the two nodes selected by the selector unit is the input of the fourth differential pair, A correspondence relationship in which the other voltage is input to the first differential pair, the second differential pair, and the third differential pair.
  • the digital-analog conversion circuit according to [3] above.
  • a data driver used to drive a display panel A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • Output from the dynamic amplification unit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time
  • the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of Data driver.
  • the plurality of differential pairs are composed of differential pairs having the same transconductance characteristics.
  • the plurality of differential pairs consists of differential pairs weighted to transconductance characteristics.
  • the differential amplifying unit includes a first differential pair, a second differential pair, a third differential pair, and a fourth differential pair that have a transconductance characteristic weighting ratio of 1: 1: 2: 4.
  • the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit having a short settling time is that one of the two nodes selected by the selector unit is the input of the fourth differential pair, A correspondence relationship in which the other voltage is input to the first differential pair, the second differential pair, and the third differential pair.
  • the period during which the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is a correspondence relationship with a short settling time is set to a predetermined constant length.
  • the length of the period in which the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier is a short settling time corresponds to the lower bit information of the input digital signal. Controlled The data driver according to any one of [7] to [10].
  • Display panel and A data driver used to drive the display panel Contains The data driver A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • Output from the dynamic amplification unit When outputting a voltage corresponding to a digital signal, the digital signal that is input after the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit is set to have a short settling time
  • the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is controlled according to the lower bit information of Display device.
  • the plurality of differential pairs are composed of differential pairs having the same transconductance characteristics.
  • the plurality of differential pairs consists of differential pairs weighted to transconductance characteristics.
  • the differential amplifying unit includes a first differential pair, a second differential pair, a third differential pair, and a fourth differential pair that have a transconductance characteristic weighting ratio of 1: 1: 2: 4.
  • the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit having a short settling time is that one of the two nodes selected by the selector unit is the input of the fourth differential pair, A correspondence relationship in which the other voltage is input to the first differential pair, the second differential pair, and the third differential pair.
  • An electronic device provided with a display device, The display device Display panel and A data driver used to drive the display panel; Contains The data driver A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • the plurality of differential pairs are composed of differential pairs having the same transconductance characteristics.
  • the plurality of differential pairs consists of differential pairs weighted to transconductance characteristics.
  • the differential amplifying unit includes a first differential pair, a second differential pair, a third differential pair, and a fourth differential pair that have a transconductance characteristic weighting ratio of 1: 1: 2: 4.
  • the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier unit having a short settling time is that one of the two nodes selected by the selector unit is the input of the fourth differential pair, A correspondence relationship in which the other voltage is input to the first differential pair, the second differential pair, and the third differential pair.
  • the period during which the correspondence relationship between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is a correspondence relationship with a short settling time is set to a predetermined constant length.
  • the length of the period in which the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier is a short settling time corresponds to the lower bit information of the input digital signal. Controlled The electronic device according to any one of [19] to [22].
  • a selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a method for driving a digital-analog converter circuit When outputting the voltage according to the digital signal, the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is set to a correspondence with a short settling time, and then the input digital signal Control the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier according to the lower bit information, Driving method of digital-analog converter circuit. [26] The period in which the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier is set to a correspondence with a short settling time is set to a predetermined constant length. The method for driving the digital-analog conversion circuit according to [25].
  • a selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a driving method of a data driver for a display panel When outputting the voltage according to the digital signal, the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is set to a correspondence with a short settling time, and then the input digital signal Control the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier according to the lower bit information, Driving method of data driver. [29] The period in which the correspondence between the output voltage of the selector section and the input of each differential pair of the differential amplifier section has a short settling time is set to occupy a certain ratio with respect to the scanning period in the display panel. ing, The data driver driving method according to the above [28].
  • the ratio of the period in which the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier to the settling time is short with respect to the scanning period in the display panel is the ratio of the input digital signal Control according to the lower bit information, The data driver driving method according to the above [28].
  • Display panel and A data driver used to drive the display panel Contains The data driver A selector unit that selects a plurality of nodes from the voltage dividing circuit according to bit information on the upper side of the input digital signal, and outputs a voltage of the selected node; and A differential amplifier having a plurality of differential pairs to which the output voltage of the selector is input; With By controlling the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit according to the lower bit information of the input digital signal, the voltage corresponding to the digital signal is different.
  • a driving method of a display device When outputting the voltage according to the digital signal, the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplification unit is set to a correspondence with a short settling time, and then the input digital signal Control the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier according to the lower bit information, A driving method of a display device. [32] The period in which the correspondence between the output voltage of the selector section and the input of each differential pair of the differential amplifier section has a short settling time is set to occupy a certain ratio with respect to the scanning period in the display panel. ing, The method for driving the display device according to the above [31].
  • the ratio of the period in which the correspondence between the output voltage of the selector unit and the input of each differential pair of the differential amplifier to the settling time is short with respect to the scanning period in the display panel is the ratio of the input digital signal Control according to the lower bit information, The method for driving the display device according to the above [31].
  • Scan unit 102 W ⁇ writing transistor , TR D ⁇ ⁇ ⁇ driving transistor, TR EL1 ⁇ ⁇ ⁇ first emission control transistor, TR EL2 ⁇ ⁇ ⁇ second emission control transistor, C 1 ⁇ ⁇ ⁇ parts by volume, C 2 ⁇ ⁇ ⁇ auxiliary capacitor, ELP ⁇ ..Organic electroluminescence light emitting part, C EL ... Capacity of light emitting part ELP, SCL... Scanning line, DTL... Data line, PS1 .. feeding line, PS1A .. first feeding line, PS1B ... Second feed line, PS2 ... Common feed line, CL1 ... First light emission control line, CL2 ... Second light emission control line, 1020 ...
  • Digital analog conversion circuit 102A ... Input Signal processing unit, 102B: lower gradation control unit, 102C ... voltage dividing circuit, 102D ... selector unit, 102E ... distribution unit, 102F ... differential amplification unit, 102FA ...
  • 102FB Current Mirror circuit
  • 102FC Output amplifier
  • V DD Power supply voltage
  • V SS Potential
  • VGAM L Low gradation side reference voltage
  • Ro ⁇ ⁇ ⁇ resistive element DC 0 to DC P ⁇ ⁇ ⁇ node voltage
  • DC1, DC2 ⁇ output voltage of the selector unit DP 1 ⁇ ⁇ ⁇ first difference Dynamic pair, DP 2 ... second differential pair, DP 3 ... third differential pair, DP 4 ... fourth differential pair, Q 1A , Q 1B , Q 1C ...

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Analogue/Digital Conversion (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

デジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し電圧を出力するセレクタ部、及び、セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部を備えており、デジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力されるデジタルアナログ変換回路であって、デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される。

Description

デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法
 本開示は、デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法に関する。
 エレクトロルミネッセンス表示パネルや液晶表示パネルといった表示パネルを備えた表示装置にあっては、画像を表示するために、画像の階調に応じた電圧を発生するデジタルアナログ変換回路が用いられる。例えば、ラダー抵抗(ガンマ抵抗)などから成る分圧回路によって分圧した電圧の中から、階調信号の値に応じた電圧を適宜選択して出力するといった構成のデジタルアナログ変換回路が知られている。
 しかしながら、このような構成のデジタルアナログ変換回路にあっては、階調数に応じて分圧回路の規模が大きくなり、また、分圧回路から電圧を引き出す配線の数も増加する。従って、階調数が大きく成るほど、回路規模が大きくなる。
 そこで、例えば、米国特許第6246351号明細書(特許文献1)等に開示されているように、階調値の上位側のビット情報に基づいて分圧回路から複数の電圧を選択し、選択した電圧と階調値の下位側のビット情報とに基づいて、差動増幅部を構成する複数の差動対を駆動することで、階調値に応じた電圧を出力するといったデジタルアナログ変換回路が知られている。
米国特許第6246351号明細書
 階調値の上位側のビット情報に基づいて選択した複数の電圧と階調値の下位側のビット情報とに基づいて複数の差動対を駆動する構成の回路にあっては、階調値の下位側のビット情報に基づいて、各差動対に入力する電圧の対応関係を変えるといった動作を行う。このため、差動対と入力電圧の対応関係によってセトリングタイム(整定時間)が影響を受け、結果として、セトリングタイムがばらつく。よって、このような変換回路を表示装置の駆動に用いると、セトリングタイムのばらつきによって表示装置の画像に影響を及ぼすといったことが考えられる。
 従って、本開示の目的は、差動対と電圧の対応関係によるセトリングタイムのばらつきを低減することができる、デジタルアナログ変換回路、係るデジタルアナログ変換回路を用いたデータドライバ、係るデータドライバを備えた表示装置、及び、係る表示装置を備えた電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法を提供することにある。
 上記の目的を達成するための本開示の第1の態様に係るデジタルアナログ変換回路は、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
デジタルアナログ変換回路であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
デジタルアナログ変換回路である。
 上記の目的を達成するための本開示の第1の態様に係るデータドライバは、
 表示パネルを駆動するために用いられるデータドライバであって、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
データドライバである。
 上記の目的を達成するための本開示の第1の態様に係る表示装置は、
 表示パネル、及び、
 表示パネルを駆動するために用いられるデータドライバ、
を含んでおり、
 データドライバは、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
表示装置である。
 上記の目的を達成するための本開示の第1の態様に係る電子機器は、
 表示装置を備えた電子機器であって、
 表示装置は、
 表示パネル、及び、
 表示パネルを駆動するために用いられるデータドライバ、
を含んでおり、
 データドライバは、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
電子機器である。
 上記の目的を達成するための本開示の第1の態様に係るデジタルアナログ変換回路の駆動方法は、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
デジタルアナログ変換回路の駆動方法であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
デジタルアナログ変換回路の駆動方法である。
 上記の目的を達成するための本開示の第1の態様に係るデータドライバの駆動方法は、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
表示パネル用のデータドライバの駆動方法であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
データドライバの駆動方法である。
 上記の目的を達成するための本開示の第1の態様に係る表示装置の駆動方法は、
 表示パネル、及び、
 表示パネルを駆動するために用いられるデータドライバ、
を含んでおり、
 データドライバは、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
表示装置の駆動方法であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
表示装置の駆動方法である。
 本開示の第1の態様に係るデジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器によれば、デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される。これによって、セトリングタイムのばらつきが低減される。また、本開示に記載された効果は例示であって限定されるものではなく、また、付加的な効果があってもよい。
図1は、第1の実施形態に係る表示装置の概念図である。 図2は、図1に示す表示素子とは異なる構成の表示素子を備えた表示装置の概念図である。 図3は、図2に示す表示素子の模式的な一部断面図である。 図4は、第1の実施形態に係るデータドライバにおいて、第n番目のデータ線の駆動に関与する部分を構成するデジタルアナログ変換回路の構成を説明するための模式的な回路図である。 図5は、第n番目のデータ線の駆動に関与する部分を構成する参考例のデジタルアナログ変換回路の構成を説明するための模式的な回路図である。 図6Aは、参考例のデジタルアナログ変換回路において、入力信号の下位3ビットと各差動対に入力される電圧との関係を説明するための表である。図6Bは、図6Aに示す関係において、セトリングタイムが最も長くなる関係を示す。図6Cは、図6Aに示す関係において、セトリングタイムが最も短くなる関係を示す。 図7は、参考例のデジタルアナログ変換回路を用いたデータドライバにおける、階調値とセトリングタイムとの関係を示す模式的なグラフである。 図8は、第1の実施形態に係る下位階調制御回路の動作を説明するための図である。 図9は、第m行の走査期間と、第(m+1)行の走査期間におけるデータドライバの動作などを説明するための模式的なグラフである。 図10は、レンズ交換式一眼レフレックスタイプのデジタルスチルカメラの外観図であり、図10Aにその正面図を示し、図10Bにその背面図を示す。 図11は、ヘッドマウントディスプレイの外観図である。 図12は、シースルーヘッドマウントディスプレイの外観図である。
 以下、図面を参照して、実施形態に基づいて本開示を説明する。本開示は実施形態に限定されるものではなく、実施形態における種々の数値や材料は例示である。以下の説明において、同一要素または同一機能を有する要素には同一符号を用いることとし、重複する説明は省略する。尚、説明は、以下の順序で行う。
1.本開示に係るデジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法、全般に関する説明
2.第1の実施形態
3.電子機器の説明、その他
[本開示に係るデジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法、全般に関する説明]
 本開示の第1の態様に係るデジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器において、差動増幅部の複数の差動対は、同じ相互コンダクタンス特性の差動対から成る構成とすることができるし、あるいは又、相互コンダクタンス特性に重み付けがされている差動対から成る構成とすることができる。本開示の第1の態様に係るデジタルアナログ変換回路の駆動方法、データドライバの駆動方法、表示装置の駆動方法において用いられる差動増幅部の複数の差動対についても同様である。
 この場合において、
 差動増幅部は、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対、第2差動対、第3差動対、及び、第4差動対を備えており、
 セレクタ部の出力電圧と差動増幅部の各差動対の入力とのセトリングタイムが短い対応関係は、セレクタ部が選択した2つのノードのうち一方の電圧を第4差動対の入力とし、他方の電圧を第1差動対、第2差動対、及び、第3差動対の入力とする対応関係である、
構成とすることができる。
 上述した各種の好ましい構成を含む本開示の第1の態様に係るデジタルアナログ変換回路において、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間は、所定の一定の長さに設定されている構成とすることができるし、あるいは又、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間の長さは、入力されるデジタル信号の下位側のビット情報に応じて制御される構成とすることができる。同様に、本開示の第1の態様に係るデジタルアナログ変換回路の駆動方法にあっては、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、所定の一定の長さに設定されている構成とすることができるし、あるいは又、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間の長さを、入力されるデジタル信号の下位側のビット情報に応じて制御する構成とすることができる。
 本開示の第1の態様に係るデータドライバの駆動方法にあっては、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、表示パネルにおける走査期間に対して一定の割合を占めるように設定されている構成とすることができるし、あるいは又、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間が表示パネルにおける走査期間に対して占める割合を、入力されるデジタル信号の下位側のビット情報に応じて制御する構成とすることができる。本開示の第1の態様に係る表示装置の駆動方法においても同様である。
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムが短いものであるかどうかは、基本的には、各差動対を駆動する際の負担が相対的に小さいものであるか否かで決定される。従って、基本的には、差動増幅部の回路構成に基づいて定まるが、実機などを用いた評価で妥当性を適宜確認すればよい。
 以下、本開示の第1の態様に係るデジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、ならびに、第1の態様に係るデジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法を、単に、本開示と呼ぶ場合がある。
 デジタルアナログ変換回路やデータドライバは、各構成部分が集積され一体となった構成であってもよいし、適宜別体として構成されていてもよい。これらは、周知の回路素子を用いて構成することができる。例えば、分圧回路は、抵抗などを用いて構成することができるし、セレクタ部は、論理回路などから構成することができる。後述する図1に示す分配部についても同様である。また、作動増幅回路は、トランジスタやオペアンプなどを用いて構成することができる。尚、図1に示す走査部や電源部、図4に示す入力信号処理部や下位階調制御部についても、周知の回路素子を用いて構成することができる。
 本開示の表示装置に用いられる表示パネルとして、液晶表示パネルやエレクトロルミネッセンス表示パネルなどといった、周知の表示パネルを例示することができる。表示パネルの構成は、表示装置としての動作に支障がない限り、特に限定するものではない。
 表示パネルは、所謂モノクロ表示の構成であってもよいし、カラー表示の構成であってもよい。カラー表示の構成とする場合には、1つの画素は複数の副画素から成る構成、具体的には、1つの画素は、赤色発光副画素、緑色発光副画素、及び、青色発光副画素の3つの副画素から成る構成とすることができる。更には、これらの3種の副画素に更に1種類あるいは複数種類の副画素を加えた1組(例えば、輝度向上のために白色光を発光する副画素を加えた1組、色再現範囲を拡大するために補色を発光する副画素を加えた1組、色再現範囲を拡大するためにイエローを発光する副画素を加えた1組、色再現範囲を拡大するためにイエロー及びシアンを発光する副画素を加えた1組)から構成することもできる。
 表示パネルの画素(ピクセル)の値として、U-XGA(1600,1200)、HD-TV(1920,1080)、Q-XGA(2048,1536)の他、(3840,2160)、(7680,4320)等、画像表示用解像度の幾つかを例示することができるが、これらの値に限定するものではない。
 本明細書における各種の条件は、数学的に厳密に成立する場合の他、実質的に成立する場合にも満たされる。設計上あるいは製造上生ずる種々のばらつきの存在は許容される。
 以下の説明で用いるタイミングチャートにおいて、各期間を示す横軸の長さ(時間長)は模式的なものであり、各期間の時間長の割合を示すものではない。縦軸においても同様である。また、タイミングチャートにおける波形の形状も模式的なものである。
[第1の実施形態]
 第1の実施形態は、本開示の第1の態様に係る、デジタルアナログ変換回路、データドライバ、及び、表示装置、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法に関する。
 図1は、第1の実施形態に係る表示装置の概念図である。表示装置1は、電流駆動型の発光部と発光部を駆動する駆動回路とを含む表示素子3が、行方向(図1においてX方向)に延びる走査線SCLと列方向(図1においてY方向)に延びるデータ線DTLとに接続された状態で2次元マトリクス状に配列された表示パネル2、及び、データ線DTLに電圧を印加するデータドライバ102を備えている。走査線SCLには、走査部101から走査信号が供給される。表示素子3を構成する発光部は、例えば有機エレクトロルミネッセンス発光部から成る。尚、図示の都合上、図1においては、1つの表示素子3、より具体的には、後述する第(n,m)番目の表示素子3についての結線関係を示した。後述する図2においても同様である。
 表示パネル2は、更に、行方向に並ぶ表示素子3に接続される給電線PS1と、全ての表示素子3に共通に接続される共通給電線PS2を備えている。給電線PS1には、電源部100から所定の駆動電圧が供給される。共通給電線PS2には、共通の電圧(例えば接地電位)が供給される。
 図1では図示されていないが、表示パネル2が画像を表示する領域(表示領域)は、行方向にN個、列方向にM個、合計N×M個の、2次元マトリクス状に配列された表示素子3から構成されている。表示領域における表示素子3の行数はMであり、各行を構成する表示素子3の数はNである。
 また、走査線SCL及び給電線PS1の本数はそれぞれM本である。第m行目(但し、m=1,2・・・,M)の表示素子3は、第m番目の走査線SCLm及び第m番目の給電線PS1mに接続されており、1つの表示素子行を構成する。尚、図1では、給電線PS1mのみが示されている。
 また、データ線DTLの本数はN本である。第n列目(但し、n=1,2・・・,N)の表示素子3は、第n番目のデータ線DTLnに接続されている。尚、図1では、データ線DTLnのみが示されている。
 表示装置1は、例えばモノクロ表示の表示装置であり、1つの表示素子3が1つの画素を構成する。走査部101からの走査信号によって、表示装置1は行単位で線順次走査される。第m行、第n列目に位置する表示素子3を、以下、第(n,m)番目の表示素子3あるいは第(n,m)番目の画素と呼ぶ。
 表示装置1にあっては、第m行目に配列されたN個の画素のそれぞれを構成する表示素子3が同時に駆動される。換言すれば、行方向に沿って配されたN個の表示素子3にあっては、その発光/非発光のタイミングは、それらが属する行単位で制御される。表示装置1の表示フレームレートをFR(回/秒)と表せば、表示装置1を行単位で線順次走査するときの1行当たりの走査期間(いわゆる水平走査期間)は、(1/FR)×(1/M)秒未満である。
 表示装置1のデータドライバ102には、例えば図示せぬ装置から、表示すべき画像に応じた階調を表すデジタル信号DSigが入力される。入力されるデジタル信号DSigのうち、第(n,m)番目の表示素子3に対応するデジタル信号をDSig(n,m)と表す場合がある。
 説明の都合上、デジタル信号DSig(n,m)の階調ビット数は12ビットであるとする。階調値は、表示すべき画像の輝度に応じて、0ないし4095のいずれかの値となる。ここでは、階調値が大きいほど表示すべき画像の輝度が高いものとする。尚、上述の階調ビット数は例示に過ぎない。8ビット、16ビットおよび24ビットなどといった階調ビット数とした構成であってもよい。
 表示素子3は、電流駆動型の発光部ELP、書込みトランジスタTRW、駆動トランジスタTRD、及び、容量部C1を少なくとも備えており、駆動トランジスタTRDのソース/ドレイン領域を介して発光部ELPに電流が流れると発光する。これらのトランジスタは、例えば、ガラスなどの基板上に形成された半導体薄膜から構成されていてもよいし、シリコン半導体基板上に設けられていてもよい。各トランジスタは、nチャネル型の電界効果トランジスタから構成されている。
 容量部C1は、駆動トランジスタTRDのソース領域に対するゲート電極の電圧(所謂ゲート-ソース間電圧)を保持するために用いられる。表示素子3の発光状態においては、駆動トランジスタTRDの一方のソース/ドレイン領域(図1において給電線PS1に接続されている側)はドレイン領域として働き、他方のソース/ドレイン領域(発光部ELPの一端、具体的には、アノード電極に接続されている側)はソース領域として働く。容量部C1を構成する一方の電極と他方の電極は、それぞれ、駆動トランジスタTRDの他方のソース/ドレイン領域とゲート電極に接続されている。
 書込みトランジスタTRWは、走査線SCLに接続されたゲート電極と、データ線DTLに接続された一方のソース/ドレイン領域と、駆動トランジスタTRDのゲート電極に接続された他方のソース/ドレイン領域とを有する。
 駆動トランジスタTRDのゲート電極は、書込みトランジスタTRWの他方のソース/ドレイン領域と容量部C1の他方の電極とに接続されており、駆動トランジスタTRDの他方のソース/ドレイン領域は、容量部C1の一方の電極と発光部ELPのアノード電極とに接続されている。
 発光部ELPの他端(具体的には、カソード電極)は、共通給電線PS2に接続されている。共通給電線PS2には所定のカソード電圧VCatが供給される。尚、発光部ELPの容量を符号CELで表す。
 データドライバ102からデータ線DTLに、表示すべき画像の輝度に応じた電圧が供給された状態で、走査部101からの走査信号により書込みトランジスタTRWが導通状態とされると、容量部C1に表示すべき画像の輝度に応じた電圧が書き込まれる。書込みトランジスタTRWが非導通状態とされた後、容量部C1に保持された電圧に応じて駆動トランジスタTRDに電流が流れ、発光部ELPが発光する。
 表示装置を構成する表示素子は、図1に示す構成に限るものではない。別の構成の表示素子を備えた例について説明する。
 図2は、図1に示す表示素子とは異なる構成の表示素子を備えた表示装置の概念図である。図3は、図2に示す表示素子の模式的な一部断面図である。
 図2に示す表示装置1’を構成する表示素子3’は、電流駆動型の発光部ELP、書込みトランジスタTRW、駆動トランジスタTRD、及び、容量部C1に加えて、第1発光制御トランジスタTREL1、第2発光制御トランジスタTREL2、及び、補助容量部C2を備えている。これらのトランジスタは、例えば、シリコン半導体基板上に設けられている。各トランジスタは、pチャネル型の電界効果トランジスタから構成されている。
 表示装置1’にあっては、走査線SCL、データ線DTLに加えて、第1発光制御線CL1、第2発光制御線CL2を備えている。これらは、発光制御部103に接続されている。
 また、表示装置1’にあっては、図1に示す給電線PS1に代えて、第1給電線PS1A、第2給電線PS1Bを備えている。第1給電線PS1Aは第1電源部100Aに接続され、第2給電線PS1Bは第2電源部100Bに接続されている。
 表示素子3’にあっては、駆動トランジスタTRDの一方のソース/ドレイン領域23は、第1発光制御トランジスタTREL1の他方のソース/ドレイン領域37に接続されており、他方のソース/ドレイン領域24は、発光部ELPに接続されており、ゲート電極21は、書込みトランジスタTRWの他方のソース/ドレイン領域34に接続され、且つ、容量部C1の他端42に接続されている。
 また、書込みトランジスタTRWにあっては、一方のソース/ドレイン領域33は、データ線DTLに接続されており、ゲート電極31は、走査線SCLに接続されている。
 第1発光制御トランジスタTREL1にあっては、一方のソース/ドレイン領域36は、第1給電線PS1Aに接続されており、ゲート電極35は、第1発光制御線CL1に接続されている。
 容量部C1の一端41は、補助容量部C2を介して第2給電線PS1Bに接続されており、且つ、駆動トランジスタTRDの一方のソース/ドレイン領域23及び第1発光制御トランジスタTREL1の他方のソース/ドレイン領域37に接続されている。
 第2発光制御トランジスタTREL2のゲート電極は、第2発光制御線CL2に接続されており、一方のソース/ドレイン領域は、駆動トランジスタTRDの他方のソース/ドレイン領域(ドレイン領域24)に接続されており、他方のソース/ドレイン領域は電位VSSとされている。
 図3に示すように、駆動トランジスタTRD、書込みトランジスタTRW、及び、第1発光制御トランジスタTREL1は、それぞれ、p型シリコン半導体基板10に形成されたn型ウエル内に設けられている。即ち、これらのトランジスタは、pチャネル型MOSFETから成る。駆動トランジスタTRDは第1ウエル11内に設けられており、書込みトランジスタTRWは第2ウエル12内に設けられており、第1発光制御トランジスタTREL1は第3ウエル(図示せず)、第2発光制御トランジスタTREL2は第4ウエル(図示せず)に設けられている。
 そして、駆動トランジスタTRDの一方のソース/ドレイン領域23と、駆動トランジスタTRDが形成されたn型ウエル(第1ウエル11)とは、電気的に接続されている。具体的には、図3に示すように、第1ウエル11の表面領域に、n+を有する接続領域25が設けられている。そして、接続領域25と駆動トランジスタTRDの一方のソース/ドレイン領域23とは、コンタクトホール70及び配線等(具体的には、容量部C1の一方の電極41)を介して電気的に接続されている。
 容量部C1(図3には、円で囲んだ部分で示す)は、一方の電極(一端)41、他方の電極(他端)42、及び、これらの電極41,42に挟まれた誘電体層(絶縁層)43から構成されている。
 第2ウエル12は、全ての表示素子3’において同じ電位とされている。具体的には、第2ウエル12は、シリコン半導体基板10を介して所定の電位(基板電位であり、例えば、駆動回路で使用される最も高い電位)とされている。第3ウエルも、シリコン半導体基板10を介して所定の電位(基板電位であり、例えば、駆動回路で使用される最も高い電位)とされている。各表示素子3’を構成する駆動トランジスタTRD、書込みトランジスタTRW、第1発光制御トランジスタTREL1は、素子分離領域14によって囲まれている。
 駆動トランジスタTRDにおいて、一方のソース/ドレイン領域23は、コンタクトホール70を介して容量部C1の一方の電極41に接続されており、更には、発光制御トランジスタTREL_Cの他方のソース/ドレイン領域37(図3には図示せず)に接続されている。また、他方のソース/ドレイン領域24は、別のコンタクトホール及びコンタクトパッド71を介して発光部(有機EL発光部)ELPの第1電極51に接続されている。ゲート電極21は、更に別のコンタクトホール及びコンタクトパッド72を介して容量部C1の他方の電極42に接続されており、更に、書込みトランジスタTRWの他方のソース/ドレイン領域34(実施例にあっては、具体的には、画像信号の書き込み時、ドレイン領域34として機能するソース/ドレイン領域。以下においても同様)に接続されている。
 更には、書込みトランジスタTRWにおいて、一方のソース/ドレイン領域33は、コンタクトホール及びコンタクトパッド73、データ線DTLを介してデータドライバ102に接続されている。ゲート電極31は、別のコンタクトホール及びコンタクトパッド74、走査線SCLを介して走査部101に接続されている。
 図3において、尚、参照番号14は素子分離領域を示し、参照番号22,32はゲート絶縁層を示す。コンタクトホール及びコンタクトパッド71,72,73,74は、第1の方向に延びる走査線SCLや第1給電線PS1A等と短絡しないように設けられており、図3には、この状態が図示されている。
 シリコン半導体基板10に設けられた駆動トランジスタTRD、書込みトランジスタTRW、及び、第1発光制御トランジスタTREL1(図3には図示せず)は、層間絶縁層61によって覆われている。そして、層間絶縁層61上に、容量部C1の一方の電極41及び誘電体層(絶縁層)43が形成されており、誘電体層(絶縁層)43の上に容量部C1の他方の電極42が形成されている。また、誘電体層(絶縁層)43及び容量部C1の他方の電極42の上に層間絶縁層62が形成され、層間絶縁層62の上に走査線SCLが形成されている。更には、層間絶縁層62及び走査線SCLの上に層間絶縁層63が形成され、層間絶縁層63の上にデータ線DTLが形成されている。また、層間絶縁層63及びデータ線DTLの上に層間絶縁層64が形成され、層間絶縁層64の上に第1給電線PS1A、第2給電線PS1B(図3には図示せず)及び第1発光制御線CL1(図3には図示せず)が形成されている。更には、層間絶縁層64、第1給電線PS1A、第2給電線PS1B及び第1発光制御線CL1の上に層間絶縁層65が形成され、層間絶縁層65の上に、発光部ELPを構成する第1電極51が形成されている。また、層間絶縁層65及び第1電極51の上に、第1電極51が底部に露出した開口部を有する層間絶縁層66が形成され、層間絶縁層66及び第1電極51の上に、発光部ELPを構成する正孔輸送層、発光層、電子輸送層(これらの積層構造体である有機材料層52)、第2電極53が形成され、第2電極53上に絶縁層67が形成されている。絶縁層67の上には、図示しない接着層を介してガラス板(図示せず)が接着されている。場合によっては、有機材料層52及び第2電極53のパターニングは不要である。走査線SCL、データ線DTL、第1給電線PS1A、第2給電線PS1B、第1発光制御線CL1の積層順は、上記の積層順に限定されるものではなく、本質的に任意である。第2電極53にはカソード電圧VCatが供給される。
 以上に説明した表示素子3’の製造は、周知の方法に基づき行うことができるし、表示素子3’の製造に用いる各種の材料も周知の材料とすることができる。
 図2に示す表示素子3’の動作の概要について説明する。発光時には、書込みトランジスタTRW、第2発光制御トランジスタTREL2は非導通状態、第1発光制御トランジスタTREL1は導通状態である。容量部C1に保持された電圧に応じて駆動トランジスタTRDに電流が流れ、発光部ELPが発光する。
 この状態から、第1発光制御トランジスタTREL1を非導通状態とする。駆動トランジスタTRDが第1電源部100Aから切り離されるので、発光部ELPは非発光状態となる。次いで、第2発光制御トランジスタTREL2を導通状態とし、発光部ELPのアノード電極51の電位をVSSとする。電位VSSは、発光部ELPの閾値電圧を超えない値に設定されている。その後、第1発光制御トランジスタTREL1を導通状態とし、駆動トランジスタTRDを介して電流を流す。このとき、発光部ELPのアノード電位は電位VSSなので発光部ELPは非発光状態を保つ。従って、駆動トランジスタTRDを流れる電流は、第2発光制御トランジスタTREL2に流れる。
 その後、駆動トランジスタTRDのゲートに基準電位Vofsを印加する。基準電位Vofsは、例えば、データ線DTLから書込みトランジスタTRWを介して印される。駆動トランジスタTRDのソース領域には駆動電圧が印加され、ドレイン領域の電位は電位VSSである。駆動トランジスタTRDにおけるゲート-ソース間電圧が駆動トランジスタTRDの閾値電圧Vthよりも充分に大きくなるように基準電位Vofsは設定されている。
 その後、第1発光制御トランジスタTREL1を非導通状態とする。このとき、容量部C1から、駆動トランジスタTRDを経由して第2発光制御トランジスタTREL2へと電流が流れる。駆動トランジスタTRDのゲートに基準電圧Vofsが印加されているので、駆動トランジスタTRDのソース電位が低下し、やがて、駆動トランジスタTRDがカットオフした時点で電流が流れなくなる。駆動トランジスタTRDがカットオフしたとき、ソース領域とゲート電極との間には、駆動トランジスタTRDの閾値電圧Vth相当の電位差が生じる。この電位差は、容量部C1に保持される。
 次いで、データドライバ102からデータ線DTLに、表示すべき画像の輝度に応じた電圧が供給された状態で、導通状態の書込みトランジスタTRWを介して容量部C1に表示すべき画像の輝度に応じた電圧が書き込まれる。書込みトランジスタTRWや第2発光制御トランジスタTREL2が非導通状態とされ、第1発光制御トランジスタTREL1が導通状態とされると、容量部C1に保持された電圧に応じて駆動トランジスタTRDに電流が流れ、発光部ELPが発光する。
 以上、第1の実施形態に係る表示装置の概要について説明した。
 図4は、第1の実施形態に係るデータドライバにおいて、第n番目のデータ線の駆動に関与する部分を構成するデジタルアナログ変換回路の構成を説明するための模式的な回路図である。
 デジタルアナログ変換回路1020の構成について詳しく説明する。データドライバ102を構成するデジタルアナログ変換回路1020は、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路102Cから複数のノードを選択し、選択したノードの電圧を出力するセレクタ部102D、及び、
 セレクタ部102Dの出力電圧が入力される複数の差動対を備えた差動増幅部102F、
を備えている。
 デジタルアナログ変換回路1020は、更に、タイミングコントローラやバッファなどを備えた入力信号処理部102A、テーブルなどを備えた下位階調制御部102B、及び、分配部102Eを備えている。
 入力信号処理部には、表示パネルの走査に併せて、第m列目の表示素子3に対応するデジタル信号DSig(n,1)ないしD(n,M)が順次入力される。
 分圧回路102Cは、符号Roで示す抵抗素子がP個直列に接続されて構成されている。分圧回路の一端には高階調側の基準電圧VGAMHが印加され、他端には低階調側の基準電圧VGAMLが印加される。ここでは、基準電圧VGAMH>基準電圧VGAMLといった高低関係であるとする。図4において、符号ND0ないしNDPは、分圧回路102Cのノードを示す。記載の都合上、ノードNDp(但し、p=0,1・・・,P)の電圧を、電圧NDpと表す。尚、分圧回路102Cは、データドライバ102において共通の回路として設けられている。
 図4に示す例では、電圧ND0=基準電圧VGAML、電圧NDp<電圧NDp+1、電圧NDP=基準電圧VGAMHといった関係にある。
 説明の都合上、デジタル信号DSig(n,m)が入力信号処理部102Aに入力されているとして説明する。
 入力信号処理部102Aは、デジタル信号DSig(n,m)の上位側のビット情報をセレクタ部102Dに送り、下位側のビット情報を下位階調制御部102Bに送る。具体的には、12ビットの情報のうち上位9ビットの情報をセレクタ部102Dに送り、下位3ビットの情報を下位階調制御部102Bに送る。
 セレクタ部102Dは、入力されるデジタル信号の上位側のビット情報に応じて分圧回路102Cから複数のノードを選択し、選択したノードの電圧を出力する。
 第1の実施形態にあっては、上位9ビットが示す値が「0」である場合、ノードND0とノードND1とが選択される。そして、出力電圧DC1としてノードND0の電圧が出力され、出力電圧DC2としてノードND1の電圧が出力される。同様に、上位9ビットが示す値が「1」である場合、ノードND1とノードND2とが選択される。そして、出力電圧DC1としてノードND1の電圧が出力され、出力電圧DC2としてノードND2の電圧が出力される。同様にして、上位9ビットが示す値が「511」である場合、ノードND511とノードND512とが選択され、そして、出力電圧DC1としてノードND511の電圧が出力され、出力電圧DC2としてノードND512の電圧が出力される。
 デジタルアナログ変換回路1020にあっては、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部102Dの出力電圧と差動増幅部102Fの各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部102Fから出力される。
 差動増幅部102Fは、共通のカレントミラー102FAに、複数の同極性の差動対が接続され、各差動対を個別の電流源で駆動するといった構成である。符号VDDは電源電圧を示す。
 複数の差動対は、同じ相互コンダクタンス特性の差動対から成る構成であってもよいし、相互コンダクタンス特性に重み付けがされている差動対から成る構成であってもよい。後者の構成は、階調表示のための差動対の数を前者よりも少なくすることができるといった利点を備えている。
 図4において、差動対群102FBは、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対DP1、第2差動対DP2、第3差動対DP3、及び、第4差動対DP4を備えている。各差動対は、電界効果トランジスタから構成されている。
 第1差動対DP1は、トランジスタQ1A,Q1Bの対に加えてトランジスタQ1Cから構成され、第2差動対DP2はトランジスタQ2A,Q2Bの対に加えてトランジスタQ2Cから構成されている。同様に、第3差動対DP3はトランジスタQ3A,Q3Bの対に加えてトランジスタQ3Cから構成され、第4差動対DP4はトランジスタQ4A,Q4Bの対に加えてトランジスタQ4Cから構成されている。
 符号102FCは差動増幅部102Fの最終段を構成する増幅器である。増幅器102FCの出力端Ynは、差動対を構成するトランジスタQ1B,Q2B,Q3B,Q4Bのゲートと、表示パネルのデータ線DTLnに接続される。また、差動対を構成するトランジスタQ1C,Q2C,Q3C,Q4Cのゲートには、所定の共通の電圧Vbiasが印加される。
 各差動対の入力は、差動対を構成するトランジスタQ1A,Q2A,Q3A,Q4Aのゲートとから構成される。各差動対における相互コンダクタンス特性の重み付けは、例えば、差動対を構成するトランジスタのサイズの重み付けをすることによって行うことができる。
 デジタルアナログ変換回路1020にあっては、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部102Dの出力電圧と差動増幅部102Fの各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部102Fから出力される。
 分配部102Eは、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部102Dの出力電圧(DC1,DC2)と差動増幅部102Fの各差動対の入力(PIN1,PIN2,PIN3,PIN4)との対応関係を制御する。
 ここで、本開示の理解を助けるため、図4から下位階調制御部102Bを除いた参考例のデジタルアナログ変換回路について、動作と問題点とを説明する。
 図5は、第n番目のデータ線の駆動に関与する部分を構成する参考例のデジタルアナログ変換回路の構成を説明するための模式的な回路図である。
 図5に示す構成において、セレクタ部102Dの出力電圧DC1,DC2と差動増幅部102Fの各差動対の入力PIN1,PIN2,PIN3,PIN4との対応関係は、入力信号処理部102Aから分配部102Eに送られるデジタル信号DSig(n,m)の下位3ビットの情報に基づいて制御される。
 図6Aは、参考例のデジタルアナログ変換回路において、入力信号の下位3ビットと各差動対に入力される電圧との関係を説明するための表である。
 下位3ビットが[000]の場合、差動増幅部102Fからの出力が最も低くなるように、セレクタ部102Dの出力電圧DC1,DC2と差動増幅部102Fの各差動対の入力PIN1,PIN2,PIN3,PIN4を対応させればよい。具体的には、各差動対の入力PIN1,PIN2,PIN3,PIN4の全てに出力電圧DC1を対応させる。
 そして、下位3ビットが[001]ないし[111]の場合には、順次差動増幅部102Fからの出力が順次増加するように、出力電圧DC1,DC2と差動増幅部102Fの各差動対の入力PIN1,PIN2,PIN3,PIN4を対応させればよい。
 以上の結果から、図5に示す例では、入力信号の下位3ビットと各差動対に入力される電圧との関係は図6Aのように表される。
 ここで、差動対群102FBを駆動する際の負荷を考える。差動対群102FBの駆動に最も負荷がかかるのは、同じ電圧で4つの差動対を駆動する場合、特に、出力電圧DC1で4つの差動対を駆動する場合である。従って、図6Bに示すように、下位3ビットが[000]のときにセトリングタイムが最も長くなる。
 一方、差動対群102FBの駆動に負荷が最も軽くなるのは、電圧が高い出力電圧DC2を用いて相互コンダクタンス特性の重み付けが大きい第4差動対DP4を駆動し、他の駆動対を出力電圧DC1で駆動するといった場合である。従って、下位3ビットが[100]のときにセトリングタイムが最も短くなる。
 従って、入力信号の下位3ビット単位で、セトリングタイムには周期的な変動が生ずる。具体的には、図7に示すように、8階調周期でセトリングタイムがばらつくといった問題が生ずる。
 そこで、図4に示す第1の実施形態にあっては、デジタル信号に応じた電圧を出力する際に、セレクタ部102Dの出力電圧と差動増幅部102Fの各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部102Dの出力電圧と差動増幅部102Fの各差動対の入力との対応関係が制御される。下位階調制御部102Bは、上述した制御を行うために用いられる。
 第1の実施形態において、デジタル信号DSig(n,m)の下位3ビットの情報は、入力信号処理部102Aから下位階調制御部102Bに送られる。そして、分配部102Eの動作は、下位階調制御部102Bによって制御される。
 図8は、第1の実施形態に係る下位階調制御回路の動作を説明するための図である。
 下位階調制御部102Bは、最速の書込みを行う期間、より具体的には、セトリングタイムが最も短くなる、下位3ビット[100]の書込みを行う期間Tpcgを決定し、併せて、デジタル信号DSig(n,m)の下位3ビットの情報に応じた、出力電圧DC1,DC2と差動増幅部102Fの各差動対の入力PIN1,PIN2,PIN3,PIN4を対応する。後者の対応関係は、図6Aにおいて示したものと同様である。
 そして、期間Tpcgの間、出力電圧DC1,DC2と差動増幅部102Fの各差動対の入力PIN1,PIN2,PIN3,PIN4の対応関係が最速、より具体的には、図6Cとなるようにし、その後、デジタル信号DSig(n,m)の下位3ビットの情報に応じた、出力電圧DC1,DC2と差動増幅部102Fの各差動対の入力PIN1,PIN2,PIN3,PIN4の対応関係となるように、分配部102Eを制御する。
 ここで、セレクタ部102Dの出力電圧と差動増幅部102Fの各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間Tpcgは、所定の一定の長さに設定されている構成であってもよいし、あるいは又、その長さは入力されるデジタル信号の下位側のビット情報に応じて制御されるといった構成であってもよい。例えば、下位階調制御部102Bは、下位3ビットに対応した期間Tpcgの長さを納めたテーブルを参照して制御するといった構成とすることができる。
 あるいは又、表示装置を走査するといった観点から、期間Tpcgは表示パネルにおける走査期間に対して一定の割合を占めるように設定されている構成であってもよいし、あるいはまた、走査期間に対して占める割合が、入力されるデジタル信号の下位側のビット情報に応じて制御されるといった構成であってもよい。表示装置の構成にもよるが、期間Tpcgが走査期間に占める割合は10%ないし50%程度とすることが好ましい。
 図9は、第m行の走査期間と、第(m+1)行の走査期間におけるデータドライバの動作などを説明するための模式的なグラフである。
 このグラフは、出力電圧DC1が電圧NDp、出力電圧DC2が電圧NDp+1である場合に、第m行の走査期間において下位階調[111]の書き込みを行い、第(m+1)行の走査期間において下位階調[001]の書き込みを行う際の動作を示す。
 第m行の走査期間にあっては、その始期から期間Tpcgに亘って階調[100]の書き込みを行い、次いで、下位階調[111]の書き込みを行う。破線は、期間Tpcgの書き込みを行わずに、走査期間全般において下位階調[111]の書き込みを行った場合のグラフを示す。同様に、第(m+1)行の走査期間にあっては、その始期から期間Tpcgに亘って階調[100]の書き込みを行い、次いで、下位階調[001]の書き込みを行う。破線は、期間Tpcgの書き込みを行わずに、走査期間全般において下位階調[001]の書き込みを行った場合のグラフを示す。
 図9に示すように、デジタル信号DSig(n,m)に応じた電圧VSig(n,m)に達するまでの時間、あるいは又、デジタル信号DSig(n,m+1)に応じた電圧VSig(n,m+1)に達するまでの時間は、期間Tpcgに亘る書き込みを行うことにより短縮される。これによって、セトリングタイムを短縮することができるので、結果として、セトリングタイムの周期的な変動が軽減される。
 回路シミュレーションでの検証では、従来構成の回路においてセトリングタイムが400~800[nS]の範囲でばらついていた。これに対し、本開示の構成ではセトリングタイムは400~480[nS]の範囲のばらつきに留まるといった結果が得られた。
 以上、第1の実施形態について説明した。
 上述の説明では、セレクタ部102Dは分圧回路102Cの2つのノード、より具体的には、隣接するノードNDpとノードNDp+1とを選択するとして説明したが、これは例示に過ぎない。例えば、離隔したノードを選択するといった構成も考えられる。あるいは又、分配部102Eの構成にもよるが、セレクタ部102Dが3つ以上のノードを選択するといった構成も考えられる。
 また、図9に示す例では、期間Tpcgにおいて一律に階調[100]を書き込むとして説明したが、デジタル信号DSig(n,m)の下位3ビットの値に応じて、期間Tpcgにおいて書き込む階調を変えるといった構成であってもよい。
[電子機器]
 以上説明した本開示の表示装置は、電子機器に入力された映像信号、若しくは、電子機器内で生成した映像信号を、画像若しくは映像として表示するあらゆる分野の電子機器の表示部(表示装置)として用いることができる。一例として、例えば、テレビジョンセット、デジタルスチルカメラ、ノート型パーソナルコンピュータ、携帯電話機等の携帯端末装置、ビデオカメラ、ヘッドマウントディスプレイ(頭部装着型ディスプレイ)等の表示部として用いることができる。
 本開示の表示装置は、封止された構成のモジュール形状のものをも含む。一例として、画素アレイ部に透明なガラス等の対向部が貼り付けられて形成された表示モジュールが該当する。尚、表示モジュールには、外部から画素アレイ部への信号等を入出力するための回路部やフレキシブルプリントサーキット(FPC)などが設けられていてもよい。以下に、本開示の表示装置を用いる電子機器の具体例として、デジタルスチルカメラ及びヘッドマウントディスプレイを例示する。但し、ここで例示する具体例は一例に過ぎず、これに限られるものではない。
(具体例1)
 図10は、レンズ交換式一眼レフレックスタイプのデジタルスチルカメラの外観図であり、図10Aにその正面図を示し、図10Bにその背面図を示す。レンズ交換式一眼レフレックスタイプのデジタルスチルカメラは、例えば、カメラ本体部(カメラボディ)311の正面右側に交換式の撮影レンズユニット(交換レンズ)312を有し、正面左側に撮影者が把持するためのグリップ部313を有している。
 そして、カメラ本体部311の背面略中央にはモニタ314が設けられている。モニタ314の上部には、ビューファインダ(接眼窓)315が設けられている。撮影者は、ビューファインダ315を覗くことによって、撮影レンズユニット312から導かれた被写体の光像を視認して構図決定を行うことが可能である。
 上記の構成のレンズ交換式一眼レフレックスタイプのデジタルスチルカメラにおいて、そのビューファインダ315として本開示の表示装置を用いることができる。すなわち、本例に係るレンズ交換式一眼レフレックスタイプのデジタルスチルカメラは、そのビューファインダ315として本開示の表示装置を用いることによって作製される。
(具体例2)
 図11は、ヘッドマウントディスプレイの外観図である。ヘッドマウントディスプレイは、例えば、眼鏡形の表示部411の両側に、使用者の頭部に装着するための耳掛け部412を有している。このヘッドマウントディスプレイにおいて、その表示部411として本開示の表示装置を用いることができる。すなわち、本例に係るヘッドマウントディスプレイは、その表示部411として本開示の表示装置を用いることによって作製される。
(具体例3)
 図12は、シースルーヘッドマウントディスプレイの外観図である。シースルーヘッドマウントディスプレイ511は、本体部512、アーム513および鏡筒514で構成される。
 本体部512は、アーム513および眼鏡500と接続される。具体的には、本体部512の長辺方向の端部はアーム513と結合され、本体部512の側面の一側は接続部材を介して眼鏡500と連結される。なお、本体部512は、直接的に人体の頭部に装着されてもよい。
 本体部512は、シースルーヘッドマウントディスプレイ511の動作を制御するための制御基板や、表示部を内蔵する。アーム513は、本体部512と鏡筒514とを接続させ、鏡筒514を支える。具体的には、アーム513は、本体部512の端部および鏡筒514の端部とそれぞれ結合され、鏡筒514を固定する。また、アーム513は、本体部512から鏡筒514に提供される画像に係るデータを通信するための信号線を内蔵する。
 鏡筒514は、本体部512からアーム513を経由して提供される画像光を、接眼レンズを通じて、シースルーヘッドマウントディスプレイ511を装着するユーザの目に向かって投射する。このシースルーヘッドマウントディスプレイ511において、本体部512の表示部に、本開示の表示装置を用いることができる。
[その他]
 なお、本開示の技術は以下のような構成も取ることができる。
[1]
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
デジタルアナログ変換回路であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
デジタルアナログ変換回路。
[2]
 複数の差動対は、同じ相互コンダクタンス特性の差動対から成る、
上記[1]に記載のデジタルアナログ変換回路。
[3]
 複数の差動対は、相互コンダクタンス特性に重み付けがされている差動対から成る、
上記[1]に記載のデジタルアナログ変換回路。
[4]
 差動増幅部は、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対、第2差動対、第3差動対、及び、第4差動対を備えており、
 セレクタ部の出力電圧と差動増幅部の各差動対の入力とのセトリングタイムが短い対応関係は、セレクタ部が選択した2つのノードのうち一方の電圧を第4差動対の入力とし、他方の電圧を第1差動対、第2差動対、及び、第3差動対の入力とする対応関係である、
上記[3]に記載のデジタルアナログ変換回路。
[5]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間は、所定の一定の長さに設定されている、
上記[1]ないし[4]のいずれかに記載のデジタルアナログ変換回路。
[6]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間の長さは、入力されるデジタル信号の下位側のビット情報に応じて制御される、
上記[1]ないし[4]のいずれかに記載のデジタルアナログ変換回路。
[7]
 表示パネルを駆動するために用いられるデータドライバであって、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
データドライバ。
[8]
 複数の差動対は、同じ相互コンダクタンス特性の差動対から成る、
上記[7]に記載のデータドライバ。
[9]
 複数の差動対は、相互コンダクタンス特性に重み付けがされている差動対から成る、
上記[7]に記載のデータドライバ。
[10]
 差動増幅部は、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対、第2差動対、第3差動対、及び、第4差動対を備えており、
 セレクタ部の出力電圧と差動増幅部の各差動対の入力とのセトリングタイムが短い対応関係は、セレクタ部が選択した2つのノードのうち一方の電圧を第4差動対の入力とし、他方の電圧を第1差動対、第2差動対、及び、第3差動対の入力とする対応関係である、
上記[9]に記載のデータドライバ。
[11]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間は、所定の一定の長さに設定されている、
上記[7]ないし[10]のいずれかに記載のデータドライバ。
[12]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間の長さは、入力されるデジタル信号の下位側のビット情報に応じて制御される、
上記[7]ないし[10]のいずれかに記載のデータドライバ。
[13]
 表示パネル、及び、
 表示パネルを駆動するために用いられるデータドライバ、
を含んでおり、
 データドライバは、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
表示装置。
[14]
 複数の差動対は、同じ相互コンダクタンス特性の差動対から成る、
上記[13]に記載の表示装置。
[15]
 複数の差動対は、相互コンダクタンス特性に重み付けがされている差動対から成る、
上記[13]に記載の表示装置。
[16]
 差動増幅部は、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対、第2差動対、第3差動対、及び、第4差動対を備えており、
 セレクタ部の出力電圧と差動増幅部の各差動対の入力とのセトリングタイムが短い対応関係は、セレクタ部が選択した2つのノードのうち一方の電圧を第4差動対の入力とし、他方の電圧を第1差動対、第2差動対、及び、第3差動対の入力とする対応関係である、
上記[15]に記載の表示装置。
[17]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間は、所定の一定の長さに設定されている、
上記[13]ないし[16]のいずれかに記載の表示装置。
[18]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間の長さは、入力されるデジタル信号の下位側のビット情報に応じて制御される、
上記[13]ないし[16]のいずれかに記載の表示装置。
[19]
 表示装置を備えた電子機器であって、
 表示装置は、
 表示パネル、及び、
 表示パネルを駆動するために用いられるデータドライバ、
を含んでおり、
 データドライバは、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
電子機器。
[20]
 複数の差動対は、同じ相互コンダクタンス特性の差動対から成る、
上記[19]に記載の電子機器。
[21]
 複数の差動対は、相互コンダクタンス特性に重み付けがされている差動対から成る、
上記[19]に記載の電子機器。
[22]
 差動増幅部は、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対、第2差動対、第3差動対、及び、第4差動対を備えており、
 セレクタ部の出力電圧と差動増幅部の各差動対の入力とのセトリングタイムが短い対応関係は、セレクタ部が選択した2つのノードのうち一方の電圧を第4差動対の入力とし、他方の電圧を第1差動対、第2差動対、及び、第3差動対の入力とする対応関係である、
上記[21]に記載の電子機器。
[23]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間は、所定の一定の長さに設定されている、
上記[19]ないし[22]のいずれかに記載の電子機器。
[24]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間の長さは、入力されるデジタル信号の下位側のビット情報に応じて制御される、
上記[19]ないし[22]のいずれかに記載の電子機器。
[25]
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
デジタルアナログ変換回路の駆動方法であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
デジタルアナログ変換回路の駆動方法。
[26]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、所定の一定の長さに設定されている、
上記[25]に記載のデジタルアナログ変換回路の駆動方法。
[27]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間の長さを、入力されるデジタル信号の下位側のビット情報に応じて制御する、
上記[25]に記載のデジタルアナログ変換回路の駆動方法。
[28]
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
表示パネル用のデータドライバの駆動方法であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
データドライバの駆動方法。
[29]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、表示パネルにおける走査期間に対して一定の割合を占めるように設定されている、
上記[28]に記載のデータドライバの駆動方法。
[30]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間が表示パネルにおける走査期間に対して占める割合を、入力されるデジタル信号の下位側のビット情報に応じて制御する、
上記[28]に記載のデータドライバの駆動方法。
[31]
 表示パネル、及び、
 表示パネルを駆動するために用いられるデータドライバ、
を含んでおり、
 データドライバは、
 入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
 セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
を備えており、
 入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
表示装置の駆動方法であって、
 デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
表示装置の駆動方法。
[32]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、表示パネルにおける走査期間に対して一定の割合を占めるように設定されている、
上記[31]に記載の表示装置の駆動方法。
[33]
 セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間が表示パネルにおける走査期間に対して占める割合を、入力されるデジタル信号の下位側のビット情報に応じて制御する、
上記[31]に記載の表示装置の駆動方法。
1,1’・・・表示装置、2・・・表示パネル、3,3’・・・表示素子、10・・・半導体基板、11・・・第1ウエル、12・・・第2ウエル、13・・・素子分離領域、21・・・駆動トランジスタのゲート電極、22・・・駆動トランジスタのゲート絶縁層、23・・・駆動トランジスタの一方のソース/ドレイン領域、24・・・駆動トランジスタの他方のソース/ドレイン領域、25・・・接続領域、26・・・導電材料層、28,38・・・ゲートサイドウオール、31・・・書込みトランジスタのゲート電極、32・・・書込みトランジスタのゲート絶縁層、33・・・書込みトランジスタの一方のソース/ドレイン領域、34・・・書込みトランジスタの他方のソース/ドレイン領域、35・・・発光制御トランジスタのゲート電極、36・・・発光制御トランジスタの一方のソース/ドレイン領域、37・・・発光制御トランジスタの他方のソース/ドレイン領域、41・・・容量部を構成する一方の電極、42・・・容量部を構成する他方の電極、43・・・容量部を構成する誘電体層(絶縁層)、51・・・発光部の第1電極、52・・・有機材料層、53・・・発光部の第2電極、61,62,63,64,65,66,67・・・絶縁層あるいは層間絶縁層、70・・・コンタクトホール、71,72,73,74・・・コンタクトホール及びコンタクトパッド、100・・・電源部、100A・・・第1電源部、100B・・・第2電源部、101・・・走査部、102・・・データドライバ、103・・・発光制御部、TRW・・・書込みトランジスタ、TRD・・・駆動トランジスタ、TREL1・・・第1発光制御トランジスタ、TREL2・・・第2発光制御トランジスタ、C1・・・容量部、C2・・・補助容量部、ELP・・・有機エレクトロルミネッセンス発光部、CEL・・・発光部ELPの容量、SCL・・・走査線、DTL・・・データ線、PS1・・・給電線、PS1A・・・第1給電線、PS1B・・・第2給電線、PS2・・・共通給電線、CL1・・・第1発光制御線、CL2・・・第2発光制御線、1020・・・デジタルアナログ変換回路、102A・・・入力信号処理部、102B・・・下位階調制御部、102C・・・分圧回路、102D・・・セレクタ部、102E・・・分配部、102F・・・差動増幅部、102FA・・・カレントミラー回路、102FB・・・4個の差動対から成る差動入力部、102FC・・・出力アンプ、VDD・・・電源電圧、VSS・・・電位、VGAML・・・低階調側の基準電圧、VGAMH・・・高階調側の基準電圧、Ro・・・抵抗素子、DC0ないしDCP・・・ノード電圧、DC1,DC2・・・セレクタ部の出力電圧、DP1・・・第1差動対、DP2・・・第2差動対、DP3・・・第3差動対、DP4・・・第4差動対、Q1A,Q1B,Q1C・・・第1差動対を構成するトランジスタ、Q2A,Q2B,Q2C・・・第2差動対を構成するトランジスタ、Q3A,Q3B,Q3C・・・第3差動対を構成するトランジスタ、Q4A,Q4B,Q4C・・・第4差動対を構成するトランジスタ、311・・・カメラ本体部、312・・・撮影レンズユニット、313・・・グリップ部、314・・・モニタ、315・・・ビューファインダ、500・・・眼鏡、511・・・シースルーヘッドマウントディスプレイ、512・・・本体部、513・・・アーム、514・・・鏡筒

Claims (18)

  1.  入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
    デジタルアナログ変換回路であって、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
    デジタルアナログ変換回路。
  2.  複数の差動対は、同じ相互コンダクタンス特性の差動対から成る、
    請求項1に記載のデジタルアナログ変換回路。
  3.  複数の差動対は、相互コンダクタンス特性に重み付けがされている差動対から成る、
    請求項1に記載のデジタルアナログ変換回路。
  4.  差動増幅部は、相互コンダクタンス特性の重み付けが1:1:2:4の比となる、第1差動対、第2差動対、第3差動対、及び、第4差動対を備えており、
     セレクタ部の出力電圧と差動増幅部の各差動対の入力とのセトリングタイムが短い対応関係は、セレクタ部が選択した2つのノードのうち一方の電圧を第4差動対の入力とし、他方の電圧を第1差動対、第2差動対、及び、第3差動対の入力とする対応関係である、
    請求項3に記載のデジタルアナログ変換回路。
  5.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間は、所定の一定の長さに設定されている、
    請求項1に記載のデジタルアナログ変換回路。
  6.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされる期間の長さは、入力されるデジタル信号の下位側のビット情報に応じて制御される、
    請求項1に記載のデジタルアナログ変換回路。
  7.  表示パネルを駆動するために用いられるデータドライバであって、
     入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
    データドライバ。
  8.  表示パネル、及び、
     表示パネルを駆動するために用いられるデータドライバ、
    を含んでおり、
     データドライバは、
     入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
    表示装置。
  9.  表示装置を備えた電子機器であって、
     表示装置は、
     表示パネル、及び、
     表示パネルを駆動するために用いられるデータドライバ、
    を含んでおり、
     データドライバは、
     入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力され、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係がセトリングタイムの短い対応関係とされた後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御される、
    電子機器。
  10.  入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
    デジタルアナログ変換回路の駆動方法であって、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
    デジタルアナログ変換回路の駆動方法。
  11.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、所定の一定の長さに設定されている、
    請求項10に記載のデジタルアナログ変換回路の駆動方法。
  12.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間の長さを、入力されるデジタル信号の下位側のビット情報に応じて制御する、
    請求項10に記載のデジタルアナログ変換回路の駆動方法。
  13.  入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
    表示パネル用のデータドライバの駆動方法であって、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
    データドライバの駆動方法。
  14.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、表示パネルにおける走査期間に対して一定の割合を占めるように設定されている、
    請求項13に記載のデータドライバの駆動方法。
  15.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間が表示パネルにおける走査期間に対して占める割合を、入力されるデジタル信号の下位側のビット情報に応じて制御する、
    請求項13に記載のデータドライバの駆動方法。
  16.  表示パネル、及び、
     表示パネルを駆動するために用いられるデータドライバ、
    を含んでおり、
     データドライバは、
     入力されるデジタル信号の上位側のビット情報に応じて分圧回路から複数のノードを選択し、選択したノードの電圧を出力するセレクタ部、及び、
     セレクタ部の出力電圧が入力される複数の差動対を備えた差動増幅部、
    を備えており、
     入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係が制御されることによって、デジタル信号に応じた電圧が差動増幅部から出力される、
    表示装置の駆動方法であって、
     デジタル信号に応じた電圧を出力する際に、セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とした後、入力されるデジタル信号の下位側のビット情報に応じてセレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係を制御する、
    表示装置の駆動方法。
  17.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間は、表示パネルにおける走査期間に対して一定の割合を占めるように設定されている、
    請求項16に記載の表示装置の駆動方法。
  18.  セレクタ部の出力電圧と差動増幅部の各差動対の入力との対応関係をセトリングタイムが短い対応関係とする期間が表示パネルにおける走査期間に対して占める割合を、入力されるデジタル信号の下位側のビット情報に応じて制御する、
    請求項16に記載の表示装置の駆動方法。
PCT/JP2016/058994 2015-06-08 2016-03-22 デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法 WO2016199470A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/569,285 US10270462B2 (en) 2015-06-08 2016-03-22 Digital analog conversion circuit, data driver, display device, electronic apparatus and driving method of digital analog conversion circuit, driving method of data driver, and driving method of display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015115528A JP2017005408A (ja) 2015-06-08 2015-06-08 デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法
JP2015-115528 2015-06-08

Publications (1)

Publication Number Publication Date
WO2016199470A1 true WO2016199470A1 (ja) 2016-12-15

Family

ID=57503281

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/058994 WO2016199470A1 (ja) 2015-06-08 2016-03-22 デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法

Country Status (3)

Country Link
US (1) US10270462B2 (ja)
JP (1) JP2017005408A (ja)
WO (1) WO2016199470A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017173118A1 (en) * 2016-03-30 2017-10-05 Jariet Technologies, Inc. Hybrid digital-to-analog conversion systems
US10644716B1 (en) * 2019-08-26 2020-05-05 Analog Devices International Unlimited Company Multi-path dual-switch digital-to-analog converter
JP7286498B2 (ja) * 2019-09-24 2023-06-05 ラピスセミコンダクタ株式会社 レベル電圧生成回路、データドライバ及び表示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6246351B1 (en) * 1999-10-07 2001-06-12 Burr-Brown Corporation LSB interpolation circuit and method for segmented digital-to-analog converter
JP2002043944A (ja) * 2000-07-25 2002-02-08 Sharp Corp Da変換器およびそれを用いた液晶駆動装置
JP2009104056A (ja) * 2007-10-25 2009-05-14 Nec Electronics Corp デジタルアナログ変換回路とデータドライバ及び表示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4178702B2 (ja) * 1999-12-28 2008-11-12 ソニー株式会社 差動増幅器、コンパレータ、及びa/dコンバータ
US7283082B1 (en) * 2006-06-16 2007-10-16 Texas Instruments Incorporated High-speed, high-resolution voltage output digital-to-analog converter and method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6246351B1 (en) * 1999-10-07 2001-06-12 Burr-Brown Corporation LSB interpolation circuit and method for segmented digital-to-analog converter
JP2002043944A (ja) * 2000-07-25 2002-02-08 Sharp Corp Da変換器およびそれを用いた液晶駆動装置
JP2009104056A (ja) * 2007-10-25 2009-05-14 Nec Electronics Corp デジタルアナログ変換回路とデータドライバ及び表示装置

Also Published As

Publication number Publication date
US20180131385A1 (en) 2018-05-10
JP2017005408A (ja) 2017-01-05
US10270462B2 (en) 2019-04-23

Similar Documents

Publication Publication Date Title
JP7141241B2 (ja) 表示装置
JP3772889B2 (ja) 電気光学装置およびその駆動装置
US8552655B2 (en) Image display apparatus
JP4270322B2 (ja) 画素へのプログラミング電流の供給
US20110109610A1 (en) Display device and electronic apparatus
KR100535286B1 (ko) 표시 장치 및 그 구동 방법
WO2016072140A1 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
JP2004302211A (ja) 画素回路、電気光学装置および電子機器
US20110157118A1 (en) Drive circuit and display device
WO2016203841A1 (ja) 表示装置及び電子機器
WO2017056646A1 (ja) 表示素子、表示素子の駆動方法、表示装置、及び、電子機器
CN109643509B (zh) 显示装置和电子装置
WO2016199470A1 (ja) デジタルアナログ変換回路、データドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法、データドライバの駆動方法、及び、表示装置の駆動方法
JP5716292B2 (ja) 表示装置、電子機器、表示装置の駆動方法
CN112785983B (zh) 显示装置
US11468849B2 (en) Source driver, display apparatus, and electronic apparatus
JP2007114285A (ja) 表示装置及びその駆動方法
WO2017056648A1 (ja) 表示素子の駆動方法、表示装置、及び、電子機器
JP6867737B2 (ja) 表示装置及び電子機器
US10541705B2 (en) Digital/analog converter circuit, source driver, display apparatus, electronic apparatus, and method of driving a digital/analog converter circuit
WO2020105310A1 (ja) 表示装置、及び、電子機器
JP2009003075A (ja) 基準電流演算装置、表示装置及びその方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16807177

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15569285

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16807177

Country of ref document: EP

Kind code of ref document: A1