WO2012033012A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2012033012A1
WO2012033012A1 PCT/JP2011/070004 JP2011070004W WO2012033012A1 WO 2012033012 A1 WO2012033012 A1 WO 2012033012A1 JP 2011070004 W JP2011070004 W JP 2011070004W WO 2012033012 A1 WO2012033012 A1 WO 2012033012A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal
unit
control signal
gate
terminal
Prior art date
Application number
PCT/JP2011/070004
Other languages
English (en)
French (fr)
Inventor
健一朗 山木
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2012033012A1 publication Critical patent/WO2012033012A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Definitions

  • the present invention relates to a display device, and more particularly to a display device having a function of stopping output of a scanning signal from a gate driver.
  • a display unit includes a plurality of source bus lines (video signal lines) for transmitting video signals and a plurality of gate bus lines (scanning signal lines) for transmitting scanning signals. ) Are arranged.
  • the gate bus line is driven by a gate driver (scanning signal line driving circuit) provided inside or outside the liquid crystal panel constituting the display unit.
  • a power supply and various control signals are supplied to the gate driver, and the gate driver sequentially applies a scanning signal that becomes active one by one to a plurality of gate bus lines throughout a period in which an image is to be displayed on the display unit.
  • the internal state of the gate driver becomes indeterminate immediately after the power is turned on, and the gate driver may malfunction to generate a rush current. Therefore, conventionally, a signal (hereinafter referred to as a “gate output enable signal”) GOE for controlling whether or not the scanning signal can be output from the gate driver is prepared, and the gate output enable signal GOE is set to a gate output enable signal GOE for a predetermined period immediately after power-on. Based on this, the output of the scanning signal from the gate driver is stopped. In the following, stopping the output of the scanning signal from the gate driver is referred to as “masking the gate output”.
  • FIG. 15 is a block diagram showing a configuration of a rush current prevention circuit disclosed in US Pat. No. 6,335,715.
  • This rush current prevention circuit includes an OE generator 94, an OE switch 96, and an SOE generator 98.
  • the OE generator 94 generates a signal OE for masking the gate output during the normal display period.
  • the SOE generator 98 generates a signal SOE for masking the gate output immediately after the power is turned on.
  • the OE switch 96 gives the signal SOE to the gate driver if the signal SOE is high level, and gives the signal OE to the gate driver if the signal SOE is not high level.
  • Japanese Patent Application Laid-Open No. 5-46114 discloses an invention of a display device that can prevent malfunction due to irregular data stored in a shift register in a gate driver immediately after power-on. ing.
  • gate bus line driving methods have been diversified, and gate drivers have become multifunctional.
  • a driving method called “block driving” in which a gate bus line is driven by being divided into a plurality of blocks, or one gate bus line is used for preliminary charging and main charging.
  • a driving method called “precharge driving” for selecting twice in the vertical scanning period
  • a driving method adopting a method called “interlaced scanning” for selecting every several gate bus lines.
  • Some multifunctional gate drivers do not mask the gate output based only on the gate output enable signal GOE.
  • the level of the gate output enable signal GOE is set to a level for masking the gate output (here, “high level”) in a predetermined period immediately after power-on. Since the gate output is not masked, the scanning signal G (i) applied to an arbitrary gate bus line may become unnecessarily active and a rush current may be generated (see FIG. 16). As described above, the gate driver malfunctions due to the indefinite state of the internal state of the gate driver immediately after the power is turned on.
  • an object of the present invention is to suppress the occurrence of malfunction caused by the internal state of the gate driver becoming unstable immediately after power-on in a display device having a multifunctional gate driver.
  • a first aspect of the present invention includes a plurality of scanning signal lines, a scanning signal line driving unit that applies a scanning signal for driving the plurality of scanning signal lines to the plurality of scanning signal lines, and the plurality of scannings.
  • a display device comprising: a mask processing unit that performs mask processing for stopping application of an active scanning signal to a signal line based on a first control signal that can change between a first level and a second level.
  • the mask processing unit A first control signal state switching unit that switches the first control signal between a valid state and an invalid state; Performing the masking process when the first control signal is in a valid state and at a first level;
  • the first control signal state switching unit makes the first control signal valid during a predetermined period immediately after the power is turned on.
  • the first control signal state switching unit receives a second control signal that can change between a first level and a second level, and the first control signal is based on the second control signal or a predetermined condition. Is switched between the valid state and the invalid state.
  • the mask processing unit includes a control unit that generates the first control signal and the second control signal
  • the scanning signal line driving unit is composed of a semiconductor chip
  • the semiconductor chip has a first terminal for receiving the first control signal generated by the control unit, and a second terminal for receiving the second control signal generated by the control unit, The first control signal received by the first terminal and the second control signal received by the second terminal are provided to the first control signal state switching unit.
  • the first control signal state switching unit is When the second control signal is at the first level, the first control signal is enabled, When the second control signal is at the second level, the first control signal is enabled if the predetermined condition is satisfied, and the first control signal is not satisfied if the predetermined condition is not satisfied.
  • the control signal is in an invalid state.
  • the first control signal state switching unit is A first AND operation unit that outputs a signal indicating a logical product of the first control signal and the second control signal; A determination unit that determines whether or not the predetermined condition is satisfied, and outputs a signal indicating the determination result as a selection signal; Based on the selection signal output from the determination unit, one of the first control signal and the signal output from the first AND operation unit is output as a signal indicating whether or not to perform the mask processing. And a selection unit.
  • a sixth aspect of the present invention is the fifth aspect of the present invention.
  • the determination unit includes a gate start pulse signal indicating a start timing of a vertical scanning period corresponding to a period for displaying an image for one screen and a gate indicating an interval at which an active scanning signal is applied to each of the plurality of scanning signal lines. Based on the clock signal, it is determined whether or not the predetermined condition is satisfied.
  • a seventh aspect of the present invention is the sixth aspect of the present invention,
  • the determination unit A counter unit that receives the gate start pulse signal and the gate clock signal and counts the number of times the clock of the gate clock signal is generated in a period in which the pulse of the gate start pulse signal is generated; And a comparison unit that compares the number of times counted by the counter unit with a predetermined value and outputs a signal indicating a comparison result as the selection signal.
  • the mask processing unit includes a control unit that generates the first control signal, the second control signal, the gate start pulse signal, and the gate clock signal
  • the scanning signal line driving unit is composed of a semiconductor chip,
  • the semiconductor chip includes a first terminal for receiving the first control signal generated by the control unit, a second terminal for receiving the second control signal generated by the control unit, and the control unit.
  • a third terminal for receiving the gate start pulse signal generated by the control unit, and a fourth terminal for receiving the gate clock signal generated by the control unit The first control signal received by the first terminal is provided to the first AND operation unit and the selection unit, The second control signal received by the second terminal is provided to the first AND operation unit, The gate start pulse signal received by the third terminal and the gate clock signal received by the fourth terminal are provided to the counter unit.
  • the mask processing unit includes a control unit that generates the first control signal, the gate start pulse signal, and the gate clock signal
  • the scanning signal line driving unit is composed of a semiconductor chip, The semiconductor chip is generated by the control unit, a first terminal for receiving the first control signal generated by the control unit, a second terminal fixed to a second level inside the semiconductor chip, and the control unit.
  • a third terminal for receiving the gate start pulse signal and a fourth terminal for receiving the gate clock signal generated by the control unit The first control signal received by the first terminal is provided to the first AND operation unit and the selection unit, The gate start pulse signal received by the third terminal and the gate clock signal received by the fourth terminal are provided to the counter unit, A signal indicating the level of the second terminal is provided to the first AND operation unit as the second control signal.
  • a semiconductor chip including the scanning signal line driving unit and the mask processing unit, to which a command is given via a serial bus;
  • the semiconductor chip has a register for storing a value based on a command given through the serial bus,
  • the first control signal state switching unit switches the first control signal between a valid state and an invalid state based on a value stored in the register.
  • the first control signal state switching unit is A register value writing unit for writing a value based on a command given via the serial bus into the register; The register; And a second AND operation unit that outputs a signal indicating a logical product of the first control signal and a value stored in the register as a signal indicating whether or not to perform the masking process. To do.
  • a twelfth aspect of the present invention is the tenth aspect of the present invention.
  • the serial bus is an I2C bus.
  • a display device including a mask processing unit that performs mask processing for stopping application of an active scanning signal to a scanning signal line based on the first control signal, immediately after power-on.
  • the first control signal is made valid by the first control signal state switching unit. Since the mask processing unit performs mask processing when the first control signal is in the valid state and at the first level, during a period during which the first control signal is at the first level during a predetermined period immediately after power-on, Mask processing is performed. Therefore, even if the internal state of the scanning signal line driver (gate driver) is indefinite immediately after the power is turned on, an active scanning signal is output from the scanning signal line driver until the predetermined period elapses. The generation of rush current is suppressed. As described above, even when the scanning signal line driver (gate driver) is multi-functional, it is possible to suppress the occurrence of a malfunction due to the indefinite state of the scanning signal line driver immediately after the power is turned on.
  • the first control signal state switching configured to switch the first control signal between the valid state and the invalid state based on the second control signal or a predetermined condition.
  • the third aspect of the present invention in a display device having a scanning signal line driving unit formed of a semiconductor chip, malfunction caused by the internal state of the scanning signal line driving unit becoming unstable immediately after power-on. Occurrence is suppressed.
  • the mask process is performed during a predetermined period immediately after the power is turned on, and the mask process is performed only when a predetermined condition is satisfied during the normal display period”. In this way, it is possible to vary the conditions for executing the mask process for every certain period.
  • the mask processing unit by providing the mask processing unit with the first control signal state switching unit having the first AND operation unit, the determination unit, and the selection unit, the mask processing is performed every certain period. It is possible to vary the conditions to be executed.
  • the first control signal is enabled by using signals (gate start pulse signal and gate clock signal) conventionally used for the operation of the scanning signal line driver. It is possible to determine whether or not the conditions to be satisfied are satisfied.
  • the determination unit can be realized with a relatively simple configuration, and whether the first control signal is in an effective state only by changing the pulse width of the gate start pulse signal. It is possible to change whether the state is invalid.
  • the same effect as that of the seventh aspect of the present invention can be obtained in the display device having the scanning signal line driving unit constituted by the semiconductor chip.
  • the second control signal is maintained at the second level throughout the operation period of the display device. Therefore, the first control signal is switched between the valid state and the invalid state based on the gate start pulse signal and the gate clock signal throughout the operation period of the display device.
  • the pulse width of the gate start pulse signal for example, the state of the first control signal can be made different between a predetermined period immediately after power-on and a normal display period.
  • a signal conventionally used for the operation of the scanning signal line driving unit is used to mask only for a predetermined period immediately after power-on. Processing can be performed.
  • the first control signal is enabled based on the value stored in the register. Malfunction caused by the internal state of the scanning signal line driving unit becoming unstable immediately after power-on by providing the mask processing unit with the first control signal state switching unit configured to switch between the active state and the invalid state Is suppressed.
  • the first control signal state switching unit can be realized with a relatively simple configuration, and whether the first control signal is in a valid state or an invalid state is easy. It becomes possible to change to.
  • the tenth aspect of the present invention in a display device in which a scanning signal line driving unit and a mask processing unit are realized by one semiconductor chip to which a command is given via the I2C bus, the tenth aspect of the present invention. The same effect can be obtained.
  • FIG. 2 is a block diagram illustrating a schematic configuration of a gate output mask processing unit in the liquid crystal display device according to the first embodiment of the present invention.
  • FIG. 3 is a block diagram illustrating a detailed configuration of a gate driver in the first embodiment.
  • FIG. 5 is a block diagram illustrating a schematic configuration of a gate output mask processing unit when the determination unit has the configuration illustrated in FIG. 4 in the first embodiment.
  • FIG. 6 is a signal waveform diagram for describing gate output mask processing in the first embodiment.
  • FIG. 1st Embodiment it is a block diagram which shows the whole structure of a liquid crystal display device.
  • FIG. 3 is a block diagram illustrating a detailed configuration of a gate driver in the first embodiment.
  • FIG. 5 is a block diagram illustrating a schematic configuration of a gate output mask processing unit when the determination unit has the configuration illustrated in FIG. 4 in the first embodiment.
  • FIG. 6 is a signal waveform diagram for describing gate output mask processing in the first embodiment.
  • FIG. 6 is a signal waveform diagram for describing gate output mask processing in the first embodiment. It is a block diagram which shows schematic structure of the gate output mask process part in the liquid crystal display device which concerns on the 2nd Embodiment of this invention.
  • FIG. 10 is a signal waveform diagram for describing gate output mask processing in the second embodiment. In the modification of the said 2nd Embodiment, it is a signal waveform diagram for demonstrating a gate output mask process. It is a block diagram which shows the whole structure of the liquid crystal display device which concerns on the 3rd Embodiment of this invention. In the said 3rd Embodiment, it is a block diagram which shows the structure of a system driver.
  • the said 3rd Embodiment it is a block diagram which shows the structure of a mask signal generation part.
  • it is a signal waveform diagram for demonstrating a gate output mask process.
  • It is a block diagram which shows the structure of the rush current prevention circuit currently disclosed by US Patent 6335715 specification. It is a signal waveform diagram for demonstrating generation
  • a binary digital signal such as a gate output enable signal
  • a high level corresponds to a first level
  • a low level corresponds to a second level.
  • FIG. 2 is a block diagram showing the overall configuration of the liquid crystal display device according to the first embodiment of the present invention.
  • the liquid crystal display device includes a display unit 100, a display control circuit 200, a source driver (video signal line driving circuit) 300, and a gate driver (scanning signal line driving circuit) 400.
  • the display control circuit 200 includes a display memory 210 and a timing controller 220.
  • the controller 220 and the gate driver 400 are included.
  • the display unit 100 includes a plurality of source bus lines (video signal lines) SL, a plurality of gate bus lines GL, and intersections of the plurality of source bus lines SL and the plurality of gate bus lines GL.
  • a plurality of corresponding pixel forming portions are included.
  • the plurality of pixel forming portions are arranged in a matrix to form a pixel array.
  • Each pixel forming portion includes a TFT 10 that is a switching element having a gate terminal connected to a gate bus line GL that passes through a corresponding intersection and a source terminal connected to a source bus line SL that passes through the intersection.
  • the liquid crystal capacitor 12 and the auxiliary capacitor 13 constitute a pixel capacitor. Note that only the components corresponding to one pixel formation portion are shown in the display portion 100 of FIG.
  • the display control circuit 200 receives image data DAT sent from the outside and a timing signal group TG composed of a synchronization signal, a clock signal, and the like.
  • the image data DAT is temporarily stored in the display memory 210.
  • the timing signal group TG is given to the timing controller 220.
  • the image data DAT once stored in the display memory 210 is output as a digital video signal DV indicating a gradation value.
  • the timing controller 220 based on the timing signal group TG, a source start pulse signal SSP, a source clock signal SCK, a latch strobe signal LS, a gate start pulse signal GSP for controlling the timing of displaying an image on the display unit 100, and
  • the gate clock signal GCK is output.
  • the timing controller 220 also outputs a gate output enable signal GOE and a gate output enable function control signal GFC as signals for controlling whether or not the scanning signal from the gate driver 400 can be output.
  • the source driver 300 receives the digital video signal DV, the source start pulse signal SSP, the source clock signal SCK, and the latch strobe signal LS output from the display control circuit 200, and sets the pixel capacity of each pixel formation unit in the display unit 100. In order to charge, a driving video signal is applied to each source bus line SL.
  • the gate driver 400 applies an active scanning signal to each gate bus line GL based on the gate start pulse signal GSP and the gate clock signal GCK output from the display control circuit 200.
  • the gate start pulse signal GSP is a signal indicating the start timing of a vertical scanning period corresponding to a period for displaying an image for one screen
  • the gate clock signal GCK is an active scan for each of the plurality of gate bus lines GL. It is a signal which shows the space
  • an image based on the image data DAT is displayed on the display unit 100 by applying the driving video signal to each source bus line SL and applying the scanning signal to each gate bus line GL.
  • FIG. 1 is a block diagram showing a schematic configuration of the gate output mask processing unit 7 in the present embodiment.
  • FIG. 1 shows only the components related to the gate output mask process.
  • the gate output mask processing unit 7 includes a timing controller 220 and a gate driver 400.
  • the timing controller 220 outputs a gate output enable signal GOE and a gate output enable function control signal GFC as signals for gate output mask processing.
  • the gate driver 400 is configured by a semiconductor chip in this embodiment.
  • the gate driver 400 is provided with a GOE pin 401 and a GFC pin 402 as terminals (input terminals) for receiving signals for gate output mask processing.
  • the gate output enable signal GOE is applied to the GOE pin 401, and the gate output enable function control signal GFC is applied to the GFC pin 402.
  • the first terminal is realized by the GOE pin 401, and the second terminal is realized by the GFC pin 402.
  • the first control signal is realized by the gate output enable signal GOE, and the second control signal is realized by the gate output enable function control signal GFC.
  • GOE pin 401 Masks the gate output when a high level signal is input. When a low level signal is input, the gate output is not masked.
  • GFC pin 402 The signal (gate output enable signal GOE) input to the GOE pin 401 is switched between a valid state and an invalid state. When a high level signal is input, the gate output enable signal GOE is enabled. When a low level signal is input, the gate output enable signal GOE is enabled only when a specific condition is satisfied. As described above, when a low level signal is input to the GFC pin 402, the gate output enable signal GOE is in an invalid state if the specific condition is not satisfied.
  • FIG. 3 is a block diagram showing a detailed configuration of the gate driver 400 in the present embodiment.
  • the gate driver 400 generates a scanning signal to be applied to a plurality (here, “n”) of gate bus lines in the display unit 100 based on the gate start pulse signal GSP and the gate clock signal GCK.
  • a scanning signal generation unit 410 that performs masking
  • a mask signal generation unit 420 that generates a final instruction signal (hereinafter referred to as a “gate output mask signal”) GM as to whether or not to mask the gate output
  • a scanning signal generation unit a scanning signal generation unit.
  • a scanning signal (hereinafter referred to as “first internal scanning signal”) g1 (1) to g1 (n) output from 410 and a signal (hereinafter referred to as a logical product) of a logical inversion signal of the gate output mask signal GM. , Referred to as “second internal scanning signal”.)
  • a plurality (n) of AND circuits 430 that output g2 (1) to g2 (n) and the AND circuit 430.
  • a scanning signal output unit 440 that applies the scanning signals G (1) to G (n) to a plurality (n) of gate bus lines based on the second internal scanning signals g2 (1) to g2 (n). Yes.
  • the first internal scanning signals g1 (1) to g1 (n) and the second internal scanning signals g2 (1) to g2 (n) are signals indicating logical values of high (1) or low (0) (that is, digital).
  • the scanning signals G (1) to G (n) are voltages for turning on the TFT 10 (see FIG. 2) whose gate terminal is connected to the gate bus line GL and voltages for turning the TFT 10 off. It is a signal which changes between.
  • the mask signal generation unit 420 implements a first control signal state switching unit.
  • the mask signal generation unit 420 outputs an AND circuit 421 that outputs a signal S1 indicating a logical product of the gate output enable function control signal GFC given to the GFC pin 402 and the gate output enable signal GOE given to the GOE pin 401;
  • a determination unit 422 that determines whether or not the specific condition is satisfied and outputs a signal indicating the determination result as a selection signal SEL, and the signal S1 or the gate output enable signal GOE according to the logic level of the selection signal SEL One of these is provided as a gate output mask signal GM.
  • the selector 423 selects the gate output enable signal GOE if the selection signal SEL is high level, and the selector 423 selects the signal S1 if the selection signal SEL is low level.
  • the AND circuit 421 implements the first AND operation unit
  • the selector 423 implements the selection unit
  • the gate output mask signal GM indicates “a signal indicating whether or not to perform mask processing”. Is realized.
  • FIG. 4 is a block diagram illustrating an example of a specific configuration of the determination unit 422.
  • the determination unit 422 includes a counter 45 that counts the pulse width of the gate start pulse signal GSP by the number of clocks of the gate clock signal GCK, a count value CNT obtained by the counter 45, and a predetermined comparison value CMP.
  • the comparator 46 outputs a signal indicating the comparison result as a selection signal SEL.
  • the counter 45 is reset at the rising timing of the gate start pulse signal GSP, and counts the number of times the gate clock signal GCK rises during a period in which a pulse is generated (a period in which the gate start pulse signal GSP is at a high level). .
  • the count value CNT obtained by the counter 45 means how many clocks of the gate clock signal GCK corresponds to the pulse width of the gate start pulse signal GSP.
  • the count value CNT is output from the counter 45 at the falling timing of the gate start pulse signal GSP.
  • the comparison value CMP given to the comparator 46 is, for example, “1”.
  • the comparator 46 sets the logic level of the selection signal SEL to a high level if the count value CNT is larger than the comparison value CMP, and compares the selection signal SEL if the count value CNT is equal to or less than the comparison value CMP.
  • the logic level is set to a low level.
  • the gate driver 400 as one component of the gate output mask processing unit 7 has a GSP pin 403 which is a terminal (input terminal) for receiving the gate start pulse signal GSP and a terminal (a terminal for receiving the gate clock signal GCK).
  • GCK pin 404 that is an input terminal). The third terminal is realized by the GSP pin 403, and the fourth terminal is realized by the GCK pin 404.
  • the configuration of the mask signal generation unit 420 is not limited to the configuration shown in FIG. 3, and the configuration of the determination unit 422 is not limited to the configuration shown in FIG.
  • Gate output mask processing> 6 and 7 are signal waveform diagrams for explaining the gate output mask processing in the present embodiment.
  • a certain point in time after power-on of the apparatus is indicated by a symbol t0, and a starting point of the normal display period is indicated by a symbol t10.
  • the gate output enable function control signal GFC during the period from time t0 to time t10 (hereinafter also referred to as “predetermined period immediately after power-on”) after the apparatus is turned on. Is maintained at a high level.
  • the length T of the predetermined period is set in advance to the length of time required for the internal state of the gate driver 400 to stabilize.
  • the gate output enable signal GOE changes from the low level to the high level.
  • the second internal scanning signal g2 output from the AND circuit 430. (1) to g2 (n) are all at a low level. Therefore, an active scanning signal is not output from the scanning signal output unit 440 (see the waveform indicated by reference sign G (i) in FIG. 6).
  • the gate output is masked even if the internal state of the gate driver is in an indefinite state for a predetermined period immediately after the device is turned on.
  • the gate output enable function control signal GFC may be set to the high level simultaneously with power-on.
  • the time point t1 timing when the gate output enable signal GOE goes high
  • the time point t0 timing when the gate output enable function control signal GFC goes high
  • the gate output enable function control signal GFC is maintained at a low level as shown in FIG. Therefore, during this period, the signal S1 output from the AND circuit 421 is maintained at a low level.
  • the selector 423 if the selection signal SEL is high level, the gate output enable signal GOE is selected. If the selection signal SEL is low level, the signal S1 is selected. Therefore, the gate output enable signal GOE becomes high level. Even during this period, when the selection signal SEL is at the low level, the gate output mask signal GM output from the selector 423 is at the low level. In this way, during the normal display period, the gate output is masked only when the gate output enable signal GOE is at the high level and the specific condition is satisfied.
  • the gate driver 400 is provided with the GFC pin 402 for realizing the function of switching the state (efficacy) of the gate output enable signal GOE between the valid state and the invalid state.
  • the gate output enable function control signal GFC is supplied from the timing controller 220 to the GFC pin 402. If the gate output enable function control signal GFC is at a high level, the gate output enable signal GOE is enabled, and the gate output enable function control signal If GFC is at a low level, the gate output enable signal GOE is disabled. Further, the gate output is masked when the gate output enable signal GOE is in a valid state and at a high level.
  • the gate output enable function control signal GFC is set to the high level for a predetermined period immediately after the device is turned on.
  • the gate output enable signal GOE is in a valid state during a predetermined period immediately after the device is turned on, and the gate output is masked during the period when the gate output enable signal GOE is at a high level. Therefore, even if the internal state of the gate driver 400 is indefinite immediately after the power is turned on, an active scanning signal is not output from the gate driver 400 until the predetermined period elapses. Occurrence is suppressed. As described above, even if the gate driver 400 in the display device is multifunctional, the occurrence of malfunction due to the internal state of the gate driver 400 becoming unstable immediately after the power is turned on is suppressed.
  • Second Embodiment> ⁇ 2.1 Overall configuration> In the present embodiment, the overall configuration is the same as that of the first embodiment, and a detailed description thereof will be omitted. However, unlike the first embodiment, the gate output enable function control signal GFC is not transmitted from the timing controller 220 to the gate driver 400.
  • FIG. 8 is a block diagram showing a schematic configuration of the gate output mask processing unit 7 in the present embodiment.
  • the gate output mask processing unit 7 includes a timing controller 220 and a gate driver 400.
  • the timing controller 220 outputs a gate output enable signal GOE, a gate start pulse signal GSP, and a gate clock signal GCK as signals for gate output mask processing.
  • the gate driver 400 is formed of a semiconductor chip.
  • the gate driver 400 is provided with a GOE pin 401, a GSP pin 403, and a GCK pin 404 as terminals (input terminals) that receive signals for gate output mask processing.
  • the gate output enable signal GOE is applied to the GOE pin 401
  • the gate start pulse signal GSP is applied to the GSP pin 403
  • the gate clock signal GCK is applied to the GCK pin 404.
  • the GFC pin 402 is also provided in the gate driver 400 as in the first embodiment, but in the present embodiment, the GFC pin 402 is fixed at a low level.
  • the first terminal is realized by the GOE pin 401
  • the second terminal is realized by the GFC pin 402
  • the third terminal is realized by the GSP pin 403
  • the fourth terminal is realized by the GCK pin 404.
  • the first control signal is realized by the gate output enable signal GOE
  • the second control signal is realized by the gate output enable function control signal GFC.
  • GSP pin 403 Receives a pulse signal indicating the start of the vertical scanning period.
  • GCK pin 404 receives a gate start pulse signal GSP and receives a clock signal for sequentially driving the gate bus lines one by one. In the normal display period, the GSP pin 403 is supplied with a gate start pulse signal GSP that generates a pulse once every vertical period, and the GCK pin 404 has a gate clock that generates one clock per horizontal scanning period. A signal GCK is provided.
  • the detailed configuration of the gate driver 400 is the configuration shown in FIG. 3 as in the first embodiment.
  • the configuration of the determination unit 422 is the configuration shown in FIG. Regarding the determination unit 422, in this embodiment, the comparison value CMP given to the comparator 46 is set to “1”.
  • the comparator 46 sets the logic level of the selection signal SEL to a high level if the count value CNT is larger than the comparison value CMP, and compares the selection signal SEL if the count value CNT is equal to or less than the comparison value CMP.
  • the logic level is set to a low level.
  • the pulse width of the gate start pulse signal GSP is set to two clocks of the gate clock signal GCK in a predetermined period immediately after power-on, and is set to one clock of the gate clock signal GCK in the normal display period. For this reason, the selection signal SEL is at a high level during a predetermined period immediately after power-on (except for the period until the first pulse falls during the period), and the normal display period (however, 1 during the period). The selection signal SEL is at a low level (except for the period until the second pulse falls).
  • FIG. 9 is a signal waveform diagram for explaining the gate output mask processing in the present embodiment.
  • the gate start pulse signal GSP a pulse is generated every vertical scanning period.
  • the pulse width of the gate start pulse signal GSP is 2 clocks of the gate clock signal GCK in a predetermined period immediately after the power is turned on. Minutes. For this reason, after the first pulse of the gate start pulse signal GSP falls, the logic level of the selection signal SEL output from the comparator 46 (see FIG. 4) is maintained at a high level until the time point t10.
  • the gate output enable signal GOE changes from the low level to the high level. The state where the gate output enable signal GOE is at the high level is maintained until time t10.
  • the selector 423 selects the gate output enable signal GOE if the selection signal SEL is high, and the selector 423 is selected if the selection signal SEL is low.
  • the signal S1 is selected.
  • the selector 423 selects the gate output enable signal GOE, and the gate output mask signal GM is maintained at the high level.
  • the second internal scanning signal g2 output from the AND circuit 430. (1) to g2 (n) are all at a low level (see FIG. 3).
  • an active scanning signal is not output from the scanning signal output unit 440 (see the waveform indicated by reference sign G (i) in FIG. 9).
  • the gate output is masked even if the internal state of the gate driver is in an indefinite state for a predetermined period immediately after the device is turned on.
  • the pulse width of the gate start pulse signal GSP is one clock of the gate clock signal GCK.
  • the logic level of the selection signal SEL output from the comparator 46 changes from the high level to the low level.
  • the selector 423 selects the signal S1. Since the GFC pin 402 is fixed at the low level as described above, the signal S1 is at the low level. Therefore, the gate output mask signal GM is at a low level. Therefore, in this embodiment, the gate output is not masked during the normal display period.
  • the gate output is enabled during the period when the gate output enable signal GOE is at the high level even during the normal display period. Is masked.
  • the state (effectiveness) of the gate output enable signal GOE is switched between the valid state and the invalid state based on the gate start pulse signal GSP and the gate clock signal GCK. Specifically, when the pulse width of the gate start pulse signal GSP is equal to or less than one clock of the gate clock signal GCK, the gate output enable signal GOE is disabled, and otherwise the gate output enable signal GOE is It is made valid. Further, the gate output is masked when the gate output enable signal GOE is in a valid state and at a high level.
  • the pulse width of the gate start pulse signal GSP is equal to two clocks of the gate clock signal GCK for a predetermined period immediately after the device is turned on. For this reason, the gate output enable signal GOE is in a valid state during a predetermined period immediately after the device is turned on, and the gate output is masked while the gate output enable signal GOE is at a high level.
  • the gate driver 400 in the display device is multi-functional, a malfunction occurs due to the internal state of the gate driver 400 becoming unstable immediately after the power is turned on. Deterred.
  • this embodiment is suitable for a display device that employs a system in which the gate driver 400 as an IC chip is mounted using TCP.
  • the gate driver 400 as an IC chip is mounted using TCP.
  • interlaced scanning is realized by masking the gate output using the gate output enable signal GOE.
  • the gate output enable signal GOE can be disabled.
  • the state (valid state / invalid state) of the gate output enable signal GOE is switched based on the gate output enable function control signal GFC, but in this embodiment, the gate start pulse signal is changed.
  • the state (valid state / invalid state) of the gate output enable signal GOE is switched based on the GSP and the gate clock signal GCK. That is, in this embodiment, the gate output enable function control signal GFC need not be given to the gate driver 400. Therefore, when TCP is used, the GFC pin 402 may be fixed at a low level. This eliminates the need to generate the gate output enable function control signal GFC (in the timing controller 220 or the like). Further, since the GFC pin 402 is provided in the gate driver 400, the gate driver 400 can be used for driving a display device (panel) that requires interlaced scanning.
  • FIG. 10 is a signal waveform diagram for describing gate output mask processing when this configuration is employed in the second embodiment. In the period indicated by the reference symbol Ta in FIG. 10, the count value CNT and the comparison value CMP are equal, so the selection signal SEL output from the comparator 46 is at a low level.
  • the gate output mask signal GM becomes low level, and the gate output is not masked.
  • the length of the period in which the gate output is not masked is only a period corresponding to one clock of the gate clock signal GCK (that is, a very short period), there is no particular problem in practical use.
  • FIG. 11 is a block diagram showing an overall configuration of a liquid crystal display device according to the third embodiment of the present invention.
  • the liquid crystal display device includes a display unit 100 and a system driver 500 that is an integrated circuit (semiconductor chip) for driving the display unit 100. Since the configuration in the display unit 100 is the same as that in the first embodiment, description thereof is omitted.
  • the source bus line SL is driven by the source driver 530 in the system driver 500, and the gate bus line GL is driven by the gate driver 540 in the system driver 500.
  • FIG. 12 is a block diagram showing the configuration of the system driver 500.
  • the system driver 500 includes an I2C decoding unit 510, a timing control unit 520, a source driving unit 530, and a gate driving unit 540.
  • the I2C decoding unit 510 decodes the serial clock signal SCL and the serial data signal SDA sent from the outside via the I2C bus which is a serial bus, and sends commands and commands to the timing control unit 520, the source driving unit 530, and the gate driving unit 540. Give data.
  • a command sent from the outside via the I2C bus is called an “I2C command”.
  • the timing control unit 520 controls operations of the source driving unit 530 and the gate driving unit 540 based on the command given by the I2C decoding unit 510.
  • the source driving unit 530 drives the source bus line SL in the display unit 100 based on commands and data given from the I2C decoding unit 510 and the timing control unit 520.
  • the gate driving unit 540 drives the gate bus line GL in the display unit 100 based on commands and data given from the I2C decoding unit 510 and the timing control unit 520.
  • the gate output mask processing unit 8 which is a component for performing the process of masking the gate output (gate output mask process) performs the I2C decoding in the system driver 500 as shown in FIG.
  • the unit 510 and the gate driving unit 540 are configured.
  • a GFC register 541 is provided in the gate drive unit 540 as a register for realizing the gate output mask process.
  • the value of the GFC register 541 is rewritten by the I2C decoding unit 510 based on an I2C command sent from the outside.
  • the value stored in the GFC register 541 is called a register value REG, and the register value REG is set to 1 or 0.
  • FIG. 13 is a block diagram showing a configuration of the mask signal generation unit 470 in the present embodiment.
  • the gate output mask signal GM output from the mask signal generation unit 470 is a final instruction signal as to whether or not to mask the gate output.
  • the mask signal generation unit 470 outputs a signal indicating a logical product of the logical value indicated by the I2C decoding unit 510, the GFC register 541, the gate output enable signal GOE, and the register value REG as the gate output mask signal GM.
  • an AND circuit 542 With this configuration, when the register value REG is 1, a signal indicating the logic level of the gate output enable signal GOE is output from the AND circuit 542 as the gate output mask signal GM.
  • the mask signal generation unit 470 implements a first control signal state switching unit
  • the I2C decoding unit 510 implements a register value writing unit
  • the AND circuit 542 implements a second AND operation unit. It has been realized.
  • FIG. 14 is a signal waveform diagram for explaining the gate output mask processing in the present embodiment.
  • an I2C command for making the state (effectiveness) of the gate output enable signal GOE valid is first given to the system driver 500 at time t0.
  • the register value REG in the GFC register 541 becomes 1.
  • the gate output enable signal GOE changes from the low level to the high level.
  • the state where the gate output enable signal GOE is at the high level is maintained until time t10.
  • an I2C command for invalidating the state (effectiveness) of the gate output enable signal GOE is given to the system driver 500.
  • the register value REG in the GFC register 541 becomes zero.
  • the gate output mask signal GM is at a high level during a period from time t1 to time t10 in a predetermined period immediately after power-on. For this reason, the gate output is masked even if the internal state of the gate driver is indefinite for a predetermined period immediately after the device is turned on. Further, since the gate output mask signal GM is at a low level during the normal display period, the gate output is not masked regardless of the logic level of the gate output enable signal GOE.
  • the register value REG in the GFC register 541 may be set to 1 at the same time as the power is turned on. Further, the time point t1 (timing when the gate output enable signal GOE becomes high level) is not limited to the timing point after the time point t0 (timing when the register value REG in the GFC register 541 becomes 1), but the same timing as the time point t0. It may be.
  • the gate driver 540 in the system driver 500 receives the register value REG for realizing the function of switching the state (efficacy) of the gate output enable signal GOE between the valid state and the invalid state.
  • a GFC register 541 for storing is provided.
  • the register value REG is rewritten by an I2C command given from the outside.
  • the register value REG is set to 1 by the I2C command and the gate output enable signal GOE is in a valid state immediately after the device is turned on. For this reason, the gate output is masked during a period when the gate output enable signal GOE is at a high level in a predetermined period immediately after the power of the device is turned on. Accordingly, in a display device in which the system driver 500 including the timing control unit 520, the source driving unit 530, the gate driving unit 540, and the like as an integrated circuit for driving the display unit 100 is employed, Occurrence of malfunction due to the indefinite internal state is suppressed.
  • liquid crystal display device has been described as an example, but the present invention is not limited to this.
  • the present invention can also be applied to other display devices such as an organic EL (Electro Luminescence).

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

 多機能化されたゲートドライバを有する表示装置において、電源投入直後にゲートドライバの内部状態が不定になることに起因する誤動作の発生を抑止する。 ゲートドライバ(400)には、「ハイレベルの信号が入力されている時にはゲート出力をマスクする」という機能を実現するためのGOEピン(401)と、「入力されている信号の論理レベルに応じて、GOEピン(401)に与えられているゲート出力イネーブル信号(GOE)を有効状態と無効状態との間で切り替える」という機能を実現するためのGFCピン(402)とが設けられる。表示装置の電源投入直後の所定期間、GFCピン(402)に与えられているゲート出力イネーブル機能制御信号(GFC)はハイレベルとされ、ゲート出力イネーブル信号(GOE)は有効状態とされる。

Description

表示装置
 本発明は、表示装置に関し、更に詳しくは、ゲートドライバからの走査信号の出力を停止させる機能を有する表示装置に関する。
 一般的な液晶表示装置においては、表示部には、映像信号を伝達するための複数本のソースバスライン(映像信号線)と走査信号を伝達するための複数本のゲートバスライン(走査信号線)とが配設されている。ゲートバスラインは、表示部を構成する液晶パネルの内部または外部に設けられたゲートドライバ(走査信号線駆動回路)によって駆動される。ゲートドライバには電源および各種制御信号が供給され、表示部に画像が表示されるべき期間を通じて、ゲートドライバは複数本のゲートバスラインに1本ずつ順次にアクティブとなる走査信号を印加する。
 このような液晶表示装置において、電源投入直後にゲートドライバの内部状態が不定な状態となり、ゲートドライバが誤動作してラッシュ電流が発生することがある。そこで、従来より、ゲートドライバからの走査信号の出力の可否を制御する信号(以下、「ゲート出力イネーブル信号」という。)GOEを用意して電源投入直後の所定期間にはゲート出力イネーブル信号GOEに基づきゲートドライバからの走査信号の出力を停止させることが行われている。なお、以下においては、ゲートドライバからの走査信号の出力を停止させることを「ゲート出力をマスクする」という。
 図15は、米国特許第6335715号明細書に開示されているラッシュ電流防止回路の構成を示すブロック図である。このラッシュ電流防止回路は、OE生成器94とOEスイッチ96とSOE生成器98とを備えている。OE生成器94は、通常表示期間にゲート出力をマスクするための信号OEを生成する。SOE生成器98は、電源投入直後にゲート出力をマスクするための信号SOEを生成する。OEスイッチ96は、信号SOEがハイレベルであれば信号SOEをゲートドライバに与え、信号SOEがハイレベルでなければ信号OEをゲートドライバに与える。このような構成において、初期電力が供給される際にハイレベルの信号SOEが生成され、電源投入直後には信号SOEに基づきゲート出力がマスクされる。なお、日本の特開平5-46114号公報には、電源投入直後にゲートドライバ内のシフトレジスタに不規則なデータが格納されることに基づく誤動作を防止することのできる表示装置の発明が開示されている。
米国特許第6335715号明細書 日本の特開平5-46114号公報
 ところで、近年、ゲートバスラインの駆動方法が多様化し、ゲートドライバが多機能化している。多様化した駆動方法としては、例えば、ゲートバスラインを複数個のブロックに分割して駆動する「ブロック駆動」と呼ばれる駆動方法や、予備充電および本充電のために1本のゲートバスラインを1垂直走査期間に2回選択する「プリチャージ駆動」と呼ばれる駆動方法や、ゲートバスラインを数本おきに選択する「飛び越し走査」と呼ばれる方式を採用する駆動方法などがある。
 多機能化したゲートドライバの中には、ゲート出力イネーブル信号GOEのみに基づいてはゲート出力がマスクされないものもある。このようなゲートドライバを有する液晶表示装置においては、電源投入直後の所定期間にゲート出力イネーブル信号GOEのレベルをゲート出力をマスクするためのレベル(ここでは「ハイレベル」とする。)にしても、ゲート出力がマスクされないために、任意のゲートバスラインに印加される走査信号G(i)が不必要にアクティブとなりラッシュ電流が発生することがある(図16参照)。このように、電源投入直後にゲートドライバの内部状態が不定な状態となっていることに起因するゲートドライバの誤動作が生じている。
 そこで本発明は、多機能化されたゲートドライバを有する表示装置において、電源投入直後にゲートドライバの内部状態が不定になることに起因する誤動作の発生を抑止することを目的とする。
 本発明の第1の局面は、複数の走査信号線と、前記複数の走査信号線を駆動するための走査信号を前記複数の走査信号線に印加する走査信号線駆動部と、前記複数の走査信号線へのアクティブな走査信号の印加を停止するマスク処理を第1レベルと第2レベルとの間で変化し得る第1制御信号に基づいて行うマスク処理部とを備えた表示装置であって、
 前記マスク処理部は、
  前記第1制御信号を有効状態と無効状態との間で切り替える第1制御信号状態切替部を含み、
  前記第1制御信号が有効状態かつ第1レベルになっている時に前記マスク処理を行い、
 前記第1制御信号状態切替部は、電源が投入された直後の予め定められた期間には前記第1制御信号を有効状態にすることを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記第1制御信号状態切替部は、第1レベルと第2レベルとの間で変化し得る第2制御信号を受け取り、前記第2制御信号または予め定められた条件に基づいて前記第1制御信号を有効状態と無効状態との間で切り替えることを特徴とする。
 本発明の第3の局面は、本発明の第2の局面において、
 前記マスク処理部は、前記第1制御信号と前記第2制御信号とを生成する制御部を含み、
 前記走査信号線駆動部は、半導体チップで構成され、
 前記半導体チップは、前記制御部で生成された前記第1制御信号を受け取るための第1端子と、前記制御部で生成された前記第2制御信号を受け取るための第2端子とを有し、
 前記第1端子が受け取った前記第1制御信号と前記第2端子が受け取った前記第2制御信号とは、前記第1制御信号状態切替部に与えられることを特徴とする。
 本発明の第4の局面は、本発明の第2の局面において、
 前記第1制御信号状態切替部は、
  前記第2制御信号が第1レベルである時には、前記第1制御信号を有効状態とし、
  前記第2制御信号が第2レベルである時には、前記予め定められた条件が満たされていれば前記第1制御信号を有効状態とし、前記予め定められた条件が満たされていなければ前記第1制御信号を無効状態とすることを特徴とする。
 本発明の第5の局面は、本発明の第4の局面において、
 前記第1制御信号状態切替部は、
  前記第1制御信号と前記第2制御信号との論理積を示す信号を出力する第1の論理積演算部と、
  前記予め定められた条件が満たされているか否かの判定を行い、判定結果を示す信号を選択信号として出力する判定部と、
  前記判定部から出力される選択信号に基づいて、前記第1制御信号または前記第1の論理積演算部から出力される信号の一方を、前記マスク処理を行うか否かを示す信号として出力する選択部と
を有することを特徴とする。
 本発明の第6の局面は、本発明の第5の局面において、
 前記判定部は、1画面分の画像を表示する期間に相当する垂直走査期間の開始タイミングを示すゲートスタートパルス信号と前記複数の走査信号線のそれぞれにアクティブな走査信号を印加する間隔を示すゲートクロック信号とに基づいて、前記予め定められた条件が満たされているか否かの判定を行うことを特徴とする。
 本発明の第7の局面は、本発明の第6の局面において、
 前記判定部は、
  前記ゲートスタートパルス信号と前記ゲートクロック信号とを受け取り、前記ゲートスタートパルス信号のパルスが発生している期間に前記ゲートクロック信号のクロックが発生する回数をカウントするカウンタ部と、
  前記カウンタ部によってカウントされた回数と予め定められた値とを比較し、比較結果を示す信号を前記選択信号として出力する比較部と
を有することを特徴とする。
 本発明の第8の局面は、本発明の第7の局面において、
 前記マスク処理部は、前記第1制御信号と前記第2制御信号と前記ゲートスタートパルス信号と前記ゲートクロック信号とを生成する制御部を含み、
 前記走査信号線駆動部は、半導体チップで構成され、
 前記半導体チップは、前記制御部で生成された前記第1制御信号を受け取るための第1端子と、前記制御部で生成された前記第2制御信号を受け取るための第2端子と、前記制御部で生成された前記ゲートスタートパルス信号を受け取るための第3端子と、前記制御部で生成された前記ゲートクロック信号を受け取るための第4端子とを有し、
 前記第1端子が受け取った前記第1制御信号は、前記第1の論理積演算部と前記選択部とに与えられ、
 前記第2端子が受け取った前記第2制御信号は、前記第1の論理積演算部に与えられ、
 前記第3端子が受け取った前記ゲートスタートパルス信号と前記第4端子が受け取った前記ゲートクロック信号とは、前記カウンタ部に与えられることを特徴とする。
 本発明の第9の局面は、本発明の第7の局面において、
 前記マスク処理部は、前記第1制御信号と前記ゲートスタートパルス信号と前記ゲートクロック信号とを生成する制御部を含み、
 前記走査信号線駆動部は、半導体チップで構成され、
 前記半導体チップは、前記制御部で生成された前記第1制御信号を受け取るための第1端子と、前記半導体チップの内部で第2レベルに固定された第2端子と、前記制御部で生成された前記ゲートスタートパルス信号を受け取るための第3端子と、前記制御部で生成された前記ゲートクロック信号を受け取るための第4端子とを有し、
 前記第1端子が受け取った前記第1制御信号は、前記第1の論理積演算部と前記選択部とに与えられ、
 前記第3端子が受け取った前記ゲートスタートパルス信号と前記第4端子が受け取った前記ゲートクロック信号とは、前記カウンタ部に与えられ、
 前記第2端子のレベルを示す信号が、前記第2制御信号として前記第1の論理積演算部に与えられることを特徴とする。
 本発明の第10の局面は、本発明の第1の局面において、
 前記走査信号線駆動部および前記マスク処理部を含み、シリアルバスを介してコマンドが与えられる半導体チップを備え、
 前記半導体チップは、前記シリアルバスを介して与えられたコマンドに基づく値を格納するレジスタを有し、
 前記第1制御信号状態切替部は、前記レジスタに格納された値に基づいて前記第1制御信号を有効状態と無効状態との間で切り替えることを特徴とする。
 本発明の第11の局面は、本発明の第10の局面において、
 前記第1制御信号状態切替部は、
  前記シリアルバスを介して与えられたコマンドに基づく値を前記レジスタに書き込むレジスタ値書き込み部と、
  前記レジスタと、
  前記第1制御信号と前記レジスタに格納された値との論理積を示す信号を、前記マスク処理を行うか否かを示す信号として出力する第2の論理積演算部と
を有することを特徴とする。
 本発明の第12の局面は、本発明の第10の局面において、
 前記シリアルバスは、I2Cバスであることを特徴とする。
 本発明の第1の局面によれば、走査信号線へのアクティブな走査信号の印加を停止するマスク処理を第1制御信号に基づいて行うマスク処理部を備えた表示装置において、電源投入直後の所定期間には、第1制御信号状態切替部によって第1制御信号は有効状態にされる。マスク処理部は第1制御信号が有効状態かつ第1レベルになっている時にマスク処理を行うので、電源投入直後の所定期間には、第1制御信号が第1レベルになっている期間中、マスク処理が行われる。このため、電源投入直後に走査信号線駆動部(ゲートドライバ)の内部状態が不定な状態となっていても、上記所定期間が経過するまでは走査信号線駆動部からアクティブな走査信号が出力されることはなく、ラッシュ電流の発生が抑止される。以上のようにして、走査信号線駆動部(ゲートドライバ)が多機能化されていても、電源投入直後に走査信号線駆動部の内部状態が不定になることに起因する誤動作の発生が抑止される。
 本発明の第2の局面によれば、第2制御信号または予め定められた条件に基づいて第1制御信号を有効状態と無効状態との間で切り替えるように構成された第1制御信号状態切替部をマスク処理部に備えることによって、電源投入直後に走査信号線駆動部の内部状態が不定になることに起因する誤動作の発生を抑止することのできる表示装置が実現される。
 本発明の第3の局面によれば、半導体チップで構成された走査信号線駆動部を有する表示装置において、電源投入直後に走査信号線駆動部の内部状態が不定になることに起因する誤動作の発生が抑止される。
 本発明の第4の局面によれば、例えば「電源投入直後の所定期間にはマスク処理が行われ、かつ、通常表示期間には所定の条件が満たされている時に限りマスク処理が行われる」というように、何らかの期間毎にマスク処理が実行される条件を異ならせることが可能となる。
 本発明の第5の局面によれば、第1の論理積演算部,判定部,および選択部を有する第1制御信号状態切替部をマスク処理部に備えることによって、何らかの期間毎にマスク処理が実行される条件を異ならせることが可能となる。
 本発明の第6の局面によれば、走査信号線駆動部の動作のために従来より使用されている信号(ゲートスタートパルス信号およびゲートクロック信号)を用いて、第1制御信号を有効状態にする条件が満たされているか否かを判定することが可能となる。
 本発明の第7の局面によれば、比較的簡易な構成で判定部を実現することができ、また、ゲートスタートパルス信号のパルス幅を変化させるだけで第1制御信号が有効状態であるか無効状態であるかを変化させることが可能となる。
 本発明の第8の局面によれば、半導体チップで構成された走査信号線駆動部を有する表示装置において、本発明の第7の局面と同様の効果が得られる。
 本発明の第9の局面によれば、表示装置の動作期間を通じて第2制御信号は第2レベルで維持される。このため、表示装置の動作期間を通じて、ゲートスタートパルス信号とゲートクロック信号とに基づいて第1制御信号が有効状態と無効状態との間で切り替えられる。ここで、ゲートスタートパルス信号のパルス幅を変化させることによって、例えば電源投入直後の所定期間と通常表示期間とで第1制御信号の状態を異ならせることが可能となる。これにより、半導体チップで構成された走査信号線駆動部を有する表示装置において、走査信号線駆動部の動作のために従来より使用されている信号を用いて、電源投入直後の所定期間のみにマスク処理が行われるようにすることが可能となる。
 本発明の第10の局面によれば、1つの半導体チップによって走査信号線駆動部やマスク処理部が実現されている表示装置において、レジスタに格納された値に基づいて第1制御信号を有効状態と無効状態との間で切り替えるように構成された第1制御信号状態切替部をマスク処理部に備えることによって、電源投入直後に走査信号線駆動部の内部状態が不定になることに起因する誤動作の発生が抑止される。
 本発明の第11の局面によれば、比較的簡易な構成で第1制御信号状態切替部を実現することができ、また、第1制御信号が有効状態であるか無効状態であるかを容易に変化させることが可能となる。
 本発明の第12の局面によれば、I2Cバスを介してコマンドが与えられる1つの半導体チップによって走査信号線駆動部やマスク処理部が実現されている表示装置において、本発明の第10の局面と同様の効果が得られる。
本発明の第1の実施形態に係る液晶表示装置におけるゲート出力マスク処理部の概略構成を示すブロック図である。 上記第1の実施形態において、液晶表示装置の全体構成を示すブロック図である。 上記第1の実施形態において、ゲートドライバの詳細な構成を示すブロック図である。 上記第1の実施形態において、判定部の具体的な構成の一例を示すブロック図である。 上記第1の実施形態において、判定部を図4に示す構成にしたときのゲート出力マスク処理部の概略構成を示すブロック図である。 上記第1の実施形態において、ゲート出力マスク処理について説明するための信号波形図である。 上記第1の実施形態において、ゲート出力マスク処理について説明するための信号波形図である。 本発明の第2の実施形態に係る液晶表示装置におけるゲート出力マスク処理部の概略構成を示すブロック図である。 上記第2の実施形態において、ゲート出力マスク処理について説明するための信号波形図である。 上記第2の実施形態の変形例において、ゲート出力マスク処理について説明するための信号波形図である。 本発明の第3の実施形態に係る液晶表示装置の全体構成を示すブロック図である。 上記第3の実施形態において、システムドライバの構成を示すブロック図である。 上記第3の実施形態において、マスク信号生成部の構成を示すブロック図である。 上記第3の実施形態において、ゲート出力マスク処理について説明するための信号波形図である。 米国特許第6335715号明細書に開示されているラッシュ電流防止回路の構成を示すブロック図である。 従来例における装置の電源投入直後のラッシュ電流の発生について説明するための信号波形図である。
 以下、添付図面を参照しつつ、本発明の実施形態について説明する。なお、以下の説明においては、2値のデジタル信号(ゲート出力イネーブル信号など)に関し、ハイレベルが第1レベルに相当し、ローレベルが第2レベルに相当する。
<1.第1の実施形態>
<1.1 全体構成>
 図2は、本発明の第1の実施形態に係る液晶表示装置の全体構成を示すブロック図である。この液晶表示装置は、表示部100と表示制御回路200とソースドライバ(映像信号線駆動回路)300とゲートドライバ(走査信号線駆動回路)400とを備えている。表示制御回路200には、表示メモリ210とタイミングコントローラ220とが含まれている。なお、本実施形態においては、ゲート出力をマスクする処理(ゲート出力マスク処理)を行うための構成要素であるゲート出力マスク処理部7が、図2に示すように、表示制御回路200内のタイミングコントローラ220と、ゲートドライバ400とによって構成されている。
 表示部100には、複数本のソースバスライン(映像信号線)SLと、複数本のゲートバスラインGLと、それら複数本のソースバスラインSLと複数本のゲートバスラインGLとの交差点にそれぞれ対応して設けられた複数個の画素形成部とが含まれている。上記複数個の画素形成部はマトリクス状に配置されて画素アレイを構成している。各画素形成部は、対応する交差点を通過するゲートバスラインGLにゲート端子が接続されると共に当該交差点を通過するソースバスラインSLにソース端子が接続されたスイッチング素子であるTFT10と、そのTFT10のドレイン端子に接続された画素電極11と、上記複数個の画素形成部に共通的に設けられた共通電極14および補助容量電極15と、画素電極11と共通電極14とによって形成される液晶容量12と、画素電極11と補助容量電極15とによって形成される補助容量13とが含まれている。液晶容量12と補助容量13とによって画素容量が構成されている。なお、図2の表示部100内には、1個の画素形成部に対応する構成要素のみを示している。
 表示制御回路200は、外部から送られる画像データDATと、同期信号やクロック信号等からなるタイミング信号群TGとを受け取る。画像データDATは表示メモリ210に一旦格納される。タイミング信号群TGはタイミングコントローラ220に与えられる。表示メモリ210に一旦格納された画像データDATは、階調値を示すデジタル映像信号DVとして出力される。タイミングコントローラ220は、タイミング信号群TGに基づいて、表示部100に画像を表示するタイミングを制御するためのソーススタートパルス信号SSP,ソースクロック信号SCK,ラッチストローブ信号LS,ゲートスタートパルス信号GSP,およびゲートクロック信号GCKを出力する。タイミングコントローラ220は、また、ゲートドライバ400からの走査信号の出力の可否を制御するための信号として、ゲート出力イネーブル信号GOEおよびゲート出力イネーブル機能制御信号GFCを出力する。
 ソースドライバ300は、表示制御回路200から出力されるデジタル映像信号DV,ソーススタートパルス信号SSP,ソースクロック信号SCK,およびラッチストローブ信号LSを受け取り、表示部100内の各画素形成部の画素容量を充電するために駆動用映像信号を各ソースバスラインSLに印加する。
 ゲートドライバ400は、表示制御回路200から出力されるゲートスタートパルス信号GSPとゲートクロック信号GCKとに基づいて、各ゲートバスラインGLにアクティブな走査信号を印加する。なお、ゲートスタートパルス信号GSPは1画面分の画像を表示する期間に相当する垂直走査期間の開始タイミングを示す信号であり、ゲートクロック信号GCKは上記複数のゲートバスラインGLのそれぞれにアクティブな走査信号を印加する間隔を示す信号である。ゲートドライバ400の詳細な構成およびゲート出力イネーブル信号GOEとゲート出力イネーブル機能制御信号GFCとに基づくゲートドライバ400の動作については後述する。
 以上のようにして、各ソースバスラインSLに駆動用映像信号が印加され、各ゲートバスラインGLに走査信号が印加されることにより、画像データDATに基づく画像が表示部100に表示される。
<1.2 ゲート出力マスク処理部>
 図1は、本実施形態におけるゲート出力マスク処理部7の概略構成を示すブロック図である。なお、図1には、ゲート出力マスク処理に関連する構成要素のみを示している。ゲート出力マスク処理部7は、タイミングコントローラ220とゲートドライバ400とによって構成されている。タイミングコントローラ220は、ゲート出力マスク処理のための信号として、ゲート出力イネーブル信号GOEとゲート出力イネーブル機能制御信号GFCとを出力する。ゲートドライバ400は、本実施形態においては半導体チップで構成されている。ゲートドライバ400には、ゲート出力マスク処理のための信号を受け取る端子(入力端子)として、GOEピン401とGFCピン402とが設けられている。ゲート出力イネーブル信号GOEはGOEピン401に与えられ、ゲート出力イネーブル機能制御信号GFCはGFCピン402に与えられる。なお、本実施形態においては、GOEピン401によって第1端子が実現され、GFCピン402によって第2端子が実現されている。また、ゲート出力イネーブル信号GOEによって第1制御信号が実現され、ゲート出力イネーブル機能制御信号GFCによって第2制御信号が実現されている。
 GOEピン401およびGFCピン402の機能は次のように定められている。
 GOEピン401:ハイレベルの信号が入力されている時には、ゲート出力をマスクする。ローレベルの信号が入力されている時には、ゲート出力のマスクを行わない。
 GFCピン402:GOEピン401に入力される信号(ゲート出力イネーブル信号GOE)の状態(効力)を有効状態と無効状態との間で切り替える。ハイレベルの信号が入力されている時には、ゲート出力イネーブル信号GOEを有効状態とする。ローレベルの信号が入力されている時には、特定の条件が満たされている場合にのみゲート出力イネーブル信号GOEを有効状態とする。
 以上より、GFCピン402にローレベルの信号が入力されている時、上記特定の条件が満たされていない場合には、ゲート出力イネーブル信号GOEは無効状態となる。
 図3は、本実施形態におけるゲートドライバ400の詳細な構成を示すブロック図である。このゲートドライバ400は、表示部100内の複数本(ここでは「n本」とする。)のゲートバスラインに印加するための走査信号をゲートスタートパルス信号GSPおよびゲートクロック信号GCKに基づいて生成する走査信号生成部410と、ゲート出力をマスクするか否かについての最終的な指示信号(以下、「ゲート出力マスク信号」という。)GMを生成するマスク信号生成部420と、走査信号生成部410から出力される走査信号(以下、「第1内部走査信号」という。)g1(1)~g1(n)のそれぞれとゲート出力マスク信号GMの論理反転信号との論理積を示す信号(以下、「第2内部走査信号」という。)g2(1)~g2(n)を出力する複数個(n個)のAND回路430と、AND回路430から出力される第2内部走査信号g2(1)~g2(n)に基づき複数本(n本)のゲートバスラインに走査信号G(1)~G(n)を印加する走査信号出力部440とを備えている。なお、第1内部走査信号g1(1)~g1(n)および第2内部走査信号g2(1)~g2(n)はハイ(1)またはロー(0)の論理値を示す信号(すなわちデジタル信号)であり、走査信号G(1)~G(n)はゲートバスラインGLにゲート端子が接続されているTFT10(図2参照)をオン状態にする電圧と当該TFT10をオフ状態にする電圧との間で変化する信号である。なお、本実施形態においては、マスク信号生成部420によって第1制御信号状態切替部が実現されている。
 マスク信号生成部420は、GFCピン402に与えられたゲート出力イネーブル機能制御信号GFCとGOEピン401に与えられたゲート出力イネーブル信号GOEとの論理積を示す信号S1を出力するAND回路421と、上記特定の条件が満たされているか否かを判定して判定結果を示す信号を選択信号SELとして出力する判定部422と、選択信号SELの論理レベルに応じて上記信号S1またはゲート出力イネーブル信号GOEの一方をゲート出力マスク信号GMとして出力するセレクタ423とを備えている。本実施形態においては、選択信号SELがハイレベルであればセレクタ423はゲート出力イネーブル信号GOEを選択し、選択信号SELがローレベルであればセレクタ423は信号S1を選択する。
 なお、本実施形態においては、AND回路421によって第1の論理積演算部が実現され、セレクタ423によって選択部が実現され、ゲート出力マスク信号GMによって「マスク処理を行うか否かを示す信号」が実現されている。
 図4は、判定部422の具体的な構成の一例を示すブロック図である。この判定部422は、ゲートスタートパルス信号GSPのパルス幅をゲートクロック信号GCKのクロック数でカウントするカウンタ45と、カウンタ45によって得られたカウント値CNTと予め定められた比較用の値CMPとを比較して比較結果を示す信号を選択信号SELとして出力する比較器46とによって構成されている。カウンタ45は、ゲートスタートパルス信号GSPの立ち上がりのタイミングでリセットされ、パルスが発生している期間(ゲートスタートパルス信号GSPがハイレベルになっている期間)にゲートクロック信号GCKが立ち上がる回数をカウントする。従って、カウンタ45によって得られるカウント値CNTは、ゲートスタートパルス信号GSPのパルス幅がゲートクロック信号GCKのほぼ何クロック分に相当するかを意味している。なお、カウント値CNTは、ゲートスタートパルス信号GSPの立ち下がりのタイミングでカウンタ45から出力されるものとする。比較器46に与えられる比較用の値CMPについては、例えば「1」とされる。そして、比較器46は、カウント値CNTが比較用の値CMPよりも大きければ、選択信号SELの論理レベルをハイレベルとし、カウント値CNTが比較用の値CMP以下であれば、選択信号SELの論理レベルをローレベルとする。これにより、ゲートスタートパルス信号GSPのパルス幅がゲートクロック信号GCKの1クロック分以下の場合には選択信号SELはローレベルとなり、それ以外の場合には選択信号SELはハイレベルとなる。なお、判定部422が本構成の場合、ゲート出力マスク処理部7の概略構成は図5に示すようなものとなる。すなわち、ゲート出力マスク処理部7の一構成要素としてのゲートドライバ400には、ゲートスタートパルス信号GSPを受け取るための端子(入力端子)であるGSPピン403とゲートクロック信号GCKを受け取るための端子(入力端子)であるGCKピン404とが含まれる。そして、GSPピン403によって第3端子が実現され、GCKピン404によって第4端子が実現される。
 なお、マスク信号生成部420の構成は図3に示した構成には限定されず、また、判定部422の構成は図4に示した構成には限定されない。
<1.3 ゲート出力マスク処理>
 図6および図7は、本実施形態におけるゲート出力マスク処理について説明するための信号波形図である。なお、装置の電源投入後の或る時点を符号t0で示し、通常表示期間の開始時点を符号t10で示している。図6に示すように、本実施形態においては、装置の電源投入後、時点t0から時点t10までの期間(以下、「電源投入直後の所定期間」ともいう。)、ゲート出力イネーブル機能制御信号GFCはハイレベルで維持される。なお、上記所定期間の長さTについては、ゲートドライバ400の内部状態が安定化するのに要する時間の長さに予め設定される。時点t1になると、ゲート出力イネーブル信号GOEがローレベルからハイレベルに変化する。ゲート出力イネーブル信号GOEがハイレベルになっている状態は、時点t10まで維持される。これにより、時点t1から時点t10までの期間には、ゲート出力イネーブル機能制御信号GFCおよびゲート出力イネーブル信号GOEの双方がハイレベルとなる。従って、この期間中、AND回路421(図3参照)から出力される信号S1はハイレベルで維持される。このようにして信号S1およびゲート出力イネーブル信号GOEの双方がハイレベルとなるので、選択信号SELの論理レベルに関わらず、セレクタ423から出力されるゲート出力マスク信号GMはハイレベルとなる。その結果、走査信号生成部410から出力されている第1内部走査信号g1(1)~g1(n)がどのような状態であっても、AND回路430から出力される第2内部走査信号g2(1)~g2(n)は全てローレベルとなる。従って、走査信号出力部440からアクティブな走査信号は出力されない(図6の符号G(i)の波形を参照)。以上のようにして、装置の電源投入直後の所定期間、ゲートドライバの内部状態が不定な状態となっていてもゲート出力はマスクされる。
 なお、図6に関し、ゲート出力イネーブル機能制御信号GFCは電源投入と同時にハイレベルにされても良い。また、時点t1(ゲート出力イネーブル信号GOEがハイレベルとなるタイミング)は、時点t0(ゲート出力イネーブル機能制御信号GFCがハイレベルとなるタイミング)よりも後のタイミングに限らず、時点t0と同じタイミングであっても良い。
 ところで、通常表示期間には、図7に示すようにゲート出力イネーブル機能制御信号GFCはローレベルで維持される。このため、この期間中、AND回路421から出力される信号S1はローレベルで維持される。セレクタ423では、選択信号SELがハイレベルであればゲート出力イネーブル信号GOEが選択され、選択信号SELがローレベルであれば信号S1が選択されるので、ゲート出力イネーブル信号GOEがハイレベルとなっている期間であっても、選択信号SELがローレベルになっている時には、セレクタ423から出力されるゲート出力マスク信号GMはローレベルとなる。このようにして、通常表示期間には、ゲート出力イネーブル信号GOEがハイレベルとなっており、かつ、上記特定の条件が満たされている時にのみ、ゲート出力がマスクされる。
<1.4 効果>
 本実施形態によれば、ゲートドライバ400には、ゲート出力イネーブル信号GOEの状態(効力)を有効状態と無効状態との間で切り替える機能を実現するためのGFCピン402が設けられている。GFCピン402にはタイミングコントローラ220からゲート出力イネーブル機能制御信号GFCが与えられ、ゲート出力イネーブル機能制御信号GFCがハイレベルであればゲート出力イネーブル信号GOEは有効状態とされ、ゲート出力イネーブル機能制御信号GFCがローレベルであればゲート出力イネーブル信号GOEは無効状態とされる。また、ゲート出力イネーブル信号GOEが有効状態かつハイレベルになっている時にゲート出力がマスクされるように構成されている。
 このような構成において、装置の電源投入直後の所定期間、ゲート出力イネーブル機能制御信号GFCはハイレベルとされる。これにより、装置の電源投入直後の所定期間には、ゲート出力イネーブル信号GOEは有効状態となり、ゲート出力イネーブル信号GOEがハイレベルになっている期間中、ゲート出力はマスクされる。このため、電源投入直後にゲートドライバ400の内部状態が不定な状態となっていても、上記所定期間が経過するまではゲートドライバ400からアクティブな走査信号が出力されることはなく、ラッシュ電流の発生が抑止される。以上のようにして、表示装置内のゲートドライバ400が多機能化されていても、電源投入直後にゲートドライバ400の内部状態が不定になることに起因する誤動作の発生が抑止される。
<2.第2の実施形態>
<2.1 全体構成>
 本実施形態においては、全体構成については上記第1の実施形態と同様になっているので詳しい説明を省略する。但し、上記第1の実施形態とは異なり、タイミングコントローラ220からゲートドライバ400にゲート出力イネーブル機能制御信号GFCは送信されない。
<2.2 ゲート出力マスク処理部>
 図8は、本実施形態におけるゲート出力マスク処理部7の概略構成を示すブロック図である。なお、図8には、ゲート出力マスク処理に関連する構成要素のみを示している。ゲート出力マスク処理部7は、タイミングコントローラ220とゲートドライバ400とによって構成されている。タイミングコントローラ220は、ゲート出力マスク処理のための信号として、ゲート出力イネーブル信号GOEとゲートスタートパルス信号GSPとゲートクロック信号GCKとを出力する。上記第1の実施形態と同様、本実施形態においてもゲートドライバ400は半導体チップで構成されている。ゲートドライバ400には、ゲート出力マスク処理のための信号を受け取る端子(入力端子)として、GOEピン401とGSPピン403とGCKピン404とが設けられている。ゲート出力イネーブル信号GOEはGOEピン401に与えられ、ゲートスタートパルス信号GSPはGSPピン403に与えられ、ゲートクロック信号GCKはGCKピン404に与えられる。なお、上記第1の実施形態と同様にGFCピン402もゲートドライバ400に設けられているが、本実施形態においては、GFCピン402はローレベルに固定されている。本実施形態においては、GOEピン401によって第1端子が実現され、GFCピン402によって第2端子が実現され、GSPピン403によって第3端子が実現され、GCKピン404によって第4端子が実現されている。また、上記第1の実施形態と同様、ゲート出力イネーブル信号GOEによって第1制御信号が実現され、ゲート出力イネーブル機能制御信号GFCによって第2制御信号が実現されている。
 GOEピン401およびGFCピン402の機能は上記第1の実施形態と同様である。GSPピン403およびGCKピン404の機能は次のように定められている。
 GSPピン403:垂直走査期間の開始を示すパルス信号を受け取る。
 GCKピン404:ゲートスタートパルス信号GSPを取り込みゲートバスラインを1本ずつ順次に駆動させるためのクロック信号を受け取る。
 なお、通常表示期間には、GSPピン403には1垂直期間毎にパルスが1回だけ発生するゲートスタートパルス信号GSPが与えられ、GCKピン404には1水平走査期間につき1クロック発生するゲートクロック信号GCKが与えられる。
 ゲートドライバ400の詳細な構成については、上記第1の実施形態と同様、図3に示す構成となっている。また、判定部422の構成については、図4に示す構成となっている。判定部422に関し、本実施形態においては、比較器46に与えられる比較用の値CMPは「1」とされる。そして、比較器46は、カウント値CNTが比較用の値CMPよりも大きければ、選択信号SELの論理レベルをハイレベルとし、カウント値CNTが比較用の値CMP以下であれば、選択信号SELの論理レベルをローレベルとする。ゲートスタートパルス信号GSPのパルス幅については、電源投入直後の所定期間にはゲートクロック信号GCKの2クロック分とされ、通常表示期間にはゲートクロック信号GCKの1クロック分とされる。このため、電源投入直後の所定期間(但し、当該期間中の1回目のパルスが立ち下がるまでの期間を除く)には選択信号SELはハイレベルとなり、通常表示期間(但し、当該期間中の1回目のパルスが立ち下がるまでの期間を除く)には選択信号SELはローレベルとなる。
<2.3 ゲート出力マスク処理>
 図9は、本実施形態におけるゲート出力マスク処理について説明するための信号波形図である。ゲートスタートパルス信号GSPについては1垂直走査期間毎にパルスが発生するところ、図9に示すように、電源投入直後の所定期間にはゲートスタートパルス信号GSPのパルス幅はゲートクロック信号GCKの2クロック分とされる。このため、ゲートスタートパルス信号GSPの1回目のパルスの立ち下がり後、時点t10までの期間、比較器46(図4参照)から出力される選択信号SELの論理レベルはハイレベルで維持される。時点t1になると、ゲート出力イネーブル信号GOEがローレベルからハイレベルに変化する。ゲート出力イネーブル信号GOEがハイレベルになっている状態は、時点t10まで維持される。ここで、上記第1の実施形態と同様、選択信号SELがハイレベルであればセレクタ423(図3参照)はゲート出力イネーブル信号GOEを選択し、選択信号SELがローレベルであればセレクタ423は信号S1を選択する。以上より、時点t1から時点t10までの期間には、セレクタ423はゲート出力イネーブル信号GOEを選択し、ゲート出力マスク信号GMはハイレベルで維持される。その結果、走査信号生成部410から出力されている第1内部走査信号g1(1)~g1(n)がどのような状態であっても、AND回路430から出力される第2内部走査信号g2(1)~g2(n)は全てローレベルとなる(図3参照)。従って、走査信号出力部440からアクティブな走査信号は出力されない(図9の符号G(i)の波形を参照)。以上のようにして、装置の電源投入直後の所定期間、ゲートドライバの内部状態が不定な状態となっていてもゲート出力はマスクされる。
 ところで、通常表示期間には、図9に示すようにゲートスタートパルス信号GSPのパルス幅はゲートクロック信号GCKの1クロック分とされる。このため、比較器46から出力される選択信号SELの論理レベルはハイレベルからローレベルに変化する。これにより、セレクタ423は信号S1を選択する。上述のようにGFCピン402はローレベルで固定されているので、信号S1はローレベルとなっている。従って、ゲート出力マスク信号GMはローレベルとなる。よって、本実施形態においては、通常表示期間にはゲート出力はマスクされない。但し、ゲートスタートパルス信号GSPのパルス幅をゲートクロック信号GCKの2クロック分以上とした場合には、通常表示期間であってもゲート出力イネーブル信号GOEがハイレベルとなっている期間にはゲート出力がマスクされる。
<2.4 効果>
 本実施形態によれば、ゲートドライバ400では、ゲートスタートパルス信号GSPとゲートクロック信号GCKとに基づいて、ゲート出力イネーブル信号GOEの状態(効力)が有効状態と無効状態との間で切り替えられる。具体的には、ゲートスタートパルス信号GSPのパルス幅がゲートクロック信号GCKの1クロック分以下の場合にはゲート出力イネーブル信号GOEは無効状態とされ、それ以外の場合にはゲート出力イネーブル信号GOEは有効状態とされる。また、ゲート出力イネーブル信号GOEが有効状態かつハイレベルになっている時にゲート出力がマスクされるように構成されている。
 このような構成において、装置の電源投入直後の所定期間、ゲートスタートパルス信号GSPのパルス幅はゲートクロック信号GCKの2クロック分とされる。このため、装置の電源投入直後の所定期間には、ゲート出力イネーブル信号GOEは有効状態となり、ゲート出力イネーブル信号GOEがハイレベルになっている期間中、ゲート出力はマスクされる。これにより、上記第1の実施形態と同様、表示装置内のゲートドライバ400が多機能化されていても、電源投入直後にゲートドライバ400の内部状態が不定になることに起因する誤動作の発生が抑止される。
 ところで、本実施形態は、TCPを用いてICチップとしてのゲートドライバ400を実装する方式を採用している表示装置において好適である。これについて、以下に説明する。例えば、ゲートバスラインの駆動方法に「飛び越し走査」と呼ばれる方式を採用しているゲートドライバでは、ゲート出力イネーブル信号GOEを用いてゲート出力のマスクを行うことによって飛び越し走査を実現している。ところが、飛び越し走査の必要のない表示装置(パネル)の駆動にこのようなゲートドライバが採用された場合、ゲート出力をマスクする処理は不要である。そこで、ゲート出力イネーブル信号GOEを無効状態にすることが可能となっている。この点に関し、上記第1の実施形態ではゲート出力イネーブル機能制御信号GFCに基づいてゲート出力イネーブル信号GOEの状態(有効状態/無効状態)が切り替えられていたが、本実施形態ではゲートスタートパルス信号GSPとゲートクロック信号GCKとに基づいてゲート出力イネーブル信号GOEの状態(有効状態/無効状態)が切り替えられる。すなわち、本実施形態においては、ゲートドライバ400にゲート出力イネーブル機能制御信号GFCが与えられる必要はない。そこで、TCPが用いられている場合には、GFCピン402をローレベルに固定すれば良い。これにより、(タイミングコントローラ220等での)ゲート出力イネーブル機能制御信号GFCの生成が不要となる。また、ゲートドライバ400にはGFCピン402が設けられていることから、飛び越し走査を必要とする表示装置(パネル)の駆動にも当該ゲートドライバ400を採用することが可能となる。
<2.5 変形例>
 上記第1および第2の実施形態においては、判定部422(図4参照)においてカウント値CNTはゲートスタートパルス信号GSPの立ち下がりのタイミングでカウンタ45から出力されることを前提に説明しているが、本発明はこれに限定されない。ゲートクロック信号GCKの立ち上がりのタイミングでカウンタ45からカウント値CNTが出力される構成であっても良い。図10は、この構成が第2の実施形態で採用された場合におけるゲート出力マスク処理について説明するための信号波形図である。図10で符号Taで示す期間には、カウント値CNTと比較用の値CMPとが等しくなるので、比較器46から出力される選択信号SELはローレベルとなる。これにより、当該期間中、ゲート出力マスク信号GMはローレベルとなって、ゲート出力はマスクされない。しかしながら、ゲート出力がマスクされない期間の長さはゲートクロック信号GCKの1クロック分に相当する期間(すなわち、非常に短い期間)にすぎないので、実用上、特に問題が生じることはない。
<3.第3の実施形態>
<3.1 構成>
 図11は、本発明の第3の実施形態に係る液晶表示装置の全体構成を示すブロック図である。この液晶表示装置は、表示部100と、該表示部100を駆動するための集積回路(半導体チップ)であるシステムドライバ500とを備えている。表示部100内の構成については、上記第1の実施形態と同様であるので、説明を省略する。なお、本実施形態においては、ソースバスラインSLはシステムドライバ500内のソース駆動部530によって駆動され、ゲートバスラインGLはシステムドライバ500内のゲート駆動部540によって駆動される。
 図12は、システムドライバ500の構成を示すブロック図である。このシステムドライバ500は、I2Cデコード部510とタイミング制御部520とソース駆動部530とゲート駆動部540とを備えている。I2Cデコード部510は、シリアルバスであるI2Cバスを介して外部から送られるシリアルクロック信号SCLおよびシリアルデータ信号SDAを復号化し、タイミング制御部520,ソース駆動部530,およびゲート駆動部540にコマンドやデータを与える。なお、I2Cバスを介して外部から送られるコマンドは「I2Cコマンド」と呼ばれている。タイミング制御部520は、I2Cデコード部510によって与えられるコマンドに基づき、ソース駆動部530およびゲート駆動部540の動作を制御する。ソース駆動部530は、I2Cデコード部510およびタイミング制御部520から与えられるコマンドやデータに基づき、表示部100内のソースバスラインSLを駆動する。ゲート駆動部540は、I2Cデコード部510およびタイミング制御部520から与えられるコマンドやデータに基づき、表示部100内のゲートバスラインGLを駆動する。なお、本実施形態においては、ゲート出力をマスクする処理(ゲート出力マスク処理)を行うための構成要素であるゲート出力マスク処理部8が、図12に示すように、システムドライバ500内のI2Cデコード部510およびゲート駆動部540によって構成されている。
 本実施形態においては、図12に示すように、ゲート出力マスク処理を実現するためのレジスタとしてGFCレジスタ541がゲート駆動部540に設けられている。GFCレジスタ541の値は、外部から送られるI2Cコマンドに基づいて、I2Cデコード部510によって書き換えられる。なお、GFCレジスタ541に格納されている値のことをレジスタ値REGといい、当該レジスタ値REGは1または0にされる。
 図13は、本実施形態におけるマスク信号生成部470の構成を示すブロック図である。なお、上記第1および第2の実施形態と同様、このマスク信号生成部470から出力されるゲート出力マスク信号GMが、ゲート出力をマスクするか否かについての最終的な指示信号となる。このマスク信号生成部470は、I2Cデコード部510と、上述したGFCレジスタ541と、ゲート出力イネーブル信号GOEの示す論理値とレジスタ値REGとの論理積を示す信号をゲート出力マスク信号GMとして出力するAND回路542とを備えている。このような構成により、レジスタ値REGが1の時には、ゲート出力イネーブル信号GOEの論理レベルを示す信号がゲート出力マスク信号GMとしてAND回路542から出力される。一方、レジスタ値REGが0の時には、ゲート出力イネーブル信号GOEの論理レベルに関わらず、ローレベルの信号がゲート出力マスク信号GMとしてAND回路542から出力される。なお、本実施形態においては、マスク信号生成部470によって第1制御信号状態切替部が実現され、I2Cデコード部510によってレジスタ値書き込み部が実現され、AND回路542によって第2の論理積演算部が実現されている。
<3.2 ゲート出力マスク処理>
 図14は、本実施形態におけるゲート出力マスク処理について説明するための信号波形図である。本実施形態においては、まず時点t0に、ゲート出力イネーブル信号GOEの状態(効力)を有効状態にするためのI2Cコマンドがシステムドライバ500に与えられる。これにより、GFCレジスタ541内のレジスタ値REGが1となる。時点t1になると、ゲート出力イネーブル信号GOEがローレベルからハイレベルに変化する。ゲート出力イネーブル信号GOEがハイレベルになっている状態は、時点t10まで維持される。時点t10になると、ゲート出力イネーブル信号GOEの状態(効力)を無効状態にするためのI2Cコマンドがシステムドライバ500に与えられる。これにより、GFCレジスタ541内のレジスタ値REGが0となる。以上より、電源投入直後の所定期間のうち時点t1から時点t10までの期間には、ゲート出力マスク信号GMはハイレベルとなる。このため、装置の電源投入直後の所定期間、ゲートドライバの内部状態が不定な状態となっていてもゲート出力はマスクされる。また、通常表示期間には、ゲート出力マスク信号GMはローレベルとなるので、ゲート出力イネーブル信号GOEの論理レベルに関わらずゲート出力はマスクされない。
 なお、図14に関し、GFCレジスタ541内のレジスタ値REGは電源投入と同時に1にされても良い。また、時点t1(ゲート出力イネーブル信号GOEがハイレベルとなるタイミング)は、時点t0(GFCレジスタ541内のレジスタ値REGが1となるタイミング)よりも後のタイミングに限らず、時点t0と同じタイミングであっても良い。
<3.3 効果>
 本実施形態によれば、システムドライバ500内のゲート駆動部540には、ゲート出力イネーブル信号GOEの状態(効力)を有効状態と無効状態との間で切り替える機能を実現するためのレジスタ値REGを格納するGFCレジスタ541が設けられている。レジスタ値REGは、外部から与えられるI2Cコマンドによって書き換えられる。
 このような構成において、装置の電源投入直後の所定期間には、I2Cコマンドによってレジスタ値REGは1とされ、ゲート出力イネーブル信号GOEは有効状態となる。このため、装置の電源投入直後の所定期間には、ゲート出力イネーブル信号GOEがハイレベルになっている期間中、ゲート出力はマスクされる。これにより、表示部100を駆動するための集積回路としてタイミング制御部520,ソース駆動部530,ゲート駆動部540などを備えるシステムドライバ500が採用された表示装置において、電源投入直後にゲート駆動部の内部状態が不定になることに起因する誤動作の発生が抑止される。
<4.その他>
 上記各実施形態においては液晶表示装置を例に挙げて説明したが、本発明はこれに限定されない。有機EL(Electro Luminescence)等の他の表示装置にも本発明を適用することができる。
 100…表示部
 220…タイミングコントローラ
 300…ソースドライバ
 400…ゲートドライバ
 401…GOEピン
 402…GFCピン
 403…GSPピン
 404…GCKピン
 420,470…マスク信号生成部
 421,430,542…AND回路
 422…判定部
 423…セレクタ
 GOE…ゲート出力イネーブル信号
 GFC…ゲート出力イネーブル機能制御信号
 GM…ゲート出力マスク信号
 GSP…ゲートスタートパルス信号
 GCK…ゲートクロック信号
 G(1)~G(n)…走査信号

Claims (12)

  1.  複数の走査信号線と、前記複数の走査信号線を駆動するための走査信号を前記複数の走査信号線に印加する走査信号線駆動部と、前記複数の走査信号線へのアクティブな走査信号の印加を停止するマスク処理を第1レベルと第2レベルとの間で変化し得る第1制御信号に基づいて行うマスク処理部とを備えた表示装置であって、
     前記マスク処理部は、
      前記第1制御信号を有効状態と無効状態との間で切り替える第1制御信号状態切替部を含み、
      前記第1制御信号が有効状態かつ第1レベルになっている時に前記マスク処理を行い、
     前記第1制御信号状態切替部は、電源が投入された直後の予め定められた期間には前記第1制御信号を有効状態にすることを特徴とする、表示装置。
  2.  前記第1制御信号状態切替部は、第1レベルと第2レベルとの間で変化し得る第2制御信号を受け取り、前記第2制御信号または予め定められた条件に基づいて前記第1制御信号を有効状態と無効状態との間で切り替えることを特徴とする、請求項1に記載の表示装置。
  3.  前記マスク処理部は、前記第1制御信号と前記第2制御信号とを生成する制御部を含み、
     前記走査信号線駆動部は、半導体チップで構成され、
     前記半導体チップは、前記制御部で生成された前記第1制御信号を受け取るための第1端子と、前記制御部で生成された前記第2制御信号を受け取るための第2端子とを有し、
     前記第1端子が受け取った前記第1制御信号と前記第2端子が受け取った前記第2制御信号とは、前記第1制御信号状態切替部に与えられることを特徴とする、請求項2に記載の表示装置。
  4.  前記第1制御信号状態切替部は、
      前記第2制御信号が第1レベルである時には、前記第1制御信号を有効状態とし、
      前記第2制御信号が第2レベルである時には、前記予め定められた条件が満たされていれば前記第1制御信号を有効状態とし、前記予め定められた条件が満たされていなければ前記第1制御信号を無効状態とすることを特徴とする、請求項2に記載の表示装置。
  5.  前記第1制御信号状態切替部は、
      前記第1制御信号と前記第2制御信号との論理積を示す信号を出力する第1の論理積演算部と、
      前記予め定められた条件が満たされているか否かの判定を行い、判定結果を示す信号を選択信号として出力する判定部と、
      前記判定部から出力される選択信号に基づいて、前記第1制御信号または前記第1の論理積演算部から出力される信号の一方を、前記マスク処理を行うか否かを示す信号として出力する選択部と
    を有することを特徴とする、請求項4に記載の表示装置。
  6.  前記判定部は、1画面分の画像を表示する期間に相当する垂直走査期間の開始タイミングを示すゲートスタートパルス信号と前記複数の走査信号線のそれぞれにアクティブな走査信号を印加する間隔を示すゲートクロック信号とに基づいて、前記予め定められた条件が満たされているか否かの判定を行うことを特徴とする、請求項5に記載の表示装置。
  7.  前記判定部は、
      前記ゲートスタートパルス信号と前記ゲートクロック信号とを受け取り、前記ゲートスタートパルス信号のパルスが発生している期間に前記ゲートクロック信号のクロックが発生する回数をカウントするカウンタ部と、
      前記カウンタ部によってカウントされた回数と予め定められた値とを比較し、比較結果を示す信号を前記選択信号として出力する比較部と
    を有することを特徴とする、請求項6に記載の表示装置。
  8.  前記マスク処理部は、前記第1制御信号と前記第2制御信号と前記ゲートスタートパルス信号と前記ゲートクロック信号とを生成する制御部を含み、
     前記走査信号線駆動部は、半導体チップで構成され、
     前記半導体チップは、前記制御部で生成された前記第1制御信号を受け取るための第1端子と、前記制御部で生成された前記第2制御信号を受け取るための第2端子と、前記制御部で生成された前記ゲートスタートパルス信号を受け取るための第3端子と、前記制御部で生成された前記ゲートクロック信号を受け取るための第4端子とを有し、
     前記第1端子が受け取った前記第1制御信号は、前記第1の論理積演算部と前記選択部とに与えられ、
     前記第2端子が受け取った前記第2制御信号は、前記第1の論理積演算部に与えられ、
     前記第3端子が受け取った前記ゲートスタートパルス信号と前記第4端子が受け取った前記ゲートクロック信号とは、前記カウンタ部に与えられることを特徴とする、請求項7に記載の表示装置。
  9.  前記マスク処理部は、前記第1制御信号と前記ゲートスタートパルス信号と前記ゲートクロック信号とを生成する制御部を含み、
     前記走査信号線駆動部は、半導体チップで構成され、
     前記半導体チップは、前記制御部で生成された前記第1制御信号を受け取るための第1端子と、前記半導体チップの内部で第2レベルに固定された第2端子と、前記制御部で生成された前記ゲートスタートパルス信号を受け取るための第3端子と、前記制御部で生成された前記ゲートクロック信号を受け取るための第4端子とを有し、
     前記第1端子が受け取った前記第1制御信号は、前記第1の論理積演算部と前記選択部とに与えられ、
     前記第3端子が受け取った前記ゲートスタートパルス信号と前記第4端子が受け取った前記ゲートクロック信号とは、前記カウンタ部に与えられ、
     前記第2端子のレベルを示す信号が、前記第2制御信号として前記第1の論理積演算部に与えられることを特徴とする、請求項7に記載の表示装置。
  10.  前記走査信号線駆動部および前記マスク処理部を含み、シリアルバスを介してコマンドが与えられる半導体チップを備え、
     前記半導体チップは、前記シリアルバスを介して与えられたコマンドに基づく値を格納するレジスタを有し、
     前記第1制御信号状態切替部は、前記レジスタに格納された値に基づいて前記第1制御信号を有効状態と無効状態との間で切り替えることを特徴とする、請求項1に記載の表示装置。
  11.  前記第1制御信号状態切替部は、
      前記シリアルバスを介して与えられたコマンドに基づく値を前記レジスタに書き込むレジスタ値書き込み部と、
      前記レジスタと、
      前記第1制御信号と前記レジスタに格納された値との論理積を示す信号を、前記マスク処理を行うか否かを示す信号として出力する第2の論理積演算部と
    を有することを特徴とする、請求項10に記載の表示装置。
  12.  前記シリアルバスは、I2Cバスであることを特徴とする、請求項10に記載の表示装置。
PCT/JP2011/070004 2010-09-09 2011-09-02 表示装置 WO2012033012A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-201613 2010-09-09
JP2010201613 2010-09-09

Publications (1)

Publication Number Publication Date
WO2012033012A1 true WO2012033012A1 (ja) 2012-03-15

Family

ID=45810613

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/070004 WO2012033012A1 (ja) 2010-09-09 2011-09-02 表示装置

Country Status (1)

Country Link
WO (1) WO2012033012A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007079752A (ja) * 2005-09-13 2007-03-29 Sekisui Chem Co Ltd 建物の保証判定システム
JP2008102297A (ja) * 2006-10-19 2008-05-01 Hitachi Displays Ltd 表示装置
JP2009157371A (ja) * 2007-12-27 2009-07-16 Dongbu Hitek Co Ltd 液晶表示装置の駆動装置及びその駆動方法
JP2009168867A (ja) * 2008-01-11 2009-07-30 Hitachi Displays Ltd 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007079752A (ja) * 2005-09-13 2007-03-29 Sekisui Chem Co Ltd 建物の保証判定システム
JP2008102297A (ja) * 2006-10-19 2008-05-01 Hitachi Displays Ltd 表示装置
JP2009157371A (ja) * 2007-12-27 2009-07-16 Dongbu Hitek Co Ltd 液晶表示装置の駆動装置及びその駆動方法
JP2009168867A (ja) * 2008-01-11 2009-07-30 Hitachi Displays Ltd 表示装置

Similar Documents

Publication Publication Date Title
JP5728465B2 (ja) 液晶表示装置
US9570030B2 (en) Display device and method of driving the same
US9666140B2 (en) Display device and method for driving same
US9293094B2 (en) Liquid crystal display device and driving method thereof
KR20190037860A (ko) 게이트 구동 회로 및 이를 구비한 평판 표시 장치
JP5058168B2 (ja) ディスプレイ装置、ディスプレイ装置を有する携帯機器、ディスプレイ装置駆動方法及びドライバ回路
JP2006079092A (ja) 表示装置及びその駆動方法
JP5514407B2 (ja) 表示装置及びその駆動方法
EP2498245A1 (en) Liquid crystal display device and driving method therefor
JP5122396B2 (ja) ドライバ及び表示装置
US9478171B2 (en) Display device and method for operating the display device
US20090207118A1 (en) Data driving unit and liquid crystal display
JP2007004167A (ja) ゲートドライバー及びゲートドライバー駆動方法
KR20070080142A (ko) 게이트 구동회로
JP2006079101A (ja) Tdcパネルの駆動方法及び駆動装置
US8823626B2 (en) Matrix display device with cascading pulses and method of driving the same
WO2007135793A1 (ja) カウンタ回路およびそれを備える制御信号生成回路ならびに表示装置
KR20120056017A (ko) 다채널 반도체 장치 및 이를 구비한 디스플레이 장치
KR102551295B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
JP4633662B2 (ja) 走査信号線駆動装置、液晶表示装置、ならびに液晶表示方法
WO2012033012A1 (ja) 表示装置
JP2004272208A (ja) 液晶表示装置の駆動装置
JP6719172B2 (ja) 表示装置用の駆動回路および表示装置
KR101816305B1 (ko) 액정표시장치
WO2015175452A1 (en) High quality image updates in bi-stable displays

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11823487

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11823487

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP