WO2012029767A1 - 半導体回路及び表示装置 - Google Patents

半導体回路及び表示装置 Download PDF

Info

Publication number
WO2012029767A1
WO2012029767A1 PCT/JP2011/069585 JP2011069585W WO2012029767A1 WO 2012029767 A1 WO2012029767 A1 WO 2012029767A1 JP 2011069585 W JP2011069585 W JP 2011069585W WO 2012029767 A1 WO2012029767 A1 WO 2012029767A1
Authority
WO
WIPO (PCT)
Prior art keywords
transistor
terminal
circuit
voltage
output
Prior art date
Application number
PCT/JP2011/069585
Other languages
English (en)
French (fr)
Inventor
悦雄 山本
村上 祐一郎
佐々木 寧
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2012029767A1 publication Critical patent/WO2012029767A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Definitions

  • the present invention relates to a semiconductor circuit composed of transistors of the same conductivity type, and a display device using the same.
  • Patent Document 1 discloses a display device using the semiconductor circuit.
  • FIG. 27 is a circuit diagram showing a configuration of a common electrode driving circuit included in the display device of Patent Document 1.
  • the common electrode driving circuit includes nine N-channel transistors Tr1 to Tr9 and capacitors Cbs1 and Cbs2.
  • 27 includes an output signal SRn of the n-th shift register included in the scanning signal line drive circuit and an output signal SR of the (n ⁇ 1) -th shift register. (N-1) is input.
  • a reference voltage VSS, alternating signals M and MB, a positive common electrode VCOMH, and a negative common electrode VCOML are provided.
  • FIG. 28 is a timing chart during operation of the common electrode driving circuit shown in FIG.
  • the scanning line selection signal SR (n ⁇ 1) at the previous stage becomes a high level, the low level is once taken into the nodes ND1 and ND2, and after resetting, the states of the AC signals M and MB are taken, and When the transistors Tr5 and Tr6 are turned on, the potentials of the nodes ND4 and ND5 become the reference voltage VSS. As a result, the voltages of the alternating signals M and MB are charged in the capacitors Cbs1 and Cbs2.
  • the scanning line selection signal SR (n ⁇ 1) in the previous stage is at a low level, and the nodes ND1, ND2, ND4, and ND5 are in a voltage holding state.
  • a high level (actually a voltage dropped by the threshold voltage Vth) is written to the node ND3 via the diode-connected transistor Tr7.
  • the transistor Tr8 is turned on and the transistor Tr9 is turned off, so that the node ND5 remains at a low level and only the node ND4 is at a high level. Is written.
  • the voltage of the node ND1 rises due to the bootstrap effect via the capacitor Cbs1. Since the transistor Tr8 is completely turned on when the voltage at the node ND1 rises, the voltage at the node ND1 rises at the maximum by the voltage obtained by subtracting the threshold voltage Vth from the high level of the nth scanning line selection signal SRn. . Since the node ND2 does not change, the node ND2 does not change in voltage and is held at a low level.
  • a high-potential signal can be output by using the bootstrap effect. Therefore, such a semiconductor circuit can be suitably used in each part in the display device.
  • Japanese Patent Publication Japanese Patent Laid-Open No. 2006-276541 (published on October 12, 2006)”
  • the conventional semiconductor circuit has a problem that the number of elements such as transistors is increased and the circuit configuration is complicated in order to obtain a bootstrap effect.
  • the present invention has been made in view of the above problems, and an object of the present invention is to provide a semiconductor circuit capable of outputting a stable signal by preventing a decrease in potential level with a simple configuration, and the semiconductor circuit. It is to provide a display device.
  • the semiconductor circuit of the present invention provides A semiconductor circuit composed of transistors of the same conductivity type, A first output control transistor in which a first power supply voltage is applied to one conduction terminal and the other conduction terminal is connected to an output terminal; A first latch control transistor in which an ON voltage corresponding to an input signal is applied to the control terminal, a first data signal is applied to one conduction terminal, and the other conduction terminal is connected to the control terminal of the first output control transistor And A first capacitor is formed between the control terminal of the first latch control transistor and the other conduction terminal of the first latch control transistor; The voltage level of the input signal applied to the control terminal of the first latch control transistor is pulled up by the capacitor to capture the first data signal, and the first data signal is applied to the control terminal of the first output control transistor. It is characterized by that.
  • CMI first data signal
  • VDD maximum voltage
  • the circuit configuration can be simplified.
  • the display device of the present invention provides A display device including a display panel including a data signal line, a scanning signal line, and a common electrode wiring, A common electrode driving circuit having a configuration in which any one of the semiconductor circuits composed of transistors of the same conductivity type is connected in multiple stages and sequentially driving the common electrode wiring; A data signal line driving circuit for supplying a video signal to the data signal line; And a scanning signal line driving circuit that sequentially supplies a scanning signal to the semiconductor circuit and the scanning signal line.
  • the display device of the present invention provides A display device including a display panel including a data signal line, a scanning signal line, and a storage capacitor line, A storage capacitor wiring driving circuit for sequentially driving the storage capacitor wirings, which has a configuration in which any of the semiconductor circuits formed of transistors of the same conductivity type are connected in multiple stages; A data signal line driving circuit for supplying a video signal to the data signal line; And a scanning signal line driving circuit that sequentially supplies a scanning signal to the semiconductor circuit and the scanning signal line.
  • the semiconductor circuit of the present invention takes in the first data signal by pulling up the voltage level of the input signal applied to the control terminal of the first latch control transistor by the capacitor, and taking the first data signal. Is provided to the control terminal of the first output control transistor. Accordingly, it is possible to provide a semiconductor circuit capable of outputting a stable signal while preventing a decrease in potential level with a simple configuration, and a display device including the semiconductor circuit.
  • FIG. 2 is a block diagram illustrating a schematic configuration of a liquid crystal display device including the common electrode driving circuit and the scanning signal line driving circuit illustrated in FIG. 1.
  • FIG. 3 is an equivalent circuit diagram illustrating an electrical configuration of a pixel of the liquid crystal display device illustrated in FIG. 2.
  • 4 is a circuit diagram of a unit circuit included in a common electrode driving circuit according to Example 1 of Embodiment 1.
  • FIG. 5 is a timing chart during operation of the common electrode driving circuit shown in FIG. 4.
  • 6 is a circuit diagram of a unit circuit included in a common electrode driving circuit according to Example 2 of Embodiment 1.
  • FIG. 2 is a block diagram illustrating a schematic configuration of a liquid crystal display device including the common electrode driving circuit and the scanning signal line driving circuit illustrated in FIG. 1.
  • FIG. 3 is an equivalent circuit diagram illustrating an electrical configuration of a pixel of the liquid crystal display device illustrated in FIG. 2.
  • 4 is a circuit diagram of a unit circuit included in a common electrode driving circuit according to Example 1 of Em
  • FIG. 6 is a circuit diagram of a unit circuit included in a common electrode driving circuit according to Example 3 of Embodiment 1.
  • FIG. 8 is a circuit diagram showing another configuration of a unit circuit included in the common electrode driving circuit shown in FIG. 7.
  • 6 is a block diagram showing a configuration of a common electrode drive circuit according to Example 4 of Embodiment 1.
  • FIG. 6 is a circuit diagram of a unit circuit included in a common electrode driving circuit according to Example 4 of Embodiment 1.
  • FIG. 11 is a circuit diagram of a GCK generation circuit (GCK buffer) for generating GCK input to the common electrode driving circuit shown in FIG. 10.
  • 12 is a timing chart when the GCK generation circuit shown in FIG. 11 operates.
  • FIG. 12 is a circuit diagram showing another configuration of the GCK generation circuit shown in FIG. 11.
  • FIG. 6 is a block diagram showing a configuration of a storage capacitor line driving circuit according to a second embodiment. It is a block diagram which shows schematic structure of the liquid crystal display device provided with the common electrode drive circuit and scanning signal line drive circuit which are shown in FIG.
  • FIG. 16 is an equivalent circuit diagram illustrating an electrical configuration of a pixel of the liquid crystal display device illustrated in FIG. 15.
  • 6 is a circuit diagram of a CS unit circuit included in a storage capacitor line driving circuit according to Example 1 of Embodiment 2.
  • FIG. 6 is a circuit diagram of a CS unit circuit included in a storage capacitor line driving circuit according to Example 2 of Embodiment 2.
  • FIG. FIG. 21 is a timing chart during operation of the storage capacitor wiring drive circuit shown in FIG. 20.
  • FIG. 6 is a circuit diagram of a CS unit circuit included in a storage capacitor line driving circuit according to Example 3 of Embodiment 2.
  • FIG. 23 is a circuit diagram showing another configuration of a unit circuit included in the storage capacitor line driving circuit shown in FIG. 22.
  • FIG. 23 is a circuit diagram showing another configuration of a unit circuit included in the storage capacitor line driving circuit shown in FIG. 22.
  • 6 is a block diagram showing a configuration of a storage capacitor line driving circuit according to Example 4 of Embodiment 2.
  • FIG. 6 is a circuit diagram of a CS unit circuit included in a storage capacitor line driving circuit according to Example 4 of Embodiment 2.
  • FIG. It is a circuit diagram which shows the structure of the common electrode drive circuit contained in the conventional display apparatus. It is a timing chart at the time of operation
  • FIG. 1 is a block diagram showing a configuration of a common electrode driving circuit according to the first embodiment. Note that FIG. 1 also shows the configuration of the scanning signal line driver circuit.
  • FIG. 2 is a block diagram showing a schematic configuration of a liquid crystal display device including the common electrode driving circuit and the scanning signal line driving circuit according to the first embodiment.
  • FIG. It is an equivalent circuit diagram which shows an electrical structure.
  • the liquid crystal display device 1 includes a scanning signal line driving circuit 100, a common electrode driving circuit 200, a data signal line driving circuit 300, and a display panel 400. Further, the liquid crystal display device 1 includes a control circuit (not shown) that controls each drive circuit. Note that each drive circuit may be monolithically formed on the active matrix substrate.
  • the display panel 400 is configured by sandwiching liquid crystal between an active matrix substrate (not shown) and a counter substrate, and has a large number of pixels P (FIG. 3) arranged in a matrix.
  • the display panel 400 includes a scanning signal line 41 (GLn), a data signal line 43 (SLn), a thin film transistor (hereinafter referred to as “TFT”) 44, and a pixel electrode 45 on an active matrix substrate.
  • a common line (common electrode wiring) 42 (CMLn) is provided on the counter substrate.
  • One scanning signal line 41 is formed in each row so as to be parallel to each other in the row direction (lateral direction), and the data signal line 43 is arranged in each column so as to be parallel to each other in the column direction (vertical direction).
  • the TFT 44 and the pixel electrode 45 are formed corresponding to each intersection of the scanning signal line 41 and the data signal line 43, and the gate electrode g of the TFT 44 is connected to the scanning signal line 41.
  • the electrode s is connected to the data signal line 43, and the drain electrode d is connected to the pixel electrode 45.
  • the pixel electrode 45 forms a liquid crystal capacitance Clc through the liquid crystal between the pixel electrode 45 and the common line 42.
  • the gate of the TFT 44 is turned on by the gate signal (scanning signal) supplied to the scanning signal line 41, the source signal (data signal) from the data signal line 43 is written to the pixel electrode 45, and the pixel electrode 45 is written to It is possible to realize gradation display according to the source signal by setting the potential according to the source signal and applying a voltage according to the source signal to the liquid crystal interposed between the common line 42. it can.
  • the display panel 400 having the above configuration is driven by the scanning signal line driving circuit 100, the common electrode driving circuit 200, the data signal line driving circuit 300, and a control circuit for controlling them.
  • the horizontal scanning period of each row is sequentially assigned, and each row is sequentially scanned.
  • the scanning signal line driving circuit 100 sequentially outputs a gate signal for turning on the TFT 44 to the scanning signal line 41 of the row in synchronization with the horizontal scanning period of each row.
  • the common electrode driving circuit 200 applies a high level signal (HCOM) or a low level signal (LCOM) to each common line 42 based on the output signal (SROUT) of the shift register 10 constituting the scanning signal line driving circuit 100. Supply.
  • HCOM high level signal
  • LCOM low level signal
  • the data signal line driving circuit 300 outputs a source signal to each data signal line 43.
  • This source signal is a signal obtained by assigning a video signal supplied to the data signal line driving circuit 300 from the outside of the liquid crystal display device 1 through the control circuit to each column in the data signal line driving circuit 300 and performing boosting or the like. is there.
  • the control circuit controls the scanning signal line driving circuit 100, the common electrode driving circuit 200, and the data signal line driving circuit 300 described above to output a gate signal, a source signal, and a common signal from each of these circuits.
  • the liquid crystal display device 1 has a configuration in which a stable operation is performed by preventing a decrease in the potential level of the output signal of the common electrode driving circuit 200.
  • a stable operation is performed by preventing a decrease in the potential level of the output signal of the common electrode driving circuit 200.
  • the shift register 10 constituting the scanning signal line driving circuit 100 is configured by connecting n (n is an integer of 2 or more) unit circuits 11 in multiple stages.
  • the unit circuit 11 has clock terminals CK and CKB, an input terminal INs, and an output terminal OUTs.
  • a signal input / output via each terminal is referred to by the same name as the terminal (for example, a signal input via the clock terminal CK is referred to as a clock signal CK).
  • the shift register 10 is supplied with a start pulse ST and two-phase clock signals CK and CKB from the outside.
  • the start pulse ST is given to the input terminal INs of the unit circuit 11 in the first stage.
  • the clock signal CK1 is supplied to the clock terminal CK of the odd-numbered unit circuit 11 and the clock terminal CKB of the even-numbered unit circuit 11 (even number includes zero, the same applies hereinafter).
  • the clock signal CK2 is supplied to the clock terminal CKB of the odd-numbered unit circuit 11 and the clock terminal CK of the even-numbered unit circuit 11.
  • the output signal OUTs of the unit circuit 11 is sequentially output to the scanning signal lines GL1 to GLn as output signals SROUT1 to SROUTn, and is given to the input terminal INs of the subsequent unit circuit 11. Further, the output signal OUTs of the unit circuit 11 is supplied to the unit circuit 21 of the corresponding common electrode driving circuit 200.
  • the common electrode driving circuit 200 is configured by connecting n (n is an integer of 2 or more) unit circuits 21 in multiple stages.
  • the unit circuit 21 has an input terminal INm, polarity terminals CMI, CMIB, and an output terminal OUTm.
  • the common electrode driving circuit 200 is supplied with the output signal OUTs of the shift register 10 and the polarity signals CMI (first data signal) and CMIB (second data signal).
  • the output signal OUTm of the unit circuit 21 is sequentially output to the common lines (COM lines) CML1 to CMLn as output signals CMOUT1 to CMOUTn.
  • the output signal SROUT (n ⁇ 1) of the (n ⁇ 1) -th unit circuit 11 of the shift register 10 is supplied to the n-th unit circuit 21 of the common electrode driving circuit 200, and n
  • the unit circuit 21 at the stage outputs the output signal CMOUTn to the common line CMLn.
  • the common electrode driving circuit 200 sequentially outputs the output signals CMOUT1 to CMOUTn to the common lines CML1 to CMLn in accordance with the shift operation of the shift register 10. Note that the start pulse ST of the shift register 10 is supplied to the unit circuit 21 in the first stage.
  • FIG. 4 is a circuit diagram of the unit circuit 21 included in the common electrode driving circuit 200 according to the first embodiment.
  • the unit circuit 21 is composed of transistors of the same conductivity type, and includes six N-channel transistors T1 to T6 and two capacitors C1 and C2.
  • Transistor T1 is a first input control transistor
  • transistor T2 is a first latch control transistor
  • transistor T3 is a first output control transistor
  • transistor T4 is a second output control transistor
  • transistor T5 is a second latch control transistor
  • transistor T6 is a second latch. Functions as an input control transistor.
  • on-voltage on level
  • off-voltage off level
  • the power supply voltage VDD is applied to the gate terminal (control terminal) of the transistor T1, and the drain terminal (one conduction terminal) of the transistor T1 is connected to the input terminal INm.
  • the gate terminal of the transistor T2 is connected to the source terminal (the other conduction terminal) of the transistor T1, and the drain terminal of the transistor T2 is connected to the polarity terminal CMI.
  • a connection point between the transistors T1 and T2 is referred to as a node N1.
  • the gate terminal of the transistor T3 is connected to the source terminal of the transistor T2, the power supply voltage HCOM (first power supply voltage) is applied to the drain terminal of the transistor T3, and the source terminal of the transistor T3 is connected to the output terminal OUTm.
  • a connection point between the transistors T2 and T3 is referred to as a node N2.
  • the power supply voltage VDD is applied to the gate terminal of the transistor T6, and the drain terminal of the transistor T6 is connected to the input terminal INm.
  • the gate terminal of the transistor T5 is connected to the source terminal of the transistor T6, and the drain terminal of the transistor T5 is connected to the polarity terminal CMIB.
  • a connection point between the transistors T5 and T6 is referred to as a node N3.
  • the gate terminal of the transistor T4 is connected to the source terminal of the transistor T5, the drain terminal of the transistor T4 is connected to the output terminal OUTm, and the power supply voltage LCOM (second power supply voltage) is applied to the source terminal of the transistor T4.
  • a connection point between the transistors T4 and T5 is referred to as a node N4.
  • Capacitances C1 and C2 are composed of capacitive elements.
  • the capacitor C1 is provided between the gate terminal and the source terminal of the transistor T2, and the capacitor C2 is provided between the gate terminal and the source terminal of the transistor T5.
  • the capacitors C1 and C2 function as bootstrap capacitors.
  • the capacitors C1 and C2 may be configured using a wiring capacitor or a parasitic capacitance of a transistor instead of the capacitor element. As a result, the circuit configuration can be simplified by the amount that the capacitive element is not provided.
  • the transistors T1 and T6 may have a diode-connected configuration in which the gate terminal and the drain terminal are connected to each other.
  • the common electrode driving circuit 200 including the unit circuit 21 having the above configuration performs an operation of sequentially outputting the output signals CMOUT1 to CMOUTn in which the high level and the low level are switched for each frame one by one.
  • the internal signal of the common electrode driving circuit 200 including the clock signals CK1 and CK2 and the potential of the input / output signal are assumed to be VDD when high and VSS when low.
  • FIG. 5 is a timing chart during the operation of the common electrode driving circuit 200.
  • FIG. 5 shows input / output signals in the (n ⁇ 2) -th unit circuit 21, the (n ⁇ 1) -th unit circuit 21, and the n-th unit circuit 21.
  • SR (n-3), SR (n-2), SR (n-1), and SRn are the unit circuit 11 in the (n-3) stage of the shift register 10 and the (n-2) stage, respectively.
  • Unit circuit 11, potential of output signals SROUT (n-3), SROUT (n-2), SROUT (n-1), SROUTn of (n-1) th unit circuit 11 and nth unit circuit 11 Is shown.
  • CMI and CMIB represent polarity signals
  • N1 to N4 represent the potentials of the nodes N1 to N4, respectively.
  • CM (n ⁇ 2), CM (n ⁇ 1), and CMn are the (n ⁇ 2) th unit circuit 21 and the (n ⁇ 1) th unit circuit 21 and n of the common electrode driving circuit 200, respectively.
  • Output signals CMOUT (n ⁇ 2), CMOUT (n ⁇ 1), and CMOUTn of the unit circuit 21 in the stage are shown.
  • CMI and CMIB are signals whose polarities are reversed from each other and whose polarities are reversed every horizontal scanning period. The period from when the output signal SROUT (n-3) is output until the next output signal SROUT (n-3) is output corresponds to one vertical scanning period (one frame).
  • the output signal SROUT (n ⁇ 3) (high level) of the (n ⁇ 3) stage unit circuit 11 of the shift register 10 is input to the input terminal INm of the (n ⁇ 2) stage unit circuit 21. Is done.
  • the transistor T1 is turned on because VDD is applied, and the potential of the node N1 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1).
  • the transistor T2 is turned on and the polarity signal CMI is at a high level, so that the potential of the node N2 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T2). That is, the potential of the node N2 changes from the low level to the high level.
  • the transistor T1 when the potential of the node N1 is charged to VDD ⁇ Vth, the transistor T1 is turned off and the node N1 is in a floating state. Since the node N1 and the source terminal of the transistor T2 are connected via the capacitor C1 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N2) of the transistor T2 changes from low level to high level, The potential of the node N1 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the transistor T3 is turned on.
  • the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (however, , Vth is a threshold voltage of the transistor T6).
  • Vth is a threshold voltage of the transistor T6.
  • the transistor T5 is turned on and the polarity signal CMIB is at the low level, so that the potential at the node N4 changes from the high level to the low level.
  • the transistor T4 is turned off.
  • the node N3 is pushed down by the capacitor C2 and has a potential lower than VDD ⁇ Vth. Since the transistor T6 is on, the potential of the node N3 is charged to VDD ⁇ Vth, and then the transistor T6 is turned off.
  • the power supply voltage HCOM satisfies the relationship of VDD ⁇ HCOM> Vth (where Vth is the threshold voltage of the transistor T3)
  • Vth is the threshold voltage of the transistor T3
  • the HCOM remains at the voltage level from the output terminal OUTm. Is output.
  • the output signal HCOM is supplied to the common line CML (n ⁇ 2) in the (n ⁇ 2) th row.
  • the output signal SROUT (n-3) of the shift register 10 changes from the high level to the low level
  • the potential of the node N1 changes from the high level to the low level
  • the transistor T2 is turned off, and the node N2 is in a floating state. It becomes a state. Since the potential of the node N2 is held at VDD by the capacitor C1, the transistor T3 is kept on.
  • the output signal SROUT (n ⁇ 3) changes from the high level to the low level, the potential of the node N3 becomes the low level, and the transistor T5 is turned off. Since the node N4 is held at a low level by the capacitor C2, the transistor T4 maintains an off state.
  • HCOM is continuously output from the output terminal OUTm at the same voltage level.
  • the high level output signal HCOM can be stably supplied to the common line CML (n ⁇ 2) in the (n ⁇ 2) th row.
  • the output signal SROUT (n ⁇ 3) (high level) of the (n ⁇ 3) stage unit circuit 11 of the shift register 10 is input to the input terminal INm of the (n ⁇ 2) stage unit circuit 21. Is done. Since the transistor T1 is supplied with VDD, the transistor T1 is turned on, and the potential of the node N1 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1). As a result, the transistor T2 is turned on and the polarity signal CMI is at a low level, so that the potential at the node N2 is at a low level. That is, the potential of the node N2 changes from the high level to the low level. As a result, the transistor T3 is turned off.
  • the node N1 is pushed down by the capacitor C1 and has a potential lower than VDD ⁇ Vth. Since the transistor T1 is in the on state, the potential of the node N1 is charged to VDD ⁇ Vth, and then the transistor T1 is in the off state.
  • the transistor T6 when the high-level output signal SROUT (n-3) is input as the input signal INm, the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (however, , Vth is a threshold voltage of the transistor T6). As a result, the transistor T5 is turned on and the polarity signal CMIB is at the high level, so that the potential of the node N4 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T5). That is, the potential of the node N4 changes from the low level to the high level.
  • the transistor T6 when the potential of the node N3 is charged to VDD ⁇ Vth, the transistor T6 is turned off and the node N3 is in a floating state. Since the node N3 and the source terminal of the transistor T5 are connected via the capacitor C2 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N4) of the transistor T5 changes from low level to high level, The potential of the node N3 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the polarity signal CMIB whose maximum voltage is VDD passes through the transistor T5 without voltage drop, and the potential of the node N4 becomes VDD.
  • the transistor T4 is turned on, LCOM is output from the output terminal OUTm, and the output signal LCOM is supplied to the common line CML (n-2) in the (n-2) th row.
  • the output signal SROUT (n ⁇ 2) (high level) of the (n ⁇ 2) stage unit circuit 11 of the shift register 10 is input to the input terminal INm of the (n ⁇ 1) stage unit circuit 21. Is done. Since the transistor T1 is supplied with VDD, the transistor T1 is turned on, and the potential of the node N1 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1). As a result, the transistor T2 is turned on and the polarity signal CMI is at a low level, so that the potential at the node N2 is at a low level. That is, the potential of the node N2 changes from the high level to the low level. As a result, the transistor T3 is turned off.
  • the node N1 is pushed down by the capacitor C1 and has a potential lower than VDD ⁇ Vth. Since the transistor T1 is in the on state, the potential of the node N1 is charged to VDD ⁇ Vth, and then the transistor T1 is in the off state.
  • the transistor T6 when the high-level output signal SROUT (n ⁇ 2) is input as the input signal INm, the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (however, , Vth is a threshold voltage of the transistor T6). As a result, the transistor T5 is turned on and the polarity signal CMIB is at the high level, so that the potential of the node N4 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T5). That is, the potential of the node N4 changes from the low level to the high level.
  • the transistor T6 when the potential of the node N3 is charged to VDD ⁇ Vth, the transistor T6 is turned off and the node N3 is in a floating state. Since the node N3 and the source terminal of the transistor T5 are connected via the capacitor C2 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N4) of the transistor T5 changes from low level to high level, The potential of the node N3 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the polarity signal CMIB whose maximum voltage is VDD passes through the transistor T5 without voltage drop, and the potential of the node N4 becomes VDD. Thereby, the transistor T4 is turned on. As a result, LCOM is output from the output terminal OUTm, and the output signal LCOM is supplied to the common line CML (n ⁇ 1) of the (n ⁇ 1) th row.
  • the output signal SROUT (n ⁇ 2) (high level) of the (n ⁇ 2) stage unit circuit 11 of the shift register 10 is input to the input terminal INm of the (n ⁇ 1) stage unit circuit 21. Is done.
  • the transistor T1 is turned on because VDD is applied, and the potential of the node N1 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1).
  • the transistor T2 is turned on and the polarity signal CMI is at a high level, so that the potential of the node N2 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T2). That is, the potential of the node N2 changes from the low level to the high level.
  • the transistor T1 when the potential of the node N1 is charged to VDD ⁇ Vth, the transistor T1 is turned off and the node N1 is in a floating state. Since the node N1 and the source terminal of the transistor T2 are connected via the capacitor C1 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N2) of the transistor T2 changes from low level to high level, The potential of the node N1 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the transistor T3 is turned on.
  • the transistor T6 when the high-level output signal SROUT (n ⁇ 2) is input as the input signal INm, the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (however, , Vth is a threshold voltage of the transistor T6). As a result, the transistor T5 is turned on and the polarity signal CMIB is at the low level, so that the potential at the node N4 changes from the high level to the low level. Thereby, the transistor T4 is turned off. Note that the node N3 is pushed down by the capacitor C2 and has a potential lower than VDD ⁇ Vth. Since the transistor T6 is on, the potential of the node N3 is charged to VDD ⁇ Vth, and then the transistor T6 is turned off.
  • the power supply voltage HCOM satisfies the relationship of VDD ⁇ HCOM> Vth (where Vth is the threshold voltage of the transistor T3)
  • Vth is the threshold voltage of the transistor T3
  • the HCOM remains at the voltage level from the output terminal OUTm. Is output.
  • the output signal HCOM is supplied to the common line CML (n ⁇ 1) of the (n ⁇ 1) th row.
  • the output signal SROUT (n-2) of the shift register 10 changes from the high level to the low level
  • the potential of the node N1 changes from the high level to the low level
  • the transistor T2 is turned off, and the node N2 is in a floating state. It becomes a state. Since the potential of the node N2 is held at VDD by the capacitor C1, the transistor T3 is kept on.
  • the output signal SROUT (n ⁇ 2) changes from the high level to the low level, the potential of the node N3 becomes the low level, and the transistor T5 is turned off. Since the node N4 is held at a low level by the capacitor C2, the transistor T4 maintains an off state.
  • HCOM is continuously output from the output terminal OUTm at the same voltage level.
  • the high level output signal HCOM can be stably supplied to the common line CML (n ⁇ 1) of the (n ⁇ 1) th row.
  • the output signal SROUT (n ⁇ 1) (high level) of the (n ⁇ 1) th unit circuit 11 of the shift register 10 is input to the nth unit circuit 21.
  • the subsequent operation is the same as the operation of the unit circuit 21 in the (n-2) stage. As described above, the unit circuit 21 at each stage operates. In the third and subsequent frames, the operations of the first and second frames are repeated.
  • the transistors T2 and T3 are formed so that the charging speed of the node N1 is faster than the charging rate of the node N2.
  • the transistor T3 is formed so that the channel size (area including the W length and L length) is larger than the channel size (area including the W length and L length) of the transistor T2.
  • FIG. 6 is a circuit diagram of the unit circuit 22 included in the common electrode driving circuit 200 according to the second embodiment. As shown in FIG. 6, the unit circuit 22 is composed of transistors of the same conductivity type, and includes five N-channel transistors T1 to T5 and one capacitor C1.
  • connection relationship of the transistors T1 to T3 is the same as that of the first embodiment shown in FIG.
  • the gate terminal of the transistor T5 is connected to the input terminal INm and the drain terminal of the transistor T1, and the drain terminal of the transistor T5 is connected to the polarity terminal CMIB.
  • a connection point between the transistors T1 and T5 is referred to as a node N3.
  • the gate terminal of the transistor T4 is connected to the source terminal of the transistor T5, the drain terminal of the transistor T4 is connected to the output terminal OUTm, and the power supply voltage LCOM is applied to the source terminal of the transistor T4.
  • a connection point between the transistors T4 and T5 is referred to as a node N4.
  • the common electrode driving circuit 200 including the unit circuit 22 having the above configuration outputs the output signals CMOUT1 to CMOUTn in which the high level and the low level are switched for each frame one by one in the same manner as the common electrode driving circuit 200 of the first embodiment. Perform the action.
  • the transistor T6 and the capacitor C2 can be omitted, so that the circuit configuration can be simplified.
  • the transistor T5 When the high-level output signal SROUT (n-3) is input as the input signal INm to the input terminal INm of the unit circuit 22 in the (n-2) stage, the transistor T5 is turned on. Since the polarity signal CMIB is at the low level, the potential of the node N4 changes from the high level to the low level. Thereby, the transistor T4 is turned off.
  • the transistor T5 When the high-level output signal SROUT (n-3) is input as the input signal INm to the input terminal INm of the unit circuit 22 in the (n-2) stage, the transistor T5 is turned on. Since the polarity signal CMIB is at a high level, the potential of the node N4 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T4). Here, when the potential of the node N4 is equal to or higher than LCOM + Vth (where Vth is a threshold voltage of the transistor T4), the transistor T4 is turned on, and LCOM is output from the output terminal OUTm. The output signal LCOM is supplied to the common line CML (n ⁇ 2) in the (n ⁇ 2) th row.
  • FIG. 7 is a circuit diagram of the unit circuit 23 included in the common electrode driving circuit 200 according to the third embodiment.
  • the unit circuit 23 is composed of transistors of the same conductivity type, and includes eight N-channel transistors T1a, T1b, T2 to T5, T6a, T6b, and two capacitors C1, C2. It is out.
  • the transistors T1a, T1b, T6a, T6b function as a scanning direction switching circuit.
  • the connection relationship of the transistors T2 to T5 is the same as that of the unit circuit 21 of the first embodiment shown in FIG.
  • the switching signal UD is given to the gate terminal of the transistor T1a, the drain terminal is connected to the input terminal IN1a, and the source terminal is connected to the gate terminal of the transistor T2.
  • the switching signal UDB (UD negation) is applied to the gate terminal of the transistor T1b, the drain terminal is connected to the input terminal IN1b, and the source terminal is connected to the gate terminal of the transistor T2.
  • a connection point between the transistors T1a, T1b, and T2 is referred to as a node N1.
  • the switching signal UD is given to the gate terminal of the transistor T6a, the drain terminal is connected to the input terminal IN6a, and the source terminal is connected to the gate terminal of the transistor T5.
  • the switching signal UDB (UD negation) is applied to the gate terminal of the transistor T6b, the drain terminal is connected to the input terminal IN6b, and the source terminal is connected to the gate terminal of the transistor T5.
  • a connection point between the transistors T6a, T6b, and T5 is referred to as a node N3.
  • the output signal SROUT (n ⁇ 1) of the preceding shift register SR (n ⁇ 1) is input to the input terminal IN1a, and the input of the subsequent shift register SR (n + 1) to the input terminal IN1b.
  • An output signal SROUT (n + 1) is input.
  • the switching signals UD and UDB are signals whose polarities are reversed. When the switching signal UD is at a high level, the transistor T1a is turned on and the output signal SROUT (n ⁇ 1) is taken in. When the level is high, the transistor T1b is turned on and the output signal SROUT (n + 1) is taken in.
  • the transistor T6a is turned on and the output signal SROUT (n-1) is taken in.
  • the transistor T6b is turned on.
  • the output signal SROUT (n + 1) is taken in.
  • the shift direction (scanning direction) of the common electrode driving circuit 200 is switched (a first direction from the first stage to the nth stage and a second direction from the nth stage to the first stage). This can correspond to the scanning signal line driving circuit 100.
  • the unit circuit 23 of FIG. 7 may have a configuration in which the capacitor C2 is omitted.
  • FIG. 9 is a block diagram illustrating the configuration of the common electrode driving circuit 200 according to the fourth embodiment.
  • the common electrode driving circuit 200 is configured by connecting n (n is an integer of 2 or more) unit circuits 25 in multiple stages.
  • the unit circuit 25 has input terminals INm and INg (input unit), polarity terminals CMI and CMIB, and an output terminal OUTm.
  • the common electrode driving circuit 200 is supplied with the output signal OUTs of the shift register 10, the polarity signals CMI and CMIB, and the clock signal GCK1 (or GCK2).
  • the output signal OUTm of the unit circuit 25 is sequentially output to the common lines CML1 to CMLn as output signals CMOUT1 to CMOUTn.
  • the clock signals GCK1 and GCK2 are clock signals with a duty ratio of 50% whose phases are reversed.
  • FIG. 10 is a circuit diagram of the unit circuit 25 included in the common electrode driving circuit 200 according to the fourth embodiment.
  • the unit circuit 25 is composed of transistors of the same conductivity type, and includes 16 N-channel transistors T1 to T6, T11 to T20, and four capacitors C1 to C4.
  • the transistors T11, T12, T13, T19 and the capacitor C4 function as a first active signal holding circuit (first holding circuit), and the transistors T14, T15, T16, T17 and the capacitor C3 are second active signal holding circuits (second holding circuit).
  • the transistor T20 functions as a first stabilization circuit
  • the transistor T18 functions as a second stabilization circuit.
  • the connection relationship of the transistors T1 to T6 and the capacitors C1 and C2 is the same as that of the unit circuit 21 of the first embodiment (see FIG. 4), and each input signal inputted to these, that is, (n -1)
  • the output signal SROUT (n-1) and polarity signals CMI and CMIB of the unit circuit 11 (SR (n-1)) at the stage are the same as those of the unit circuit 21.
  • the common electrode driving circuit 200 according to the fourth embodiment has a configuration for outputting a common signal having a more stable potential level. Below, it demonstrates centering on difference with the unit circuit 11. FIG.
  • the gate terminal of the transistor T11 is connected to the node N2, and the power supply voltage VDD is applied to the drain terminal of the transistor T11.
  • the gate terminal of the transistor T12 is connected to the source terminal of the transistor T11, VDD is supplied to the drain terminal of the transistor T12, and the source terminal is connected to the node N2.
  • VDD is applied to the gate terminal of the transistor T13, and the drain terminal of the transistor T13 is connected to the connection point of the transistors T11 and T12.
  • the drain terminal of the transistor T19 is connected to the source terminal of the transistor T13, and LCOM is applied to the source terminal of the transistor T19.
  • the gate terminal of the transistor T20 is connected to the gate terminal of the transistor T19 and the node N4, the drain terminal of the transistor T20 is connected to the node N2, and LCOM is given to the source terminal.
  • the gate terminal of the transistor T14 is connected to the node N4, and VDD is given to the drain terminal.
  • the gate terminal of the transistor T15 is connected to the source terminal of the transistor T14, VDD is supplied to the drain terminal, and the source terminal is connected to the node N4.
  • VDD is given to the gate terminal of the transistor T16, and the drain terminal is connected to the connection point of the transistors T14 and T15.
  • the drain terminal of the transistor T17 is connected to the source terminal of the transistor T16, and LCOM is applied to the source terminal of the transistor T17.
  • the gate terminal of the transistor T18 is connected to the gate terminal of the transistor T17, the gate terminal of the transistor T11, and the node N2, the drain terminal of the transistor T18 is connected to the node N4, and LCOM is given to the source terminal.
  • the input terminal INg is connected to the source terminal of the transistor T14, the drain terminal of the transistor T16, and the gate terminal of the transistor T15 via the capacitor C3. Further, the input terminal INg is connected to the source terminal of the transistor T11, the drain terminal of the transistor T13, and the gate terminal of the transistor T12 via the capacitor C4.
  • the transistor T11 When the potential of the node N2 is VDD, the transistor T11 is turned on. At this time, a potential higher than VDD is applied to the transistor T12 by the push-up (bootstrap effect) by the capacitor C4, and the transistor T12 is turned on, whereby the maximum voltage VDD is supplied to the gate of the transistor T3 via the node N2. Can be given to the terminal. Further, since the node N2 is VDD, the transistor T18 is turned on, and the node N4 is fixed to LCOM. Therefore, the high level output signal HCOM can be stably supplied to the common line CML.
  • the transistor T14 when the potential of the node N4 is VDD, the transistor T14 is turned on. At this time, a potential higher than VDD is applied to the transistor T15 by the push-up (bootstrap effect) by the capacitor C3, and the transistor T15 is turned on, whereby the maximum voltage VDD is supplied to the gate of the transistor T4 via the node N4. Can be given to the terminal. Further, since the node N4 is VDD, the transistor T20 is turned on, and the node N2 is fixed to LCOM. Therefore, the low level output signal LCOM can be stably supplied to the common line CML.
  • the layout area can be reduced.
  • the present invention is not limited to this, and a separate power supply voltage VSS may be provided.
  • FIG. 11 is a circuit diagram of the GCK generation circuit (GCK buffer) 12. As shown in FIG. 11, the GCK generation circuit 12 is composed of transistors of the same conductivity type, and includes five N-channel transistors Tr1 to Tr5 and one capacitor C1.
  • the GCK generation circuit 12 has input terminals IN1 and IN2 and an output terminal OUTg.
  • the gate terminal of the transistor Tr1 is connected to the input terminal IN1, and VDD is supplied to the drain terminal.
  • the gate terminal of the transistor Tr2 is connected to the input terminal IN2, the drain terminal is connected to the source terminal of the transistor Tr1, and VSS is applied to the source terminal of the transistor Tr2.
  • a connection point between the transistors Tr1 and Tr2 is referred to as a node n1.
  • VDD is applied to the gate terminal of the transistor Tr3, and the drain terminal is connected to the node n1.
  • the gate terminal of the transistor Tr4 is connected to the source terminal of the transistor Tr3, VDD is supplied to the drain terminal, and the source terminal is connected to the output terminal OUTg.
  • a connection point between the transistors Tr3 and Tr4 is referred to as n2.
  • a capacitor C1 is provided between the gate terminal and the source terminal of the transistor Tr4.
  • the gate terminal of the transistor Tr5 is connected to the input terminal IN2, the drain terminal is connected to the source terminal of the transistor Tr4 and the output terminal OUTg, and VSS is applied to the source terminal of the transistor Tr5.
  • FIG. 12 is a timing chart when the GCK generation circuit 12 operates.
  • IN1 and IN2 indicate the potentials of the clock signals CK1 and CK2, respectively.
  • the transistor Tr1 In the period t1, when the input signal IN1 is at a high level and IN2 is at a low level, the transistor Tr1 is turned on, and the potential of the node n1 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor Tr1). Since the transistor Tr3 is in the on state, the potential of the node n2 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistors Tr1 and Tr3). When the node n2 is charged to VDD ⁇ Vth, the transistor Tr3 is turned off and the node n2 is in a floating state.
  • the transistor Tr4 since the output signal OUTg rises from the low level to the high level, the node n2 rises above VDD via the capacitor C1 (bootstrap effect), so that the transistor Tr4 is turned on and the output terminal OUTg is connected to the output terminal OUTg. A voltage VDD that does not drop the threshold is output. Note that the transistor Tr3 has a role of dispersing the breakdown voltage when the node n2 rises to Vth or more.
  • the clock load is compared with the configuration in which the clock signals CK1, CK2 are directly supplied to the unit circuit. Can be reduced. Therefore, particularly in a display panel having a high resolution, it is possible to suppress the influence of delay and the like and to prevent the display quality from deteriorating.
  • the switching timing of the potential levels of the input signals IN1 and IN2 may be the same, but if shifted, the node n2 becomes high level after the transistor Tr5 is completely turned off, so that it is reliably pushed up (bootstrap). The action can be performed.
  • the GCK generation circuit 12 applies GCK1 to the odd-numbered unit circuits 25 (CM1, CM3,). Then, GCK2 is supplied to the unit circuits 25 (CM2, CM4,%) At even stages.
  • GCK2 is supplied to the odd-numbered unit circuits 25 (CM1, CM3,%)
  • GCK1 is supplied to the unit circuit 25 (CM2, CM4,).
  • FIG. 13 is a circuit diagram showing another configuration of the GCK generation circuit 12.
  • transistors Tr6 and Tr7 are added to the GCK generation circuit 12 of FIG.
  • An initial signal INT (initialization signal) is applied to the gate terminal of the transistor Tr6, the drain terminal is connected to the node N2, and VSS is applied to the source terminal.
  • the initial signal INT is given to the gate terminal of the transistor Tr7, the drain terminal is connected to the output terminal OUTg, and VSS is given to the source terminal.
  • the initial signal INT is at a high level, the transistors Tr6 and Tr7 are turned on, the node N2 is fixed to VSS, and VSS can be reliably output to the output terminal OUTg.
  • Embodiment 2 according to the present invention will be described below.
  • differences from the liquid crystal display device 1 according to the first embodiment will be mainly described, and components having the same functions as the components described in the first embodiment will be described. The same number is attached and the explanation is omitted.
  • FIG. 14 is a block diagram showing a configuration of the storage capacitor line driving circuit 500 according to the second embodiment.
  • FIG. 14 also shows the configuration of the scanning signal line driver circuit 100.
  • FIG. 15 is a block diagram showing a schematic configuration of the liquid crystal display device 2 according to the second embodiment, and
  • FIG. 16 is an equivalent circuit diagram showing an electrical configuration of the pixel P of the liquid crystal display device 2.
  • the liquid crystal display device 2 includes a scanning signal line drive circuit 100, a data signal line drive circuit 300, a display panel 400, and a storage capacitor line drive circuit 500. Further, the liquid crystal display device 2 includes a control circuit (not shown) that controls each drive circuit.
  • the display panel 400 includes a scanning signal line 41, a data signal line 43, a TFT 44, a storage capacitor wiring 46, and a pixel electrode 45 on an active matrix substrate, and a common electrode com on a counter substrate.
  • One storage capacitor line 46 is formed in each row so as to be parallel to each other in the row direction (lateral direction), and is arranged to make a pair with the scanning signal line 41.
  • the storage capacitor lines 46 are capacitively coupled to the pixel electrodes 45 arranged in each row, and form storage capacitors (also referred to as “auxiliary capacitors”) Ccs between the pixel electrodes 45.
  • the display panel 400 having the above configuration is driven by the scanning signal line driving circuit 100, the data signal line driving circuit 300, the storage capacitor wiring driving circuit 500, and a control circuit for controlling them.
  • the horizontal scanning period of each row is sequentially assigned, and each row is sequentially scanned.
  • the scanning signal line driving circuit 100 sequentially outputs a gate signal for turning on the TFT 44 to the scanning signal line 41 of the row in synchronization with the horizontal scanning period of each row.
  • the storage capacitor line driving circuit 500 supplies a high level CS signal (HCS) or a low level CS signal to each storage capacitor line 46. (LCS) is supplied.
  • HCS high level CS signal
  • LCD low level CS signal
  • the data signal line driving circuit 300 outputs a source signal to each data signal line 43.
  • This source signal is a signal obtained by assigning a video signal supplied to the data signal line drive circuit 300 from the outside of the liquid crystal display device 2 via the control circuit to each column in the data signal line drive circuit 300 and performing boosting or the like. is there.
  • the control circuit controls the scanning signal line drive circuit 100, the data signal line drive circuit 300, and the storage capacitor line drive circuit 500 described above to output a gate signal, a source signal, and a CS signal from these circuits. .
  • the liquid crystal display device 2 has a configuration in which a stable operation is performed by preventing a decrease in the potential level of the output signal (CS signal) of the storage capacitor wiring driving circuit 500. Since the scanning signal line driving circuit 100 is the same as that of the first embodiment, a specific configuration of the storage capacitor line driving circuit 500 will be described below.
  • the storage capacitor wiring drive circuit 500 is configured by connecting n (n is an integer of 2 or more) CS unit circuits 51 in multiple stages.
  • the CS unit circuit 51 has an input terminal INc, polarity terminals CMI, CMIB, and an output terminal OUTc.
  • the storage capacitor line driving circuit 500 is supplied with the output signal OUTs of the shift register 10 and the polarity signals CMI and CMIB.
  • the output signal OUTc of the CS unit circuit 51 is sequentially output to the storage capacitor lines CSL1 to CSLn as output signals CSOUT1 to CSOUTn.
  • the (n ⁇ 1) -th stage CS unit circuit 51 (CS (n ⁇ 1)) of the storage capacitor line driving circuit 500 includes the n-th stage unit circuit 11 (SRn) of the shift register 10.
  • the output signal SROUTn is supplied, and the (n ⁇ 1) -th stage CS unit circuit 51 (CS (n ⁇ 1)) outputs the output signal CSOUT (n ⁇ 1) to the storage capacitor line CSL (n ⁇ 1).
  • the output signal SROUT (n + 1) of the (n + 1) -th unit circuit 11 (SR (n + 1)) of the shift register 10 is supplied to the n-th CS unit circuit 51 (CSn).
  • CS unit circuit 51 (CSn) outputs an output signal CSOUTn to the storage capacitor line CSLn.
  • the storage capacitor line driving circuit 500 receives the output signal of the unit circuit 11 of the subsequent shift register 10 to each CS unit circuit 51, so that the output signal is generated along with the shift operation of the shift register 10.
  • CSOUT1 to CSMOUTn are sequentially output to the storage capacitor lines CSL1 to CSLn.
  • FIG. 17 is a circuit diagram of the CS unit circuit 51 included in the storage capacitor line driving circuit 500 according to Example 1 of the second embodiment.
  • the CS unit circuit 51 is composed of transistors of the same conductivity type, and includes six N-channel transistors T1 to T6 and two capacitors C1 and C2.
  • Transistor T1 is a first input control transistor
  • transistor T2 is a first latch control transistor
  • transistor T3 is a first output control transistor
  • transistor T4 is a second output control transistor
  • transistor T5 is a second latch control transistor
  • transistor T6 is a second latch. Functions as an input control transistor.
  • on-voltage on level
  • off-voltage off level
  • the power supply voltage VDD is applied to the gate terminal (control terminal) of the transistor T1, and the drain terminal (one conduction terminal) of the transistor T1 is connected to the input terminal INc.
  • the gate terminal of the transistor T2 is connected to the source terminal (the other conduction terminal) of the transistor T1, and the drain terminal of the transistor T2 is connected to the polarity terminal CMI.
  • a connection point between the transistors T1 and T2 is referred to as a node N1.
  • the gate terminal of the transistor T3 is connected to the source terminal of the transistor T2, the high-level power supply voltage VCS (first power supply voltage) is applied to the drain terminal of the transistor T3, and the source terminal of the transistor T3 is connected to the output terminal OUTc.
  • the A connection point between the transistors T2 and T3 is referred to as a node N2.
  • the power supply voltage VDD is applied to the gate terminal of the transistor T6, and the drain terminal of the transistor T6 is connected to the input terminal INc.
  • the gate terminal of the transistor T5 is connected to the source terminal of the transistor T6, and the drain terminal of the transistor T5 is connected to the polarity terminal CMIB.
  • a connection point between the transistors T5 and T6 is referred to as a node N3.
  • the gate terminal of the transistor T4 is connected to the source terminal of the transistor T5, the drain terminal of the transistor T4 is connected to the output terminal OUTc, and a low-level power supply voltage VSS (second power supply voltage) is applied to the source terminal of the transistor T4. It is done.
  • a connection point between the transistors T4 and T5 is referred to as a node N4.
  • Capacitances C1 and C2 are composed of capacitive elements.
  • the capacitor C1 is provided between the gate terminal and the source terminal of the transistor T2, and the capacitor C2 is provided between the gate terminal and the source terminal of the transistor T5.
  • the capacitors C1 and C2 function as bootstrap capacitors.
  • the capacitors C1 and C2 may be configured using a wiring capacitor or a parasitic capacitance of a transistor instead of the capacitor element. As a result, the circuit configuration can be simplified by the amount that the capacitive element is not provided.
  • the storage capacitor line driving circuit 500 including the CS unit circuit 51 having the above configuration performs an operation of sequentially outputting the output signals CSOUT1 to CSOUTn in which the high level and the low level are switched for each frame one by one.
  • the internal signal of the storage capacitor wiring driving circuit 500 including the clock signals CK1 and CK2 and the potential of the input / output signal are assumed to be VDD when high and VSS when low.
  • FIG. 18 is a timing chart during the operation of the storage capacitor wiring driving circuit 500.
  • FIG. 18 shows input / output signals in the (n ⁇ 2) th stage CS unit circuit 51, the (n ⁇ 1) th stage CS unit circuit 51, and the nth stage CS unit circuit 51.
  • SR (n ⁇ 1), SRn, SR (n + 1) are the (n ⁇ 1) -th unit circuit 11, the n-th unit circuit 11, and the (n + 1) -th unit circuit 11 of the shift register 10, respectively.
  • the potentials of the output signals SROUT (n ⁇ 1), SROUTn, SROUT (n + 1) are shown.
  • CMI and CMIB represent polarity signals
  • N1 to N4 represent the potentials of the nodes N1 to N4, respectively.
  • CS (n ⁇ 2), CS (n ⁇ 1), and CSn are the (n ⁇ 2) th stage CS unit circuit 51 and the (n ⁇ 1) th stage CS unit circuit of the storage capacitor wiring driving circuit 500, respectively.
  • 51 shows output signals CSOUT (n ⁇ 2), CSOUT (n ⁇ 1) and CSOUTn of the CS unit circuit 51 in the 51st stage.
  • CMI and CMIB are signals whose polarities are reversed from each other and whose polarities are reversed every horizontal scanning period. A period from when the output signal SROUT (n-1) is output until the next output signal SROUT (n-1) is output corresponds to one vertical scanning period (one frame).
  • the output signal SROUT (n ⁇ 1) (high level) of the (n ⁇ 1) th stage unit circuit 11 of the shift register 10 is applied to the input terminal INc of the (n ⁇ 2) th stage CS unit circuit 51.
  • the transistor T1 is turned on because VDD is applied, and the potential of the node N1 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1).
  • the transistor T2 is turned on and the polarity signal CMI is at a high level, so that the potential of the node N2 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T2). That is, the potential of the node N2 changes from the low level to the high level.
  • the transistor T1 when the potential of the node N1 is charged to VDD ⁇ Vth, the transistor T1 is turned off and the node N1 is in a floating state. Since the node N1 and the source terminal of the transistor T2 are connected via the capacitor C1 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N2) of the transistor T2 changes from low level to high level, The potential of the node N1 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the transistor T3 is turned on.
  • the transistor T6 when a high-level output signal SROUT (n ⁇ 1) is input as the input signal INc, the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (however, , Vth is a threshold voltage of the transistor T6). As a result, the transistor T5 is turned on and the polarity signal CMIB is at the low level, so that the potential at the node N4 changes from the high level to the low level. Thereby, the transistor T4 is turned off. Note that the node N3 is pushed down by the capacitor C2 and has a potential lower than VDD ⁇ Vth. Since the transistor T6 is on, the potential of the node N3 is charged to VDD ⁇ Vth, and then the transistor T6 is turned off.
  • VCS the power supply voltage
  • Vth the threshold voltage of the transistor T3
  • Vth the threshold voltage of the transistor T3
  • the VCS is maintained at the voltage level as it is from the output terminal OUTc. Is output.
  • the output signal VCS is supplied to the storage capacitor line CSL (n ⁇ 2) in the (n ⁇ 2) th row.
  • VCS is continuously output from the output terminal OUTc at the voltage level as it is.
  • the high level output signal VCS can be stably supplied to the storage capacitor line CSL (n ⁇ 2) in the (n ⁇ 2) th row.
  • the output signal SROUT (n ⁇ 1) (high level) of the (n ⁇ 1) th stage unit circuit 11 of the shift register 10 is applied to the input terminal INc of the (n ⁇ 2) th stage CS unit circuit 51.
  • the transistor T1 is supplied with VDD, the transistor T1 is turned on, and the potential of the node N1 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1).
  • the transistor T2 is turned on and the polarity signal CMI is at a low level, so that the potential at the node N2 is at a low level. That is, the potential of the node N2 changes from the high level to the low level.
  • the transistor T3 is turned off.
  • the node N1 is pushed down by the capacitor C1 and has a potential lower than VDD ⁇ Vth. Accordingly, the transistor T1 is turned on and the potential of the node N1 is charged to VDD ⁇ Vth, and then the transistor T1 is turned off.
  • the transistor T6 when the potential of the node N3 is charged to VDD ⁇ Vth, the transistor T6 is turned off and the node N3 is in a floating state. Since the node N3 and the source terminal of the transistor T5 are connected via the capacitor C2 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N4) of the transistor T5 changes from low level to high level, The potential of the node N3 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the polarity signal CMIB whose maximum voltage is VDD passes through the transistor T5 without voltage drop, and the potential of the node N4 becomes VDD.
  • the transistor T4 is turned on, VSS is output from the output terminal OUTc, and the output signal VSS is supplied to the storage capacitor line CSL (n-2) in the (n-2) th row.
  • VSS is continuously output from the output terminal OUTc at the same voltage level.
  • the low level output signal VSS can be stably supplied to the storage capacitor line CSL (n ⁇ 2) in the (n ⁇ 2) th row.
  • the output signal SROUTn (high level) of the n-th unit circuit 11 of the shift register 10 is input to the input terminal INc of the (n ⁇ 1) -th CS unit circuit 51. Since the transistor T1 is supplied with VDD, the transistor T1 is turned on, and the potential of the node N1 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1). As a result, the transistor T2 is turned on and the polarity signal CMI is at a low level, so that the potential at the node N2 is at a low level. That is, the potential of the node N2 changes from the high level to the low level. As a result, the transistor T3 is turned off.
  • the node N1 is pushed down by the capacitor C1 and has a potential lower than VDD ⁇ Vth. Accordingly, the transistor T1 is turned on and the potential of the node N1 is charged to VDD ⁇ Vth, and then the transistor T1 is turned off.
  • the transistor T6 when the high-level output signal SROUTn is input as the input signal INc, the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (where Vth is the transistor T6). Threshold voltage). As a result, the transistor T5 is turned on and the polarity signal CMIB is at the high level, so that the potential of the node N4 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T5). That is, the potential of the node N4 changes from the low level to the high level.
  • the transistor T6 when the potential of the node N3 is charged to VDD ⁇ Vth, the transistor T6 is turned off and the node N3 is in a floating state. Since the node N3 and the source terminal of the transistor T5 are connected via the capacitor C2 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N4) of the transistor T5 changes from low level to high level, The potential of the node N3 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the polarity signal CMIB whose maximum voltage is VDD passes through the transistor T5 without voltage drop, and the potential of the node N4 becomes VDD.
  • the transistor T4 is turned on, VSS is output from the output terminal OUTc, and the output signal VSS is supplied to the storage capacitor line CSL (n ⁇ 1) in the (n ⁇ 1) th row.
  • the output signal SROUTn (high level) of the n-th unit circuit 11 of the shift register 10 is input to the input terminal INc of the (n ⁇ 1) -th CS unit circuit 51.
  • the transistor T1 is turned on because VDD is applied, and the potential of the node N1 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1).
  • the transistor T2 is turned on and the polarity signal CMI is at a high level, so that the potential of the node N2 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T2). That is, the potential of the node N2 changes from the low level to the high level.
  • the transistor T1 when the potential of the node N1 is charged to VDD ⁇ Vth, the transistor T1 is turned off and the node N1 is in a floating state. Since the node N1 and the source terminal of the transistor T2 are connected via the capacitor C1 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N2) of the transistor T2 changes from low level to high level, The potential of the node N1 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the transistor T3 is turned on.
  • the transistor T6 when the high-level output signal SROUTn is input as the input signal INc, the transistor T6 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (where Vth is the transistor T6). Threshold voltage). As a result, the transistor T5 is turned on and the polarity signal CMIB is at the low level, so that the potential at the node N4 changes from the high level to the low level. Thereby, the transistor T4 is turned off. Note that the node N3 is pushed down by the capacitor C2 and has a potential lower than VDD ⁇ Vth. Since the transistor T6 is on, the potential of the node N3 is charged to VDD ⁇ Vth, and then the transistor T6 is turned off.
  • VCS the power supply voltage
  • Vth the threshold voltage of the transistor T3
  • Vth the threshold voltage of the transistor T3
  • the high-level VCS remains unchanged from the output terminal OUTc. Output at voltage level.
  • the output signal VCS is supplied to the storage capacitor line CSL (n ⁇ 1) in the (n ⁇ 1) th row.
  • the output signal SROUT (n + 1) (high level) of the (n + 1) th stage unit circuit 11 of the shift register 10 is input to the nth stage CS unit circuit 51.
  • the subsequent operation is the same as that of the CS unit circuit 51 in the (n-2) th stage.
  • the CS unit circuit 51 of each stage operates.
  • the operations of the first and second frames are repeated.
  • FIG. 19 is a block diagram showing a configuration of the storage capacitor line driving circuit 500 according to Example 2 of the second embodiment.
  • the storage capacitor line driving circuit 500 is configured by connecting n (n is an integer of 2 or more) CS unit circuits 52 in multiple stages.
  • the CS unit circuit 52 has input terminals INc1, INc2, polarity terminals CMI, CMIB, and an output terminal OUTc.
  • the storage capacitor line driving circuit 500 is supplied with the output signal OUTs of the shift register 10 and the polarity signals CMI and CMIB.
  • the output signal OUTc of the CS unit circuit 52 is sequentially output to the storage capacitor lines CSL1 to CSLn as output signals CSOUT1 to CSOUTn.
  • the (n ⁇ 1) -th stage CS unit circuit 52 (CS (n ⁇ 1)) of the storage capacitor wiring driving circuit 500 includes the (n ⁇ 1) -th stage unit circuit 11 of the shift register 10.
  • the output signal SROUT (n-1) of (SR (n-1)) and the output signal SROUTn of the nth unit circuit 11 (SRn) are supplied, and the (n-1) th CS unit circuit is supplied.
  • 52 (CS (n ⁇ 1)) outputs the output signal CSOUT (n ⁇ 1) to the storage capacitor wiring CSL (n ⁇ 1).
  • the n-th stage CS unit circuit 52 (CSn) includes the output signal SROUTn of the n-th unit circuit 11 (SRn) of the shift register 10 and the (n + 1) -th unit circuit 11 (SR (n + 1). )) Is supplied, and the n-th stage CS unit circuit 52 (CSn) outputs the output signal CSOUTn to the storage capacitor line CSLn.
  • the output signal of the unit circuit 11 of the shift register 10 of the own stage and the output signal of the unit circuit 11 of the shift register 10 of the subsequent stage are input to each CS unit circuit 52.
  • the output signals CSOUT1 to CSMOUTn are sequentially output to the storage capacitor lines CSL1 to CSLn in accordance with the shift operation of the shift register 10.
  • FIG. 20 is a circuit diagram of the CS unit circuit 52 included in the storage capacitor wiring driving circuit 500 according to Example 2 of the second embodiment.
  • the CS unit circuit 52 is composed of transistors of the same conductivity type, and includes ten N-channel transistors T1, T2a, T2b, T3, T4, T5a, T5b, T6, T7, T8, and 4
  • the capacitors C1, C2, C3, and C4 are included.
  • the power supply voltage VDD is applied to the gate terminal (control terminal) of the transistor T1, and the drain terminal (one conduction terminal) of the transistor T1 is connected to the input terminal INc1.
  • the gate terminal of the transistor T2a is connected to the source terminal (the other conduction terminal) of the transistor T1, and the drain terminal of the transistor T2a is connected to the polarity terminal CMI.
  • a connection point between the transistors T1 and T2a is referred to as a node N1.
  • the drain terminal of the transistor T2b is connected to the polarity terminal CMI.
  • the gate terminal of the transistor T3 is connected to the source terminals of the transistors T2a and T2b, the high-level power supply voltage VCS (first power supply voltage) is applied to the drain terminal of the transistor T3, and the source terminal of the transistor T3 is connected to the output terminal OUTc. Connected.
  • a connection point between the transistors T2a, T2b, and T3 is referred to as a node N2.
  • the power supply voltage VDD is applied to the gate terminal of the transistor T6, the drain terminal of the transistor T6 is connected to the input terminal INc2, and the source terminal is connected to the gate terminal of the transistor T2b.
  • a connection point between the transistors T6 and T2b is referred to as a node N5.
  • the power supply voltage VDD is applied to the gate terminal of the transistor T7, and the drain terminal of the transistor T7 is connected to the input terminal INc1.
  • the gate terminal of the transistor T5a is connected to the source terminal of the transistor T7, and the drain terminal of the transistor T5a is connected to the polarity terminal CMIB.
  • a connection point between the transistors T7 and T5a is referred to as a node N3.
  • the high-level power supply voltage VDD is applied to the gate terminal of the transistor T8, and the drain terminal of the transistor T8 is connected to the input terminal INc2.
  • the gate terminal of the transistor T5b is connected to the source terminal of the transistor T8, and the drain terminal of the transistor T5b is connected to the polarity terminal CMIB.
  • a connection point between the transistors T8 and T5b is referred to as a node N6.
  • the gate terminal of the transistor T4 is connected to the source terminals of the transistors T5a and T5b, the drain terminal of the transistor T4 is connected to the source terminal and the output terminal OUTc of the transistor T3, and the low-level power supply voltage VSS is applied to the source terminal of the transistor T4. (Second power supply voltage) is given.
  • a connection point between the transistors T5a, T5b, and T4 is referred to as a node N4.
  • Capacitors C1, C2, C3, and C4 are composed of capacitive elements.
  • the capacitor C1 is provided between the gate terminal and the source terminal of the transistor T2a
  • the capacitor C2 is provided between the gate terminal and the source terminal of the transistor T2b
  • the capacitor C3 is provided between the gate terminal and the source terminal of the transistor T5a.
  • the capacitor C4 is provided between the gate terminal and the source terminal of the transistor T5b.
  • Each of the capacitors C1, C2, C3, and C4 functions as a bootstrap capacitor.
  • the capacitors C1, C2, C3, and C4 may be configured using a wiring capacitor or a parasitic capacitor of a transistor instead of the capacitor element. As a result, the circuit configuration can be simplified by the amount that the capacitive element is not provided.
  • the storage capacitor line driving circuit 500 including the CS unit circuit 52 having the above-described configuration performs an operation of sequentially outputting the output signals CSOUT1 to CSOUTn in which the high level and the low level are switched every frame.
  • FIG. 21 is a timing chart during the operation of the storage capacitor wiring driving circuit 500.
  • FIG. 21 shows input / output signals in the (n ⁇ 2) th stage CS unit circuit 52, the (n ⁇ 1) th stage CS unit circuit 52, and the nth stage CS unit circuit 52.
  • SR (n ⁇ 2), SR (n ⁇ 1), SRn, and SR (n + 1) are the (n ⁇ 2) stage unit circuit 11 and the (n ⁇ 1) stage unit circuit of the shift register 10, respectively.
  • CS (n ⁇ 2), CS (n ⁇ 1), and CSn are the (n ⁇ 2) th stage CS unit circuit 52 and the (n ⁇ 1) th stage CS unit circuit of the storage capacitor wiring driving circuit 500, respectively.
  • 52 shows output signals CSOUT (n ⁇ 2), CSOUT (n ⁇ 1), and CSOUTn of the CS unit circuit 52 in the nth stage.
  • CMI and CMIB are signals whose polarities are reversed from each other and whose polarities are reversed every horizontal scanning period.
  • a period from when the output signal SROUT (n-1) is output until the next output signal SROUT (n-1) is output corresponds to one vertical scanning period (one frame).
  • the output signal SROUT (n ⁇ 1) (high level) of the (n ⁇ 1) th stage unit circuit 11 of the shift register 10 is input to the input terminal INc2 of the (n ⁇ 1) th stage CS unit circuit 52. Entered.
  • the transistor T6 is turned on because VDD is applied, and the potential of the node N5 is VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T6).
  • the transistor T2b is turned on and the polarity signal CMI is at the high level, so that the potential of the node N2 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T2b).
  • the transistor T6 when the potential of the source terminal of the transistor T6 is charged to VDD-Vth, the transistor T6 is turned off, and the connection point (node N5) with the transistor T2b is in a floating state. Since the node N5 and the source terminal of the transistor T2b are connected via the capacitor C2 holding the potential difference VDD ⁇ Vth, when the potential of the source terminal (node N2) of the transistor T2b changes from low level to high level, The potential of the node N5 changes by the same amount and becomes higher than the power supply voltage VDD (bootstrap effect).
  • the transistor T3 is turned on.
  • the transistor T8 is turned on because VDD is applied, and the potential of the node N6 is VDD ⁇ Vth. (Where Vth is the threshold voltage of the transistor T5b).
  • Vth is the threshold voltage of the transistor T5b.
  • VCS the power supply voltage
  • Vth the threshold voltage of the transistor T3
  • Vth the threshold voltage of the transistor T3
  • the high-level VCS remains unchanged from the output terminal OUTc. Output at voltage level.
  • the output signal VCS is supplied to the storage capacitor line CSL (n ⁇ 1) in the (n ⁇ 1) th row.
  • the output signal SROUTn (high level) of the n-th unit circuit 11 of the shift register 10 is input to the input terminal INc1. Since the transistor T1 is supplied with VDD, the transistor T1 is turned on, and the potential of the node N1 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T1). As a result, the transistor T2a is turned on and the polarity signal CMI is at a low level, so that the potential at the node N2 is at a low level. That is, the potential of the node N2 changes from the high level to the low level. As a result, the transistor T3 is turned off.
  • the node N1 is pushed down by the capacitor C1 and has a potential lower than VDD ⁇ Vth. Since the transistor T1 is in the on state, the potential of the node N1 is charged to VDD ⁇ Vth, and then the transistor T1 is turned off.
  • the transistor T7 is turned on because VDD is applied, and the potential of the node N3 is VDD ⁇ Vth (where Vth is the transistor T3). Threshold voltage).
  • the transistor T5a is turned on and the polarity signal CMIB is at the high level, so that the potential of the node N4 becomes VDD ⁇ Vth (where Vth is the threshold voltage of the transistor T5a).
  • the potential of the node N3 is pushed up by the capacitor C3 (bootstrap effect), the polarity signal CMIB whose maximum voltage is VDD passes through the transistor T5a without voltage drop, and the potential of the node N4 becomes VDD.
  • the transistor T4 is turned on, VSS is output from the output terminal OUTc, and the output signal VSS is supplied to the storage capacitor line CSL (n ⁇ 1) in the (n ⁇ 1) th row.
  • the transistor T2a is turned off. Since the potential of the node N2 is held at a low level by the capacitor C1, the transistor T3 maintains an off state.
  • the transistor T5a is turned off, and the node N4 enters the floating state. Since the potential of the node N4 is held at VDD by the capacitor C3, the transistor T4 is kept on.
  • VSS is continuously output from the output terminal OUTc at the same voltage level.
  • the low level output signal VSS can be stably supplied to the storage capacitor line CSL (n ⁇ 1) in the (n ⁇ 1) th row.
  • the polarities of the polarity signals CMI and CMIB are reversed, so that the high-level output signal VCS is stably supplied to the storage capacitor line CSL (n ⁇ 1) in the (n ⁇ 1) th row. -1).
  • the n-th stage CS unit circuit 52 supplies the high-level output signal VCS to the n-th storage capacitor line CSLn in the first frame and outputs the low level in the second frame.
  • the signal VSS can be supplied to the n-th storage capacitor line CSLn.
  • FIG. 22 is a circuit diagram of the CS unit circuit 53 included in the storage capacitor line driving circuit 500 according to Example 3 of the second embodiment.
  • the CS unit circuit 53 includes transistors of the same conductivity type, and includes eight N-channel transistors T1a, T1b, T2 to T5, T6a, T6b, and two capacitors C1, C2. Contains.
  • the transistors T1a, T1b, T6a, T6b function as a scanning direction switching circuit.
  • the connection relationship of the transistors T2 to T5 is the same as that of the CS unit circuit 51 of the first embodiment shown in FIG.
  • the switching signal UD is given to the gate terminal of the transistor T1a, the drain terminal is connected to the input terminal IN1a, and the source terminal is connected to the gate terminal of the transistor T2.
  • the switching signal UDB (UD negation) is applied to the gate terminal of the transistor T1b, the drain terminal is connected to the input terminal IN1b, and the source terminal is connected to the gate terminal of the transistor T2.
  • a connection point between the transistors T1a, T1b, and T2 is referred to as a node N1.
  • the switching signal UD is given to the gate terminal of the transistor T6a, the drain terminal is connected to the input terminal IN6a, and the source terminal is connected to the gate terminal of the transistor T5.
  • the switching signal UDB (UD negation) is applied to the gate terminal of the transistor T6b, the drain terminal is connected to the input terminal IN6b, and the source terminal is connected to the gate terminal of the transistor T5.
  • a connection point between the transistors T6a, T6b, and T5 is referred to as a node N3.
  • the output signal SROUT (n + 1) of the subsequent shift register SR (n + 1) is input to the input terminal IN1a, and the output of the previous shift register SR (n ⁇ 1) is input to the input terminal IN1b.
  • a signal SROUT (n ⁇ 1) is input.
  • the switching signals UD and UDB are signals whose polarities are reversed. When the switching signal UD is at a high level, the transistor T1a is turned on and the output signal SROUT (n + 1) is taken in, and the switching signal UDB is at a high level. In this case, the transistor T1b is turned on and the output signal SROUT (n-1) is taken.
  • the transistor T6a is turned on and the output signal SROUT (n + 1) is taken in.
  • the transistor T6b is turned on and output.
  • the signal SROUT (n ⁇ 1) is captured.
  • the shift direction (scanning direction) of the storage capacitor line driving circuit 500 is switched between the first direction from the first stage to the nth stage and the second direction from the nth stage to the first stage. It is possible to correspond to the scanning signal line driver circuit 100.
  • the CS unit circuit 53 in FIG. 22 may have a configuration in which the capacitor C2 is omitted.
  • the scanning direction switching circuit (transistors T1a, T1b, T6a, T6b) of the third embodiment is the storage capacitor wiring driving circuit of the second embodiment (see FIG. 20).
  • the present invention can be applied to 500 CS unit circuits 52.
  • FIG. 25 is a block diagram illustrating a configuration of the storage capacitor line driving circuit 500 according to the fourth example of the second embodiment.
  • a storage capacitor wiring driving circuit 500 in FIG. 25 is obtained by applying the common electrode driving circuit 200 of Example 4 (see FIG. 9) of the first embodiment to a storage capacitor wiring driving circuit.
  • the storage capacitor wiring drive circuit 500 is configured by connecting n (n is an integer of 2 or more) CS unit circuits 56 in multiple stages.
  • the CS unit circuit 56 has input terminals INc and INg, polarity terminals CMI and CMIB, and an output terminal OUTc.
  • the storage capacitor line driving circuit 500 is supplied with the output signal OUTs of the shift register 10, polarity signals CMI and CMIB, and clocks GCK1 and GCK2.
  • the output signal OUTc of the CS unit circuit 56 is sequentially output to the storage capacitor lines CSL1 to CSLn as output signals CSOUT1 to CSOUTn.
  • FIG. 26 is a circuit diagram of the CS unit circuit 56 included in the storage capacitor wiring driving circuit 500 according to Example 4 of the second embodiment.
  • the CS unit circuit 56 has the same circuit configuration as that of the unit circuit 25 included in the common electrode driving circuit 200 shown in FIG. 10, and includes 16 N-channel transistors T1 to T1 having the same conductivity type. T6, T11 to T20, and four capacitors C1 to C4 are included.
  • the transistors T11, T12, T13, T19, and the capacitor C4 function as a first active signal holding circuit
  • the transistors T14, T15, T16, T17, and the capacitor C3 function as a second active signal holding circuit
  • the transistor T20 is a first stable signal.
  • the transistor T18 functions as a second stabilization circuit.
  • the CS unit circuit 56 of FIG. 26 is supplied with the output signal SROUT (n + 1) of the (n + 1) -th unit circuit 11 (SR (n + 1)) of the shift register 10 to the input terminal INc. Different from the unit circuit 25. The operation of the CS unit circuit 56 is the same as the operation of the unit circuit 25 of FIG.
  • GCK generation circuit for generating the input signal GCK input to the input terminal INg (input unit) of the CS unit circuit 56 has the same configuration as that of FIG.
  • the clock load is reduced compared to the configuration in which the clock signals CK1 and CK2 are directly supplied to the CS unit circuit. be able to. Therefore, particularly in a display panel having a high resolution, it is possible to suppress the influence of delay and the like and to prevent the display quality from deteriorating.
  • the semiconductor circuit of the present invention is A semiconductor circuit composed of transistors of the same conductivity type, A first output control transistor in which a first power supply voltage is applied to one conduction terminal and the other conduction terminal is connected to an output terminal; A first latch control transistor in which an ON voltage corresponding to an input signal is applied to the control terminal, a first data signal is applied to one conduction terminal, and the other conduction terminal is connected to the control terminal of the first output control transistor And A first capacitor is formed between the control terminal of the first latch control transistor and the other conduction terminal of the first latch control transistor; The voltage level of the input signal applied to the control terminal of the first latch control transistor is pulled up by the capacitor to capture the first data signal, and the first data signal is applied to the control terminal of the first output control transistor. It is characterized by that.
  • CMI first data signal
  • VDD maximum voltage
  • the circuit configuration can be simplified.
  • An ON voltage is applied to the control terminal, the input signal is applied to one conduction terminal, and the other conduction terminal includes a first input control transistor connected to the control terminal of the first latch control transistor;
  • an on voltage is applied to the control terminal of the first input control transistor, an on voltage corresponding to the input signal may be applied to the control terminal of the first latch control transistor.
  • the control terminal of the first input control transistor may be connected to the one conduction terminal of the first input control transistor.
  • a second output control transistor having one conduction terminal connected to the output terminal and a second power supply voltage applied to the other conduction terminal;
  • the input signal is applied to the control terminal, the second data signal whose polarity is reversed from that of the first data signal is applied to one conduction terminal, and the other conduction terminal is connected to the control terminal of the second output control transistor.
  • the second latch control transistor may be provided.
  • a second output control transistor having one conduction terminal connected to the output terminal and a second power supply voltage applied to the other conduction terminal;
  • a second latch control transistor having one conduction terminal provided with a second data signal having a polarity opposite to that of the first data signal and the other conduction terminal connected to a control terminal of the second output control transistor;
  • An ON voltage is applied to the control terminal, the input signal is applied to one conduction terminal, and the other conduction terminal includes a second input control transistor connected to the control terminal of the second latch control transistor;
  • a second capacitor may be formed between the control terminal of the second latch control transistor and the other conduction terminal of the second latch control transistor.
  • the control terminal of the first latch control transistor may be charged before the other conduction terminal of the first latch control transistor.
  • the bootstrap operation can be surely performed.
  • the channel size of the first output control transistor may be larger than the channel size of the first latch control transistor.
  • a second stabilization circuit for stabilizing the potential of the second connection point The first stabilization circuit applies a low-level off voltage to the first connection point when the second connection point is at a high level, and the second stabilization circuit has a high level at the first connection point. In this case, a low level off voltage may be applied to the second connection point.
  • the first stabilization circuit includes a first stabilization transistor having a control terminal connected to the second connection point, one conduction terminal connected to the first connection point, and an off voltage applied to the other conduction terminal.
  • the second stabilization circuit includes a second stabilization transistor having a control terminal connected to the first connection point, one conduction terminal connected to the second connection point, and an off voltage applied to the other conduction terminal. It can also be set as the structure containing.
  • a first holding circuit for holding a potential of a first connection point to which the first latch control transistor and the first output control transistor are connected; a second holding circuit connected to the second latch control transistor and the second output control transistor; A second holding circuit for holding the potential of the two connection points, A clock signal may be input to the input portions of the first and second holding circuits.
  • the first holding circuit includes A first holding transistor having a control terminal connected to the first connection point and an ON voltage applied to one conduction terminal; A second holding transistor having a control terminal connected to the other conduction terminal of the first holding transistor, an ON voltage applied to one conduction terminal, and the other conduction terminal connected to the first connection point; A first storage capacitor provided between the input unit and a connection point of the first and second storage transistors;
  • the second holding circuit is A third holding transistor in which a control terminal is connected to the second connection point and an on-voltage is applied to one conduction terminal;
  • a fourth holding transistor having a control terminal connected to the other conduction terminal of the third holding transistor, an ON voltage applied to one conduction terminal, and the other conduction terminal connected to the second connection point;
  • a second holding capacitor provided between the input unit and a connection point of the third and fourth holding transistors;
  • a clock signal generation circuit for supplying a clock signal to the input unit;
  • the clock signal generation circuit may be configured to generate the clock signal having a duty ratio of 50% based on the first and second clock signals whose high level periods do not overlap each other.
  • the clock signal generation circuit includes: A first input terminal for inputting the first clock signal; A second input terminal for inputting the second clock signal; A first clock input transistor having a control terminal connected to the first input terminal and an ON voltage applied to one conduction terminal; A second clock input transistor having a control terminal connected to the second input terminal, one conduction terminal connected to the other conduction terminal of the first clock input transistor, and an off voltage applied to the other conduction terminal; A breakdown voltage transistor in which an on-voltage is applied to the control terminal and one conduction terminal is connected to a connection point of the first and second clock input transistors; A first clock output transistor having a control terminal connected to the other conduction terminal of the breakdown voltage transistor, an ON voltage applied to one conduction terminal, and the other conduction terminal connected to the output terminal; A second clock output transistor having a control terminal connected to the second input terminal, one conduction terminal connected to the output terminal, and an off voltage applied to the other conduction terminal; The first clock output transistor may include a capacitor formed between the control terminal and the other conduction terminal
  • the clock signal generation circuit further includes: An initialization signal is given to the control terminal, one conduction terminal is connected to a connection point between the other conduction terminal of the breakdown voltage transistor and the control terminal of the first clock output transistor, and an off voltage is given to the other conduction terminal.
  • a first initialization transistor It is also possible to include a second initialization transistor in which the initialization signal is given to the control terminal, one conduction terminal is connected to the output terminal, and an off voltage is given to the other conduction terminal.
  • the display device of the present invention includes: A display device including a display panel including a data signal line, a scanning signal line, and a common electrode wiring, A common electrode driving circuit having a configuration in which any one of the semiconductor circuits composed of transistors of the same conductivity type is connected in multiple stages and sequentially driving the common electrode wiring; A data signal line driving circuit for supplying a video signal to the data signal line; And a scanning signal line driving circuit that sequentially supplies a scanning signal to the semiconductor circuit and the scanning signal line.
  • the display device of the present invention includes: A display device including a display panel including a data signal line, a scanning signal line, and a storage capacitor line, A storage capacitor wiring driving circuit for sequentially driving the storage capacitor wirings, which has a configuration in which any of the semiconductor circuits formed of transistors of the same conductivity type are connected in multiple stages; A data signal line driving circuit for supplying a video signal to the data signal line; And a scanning signal line driving circuit that sequentially supplies a scanning signal to the semiconductor circuit and the scanning signal line.
  • the scanning signal line driving circuit includes a shift register having a configuration in which unit circuits composed of transistors of the same conductivity type are connected in multiple stages, The scanning signal output from the unit circuit in the previous stage in the shift register may be provided to the semiconductor circuit.
  • the scanning signal line driving circuit includes a shift register having a configuration in which unit circuits composed of transistors of the same conductivity type are connected in multiple stages, A scanning signal output from a subsequent unit circuit in the shift register may be supplied to the semiconductor circuit.
  • the present invention can realize a semiconductor circuit capable of outputting a signal having a stable potential level using transistors of the same conductivity type, it is particularly suitable for each drive circuit of a display device.

Abstract

 ドレイン端子にHCOMが与えられ、ソース端子が出力端子(OUTm)に接続されたトランジスタ(T3)と、ゲート端子に入力信号(SROUT(n-1))に応じたオン電圧が与えられ、ドレイン端子に極性信号(CMI)が与えられ、ソース端子がトランジスタ(T3)のゲート端子に接続されたトランジスタ(T2)とを備え、トランジスタ(T2)のゲート端子とソース端子との間に容量(C1)が形成され、トランジスタ(T2)のゲート端子に与えられる上記入力信号の電圧レベルを容量(C1)により引き上げて極性信号(CMI)を取り込むとともに、該極性信号(CMI)をトランジスタ(T3)のゲート端子に与える。これにより、簡易な構成により、電位レベルの低下を防いで安定した信号を出力することができる半導体回路及びそれを備えた表示装置を提供する。

Description

半導体回路及び表示装置
 本発明は、同一導電型のトランジスタで構成された半導体回路、及びそれを用いた表示装置に関する。
 一般に、液晶表示装置では、シフトレジスタやバッファ等の半導体回路が用いられているが、これら半導体回路をCMOSトランジスタで構成するとPチャネル及びNチャネルのそれぞれを形成するプロセスが必要になるため、製造工程が複雑化する。そこで、製造工程の簡略化を図るため、同一導電型、例えばNチャネルのみなど単極性のチャネルのトランジスタで構成された半導体回路が提案されている(例えば特許文献1)。特許文献1では、上記半導体回路を用いた表示装置が開示されている。
 図27は、特許文献1の表示装置に含まれる共通電極駆動回路の構成を示す回路図である。
 上記共通電極駆動回路は、9個のNチャネル型トランジスタTr1~Tr9と、容量Cbs1、Cbs2とを備えている。図27に示すn段目の共通電極駆動回路には、走査信号線駆動回路に含まれるn段目のシフトレジスタの出力信号SRn、及び、(n-1)段目のシフトレジスタの出力信号SR(n-1)が入力される。また、基準電圧VSS、交流化信号M、MB、正極の共通電極VCOMH、負極性の共通電極VCOMLが与えられる。
 図28は、図27に示す共通電極駆動回路の動作時のタイミングチャートである。
 まず、前段の走査線選択信号SR(n-1)がハイレベルになり、節点ND1と節点ND2に、一旦、ローレベルが取り込まれてリセット後、交流化信号M、MBの状態を取り込み、かつ、トランジスタTr5とトランジスタTr6とをオン状態にすることにより、節点ND4と節点ND5の電位が、基準電圧VSSになる。これにより、容量Cbs1、Cbs2には、交流化信号M、MBの電圧が充電される。
 この状態で、前段の走査線選択信号SR(n-1)がローレベルになり、節点ND1、ND2、ND4、ND5は、電圧の保持状態となる。
 次に、n番目の走査線選択信号SRnがハイレベルになると、ダイオード接続されたトランジスタTr7を介して、節点ND3にハイレベル(実際には、閾値電圧Vth分降下した電圧)が書き込まれる。ここで、節点ND1がハイレベルで、節点ND2がローレベルとすると、トランジスタTr8がオン状態になり、トランジスタTr9がオフ状態になるため、節点ND5はローレベルのままで、節点ND4にのみハイレベルが書き込まれる。
 よって、容量Cbs1を介して、ブートストラップ効果により、節点ND1の電圧が上昇する。節点ND1の電圧上昇により、トランジスタTr8は完全にオン状態になるため、節点ND1の電圧は、最大で、n番目の走査線選択信号SRnのハイレベルから閾値電圧Vthが減算された電圧分上昇する。節点ND2は、節点ND5が変動しないため、電圧変動は起こらず、ローレベルに保持される。
 このように、上記共通電極駆動回路の構成によれば、ブートストラップ効果を利用することにより、高電位の信号を出力することができる。そのため、このような半導体回路を表示装置内の各部において好適に利用することが可能になる。
日本国公開特許公報「特開2006-276541号公報(2006年10月12日公開)」
 しかしながら、従来の半導体回路では、ブートストラップ効果を得るために、トランジスタ等の素子数が増加し、回路構成が複雑化するという問題点がある。
 本発明は、上記の問題点に鑑みてなされたものであり、その目的は、簡易な構成により、電位レベルの低下を防いで安定した信号を出力することができる半導体回路、及びそれを備えた表示装置を提供することにある。
 本発明の半導体回路は、上記課題を解決するために、
 同一導電型のトランジスタで構成された半導体回路であって、
 一方の導通端子に第1電源電圧が与えられ、他方の導通端子が出力端子に接続された第1出力制御トランジスタと、
 制御端子に入力信号に応じたオン電圧が与えられ、一方の導通端子に第1データ信号が与えられ、他方の導通端子が上記第1出力制御トランジスタの制御端子に接続された第1ラッチ制御トランジスタとを備え、
 上記第1ラッチ制御トランジスタの制御端子と、上記第1ラッチ制御トランジスタの他方の導通端子との間に第1容量が形成され、
 上記第1ラッチ制御トランジスタの制御端子に与えられる上記入力信号の電圧レベルを上記容量により引き上げて上記第1データ信号を取り込むとともに、該第1データ信号を上記第1出力制御トランジスタの制御端子に与えることを特徴とする。
 上記の構成によれば、上記第1データ信号(CMI)の電位変化(ローレベルからハイレベル)を利用して、第1容量により、上記第1ラッチ制御トランジスタの制御端子に与えられる上記入力信号の電圧レベルを引き上げる(ブートストラップ効果)ことができる。これにより、上記第1データ信号の最大電圧(VDD)を上記第1出力制御トランジスタに与えることができるため、上記第1出力制御トランジスタに与えられるオン電圧を確実に出力することができる。
 また、上記半導体回路は、従来の半導体回路(図27参照)と比較して、トランジスタ及び容量の素子数を削減できるため、回路構成を簡略化することができる。
 本発明の表示装置は、上記課題を解決するために、
 データ信号線、走査信号線及び共通電極配線を備えた表示パネルを備えた表示装置であって、
 同一導電型のトランジスタで構成された上記何れかの半導体回路を多段接続した構成を有し、上記共通電極配線を順次駆動する共通電極駆動回路と、
 上記データ信号線に映像信号を供給するデータ信号線駆動回路と、
 走査信号を、上記半導体回路及び上記走査信号線に、順次供給する走査信号線駆動回路とを備えることを特徴とする。
 本発明の表示装置は、上記課題を解決するために、
 データ信号線、走査信号線及び保持容量配線を備えた表示パネルを備えた表示装置であって、
 同一導電型のトランジスタで構成された上記何れかの半導体回路を多段接続した構成を有し、上記保持容量配線を順次駆動する保持容量配線駆動回路と、
 上記データ信号線に映像信号を供給するデータ信号線駆動回路と、
 走査信号を、上記半導体回路及び上記走査信号線に、順次供給する走査信号線駆動回路とを備えることを特徴とする。
 本発明の半導体回路は、以上のように、上記第1ラッチ制御トランジスタの制御端子に与えられる上記入力信号の電圧レベルを上記容量により引き上げて上記第1データ信号を取り込むとともに、該第1データ信号を上記第1出力制御トランジスタの制御端子に与える構成である。これにより、簡易な構成により、電位レベルの低下を防いで安定した信号を出力することができる半導体回路、及びそれを備えた表示装置を提供することができる。
本発明の実施の形態1に係る共通電極駆動回路の構成を示すブロック図である。 図1に示す共通電極駆動回路及び走査信号線駆動回路を備えた液晶表示装置の概略構成を示すブロック図である。 図2に示す液晶表示装置の画素の電気的構成を示す等価回路図である。 実施の形態1の実施例1に係る共通電極駆動回路に含まれる単位回路の回路図である。 図4に示す共通電極駆動回路の動作時のタイミングチャートである。 実施の形態1の実施例2に係る共通電極駆動回路に含まれる単位回路の回路図である。 実施の形態1の実施例3に係る共通電極駆動回路に含まれる単位回路の回路図である。 図7に示す共通電極駆動回路に含まれる単位回路の他の構成を示す回路図である。 実施の形態1の実施例4に係る共通電極駆動回路の構成を示すブロック図である。 実施の形態1の実施例4に係る共通電極駆動回路に含まれる単位回路の回路図である。 図10に示す共通電極駆動回路に入力されるGCKを生成するためのGCK生成回路(GCKバッファ)の回路図である。 図11に示すGCK生成回路の動作時のタイミングチャートである。 図11に示すGCK生成回路の他の構成を示す回路図である。 実施の形態2に係る保持容量配線駆動回路の構成を示すブロック図である。 図14に示す共通電極駆動回路及び走査信号線駆動回路を備えた液晶表示装置の概略構成を示すブロック図である。 図15に示す液晶表示装置の画素の電気的構成を示す等価回路図である。 実施の形態2の実施例1に係る保持容量配線駆動回路に含まれるCS単位回路の回路図である。 図17に示す保持容量配線駆動回路の動作時のタイミングチャートである。 実施の形態2の実施例2に係る保持容量配線駆動回路の構成を示すブロック図である。 実施の形態2の実施例2に係る保持容量配線駆動回路に含まれるCS単位回路の回路図である。 図20に示す保持容量配線駆動回路の動作時のタイミングチャートである。 実施の形態2の実施例3に係る保持容量配線駆動回路に含まれるCS単位回路の回路図である。 図22に示す保持容量配線駆動回路に含まれる単位回路の他の構成を示す回路図である。 図22に示す保持容量配線駆動回路に含まれる単位回路の他の構成を示す回路図である。 実施の形態2の実施例4に係る保持容量配線駆動回路の構成を示すブロック図である。 実施の形態2の実施例4に係る保持容量配線駆動回路に含まれるCS単位回路の回路図である。 従来の表示装置に含まれる共通電極駆動回路の構成を示す回路図である。 図27に示す共通電極駆動回路の動作時のタイミングチャートである。
 〔実施の形態1〕
 本発明に係る実施の形態1について、以下に説明する。図1は、実施の形態1に係る共通電極駆動回路の構成を示すブロック図である。なお、図1には、走査信号線駆動回路の構成も示している。また、図2は、本実施の形態1に係る共通電極駆動回路及び走査信号線駆動回路を備えた液晶表示装置の概略構成を示すブロック図であり、図3は、液晶表示装置1の画素の電気的構成を示す等価回路図である。
 まず、図2及び図3を用いて液晶表示装置の概略構成について説明する。液晶表示装置1は、走査信号線駆動回路100、共通電極駆動回路200、データ信号線駆動回路300、及び表示パネル400を備えている。また、液晶表示装置1には、各駆動回路を制御する制御回路(図示せず)が含まれる。なお、各駆動回路はアクティブマトリクス基板にモノリシックに作り込まれていてもよい。
 表示パネル400は、図示しないアクティブマトリクス基板と対向基板との間に液晶を挟持して構成されており、行列状に配列された多数の画素P(図3)を有している。
 そして、表示パネル400は、アクティブマトリクス基板上に、走査信号線41(GLn)、データ信号線43(SLn)、薄膜トランジスタ(Thin Film Transistor;以下「TFT」と称する)44、及び画素電極45を備え、対向基板上にコモンライン(共通電極配線)42(CMLn)を備えている。
 走査信号線41は行方向(横方向)に互いに平行となるように各行に1本ずつ形成されており、データ信号線43は、列方向(縦方向)に互いに平行となるように各列に1本ずつ形成されている。図3に示すように、TFT44及び画素電極45は、走査信号線41とデータ信号線43との各交点に対応してそれぞれ形成されており、TFT44のゲート電極gが走査信号線41に、ソース電極sがデータ信号線43に、ドレイン電極dが画素電極45にそれぞれ接続されている。また、画素電極45は、コモンライン42との間に液晶を介して液晶容量Clcを形成している。
 これにより、走査信号線41に供給されるゲート信号(走査信号)によってTFT44のゲートをオン状態にし、データ信号線43からのソース信号(データ信号)を画素電極45に書き込んで画素電極45を上記ソース信号に応じた電位に設定し、コモンライン42との間に介在する液晶に対して上記ソース信号に応じた電圧を印加することによって、上記ソース信号に応じた階調表示を実現することができる。
 上記構成の表示パネル400は、走査信号線駆動回路100、共通電極駆動回路200、データ信号線駆動回路300、及びこれらを制御する制御回路によって駆動される。
 本実施の形態では、周期的に繰り返される垂直走査期間におけるアクティブ期間(有効走査期間)において、各行の水平走査期間を順次割り当て、各行を順次走査していく。
 そのため、走査信号線駆動回路100は、TFT44をオンするためのゲート信号を各行の水平走査期間に同期して当該行の走査信号線41に対して順次出力する。
 共通電極駆動回路200は、走査信号線駆動回路100を構成するシフトレジスタ10の出力信号(SROUT)に基づいて、各コモンライン42にハイレベルの信号(HCOM)またはローレベルの信号(LCOM)を供給する。
 データ信号線駆動回路300は、各データ信号線43に対してソース信号を出力する。このソース信号は、液晶表示装置1の外部から制御回路を介してデータ信号線駆動回路300に供給された映像信号を、データ信号線駆動回路300において各列に割り当て、昇圧等を施した信号である。
 制御回路は、上述した走査信号線駆動回路100、共通電極駆動回路200、及びデータ信号線駆動回路300を制御することにより、これら各回路から、ゲート信号、ソース信号、及びコモン信号を出力させる。
 本実施の形態に係る液晶表示装置1では、共通電極駆動回路200の出力信号の電位レベルの低下を防いで安定した動作を行う構成を有している。以下では、走査信号線駆動回路100及び共通電極駆動回路200の具体的な構成について説明する。
 走査信号線駆動回路100を構成するシフトレジスタ10は、図1に示すように、n個(nは2以上の整数)の単位回路11を多段接続して構成されている。単位回路11は、クロック端子CK、CKB、入力端子INs、及び出力端子OUTsを有している。以下、各端子経由で入出力される信号を当該端子と同じ名称で呼ぶ(例えば、クロック端子CK経由で入力される信号をクロック信号CKという)。
 シフトレジスタ10には、外部からスタートパルスSTと2相のクロック信号CK、CKBが供給される。スタートパルスSTは、1段目の単位回路11の入力端子INsに与えられる。クロック信号CK1は、奇数段目の単位回路11のクロック端子CKと、偶数段目(偶数にはゼロも含まれる、以下同じ)の単位回路11のクロック端子CKBに与えられる。クロック信号CK2は、奇数段目の単位回路11のクロック端子CKBと、偶数段目の単位回路11のクロック端子CKに与えられる。単位回路11の出力信号OUTsは、出力信号SROUT1~SROUTnとして走査信号線GL1~GLnに順に出力されるとともに、後段の単位回路11の入力端子INsに与えられる。また、単位回路11の出力信号OUTsは、対応する共通電極駆動回路200の単位回路21に供給される。
 共通電極駆動回路200は、図1に示すように、n個(nは2以上の整数)の単位回路21を多段接続して構成されている。単位回路21は、入力端子INm、極性端子CMI、CMIB、及び出力端子OUTmを有している。共通電極駆動回路200には、シフトレジスタ10の出力信号OUTs、及び、極性信号CMI(第1データ信号)、CMIB(第2データ信号)が供給される。単位回路21の出力信号OUTmは、出力信号CMOUT1~CMOUTnとしてコモンライン(COMライン)CML1~CMLnに順に出力される。
 具体的には、共通電極駆動回路200のn段目の単位回路21には、シフトレジスタ10の(n-1)段目の単位回路11の出力信号SROUT(n-1)が供給され、n段目の単位回路21は、出力信号CMOUTnをコモンラインCMLnに出力する。このように、共通電極駆動回路200は、シフトレジスタ10のシフト動作に伴って、出力信号CMOUT1~CMOUTnを、コモンラインCML1~CMLnに順に出力する。なお、1段目の単位回路21には、シフトレジスタ10のスタートパルスSTが供給される。
 シフトレジスタ10は周知の構成を適用することができる。よって、シフトレジスタ10の詳細な説明は省略し、以下では、共通電極駆動回路200の詳細な構成について説明する。
 (実施例1)
 図4は、実施例1に係る共通電極駆動回路200に含まれる単位回路21の回路図である。図4に示すように、単位回路21は同一導電型のトランジスタで構成され、6個のNチャネル型トランジスタT1~T6と、2個の容量C1、C2とを含んでいる。トランジスタT1は第1入力制御トランジスタ、トランジスタT2は第1ラッチ制御トランジスタ、トランジスタT3は第1出力制御トランジスタ、トランジスタT4は第2出力制御トランジスタ、トランジスタT5は第2ラッチ制御トランジスタ、トランジスタT6は第2入力制御トランジスタとして機能する。以下、ゲート端子(制御端子)に与えたときにトランジスタをオン状態にする電圧(信号のレベル)をオン電圧(オンレベル)といい、ゲート端子に与えたときにトランジスタをオフ状態にする電圧(信号のレベル)をオフ電圧(オフレベル)という。Nチャネル型トランジスタでは、ハイ電圧がオン電圧(ハイレベルがオンレベル)、ロー電圧がオフ電圧(ローレベルがオフレベル)になり、Pチャネル型トランジスタではその逆になる。
 トランジスタT1のゲート端子(制御端子)には電源電圧VDDが与えられ、トランジスタT1のドレイン端子(一方の導通端子)は入力端子INmに接続される。トランジスタT2のゲート端子はトランジスタT1のソース端子(他方の導通端子)に接続され、トランジスタT2のドレイン端子は極性端子CMIに接続される。トランジスタT1、T2の接続点を節点N1という。トランジスタT3のゲート端子はトランジスタT2のソース端子に接続され、トランジスタT3のドレイン端子には電源電圧HCOM(第1電源電圧)が与えられ、トランジスタT3のソース端子は出力端子OUTmに接続される。トランジスタT2、T3の接続点を節点N2という。
 トランジスタT6のゲート端子には電源電圧VDDが与えられ、トランジスタT6のドレイン端子は入力端子INmに接続される。トランジスタT5のゲート端子はトランジスタT6のソース端子に接続され、トランジスタT5のドレイン端子は極性端子CMIBに接続される。トランジスタT5、T6の接続点を節点N3という。トランジスタT4のゲート端子は、トランジスタT5のソース端子に接続され、トランジスタT4のドレイン端子は出力端子OUTmに接続され、トランジスタT4のソース端子には電源電圧LCOM(第2電源電圧)が与えられる。トランジスタT4、T5の接続点を節点N4という。
 容量C1、C2は容量素子で構成される。容量C1はトランジスタT2のゲート端子とソース端子との間に設けられ、容量C2はトランジスタT5のゲート端子とソース端子との間に設けられる。容量C1、C2はブートストラップ容量として機能する。なお、容量C1、C2は、容量素子ではなく、配線容量やトランジスタの寄生容量を用いて構成してもよい。これにより、容量素子を設けない分だけ回路構成を簡素化することができる。
 なお、トランジスタT1、T6は、それぞれ、ゲート端子とドレイン端子が互いに接続されたダイオード接続の構成としてもよい。
 上記構成の単位回路21を含む共通電極駆動回路200は、1フレームごとにハイレベル及びローレベルが切り替わる出力信号CMOUT1~CMOUTnを1つずつ順に出力する動作を行う。以下、クロック信号CK1、CK2を含め、共通電極駆動回路200の内部の信号と入出力信号の電位は、特に断わらない限り、ハイレベルのときにはVDD、ローレベルのときにはVSSであるとする。
 (動作について)
 共通電極駆動回路200の動作について図5を用いて説明する。図5は、共通電極駆動回路200の動作時のタイミングチャートである。図5では、(n-2)段目の単位回路21、(n-1)段目の単位回路21、n段目の単位回路21における入出力信号を示している。SR(n-3)、SR(n-2)、SR(n-1)、SRnは、それぞれ、シフトレジスタ10の(n-3)段目の単位回路11、(n-2)段目の単位回路11、(n-1)段目の単位回路11、n段目の単位回路11の出力信号SROUT(n-3)、SROUT(n-2)、SROUT(n-1)、SROUTnの電位を示している。CMI、CMIBは極性信号を示し、N1~N4はそれぞれ、節点N1~N4の電位を示している。CM(n-2)、CM(n-1)、CMnは、それぞれ、共通電極駆動回路200の(n-2)段目の単位回路21、(n-1)段目の単位回路21、n段目の単位回路21の出力信号CMOUT(n-2)、CMOUT(n-1)、CMOUTnを示している。CMI、CMIBは、互いに極性が逆転し、1水平走査期間ごとに極性が反転する信号である。出力信号SROUT(n-3)が出力されてから次の出力信号SROUT(n-3)が出力されるまでの期間が1垂直走査期間(1フレーム)に相当する。
 まず、(n-2)段目の単位回路21における第1フレームの動作について説明する。
 初めに、(n-2)段目の単位回路21の入力端子INmに、シフトレジスタ10の(n-3)段目の単位回路11の出力信号SROUT(n-3)(ハイレベル)が入力される。トランジスタT1は、VDDが与えられているためオン状態になり、節点N1の電位は、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがハイレベルであるため、節点N2の電位は、VDD-Vth(ただし、VthはトランジスタT2の閾値電圧)になる。すなわち、節点N2の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N1の電位がVDD-Vthに充電されるとトランジスタT1はオフ状態になり、節点N1はフローティング状態になる。節点N1とトランジスタT2のソース端子とは、電位差VDD-Vthを保持した容量C1を介して接続されているため、トランジスタT2のソース端子(節点N2)の電位がローレベルからハイレベルに変化すると、節点N1の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N1の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIは、トランジスタT2を電圧降下なく通過し、節点N2の電位がVDDになる。これにより、トランジスタT3がオン状態になる。
 一方、入力信号INmとしてハイレベルの出力信号SROUT(n-3)が入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがローレベルであるため、節点N4の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT4はオフ状態になる。なお、節点N3は、容量C2によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT6がオン状態であるため節点N3の電位がVDD-Vthまで充電され、その後トランジスタT6はオフ状態になる。
 ここで、電源電圧HCOMが、VDD-HCOM>Vth(ただし、VthはトランジスタT3の閾値電圧)の関係を満たす場合、トランジスタT3がオン状態になると、出力端子OUTmからはHCOMがそのままの電圧レベルで出力される。これにより、出力信号HCOMが、(n-2)行目のコモンラインCML(n-2)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-3)がハイレベルからローレベルになると、節点N1の電位はハイレベルからローレベルに変化し、トランジスタT2がオフ状態になり、節点N2はフローティング状態になる。節点N2の電位は、容量C1によってVDDに保持されるため、トランジスタT3はオン状態を維持する。一方、出力信号SROUT(n-3)がハイレベルからローレベルになると、節点N3の電位はローレベルになり、トランジスタT5はオフ状態になる。節点N4は、容量C2によってローレベルに保持されるため、トランジスタT4はオフ状態を維持する。これにより、引き続き、出力端子OUTmからはHCOMがそのままの電圧レベルで出力される。このようにして、第1フレームでは、安定してハイレベルの出力信号HCOMを(n-2)行目のコモンラインCML(n-2)に供給することができる。
 次に、(n-2)段目の単位回路21における第2フレームの動作について説明する。
 初めに、(n-2)段目の単位回路21の入力端子INmに、シフトレジスタ10の(n-3)段目の単位回路11の出力信号SROUT(n-3)(ハイレベル)が入力される。トランジスタT1はVDDが与えられているためオン状態になり、節点N1の電位が、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがローレベルであるため、節点N2の電位は、ローレベルになる。すなわち、節点N2の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT3はオフ状態になる。なお、節点N1は、容量C1によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT1がオン状態であるため節点N1の電位がVDD-Vthまで充電され、その後トランジスタT1はオフ状態になる。
 一方、入力信号INmとしてハイレベルの出力信号SROUT(n-3)が入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがハイレベルであるため、節点N4の電位は、VDD-Vth(ただし、VthはトランジスタT5の閾値電圧)になる。すなわち、節点N4の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N3の電位がVDD-Vthに充電されるとトランジスタT6はオフ状態になり、節点N3はフローティング状態になる。節点N3とトランジスタT5のソース端子とは、電位差VDD-Vthを保持した容量C2を介して接続されているため、トランジスタT5のソース端子(節点N4)の電位がローレベルからハイレベルに変化すると、節点N3の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N3の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIBは、トランジスタT5を電圧降下なく通過し、節点N4の電位がVDDになる。これにより、トランジスタT4がオン状態になり、出力端子OUTmからはLCOMが出力され、出力信号LCOMが、(n-2)行目のコモンラインCML(n-2)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-3)がハイレベルからローレベルになると、節点N1の電位はローレベルになり、トランジスタT2はオフ状態になる。節点N2は、容量C1によってローレベルに保持されるため、トランジスタT3はオフ状態を維持する。一方、出力信号SROUT(n-3)がハイレベルからローレベルになると、節点N3の電位はハイレベルからローレベルに変化し、トランジスタT5がオフ状態になり、節点N4はフローティング状態になる。節点N4の電位は、容量C2によってVDDに保持されるため、トランジスタT4はオン状態を維持する。これにより、引き続き、出力端子OUTmからはLCOMがそのままの電圧レベルで出力される。このようにして、第2フレームでは、安定してローレベルの出力信号LCOMを(n-2)行目のコモンラインCML(n-2)に供給することができる。
 次に、(n-1)段目の単位回路21における第1フレームの動作について説明する。
 初めに、(n-1)段目の単位回路21の入力端子INmに、シフトレジスタ10の(n-2)段目の単位回路11の出力信号SROUT(n-2)(ハイレベル)が入力される。トランジスタT1はVDDが与えられているためオン状態になり、節点N1の電位が、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがローレベルであるため、節点N2の電位は、ローレベルになる。すなわち、節点N2の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT3はオフ状態になる。なお、節点N1は、容量C1によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT1がオン状態であるため節点N1の電位がVDD-Vthまで充電され、その後トランジスタT1はオフ状態になる。
 一方、入力信号INmとしてハイレベルの出力信号SROUT(n-2)が入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがハイレベルであるため、節点N4の電位は、VDD-Vth(ただし、VthはトランジスタT5の閾値電圧)になる。すなわち、節点N4の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N3の電位がVDD-Vthに充電されるとトランジスタT6はオフ状態になり、節点N3はフローティング状態になる。節点N3とトランジスタT5のソース端子とは、電位差VDD-Vthを保持した容量C2を介して接続されているため、トランジスタT5のソース端子(節点N4)の電位がローレベルからハイレベルに変化すると、節点N3の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N3の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIBは、トランジスタT5を電圧降下なく通過し、節点N4の電位がVDDになる。これにより、トランジスタT4がオン状態になる。これにより、出力端子OUTmからはLCOMが出力され、出力信号LCOMが、(n-1)行目のコモンラインCML(n-1)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-2)がハイレベルからローレベルになると、節点N1の電位はローレベルになり、トランジスタT2はオフ状態になる。節点N2は、容量C1によってローレベルに保持されるため、トランジスタT3はオフ状態を維持する。一方、出力信号SROUT(n-2)がハイレベルからローレベルになると、節点N3の電位はハイレベルからローレベルに変化し、トランジスタT5がオフ状態になり、節点N4はフローティング状態になる。節点N4の電位は、容量C2によってVDDに保持されるため、トランジスタT4はオン状態を維持する。これにより、引き続き、出力端子OUTmからはLCOMがそのままの電圧レベルで出力される。このようにして、第1フレームでは、安定してローレベルの出力信号LCOMを(n-1)行目のコモンラインCML(n-1)に供給することができる。
 次に、(n-1)段目の単位回路21における第2フレームの動作について説明する。
 初めに、(n-1)段目の単位回路21の入力端子INmに、シフトレジスタ10の(n-2)段目の単位回路11の出力信号SROUT(n-2)(ハイレベル)が入力される。トランジスタT1は、VDDが与えられているためオン状態になり、節点N1の電位は、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがハイレベルであるため、節点N2の電位は、VDD-Vth(ただし、VthはトランジスタT2の閾値電圧)になる。すなわち、節点N2の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N1の電位がVDD-Vthに充電されるとトランジスタT1はオフ状態になり、節点N1はフローティング状態になる。節点N1とトランジスタT2のソース端子とは、電位差VDD-Vthを保持した容量C1を介して接続されているため、トランジスタT2のソース端子(節点N2)の電位がローレベルからハイレベルに変化すると、節点N1の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N1の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIは、トランジスタT2を電圧降下なく通過し、節点N2の電位がVDDになる。これにより、トランジスタT3がオン状態になる。
 一方、入力信号INmとしてハイレベルの出力信号SROUT(n-2)が入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがローレベルであるため、節点N4の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT4はオフ状態になる。なお、節点N3は、容量C2によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT6がオン状態であるため節点N3の電位がVDD-Vthまで充電され、その後トランジスタT6はオフ状態になる。
 ここで、電源電圧HCOMが、VDD-HCOM>Vth(ただし、VthはトランジスタT3の閾値電圧)の関係を満たす場合、トランジスタT3がオン状態になると、出力端子OUTmからはHCOMがそのままの電圧レベルで出力される。これにより、出力信号HCOMが、(n-1)行目のコモンラインCML(n-1)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-2)がハイレベルからローレベルになると、節点N1の電位はハイレベルからローレベルに変化し、トランジスタT2がオフ状態になり、節点N2はフローティング状態になる。節点N2の電位は、容量C1によってVDDに保持されるため、トランジスタT3はオン状態を維持する。一方、出力信号SROUT(n-2)がハイレベルからローレベルになると、節点N3の電位はローレベルになり、トランジスタT5はオフ状態になる。節点N4は、容量C2によってローレベルに保持されるため、トランジスタT4はオフ状態を維持する。これにより、引き続き、出力端子OUTmからはHCOMがそのままの電圧レベルで出力される。このようにして、第2フレームでは、安定してハイレベルの出力信号HCOMを(n-1)行目のコモンラインCML(n-1)に供給することができる。
 n段目の単位回路21には、シフトレジスタ10の(n-1)段目の単位回路11の出力信号SROUT(n-1)(ハイレベル)が入力される。以降の動作は、上記(n-2)段目の単位回路21の動作と同一である。以上のように、各段の単位回路21が動作する。なお、第3フレーム以降は、上記第1及び第2フレームの動作を繰り返す。
 なお、単位回路21において、トランジスタT2、T3は、節点N1の充電速度が節点N2の充電送度よりも早くなるように形成されている。例えば、トランジスタT3のチャネルサイズ(W長、L長を含む面積)が、トランジスタT2のチャネルサイズ(W長、L長を含む面積)よりも大きくなるように形成されている。これにより、容量C1による上記ブートストラップ動作を確実に行うことができる。
 次に、本実施の形態1に係る共通電極駆動回路の他の形態について説明する。なお、以下の説明では、主に、実施例1に係る共通電極駆動回路200との相違点について説明するものとし、実施例1で説明した各構成要素と同一の機能を有する構成要素には同一の番号を付し、その説明を省略する。
 (実施例2)
 図6は、実施例2に係る共通電極駆動回路200に含まれる単位回路22の回路図である。図6に示すように、単位回路22は同一導電型のトランジスタで構成され、5個のNチャネル型トランジスタT1~T5と、1個の容量C1とを含んでいる。
 トランジスタT1~T3の接続関係は、図4に示す実施例1の構成と同一である。トランジスタT5のゲート端子は、入力端子INm及びトランジスタT1のドレイン端子に接続され、トランジスタT5のドレイン端子は極性端子CMIBに接続される。トランジスタT1、T5の接続点を節点N3という。トランジスタT4のゲート端子はトランジスタT5のソース端子に接続され、トランジスタT4のドレイン端子は出力端子OUTmに接続され、トランジスタT4のソース端子には電源電圧LCOMが与えられる。トランジスタT4、T5の接続点を節点N4という。
 上記構成の単位回路22を含む共通電極駆動回路200は、実施例1の共通電極駆動回路200と同様、1フレームごとにハイレベル及びローレベルが切り替わる出力信号CMOUT1~CMOUTnを1つずつ順に出力する動作を行う。実施例2の構成によれば、トランジスタT6、容量C2を省略することができるため、回路構成を簡略化することができる。
 (動作について)
 実施例2に係る共通電極駆動回路200の動作について説明する。ここでは、(n-2)段目の単位回路22を例に挙げる。
 まず、第1フレームの動作について説明する。なお、HCOM側(トランジスタT1、T2、T3)の動作は、実施例1に係る共通電極駆動回路200の動作と同一であるため、説明を省略する。
 (n-2)段目の単位回路22の入力端子INmに、入力信号INmとしてハイレベルの出力信号SROUT(n-3)が入力されると、トランジスタT5がオン状態になる。極性信号CMIBはローレベルであるため、節点N4の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT4はオフ状態になる。
 続いて、シフトレジスタ10の出力信号SROUT(n-3)がハイレベルからローレベルになると、節点N3の電位はローレベルになり、トランジスタT5はオフ状態になる。節点N4は、ローレベルのままフローティング状態になり、トランジスタT4はオフ状態を維持する。これにより、出力端子OUTmからはHCOMがそのままの電圧レベルで出力される。このようにして、第1フレームでは、安定してハイレベルの出力信号HCOMを(n-2)行目のコモンラインCML(n-2)に供給することができる。
 次に、第2フレームの動作について説明する。なお、HCOM側(トランジスタT1、T2、T3)の動作は、実施例1に係る共通電極駆動回路200の動作と同一であるため、説明を省略する。
 (n-2)段目の単位回路22の入力端子INmに、入力信号INmとしてハイレベルの出力信号SROUT(n-3)が入力されると、トランジスタT5がオン状態になる。極性信号CMIBはハイレベルであるため、節点N4の電位は、VDD-Vth(ただし、VthはトランジスタT4の閾値電圧)になる。ここで、節点N4の電位が、LCOM+Vth(ただし、VthはトランジスタT4の閾値電圧)以上である場合、トランジスタT4がオン状態になり、出力端子OUTmからはLCOMが出力される。そして、出力信号LCOMは、(n-2)行目のコモンラインCML(n-2)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-3)がハイレベルからローレベルになると、節点N3の電位はローレベルになり、トランジスタT5はオフ状態になる。節点N4は、ハイレベルのままフローティング状態になり、トランジスタT4はオン状態を維持する。これにより、出力端子OUTmからはLCOMが出力される。このようにして、第2フレームでは、安定してローレベルの出力信号LCOMを(n-2)行目のコモンラインCML(n-2)に供給することができる。
 (実施例3)
 図7は、実施例3に係る共通電極駆動回路200に含まれる単位回路23の回路図である。図7に示すように、単位回路23は同一導電型のトランジスタで構成され、8個のNチャネル型トランジスタT1a、T1b、T2~T5、T6a、T6bと、2個の容量C1、C2とを含んでいる。トランジスタT1a、T1b、T6a、T6bは、走査方向切替回路として機能する。
 トランジスタT2~T5の接続関係は、図4に示す実施例1の単位回路21の構成と同一である。トランジスタT1aのゲート端子には切替信号UDが与えられ、ドレイン端子は入力端子IN1aに接続され、ソース端子はトランジスタT2のゲート端子に接続される。トランジスタT1bのゲート端子には切替信号UDB(UDの否定)が与えられ、ドレイン端子は入力端子IN1bに接続され、ソース端子はトランジスタT2のゲート端子に接続される。トランジスタT1a、T1b、T2の接続点を節点N1という。トランジスタT6aのゲート端子には切替信号UDが与えられ、ドレイン端子は入力端子IN6aに接続され、ソース端子はトランジスタT5のゲート端子に接続される。トランジスタT6bのゲート端子には切替信号UDB(UDの否定)が与えられ、ドレイン端子は入力端子IN6bに接続され、ソース端子はトランジスタT5のゲート端子に接続される。トランジスタT6a、T6b、T5の接続点を節点N3という。
 上記単位回路23において、入力端子IN1aには、前段のシフトレジスタSR(n-1)の出力信号SROUT(n-1)が入力され、入力端子IN1bには、後段のシフトレジスタSR(n+1)の出力信号SROUT(n+1)が入力される。切替信号UD、UDBは、互いに極性が逆転した信号であり、切替信号UDがハイレベルのときは、トランジスタT1aがオン状態になって出力信号SROUT(n-1)が取り込まれ、切替信号UDBがハイレベルのときは、トランジスタT1bがオン状態になって出力信号SROUT(n+1)が取り込まれる。同様に、切替信号UDがハイレベルのときは、トランジスタT6aがオン状態になって出力信号SROUT(n-1)が取り込まれ、切替信号UDBがハイレベルのときは、トランジスタT6bがオン状態になって出力信号SROUT(n+1)が取り込まれる。
 これにより、共通電極駆動回路200を、シフト方向(走査方向)が切り替わる(1段目からn段目へ向かう第1方向、及び、n段目から1段目へ向かう第2方向とを相互に切り替える)走査信号線駆動回路100に対応することができる。
 なお、図8の単位回路24に示すように、図7の単位回路23において、容量C2を省略した構成としても良い。
 (実施例4)
 図9は、実施例4に係る共通電極駆動回路200の構成を示すブロック図である。
 共通電極駆動回路200は、図9に示すように、n個(nは2以上の整数)の単位回路25を多段接続して構成されている。単位回路25は、入力端子INm、INg(入力部)、極性端子CMI、CMIB、及び出力端子OUTmを有している。共通電極駆動回路200には、シフトレジスタ10の出力信号OUTs、極性信号CMI、CMIB、クロック信号GCK1(またはGCK2)が供給される。単位回路25の出力信号OUTmは、出力信号CMOUT1~CMOUTnとしてコモンラインCML1~CMLnに順に出力される。クロック信号GCK1、GCK2は、互いに位相が逆転したデューティ比50%のクロック信号である。
 図10は、実施例4に係る共通電極駆動回路200に含まれる単位回路25の回路図である。図10に示すように、単位回路25は同一導電型のトランジスタで構成され、16個のNチャネル型トランジスタT1~T6、T11~T20と、4個の容量C1~C4とを含んでいる。トランジスタT11、T12、T13、T19及び容量C4は第1アクティブ信号保持回路(第1保持回路)として機能し、トランジスタT14、T15、T16、T17及び容量C3は第2アクティブ信号保持回路(第2保持回路)として機能し、トランジスタT20は第1安定化回路として機能し、トランジスタT18は第2安定化回路として機能する。
 トランジスタT1~T6、容量C1、C2の接続関係は、実施例1(図4参照)の単位回路21と同一であり、また、これらに入力される各入力信号、すなわち、シフトレジスタ10の(n-1)段目の単位回路11(SR(n-1))の出力信号SROUT(n-1)、極性信号CMI、CMIBも、単位回路21と同一である。本実施例4に係る共通電極駆動回路200では、より安定した電位レベルのコモン信号を出力する構成を有している。以下では、単位回路11との相違点を中心に説明する。
 図10に示すように、トランジスタT11のゲート端子が節点N2に接続され、トランジスタT11のドレイン端子に電源電圧VDDが与えられる。トランジスタT12のゲート端子がトランジスタT11のソース端子に接続され、トランジスタT12のドレイン端子にVDDが与えられ、ソース端子が節点N2に接続される。トランジスタT13のゲート端子にVDDが与えられ、トランジスタT13のドレイン端子がトランジスタT11、T12の接続点に接続される。トランジスタT19のドレイン端子がトランジスタT13のソース端子に接続され、トランジスタT19のソース端子にLCOMが与えられる。トランジスタT20のゲート端子がトランジスタT19のゲート端子及び節点N4に接続され、トランジスタT20のドレイン端子が節点N2に接続され、ソース端子にLCOMが与えられる。
 トランジスタT14のゲート端子が節点N4に接続され、ドレイン端子にVDDが与えられる。トランジスタT15のゲート端子がトランジスタT14のソース端子に接続され、ドレイン端子にVDDが与えられ、ソース端子が節点N4に接続される。トランジスタT16のゲート端子にVDDが与えられ、ドレイン端子がトランジスタT14、T15の接続点に接続される。トランジスタT17のドレイン端子がトランジスタT16のソース端子に接続され、トランジスタT17のソース端子にLCOMが与えられる。トランジスタT18のゲート端子が、トランジスタT17のゲート端子、トランジスタT11のゲート端子、及び節点N2に接続され、トランジスタT18のドレイン端子が節点N4に接続され、ソース端子にLCOMが与えられる。
 入力端子INgは、容量C3を介して、トランジスタT14のソース端子、トランジスタT16のドレイン端子、及び、トランジスタT15のゲート端子に接続される。さらに、入力端子INgは、容量C4を介して、トランジスタT11のソース端子、トランジスタT13のドレイン端子、及び、トランジスタT12のゲート端子に接続される。
 上記構成の単位回路25の動作について、単位回路21との相違点を中心に説明する。
 節点N2の電位がVDDである場合、トランジスタT11がオン状態になる。このとき、容量C4による突き上げ(ブートストラップ効果)により、VDDよりも高い電位がトランジスタT12に与えられ、トランジスタT12がオン状態になることにより、最大電圧VDDを、節点N2を介してトランジスタT3のゲート端子に与えることができる。また、節点N2がVDDであるため、トランジスタT18がオン状態になり、節点N4がLCOMに固定される。よって、安定してハイレベルの出力信号HCOMをコモンラインCMLに供給することができる。
 一方、節点N4の電位がVDDである場合、トランジスタT14がオン状態になる。このとき、容量C3による突き上げ(ブートストラップ効果)により、VDDよりも高い電位がトランジスタT15に与えられ、トランジスタT15がオン状態になることにより、最大電圧VDDを、節点N4を介してトランジスタT4のゲート端子に与えることができる。また、節点N4がVDDであるため、トランジスタT20がオン状態になり、節点N2がLCOMに固定される。よって、安定してローレベルの出力信号LCOMをコモンラインCMLに供給することができる。
 なお、図10において、トランジスタT17、T18、T4のソース端子に与えられる電源電圧を共通にLCOMとしているため、レイアウト面積を縮小することができる。しかし、本発明では、これに限定されるものではなく、別途の電源電圧VSSを設けても良い。
 ここで、単位回路25に入力される入力信号GCK(GCK1、GCK2)の生成方法について説明する。図11は、GCK生成回路(GCKバッファ)12の回路図である。図11に示すように、GCK生成回路12は同一導電型のトランジスタで構成され、5個のNチャネル型トランジスタTr1~Tr5と、1個の容量C1とを含んでいる。
 GCK生成回路12は、入力端子IN1、IN2、及び出力端子OUTgを有している。トランジスタTr1のゲート端子は入力端子IN1に接続され、ドレイン端子にVDDが与えられる。トランジスタTr2のゲート端子は入力端子IN2に接続され、ドレイン端子がトランジスタTr1のソース端子に接続され、トランジスタTr2のソース端子にVSSが与えられる。トランジスタTr1、Tr2の接続点を節点n1という。トランジスタTr3のゲート端子にVDDが与えられ、ドレイン端子が節点n1に接続される。トランジスタTr4のゲート端子がトランジスタTr3のソース端子に接続され、ドレイン端子にVDDが与えられ、ソース端子が出力端子OUTgに接続される。トランジスタTr3、Tr4の接続点をn2という。トランジスタTr4のゲート端子及びソース端子の間には容量C1が設けられている。トランジスタTr5のゲート端子が入力端子IN2に接続され、ドレイン端子がトランジスタTr4のソース端子及び出力端子OUTgに接続され、トランジスタTr5のソース端子にVSSが与えられる。
 GCK生成回路12の動作について図12を用いて説明する。図12は、GCK生成回路12の動作時のタイミングチャートである。IN1、IN2は、それぞれクロック信号CK1、CK2の電位を示している。
 期間t1において、入力信号IN1がハイレベル、IN2がローレベルのとき、トランジスタTr1がオン状態になり、節点n1の電位は、VDD-Vth(ただし、VthはトランジスタTr1の閾値電圧)になる。トランジスタTr3はオン状態であるため、節点n2の電位は、VDD-Vth(ただし、VthはトランジスタTr1、Tr3の閾値電圧)になる。節点n2がVDD-Vthに充電されるとトランジスタTr3はオフ状態になり、節点n2はフローティング状態になる。このとき、出力信号OUTgがローレベルからハイレベルに上がるため、節点n2が容量C1を介して、VDD以上に突き上がる(ブートストラップ効果)ことで、トランジスタTr4がオン状態になり、出力端子OUTgに閾値落ちしない電圧VDDが出力される。なお、トランジスタTr3は、節点n2がVth以上に突き上がった際に耐圧を分散させる役割がある。
 期間t2において、入力信号IN1がローレベル、IN2がハイレベルのとき、トランジスタTr2がオン状態になり、節点n1の電位はローレベルになる。同様に、節点n2もローレベルになり、トランジスタTr4はオフ状態になる。トランジスタTr5がオン状態になるため、出力端子OUTgにVSSの出力信号が出力される。
 上記GCK生成回路12により生成されたクロック信号GCK(GCK1、GCK2)を単位回路25に供給する構成によれば、単位回路にクロック信号CK1、CK2を直接供給する構成と比較して、クロックの負荷を低減することができる。そのため、特に解像度が高い表示パネルにおいて、遅延等の影響を抑え、表示品位の低下を防ぐことができる。
 なお、入力信号IN1、IN2の電位レベルの切り替わりタイミングは、同時でもよいが、ずらしておくことにより、トランジスタTr5が完全にオフした後に節点n2がハイレベルになるため、確実に突き上げ(ブートストラップ)動作を行うことができる。
 また、GCK生成回路12は、入力端子IN1にクロック信号CK1が入力され、入力端子IN2にクロック信号CK2が入力されたときは、奇数段目の単位回路25(CM1、CM3、…)にGCK1を供給し、偶数段目の単位回路25(CM2、CM4、…)にGCK2を供給する。また、入力端子IN1にクロック信号CK2が入力され、入力端子IN2にクロック信号CK1が入力されたときは、奇数段目の単位回路25(CM1、CM3、…)にGCK2を供給し、偶数段目の単位回路25(CM2、CM4、…)にGCK1を供給する。
 図13は、GCK生成回路12の他の構成を示す回路図である。図13のGCK生成回路13では、図12のGCK生成回路12に、トランジスタTr6、Tr7が追加されている。トランジスタTr6のゲート端子にイニシャル信号INT(初期化信号)が与えられ、ドレイン端子が節点N2に接続され、ソース端子にVSSが与えられる。トランジスタTr7のゲート端子にイニシャル信号INTが与えられ、ドレイン端子が出力端子OUTgに接続され、ソース端子にVSSが与えられる。これにより、イニシャル信号INTがハイレベルのとき、トランジスタTr6、Tr7をオン状態して、節点N2をVSSに固定するとともに、出力端子OUTgに確実にVSSを出力することができる。
 〔実施の形態2〕
 本発明に係る実施の形態2について、以下に説明する。なお、以下の説明では、主に、実施の形態1に係る液晶表示装置1との相違点について説明するものとし、実施の形態1で説明した各構成要素と同一の機能を有する構成要素には同一の番号を付し、その説明を省略する。
 図14は、実施の形態2に係る保持容量配線駆動回路500の構成を示すブロック図である。なお、図14には、走査信号線駆動回路100の構成も示している。また、図15は、本実施の形態2に係る液晶表示装置2の概略構成を示すブロック図であり、図16は、液晶表示装置2の画素Pの電気的構成を示す等価回路図である。
 まず、図15及び図16を用いて液晶表示装置2の概略構成について説明する。液晶表示装置2は、走査信号線駆動回路100、データ信号線駆動回路300、表示パネル400、及び保持容量配線駆動回路500を備えている。また、液晶表示装置2には、各駆動回路を制御する制御回路(図示せず)が含まれる。
 表示パネル400は、アクティブマトリクス基板上に、走査信号線41、データ信号線43、TFT44、保持容量配線46、及び画素電極45を備え、対向基板上に共通電極comを備えている。
 保持容量配線46は、行方向(横方向)に互いに平行となるように各行に1本ずつ形成されており、走査信号線41と対をなすように配置されている。この保持容量配線46は、それぞれ各行に配置された画素電極45と容量結合されており、各画素電極45との間で保持容量(「補助容量」ともいう。)Ccsを形成している。
 上記構成の表示パネル400は、走査信号線駆動回路100、データ信号線駆動回路300、保持容量配線駆動回路500、及びこれらを制御する制御回路によって駆動される。
 本実施の形態では、周期的に繰り返される垂直走査期間におけるアクティブ期間(有効走査期間)において、各行の水平走査期間を順次割り当て、各行を順次走査していく。
 そのため、走査信号線駆動回路100は、TFT44をオンするためのゲート信号を各行の水平走査期間に同期して当該行の走査信号線41に対して順次出力する。
 保持容量配線駆動回路500は、走査信号線駆動回路100を構成するシフトレジスタ10の出力信号(SROUT)に基づいて、各保持容量配線46にハイレベルのCS信号(HCS)またはローレベルのCS信号(LCS)を供給する。
 データ信号線駆動回路300は、各データ信号線43に対してソース信号を出力する。このソース信号は、液晶表示装置2の外部から制御回路を介してデータ信号線駆動回路300に供給された映像信号を、データ信号線駆動回路300において各列に割り当て、昇圧等を施した信号である。
 制御回路は、上述した走査信号線駆動回路100、データ信号線駆動回路300、及び保持容量配線駆動回路500を制御することにより、これら各回路から、ゲート信号、ソース信号、及びCS信号を出力させる。
 本実施の形態に係る液晶表示装置2では、保持容量配線駆動回路500の出力信号(CS信号)の電位レベルの低下を防いで安定した動作を行う構成を有している。走査信号線駆動回路100は、実施の形態1と同一であるため、以下では、保持容量配線駆動回路500の具体的な構成について説明する。
 保持容量配線駆動回路500は、図14に示すように、n個(nは2以上の整数)のCS単位回路51を多段接続して構成されている。CS単位回路51は、入力端子INc、極性端子CMI、CMIB、及び出力端子OUTcを有している。保持容量配線駆動回路500には、シフトレジスタ10の出力信号OUTs、及び、極性信号CMI、CMIBが供給される。CS単位回路51の出力信号OUTcは、出力信号CSOUT1~CSOUTnとして保持容量配線CSL1~CSLnに順に出力される。
 具体的には、保持容量配線駆動回路500の(n-1)段目のCS単位回路51(CS(n-1))には、シフトレジスタ10のn段目の単位回路11(SRn)の出力信号SROUTnが供給され、当該(n-1)段目のCS単位回路51(CS(n-1))は、出力信号CSOUT(n-1)を保持容量配線CSL(n-1)に出力する。また、n段目のCS単位回路51(CSn)には、シフトレジスタ10の(n+1)段目の単位回路11(SR(n+1))の出力信号SROUT(n+1)が供給され、当該n段目のCS単位回路51(CSn)は、出力信号CSOUTnを保持容量配線CSLnに出力する。このように、保持容量配線駆動回路500は、各CS単位回路51に、後段のシフトレジスタ10の単位回路11の出力信号が入力されることにより、シフトレジスタ10のシフト動作に伴って、出力信号CSOUT1~CSMOUTnを、保持容量配線CSL1~CSLnに順に出力する。
 (実施例1)
 図17は、本実施の形態2の実施例1に係る保持容量配線駆動回路500に含まれるCS単位回路51の回路図である。図17に示すように、CS単位回路51は同一導電型のトランジスタで構成され、6個のNチャネル型トランジスタT1~T6と、2個の容量C1、C2とを含んでいる。トランジスタT1は第1入力制御トランジスタ、トランジスタT2は第1ラッチ制御トランジスタ、トランジスタT3は第1出力制御トランジスタ、トランジスタT4は第2出力制御トランジスタ、トランジスタT5は第2ラッチ制御トランジスタ、トランジスタT6は第2入力制御トランジスタとして機能する。以下、ゲート端子(制御端子)に与えたときにトランジスタをオン状態にする電圧(信号のレベル)をオン電圧(オンレベル)といい、ゲート端子に与えたときにトランジスタをオフ状態にする電圧(信号のレベル)をオフ電圧(オフレベル)という。Nチャネル型トランジスタでは、ハイ電圧がオン電圧(ハイレベルがオンレベル)、ロー電圧がオフ電圧(ローレベルがオフレベル)になり、Pチャネル型トランジスタではその逆になる。
 トランジスタT1のゲート端子(制御端子)には電源電圧VDDが与えられ、トランジスタT1のドレイン端子(一方の導通端子)は入力端子INcに接続される。トランジスタT2のゲート端子はトランジスタT1のソース端子(他方の導通端子)に接続され、トランジスタT2のドレイン端子は極性端子CMIに接続される。トランジスタT1、T2の接続点を節点N1という。トランジスタT3のゲート端子はトランジスタT2のソース端子に接続され、トランジスタT3のドレイン端子にはハイレベルの電源電圧VCS(第1電源電圧)が与えられ、トランジスタT3のソース端子は出力端子OUTcに接続される。トランジスタT2、T3の接続点を節点N2という。
 トランジスタT6のゲート端子には電源電圧VDDが与えられ、トランジスタT6のドレイン端子は入力端子INcに接続される。トランジスタT5のゲート端子はトランジスタT6のソース端子に接続され、トランジスタT5のドレイン端子は極性端子CMIBに接続される。トランジスタT5、T6の接続点を節点N3という。トランジスタT4のゲート端子は、トランジスタT5のソース端子に接続され、トランジスタT4のドレイン端子は出力端子OUTcに接続され、トランジスタT4のソース端子にはローレベルの電源電圧VSS(第2電源電圧)が与えられる。トランジスタT4、T5の接続点を節点N4という。
 容量C1、C2は容量素子で構成される。容量C1はトランジスタT2のゲート端子とソース端子との間に設けられ、容量C2はトランジスタT5のゲート端子とソース端子との間に設けられる。容量C1、C2はブートストラップ容量として機能する。なお、容量C1、C2は、容量素子ではなく、配線容量やトランジスタの寄生容量を用いて構成してもよい。これにより、容量素子を設けない分だけ回路構成を簡素化することができる。
 上記構成のCS単位回路51を含む保持容量配線駆動回路500は、1フレームごとにハイレベル及びローレベルが切り替わる出力信号CSOUT1~CSOUTnを1つずつ順に出力する動作を行う。以下、クロック信号CK1、CK2を含め、保持容量配線駆動回路500の内部の信号と入出力信号の電位は、特に断わらない限り、ハイレベルのときにはVDD、ローレベルのときにはVSSであるとする。
 (動作について)
 保持容量配線駆動回路500の動作について図18を用いて説明する。図18は、保持容量配線駆動回路500の動作時のタイミングチャートである。図18では、(n-2)段目のCS単位回路51、(n-1)段目のCS単位回路51、n段目のCS単位回路51における入出力信号を示している。SR(n-1)、SRn、SR(n+1)は、それぞれ、シフトレジスタ10の(n-1)段目の単位回路11、n段目の単位回路11、(n+1)段目の単位回路11の出力信号SROUT(n-1)、SROUTn、SROUT(n+1)の電位を示している。CMI、CMIBは極性信号を示し、N1~N4はそれぞれ、節点N1~N4の電位を示している。CS(n-2)、CS(n-1)、CSnは、それぞれ、保持容量配線駆動回路500の(n-2)段目のCS単位回路51、(n-1)段目のCS単位回路51、n段目のCS単位回路51の出力信号CSOUT(n-2)、CSOUT(n-1)、CSOUTnを示している。CMI、CMIBは、互いに極性が逆転し、1水平走査期間ごとに極性が反転する信号である。出力信号SROUT(n-1)が出力されてから次の出力信号SROUT(n-1)が出力されるまでの期間が1垂直走査期間(1フレーム)に相当する。
 まず、(n-2)段目のCS単位回路51における第1フレームの動作について説明する。
 初めに、(n-2)段目のCS単位回路51の入力端子INcに、シフトレジスタ10の(n-1)段目の単位回路11の出力信号SROUT(n-1)(ハイレベル)が入力される。トランジスタT1は、VDDが与えられているためオン状態になり、節点N1の電位は、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがハイレベルであるため、節点N2の電位は、VDD-Vth(ただし、VthはトランジスタT2の閾値電圧)になる。すなわち、節点N2の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N1の電位がVDD-Vthに充電されるとトランジスタT1はオフ状態になり、節点N1はフローティング状態になる。節点N1とトランジスタT2のソース端子とは、電位差VDD-Vthを保持した容量C1を介して接続されているため、トランジスタT2のソース端子(節点N2)の電位がローレベルからハイレベルに変化すると、節点N1の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N1の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIは、トランジスタT2を電圧降下なく通過し、節点N2の電位がVDDになる。これにより、トランジスタT3がオン状態になる。
 一方、入力信号INcとしてハイレベルの出力信号SROUT(n-1)が入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがローレベルであるため、節点N4の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT4はオフ状態になる。なお、節点N3は、容量C2によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT6がオン状態であるため節点N3の電位がVDD-Vthまで充電され、その後トランジスタT6はオフ状態になる。
 ここで、電源電圧VCSが、VDD-VCS>Vth(ただし、VthはトランジスタT3の閾値電圧)の関係を満たす場合、トランジスタT3がオン状態になると、出力端子OUTcからはVCSがそのままの電圧レベルで出力される。これにより、出力信号VCSが、(n-2)行目の保持容量配線CSL(n-2)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-1)がハイレベルからローレベルになると、節点N1の電位はハイレベルからローレベルに変化し、トランジスタT2がオフ状態になり、節点N2はフローティング状態になる。節点N2の電位は、容量C1によってVDDに保持されるため、トランジスタT3はオン状態を維持する。一方、出力信号SROUT(n-1)がハイレベルからローレベルになると、節点N3の電位はローレベルになり、トランジスタT5はオフ状態になる。節点N4は、容量C2によってローレベルに保持されるため、トランジスタT4はオフ状態を維持する。これにより、引き続き、出力端子OUTcからはVCSがそのままの電圧レベルで出力される。このようにして、第1フレームでは、安定してハイレベルの出力信号VCSを(n-2)行目の保持容量配線CSL(n-2)に供給することができる。
 次に、(n-2)段目のCS単位回路51における第2フレームの動作について説明する。
 初めに、(n-2)段目のCS単位回路51の入力端子INcに、シフトレジスタ10の(n-1)段目の単位回路11の出力信号SROUT(n-1)(ハイレベル)が入力される。トランジスタT1はVDDが与えられているためオン状態になり、節点N1の電位が、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがローレベルであるため、節点N2の電位は、ローレベルになる。すなわち、節点N2の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT3はオフ状態になる。なお、節点N1は、容量C1によって突き下げられVDD-Vthよりも低い電位になる。これにより、トランジスタT1がオン状態になって節点N1の電位がVDD-Vthまで充電され、その後トランジスタT1はオフ状態になる。
 一方、入力信号INcとしてハイレベルの出力信号SROUT(n-1)が入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがハイレベルであるため、節点N4の電位は、VDD-Vth(ただし、VthはトランジスタT5の閾値電圧)になる。すなわち、節点N4の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N3の電位がVDD-Vthに充電されるとトランジスタT6はオフ状態になり、節点N3はフローティング状態になる。節点N3とトランジスタT5のソース端子とは、電位差VDD-Vthを保持した容量C2を介して接続されているため、トランジスタT5のソース端子(節点N4)の電位がローレベルからハイレベルに変化すると、節点N3の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N3の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIBは、トランジスタT5を電圧降下なく通過し、節点N4の電位がVDDになる。これにより、トランジスタT4がオン状態になり、出力端子OUTcからはVSSが出力され、出力信号VSSが、(n-2)行目の保持容量配線CSL(n-2)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-1)がハイレベルからローレベルになると、節点N1の電位はローレベルになり、トランジスタT2はオフ状態になる。節点N2は、容量C1によってローレベルに保持されるため、トランジスタT3はオフ状態を維持する。一方、出力信号SROUT(n-1)がハイレベルからローレベルになると、節点N3の電位はハイレベルからローレベルに変化し、トランジスタT5がオフ状態になり、節点N4はフローティング状態になる。節点N4の電位は、容量C2によってVDDに保持されるため、トランジスタT4はオン状態を維持する。これにより、引き続き、出力端子OUTcからはVSSがそのままの電圧レベルで出力される。このようにして、第2フレームでは、安定してローレベルの出力信号VSSを(n-2)行目の保持容量配線CSL(n-2)に供給することができる。
 次に、(n-1)段目のCS単位回路51における第1フレームの動作について説明する。
 初めに、(n-1)段目のCS単位回路51の入力端子INcに、シフトレジスタ10のn段目の単位回路11の出力信号SROUTn(ハイレベル)が入力される。トランジスタT1はVDDが与えられているためオン状態になり、節点N1の電位が、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがローレベルであるため、節点N2の電位は、ローレベルになる。すなわち、節点N2の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT3はオフ状態になる。なお、節点N1は、容量C1によって突き下げられVDD-Vthよりも低い電位になる。これにより、トランジスタT1がオン状態になって節点N1の電位がVDD-Vthまで充電され、その後トランジスタT1はオフ状態になる。
 一方、入力信号INcとしてハイレベルの出力信号SROUTnが入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがハイレベルであるため、節点N4の電位は、VDD-Vth(ただし、VthはトランジスタT5の閾値電圧)になる。すなわち、節点N4の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N3の電位がVDD-Vthに充電されるとトランジスタT6はオフ状態になり、節点N3はフローティング状態になる。節点N3とトランジスタT5のソース端子とは、電位差VDD-Vthを保持した容量C2を介して接続されているため、トランジスタT5のソース端子(節点N4)の電位がローレベルからハイレベルに変化すると、節点N3の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N3の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIBは、トランジスタT5を電圧降下なく通過し、節点N4の電位がVDDになる。これにより、トランジスタT4がオン状態になり、出力端子OUTcからはVSSが出力され、出力信号VSSが、(n-1)行目の保持容量配線CSL(n-1)に供給される。
 続いて、シフトレジスタ10の出力信号SROUTnがハイレベルからローレベルになると、節点N1の電位はローレベルになり、トランジスタT2はオフ状態になる。節点N2は、容量C1によってローレベルに保持されるため、トランジスタT3はオフ状態を維持する。一方、出力信号SROUTnがハイレベルからローレベルになると、節点N3の電位はハイレベルからローレベルに変化し、トランジスタT5がオフ状態になり、節点N4はフローティング状態になる。節点N4の電位は、容量C2によってVDDに保持されるため、トランジスタT4はオン状態を維持する。これにより、引き続き、出力端子OUTcからはVSSがそのままの電圧レベルで出力される。このようにして、第1フレームでは、安定してローレベルの出力信号VSSを(n-1)行目の保持容量配線CSL(n-1)に供給することができる。
 次に、(n-1)段目のCS単位回路51における第2フレームの動作について説明する。
 初めに、(n-1)段目のCS単位回路51の入力端子INcに、シフトレジスタ10のn段目の単位回路11の出力信号SROUTn(ハイレベル)が入力される。トランジスタT1は、VDDが与えられているためオン状態になり、節点N1の電位は、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2がオン状態になり、極性信号CMIがハイレベルであるため、節点N2の電位は、VDD-Vth(ただし、VthはトランジスタT2の閾値電圧)になる。すなわち、節点N2の電位は、ローレベルからハイレベルに変化する。
 ここで、節点N1の電位がVDD-Vthに充電されるとトランジスタT1はオフ状態になり、節点N1はフローティング状態になる。節点N1とトランジスタT2のソース端子とは、電位差VDD-Vthを保持した容量C1を介して接続されているため、トランジスタT2のソース端子(節点N2)の電位がローレベルからハイレベルに変化すると、節点N1の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N1の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIは、トランジスタT2を電圧降下なく通過し、節点N2の電位がVDDになる。これにより、トランジスタT3がオン状態になる。
 一方、入力信号INcとしてハイレベルの出力信号SROUTnが入力されると、トランジスタT6は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT5がオン状態になり、極性信号CMIBがローレベルであるため、節点N4の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT4はオフ状態になる。なお、節点N3は、容量C2によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT6がオン状態であるため節点N3の電位がVDD-Vthまで充電され、その後トランジスタT6はオフ状態になる。
 ここで、電源電圧VCSが、VDD-VCS>Vth(ただし、VthはトランジスタT3の閾値電圧)の関係を満たす場合、トランジスタT3がオン状態になると、出力端子OUTcからはハイレベルのVCSがそのままの電圧レベルで出力される。これにより、出力信号VCSが、(n-1)行目の保持容量配線CSL(n-1)に供給される。
 続いて、シフトレジスタ10の出力信号SROUTnがハイレベルからローレベルになると、節点N1の電位はハイレベルからローレベルに変化し、トランジスタT2がオフ状態になり、節点N2はフローティング状態になる。節点N2の電位は、容量C1によってVDDに保持されるため、トランジスタT3はオン状態を維持する。一方、出力信号SROUTnがハイレベルからローレベルになると、節点N3の電位はローレベルになり、トランジスタT5はオフ状態になる。節点N4は、容量C2によってローレベルに保持されるため、トランジスタT4はオフ状態を維持する。これにより、引き続き、出力端子OUTcからはVCSがそのままの電圧レベルで出力される。このようにして、第2フレームでは、安定してハイレベルの出力信号VCSを(n-1)行目の保持容量配線CSL(n-1)に供給することができる。
 n段目のCS単位回路51には、シフトレジスタ10の(n+1)段目の単位回路11の出力信号SROUT(n+1)(ハイレベル)が入力される。以降の動作は、上記(n-2)段目のCS単位回路51の動作と同一である。以上のようにして、各段のCS単位回路51が動作する。なお、第3フレーム以降は、上記第1及び第2フレームの動作を繰り返す。
 次に、本実施の形態2に係る保持容量配線駆動回路500の他の形態について説明する。なお、以下の説明では、主に、実施例1に係る保持容量配線駆動回路500との相違点について説明するものとし、実施例1で説明した各構成要素と同一の機能を有する構成要素には同一の番号を付し、その説明を省略する。
 (実施例2)
 図19は、実施の形態2の実施例2に係る保持容量配線駆動回路500の構成を示すブロック図である。
 保持容量配線駆動回路500は、図19に示すように、n個(nは2以上の整数)のCS単位回路52を多段接続して構成されている。CS単位回路52は、入力端子INc1、INc2、極性端子CMI、CMIB、及び出力端子OUTcを有している。保持容量配線駆動回路500には、シフトレジスタ10の出力信号OUTs、及び、極性信号CMI、CMIBが供給される。CS単位回路52の出力信号OUTcは、出力信号CSOUT1~CSOUTnとして保持容量配線CSL1~CSLnに順に出力される。
 具体的には、保持容量配線駆動回路500の(n-1)段目のCS単位回路52(CS(n-1))には、シフトレジスタ10の(n-1)段目の単位回路11(SR(n-1))の出力信号SROUT(n-1)、及び、n段目の単位回路11(SRn)の出力信号SROUTnが供給され、当該(n-1)段目のCS単位回路52(CS(n-1))は、出力信号CSOUT(n-1)を保持容量配線CSL(n-1)に出力する。また、n段目のCS単位回路52(CSn)には、シフトレジスタ10のn段目の単位回路11(SRn)の出力信号SROUTn、及び、(n+1)段目の単位回路11(SR(n+1))の出力信号SROUT(n+1)が供給され、当該n段目のCS単位回路52(CSn)は、出力信号CSOUTnを保持容量配線CSLnに出力する。このように、保持容量配線駆動回路500は、各CS単位回路52に、自段のシフトレジスタ10の単位回路11の出力信号、及び、後段のシフトレジスタ10の単位回路11の出力信号が入力されることにより、シフトレジスタ10のシフト動作に伴って、出力信号CSOUT1~CSMOUTnを、保持容量配線CSL1~CSLnに順に出力する。
 図20は、本実施の形態2の実施例2に係る保持容量配線駆動回路500に含まれるCS単位回路52の回路図である。図20に示すように、CS単位回路52は同一導電型のトランジスタで構成され、10個のNチャネル型トランジスタT1、T2a、T2b、T3,T4、T5a、T5b、T6、T7、T8と、4個の容量C1、C2、C3、C4とを含んでいる。
 トランジスタT1のゲート端子(制御端子)には電源電圧VDDが与えられ、トランジスタT1のドレイン端子(一方の導通端子)は入力端子INc1に接続される。トランジスタT2aのゲート端子はトランジスタT1のソース端子(他方の導通端子)に接続され、トランジスタT2aのドレイン端子は極性端子CMIに接続される。トランジスタT1、T2aの接続点を節点N1という。トランジスタT2bのドレイン端子は極性端子CMIに接続される。トランジスタT3のゲート端子はトランジスタT2a、T2bのソース端子に接続され、トランジスタT3のドレイン端子にはハイレベルの電源電圧VCS(第1電源電圧)が与えられ、トランジスタT3のソース端子は出力端子OUTcに接続される。トランジスタT2a、T2b、T3の接続点を節点N2という。
 トランジスタT6のゲート端子には電源電圧VDDが与えられ、トランジスタT6のドレイン端子は入力端子INc2に接続され、ソース端子はトランジスタT2bのゲート端子に接続される。トランジスタT6、T2bの接続点を節点N5という。
 トランジスタT7のゲート端子には電源電圧VDDが与えられ、トランジスタT7のドレイン端子は入力端子INc1に接続される。トランジスタT5aのゲート端子はトランジスタT7のソース端子に接続され、トランジスタT5aのドレイン端子は極性端子CMIBに接続される。トランジスタT7、T5aの接続点を節点N3という。
 トランジスタT8のゲート端子にはハイレベルの電源電圧VDDが与えられ、トランジスタT8のドレイン端子は入力端子INc2に接続される。トランジスタT5bのゲート端子はトランジスタT8のソース端子に接続され、トランジスタT5bのドレイン端子は極性端子CMIBに接続される。トランジスタT8、T5bの接続点を節点N6という。トランジスタT4のゲート端子はトランジスタT5a、T5bのソース端子に接続され、トランジスタT4のドレイン端子は、トランジスタT3のソース端子及び出力端子OUTcに接続され、トランジスタT4のソース端子にはローレベルの電源電圧VSS(第2電源電圧)が与えられる。トランジスタT5a、T5b、T4の接続点を節点N4という。
 容量C1、C2、C3、C4は容量素子で構成される。容量C1はトランジスタT2aのゲート端子とソース端子との間に設けられ、容量C2はトランジスタT2bのゲート端子とソース端子との間に設けられ、容量C3はトランジスタT5aのゲート端子とソース端子との間に設けられ、容量C4はトランジスタT5bのゲート端子とソース端子との間に設けられる。各容量C1、C2、C3、C4はブートストラップ容量として機能する。なお、容量C1、C2、C3、C4は、容量素子ではなく、配線容量やトランジスタの寄生容量を用いて構成してもよい。これにより、容量素子を設けない分だけ回路構成を簡素化することができる。
 上記構成のCS単位回路52を含む保持容量配線駆動回路500は、1フレームごとにハイレベル及びローレベルが切り替わる出力信号CSOUT1~CSOUTnを1つずつ順に出力する動作を行う。
 (動作について)
 保持容量配線駆動回路500の動作について図21を用いて説明する。図21は、保持容量配線駆動回路500の動作時のタイミングチャートである。図21では、(n-2)段目のCS単位回路52、(n-1)段目のCS単位回路52、n段目のCS単位回路52における入出力信号を示している。SR(n-2)、SR(n-1)、SRn、SR(n+1)は、それぞれ、シフトレジスタ10の(n-2)段目の単位回路11、(n-1)段目の単位回路11、n段目の単位回路11、(n+1)段目の単位回路11の出力信号SROUT(n-2)、SROUT(n-1)、SROUTn、SROUT(n+1)の電位を示している。CMI、CMIBは極性信号を示し、N1~N5はそれぞれ、節点N1~N5の電位を示している。CS(n-2)、CS(n-1)、CSnは、それぞれ、保持容量配線駆動回路500の(n-2)段目のCS単位回路52、(n-1)段目のCS単位回路52、n段目のCS単位回路52の出力信号CSOUT(n-2)、CSOUT(n-1)、CSOUTnを示している。CMI、CMIBは、互いに極性が逆転し、1水平走査期間ごとに極性が反転する信号である。出力信号SROUT(n-1)が出力されてから次の出力信号SROUT(n-1)が出力されるまでの期間が1垂直走査期間(1フレーム)に相当する。
 まず、(n-1)段目のCS単位回路52における第1フレームの動作について説明する。
 初めに、(n-1)段目のCS単位回路52の入力端子INc2に、シフトレジスタ10の(n-1)段目の単位回路11の出力信号SROUT(n-1)(ハイレベル)が入力される。トランジスタT6は、VDDが与えられているためオン状態になり、節点N5の電位は、VDD-Vth(ただし、VthはトランジスタT6の閾値電圧)になる。これにより、トランジスタT2bがオン状態になり、極性信号CMIがハイレベルであるため、節点N2の電位は、VDD-Vth(ただし、VthはトランジスタT2bの閾値電圧)になる。
 ここで、トランジスタT6のソース端子の電位がVDD-Vthに充電されるとトランジスタT6はオフ状態になり、トランジスタT2bとの接続点(節点N5)はフローティング状態になる。節点N5とトランジスタT2bのソース端子とは、電位差VDD-Vthを保持した容量C2を介して接続されているため、トランジスタT2bのソース端子(節点N2)の電位がローレベルからハイレベルに変化すると、節点N5の電位は同じ量だけ変化して電源電圧VDDよりも高くなる(ブートストラップ効果)。
 節点N5の電位がVDDよりも高くなると、最大電圧がVDDである極性信号CMIは、トランジスタT2bを電圧降下なく通過し、節点N2の電位がVDDになる。これにより、トランジスタT3がオン状態になる。なお、入力端子INc2に、出力信号SROUT(n-1)(ハイレベル)が入力されると、トランジスタT8は、VDDが与えられているためオン状態になり、節点N6の電位は、VDD-Vth(ただし、VthはトランジスタT5bの閾値電圧)になる。これによりトランジスタT5bがオン状態になるため、ローレベルのCMIBがトランジスタT4に与えられ、トランジスタT4はオフ状態になる。
 ここで、電源電圧VCSが、VDD-VCS>Vth(ただし、VthはトランジスタT3の閾値電圧)の関係を満たす場合、トランジスタT3がオン状態になると、出力端子OUTcからはハイレベルのVCSがそのままの電圧レベルで出力される。これにより、出力信号VCSが、(n-1)行目の保持容量配線CSL(n-1)に供給される。
 続いて、シフトレジスタ10の出力信号SROUT(n-1)がハイレベルからローレベルになると、節点N5の電位はハイレベルからローレベルに変化し、トランジスタT2bがオフ状態になり、節点N2はフローティング状態になる。節点N2の電位は、容量C2によってVDDに保持されるため、トランジスタT3はオン状態を維持する。また、節点N6の電位はハイレベルからローレベルに変化し、トランジスタT5bがオフ状態になり、節点N4はフローティング状態になる。節点N4の電位は、容量C4によってVSSに保持されるため、トランジスタT4はオフ状態を維持する。これにより、引き続き、出力端子OUTcからはVCSがそのままの電圧レベルで出力される。
 続いて、入力端子INc1に、シフトレジスタ10のn段目の単位回路11の出力信号SROUTn(ハイレベル)が入力される。トランジスタT1はVDDが与えられているためオン状態になり、節点N1の電位が、VDD-Vth(ただし、VthはトランジスタT1の閾値電圧)になる。これにより、トランジスタT2aがオン状態になり、極性信号CMIがローレベルであるため、節点N2の電位は、ローレベルになる。すなわち、節点N2の電位は、ハイレベルからローレベルに変化する。これにより、トランジスタT3はオフ状態になる。なお、節点N1は、容量C1によって突き下げられVDD-Vthよりも低い電位になる。トランジスタT1はオン状態であるため節点N1の電位がVDD-Vthまで充電され、その後トランジスタT1はオフ状態になる。
 一方、入力信号INc1としてハイレベルの出力信号SROUTnが入力されると、トランジスタT7は、VDDが与えられているためオン状態になり、節点N3の電位は、VDD-Vth(ただし、VthはトランジスタT3の閾値電圧)になる。これにより、トランジスタT5aがオン状態になり、極性信号CMIBがハイレベルであるため、節点N4の電位は、VDD-Vth(ただし、VthはトランジスタT5aの閾値電圧)になる。ここで容量C3によって節点N3の電位が突き上げられ(ブートストラップ効果)、最大電圧がVDDである極性信号CMIBが、トランジスタT5aを電圧降下なく通過し、節点N4の電位がVDDになる。これにより、トランジスタT4がオン状態になり、出力端子OUTcからはVSSが出力され、出力信号VSSが、(n-1)行目の保持容量配線CSL(n-1)に供給される。
 続いて、シフトレジスタ10の出力信号SROUTnがハイレベルからローレベルになると、節点N1の電位はローレベルになり、トランジスタT2aはオフ状態になる。節点N2の電位は、容量C1によってローレベルに保持されるため、トランジスタT3はオフ状態を維持する。一方、出力信号SROUTnがハイレベルからローレベルになると、節点N3の電位はハイレベルからローレベルに変化し、トランジスタT5aがオフ状態になり、節点N4はフローティング状態になる。節点N4の電位は、容量C3によってVDDに保持されるため、トランジスタT4はオン状態を維持する。これにより、引き続き、出力端子OUTcからはVSSがそのままの電圧レベルで出力される。このようにして、第1フレームでは、安定してローレベルの出力信号VSSを(n-1)行目の保持容量配線CSL(n-1)に供給することができる。
 第2フレームでは、図21に示すように、極性信号CMI、CMIBの極性が互いに逆転することにより、安定してハイレベルの出力信号VCSを(n-1)行目の保持容量配線CSL(n-1)に供給することができる。
 また、n段目のCS単位回路52では、図21に示すように、第1フレームでハイレベルの出力信号VCSをn行目の保持容量配線CSLnに供給し、第2フレームでローレベルの出力信号VSSをn行目の保持容量配線CSLnに供給することができる。
 (実施例3)
 図22は、実施の形態2の実施例3に係る保持容量配線駆動回路500に含まれるCS単位回路53の回路図である。図22に示すように、CS単位回路53は同一導電型のトランジスタで構成され、8個のNチャネル型トランジスタT1a、T1b、T2~T5、T6a、T6bと、2個の容量C1、C2とを含んでいる。トランジスタT1a、T1b、T6a、T6bは、走査方向切替回路として機能する。
 トランジスタT2~T5の接続関係は、図17に示す実施例1のCS単位回路51の構成と同一である。トランジスタT1aのゲート端子には切替信号UDが与えられ、ドレイン端子は入力端子IN1aに接続され、ソース端子はトランジスタT2のゲート端子に接続される。トランジスタT1bのゲート端子には切替信号UDB(UDの否定)が与えられ、ドレイン端子は入力端子IN1bに接続され、ソース端子はトランジスタT2のゲート端子に接続される。トランジスタT1a、T1b、T2の接続点を節点N1という。トランジスタT6aのゲート端子には切替信号UDが与えられ、ドレイン端子は入力端子IN6aに接続され、ソース端子はトランジスタT5のゲート端子に接続される。トランジスタT6bのゲート端子には切替信号UDB(UDの否定)が与えられ、ドレイン端子は入力端子IN6bに接続され、ソース端子はトランジスタT5のゲート端子に接続される。トランジスタT6a、T6b、T5の接続点を節点N3という。
 上記CS単位回路53において、入力端子IN1aには、後段のシフトレジスタSR(n+1)の出力信号SROUT(n+1)が入力され、入力端子IN1bには、前段のシフトレジスタSR(n-1)の出力信号SROUT(n-1)が入力される。切替信号UD、UDBは、互いに極性が逆転した信号であり、切替信号UDがハイレベルのときは、トランジスタT1aがオン状態になって出力信号SROUT(n+1)が取り込まれ、切替信号UDBがハイレベルのときは、トランジスタT1bがオン状態になって出力信号SROUT(n-1)が取り込まれる。同様に、切替信号UDがハイレベルのときは、トランジスタT6aがオン状態になって出力信号SROUT(n+1)が取り込まれ、切替信号UDBがハイレベルのときは、トランジスタT6bがオン状態になって出力信号SROUT(n-1)が取り込まれる。
 これにより、保持容量配線駆動回路500を、シフト方向(走査方向)が切り替わる(1段目からn段目へ向かう第1方向、及び、n段目から1段目へ向かう第2方向とを相互に切り替える)走査信号線駆動回路100に対応することができる。
 なお、図23のCS単位回路54に示すように、図22のCS単位回路53において、容量C2を省略した構成としても良い。
 また、本実施例3の走査方向切替回路(トランジスタT1a、T1b、T6a、T6b)は、図24のCS単位回路55に示すように、上記実施例2(図20参照)の保持容量配線駆動回路500のCS単位回路52に適用することができる。
 (実施例4)
 図25は、実施の形態2の実施例4に係る保持容量配線駆動回路500の構成を示すブロック図である。図25の保持容量配線駆動回路500は、上記実施の形態1の実施例4(図9参照)の共通電極駆動回路200を、保持容量配線駆動回路に適用したものである。
 保持容量配線駆動回路500は、図25に示すように、n個(nは2以上の整数)のCS単位回路56を多段接続して構成されている。CS単位回路56は、入力端子INc、INg、極性端子CMI、CMIB、及び出力端子OUTcを有している。保持容量配線駆動回路500には、シフトレジスタ10の出力信号OUTs、極性信号CMI、CMIB、クロックGCK1、GCK2が供給される。CS単位回路56の出力信号OUTcは、出力信号CSOUT1~CSOUTnとして保持容量配線CSL1~CSLnに順に出力される。
 図26は、実施の形態2の実施例4に係る保持容量配線駆動回路500に含まれるCS単位回路56の回路図である。図26に示すように、CS単位回路56は、図10に示す共通電極駆動回路200に含まれる単位回路25と同一の回路構成を有し、同一導電型の16個のNチャネル型トランジスタT1~T6、T11~T20と、4個の容量C1~C4とを含んでいる。トランジスタT11、T12、T13、T19、容量C4は第1アクティブ信号保持回路として機能し、トランジスタT14、T15、T16、T17、容量C3は第2アクティブ信号保持回路として機能し、トランジスタT20は第1安定化回路として機能し、トランジスタT18は第2安定化回路として機能する。
 図26のCS単位回路56は、入力端子INcに、シフトレジスタ10の(n+1)段目の単位回路11(SR(n+1))の出力信号SROUT(n+1)が供給される点で、図10の単位回路25とは異なる。CS単位回路56の動作は、図10の単位回路25の動作と同一である。
 また、CS単位回路56の入力端子INg(入力部)に入力される入力信号GCKを生成方法するGCK生成回路(GCKバッファ)は、図11の構成と同一である。
 上記GCK生成回路12により生成されたクロック信号GCKをCS単位回路56に供給する構成によれば、CS単位回路にクロック信号CK1、CK2を直接供給する構成と比較して、クロックの負荷を低減することができる。そのため、特に解像度が高い表示パネルにおいて、遅延等の影響を抑え、表示品位の低下を防ぐことができる。
 以上のように、本発明の半導体回路は、
 同一導電型のトランジスタで構成された半導体回路であって、
 一方の導通端子に第1電源電圧が与えられ、他方の導通端子が出力端子に接続された第1出力制御トランジスタと、
 制御端子に入力信号に応じたオン電圧が与えられ、一方の導通端子に第1データ信号が与えられ、他方の導通端子が上記第1出力制御トランジスタの制御端子に接続された第1ラッチ制御トランジスタとを備え、
 上記第1ラッチ制御トランジスタの制御端子と、上記第1ラッチ制御トランジスタの他方の導通端子との間に第1容量が形成され、
 上記第1ラッチ制御トランジスタの制御端子に与えられる上記入力信号の電圧レベルを上記容量により引き上げて上記第1データ信号を取り込むとともに、該第1データ信号を上記第1出力制御トランジスタの制御端子に与えることを特徴とする。
 上記の構成によれば、上記第1データ信号(CMI)の電位変化(ローレベルからハイレベル)を利用して、第1容量により、上記第1ラッチ制御トランジスタの制御端子に与えられる上記入力信号の電圧レベルを引き上げる(ブートストラップ効果)ことができる。これにより、上記第1データ信号の最大電圧(VDD)を上記第1出力制御トランジスタに与えることができるため、上記第1出力制御トランジスタに与えられるオン電圧を確実に出力することができる。
 また、上記半導体回路は、従来の半導体回路(図27参照)と比較して、トランジスタ及び容量の素子数を削減できるため、回路構成を簡略化することができる。
 上記半導体回路では、
 制御端子にオン電圧が与えられ、一方の導通端子に上記入力信号が与えられ、他方の導通端子が上記第1ラッチ制御トランジスタの制御端子に接続された第1入力制御トランジスタを備え、
 上記第1入力制御トランジスタの制御端子にオン電圧が与えられたときに、上記入力信号に応じたオン電圧を上記第1ラッチ制御トランジスタの制御端子に与える構成とすることもできる。
 上記半導体回路では、
 上記第1入力制御トランジスタの制御端子が、該第1入力制御トランジスタの上記一方の導通端子に接続されている構成とすることもできる。
 上記半導体回路では、
 一方の導通端子が上記出力端子に接続され、他方の導通端子に第2電源電圧が与えられる第2出力制御トランジスタと、
 制御端子に上記入力信号が与えられ、一方の導通端子に、上記第1データ信号と極性が逆転した第2データ信号が与えられ、他方の導通端子が上記第2出力制御トランジスタの制御端子に接続された第2ラッチ制御トランジスタとを備えている構成とすることもできる。
 上記半導体回路では、
 一方の導通端子が上記出力端子に接続され、他方の導通端子に第2電源電圧が与えられる第2出力制御トランジスタと、
 一方の導通端子に、上記第1データ信号と極性が逆転した第2データ信号が与えられ、他方の導通端子が上記第2出力制御トランジスタの制御端子に接続された第2ラッチ制御トランジスタと、
 制御端子にオン電圧が与えられ、一方の導通端子に上記入力信号が与えられ、他方の導通端子が上記第2ラッチ制御トランジスタの制御端子に接続された第2入力制御トランジスタとを備え、
 上記第2ラッチ制御トランジスタの制御端子と、上記第2ラッチ制御トランジスタの他方の導通端子との間に第2容量が形成されている構成とすることもできる。
 上記半導体回路では、
 上記第1ラッチ制御トランジスタの他方の導通端子の電圧レベルがローレベルからハイレベルに変化したとき、上記第1容量により、上記第1ラッチ制御トランジスタの制御端子に与えられる電圧レベルを引き上げる構成とすることもできる。
 上記半導体回路では、
 上記第1ラッチ制御トランジスタの制御端子が、上記第1ラッチ制御トランジスタの他方の導通端子よりも前に充電される構成とすることもできる。
 上記の構成によれば、確実にブートストラップ動作を行うことができる。
 上記半導体回路では、
 上記第1出力制御トランジスタのチャネルサイズが、上記第1ラッチ制御トランジスタのチャネルサイズよりも大きい構成とすることもできる。
 上記半導体回路では、
 上記第1ラッチ制御トランジスタ及び上記第1出力制御トランジスタが接続する第1接続点の電位を安定化するための第1安定化回路と、上記第2ラッチ制御トランジスタ及び上記第2出力制御トランジスタが接続する第2接続点の電位を安定化するための第2安定化回路とを備え、
 上記第1安定化回路は、上記第2接続点がハイレベルのときは、上記第1接続点にローレベルのオフ電圧を与え、上記第2安定化回路は、上記第1接続点がハイレベルのときは、上記第2接続点にローレベルのオフ電圧を与える構成とすることもできる。
 上記半導体回路では、
 上記第1安定化回路は、制御端子が上記第2接続点に接続され、一方の導通端子が上記第1接続点に接続され、他方の導通端子にオフ電圧が与えられる第1安定化トランジスタを含み、
 上記第2安定化回路は、制御端子が上記第1接続点に接続され、一方の導通端子が上記第2接続点に接続され、他方の導通端子にオフ電圧が与えられる第2安定化トランジスタを含む構成とすることもできる。
 上記半導体回路では、
 上記第1ラッチ制御トランジスタ及び上記第1出力制御トランジスタが接続する第1接続点の電位を保持するための第1保持回路と、上記第2ラッチ制御トランジスタ及び上記第2出力制御トランジスタが接続する第2接続点の電位を保持するための第2保持回路とを備え、
 上記第1及び第2保持回路それぞれの入力部には、クロック信号が入力される構成とすることもできる。
 上記半導体回路では、
 上記第1保持回路は、
  制御端子が上記第1接続点に接続され、一方の導通端子にオン電圧が与えられる第1保持トランジスタと、
  制御端子が上記第1保持トランジスタの他方の導通端子に接続され、一方導通端子にオン電圧が与えられ、他方の導通端子が上記第1接続点に接続された第2保持トランジスタと、
  上記入力部と、上記第1及び第2保持トランジスタの接続点との間に設けられた第1保持容量と、を備え、
 上記第2保持回路は、
  制御端子が上記第2接続点に接続され、一方の導通端子にオン電圧が与えられる第3保持トランジスタと、
  制御端子が上記第3保持トランジスタの他方の導通端子に接続され、一方導通端子にオン電圧が与えられ、他方の導通端子が上記第2接続点に接続された第4保持トランジスタと、
  上記入力部と、上記第3及び第4保持トランジスタの接続点との間に設けられた第2保持容量と、を備え、
 上記入力部にハイレベルのクロック信号が与えられ、上記第1保持トランジスタの制御端子にオン電圧が与えられると、上記第1接続点にオン電圧を供給する一方、
 上記入力部にハイレベルのクロック信号が与えられ、上記第3保持トランジスタの制御端子にオン電圧が与えられると、上記第2接続点にオン電圧を供給する構成とすることもできる。
 上記半導体回路では、
 上記入力部にクロック信号を与えるクロック信号生成回路を備え、
 上記クロック信号生成回路は、ハイレベルの期間が互いに重ならない第1及び第2クロック信号に基づいて、デューティ比50%の上記クロック信号を生成する構成とすることもできる。
 上記半導体回路では、
 上記クロック信号生成回路は、
 上記第1クロック信号を入力する第1入力端子と、
 上記第2クロック信号を入力する第2入力端子と、
 制御端子が上記第1入力端子に接続され、一方の導通端子にオン電圧が与えられる第1クロック入力トランジスタと、
 制御端子が上記第2入力端子に接続され、一方の導通端子が上記第1クロック入力トランジスタの他方の導通端子に接続され、他方の導通端子にオフ電圧が与えられる第2クロック入力トランジスタと、
 制御端子にオン電圧が与えられ、一方の導通端子が上記第1及び第2クロック入力トランジスタの接続点に接続された耐圧トランジスタと、
 制御端子が上記耐圧トランジスタの他方の導通端子に接続され、一方の導通端子にオン電圧が与えられ、他方の導通端子が出力端子に接続された第1クロック出力トランジスタと、
 制御端子が上記第2入力端子に接続され、一方の導通端子が上記出力端子に接続され、他方の導通端子にオフ電圧が与えられる第2クロック出力トランジスタと、
 上記第1クロック出力トランジスタの制御端子と他方の導通端子との間に形成された容量とを備える構成とすることもできる。
 上記半導体回路では、
 上記クロック信号生成回路は、さらに、
 制御端子に初期化信号が与えられ、一方の導通端子が上記耐圧トランジスタの他方の導通端子と上記第1クロック出力トランジスタの制御端子との接続点に接続され、他方の導通端子にオフ電圧が与えられる第1初期化トランジスタと、
 制御端子に上記初期化信号が与えられ、一方の導通端子が上記出力端子に接続され、他方の導通端子にオフ電圧が与えられる第2初期化トランジスタとを備える構成とすることもできる。
 本発明の表示装置は、
 データ信号線、走査信号線及び共通電極配線を備えた表示パネルを備えた表示装置であって、
 同一導電型のトランジスタで構成された上記何れかの半導体回路を多段接続した構成を有し、上記共通電極配線を順次駆動する共通電極駆動回路と、
 上記データ信号線に映像信号を供給するデータ信号線駆動回路と、
 走査信号を、上記半導体回路及び上記走査信号線に、順次供給する走査信号線駆動回路とを備えることを特徴とする。
 本発明の表示装置は、
 データ信号線、走査信号線及び保持容量配線を備えた表示パネルを備えた表示装置であって、
 同一導電型のトランジスタで構成された上記何れかの半導体回路を多段接続した構成を有し、上記保持容量配線を順次駆動する保持容量配線駆動回路と、
 上記データ信号線に映像信号を供給するデータ信号線駆動回路と、
 走査信号を、上記半導体回路及び上記走査信号線に、順次供給する走査信号線駆動回路とを備えることを特徴とする。
 上記表示装置では、
 上記走査信号線駆動回路は、同一導電型のトランジスタで構成された単位回路を多段接続した構成を有するシフトレジスタを含み、
 上記シフトレジスタにおける前段の単位回路から出力された走査信号を、上記半導体回路に与える構成とすることもできる。
 上記表示装置では、
 上記走査信号線駆動回路は、同一導電型のトランジスタで構成された単位回路を多段接続した構成を有するシフトレジスタを含み、
 上記シフトレジスタにおける後段の単位回路から出力された走査信号を、上記半導体回路に与える構成とすることもできる。
 本発明は上述した各実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能であり、異なる実施形態にそれぞれ開示された技術的手段を適宜組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
 本発明は、同一導電型のトランジスタを用いて電位レベルの安定した信号を出力することができる半導体回路を実現できるため、特に、表示装置の各駆動回路に好適である。
1、2 液晶表示装置(表示装置)
11、12  GCK生成回路(GCKバッファ、クロック信号生成回路)
21、22、23、24、25  単位回路
41  走査信号線(GL)
42  共通電極配線(コモンライン、CML)
43  データ信号線(SL)
46  保持容量配線(CSL)
51、52、53、54、55、56  CS単位回路
100 走査信号線駆動回路
200 共通電極駆動回路
300 データ信号線駆動回路
400 表示パネル
500 保持容量配線駆動回路
T1  トランジスタ(第1入力制御トランジスタ)
T2  トランジスタ(第1ラッチ制御トランジスタ)
T3  トランジスタ(第1出力制御トランジスタ)
T4  トランジスタ(第2出力制御トランジスタ)
T5  トランジスタ(第2ラッチ制御トランジスタ)
T6  トランジスタ(第2入力制御トランジスタ)
T11 トランジスタ(第1保持回路、第1保持トランジスタ)
T12 トランジスタ(第1保持回路、第2保持トランジスタ)
T14 トランジスタ(第2保持回路、第3保持トランジスタ)
T15 トランジスタ(第2保持回路、第4保持トランジスタ)
T18 トランジスタ(第2安定化回路、第2安定化トランジスタ)
T20 トランジスタ(第1安定化回路、第1安定化トランジスタ)
Tr1 トランジスタ(第1クロック入力トランジスタ)
Tr2 トランジスタ(第2クロック入力トランジスタ)
Tr3 トランジスタ(耐圧トランジスタ)
Tr4 トランジスタ(第1クロック出力トランジスタ)
Tr5 トランジスタ(第2クロック出力トランジスタ)
Tr6 トランジスタ(第1初期化トランジスタ)
Tr7 トランジスタ(第2初期化トランジスタ)
C1、C2 容量
C3 容量(第2保持容量)
C4 容量(第1保持容量)
CMI  極性信号(第1データ信号)
CMIB 極性信号(第2データ信号)

Claims (19)

  1.  同一導電型のトランジスタで構成された半導体回路であって、
     一方の導通端子に第1電源電圧が与えられ、他方の導通端子が出力端子に接続された第1出力制御トランジスタと、
     制御端子に入力信号に応じたオン電圧が与えられ、一方の導通端子に第1データ信号が与えられ、他方の導通端子が上記第1出力制御トランジスタの制御端子に接続された第1ラッチ制御トランジスタとを備え、
     上記第1ラッチ制御トランジスタの制御端子と、上記第1ラッチ制御トランジスタの他方の導通端子との間に第1容量が形成され、
     上記第1ラッチ制御トランジスタの制御端子に与えられる上記入力信号の電圧レベルを上記容量により引き上げて上記第1データ信号を取り込むとともに、該第1データ信号を上記第1出力制御トランジスタの制御端子に与えることを特徴とする半導体回路。
  2.  制御端子にオン電圧が与えられ、一方の導通端子に上記入力信号が与えられ、他方の導通端子が上記第1ラッチ制御トランジスタの制御端子に接続された第1入力制御トランジスタを備え、
     上記第1入力制御トランジスタの制御端子にオン電圧が与えられたときに、上記入力信号に応じたオン電圧を上記第1ラッチ制御トランジスタの制御端子に与えることを特徴とする請求項1に記載の半導体回路。
  3.  上記第1入力制御トランジスタの制御端子が、該第1入力制御トランジスタの上記一方の導通端子に接続されていることを特徴とする請求項2に記載の半導体回路。
  4.  一方の導通端子が上記出力端子に接続され、他方の導通端子に第2電源電圧が与えられる第2出力制御トランジスタと、
     制御端子に上記入力信号が与えられ、一方の導通端子に、上記第1データ信号と極性が逆転した第2データ信号が与えられ、他方の導通端子が上記第2出力制御トランジスタの制御端子に接続された第2ラッチ制御トランジスタとを備えていることを特徴とする請求項1に記載の半導体回路。
  5.  一方の導通端子が上記出力端子に接続され、他方の導通端子に第2電源電圧が与えられる第2出力制御トランジスタと、
     一方の導通端子に、上記第1データ信号と極性が逆転した第2データ信号が与えられ、他方の導通端子が上記第2出力制御トランジスタの制御端子に接続された第2ラッチ制御トランジスタと、
     制御端子にオン電圧が与えられ、一方の導通端子に上記入力信号が与えられ、他方の導通端子が上記第2ラッチ制御トランジスタの制御端子に接続された第2入力制御トランジスタとを備え、
     上記第2ラッチ制御トランジスタの制御端子と、上記第2ラッチ制御トランジスタの他方の導通端子との間に第2容量が形成されていることを特徴とする請求項1に記載の半導体回路。
  6.  上記第1ラッチ制御トランジスタの他方の導通端子の電圧レベルがローレベルからハイレベルに変化したとき、上記第1容量により、上記第1ラッチ制御トランジスタの制御端子に与えられる電圧レベルを引き上げることを特徴とする請求項1に記載の半導体回路。
  7.  上記第1ラッチ制御トランジスタの制御端子が、上記第1ラッチ制御トランジスタの他方の導通端子よりも前に充電されることを特徴とする請求項6に記載の半導体回路。
  8.  上記第1出力制御トランジスタのチャネルサイズが、上記第1ラッチ制御トランジスタのチャネルサイズよりも大きいことを特徴とする請求項7に記載の半導体回路。
  9.  上記第1ラッチ制御トランジスタ及び上記第1出力制御トランジスタが接続する第1接続点の電位を安定化するための第1安定化回路と、上記第2ラッチ制御トランジスタ及び上記第2出力制御トランジスタが接続する第2接続点の電位を安定化するための第2安定化回路とを備え、
     上記第1安定化回路は、上記第2接続点がハイレベルのときは、上記第1接続点にローレベルのオフ電圧を与え、上記第2安定化回路は、上記第1接続点がハイレベルのときは、上記第2接続点にローレベルのオフ電圧を与えることを特徴とする請求項5に記載の半導体回路。
  10.  上記第1安定化回路は、制御端子が上記第2接続点に接続され、一方の導通端子が上記第1接続点に接続され、他方の導通端子にオフ電圧が与えられる第1安定化トランジスタを含み、
     上記第2安定化回路は、制御端子が上記第1接続点に接続され、一方の導通端子が上記第2接続点に接続され、他方の導通端子にオフ電圧が与えられる第2安定化トランジスタを含むことを特徴とする請求項9に記載の半導体回路。
  11.  上記第1ラッチ制御トランジスタ及び上記第1出力制御トランジスタが接続する第1接続点の電位を保持するための第1保持回路と、上記第2ラッチ制御トランジスタ及び上記第2出力制御トランジスタが接続する第2接続点の電位を保持するための第2保持回路とを備え、
     上記第1及び第2保持回路それぞれの入力部には、クロック信号が入力されることを特徴とする請求項5に記載の半導体回路。
  12.  上記第1保持回路は、
      制御端子が上記第1接続点に接続され、一方の導通端子にオン電圧が与えられる第1保持トランジスタと、
      制御端子が上記第1保持トランジスタの他方の導通端子に接続され、一方導通端子にオン電圧が与えられ、他方の導通端子が上記第1接続点に接続された第2保持トランジスタと、
      上記入力部と、上記第1及び第2保持トランジスタの接続点との間に設けられた第1保持容量と、を備え、
     上記第2保持回路は、
      制御端子が上記第2接続点に接続され、一方の導通端子にオン電圧が与えられる第3保持トランジスタと、
      制御端子が上記第3保持トランジスタの他方の導通端子に接続され、一方導通端子にオン電圧が与えられ、他方の導通端子が上記第2接続点に接続された第4保持トランジスタと、
      上記入力部と、上記第3及び第4保持トランジスタの接続点との間に設けられた第2保持容量と、を備え、
     上記入力部にハイレベルのクロック信号が与えられ、上記第1保持トランジスタの制御端子にオン電圧が与えられると、上記第1接続点にオン電圧を供給する一方、
     上記入力部にハイレベルのクロック信号が与えられ、上記第3保持トランジスタの制御端子にオン電圧が与えられると、上記第2接続点にオン電圧を供給することを特徴とする請求項11に記載の半導体回路。
  13.  上記入力部にクロック信号を与えるクロック信号生成回路を備え、
     上記クロック信号生成回路は、ハイレベルの期間が互いに重ならない第1及び第2クロック信号に基づいて、デューティ比50%の上記クロック信号を生成することを特徴とする請求項11に記載の半導体回路。
  14.  上記クロック信号生成回路は、
     上記第1クロック信号を入力する第1入力端子と、
     上記第2クロック信号を入力する第2入力端子と、
     制御端子が上記第1入力端子に接続され、一方の導通端子にオン電圧が与えられる第1クロック入力トランジスタと、
     制御端子が上記第2入力端子に接続され、一方の導通端子が上記第1クロック入力トランジスタの他方の導通端子に接続され、他方の導通端子にオフ電圧が与えられる第2クロック入力トランジスタと、
     制御端子にオン電圧が与えられ、一方の導通端子が上記第1及び第2クロック入力トランジスタの接続点に接続された耐圧トランジスタと、
     制御端子が上記耐圧トランジスタの他方の導通端子に接続され、一方の導通端子にオン電圧が与えられ、他方の導通端子が出力端子に接続された第1クロック出力トランジスタと、
     制御端子が上記第2入力端子に接続され、一方の導通端子が上記出力端子に接続され、他方の導通端子にオフ電圧が与えられる第2クロック出力トランジスタと、
     上記第1クロック出力トランジスタの制御端子と他方の導通端子との間に形成された容量とを備えることを特徴とする請求項13に記載の半導体回路。
  15.  上記クロック信号生成回路は、さらに、
     制御端子に初期化信号が与えられ、一方の導通端子が上記耐圧トランジスタの他方の導通端子と上記第1クロック出力トランジスタの制御端子との接続点に接続され、他方の導通端子にオフ電圧が与えられる第1初期化トランジスタと、
     制御端子に上記初期化信号が与えられ、一方の導通端子が上記出力端子に接続され、他方の導通端子にオフ電圧が与えられる第2初期化トランジスタとを備えることを特徴とする請求項14に記載の半導体回路。
  16.  データ信号線、走査信号線及び共通電極配線を備えた表示パネルを備えた表示装置であって、
     同一導電型のトランジスタで構成された請求項1~15の何れか1項に記載の半導体回路を多段接続した構成を有し、上記共通電極配線を順次駆動する共通電極駆動回路と、
     上記データ信号線に映像信号を供給するデータ信号線駆動回路と、
     走査信号を、上記半導体回路及び上記走査信号線に、順次供給する走査信号線駆動回路とを備えることを特徴とする表示装置。
  17.  データ信号線、走査信号線及び保持容量配線を備えた表示パネルを備えた表示装置であって、
     同一導電型のトランジスタで構成された請求項1~15の何れか1項に記載の半導体回路を多段接続した構成を有し、上記保持容量配線を順次駆動する保持容量配線駆動回路と、
     上記データ信号線に映像信号を供給するデータ信号線駆動回路と、
     走査信号を、上記半導体回路及び上記走査信号線に、順次供給する走査信号線駆動回路とを備えることを特徴とする表示装置。
  18.  上記走査信号線駆動回路は、同一導電型のトランジスタで構成された単位回路を多段接続した構成を有するシフトレジスタを含み、
     上記シフトレジスタにおける前段の単位回路から出力された走査信号を、上記半導体回路に与えることを特徴とする請求項16に記載の表示装置。
  19.  上記走査信号線駆動回路は、同一導電型のトランジスタで構成された単位回路を多段接続した構成を有するシフトレジスタを含み、
     上記シフトレジスタにおける後段の単位回路から出力された走査信号を、上記半導体回路に与えることを特徴とする請求項16に記載の表示装置。
PCT/JP2011/069585 2010-09-02 2011-08-30 半導体回路及び表示装置 WO2012029767A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010197202 2010-09-02
JP2010-197202 2010-09-02

Publications (1)

Publication Number Publication Date
WO2012029767A1 true WO2012029767A1 (ja) 2012-03-08

Family

ID=45772850

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/069585 WO2012029767A1 (ja) 2010-09-02 2011-08-30 半導体回路及び表示装置

Country Status (1)

Country Link
WO (1) WO2012029767A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105144301A (zh) * 2013-03-21 2015-12-09 夏普株式会社 移位寄存器
CN106293179A (zh) * 2015-05-29 2017-01-04 凌巨科技股份有限公司 显示触控面板的复合驱动电路
CN114424278A (zh) * 2019-09-17 2022-04-29 夏普株式会社 显示装置及其驱动方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003337576A (ja) * 2003-03-28 2003-11-28 Seiko Epson Corp 液晶装置、その駆動方法及び表示システム
WO2004059843A1 (ja) * 2002-12-25 2004-07-15 Semiconductor Energy Laboratory Co., Ltd. 補正回路を備えたデジタル回路及びそれを有する電子機器
JP2005037842A (ja) * 2003-07-18 2005-02-10 Semiconductor Energy Lab Co Ltd 表示装置
JP2006120308A (ja) * 2005-10-28 2006-05-11 Casio Comput Co Ltd シフトレジスタ及び電子装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004059843A1 (ja) * 2002-12-25 2004-07-15 Semiconductor Energy Laboratory Co., Ltd. 補正回路を備えたデジタル回路及びそれを有する電子機器
JP2003337576A (ja) * 2003-03-28 2003-11-28 Seiko Epson Corp 液晶装置、その駆動方法及び表示システム
JP2005037842A (ja) * 2003-07-18 2005-02-10 Semiconductor Energy Lab Co Ltd 表示装置
JP2006120308A (ja) * 2005-10-28 2006-05-11 Casio Comput Co Ltd シフトレジスタ及び電子装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105144301A (zh) * 2013-03-21 2015-12-09 夏普株式会社 移位寄存器
JPWO2014148171A1 (ja) * 2013-03-21 2017-02-16 シャープ株式会社 シフトレジスタ
US9632527B2 (en) 2013-03-21 2017-04-25 Sharp Kabushiki Kaisha Shift register
CN106293179A (zh) * 2015-05-29 2017-01-04 凌巨科技股份有限公司 显示触控面板的复合驱动电路
CN106293179B (zh) * 2015-05-29 2023-09-29 凌巨科技股份有限公司 显示触控面板的复合驱动电路
CN114424278A (zh) * 2019-09-17 2022-04-29 夏普株式会社 显示装置及其驱动方法
CN114424278B (zh) * 2019-09-17 2023-12-22 夏普株式会社 显示装置及其驱动方法

Similar Documents

Publication Publication Date Title
JP5128005B2 (ja) シフトレジスタ
JP4981928B2 (ja) 表示駆動回路及び表示装置
US8781059B2 (en) Shift register
KR101066493B1 (ko) 쉬프트 레지스터
JP5372268B2 (ja) 走査信号線駆動回路、それを備えた表示装置、および走査信号線の駆動方法
US8952955B2 (en) Display driving circuit, display device and display driving method
WO2011080936A1 (ja) シフトレジスタ
US8305369B2 (en) Display drive circuit, display device, and display driving method
JP5972267B2 (ja) 液晶表示装置および補助容量線の駆動方法
WO2012029799A1 (ja) シフトレジスタ及び表示装置
JP2005293817A (ja) シフトレジスタとその駆動方法及び液晶表示パネルの駆動装置
JP5312758B2 (ja) 表示装置
JP5442732B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
WO2013042622A1 (ja) 表示装置およびその駆動方法
KR101485583B1 (ko) 표시 장치 및 그 구동 방법
JP2009181612A (ja) シフトレジスタ回路及び液晶表示装置
WO2012029767A1 (ja) 半導体回路及び表示装置
KR101146425B1 (ko) 쉬프트 레지스터
WO2013002191A1 (ja) 保持回路、表示駆動回路、表示パネル、および表示装置
JP2005208448A (ja) 表示装置および表示装置の駆動方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11821783

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11821783

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP