WO2012005482A3 - 4채널 펄스 폭 변조 신호 생성 장치 및 이를 포함하는 전자 시스템 - Google Patents

4채널 펄스 폭 변조 신호 생성 장치 및 이를 포함하는 전자 시스템 Download PDF

Info

Publication number
WO2012005482A3
WO2012005482A3 PCT/KR2011/004875 KR2011004875W WO2012005482A3 WO 2012005482 A3 WO2012005482 A3 WO 2012005482A3 KR 2011004875 W KR2011004875 W KR 2011004875W WO 2012005482 A3 WO2012005482 A3 WO 2012005482A3
Authority
WO
WIPO (PCT)
Prior art keywords
pulse width
width modulation
signal
unit
signals
Prior art date
Application number
PCT/KR2011/004875
Other languages
English (en)
French (fr)
Other versions
WO2012005482A2 (ko
Inventor
조재명
권미화
오영하
한솔
조혜민
조용민
Original Assignee
제이엠씨엔지니어링 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제이엠씨엔지니어링 주식회사 filed Critical 제이엠씨엔지니어링 주식회사
Publication of WO2012005482A2 publication Critical patent/WO2012005482A2/ko
Publication of WO2012005482A3 publication Critical patent/WO2012005482A3/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/025Digital function generators for functions having two-valued amplitude, e.g. Walsh functions

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

4채널 펄스 폭 변조 신호 생성 장치는 프로그래머블 로직부, 이진 카운터부, 4채널 이진 비교부 및 출력 버퍼부를 포함한다. 프로그래머블 로직부는 4비트인 선택 신호의 논리 레벨을 기초로 8비트의 디지털 입력 신호를 래치하여 각각 8비트인 제1 내지 제4 프로그램 신호들을 생성하도록 프로그램된다. 이진 카운터부는 클럭 신호 및 제어 신호에 기초하여 순차적으로 업 카운트되는 8비트의 카운트 신호를 생성한다. 4채널 이진 비교부는 카운트 신호와 제1 내지 제4 프로그램 신호들을 각각 비교하여 서로 독립적인 제1 내지 제4 펄스 폭 변조 신호들을 생성한다. 출력 버퍼부는 제1 내지 제4 펄스 폭 변조 신호들을 저장하여 출력한다. 제1 내지 제4 펄스 폭 변조 신호들의 주파수는 클럭 신호의 주파수를 28 의 분주비로 분주한 값을 각각 가진다. 제1 내지 제4 펄스 폭 변조 신호들의 논리 레벨은 카운트 신호와 제1 내지 제4 프로그램 신호들의 비교 결과에 따라 제1 또는 제2 논리 레벨을 가진다.
PCT/KR2011/004875 2010-07-05 2011-07-04 4채널 펄스 폭 변조 신호 생성 장치 및 이를 포함하는 전자 시스템 WO2012005482A2 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020100064240A KR101043347B1 (ko) 2010-07-05 2010-07-05 4채널 펄스 폭 변조 신호 생성 장치 및 이를 포함하는 전자 시스템
KR10-2010-0064240 2010-07-05

Publications (2)

Publication Number Publication Date
WO2012005482A2 WO2012005482A2 (ko) 2012-01-12
WO2012005482A3 true WO2012005482A3 (ko) 2012-05-03

Family

ID=44405910

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2011/004875 WO2012005482A2 (ko) 2010-07-05 2011-07-04 4채널 펄스 폭 변조 신호 생성 장치 및 이를 포함하는 전자 시스템

Country Status (2)

Country Link
KR (1) KR101043347B1 (ko)
WO (1) WO2012005482A2 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900009973Y1 (en) * 1987-05-19 1990-10-22 Samsung Electronic Pwm output control circuitry
JPH10303754A (ja) * 1996-05-20 1998-11-13 Asahi Chem Ind Co Ltd パルス幅変調回路および方法
JP2001028544A (ja) * 1999-07-12 2001-01-30 Yokogawa Electric Corp 多チャンネルpwmデジタル・アナログコンバータ
JP2002009596A (ja) * 2000-06-20 2002-01-11 Nec Microsystems Ltd Pwm信号発生回路およびpwm信号のデューティ比制御方法
JP2005260956A (ja) * 2004-03-10 2005-09-22 Patent Treuhand Ges Elektr Gluehlamp Mbh ディジタルアナログ変換方法および回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900009973Y1 (en) * 1987-05-19 1990-10-22 Samsung Electronic Pwm output control circuitry
JPH10303754A (ja) * 1996-05-20 1998-11-13 Asahi Chem Ind Co Ltd パルス幅変調回路および方法
JP2001028544A (ja) * 1999-07-12 2001-01-30 Yokogawa Electric Corp 多チャンネルpwmデジタル・アナログコンバータ
JP2002009596A (ja) * 2000-06-20 2002-01-11 Nec Microsystems Ltd Pwm信号発生回路およびpwm信号のデューティ比制御方法
JP2005260956A (ja) * 2004-03-10 2005-09-22 Patent Treuhand Ges Elektr Gluehlamp Mbh ディジタルアナログ変換方法および回路

Also Published As

Publication number Publication date
KR101043347B1 (ko) 2011-06-21
WO2012005482A2 (ko) 2012-01-12

Similar Documents

Publication Publication Date Title
WO2010033436A3 (en) Techniques for generating fractional clock signals
MY165339A (en) Controlling spatial audio parameters as a function of auditory events
PH12016501896A1 (en) Low papr modulation for coverage enhancement
MX2018000989A (es) Un metodo y un sistema para descomposicion de señal acustica en objetos de sonido, un objeto de sonido y su uso.
TW200709573A (en) A semiconductor device, spread spectrum clock generator and method thereof
WO2012021511A3 (en) High-speed frequency divider and phase locked loop using same
DE602005013565D1 (de) Zwei-bit-a-/d-wandler mit versatzlöschung, verbesserter gleichtaktunterdrückung und schwellensensitivität
WO2009004727A1 (ja) 符号化装置、符号化方法および符号化プログラム
JP2018022949A5 (ko)
WO2008061052A3 (en) Delay line calibration
GB201112634D0 (en) Spreading a clock signal
TW200614674A (en) Oscillation frequency control circuit
ATE546002T1 (de) Konfigurierbarer demodulator und demodulationsverfahren
WO2012033410A3 (en) Led driver circuit and method
WO2011070013A3 (en) Mixer arrangement
TW200740125A (en) Phase frequency detector with limited output pulse width and method thereof
WO2018089121A3 (en) Frequency divider with selectable frequency and duty cycle
WO2008105070A1 (ja) 適応等化回路
WO2006081096A8 (en) Digital transmit phase trimming
EP2219087A3 (en) Time information obtaining apparatus and radio wave timepiece
WO2012005482A3 (ko) 4채널 펄스 폭 변조 신호 생성 장치 및 이를 포함하는 전자 시스템
KR101856661B1 (ko) 데이터 이퀄라이징 회로 및 데이터 이퀄라이징 방법
TW200740122A (en) Pulse generator, optical disk writer and tuner
WO2008095974A3 (en) A clock circuit
CN103746687A (zh) 自适应精度的定时/计数逻辑系统及定时/计数器

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11803768

Country of ref document: EP

Kind code of ref document: A2

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11803768

Country of ref document: EP

Kind code of ref document: A2