WO2011161828A1 - データ伝送システム、データ伝送方法および送信装置 - Google Patents

データ伝送システム、データ伝送方法および送信装置 Download PDF

Info

Publication number
WO2011161828A1
WO2011161828A1 PCT/JP2010/060890 JP2010060890W WO2011161828A1 WO 2011161828 A1 WO2011161828 A1 WO 2011161828A1 JP 2010060890 W JP2010060890 W JP 2010060890W WO 2011161828 A1 WO2011161828 A1 WO 2011161828A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
reception
transmission
adjustment
control unit
Prior art date
Application number
PCT/JP2010/060890
Other languages
English (en)
French (fr)
Inventor
裕 関野
秀幸 根木
義則 加藤
敏宏 友▲崎▼
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to CN2010800676480A priority Critical patent/CN102959895A/zh
Priority to PCT/JP2010/060890 priority patent/WO2011161828A1/ja
Priority to KR1020127033650A priority patent/KR101437257B1/ko
Priority to JP2012521252A priority patent/JP5573950B2/ja
Priority to EP10853688.9A priority patent/EP2587711A1/en
Publication of WO2011161828A1 publication Critical patent/WO2011161828A1/ja
Priority to US13/723,772 priority patent/US8744030B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/04Control of transmission; Equalising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals

Definitions

  • the present invention relates to a data transmission system, a data transmission method, and a transmission device.
  • the configuration of the transmission-side LSI and the reception-side LSI will be described with reference to FIG.
  • four signal transmission signal lines for transmitting data are connected between the transmission-side LSI and the reception-side LSI, and a clock for transmitting a clock indicating the data reception timing is used.
  • One signal line is connected.
  • the transmission-side LSI also transmits a transmission data control unit that performs handshaking for data transfer and reception adjustment, a transmission data generation unit that generates transmission data, an adjustment data generation unit that generates adjustment data, and transmission data and adjustment data.
  • the receiving-side LSI includes a received data control unit that performs handshaking, a receiving end that receives data and a clock, a parallel data receiving unit that receives data from the receiving end in parallel, a received data using unit that uses received data, and adjustment data
  • the transmission-side LSI and the reception-side LSI start data transfer when the apparatus power is turned on, and perform initialization between the transmission-side LSI and the reception-side LSI (step S1). Then, data is transmitted and received in the normal mode (step S2).
  • the receiving-side LSI monitors the reception state and determines whether reception adjustment is necessary (step S3). As a result, if it is determined that the reception adjustment is necessary, the data transmission / reception is interrupted and the mode is shifted to the adjustment mode (step S4). When the adjustment is completed (step S5), the data transmission / reception is resumed by returning to the normal mode. To do.
  • the processing in the normal mode and the adjustment mode will be specifically described.
  • the transmission-side LSI and the reception-side LSI perform handshaking for data transfer
  • the transmission-side LSI is connected to the reception-side LSI via the data transmission signal line as shown in FIG. Send data to.
  • the transmission side LSI and the reception side LSI perform a handshake for reception adjustment, and then the transmission side LSI performs data transfer as shown in FIG.
  • the adjustment pattern is transmitted to the reception-side LSI via the signal line.
  • the reception-side LSI performs reception adjustment using the adjustment pattern.
  • the normal mode is restored.
  • the normal mode and the adjustment pattern are alternately switched.
  • the above-described method of performing reception adjustment by interrupting data transmission / reception has a problem in that data transmission efficiency is reduced because data transmission / reception and reception adjustment are performed at different timings. That is, when performing reception adjustment, since transmission / reception is interrupted once during transmission / reception of data and reception adjustment is performed, data transmission efficiency decreases.
  • the disclosed technology has been made in view of the above, and aims to improve data transmission efficiency while performing reception adjustment.
  • the data transmission system disclosed in the present application has a plurality of signal lines for transmitting data transmitted from the transmission side device to the reception side device. Then, it is determined which of the plurality of signal lines is used to transmit the reception adjustment data to the reception-side apparatus, and is received by the reception-side apparatus using the determined signal line. The adjustment data is transmitted, and the transmission data is transmitted to the reception-side apparatus using another signal line.
  • FIG. 1 is a block diagram illustrating the configuration of the data transmission system according to the first embodiment.
  • FIG. 2 is a diagram for explaining the initialization process.
  • FIG. 3 is a diagram for explaining the initialization process.
  • FIG. 4 is a diagram for explaining the initialization process.
  • FIG. 5 is a diagram for explaining the initialization process.
  • FIG. 6 is a diagram for explaining the adjustment bit changing process.
  • FIG. 7 is a diagram for explaining the adjustment bit changing process.
  • FIG. 8 is a diagram for explaining the adjustment bit changing process.
  • FIG. 9 is a diagram for explaining switching processing of a transmission path for transmitting an adjustment pattern.
  • FIG. 10 is a diagram for explaining switching processing of a transmission path for transmitting an adjustment pattern.
  • FIG. 11 is a diagram illustrating transmission path switching processing for transmitting an adjustment pattern.
  • FIG. 12 is a diagram for explaining a waveform when determining the adjustment bit position at the time of initialization.
  • FIG. 13 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 14 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 15 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 16 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 17 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 18 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 19 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 20 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 20 is a diagram for explaining an adjustment bit determination change waveform during data transfer.
  • FIG. 21 is a diagram showing a flow of data at the time of transmission / reception timing adjustment.
  • FIG. 22 is a diagram illustrating a transmission end waveform example at the time of timing adjustment.
  • FIG. 23 is a diagram illustrating a receiving end waveform example at the time of timing adjustment.
  • FIG. 24 is a diagram illustrating a receiving end waveform example at the time of timing adjustment.
  • FIG. 25 is a diagram illustrating a transmission end waveform example at the time of impedance adjustment.
  • FIG. 26 is a diagram for explaining impedance adjustment.
  • FIG. 27 is a flowchart illustrating the processing operation of the data transmission system according to the first embodiment.
  • FIG. 28 is a diagram illustrating an example when there are a plurality of transmission units.
  • FIG. 28 is a diagram illustrating an example when there are a plurality of transmission units.
  • FIG. 29 is a diagram illustrating an example in which a command and data are common signals.
  • FIG. 30 is a diagram showing an adjustment bit determination and transfer start waveform at the time of initialization.
  • FIG. 31 is a diagram for explaining an adjustment bit change waveform for each data transfer amount.
  • FIG. 32 is a block diagram showing a configuration of a conventional transmission system.
  • FIG. 33 is a flowchart for explaining the processing procedure of the conventional transmission system.
  • FIG. 34 is a diagram illustrating an example of parallel data transmission / reception waveforms in the normal mode.
  • FIG. 35 is a diagram for explaining transmission / reception of an adjustment pattern.
  • FIG. 36 is a diagram for explaining switching between the normal mode and the reception adjustment.
  • FIG. 1 is a block diagram illustrating the configuration of the data transmission system according to the first embodiment.
  • a data transmission system 1 shown in FIG. 1 includes a transmission-side LSI 10 and a reception-side LSI 20, and the transmission-side LSI 10 and the reception-side LSI 20 are connected via data transmission paths 16 A to 16 E and a clock transmission path 17.
  • the data transfer paths 16A to 16E transmit transmission data transmitted from the transmission side LSI 10 to the reception side LSI 20 or reception adjustment data for performing reception adjustment by the reception side LSI.
  • the clock transmission path 17 transmits a clock indicating data reception timing.
  • the transmission-side LSI 10 includes a transmission data control unit 11, a transmission data generation unit 12, an adjustment data generation unit 13, a transmission data mixing unit 14, and a parallel data transmission unit 15. The processing of each of these units will be described below.
  • the transmission data control unit 11 determines which of the plurality of signal lines 16A to 16E is used to transmit the reception adjustment data to the reception-side LSI. Specifically, the transmission data control unit 11 determines, as initialization, a data transmission path for transmitting data and a data transmission path for transmitting reception adjustment data.
  • the transmission data control unit 11 notifies the reception data control unit 21 of the reception side LSI 20 of the start of data transfer and the data transmission path for transmitting the adjustment data, so that the reception data of the reception side LSI 20 is received. Handshaking with the control unit 21 is performed. It should be noted that the transmission data control unit 11 of the transmission side LSI 10 and the reception data control unit 21 of the reception side LSI 20 provide a route for notifying an instruction to start data transfer and a data transmission path for transmitting adjustment data. Connected through.
  • the transmission data control unit 11 determines a data transfer bit position indicating a transmission path for transmitting data and an adjustment bit position indicating a transmission path for transmitting adjustment data
  • the transmission data control unit 11 starts data transfer.
  • An instruction indicating this is transmitted to the reception data control unit 21 of the reception-side LSI 20.
  • the transmission data control unit 11 receives from the reception data control unit 21 a response indicating that an instruction to start transfer is received, the transmission data control unit 11 notifies the reception data control unit 21 of the adjustment bit position. Thereafter, the transmission data control unit 11 receives a response indicating that the adjustment bit position has been received from the reception data control unit 21.
  • the reception data control unit 21 does not have to receive a response indicating that an instruction to start transfer has been received and a response indicating that an adjustment bit position has been received.
  • the reception data control unit 21 transmits a notification to start the transfer to the transmission data control unit 11, and the transmission data control unit 11 responds to the transfer start notification from the reception data control unit 21.
  • the reception data control unit 21 transmits a notification indicating that the adjustment bit position has been received to the transmission data control unit 11, and the transmission data control unit 11 receives the adjustment. You may respond to.
  • the reception data control unit 21 transmits a notification to start transfer and a notification of the adjustment bit position to the transmission data control unit 11, and the transmission data control unit 11 sends the notification to the reception data control unit 21. You do not have to respond. In this case, the transmission data control unit 11 prepares for transmission in accordance with the contents of various communications transmitted from the reception data control unit 21.
  • the transmission data control unit 11 When the transmission data control unit 11 receives from the reception data control unit 21 a status indicating that the reception adjustment of the data transmission path currently being adjusted is completed, the transmission data control unit 11 changes the data transmission path to be adjusted to receive data control. Notify unit 21. For example, as illustrated in FIG. 6, the transmission data control unit 11 receives a status indicating the completion of adjustment of the adjustment bit from the reception data control unit 21 and transmits a notification of adjustment bit position change to the reception data control unit 21.
  • the transmission data control unit 11 may transmit a notification of adjustment bit position change without the reception data control unit 21 issuing a status indicating completion of transmission line adjustment. Further, when the transmission data control unit 11 transmits a notification of adjustment bit position change, the transmission data control unit 11 determines whether or not the adjustment is completed, but the adjustment of the reception-side LSI 20 is in an incomplete state. However, the bit position change is allowed. Further, as shown in FIG. 8, the reception data control unit 21 may transmit a notification of adjustment bit position change.
  • the transmission data control unit 11 switches the transmission path for transmitting the adjustment pattern to the reception data control unit 21 in accordance with a predetermined condition. That is, the transmission data control unit 11 changes the adjustment bit position for transmitting the adjustment pattern. For example, as shown in FIG. 9, the transmission data control unit 11 assigns an adjustment pattern to “Data [4]”, assigns normal parallel transmission data to Data [0] to Data [3], and generates a clock signal. Each data is transferred in parallel to the reception data control unit at the timing of Clock. Thereafter, for example, when an error occurs in “Data [3]” as shown in FIG. 10, the transmission data control unit 11 assigns an adjustment pattern to “Data [3]” in which the error has occurred, and Data [3] 3] is assigned to “Data [4]”.
  • the transmission data control unit 11 may sequentially assign the adjustment patterns to any of the data transmission paths 16A to 16E in the order determined in advance by specifications or the like. For example, as shown in FIG. 11, the transmission data control unit 11 performs “Data [4]”, “Data [3]”, “Data [2]”, “Data [1]”, “Data [0]”. Adjustment patterns may be assigned in this order. Further, the transmission data control unit 11 may assign an adjustment pattern to a data transmission line that has not been adjusted until a predetermined length of time has elapsed after the adjustment.
  • FIG. 12 is a diagram for explaining a waveform when determining the adjustment bit position at the time of initialization.
  • a command timing indicating a timing at which a command becomes valid is transmitted from the transmission-side LSI 10 to the reception-side LSI 20, and a command indicating the adjustment bit position is transmitted in a cycle in which the command timing is “1”. It is transmitted from the side LSI 10 to the receiving side LSI 20. Then, after the reception side LSI 20 receives a command indicating the adjustment bit position and determines the adjustment bit position, data transfer starts.
  • the command clock is transmitted from the transmission-side LSI 10 to the reception-side LSI 20, and the clock signal of the clock transmission path 17 shown in FIG. 1 may be used, or may be different from the clock transmission path 17.
  • a clock transmission path may be provided to use a dedicated clock signal for commands. Note that no data is transmitted or received at the time of initialization.
  • FIGS. FIG. 13 to FIG. 20 are diagrams for explaining the adjustment bit determination change waveform during data transfer.
  • adjustment completion “1” which is a status indicating that adjustment of the adjustment bit is completed
  • a switching command indicating transfer switching between transfer bit and adjustment bit is transmitted from the transmission data control unit 11 to the reception data control unit 21 via a path connecting the data control unit 21.
  • the transmission data control unit After transmitting the switching command, the transmission data control unit switches the transfer bit and the adjustment bit after a predetermined number of cycles and transfers the data to the reception data control unit. At the same time, the reception data control unit 21 performs control so as to receive the data by switching between the transfer bit and the adjustment bit after the number of cycles determined from the reception of the switching command.
  • “transmission / reception / adjustment” indicates that each data bit is switched between assignment of transmission data and assignment of adjustment data in parallel data.
  • a bit to be assigned to the adjustment bit may be transmitted from the reception data control unit 21 to the transmission data control unit 11.
  • adjustment completion “1” which is a status indicating that adjustment of the adjustment bit is completed, is transmitted from the reception data control unit 21 to the transmission data control unit 11 through a transmission path to which an adjustment bit is to be assigned.
  • a switching command indicating assignment of transfer bits and adjustment bits is transmitted from the transmission data control unit 11 to the reception data control unit 21.
  • the transmission data control unit 11 transfers the data to the reception data control unit 21 by switching between the transfer bit and the adjustment bit.
  • the reception data control unit 21 performs control so as to receive the data by switching between the transfer bit and the adjustment bit after the number of cycles determined from the reception of the switching command.
  • the reception data control unit 21 performs adjustment of adjustment bits (adjustment of reception timing and adjustment of impedance) while receiving data. Then, after the adjustment is completed, a command timing indicating a timing at which the command becomes valid is transmitted from the reception data control unit 21 to the transmission data control unit 11, and the transmission data control unit 11 is in a cycle in which the cocommand timing is “1”. A switching command indicating a request for switching the allocation of transfer bits and adjustment bits is transmitted to.
  • the transmission data control unit 11 switches the transfer bit and the adjustment bit after a predetermined number of cycles after receiving the switching command.
  • the reception data control unit 21 performs control so as to receive the data by switching between the transfer bit and the adjustment bit after the number of cycles determined from the reception of the switching command.
  • the adjustment bit may be changed at the break of data transfer.
  • the reception data control unit 21 transmits adjustment completion “1”, which is a status indicating that the adjustment of the adjustment bit is completed, to the transmission data control unit 11.
  • the transmission control data control unit 11 transmits a switching command to instruct the reception data control unit 21 to switch the allocation between the transfer bit and the adjustment bit.
  • the transmission data control unit 11 transmits the transmission command to the reception data control unit 21 and switches the transfer bit and the adjustment bit after the number of cycles in which the command becomes valid after the transmission command is input, and resumes data transmission.
  • an adjustment bit request may be made from the reception data control unit 21.
  • the reception data control unit 21 wants to assign the adjustment bit to the adjustment bit because there are many errors with the adjustment completion “1” indicating the completion of the adjustment bit adjustment.
  • the bit is transmitted to the transmission data control unit 11 via a path connecting the transmission data control unit 11 and the reception data control unit 21. Thereafter, the transmission data control unit 11 holds the state of the transfer bit and the adjustment bit until the data transfer is once completed. After the data transfer is completed, the transmission data control unit 11 instructs the reception data control unit 21 to switch the assignment between the transfer bit and the adjustment bit. Send a switch command to Then, the transmission data control unit 11 transmits the transmission command to the reception data control unit 21 and switches the transfer bit and the adjustment bit after the number of cycles in which the command becomes valid after the transmission command is input, and resumes data transmission.
  • the reception data control unit 21 assigns transfer bits and adjustment bits to the transmission data control unit 11 when the data transfer is completed (described as “no transfer” in FIG. 18) after the adjustment is completed. A switching command indicating switching is transmitted. Thereafter, the transfer bit and the adjustment bit are switched at the start of the next transfer. Then, the transmission data control unit 11 transmits the transmission command to the reception data control unit 21 and switches the transfer bit and the adjustment bit after the number of cycles in which the command becomes valid after the transmission command is input, and resumes data transmission.
  • the adjustment bit may be changed for each predetermined number of cycles by initialization or the like.
  • the transmission-side LSI 10 waits for a predetermined number of cycles by initialization or the like from the start of data transfer, and switches between the adjustment bit and the transfer bit after the predetermined number of cycles elapses.
  • the reception data control unit 21 checks the communication quality while receiving the data, and when detecting the deterioration of the communication quality, the reception data control unit 21 transmits an adjustment request for the redundant bit to which no data transmission is allocated to the transmission data control unit 11. It may be. For example, as shown in FIG. 20, the reception data control unit 21 checks the communication quality while receiving data. When the reception data control unit 21 detects a deterioration in communication quality, the reception data control unit 21 transmits an adjustment request for adjusting the redundant bit to the transmission control unit 11. The transmission control unit 11 issues an adjustment command to the reception data control unit 21 in response to the adjustment request from the reception data control unit. Then, the transmission control unit 11 starts to transmit adjustment data after a predetermined cycle via the data transmission path corresponding to the redundant bit.
  • the reception data control unit 21 detects a decrease in the overall communication quality along with completion of adjustment, and checks all transmission lines. As a result, since the communication quality of the data transmission path has deteriorated, the bit to be switched is transmitted to the transmission control unit 11 as a switching request signal. Thereafter, the transmission data control unit 11 issues a switching command to the reception data control unit 21 and switches between the adjustment bit and the transfer bit after the elapse of a predetermined number of cycles.
  • the transmission data generation unit 12 generates transmission data and notifies the transmission data mixing unit 14 of the generated transmission data.
  • the adjustment data generation unit 13 generates an adjustment pattern that is adjustment data, and notifies the transmission data mixing unit 14 of the generated adjustment pattern.
  • the transmission data mixing unit 14 arbitrarily assigns transmission data and reception adjustment data to each bit of parallel data, and performs assigned data transfer. If adjustment is not required, adjustment data is not assigned. Specifically, the transmission data mixing unit 14 assigns each of 4-bit normal data and 1-bit adjustment data to any bit of 5-bit parallel data, and notifies the parallel data transmission unit 15 of it.
  • the parallel data transmission unit 15 transmits the reception adjustment data to the reception-side LSI 20 using the signal line determined by the transmission control unit 11, and uses the other signal lines to transmit to the reception-side LSI 20. Send transmission data. Specifically, the parallel data transmission unit 15 uses the data transmission path for performing data transfer determined by the transmission data control unit 11 and the data transmission path for reception adjustment to transmit data and adjustment data to the reception-side LSI 20. Send.
  • the reception-side LSI 20 includes a reception data control unit 21, a reception end 22, a parallel data reception unit 23, an adjustment data extraction unit 24, a reception adjustment unit 25, a reception data extraction unit 26, and a reception data use unit 27. The processing of each of these units will be described below.
  • the reception data control unit 21 performs initialization for data reception and reception adjustment. Specifically, the reception data control unit 21 returns a response when receiving a data transmission path for starting the data transfer and transmitting the adjustment data from the transmission data control unit 11 of the transmission side LSI 10. Then, handshaking is performed with the transmission data control unit 11 of the transmission-side LSI 10. As shown in FIGS. 3 to 5 described above, the reception data control unit does not have to send a response back to the transmission data control unit, and that the reception data control unit 21 starts the transfer and transmits the adjustment data. A data transmission path for performing transmission may be transmitted to the transmission data control unit 11 of the transmission-side LSI 10.
  • the reception data control unit 21 issues a status indicating the completion of adjustment to the transmission data control unit, and sends a command indicating the change of the data transmission line to be adjusted to the transmission data Received from the control unit 11. For example, as shown in FIG. 6, the reception data control unit 21 issues a status indicating the completion of adjustment of the adjustment bit to the transmission data control unit 11 and receives a notification of the adjustment bit position change from the transmission data control unit 11. As shown in FIG. 7 and FIG. 8 described above, the reception data control unit 21 receives a notification of adjustment bit position change from the transmission data control unit 11 without issuing a status indicating completion of transmission line adjustment. Alternatively, the reception data control unit 21 may transmit a notification of adjustment bit position change.
  • the receiving end 22 receives the transmission data and the adjustment data via the signal lines 16A to 16E for data transmission, and transfers the received data to the parallel data receiving unit 23.
  • the parallel data receiving unit 23 performs reception adjustment on the bits to which adjustment data is assigned in the parallel data transferred from the receiving end 22.
  • the adjustment data extraction unit 24 extracts the adjustment data from the bit transmission line to which the adjustment data is assigned in the parallel data, and notifies the reception adjustment unit 25 of the adjustment data. In addition, the adjustment data extraction unit 24 notifies the reception adjustment unit 25 of the reception status of the reception end 22.
  • the reception adjustment unit 25 performs reception adjustment on the parallel data reception device and the reception end. Specifically, the reception adjustment unit 25 performs reception timing adjustment and impedance adjustment as reception adjustment.
  • the reception timing adjustment and the impedance adjustment will be specifically described with reference to FIGS.
  • FIG. 21 when adjusting the reception timing, adjustment data and a clock are transmitted from the transmission-side LSI 10 to the reception-side LSI 20.
  • the adjustment data is transmitted from the transmission-side LSI to the reception-side LSI through a signal line whose reception timing is to be adjusted.
  • the transmission-side LSI 10 transmits a signal of a predetermined pattern to the reception-side LSI 20 as adjustment data (“Data” in the drawing) in synchronization with the clock.
  • Data a signal that can be switched between “1” and “0” every clock cycle is used as the adjustment data.
  • FIG. 23 when the data arrives at the receiving end 22 of the receiving LSI 20 earlier than the clock, the data is delayed at the receiving end 22 so that the relationship between the clock and the data is Make the same state. That is, the reception-side LSI 20 performs reception adjustment so that the rising edge of the clock and the data change edge are aligned.
  • the clock is delayed at the receiving end 22 so that the relationship between the clock and the data is transmitted.
  • the same state as the LSI 10 is set.
  • the transmission side LSI 10 transmits adjustment data for impedance adjustment from the transmission side LSI 10 to the reception end 22 of the reception side LSI 20, thereby receiving timing. And adjust the impedance.
  • the adjustment data is transmitted to the receiving LSI via the transmission line to be adjusted.
  • the reception-side LSI 20 measures the state of the received adjustment data, and transmits an adjustment command indicating the measurement result to the transmission-side LSI 10.
  • the reception side LSI 10 issues an adjustment command indicating a measurement result
  • the transmission side LSI 10 receives the adjustment command from the reception side LSI 10, sets the adjustment command in the transmission side LSI, and the transmission side LSI receives data. “1” is output.
  • the impedance is measured by the reception side LSI 20, the adjustment value of the impedance is returned to the transmission side LSI 10, and the impedance adjustment of the transmission side LSI 10 is performed.
  • the reception data extraction unit 26 removes the adjustment data from the received data and extracts the reception data. Then, the reception data extraction unit 26 notifies the reception data use unit 27 of the normal data. The reception data use unit 27 receives the reception data from the reception data extraction unit 26 and uses the reception data.
  • FIG. 27 is a flowchart illustrating the processing operation of the data transmission system according to the first embodiment.
  • the data transmission system 1 performs initialization between the transmission-side LSI 10 and the reception-side LSI 20 when data transfer is started by turning on the apparatus power supply or the like (step S101).
  • the position of the adjustment bit and the position of the bit for transferring data are determined.
  • the transmission side LSI transfers the adjustment pattern to the adjustment bit position, transfers the transfer data to the data transfer bit position (step S102), and performs data transfer while executing the adjustment operation.
  • the receiving-side LSI 20 determines whether the adjustment bit position needs to be changed according to a predetermined condition (step S103). For example, the receiving-side LSI 20 determines that the adjustment bit position needs to be changed when an error occurs in the transmission path. As a result, when the reception-side LSI 20 determines that the adjustment bit position does not need to be changed (No at step S103), the process returns to step S102, and the transmission-side LSI 10 continues the transfer of the adjustment pattern and transfer data. (Step S102).
  • the receiving side LSI 20 determines that the adjustment bit position needs to be changed (Yes at step S103), the receiving side LSI 20 notifies the transmitting side LSI 10 of the change of the adjustment bit position, and the transmitting side LSI 20 adjusts the adjustment bit position.
  • the bit position is changed (step S104).
  • the transmission-side LSI transfers the adjustment pattern to the changed adjustment bit position, and transfers the transfer data to the data transfer bit position (step S102). Further, the receiving-side LSI 20 performs adjustment using the adjustment bit whose position has been changed.
  • the data transmission system 1 includes the plurality of signal lines 16A to 16E. Then, the data transmission system 10 determines which of the signal lines 16A to 16E is used to transmit the reception adjustment data. Then, the data transmission system 10 transmits the reception adjustment data to the reception-side LSI 20 using the determined signal line, and transmits the transmission data to the reception-side LSI 20 using another signal line. To do. For this reason, the transmission process of the phase adjustment pattern can be performed in parallel with the normal data transmission process. As a result, it is possible to improve the data transmission efficiency while performing the reception adjustment.
  • the data transmission system 1 when the data transmission system 1 is notified from the receiving side device that an error has occurred in a certain transmission line, the data transmission system 1 receives the reception adjustment data using the transmission line. Decide to send to the side device. For this reason, it is possible to perform reception adjustment of a transmission path in which an error has occurred, and it is possible to receive data in an appropriate state.
  • the data transmission system 1 switches the transmission line for transmitting the reception adjustment data every time a predetermined period elapses. For this reason, reception adjustment of all the transmission paths can be performed, and data transmission efficiency can be improved.
  • the data transmission system 1 transmits data for adjusting the reception timing as the reception adjustment data, so that the reception timing can be adjusted appropriately.
  • the data transmission system 1 since the data transmission system 1 transmits the data for adjusting the impedance as the reception adjustment data, it is possible to appropriately adjust the impedance.
  • the reception-side LSI 20A stores two types of reception timing in association with each transmission-side LSI.
  • the reception-side LSI 20 determines whether the data transmission source is the transmission-side LSI 10A or the transmission-side LSI 10B, reads the reception timing corresponding to the transmission-side LSI 10A or the transmission-side LSI 10B, and reads the read reception timing. Switch to.
  • the reception-side LSI 20 transmits the phase adjustment pattern simultaneously with normal data transmission processing using a plurality of transmission paths while switching the reception timing depending on whether the data transmission source is the transmission-side LSI 10A or the transmission-side LSI 10B. Process in parallel.
  • the transmission process of the phase adjustment pattern can be performed in parallel with the normal data transmission process, thereby improving the data transmission efficiency while performing the reception adjustment. It is possible to make it.
  • the present invention may be a common signal in which commands and data to be communicated are combined into one piece of information between a transmitting-side LSI that transmits data and a receiving-side LSI that receives data.
  • the transmission-side LSI 10C includes a transmission control + transmission unit in which the functions of the transmission control unit and the transmission unit are integrated, and the reception-side LSI 20B functions as a reception control unit and a reception unit. Has an integrated reception control + reception unit. Then, the transmission control + transmission unit transmits the bit allocation command to the reception control + reception unit in parallel by placing the bit allocation command on the common signal “Cmd / Data [4: 0]”.
  • the transmission side and the reception side are one-way, the timing adjustment completion information on the reception side is not transmitted to the transmission side.
  • the transmission control + transmission unit transmits a command indicating an adjustment bit position for initial timing adjustment to the reception control + reception unit in initialization. Then, the reception control + reception unit receives the adjustment pattern and performs timing adjustment. At this time, since the transmission side and the reception side are one-way, the timing adjustment completion information on the reception side is not transmitted to the transmission side.
  • the transmission control + transmission unit assigns the data transfer to the reception control + reception unit at which bit of the data bit, and at which bit of the data bit the adjustment pattern is assigned (FIG. 30). 30, the adjustment bit is described). Then, the reception control + reception unit controls to receive data by switching between the data bit and the adjustment bit. At this time, the transmission control + transmission unit completes the setting of the adjustment bit switching order and the adjustment interval that is the adjustment bit switching interval, and then starts the transfer of the datum with the transfer start command.
  • the transmission-side LSI 10C and the reception-side LSI 20B perform data transfer and reception adjustment at the same time. Thereafter, as shown in FIG. 31, the transmission control + transmission unit performs switching between the data bit and the adjustment bit for each predetermined number of transfers between the transmission-side LSI 10C and the reception-side LSI 20B. The receiving side also switches between data bits and adjustment bits for each predetermined number of transfers.
  • the transmission processing of the phase adjustment pattern can be performed in parallel with the normal data transmission processing, and as a result, while performing reception adjustment, Data transmission efficiency can be improved.
  • each component of each illustrated apparatus does not necessarily need to be physically configured as illustrated.
  • the specific form of distribution / integration of each device is not limited to that shown in the figure, and all or a part thereof may be functionally or physically distributed or arbitrarily distributed in arbitrary units according to various loads or usage conditions. Can be integrated and configured.
  • the transmission data control unit 11 and the parallel data transmission unit 15 may be integrated.
  • all or any part of each processing function performed in each device may be realized by a CPU and a program analyzed and executed by the CPU, or may be realized as hardware by wired logic.
  • the data transmission method described in the present embodiment can be realized by executing a prepared program on a computer such as a personal computer or a workstation.
  • This program can be distributed via a network such as the Internet.
  • the program can also be executed by being recorded on a computer-readable recording medium such as a hard disk, a flexible disk (FD), a CD-ROM, an MO, and a DVD and being read from the recording medium by the computer.
  • a computer-readable recording medium such as a hard disk, a flexible disk (FD), a CD-ROM, an MO, and a DVD and being read from the recording medium by the computer.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Computer And Data Communications (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

 データ伝送システムは、送信側LSI10から受信側LSI20に対して送信される送信データまたは受信調整を行うための受信調整用データを伝送する複数の信号線16A~16Eを有する。そして、データ伝送システムは、複数の信号線16A~16Eのうち、いずれの信号線を用いて受信調整用データを送信するかを決定する。そして、データ伝送システムは、決定された信号線を用いて、受信側LSI20に対して受信調整用データを送信するとともに、他の信号線を用いて、受信側LSI20に対して送信データを送信する。このため、通常のデータ伝送処理と同時に位相調整用パターンの伝送処理を並行して行うことができる結果、受信調整を行いつつ、データの伝送効率を向上させることが可能である。

Description

データ伝送システム、データ伝送方法および送信装置
 本発明は、データ伝送システム、データ伝送方法および送信装置に関する。
 従来、LSI(Large Scale Integration)間でデータを送受信する場合には、送信側のLSIがデータ転送線からデータを受信側のLSIに転送し、受信側のLSIがデータを受信することが知られている。
 このようなLSI間でデータの送受信を行っていると、データ送受信回数や受信状況、基板の熱などにより、パラレルデータの受信タイミングやインピーダンスが変化し、受信データが正確に受信できなくなってしまう場合がある。このため、受信側のLSIで最適な受信状態を保つために、データの送受信を中断して一定周期で受信調整を行っている。例えば、受信調整として、送信側LSIが特定のパターンを受信側LSIへ転送することで、受信タイミングやインピーダンスの調整を行う。
 ここで、図32を用いて、送信側LSIおよび受信側LSIの構成について説明する。図32に示すように、送信側LSIと受信側LSIとの間に、データを送信するデータ送信用の信号線が4本が接続されるとともに、データの受信タイミングを示すクロックを送信するクロック用の信号線が1本接続されている。
 また、送信側LSIは、データ転送および受信調整のためのハンドシェークを行う送信データ制御部、送信データを生成する送信データ生成部、調整データを生成する調整データ生成部、送信データおよび調整データを送信するパラレルデータ送信部を有する。また、受信側LSIは、ハンドシェークを行う受信データ制御部、データやクロックを受信する受信端、受信端からデータをパラレルに受信するパラレルデータ受信部、受信データを使用する受信データ使用部、調整データから受信調整を行う受信調整部を有する。
 ここで、図33を用いて、送信側LSIおよび受信側LSIのデータ送受信処理および受信調整処理を説明する。図33に示すように、送信側LSIおよび受信側LSIは、装置電源ONなどにより、データ転送をスタートし、送信側LSIと受信側LSIとの間でイニシャライズを実施する(ステップS1)。そして、通常モードでデータの送受信行う(ステップS2)。
 そして、受信側LSIが、受信状態を監視して受信調整が必要であるか判定する(ステップS3)。この結果、受信調整が必要であると判定した場合には、データ送受信を中断して調整モードへ移行し(ステップS4)、調整が完了すると(ステップS5)、通常モードに戻ってデータ送受信を再開する。
 ここで、通常モードおよび調整モードの処理についてそれぞれ具体的に説明する。まず、通常モードでは、送信側LSIと受信側LSIとがデータ転送のためのハンドシェークを行った後、送信側LSIは、図34に示すように、データ送信用の信号線を介して受信側LSIにデータを送信する。
 また、調整モードでは、データ送受信を中断した後に、送信側LSIと受信側LSIとが、受信調整のためのハンドシェークを行った後、送信側LSIは、図35に示すように、データ転送用の信号線を介して、調整パターンを受信側LSIに送信する。そして、受信側LSIは、調整パターンを利用して受信調整を行う。その後、受信側LSIの受信調整が終わると、通常モードに戻る。このように、図36に例示するように、送信側LSIと受信側LSIとのデータ伝送処理では、通常モードと調整パターンとが交互に切り替えられている。
特開平4-162840号公報
 しかしながら、上述したデータの送受信を中断して受信調整を行う手法では、データの送受信と受信調整とを別々のタイミングで行うので、データの伝送効率が低下するという課題があった。つまり、受信調整を行う場合には、データの送受信を行っている合間に送受信を一度中断し、受信調整を行うので、データの伝送効率が低下してしまう。
 開示の技術は、上記に鑑みてなされたものであって、受信調整を行いつつ、データの伝送効率を向上させることを目的とする。
 本願の開示するデータ伝送システムは、送信側装置から送信されるデータを受信側装置に伝送する複数の信号線を有する。そして、前記複数の信号線のうち、いずれの信号線を用いて受信調整用データを前記受信側装置に送信するかを決定し、決定された信号線を用いて、受信側装置に対して受信調整用データを送信するとともに、他の信号線を用いて、受信側装置に対して送信データを送信する。
 本願の開示するデータ伝送システムの一つの態様によれば、受信調整を行いつつ、データの伝送効率を向上させるという効果を奏する。
図1は、実施例1に係るデータ伝送システムの構成を示すブロック図である。 図2は、イニシャライズ処理を説明する図である。 図3は、イニシャライズ処理を説明する図である。 図4は、イニシャライズ処理を説明する図である。 図5は、イニシャライズ処理を説明する図である。 図6は、調整bit変更処理を説明する図である。 図7は、調整bit変更処理を説明する図である。 図8は、調整bit変更処理を説明する図である。 図9は、調整パターンを伝送する伝送路の切り替え処理を説明する図である。 図10は、調整パターンを伝送する伝送路の切り替え処理を説明する図である。 図11は、調整パターンを伝送する伝送路の切り替え処理を説明する図である。 図12は、イニシャライズ時の調整ビット位置を決定する際の波形について説明する図である。 図13は、データ転送中の調整bit決定変更波形について説明する図である。 図14は、データ転送中の調整bit決定変更波形について説明する図である。 図15は、データ転送中の調整bit決定変更波形について説明する図である。 図16は、データ転送中の調整bit決定変更波形について説明する図である。 図17は、データ転送中の調整bit決定変更波形について説明する図である。 図18は、データ転送中の調整bit決定変更波形について説明する図である。 図19は、データ転送中の調整bit決定変更波形について説明する図である。 図20は、データ転送中の調整bit決定変更波形について説明する図である。 図21は、送受信タイミング調整時のデータの流れを示す図である。 図22は、タイミング調整時における送信端波形例を示す図である。 図23は、タイミング調整時における受信端波形例を示す図である。 図24は、タイミング調整時における受信端波形例を示す図である。 図25は、インピーダンス調整時における送信端波形例を示す図である。 図26は、インピーダンス調整を説明する図である。 図27は、実施例1に係るデータ伝送システムの処理動作を示すフローチャートである。 図28は、送信部が複数ある場合の例を説明する図である。 図29は、コマンドとデータが共通信号になっている例を説明する図である。 図30は、イニシャライズ時の調整bit決定、転送開始波形を示す図である。 図31は、データ転送量ごとの調整bit変更波形について説明する図である。 図32は、従来の伝送システムの構成を示すブロック図である。 図33は、従来の伝送システムの処理手順を説明するためのフローチャートである。 図34は、通常モードでのパラレルデータ送受信波形例を示す図である。 図35は、調整パターンの送受信を説明する図である。 図36は、通常モードと受信調整の切り替わりを説明する図である。
 以下に添付図面を参照して、この発明に係るデータ伝送システム、データ伝送方法および送信装置の実施例を詳細に説明する。
 以下の実施例では、実施例1に係るデータ伝送システムの構成および処理の流れを順に説明し、最後に実施例1による効果を説明する。なお、以下では、パラレル転送データのbit幅が5bitである場合の例について説明する。
[データ伝送システムの構成]
 まず最初に、図1を用いて、実施例によるデータ伝送システムの構成を説明する。図1は、実施例1に係るデータ伝送システムの構成を示すブロック図である。図1に示すデータ伝送システム1は、送信側LSI10および受信側LSI20を有し、データ伝送路16A~16Eおよびクロック伝送路17を介して送信側LSI10と受信側LSI20とが接続されている。
 データ転送路16A~16Eは、送信側LSI10から受信側LSI20に対して送信される送信データまたは受信側LSIで受信調整を行うための受信調整用データを伝送する。クロック伝送路17は、データの受信タイミングを示すクロックを伝送する。
 送信側LSI10は、送信データ制御部11、送信データ生成部12、調整データ生成部13、送信データ混合部14、パラレルデータ送信部15を有する。以下にこれらの各部の処理を説明する。
 送信データ制御部11は、複数の信号線16A~16Eのうち、いずれの信号線を用いて受信調整用データを受信側LSIに送信するかを決定する。具体的には、送信データ制御部11は、イニシャライズとして、データの送信を行うデータ伝送路と受信調整データの送信を行うデータ伝送路とを決定する。
 そして、送信データ制御部11は、受信側LSI20の受信データ制御部21に対して、データ転送を開始する旨と調整データの送信を行うデータ伝送路とを通知して、受信側LSI20の受信データ制御部21とハンドシェークを行う。なお、送信側LSI10の送信データ制御部11と受信側LSI20の受信データ制御部21とは、データ転送を開始する旨を示す指示や調整データの送信を行うデータ伝送路を通知するための経路を介して接続されている。
 例えば、図2に示すように、送信データ制御部11は、データを伝送する伝送路を示すデータ転送bit位置および調整データを送信する伝送路を示す調整bit位置を決定すると、データ転送を開始する旨を示す指示を受信側LSI20の受信データ制御部21に送信する。そして、送信データ制御部11は、転送を開始する指示を受け付けた旨の応答を受信データ制御部21から受信すると、調整bit位置を受信データ制御部21に通知する。その後、送信データ制御部11は、調整bit位置を受け付けた旨の応答を受信データ制御部21から受信する。
 なお、図3に示すように、転送を開始する指示を受け付けた旨の応答と調整bit位置を受け付けた旨の応答が受信データ制御部21からなくてもよい。また、図4に示すように、受信データ制御部21から転送を開始する旨の連絡を送信データ制御部11に送信し、送信データ制御部11が受信データ制御部21からの転送開始連絡に対して応答し、送信データ制御部11からの連絡に応じて受信データ制御部21が調整bit位置を受け付けた旨の連絡を送信データ制御部11に送信し、送信データ制御部11が受信データ制御部に応答してもよい。
 また、図5に示すように、受信データ制御部21から転送を開始する旨の連絡および調整bit位置の連絡を送信データ制御部11に送信し、送信データ制御部11は受信データ制御部21に応答しなくともよい。この場合には、受信データ制御部21より送信された各種連絡の内容に合わせて、送信データ制御部11が送信準備を行う。
 また、送信データ制御部11は、現在調整を行っているデータ伝送路の受信調整が完了したことを示すステータスを受信データ制御部21から受信すると、調整を行うデータ伝送路の変更を受信データ制御部21に通知する。例えば、送信データ制御部11は、図6に示すように、調整bitの調整完了を示すステータスを受信データ制御部21から受信し、受信データ制御部21に調整bit位置変更の連絡を送信する。
 なお、図7に示すように、受信データ制御部21が伝送路の調整完了を示すステータスを発行せずに、送信データ制御部11が調整bit位置変更の連絡を送信してもよい。また、送信データ制御部11が調整bit位置変更の連絡を送信する場合には、送信データ制御部11が調整が完了しているかどうかを判断するが、受信側LSI20の調整が未完の状態であってもビット位置変更を許容することとする。また、図8に示すように、受信データ制御部21が調整bit位置変更の連絡を送信してもよい。
 このように、送信データ制御部11は、所定の条件に応じて、受信データ制御部21に調整パターンを伝送する伝送路を切り替えている。つまり、送信データ制御部11は、調整パターンを伝送する調整bit位置を変更する。例えば、送信データ制御部11は、図9に示すように、調整用パターンを「Data[4]」に割り当て、Data[0]からData[3]には通常のパラレル送信データを割り当て、クロック信号Clockのタイミングで受信データ制御部に各データをパラレルに転送する。その後、送信データ制御部11は例えば、図10に示すように「Data[3]」にエラーが発生した場合には、調整用パターンをエラーが発生した「Data[3]」に割り当て、Data[3]に割り当てられていたパラレルデータを「Data[4]」に割り当てる。
 また、送信データ制御部11は、仕様などで予め決められた順番で、データ伝送路16A~16Eのいずれかに調整用パターンを順次割り当てるようにしてもよい。例えば、送信データ制御部11は、図11に示すように、「Data[4]」、「Data[3]」、「Data[2]」、「Data[1]」、「Data[0]」の順に調整パターンを割り当ててもよい。また、送信データ制御部11は、調整後から所定の長さの時間が経過するまでの間調整が行われていないデータ伝送路に対して、調整用パターンを割り当てるようにしてもよい。
 ここで、イニシャライズ時の調整ビット位置を決定する際の波形について図12を用いて説明する。図12は、イニシャライズ時の調整ビット位置を決定する際の波形について説明する図である。図12に示すように、コマンドが有効になるタイミングを示すコマンドタイミングが送信側LSI10から受信側LSI20に送信され、コマンドタイミングが「1」になっているサイクルで調整ビット位置を指示するコマンドが送信側LSI10から受信側LSI20に送信される。そして、調整ビット位置を指示するコマンドを受信側LSI20が受信して調整ビット位置が決定した後、データ転送が開始する。なお、コマンドクロックは、送信側LSI10から受信側LSI20に送信されるものであり、図1に示したクロック伝送路17のクロック信号を利用してもよいし、またはクロック伝送路17とは別のクロック伝送路を設け、コマンド用のクロック専用信号を利用してもよい。なお、イニシャライズを行っている時点ではデータの送受信が行われていない。
 また、ここでデータ転送中に調整bit位置を変更する際の波形である調整bit決定変更波形について図13~図20を用いて説明する。図13~図20は、データ転送中の調整bit決定変更波形について説明する図である。図13に示すように、調整bitの調整が完了したことを示すステータスである調整完了「1」が受信データ制御部21から送信データ制御部11に送信されると、送信データ制御部11と受信データ制御部21とを接続する経路を介して、送信データ制御部11から受信データ制御部21に転送bitと調整bitの割り当て切り替えを示す切り替えコマンドが送信される。切り替えコマンド送信後、送信データ制御部はあらかじめ決められたサイクル数後に転送bit、調整bitを切り替えてデータを受信データ制御部に転送する。合わせて、受信データ制御部21は、切り替えコマンドの受信から決められたサイクル数後に、転送ビットと調整ビットとを切り替えてデータを受信するように制御する。なお、図13において、「送受/調整」とあるのは、各データビットがパラレルデータの中で、伝送データの割り当てと、調整データの割り当てとが切替られていることを示す。
 また、受信データ制御部21から調整bitに割り当てたいbitを送信データ制御部11に送信してもよい。例えば、図14に示すように、受信データ制御部21から調整bitの調整が完了したことを示すステータスである調整完了「1」を調整ビットを割り当てたい伝送路を通して送信データ制御部11に送信する。そして、送信データ制御部11から受信データ制御部21に、転送bitと調整bitの割り当てを示す切替コマンドが送信される。切り替えコマンド送信後、あらかじめ決められたサイクル数後に、送信データ制御部11は、転送bit、調整bitを切り替えてデータを受信データ制御部21に転送する。合わせて、受信データ制御部21は、切り替えコマンドの受信から決められたサイクル数後に、転送ビットと調整ビットとを切り替えてデータを受信するように制御する。
 また、送信データ制御部からの切り替えコマンドを受信データ制御部に送信するには、受信側データ制御部21からの調整完了応答がなくてもよい。例えば、図15に示すように、受信データ制御部21は、データ受信を行いながら調整bitの調整(受信タイミングの調整やインピーダンの調整)を実施する。そして、調整完了後に、コマンドが有効になるタイミングを示すコマンドタイミングが受信データ制御部21から送信データ制御部11に送信され、ココマンドタイミングが「1」になっているサイクルで送信データ制御部11に転送bitと調整bitの割り当ての切り替え要求を示す切り替えコマンドを送信する。そして、送信データ制御部11は、切り替えコマンド受信後、あらかじめ決められたサイクル数後に転送bit、調整bitを切り替える。合わせて、受信データ制御部21は、切り替えコマンドの受信から決められたサイクル数後に、転送ビットと調整ビットとを切り替えてデータを受信するように制御する。
 また、データ転送の切れ目で調整bitを変更するようにしてもよい。例えば、図16に示すように、受信データ制御部21は、調整bitの調整が完了した事を示すステータスである調整完了「1」を送信データ制御部11に送信する。そして、送信制データ御部11は、データの転送が完了すると(図16では「転送なし」と記載)、受信データ制御部21に転送bitと調整bitの割り当て切替を指示する切り替えコマンドを送信する。そして、送信データ制御部11は、伝送コマンドを受信データ制御部21に送信し、伝送コマンド投入後にコマンドが有効になるサイクル数経過後に転送ビットと調整ビットとを切り替えてデータの送信を再開する。
 また、データ転送の切れ目で調整bitを変更する際に、受信データ制御部21から調整bit要求を行うようにしてもよい。例えば、図17に示すように、受信データ制御部21は、調整bitの調整が完了したことを示すステータスである調整完了「1」とともに、エラー発生が多いなどの理由で、調整bitに割り当てたいbitを、送信データ制御部11と受信データ制御部21とを接続する経路を介して送信データ制御部11に送信通知する。その後、送信データ制御部11は、データ転送が一度完了するまで転送ビットおよび調整ビットの状態を保持し、データ転送が完了した後、受信データ制御部21に転送bitと調整bitの割り当て切替を指示する切り替えコマンドを送信する。そして、送信データ制御部11は、伝送コマンドを受信データ制御部21に送信し、伝送コマンド投入後にコマンドが有効になるサイクル数経過後に転送ビットと調整ビットとを切り替えてデータの送信を再開する。
 また、データ転送の切れ目で調整bitを変更する際に、受信データ制御部21から調整完了の応答がなくてもよい。例えば、図18に示すように、受信データ制御部21は、調整完了後、データ転送が完了(図18では「転送なし」と記載)すると、送信データ制御部11に転送bitと調整bitの割り当て切り替えを示す切り替えコマンドを送信する。その後、次回の転送開始時に転送bit、調整bitを切り替える。そして、送信データ制御部11は、伝送コマンドを受信データ制御部21に送信し、伝送コマンド投入後にコマンドが有効になるサイクル数経過後に転送ビットと調整ビットとを切り替えてデータの送信を再開する。
 また、イニシャライズなどで予め決められたサイクル数ごとに調整bitを変更するようにしてもよい。例えば、図19に示すように、送信側LSI10は、データ転送開始からイニシャライズなどで予め決められたサイクル数待機し、予め決められたサイクル数経過後に調整bitと転送bitを切り替える。
 受信データ制御部21は、データ受信を行いながら通信品質をチェックし、通信品質の悪化を検知した場合には、データの伝送を割り当てない冗長bitに対する調整要求を送信データ制御部11に送信するようにしてもよい。例えば、受信データ制御部21は、図20に示すように、受信データ制御部21は、データ受信を行いながら、通信品質をチェックする。そして、受信データ制御部21は、通信品質の悪化を検知した場合には、冗長bitに対して調整をする旨の調整要求を送信制御部11に送信する。そして、送信制御部11は、受信データ制御部からの調整要求に対応して、受信データ制御部21に調整コマンドを発行する。そして、送信制御部11は、冗長bitに対応するデータ伝送路を介して、予め決められたサイクル後に調整用データの送信を開始する。
 続いて、受信データ制御部21は、受信タイミングやインピーダンスの調整完了後に、調整完了とともに、全体の通信品質低下を検出し、全ての伝送線をチェックする。この結果、データ伝送路の通信品質が悪化したため切り替えを行いたいbitを切り替え要求信号として送信制御部11に送信する。その後、送信データ制御部11は、受信データ制御部21に切り替えコマンドを発行し、予め決められたサイクル数経過後に調整bitと転送bitを切り替える。
 図1の説明に戻って、送信データ生成部12は、送信データを生成し、生成した送信データを送信データ混合部14に通知する。調整データ生成部13は、調整を実行する場合に、調整用データである調整パターンを生成し、生成した調整パターンを送信データ混合部14に通知する。
 送信データ混合部14は、送信データと受信調整用データをパラレルデータの各ビットに任意に割当て、割り当て済みのデータ転送を行う。なお、調整不要であれば調整用データの割り当ては行なわれない。具体的には、送信データ混合部14は、4bitの通常データと1bitの調整データのそれぞれを5bitのパラレルデータのいずれかのビットに割り当てて、パラレルデータ送信部15に通知する。
 パラレルデータ送信部15は、送信制御部11によって決定された信号線を用いて、受信側LSI20に対して受信調整用データを送信するとともに、他の信号線を用いて、受信側LSI20に対して送信データを送信する。具体的には、パラレルデータ送信部15は、送信データ制御部11によって決定されたデータ転送を行うデータ伝送路と受信調整を行うデータ伝送路とを用いて、受信側LSI20に送信データおよび調整データを送信する。
 受信側LSI20は、受信データ制御部21、受信端22、パラレルデータ受信部23、調整データ抽出部24、受信調整部25、受信データ抽出部26、受信データ使用部27を有する。以下にこれらの各部の処理を説明する。
 受信データ制御部21は、データ受信および受信調整のためのイニシャライズを行う。具体的には、受信データ制御部21は、データの転送を開始する旨と調整データの送信を行うデータ伝送路を送信側LSI10の送信データ制御部11から受信した場合には、応答を返信して送信側LSI10の送信データ制御部11とハンドシェークを行う。なお、前述した図3~図5に示すように、受信データ制御部は応答を送信データ制御部に返信しなくてもよいし、受信データ制御部21が転送を開始する旨と調整データの送信を行うデータ伝送路を送信側LSI10の送信データ制御部11に送信してもよい。
 また、受信データ制御部21は、調整を行っている伝送路の調整が完了すると、調整完了を示すステータスを送信データ制御部に発行し、調整を行うデータ伝送路の変更を示すコマンドを送信データ制御部11から受信する。例えば、受信データ制御部21は、図6に示すように、調整bitの調整完了を示すステータスを送信データ制御部11に発行し、送信データ制御部11から調整bit位置変更の連絡を受信する。なお、前述した図7および図8に示すように、受信データ制御部21は、伝送路の調整完了を示すステータスを発行せずに、調整bit位置変更の連絡を送信データ制御部11から受信してもよいし、受信データ制御部21が調整bit位置変更の連絡を送信してもよい。
 受信端22は、送信データおよび調整データをデータ送信用の信号線16A~16Eを介して受信し、受信したデータをパラレルデータ受信部23に転送する。パラレルデータ受信部23は、受信端22から転送されたパラレルデータの中で調整データが割り当てられているbitに対して受信調整を実施する。
 調整データ抽出部24は、パラレルデータの中で調整データが割り当てられているbitの伝送路から調整データを抽出し、受信調整部25に調整データを通知する。また、調整データ抽出部24は、受信端22の受信状況を受信調整部25に通知する。
 受信調整部25は、パラレルデータ受信装置と受信端に対して受信調整を行う。具体的には、受信調整部25は、受信調整として、受信タイミングの調整やインピーダンの調整を行う。ここで、受信タイミングの調整やインピーダンの調整について、図21~図26を用いて具体的に説明する。なお、ここでは、説明を簡単にするために、クロック信号1本、データ信号1本の場合について説明する。図21に示すように、受信タイミングの調整を行う場合には、送信側LSI10から受信側LSI20に対して調整データおよびクロックが送信される。調整データは、受信タイミングを調整する対象となる信号線を通して、送信側LSIから受信側LSIに送信される。
 図22に示すように、タイミング調整時において、送信側LSI10は、クロックに同期させて、予め決められたパターンの信号を調整データ(図示「Data」)として受信側LSI20に送信する。図22の例では、クロックの周期毎に「1」と「0」とが切り替えられる信号を、調整データとして用いている。例えば、図23に示すように、クロックよりデータが早く受信側LSI20の受信端22に到達している場合には、受信端22でデータを遅延させることでクロックとデータの関係を送信側LSI10と同じ状態にする。つまり、受信側LSI20は、クロックの立ち上がりエッジとデータの変化エッジを揃えるように受信調整を行う。
 また、例えば、図24に示すように、クロックよりデータが遅く受信側LSI20の受信端22に到達している場合には、受信端22でクロックを遅延させることでクロックとデータの関係を送信側LSI10と同じ状態にする。
 また、図25に示すように、インピーダンスの調整を行う場合には、送信側LSI10がインピーダンス調整のための調整用データを送信側LSI10から受信側LSI20の受信端22に送信することで、受信タイミングやインピーダンスの調整を行う。調整用データは、調整対象の伝送線を介して、受信側LSIに送信される。受信側LSI20では、受信した調整用データの状態を測定し、測定結果を示す調整コマンドを送信側LSI10に送信する。図26に示すように、測定結果を示す調整コマンドを受信側LSI10が発行し、送信側LSI10が受信側LSI10から調整コマンドを受信し、調整コマンドを送信側LSIに設定し、送信側LSIがデータ「1」を出力する。受信側LSI20でインピーダンスを測定し、インピーダンスの調整値を送信側LSI10に返信し、送信側LSI10のインピーダンス調整を行う。
 受信データ抽出部26は、受信したデータの内の調整データを取り除いて、受信データを抽出する。そして、受信データ抽出部26は、受信データ使用部27に通常データを通知する。受信データ使用部27は、受信データ抽出部26から受信データを受け付け、受信データを使用する。
[データ伝送システムによる処理]
 次に、図27を用いて、実施例1に係るデータ伝送システム1による処理を説明する。図27は、実施例1に係るデータ伝送システムの処理動作を示すフローチャートである。
 図27に示すように、データ伝送システム1は、装置電源ONなどによりデータ転送がスタートすると、送信側LSI10と受信側LSI20との間でイニシャライズを実施する(ステップS101)。イニシャライズの処理では、調整ビットの位置と、データを転送するビットの位置とが決定される。そして、送信側LSIは、調整bit位置に調整パターンを転送し、データ転送bit位置に転送データを転送し(ステップS102)、調整動作を実行しつつデータ転送を行う。
 その後、受信側LSI20は、所定の条件に応じて、調整bit位置の変更が必要であるか判定する(ステップS103)。例えば、受信側LSI20は、伝送路にエラーが発生した場合には、調整bit位置の変更が必要であると判定する。この結果、受信側LSI20が、調整bit位置の変更が必要でないと判定した場合には(ステップS103否定)、ステップS102に戻って、送信側LSI10が、調整パターンおよび転送データの転送をそのまま続行する(ステップS102)。
 また、調整bit位置の変更が必要であると受信側LSIが判定した場合には(ステップS103肯定)、受信側LSI20から送信側LSI10に調整bit位置の変更を通知して、送信側LSI20は調整bit位置の変更を行う(ステップS104)。調整ビット位置を変更した後、送信側LSIは変更された調整bit位置に調整パターンを転送し、データ転送bit位置に転送データを転送する(ステップS102)。また、受信側LSI20は、位置が変更された調整ビットを用いて調整を行う。
[実施例1の効果]
 上述してきたように、データ伝送システム1は、複数の信号線16A~16Eを有する。そして、データ伝送システム10は、複数の信号線16A~16Eのうち、いずれの信号線を用いて受信調整用データを送信するかを決定する。そして、データ伝送システム10は、決定された信号線を用いて、受信側LSI20に対して受信調整用データを送信するとともに、他の信号線を用いて、受信側LSI20に対して送信データを送信する。このため、通常のデータ伝送処理と同時に位相調整用パターンの伝送処理を並行して行うことができる結果、受信調整を行いつつ、データの伝送効率を向上させることが可能である。
 また、実施例1によれば、データ伝送システム1は、ある伝送線でエラーが発生していることを受信側装置から通知された場合には、該伝送線を用いて受信調整用データを受信側装置に送信すること決定する。このため、エラーが発生した伝送路の受信調整を行うことができ、適切な状態でデータを受信することが可能である。
 また、実施例1によれば、データ伝送システム1は、所定の周期が経過するごとに、受信調整用データを送信する伝送線を切り替える。このため、全ての伝送路の受信調整を行うことができ、データの伝送効率を向上させることが可能である。
 また、実施例1によれば、データ伝送システム1は、受信調整用データとして、受信タイミングを調整するデータを送信するので、受信タイミングを適切に調整することが可能である。
 また、実施例1によれば、データ伝送システム1は、受信調整用データとして、インピーダンスを調整するデータを送信するので、インピーダンスを適切に調整することが可能である。
 さて、これまで実施例1について説明したが、上述した実施例以外にも、種々の異なる形態にて実施されてよいものである。そこで、以下では実施例2として他の実施例を説明する。
(1)複数の送信側LSI
 上記の実施例1では、一つの送信側LSIと一つの受信側LSIとの間でデータ伝送を行う場合を説明したが、本発明はこれに限定されるものではなく、送信側LSIが複数であってもよい。例えば、図28に示すように、データ送信する送信側LSIが複数個あり、受信側LSIでは、送信側LSI10Aへの出力についてはCS1を用いて制御部間信号の通信を行い、送信側LSI10Bへの出力についてはCS0を用いて制御部間信号の通信を行っている。なお、各部の詳細な構成については図1に記載されているため省略する。
 ここで、複数の送信側LSIと受信側LSIとの間で、高速なデータ受信を行う場合には、各々基板に配置された、送信側LSI10Aと受信側LSI20Aとの距離と、送信側LSI10Bと受信側LSI20Aとの距離とが異なるため、受信側LSI20Aでは、各送信側LSIに対応付けて2種類の受信タイミングを記憶する。そして、受信側LSI20は、データ伝送元が送信側LSI10Aであるか送信側LSI10Bであるかを判定し、データ伝送元が送信側LSI10Aまたは送信側LSI10Bに対応する受信タイミングを読み出し、読み出した受信タイミングに切り替える。
 そして、受信側LSI20は、データ伝送元が送信側LSI10Aか送信側LSI10Bかに応じて、受信タイミングを切り替えつつ、複数の伝送路を用いて、通常のデータ伝送処理と同時に位相調整用パターンの伝送処理を並行して行う。
 このように、送信側LSIが複数個ある場合でも、通常のデータ伝送処理と同時に位相調整用パターンの伝送処理を並行して行うことができる結果、受信調整を行いつつ、データの伝送効率を向上させることが可能である。
(2)共通信号
 また、本発明は、データ送信する送信側LSIとデータを受信する受信側LSIとの間で、通信するコマンドとデータとを一つの情報にまとめた共通信号となっていてもよい。例えば、図29に示すように、送信側LSI10Cは、送信制御部と送信部との機能が統合された送信制御+送信部を有し、受信側LSI20Bは、受信制御部と受信部との機能が統合された受信制御+受信部を有する。そして、送信制御+送信部は、共通信号である「Cmd/Data[4:0]」にbit割り当てコマンドを乗せて、受信制御+受信部にbit割り当てコマンドをパラレルに送信する。図29の例では、送信側および受信側が一方通行なので、受信側でのタイミング調整完了情報を送信側に送信しない。
 具体的には、送信制御+送信部は、イニシャライズでは、受信制御+受信部に対して、初期のタイミング調整のための調整ビット位置を指示するコマンドを送信する。そして、受信制御+受信部は、調整パターンを受信して、タイミング調整を実施する。この際、送信側および受信側が一方通行なので、受信側でのタイミング調整完了情報を送信側に送信しない。
 また、図30に示すように、送信制御+送信部は、受信制御+受信部に、データbitの何bit目にデータ転送を行うのか、調整パターンをデータbitの何bit目に割り当てるか(図30では、調整bitと記載)を送信する。そして、受信制御+受信部は、データbitと調整bitとを切り替えてデータを受信するように制御する。また、この際、送信制御+送信部は、調整bitの切り替え順序、調整bitの切り替える間隔である調整間隔の設定を完了した後、転送開始コマンドにてデータンの転送を開始する。
 そして、送信側LSI10Cおよび受信側LSI20Bは、データ転送と受信調整を同時に実施する。その後、送信制御+送信部は、図31に示すように、送信側LSI10Cと受信側LSI20Bとの間で予め決められた転送数ごとに、データbitと調整bitの切り替えを実施する。また、受信側も予め決められた転送数ごとに、データbitと調整bitの切り替えを実施する。
 このように、コマンドとデータが共通信号となっている場合であっても、通常のデータ伝送処理と同時に位相調整用パターンの伝送処理を並行して行うことができる結果、受信調整を行いつつ、データの伝送効率を向上させることが可能である。
(3)システム構成等
 また、図示した各装置の各構成要素は、必ずしも物理的に図示の如く構成されていることを要しない。すなわち、各装置の分散・統合の具体的形態は図示のものに限られず、その全部または一部を、各種の負荷や使用状況などに応じて、任意の単位で機能的または物理的に分散・統合して構成することができる。例えば、送信データ制御部11とパラレルデータ送信部15を統合してもよい。さらに、各装置にて行なわれる各処理機能は、その全部または任意の一部が、CPUおよび当該CPUにて解析実行されるプログラムにて実現され、あるいは、ワイヤードロジックによるハードウェアとして実現され得る。
(4)プログラム
 なお、本実施例で説明したデータ伝送方法は、あらかじめ用意されたプログラムをパーソナルコンピュータやワークステーションなどのコンピュータで実行することによって実現することができる。このプログラムは、インターネットなどのネットワークを介して配布することができる。また、このプログラムは、ハードディスク、フレキシブルディスク(FD)、CD-ROM、MO、DVDなどのコンピュータで読み取り可能な記録媒体に記録され、コンピュータによって記録媒体から読み出されることによって実行することもできる。
 1 データ伝送システム
 10 送信側LSI
 11 送信データ制御部
 12 送信データ生成部
 13 調整データ生成部
 14 送信データ混合部
 15 パラレルデータ送信部
 16A、16B、16C、16D、16E データ伝送路
 17 クロック伝送路
 20 受信側LSI
 21 受信データ制御部
 22 受信端
 23 パラレルデータ受信部
 24 調整データ抽出部
 25 受信調整部
 26 受信データ抽出部
 27 受信データ使用部

Claims (7)

  1.  送信側装置から送信されるデータを受信側装置に伝送する複数の信号線と、
     前記複数の信号線のうち、いずれの信号線を用いて受信調整用データを前記受信側装置に送信するかを決定する信号線決定部と、
     前記信号線決定部によって決定された信号線を用いて、前記受信側装置に対して受信調整用データを送信するとともに、他の信号線を用いて、前記受信側装置に対して送信データを送信するデータ送信部と、
     を有することを特徴とするデータ伝送システム。
  2.  前記信号線決定部は、ある信号線でエラーが発生していることを受信側装置から通知された場合には、該エラーが発生した信号線を用いて受信調整用データを受信側装置に送信すること決定することを特徴とする請求項1に記載のデータ伝送システム。
  3.  前記信号線決定部は、所定の周期ごとに、前記受信調整用データを送信する信号線を切り替えることを特徴とする請求項1に記載のデータ伝送システム。
  4.  前記データ送信部は、前記受信調整用データとして、受信タイミングを調整するデータを送信することを特徴とする請求項1~3のいずれか一つに記載のデータ伝送システム。
  5.  前記データ送信部は、前記受信調整用データとして、インピーダンスを調整するデータを送信することを特徴とする請求項1~3のいずれか一つに記載のデータ伝送システム。
  6.  送信側装置が、複数の信号線のうち、いずれの信号線を用いて受信調整を行うための受信調整用データを受信側装置に送信するかを決定する信号線決定ステップと、
     前記送信側装置が、前記信号線決定部によって決定された信号線を用いて、前記受信側装置に対して受信調整用データを送信するとともに、他の信号線を用いて、前記受信側装置に対して送信データを送信するデータ送信ステップと、
     を有することを特徴とするデータ伝送方法。
  7.  他の装置と複数の信号線を介して接続され、前記複数の信号線を介して前記他の装置にパラレルデータを送信する機能を有する送信装置において、
     前記複数の信号線の中から、前記他の装置で受信調整を行なうための受信調整用データを送信するための信号線を選択する信号線決定部と、
     前記信号線決定部が選択した信号線を介して、前記他の装置に前記受信調整用データを送信すると共に、他の信号線を介して、前記他の装置にパラレルデータを送信することを特徴とする送信装置。
PCT/JP2010/060890 2010-06-25 2010-06-25 データ伝送システム、データ伝送方法および送信装置 WO2011161828A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN2010800676480A CN102959895A (zh) 2010-06-25 2010-06-25 数据传送系统、数据传送方法以及发送装置
PCT/JP2010/060890 WO2011161828A1 (ja) 2010-06-25 2010-06-25 データ伝送システム、データ伝送方法および送信装置
KR1020127033650A KR101437257B1 (ko) 2010-06-25 2010-06-25 데이터 전송 시스템, 데이터 전송 방법 및 송신 장치
JP2012521252A JP5573950B2 (ja) 2010-06-25 2010-06-25 データ伝送システム、データ伝送方法および送信装置
EP10853688.9A EP2587711A1 (en) 2010-06-25 2010-06-25 Data transmission system, data transmission method, and transmission device
US13/723,772 US8744030B2 (en) 2010-06-25 2012-12-21 Data transmission system, data transmission method, and transmission device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2010/060890 WO2011161828A1 (ja) 2010-06-25 2010-06-25 データ伝送システム、データ伝送方法および送信装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/723,772 Continuation US8744030B2 (en) 2010-06-25 2012-12-21 Data transmission system, data transmission method, and transmission device

Publications (1)

Publication Number Publication Date
WO2011161828A1 true WO2011161828A1 (ja) 2011-12-29

Family

ID=45371039

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/060890 WO2011161828A1 (ja) 2010-06-25 2010-06-25 データ伝送システム、データ伝送方法および送信装置

Country Status (6)

Country Link
US (1) US8744030B2 (ja)
EP (1) EP2587711A1 (ja)
JP (1) JP5573950B2 (ja)
KR (1) KR101437257B1 (ja)
CN (1) CN102959895A (ja)
WO (1) WO2011161828A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020059054A1 (ja) * 2018-09-19 2020-03-26 三菱電機株式会社 通信装置、通信システム、方法、及びプログラム

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10164037A (ja) * 1996-12-02 1998-06-19 Nec Corp データビット間スキュー調整回路
JP2004501554A (ja) * 2000-05-22 2004-01-15 アクイド コーポレーション リミテッド タイミング不確定性を自動補償するためのタイミング制御手段
JP2004236019A (ja) * 2003-01-30 2004-08-19 Agilent Technol Inc スキュー調整方法およびスキュー調整装置、ならびに、スキュー調整機能を備えたデータ伝送システム
JP2007060217A (ja) * 2005-08-24 2007-03-08 Fujitsu Ltd 並列信号のスキュー調整回路及びスキュー調整方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04162840A (ja) 1990-10-26 1992-06-08 Nippon Telegr & Teleph Corp <Ntt> 絶対時間を用いた送信タイミング同期方法
JPH05110550A (ja) * 1991-10-16 1993-04-30 Fujitsu Ltd スキユーキヤンセル方式
JP4634605B2 (ja) * 1998-03-12 2011-02-16 エルピーダメモリ株式会社 データ伝送システム
JP4162840B2 (ja) 1999-08-20 2008-10-08 セケラ インコーポレイテッド 新規a−500359誘導体
US7072355B2 (en) * 2003-08-21 2006-07-04 Rambus, Inc. Periodic interface calibration for high speed communication
JP5056524B2 (ja) * 2008-03-25 2012-10-24 富士通株式会社 データ伝送システム、データ伝送方法、データ送信装置及びデータ受信装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10164037A (ja) * 1996-12-02 1998-06-19 Nec Corp データビット間スキュー調整回路
JP2004501554A (ja) * 2000-05-22 2004-01-15 アクイド コーポレーション リミテッド タイミング不確定性を自動補償するためのタイミング制御手段
JP2004236019A (ja) * 2003-01-30 2004-08-19 Agilent Technol Inc スキュー調整方法およびスキュー調整装置、ならびに、スキュー調整機能を備えたデータ伝送システム
JP2007060217A (ja) * 2005-08-24 2007-03-08 Fujitsu Ltd 並列信号のスキュー調整回路及びスキュー調整方法

Also Published As

Publication number Publication date
JPWO2011161828A1 (ja) 2013-08-19
CN102959895A (zh) 2013-03-06
KR101437257B1 (ko) 2014-09-02
US20130114746A1 (en) 2013-05-09
US8744030B2 (en) 2014-06-03
JP5573950B2 (ja) 2014-08-20
EP2587711A1 (en) 2013-05-01
KR20130021414A (ko) 2013-03-05

Similar Documents

Publication Publication Date Title
US6643752B1 (en) Transceiver with latency alignment circuitry
JP4393768B2 (ja) リアルタイムチャネル較正方法および装置
US9875206B2 (en) Methods and devices for extending USB 3.0-compliant communication
CA2880979C (en) Usb 3.0 link layer timer adjustment to extend distance
US11921660B2 (en) Equalization time configuration method, chip, and communications system
US20220137695A1 (en) Power consumption reduction in usb redrivers and repeaters
JPWO2008149550A1 (ja) 電力線通信装置および電力線通信方法
JP5573950B2 (ja) データ伝送システム、データ伝送方法および送信装置
US10459864B2 (en) USB isochronous transfer over a non-USB network
JP5772240B2 (ja) 通信装置および通信方法
JP2011215855A (ja) Usbデバイス制御回路、及びusbデバイスの制御方法
JPH11177540A (ja) データ転送装置及び方法
US10891242B2 (en) Embedded USB2 (eUSB2) repeater operation
JP5926583B2 (ja) 情報処理装置、シリアル通信システムおよびそれらの通信初期化の方法、並びにシリアル通信装置
JP5853186B2 (ja) 通信システムおよび重畳モジュール
JP2011071579A (ja) PCIExpress通信システム
JP5902402B2 (ja) データ出力調整装置、データ出力調整方法、rgmiiネットワークシステム、及び、rgmiiネットワーク通信路切替方法
CN113485957B (zh) 适用于工业级应用场景的用于物理层的多协议系统控制装置和多协议系统控制方法
JP2013187864A (ja) 情報処理装置、シリアル通信システムおよびそれらの通信初期化の方法、並びにシリアル通信装置
CN117955583A (zh) 用于互连协议的通道同步的方法、控制器以及存储装置
JP2001237811A (ja) シリアル通信回路
WO2010010745A1 (ja) 半導体装置及び通信方法
KR20140061186A (ko) 반도체 시스템

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080067648.0

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10853688

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2012521252

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2010853688

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 20127033650

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE