WO2009098745A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2009098745A1
WO2009098745A1 PCT/JP2008/003584 JP2008003584W WO2009098745A1 WO 2009098745 A1 WO2009098745 A1 WO 2009098745A1 JP 2008003584 W JP2008003584 W JP 2008003584W WO 2009098745 A1 WO2009098745 A1 WO 2009098745A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
film
wiring
interlayer insulating
copper
Prior art date
Application number
PCT/JP2008/003584
Other languages
English (en)
French (fr)
Inventor
Hisashi Yano
Original Assignee
Panasonic Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corporation filed Critical Panasonic Corporation
Publication of WO2009098745A1 publication Critical patent/WO2009098745A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76849Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76867Barrier, adhesion or liner layers characterized by methods of formation other than PVD, CVD or deposition from a liquids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76886Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76825Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by exposing the layer to particle radiation, e.g. ion implantation, irradiation with UV light or electrons etc.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76859After-treatment introducing at least one additional element into the layer by ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a semiconductor device having a copper wiring having a groove embedded structure with respect to an interlayer insulating film having a low dielectric constant formed on a substrate, and a manufacturing method thereof.
  • FIG. 4 is a flowchart showing a process in a semiconductor device and a manufacturing method thereof described in “Japanese Patent Laid-Open No. 2000-150517” which is a Japanese patent publication.
  • a litho process and an etching process are performed to form a wiring groove 2 in the interlayer insulating film 1 which is a low dielectric constant film.
  • the barrier metal film 3 is a metal film for preventing copper on the outer periphery from diffusing into the interlayer insulating film 1.
  • a seed film 4 is formed on the barrier metal film 3 (FIG. 4B).
  • the copper oxide (CuO) 6 formed on the copper wiring 5 is removed by exposure to plasma (FIG. 4E).
  • a liner film 10 is formed to a thickness of about 40 nm (FIG. 4G).
  • the liner film 10 is for preventing the copper in the copper wiring 5 from diffusing into an interlayer insulating film (not shown) formed in a later step on the liner film 10.
  • a silicon nitride film or the like having a relatively high relative dielectric constant is used.
  • non-patent document “S. Kondo, et.al,“ Infusion Processing for Reliable Copper Interconnects ”, AMC2006 p.75” describes that a CuSiN transition layer is formed on the copper wiring surface by GCIB doping. .
  • FIG. 2B shows a Japanese patent publication “JP 2000-150517” and a non-patent document “S. Kondo, et.al,“ Infusion Processing for Reliable Copper Interconnects ”, AMC 2006 p.75. 6 shows Si and N concentration distributions in the semiconductor substrate when the semiconductor device manufacturing methods described in 1) are combined.
  • the surface of the semiconductor substrate has a large amount of collision between Si and N, and the amount of collision decreases as it goes into the substrate. Due to this collision energy, the temperature of the semiconductor substrate rises locally despite the room temperature, and in the copper wiring portion, a larger amount of CuSiN is formed near the substrate surface, and a smaller amount of CuSiN is formed as it goes into the substrate ( B1 in FIG. This is referred to as a CuSiN transition layer. Since the CuSiN transition layer functions to suppress the surface diffusion of the copper wiring, the EM life of the copper wiring can be improved.
  • a SiN transition layer 9 of about 20 nm is formed on the surface 8 of the interlayer insulating film 1 which is a low dielectric constant film.
  • the SiN transition layer 9 also has a reduced concentration of Si and N in the depth direction (B2 in FIG. 2B).
  • the present invention solves the above-described conventional problems, and an object thereof is to provide a semiconductor device and a method for manufacturing the same that can further improve the reliability of wiring without increasing the capacitance between the wirings. .
  • a semiconductor device of the present invention has a wiring made of a conductive film in an upper part of an interlayer insulating film formed on a substrate, and the conductive film and SiN are formed on the upper surface of the wiring.
  • a transition layer is included, and the transition layer includes an alloy metal different from the conductive film.
  • the semiconductor device of the present invention is characterized in that in the above semiconductor device, the conductive film is made of copper.
  • the semiconductor device of the present invention is characterized in that, in the above semiconductor device, the alloy metal includes a metal having a resistivity lower than that of Si.
  • the semiconductor device of the present invention is characterized in that, in the above semiconductor device, the alloy metal includes any one of Al, Ag, Ti, Co, and Ni.
  • the method for manufacturing a semiconductor device includes a step (a) of forming a wiring groove in an upper portion of an interlayer insulating film formed on a substrate, and a step in the wiring groove and the interlayer after the step (a).
  • the semiconductor device manufacturing method of the present invention is characterized in that, in the semiconductor device manufacturing method, in the step (d), the Si and N implantation processes are performed by a gas cluster ion beam method. .
  • the step (c) is a step of embedding the conductive film by forming a seed film in the wiring trench,
  • the seed film contains a metal having a resistivity lower than that of Si.
  • the semiconductor device manufacturing method of the present invention is the above-described semiconductor device manufacturing method, wherein the seed film is made of any one of Al, Ag, Ti, Co, and Ni as a metal having a lower resistivity than Si. One metal is contained.
  • the semiconductor device manufacturing method of the present invention is the semiconductor device manufacturing method described above, wherein the conductive film and the SiN transition layer are formed on the upper surface of the wiring between the step (d) and the step (e). It is characterized by forming.
  • the semiconductor device manufacturing method of the present invention is characterized in that, in the semiconductor device manufacturing method, copper is used as the conductive film.
  • the formation of the SiN transition layer on the interlayer insulating film between the wirings can be prevented.
  • the reliability of the wiring can be further improved without increasing the capacitance between the wirings.
  • FIG. 1 is a flowchart showing a process in a semiconductor device and a manufacturing method thereof according to the present embodiment.
  • a litho process and an etching process are performed to form a wiring groove 2 in the interlayer insulating film 1 which is a low dielectric constant film (k3.0).
  • the barrier metal film 3 is a metal film for preventing copper from diffusing into the interlayer insulating film 1 on the outer periphery thereof.
  • a seed film 4 is formed to 30 nm on the barrier metal film 3 (FIG. 1B).
  • the seed Cu has about 5% Al.
  • Al is contained in Cu is to improve the reliability of wiring such as EM and SM.
  • annealing is performed at about 300 ° C., and then only excess copper is removed by Cu-CMP treatment (FIG. 1 (c)). At this time, Al in the seed film spreads throughout the Cu wiring by annealing, and CuAl is formed.
  • the oxide (CuO, AlO) 6 is formed on the copper wiring 5 because it is once in contact with the atmosphere (FIG. 1 (d)).
  • the oxide 6 formed on the copper wiring 5 is removed by exposure to hydrogen (H 2 ) plasma at a temperature of about 250 ° C. (FIG. 1E).
  • H 2 hydrogen
  • FIG. 1E When the amount of AlO formed is large, another method such as He / H 2 or NH 3 plasma may be used.
  • doping with a gas cluster ion beam of Si and N is continuously performed in the same apparatus in which the hydrogen plasma treatment is performed.
  • Monosilane and nitrogen are clustered by adiabatic expansion and ionized by an ionizer, then accelerated by an accelerating tube and collided with the wafer substrate surface at room temperature.
  • the CuAlSiN transition layer 7 is formed thicker by extending the processing time compared to the conventional example. Since the CuAlSiN transition layer 7 has a function of suppressing the surface diffusion of the copper wiring 5, the EM life of the copper wiring 5 can be improved.
  • a barrier metal film such as tantalum has a specific gravity nearly twice that of copper, so that a TaSiN transition layer 11 is formed in the barrier metal film 3 on the interlayer insulating film 1 between the copper wirings 5 by about 10 nm. .
  • the TaSiN transition layer 11 is formed by changing at least a part of the barrier metal film 3 (FIG. 1F).
  • the TaSiN transition layer 11 on the interlayer insulating film 1 between the copper wirings 5 is removed by CMP treatment (FIG. 1 (g)).
  • the CuAlSiN transition layer 7 on the copper wiring 5 is also slightly removed by the CMP process. However, since it is formed thicker before the CMP process than before, a CuAlSiN film of about 10 nm is formed after the CMP process. be able to.
  • a liner film 10 is formed to a thickness of about 40 nm (FIG. 1 (h)).
  • the liner film 10 is for preventing copper from diffusing into the interlayer insulating film 1 which is a low dielectric constant film formed in the upper layer on the liner film 10 and is compared with the interlayer insulating film 1 and the like.
  • a silicon nitride film, a silicon carbide film, or the like having a relatively high relative dielectric constant is used.
  • the semiconductor device of the present embodiment is configured and manufactured by the above manufacturing method.
  • the CuAlSiN transition layer 7 is formed on the copper wiring 5, and the SiN transition layer is not formed on the interlayer insulating film 1 between the copper wirings 5. The reason will be explained.
  • the GCIB doping has an EM improving effect, but as a side effect, the capacitance (capacitance) between the copper wirings 5 increases. It turns out that a point occurs.
  • the interlayer insulating film 1 between the copper wirings 5 is also doped with Si or N.
  • the collision energy is higher on the substrate surface, so that more SiN is formed, and the amount of SiN formed is smaller in the substrate (FIG. 2B).
  • This is referred to as a SiN transition layer 9.
  • the SiN transition layer 9 generally has a relative dielectric constant of about 6.0 to 8.0, depending on the composition ratio of Si and N, and is an interlayer insulating film that is a low dielectric constant film.
  • the relative dielectric constant of 1 ( ⁇ 3.0) is very large.
  • FIG. 3 shows the result of trial calculation of keff of the interlayer insulating film 1 between the conventional example and the copper wiring 5 of the present embodiment.
  • keff 3.8 is increased by about 27%, and it is considered that when GCIB doping processing is executed, the capacitance (capacitance) between the copper wirings 5 is increased. .
  • the SiN transition layer is formed on the surface of the interlayer insulating film 1 between the copper wirings 5. Was prevented from forming.
  • the interlayer insulating film 1 between the copper wirings 5 is protected by a barrier metal film 3 such as tantalum nitride or tantalum.
  • a barrier metal film 3 such as tantalum nitride or tantalum.
  • the barrier metal film has a specific gravity nearly twice that of copper, even if GCIB doping is performed on the entire surface of the substrate, the barrier metal film can stop doping of Si and N, and the lower interlayer Intrusion to the insulating film 1 can be prevented.
  • the CuAlSiN transition layer 7 is formed to have a thickness of 20 nm (FIG. 1F)
  • the barrier metal film 3 has a thickness of 10 nm, entry into the interlayer insulating film 1 can be prevented.
  • Si and N can be completely removed from the interlayer insulating film 1 between the copper wirings 5 (FIG. 1 (g)).
  • the TaSiN transition layer 11 that causes an increase in capacitance between the copper wirings 5 does not remain (C2 in FIG. 2C). For this reason, an increase in wiring capacitance can be prevented (FIG. 3).
  • the CuAlSiN transition layer 7 on the wiring surface is also scraped to reduce the film thickness.
  • the film finally becomes 10 nm. It has been confirmed that a thick CuAlSiN transition layer 7 can be formed and has an effect of improving reliability such as improvement of EM life.
  • the seed film 4 contains Al has been described. However, even if a metal having a lower resistivity than Si, such as Ag, Ti, Co, or Ni, is contained. good.
  • a low dielectric constant film having a k of 3.0 is used as the interlayer insulating film 1, but the same effect can be obtained with other low dielectric constant films having a k value.
  • the interlayer insulating film 1 in which the copper wiring 5 is formed is configured by only one layer has been described as an example, but a multilayer in which two or more interlayer insulating films 1 are stacked is described. It is also possible to apply to other wiring layers such as wiring.
  • the semiconductor device and the manufacturing method thereof according to the present invention can further improve the reliability of the wiring without increasing the capacitance between the wirings, and are useful for the semiconductor device and the manufacturing method thereof. Is useful for realizing a copper wiring having high electromigration resistance and low resistance.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 基板上に形成された層間絶縁膜1内上部に配線溝2を形成する工程(a)と、工程(a)の後に、配線溝2内及び層間絶縁膜1上にバリアメタル膜3を形成する工程(b)と、工程(b)の後に、配線溝2内に銅5を埋め込み、配線を形成する工程(c)と、工程(c)の後に、Si及びNを層間絶縁膜1及び配線に注入する工程(d)と、工程(d)の後に、層間絶縁膜1上のバリアメタル膜3を除去する工程(e)とを有する。

Description

半導体装置及びその製造方法
 本発明は、基板上に形成された低誘電率の層間絶縁膜に対して溝埋め込み構造の銅配線を有する半導体装置及びその製造方法に関するものである。
 近年、半導体装置(デバイス)内部の配線ピッチの縮小が進み、そのなかで配線の信頼性を確保することがますます重要になってきている。そのために、銅配線表面にキャップメタル層を形成し、配線の信頼性を向上する検討がなされるようになってきている。
 以下、日本国の特許公開公報である「特開2000-150517号公報」に記載されている従来の半導体装置及びその製造方法について、図面を用いて説明する。
 図4は日本国の特許公開公報である「特開2000-150517号公報」に記載されている半導体装置及びその製造方法におけるプロセスを示すフローチャートである。
 第1に、リソ工程とエッチング工程を行い、低誘電率膜である層間絶縁膜1に配線溝2を形成する。
 第2に、前処理として、アニールを行い、表面の酸化物の還元処理をした後に、バリアメタル膜3として窒化タンタル又はタンタルを形成する(図4(a))。ここで、バリアメタル膜3は、その外周の銅が層間絶縁膜1中に拡散するのを防止するための金属膜である。
 第3に、バリアメタル膜3上にシード膜4を形成する(図4(b))。
 第4に、銅(Cu)をメッキ法により埋込んだ後に、余分な銅とバリアメタル膜3をCu・Ta-CMP処理により除去し、銅を配線溝2内だけに埋め込んで銅配線5を形成する(図4(c))。
 第5に、Cu・Ta-CMP後には、一度大気に接触するため、銅配線5上には酸化銅(CuO)6が形成される(図4(d))。
 第6に、銅配線5上に形成された酸化銅(CuO)6を、プラズマにさらすことにより除去する(図4(e))。
 第7に、引き続き、モノシランガスと窒素との混合ガス雰囲気中で350℃以上の熱処理を施す。これにより、銅配線5の表面には、シリサイド層47が形成される(図4(f))。
 第8に、ライナー膜10を約40nm形成する(図4(g))。ここで、ライナー膜10は、その上層に後工程で形成される層間絶縁膜(図示せず)中に銅配線5内の銅が拡散するのを防止するためのものであり、層間絶縁膜1等と比較して、比較的比誘電率の高い窒化シリコン膜等が用いられる。
 また、非特許文献「S.Kondo, et.al, “Infusion Processing for Reliable Copper Interconnects”, AMC2006 p.75」では、GCIBドーピングにより、銅配線表面にCuSiN遷移層を形成することが記載されている。
 しかしながら、日本国の特許公開公報である「特開2000-150517号公報」及び非特許文献「S.Kondo, et.al, “Infusion Processing for Reliable Copper Interconnects”, AMC2006 p.75」に記載された半導体装置の製造方法を組み合わせた場合には、GCIBドーピングにより、銅配線5間の層間絶縁膜1上に形成されたSiN遷移層9が原因で、銅配線5間の容量(キャパシタンス)が増大してしまうという問題点を有していた。
 図2(b)に日本国の特許公開公報である「特開2000-150517号公報」及び非特許文献「S.Kondo, et.al, “Infusion Processing for Reliable Copper Interconnects”, AMC2006 p.75」に記載された半導体装置の製造方法を組み合わせた場合における半導体基板中のSi、N濃度分布を示す。
 半導体基板表面はSiとNの衝突量が多く、基板中へいくほど衝突量が低い。この衝突エネルギーにより半導体基板は常温であるにもかかわらず温度が局部的に上昇し、銅配線部分では基板表面近傍ほど多くのCuSiNが形成され、基板中へいくほど少量のCuSiNが形成される(図2(b)のB1)。これをCuSiN遷移層と称する。CuSiN遷移層は銅配線の表面拡散を抑制する働きを有するので、銅配線のEM寿命を向上することができる。一方、この時、低誘電率膜である層間絶縁膜1の表面8上にはSiN遷移層9が約20nm形成される。このSiN遷移層9も深さ方向にSiとNの濃度が低下している(図2(b)のB2)。
 本発明は、上記従来の問題点を解決するもので、配線間の容量を増大させることなく、配線の信頼性をさらに向上することができる半導体装置及びその製造方法を提供することを目的とする。
 上記の課題を解決するために、本発明の半導体装置は、基板上に形成された層間絶縁膜内上部に導電膜からなる配線を有し、前記配線上部表面には前記導電膜とSiNとの遷移層を有し、前記遷移層は、前記導電膜とは異なる合金金属を含んでいることを特徴とする。
 また、本発明の半導体装置は、上記の半導体装置において、前記導電膜は、銅からなることを特徴とする。
 また、本発明の半導体装置は、上記の半導体装置において、前記合金金属は、Siよりも抵抗率が低い金属を含んでいることを特徴とする。
 また、本発明の半導体装置は、上記の半導体装置において、前記合金金属は、Al、Ag、Ti、Co、Niのいずれか一つの金属を含んでいることを特徴とする。
 また、本発明の半導体装置の製造方法は、基板上に形成された層間絶縁膜内上部に配線溝を形成する工程(a)と、前記工程(a)の後に、前記配線溝内及び前記層間絶縁膜上にバリアメタル膜を形成する工程(b)と、前記工程(b)の後に、前記配線溝内に導電膜を埋め込んで配線を形成する工程(c)と、前記工程(c)の後に、Si及びNを前記層間絶縁膜及び前記配線に注入する工程(d)と、前記工程(d)の後に、前記層間絶縁膜上の前記バリアメタル膜を除去する工程(e)とを有することを特徴とする。
 また、本発明の半導体装置の製造方法は、上記の半導体装置の製造方法において、前記工程(d)は、前記Si及びNの注入処理をガスクラスタ・イオンビーム法により実行することを特徴とする。
 また、本発明の半導体装置の製造方法は、上記の半導体装置の製造方法において、前記工程(c)は、前記配線溝内にシード膜を形成することで前記導電膜を埋め込む工程であり、前記シード膜には、前記Siよりも抵抗率が低い金属を含有させることを特徴とする。
 また、本発明の半導体装置の製造方法は、上記の半導体装置の製造方法において、前記シード膜には、前記Siよりも抵抗率が低い金属として、Al、Ag、Ti、Co、Niのいずれか一つの金属を含有させることを特徴とする。
 また、本発明の半導体装置の製造方法は、上記の半導体装置の製造方法において、前記工程(d)と前記工程(e)の間において、前記配線上部表面に前記導電膜とSiNの遷移層を形成することを特徴とする。
 また、本発明の半導体装置の製造方法は、上記の半導体装置の製造方法において、前記導電膜として、銅を用いることを特徴とする。
 以上のように本発明によれば、導電膜からなる配線の上部表面にCuSiN遷移層を形成しても、配線間の層間絶縁膜上にはSiN遷移層の形成を防止することができる。
 そのため、配線間の容量を増大させることなく、配線の信頼性をさらに向上することができる。
本発明の実施の形態の半導体装置及びその製造方法におけるプロセスを示すフローチャートである。 同実施の形態の半導体装置における半導体基板中のSi、N濃度分布の説明図である。 同実施の形態の半導体装置及びその製造方法におけるkeff試算の従来例との比較説明図である。 従来の半導体装置及びその製造方法におけるプロセスを示すフローチャートである。
 以下、本発明の実施の形態を示す半導体装置及びその製造方法について、図面を参照しながら具体的に説明する。
 図1は本実施の形態の半導体装置及びその製造方法におけるプロセスを示すフローチャートである。
 第1に、リソ工程とエッチング工程を行い、低誘電率膜(k3.0)である層間絶縁膜1に配線溝2を形成する。
 第2に、前処理として、280℃の水素(H)雰囲気中で60sec間アニール行い、表面の酸化物の還元処理をした後に、バリアメタル膜3として窒化タンタルを5nm、タンタルを5nm形成する(図1(a))。ここで、バリアメタル膜3は、その外周の層間絶縁膜1中に銅が拡散するのを防止するための金属膜である。
 第3に、バリアメタル膜3上にシード膜4を30nm形成する(図1(b))。この時、シードCu中には約5%程度のAlを有している。Cu中にAlを含有させるのは、配線のEM、SM等の信頼性を向上されるためである。
 第4に、銅(Cu)をメッキ法により埋込んだ後に、約300℃でアニールを行った後に、余分な銅だけをCu-CMP処理により除去する(図1(c))。この時アニールにより、シード膜中のAlがCu配線中全体に広がり、CuAlを形成している。
 従来は、銅配線5間の層間絶縁膜1上のバリアメタル膜3まで一緒に除去していたが、本実施の形態では、銅(CuAl)に比べて窒化タンタル、タンタルの研磨レートが遅いスラリーを用いることで、バリアメタル膜3を除去せずに残存させた状態で、Cu-CMP処理を実行する。
 第5に、Cu-CMP処理後には、一度大気に接触するため、銅配線5上には酸化物(CuO、AlO)6が形成される(図1(d))。
 第6に、銅配線5上に形成された酸化物6を、約250℃の温度で水素(H)プラズマにさらすことにより除去する(図1(e))。AlOの形成量が多い場合には、He/H、NHプラズマ等別の方法を用いる場合もある。
 第7に、引き続き、水素プラズマ処理を実行した同一装置内で連続して、SiとNのガスクラスタ・イオンビームによるドーピング(GCIBドーピング)を行う。モノシランと窒素を断熱膨張によってクラスタ化し、イオナイザーでイオン化した後に、加速管で高速化し、常温でウエハ基板表面に衝突させる。
 これにより、銅配線5の上部表面にCuAlSiN遷移層7を約20nm形成する(図1(f))。
 従来例に比べて、処理時間を長くすることにより、CuAlSiN遷移層7を厚く形成している。CuAlSiN遷移層7は、銅配線5の表面拡散を抑制する働きを有するので、銅配線5のEM寿命を向上することができる。一方、タンタル等のバリアメタル膜は銅にくらべて比重が約2倍近くあるため、銅配線5間の層間絶縁膜1上のバリアメタル膜3には、TaSiN遷移層11が約10nm形成される。ここで、バリアメタル膜3の少なくとも一部が変化することにより、TaSiN遷移層11は形成されている(図1(f))。
 第8に、銅配線5間の層間絶縁膜1上にあるTaSiN遷移層11を、CMP処理により除去する(図1(g))。
 この時、銅配線5上のCuAlSiN遷移層7も若干CMP処理により除去されるが、従来にくらべてCMP処理前に厚く形成しているので、CMP処理後に約10nmのCuAlSiN膜を形成しておくことができる。
 第9に、ライナー膜10を約40nm形成する(図1(h))。ここで、ライナー膜10は、その上層に後工程で形成される低誘電率膜である層間絶縁膜1中に銅が拡散するのを防止するためのものであり、層間絶縁膜1等と比較して、比較的比誘電率の高い窒化シリコン膜、シリコン炭化膜等が用いられる。
 以上の製造方法によって、本実施の形態の半導体装置が構成され製造される。
 次に、本実施の形態の半導体装置及び製造方法においては、銅配線5上にはCuAlSiN遷移層7を形成し、銅配線5間の層間絶縁膜1上にはSiN遷移層を形成しなかった理由について、説明する。
 図2(a)に示す日本国の特許公開公報である「特開2000-150517号公報」によれば、銅配線5上にCuシリサイド層(Nは含まない)を形成することで、接着性等の信頼性が改善されることは知られている。しかし、GCIBドーピングによる方法ではなく、熱拡散によりCuシリサイド層を形成する方法であったため、銅配線5上に形成されるCuシリサイド層は、GCIBドーピングによって形成されるような濃度勾配を有する遷移層ではなく、均一な濃度を有するシリサイド層(CuSix)であった(図2(a)のA1)。又、銅配線5間の層間絶縁膜1上は低誘電率膜で、SiN遷移層は形成されていなかった(図2(a)のA2)。
 そこで、GCIBドーピングによる銅配線5の信頼性改善について種々の検討を行った結果、GCIBドーピングはEM改善効果がある一方で、その副作用として、銅配線5間の容量(キャパシタンス)が増大するという問題点が発生することがわかった。
 図2(b)に示す半導体装置では、銅配線間の層間絶縁膜上に形成されたバリアメタル膜除去後の銅配線5の表面に、CuSiN遷移層27を形成する際、基板表面全体にSi、NのGCIBドーピングを実施しているため、銅配線5間の層間絶縁膜1にもSiやNがドーピングされる。銅配線5間の層間絶縁膜1においても、銅配線5と同様に基板表面ほど衝突エネギーが高いのでSiNが多く形成され、基板中にいくほどSiNの形成される量は少ない(図2(b)のB2)。これをSiN遷移層9と称する。しかし、このSiN遷移層9は、SiとNの組成比にもよるが、一般的に比誘電率は6.0~8.0程度を有しており、低誘電率膜である層間絶縁膜1の比誘電率(~3.0)に比べて非常に大きい。
 図3に従来例と本実施の形態の銅配線5間の層間絶縁膜1のkeffを試算した結果を示す。
 図3(a)に示す従来例では、keff3.8と約27%増加しており、GCIBドーピング処理を実行した場合、銅配線5間の容量(キャパシタンス)が増大していた主原因と考えられる。このため、図3(b)に示すように、本実施の形態では、銅配線5上にはCuAlSiN遷移層7を形成しても、銅配線5間の層間絶縁膜1表面にはSiN遷移層を形成されないようにした。
 また、本実施の形態では、銅配線5の上部表面にCuAlSiN遷移層7を形成する時には、銅配線5間の層間絶縁膜1上は窒化タンタルやタンタル等のバリアメタル膜3で保護している(図1(e)~図1(f))。タンタル等のバリアメタル膜は銅にくらべて比重が約2倍近くあるため、GCIBドーピングを基板表面の全面に行っても、バリアメタル膜でSi、Nのドーピングを止めることができ、下層の層間絶縁膜1まで進入することを防止できる。CuAlSiN遷移層7を20nm形成(図1(f))しても、バリアメタル膜3が10nmあれば、層間絶縁膜1への進入は防止できる。
 次に、バリアメタル膜3をCMP処理することにより、銅配線5間の層間絶縁膜1上からはSi、Nを完全に除去(図1(g))することができ、図2(c)に示すように銅配線5間の容量の増大の原因となるTaSiN遷移層11が残ることはない(図2(c)のC2)。このため、配線容量の増加を防止することができる(図3)。
 また、バリアメタル膜3のCMP処理の際に、配線表面のCuAlSiN遷移層7も削られて膜厚が減少するが、当初形成する膜厚を20nmと厚くすることで、最終的に10nmの膜厚のCuAlSiN遷移層7を形成することができ、EM寿命の改善などの信頼性改善効果があることを確認している。
 なお、上記の実施の形態においては、シード膜4にAlを含有している場合の例について説明したが、Ag、Ti、Co、Ni等のSiより抵抗率が低い金属を含有していても良い。
 また、本実施の形態においては、層間絶縁膜1としてkが3.0の低誘電率膜を用いたが、それ以外のk値の低誘電率膜でも同様の効果が得られる。
 また、本実施の形態においては、銅配線5が形成されている層間絶縁膜1として1層のみで構成した場合を例に挙げて説明したが、2層以上の層間絶縁膜1を積層した多層配線等の他の配線層に適用することも可能である。
 本発明の半導体装置及びその製造方法は、配線間の容量を増大させることなく、配線の信頼性をさらに向上することができるもので、半導体デバイスおよびその製造方法に有用であって、特に銅配線において、エレクトロマイグレーション耐性が高く、低抵抗の銅配線を実現する場合に有用である。

Claims (10)

  1.  基板上に形成された層間絶縁膜内上部に導電膜からなる配線を有し、
    前記配線上部表面には前記導電膜とSiNとの遷移層を有し、
    前記遷移層は、前記導電膜とは異なる合金金属を含んでいる
    ことを特徴とする半導体装置。
  2.  前記導電膜は、銅からなる
    ことを特徴とする請求項1に記載の半導体装置。
  3.  前記合金金属は、Siよりも抵抗率が低い金属を含んでいる
    ことを特徴とする請求項1または請求項2に記載の半導体装置。
  4.  前記合金金属は、Al、Ag、Ti、Co、Niのいずれか一つの金属を含んでいる
    ことを特徴とする請求項3に記載の半導体装置。
  5.  基板上に形成された層間絶縁膜内上部に配線溝を形成する工程(a)と、
    前記工程(a)の後に、前記配線溝内及び前記層間絶縁膜上にバリアメタル膜を形成する工程(b)と、
    前記工程(b)の後に、前記配線溝内に導電膜を埋め込んで配線を形成する工程(c)と、
    前記工程(c)の後に、Si及びNを前記層間絶縁膜及び前記配線に注入する工程(d)と、
    前記工程(d)の後に、前記層間絶縁膜上の前記バリアメタル膜を除去する工程(e)とを有する
    ことを特徴とする半導体装置の製造方法。
  6.  前記工程(d)は、
    前記Si及びNの注入処理をガスクラスタ・イオンビーム法により実行する
    ことを特徴とする請求項5に記載の半導体装置の製造方法。
  7.  前記工程(c)は、
    前記配線溝内にシード膜を形成することで前記導電膜を埋め込む工程であり、
    前記シード膜には、前記Siよりも抵抗率が低い金属を含有させる
    ことを特徴とする請求項5または請求項6に記載の半導体装置の製造方法。
  8.  前記シード膜には、前記Siよりも抵抗率が低い金属として、Al、Ag、Ti、Co、Niのいずれか一つの金属を含有させる
    ことを特徴とする請求項7に記載の半導体装置の製造方法。
  9.  前記工程(d)と前記工程(e)の間において、前記配線上部表面に前記導電膜とSiNの遷移層を形成する
    ことを特徴とする請求項5~請求項8のいずれかに記載の半導体装置の製造方法。
  10.  前記導電膜として、銅を用いる
    ことを特徴とする請求項5~請求項9のいずれかに記載の半導体装置の製造方法。
PCT/JP2008/003584 2008-02-08 2008-12-04 半導体装置及びその製造方法 WO2009098745A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008-028263 2008-02-08
JP2008028263A JP2009188279A (ja) 2008-02-08 2008-02-08 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
WO2009098745A1 true WO2009098745A1 (ja) 2009-08-13

Family

ID=40951833

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/003584 WO2009098745A1 (ja) 2008-02-08 2008-12-04 半導体装置及びその製造方法

Country Status (2)

Country Link
JP (1) JP2009188279A (ja)
WO (1) WO2009098745A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114664732A (zh) * 2022-05-25 2022-06-24 合肥晶合集成电路股份有限公司 一种半导体集成器件及其制作方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007027769A (ja) * 2005-07-20 2007-02-01 Samsung Electronics Co Ltd 二重キャッピング膜を有する半導体素子の配線及びその形成方法
US20070184655A1 (en) * 2004-11-08 2007-08-09 Tel Epion Inc. Copper Interconnect Wiring and Method and Apparatus for Forming Thereof
JP2007335578A (ja) * 2006-06-14 2007-12-27 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070184655A1 (en) * 2004-11-08 2007-08-09 Tel Epion Inc. Copper Interconnect Wiring and Method and Apparatus for Forming Thereof
JP2007027769A (ja) * 2005-07-20 2007-02-01 Samsung Electronics Co Ltd 二重キャッピング膜を有する半導体素子の配線及びその形成方法
JP2007335578A (ja) * 2006-06-14 2007-12-27 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
KONDO S. ET AL.: "Infusion Processing for Reliable Copper Interconnects, IEICE Technical Report", THE INSTITUTE OF ELECTRONICS, INFORMATION AND COMMUNICATION ENGINEERS, vol. 106, no. 525, 29 January 2007 (2007-01-29), pages 31 - 34 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114664732A (zh) * 2022-05-25 2022-06-24 合肥晶合集成电路股份有限公司 一种半导体集成器件及其制作方法

Also Published As

Publication number Publication date
JP2009188279A (ja) 2009-08-20

Similar Documents

Publication Publication Date Title
US9040421B2 (en) Methods for fabricating integrated circuits with improved contact structures
KR101231019B1 (ko) 집적회로장치 제조방법
US8349731B2 (en) Methods for forming copper diffusion barriers for semiconductor interconnect structures
TW201709293A (zh) 用於內連線的釕金屬特徵部填補
US11315830B2 (en) Metallic interconnect structures with wrap around capping layers
US9059259B2 (en) Hard mask for back-end-of-line (BEOL) interconnect structure
US7816789B2 (en) Germanium-containing dielectric barrier for low-k process
US10224275B2 (en) Copper interconnect structures
US9318383B2 (en) Integrated cluster to enable next generation interconnect
US9165822B2 (en) Semiconductor devices and methods of forming same
US9659817B1 (en) Structure and process for W contacts
TWI438865B (zh) 半導體裝置及其製造方法
WO2009098745A1 (ja) 半導体装置及びその製造方法
US10453797B2 (en) Interconnection structures and fabrication methods thereof
KR100945503B1 (ko) 반도체 소자의 금속배선 형성방법
KR100571395B1 (ko) 반도체 소자의 제조 방법
US7902669B2 (en) Semiconductor device and method for manufacturing the same
CN107527862B (zh) 一种半导体器件及其制作方法
US10636705B1 (en) High pressure annealing of metal gate structures
JP2010003906A (ja) 半導体装置及びその製造方法
JP5595644B2 (ja) 半導体装置及びその製造方法
KR100929732B1 (ko) 반도체 소자의 배선 제조방법
JP2010010337A (ja) 半導体装置およびその製造方法
KR20060042327A (ko) 반도체 장치의 제조방법
KR20080088995A (ko) 반도체 소자의 금속배선 제조방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08872121

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 08872121

Country of ref document: EP

Kind code of ref document: A1