WO2006126483A1 - 映像表示装置 - Google Patents

映像表示装置 Download PDF

Info

Publication number
WO2006126483A1
WO2006126483A1 PCT/JP2006/310141 JP2006310141W WO2006126483A1 WO 2006126483 A1 WO2006126483 A1 WO 2006126483A1 JP 2006310141 W JP2006310141 W JP 2006310141W WO 2006126483 A1 WO2006126483 A1 WO 2006126483A1
Authority
WO
WIPO (PCT)
Prior art keywords
video signal
video
signal
display device
display
Prior art date
Application number
PCT/JP2006/310141
Other languages
English (en)
French (fr)
Inventor
Tetsu Araki
Katsuo Kojima
Yasushi Tetsuka
Shiroh Takeda
Original Assignee
Sharp Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kabushiki Kaisha filed Critical Sharp Kabushiki Kaisha
Priority to EP06756447A priority Critical patent/EP1885126B1/en
Publication of WO2006126483A1 publication Critical patent/WO2006126483A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0442Handling or displaying different aspect ratios, or changing the aspect ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • G09G2340/125Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays

Definitions

  • the present invention relates to a video display device for displaying a video signal.
  • a video display device using a matrix type display panel such as a liquid crystal panel or a plasma panel is known.
  • a display panel in accordance with a display standard of a personal computer is usually used.
  • a 4: 3 type VGA (640 dots x 480 dots) display panel consists of 480 pixel columns
  • an XGA (1024 dots x 768 dots) display panel consists of 768 pixel rows .
  • Video signal 576i and HDTV (High Definition Television) video signal 1080i, 720p, 1080p, etc. are specified.
  • 576p etc. as another U broadcasting system.
  • 576i is an interlaced signal with 576 scanning lines
  • 1080i is an interlaced signal with 1080 scanning lines. That is, the number of scanning lines of the video source is different from the number of rows of pixels of the matrix display panel.
  • Vertical scaling refers to a new calculation by converting the number of video scanning lines to the number of vertical pixels of the panel by performing calculations such as calorie Z averaging on the horizontal scanning line signals adjacent to each other in the vertical direction. This is a process for generating a horizontal scanning signal.
  • horizontal scaling is performed in combination with vertical scaling.
  • FIG. 1 is a diagram showing a main part of the configuration of a video display device for a PAL video source
  • FIG. 2 is a diagram for explaining scaling of a standard (SD) video signal of PAL
  • FIG. Fig. 5 is a diagram for explaining scaling of a high-definition (HD) video signal.
  • Fig. 1 shows an example of a video display device that displays a PAL video source or high-definition signal on a W-XGA liquid crystal display panel that conforms to the 16: 9 PC standard. The scaling when displaying the PAL standard video signal and the high-definition video signal is explained with reference to Figs.
  • the video display device 100 illustrated in FIG. 1 includes an input switching unit 11 that switches and inputs video signals a, b, and c from a plurality of video sources, an AD converter 12 that converts an analog signal into a digital signal, Frame memory 13f for scaling, video signal converter 14t that is a scaler that performs video signal conversion processing such as scaling and IP conversion, image quality enhancement correction unit 15 that performs image quality enhancement correction processing, OSD (On Screen Display that controls on-screen signals ) Control unit 16, OSD mixing unit 17 that mixes on-screen signals, ⁇ correction unit 18 that performs ⁇ correction, liquid crystal controller 19 that controls the liquid crystal panel, liquid crystal panel 20, gate driver 21, and source driver 22 .
  • an input switching unit 11 that switches and inputs video signals a, b, and c from a plurality of video sources
  • an AD converter 12 that converts an analog signal into a digital signal
  • Frame memory 13f for scaling
  • video signal converter 14t that is a scaler that performs video signal conversion processing such as scaling and IP conversion
  • the video signal conversion unit 14t performs video signal conversion processing such as IP conversion, and uses a scaling frame memory 13f, and if it is a PAL video signal, the video signal is an interlaced video signal with 576 scanning lines. (Hereinafter referred to as 576i signal), the scanning line has 768 progressive signals (hereinafter referred to as 768p signal). Vertical scaling to 768p signal.
  • the scaling frame memory 13f is required as a working memory for scaling.
  • reference numeral 123 denotes a pixel column of a 16: 9 type W-XGA (1366 dots X 768 dots) display panel (corresponding to the liquid crystal panel 20 in FIG. 1). This display panel is simply called the W—XGA panel.
  • the 576i signal 120 is converted into a progressive signal 121 having 547 scanning lines.
  • the signal thus generated is simply referred to as a 547p signal 121.
  • the scanning line force interlace changes from 576 lines to progressive 547 lines.
  • One line signal is increased from 1 line to 2 lines by line memory, and converted to 576p signal. This is because 29 lines were cut for% overscan.
  • the 547p signal 121 is converted into a progressive signal (768p signal) with 768 scanning lines by vertical scaling. Convert to 22. Since the number of scanning lines is 768, the 768p signal can be displayed on a W-XGA panel with 768 pixel columns. Since the 576i video signal 120 is 4: 3 type, horizontal scaling is also required to display it on a 16: 9 type display panel.
  • 133 is a schematic representation of the pixel column of the W-XGA panel.
  • the 1080i signal 130 is converted into a progressive signal 131 with 540 scanning lines.
  • the signal thus generated is simply referred to as a 540p signal 131.
  • the reason why the number of scanning line force interlaces is reduced from 1080 lines to progressive lines of 540 lines is because one of the signals in the even field or the odd field is used as one screen signal.
  • the 540p signal 131 is converted into a progressive signal (768p signal) 132 having 768 scanning lines by vertical scaling. Since the number of scanning lines is 768, the 768p signal 132 can be displayed on a W-XGA panel having 768 pixel columns. Since 1080i video signals are 16: 9 type, if they are displayed on a 16: 9 type display panel, horizontal scaling is not required.
  • the vertical scaling for the 1080i signal will be described with reference to FIG. If the method of using one of the even-field and odd-field signals as one screen signal is not used, the vertical scaling for the image signal is performed using the frame memory 13f in FIG. .
  • the odd field and even field of the 1080i signal are mixed on the frame memory 13f.
  • the 540p signal generated here is, for example, the average value of both fields.
  • the generated 540p signal is ((N) + (m)) / 2, ((n + l) + (m + l)) / 2, ((n + 2) + (m + 2)) / 2,.
  • the content of the display line at 540p is the average of the even field and odd field lines of the 1080i signal.
  • (n + 1) etc. indicate the video signal of that line.
  • SECAM sequential a memoir
  • video signal processing circuit that has a bell table with the amplitude specified in the system and is compatible with the PAL system, NTSC system, and SECAM system
  • the phase of the gate pulse is controlled so that the holding period of the voltage stored in the signal line is constant based on the period of the horizontal sync signal, and the difference in display quality between the NTSC and PAL systems is eliminated.
  • a liquid crystal display device has also been proposed (see, for example, JP-A-5-127621).
  • Such a conventional W-XGA display panel needs to perform vertical scaling when displaying a PAL video source or a high-definition signal.
  • vertical scaling in order to convert the number of video scanning lines to the number of vertical pixels of the panel, horizontal scanning line signals adjacent to each other in the upper and lower directions are added at a predetermined ratio and a new horizontal scanning is performed. This is a process of creating a signal, and there is a problem that it is always more blurred than the original video signal.
  • the NTSC signal should relatively match the display signal and the panel pixel. Since the PAL signal and SECAM signal have different numbers of scanning lines, vertical scaling using a frame memory is required.
  • the present invention has been made in view of the above circumstances, and can optimize and display a video signal of a specific video system such as a PAL system or a SECAM system on a dot matrix display device.
  • An object is to provide a video display device.
  • the OSD mixing unit 17 shown in FIG. 1 mixes (superimposes) the on-screen signal with the 768p signal.
  • the video signal on which the on-screen signal is superimposed is displayed on the liquid crystal panel 20.
  • the on-screen signal is displayed, for example, as character information “1” indicated by reference numeral 151 in FIG.
  • the OSD mixing unit 17 is arranged after the video signal conversion unit 14t, and the scaling process with the interline calculation is not performed in the subsequent stage of the OSD mixing unit 17, so that the desired position of the video signal is not blurred.
  • OSD character information can be displayed.
  • FIG. 6 is a diagram for explaining the OSD display when the high-definition (HD) video signal corresponding to FIG. 3 is displayed on the W-XGA panel.
  • the number of scanning lines indicated by reference numeral 160 in FIG. 6 is converted to S1080 interlace video signals (1080i video signals), and the scanning lines indicated by reference numeral 162 in FIG. 6 are converted to 540 progressive signals (540p signals).
  • the 540p signal is converted to 768 progressive signals (768p signals) by the scanning line indicated by reference numeral 164 in FIG.
  • the OSD mixing unit 17 shown in Fig. 1 mixes (superimposes) the on-screen signal with the 768p signal.
  • the video signal on which the on-screen signal is superimposed is displayed on the liquid crystal panel 20.
  • the on-screen signal is displayed, for example, as character information “1” indicated by reference numeral 163 in FIG.
  • the OSD mixing unit 17 is arranged after the video signal converting unit 14t, and the scaling process is not performed in the subsequent stage of the OSD mixing unit 17, so that the desired video signal
  • the OSD character information can be displayed at the position without blurring.
  • the video display device 170 illustrated in FIG. 7 includes an OSD on-screen signal before the video signal conversion unit 14t that performs scaling in a liquid crystal display device that displays the PAL signal as described above on a W-XGA panel.
  • This is an OSD mixing unit 17 that superimposes.
  • the OSD mixing unit 17 is disposed between the AD converter 12 that converts the input video signal into a digital signal and the video signal conversion unit 14t that performs scaling.
  • FIG. 8 is a diagram for explaining OSD display when displaying a PAL standard (SD) video signal on the W-XGA panel in the configuration of FIG.
  • SD PAL standard
  • an interlace video signal (576i video signal) with 576 scanning lines is AD converted by the AD converter 12, and then the on-screen signal is superimposed on the digital video signal by the OSD mixing unit 17. .
  • the on-screen signal is superimposed as character information “1” as indicated by reference numeral 180 in FIG. 8, for example.
  • the video signal on which the on-screen signal is superimposed is converted into 547 progressive signals (547p signals) by the scanning line indicated by reference numeral 182 in FIG.
  • the scanning line indicated by reference numeral 183 in FIG. 8 is scaled and converted into 768 progressive signals (768p signals).
  • the above character blur is the same when a high-definition (HD) video signal is displayed on a W-XGA panel.
  • the character information “1” indicated by reference numeral 190 in FIG. 9 is superimposed on the 1080i video signal digitally converted by the AD converter 12 as an on-screen signal.
  • the video signal converter 14t converts the video signal on which the on-screen signal is superimposed into a 540 progressive signal (540p signal) indicated by reference numeral 192 in FIG.
  • the scanning line indicated by reference numeral 193 is scaled and converted to 768 progressive signals (768p signals).
  • the restriction of the OSD on-screen signal superposition position means that the degree of freedom in circuit design is restricted.
  • the OSD on-screen signal can be superimposed in front of the AD converter, an inexpensive analog character superimposing IC can be applied, which can simplify the circuit and reduce the cost of the device. can get.
  • the video display device is a video display device that displays a video signal of a specific video format on a dot matrix type display device, wherein the display device has a vertical pixel count of the video signal.
  • the number of pixels is set to be smaller by the number of overscans than the number of effective scanning lines, and the scanning lines of the video signal and the vertical pixels of the display device correspond to 1: 1, and the video signal It is characterized by being optimized for display.
  • the specific video system may be a broadcasting system of 576i, 576p, 1080i, 1080p, or may be a PAL system or a SECAM system.
  • another video display device of the present invention is characterized in that the ratio of the horizontal size and the vertical size of the display device is 4: 3 or 16: 9. .
  • the number of pixels in the vertical direction of the display device is preferably 540.
  • the number of pixels in the horizontal direction of the display device is 720 or 960.
  • the video signal having 1080 effective scanning lines of the interlace method may be scaled to half the number of scanning lines and displayed on the display device, and 720 effective scanning lines of the progressive method may be displayed.
  • 3Z4 video signal with number The number of scanning lines may be scaled to be displayed on the display device.
  • another video display device of the present invention is characterized in that the display unit of the display device has a diagonal length of 17 inches or more.
  • another video display device of the present invention includes a video signal input unit that inputs an interlaced video signal having a predetermined number of scanning lines, and a video signal input unit. From the video signal conversion unit, a video signal conversion unit that converts a scanning line used for display into a progressive video signal having a scanning line of 1 / integer of the number of scanning lines per frame of the scanning line. And a matrix type display panel that displays progressive video and displays an OSD video signal.
  • the OSD mixing unit that superimposes an on-screen signal for OSD display on the video signal It is characterized by having it before the part.
  • another video display device of the present invention includes a video signal input unit that inputs an interlaced video signal having a predetermined number of scanning lines, an AD converter that converts the video signal into a digital video signal, and A video signal conversion unit for converting a scanning line used for display in the digital video signal into a progressive digital video signal having a scanning line of an integral number of scanning lines per frame of the scanning line.
  • a matrix type display panel that inputs a video signal from the video signal conversion unit and displays a progressive video, and superimposes an on-screen signal for OSD display on the video signal. It is characterized by having a mixing part in the preceding stage from the AD converter.
  • another video display device of the present invention includes a video signal input unit that inputs an interlaced video signal having a predetermined number of scanning lines, and a video signal input unit.
  • a video signal conversion unit that converts a scanning line used for display into a progressive video signal having a scanning line of 1 / integer of the scanning line, and a video signal from the video signal conversion unit
  • a matrix type display panel for displaying progressive video, means for separating a character data signal from the input video signal, means for generating a character signal from the character data signal, and superimposing the character signal on the video signal
  • a character signal superimposing unit, and an OSD mixing unit that superimposes an on-screen signal for performing OSD display on a video signal, and the character signal superimposing unit is disposed in a stage before the video signal converting unit, OS
  • the D mixing unit is arranged downstream of the character signal superimposing unit.
  • another video display device of the present invention includes a video signal input unit that inputs an interlaced video signal having a predetermined number of scanning lines, an AD converter that converts the video signal into a digital video signal, and A video signal conversion unit that converts a scanning line used for display in the digital video signal into a progressive digital video signal having a scanning line of 1 / integer of the scanning line; and A matrix type display panel for inputting a video signal to display a progressive video; means for separating a character data signal from the input video signal; means for generating a character signal from the character data signal; A character signal superimposing unit that superimposes the signal on the video signal, and an OSD mixing unit that superimposes the on-screen signal for performing OSD display on the video signal.
  • the superimposing unit is arranged in a stage before the AD converter, and the OSD mixing unit is arranged in a stage after the AD converter.
  • the video signal conversion unit converts a video signal having 540 scanning lines as a video signal used for display.
  • the video signal having one scanning line is displayed on a matrix type display panel having 540 pixel columns.
  • the interlace video signal is preferably a 576i broadcast video signal or a 1080i broadcast video signal, and is preferably a PAL or SECAM! /, .
  • the video signal converter converts the video signal having 480 scanning lines as a video signal used for display, and the converted 480 The video signal having one scanning line is displayed on a matrix type display panel having 480 pixel columns.
  • the interlace video signal is preferably a 480i broadcast video signal, and the interlace video signal is preferably an NTSC video signal.
  • an on-screen signal for OSD display is superimposed in front of the video signal processing unit by using a display panel having a number of vertical pixels that matches the number of scanning lines of the video signal to be displayed. be able to.
  • OSD display can be easily performed at a desired position of the display signal, and the degree of freedom in circuit design is increased.
  • OSD display of video signals can be performed.
  • FIG. 1 is a diagram showing a main part of the configuration of a conventional video display device for a PAL video source.
  • FIG. 2 is a diagram for explaining video signal conversion processing of a PAL standard video signal in a conventional W-XGA matrix display device.
  • FIG. 3 is a diagram for explaining video signal conversion processing of a high-definition video signal in a conventional W-XGA matrix display device.
  • FIG. 4 is a diagram for explaining vertical scaling for a 1080i signal in a conventional W-XGA matrix display device.
  • FIG. 5 is a diagram for explaining the OSD display when a PAL standard (SD) video signal is displayed on the W-XGA panel.
  • SD PAL standard
  • FIG. 6 is a diagram for explaining OSD display when displaying a high-definition (HD) video signal on a W-XGA panel.
  • HD high-definition
  • FIG. 7 is a diagram showing an example in which an OSD mixing unit that superimposes an OSD on-screen signal is arranged in the preceding stage of a video signal conversion unit that performs scaling.
  • FIG. 8 is a diagram for explaining the OSD display when a PAL standard (SD) video signal is displayed on a W-XGA panel.
  • SD PAL standard
  • FIG. 9 is a diagram for explaining OSD display when displaying a high-definition (HD) video signal on a W-XGA panel.
  • FIG. 10 is a diagram showing a main part in a configuration example of a video display device according to an embodiment of the present invention.
  • FIG. 11 is a diagram for explaining an example of video signal conversion processing when displaying a PAL video signal in the video display device of FIG.
  • FIG. 12 is a diagram for explaining a method of assigning a PAL video signal (even field) to each line of a liquid crystal panel.
  • FIG. 13 is a diagram for explaining a method for assigning a PAL video signal (odd field) to each line of a liquid crystal panel.
  • FIG. 14 is a diagram for explaining an example of video signal conversion processing when a 1080i signal is displayed in the video display device of FIG.
  • FIG. 15 is a diagram for explaining a method of assigning 1080i signals (even fields) to each line of the liquid crystal panel.
  • FIG. 16 is a diagram for explaining a method of assigning 1080i signals (odd field) to each line of the liquid crystal panel.
  • FIG. 17 is a diagram for explaining the positional relationship between a 1080i signal and 540 lines when a 1080i signal is displayed on a 540-line liquid crystal panel.
  • FIG. 18 is a diagram showing a circuit configuration example of the video display device in FIG.
  • FIG. 19 is a diagram for explaining OSD display when displaying a PAL standard (SD) video signal on a 16: 9 type European standard wide euro panel.
  • SD PAL standard
  • FIG. 20 is a diagram for explaining OSD display when displaying a high-definition (HD) video signal on a 16: 9-type European standard wide euro panel.
  • HD high-definition
  • FIG. 21 is a diagram showing a main part in a configuration example of a video display device according to another embodiment of the present invention.
  • FIG. 22 is a diagram showing a main part in a configuration example of a video display device according to another embodiment of the present invention.
  • FIG. 23 is a diagram showing a main part in a configuration example of a video display apparatus according to another embodiment of the present invention.
  • ⁇ 24 shows a main part in one configuration example of a video display device according to another embodiment of the present invention. It is a figure.
  • a video display device is a device that displays a PAL or SECAM video signal on a dot matrix display device, and the display device is a PAL or SECAM video signal. It is optimized for the display. In the present invention, this optimization is performed by setting the display device so that (1) the number of pixels in the vertical direction is smaller by the number of overscans than the number of effective scanning lines of a PAL or SECAM video signal. (2) The video signal scanning line and the vertical pixel of the display device correspond to 1: 1, and (3) the ratio of the horizontal size and vertical size of the display device is 3 or Is realized by being 16: 9.
  • the display device is a color display device
  • one pixel is composed of three colors of red, blue, and green, and the horizontal direction and vertical direction of one pixel are approximately equal in size.
  • the number of pixels will be described based on this configuration. Therefore, if the configuration of one pixel is different from this, the display device should be optimized to display PAL or SECAM video signals so as to suit the configuration.
  • the display device applicable to the video display device according to the present invention may be a dot matrix type display device that includes only a display panel such as a liquid crystal panel or a plasma display, for example, a front projection projector or a rear projection.
  • a rear projection projector such as Chillon TV may be used.
  • a display panel such as a liquid crystal panel will be described as an example of the display device.
  • an interlaced video signal having a predetermined effective scanning line number such as a 1080i signal is displayed with a vertical resolution close to half or half of the effective scanning line number.
  • An example is an image display device in which image information is not blurred by vertical scaling and does not increase circuit scale, cost, and drive power when displayed on a panel.
  • the video display device exemplified here is a device capable of displaying an interlaced video signal having a predetermined number of effective scanning lines, and a display panel having a vertical resolution close to or half the number of effective scanning lines. And a scaler that scales the input video signal using a line memory, and mainly inputs and displays a video signal suitable for the vertical resolution. For example, when a 1080i signal is applied as an interlace signal having such a predetermined number of effective scanning lines, a display panel having a vertical resolution close to 540 lines can be applied.
  • the display panel in this example may be a display panel optimized for a PAL or SECAM video signal.
  • the PAL signal or SECAM signal is mainly displayed as in the video display device according to the present invention. It is a device made for the purpose of, and it is possible to display a 1080i signal without using a frame memory and causing no blurring of the image.
  • the video display apparatus does not perform scaling with a scaler on one field of an interlace video signal having the predetermined number of effective scanning lines. Displayed on the display panel, and the other field is scaled by the scaler to average between adjacent horizontal scan lines and displayed on the force display panel.
  • This scaler uses line memory and can easily scale the screen size.
  • FIG. 10 is a diagram showing a main part in one configuration example of the video display apparatus according to one embodiment of the present invention.
  • the video display device is a device capable of displaying an interlaced video signal (1080i signal) having the number of 1080 effective scanning lines, and half or close to the number of effective scanning lines.
  • the present invention can be applied in the same manner even if it is compatible with the SECA M system and other system video signals.
  • the video display device according to the present invention can also be applied to a PAL or SECAM broadcast receiving device that can receive and display HD signals such as 1080i signals.
  • the video display device 1 illustrated in FIG. 10 includes an input switching unit 11, an AD converter 12, a scaling line memory 13, a simple scaler 14, an image quality enhancement correction unit 15, an OSD control unit 16, an OSD mixing unit 17, A ⁇ correction unit 18, a liquid crystal controller 19, a liquid crystal panel 20, a gate driver 21, and a source driver 22 are provided. It should be noted that the configuration and connection relationship of each part constituting the video display device 1 is not limited to this.
  • the input switching unit 11 switches and inputs video signals a, b, c, ... from a plurality of video sources.
  • the video signal input here is a video signal having a predetermined number of scanning lines such as PAL, NTSC, and HD, and one of them is selected and sent to the subsequent stage.
  • the video signal of each system is selected by the tuner, and an arbitrary signal is selected by switching the input.
  • the video signal is an analog signal
  • the AD converter 12 converts the analog signal selected by the switching into a digital signal.
  • the simple scaler 14 performs video signal conversion processing such as IP conversion using the scaling line memory 13, and performs simple scaling described later using the scaling line memory 13. Convert to resolution data according to 20 sizes.
  • the clock frequency varies depending on the input video signal. The clock frequency is also changed according to the data conversion.
  • the PAL system can be displayed by the simple scaler 14 using the scaling line memory 13. Then, in the video display device 1, an HD video signal ( (1080i signal) is also displayed using the simple scaler 14 and scaling line memory 13 in PAL format.
  • the image quality enhancement correction unit 15 performs image quality enhancement correction processing such as image edge enhancement using a digital filter, using only the line direction or several pixels in the vertical and horizontal directions.
  • the OSD control unit 16 performs control to generate an on-screen signal (GUI signal) using built-in font data or bitmap data.
  • the OSD mixing unit 17 mixes the on-screen signals representing the fonts and graphics created by the OSD control unit 16 for superimposing on the screen.
  • the y correction unit 18 adjusts the tone of the image by changing the ⁇ characteristic of the image according to the ⁇ table.
  • the liquid crystal controller 19 controls the liquid crystal panel 20 by converting the video data into a signal for driving the liquid crystal panel 20 and outputting it to the gate driver 21 and the source driver 22.
  • the gate driver 21 controls the gate signal of the active matrix of the liquid crystal panel 20 to determine which line is written.
  • the source driver 22 controls the source signal of the active matrix of the liquid crystal panel 20.
  • the liquid crystal panel 20 has a matrix structure of X and ⁇ in which the vertical and horizontal intervals of pixels are equally configured, and inputs a scaled video signal to display a progressive video. It is a display panel.
  • the liquid crystal panel 20 has the number of vertical pixels corresponding to the number of horizontal scanning lines where display signals are present among the PAL horizontal scanning lines, and the number of horizontal pixels is, for example, 4Z3 for the number of vertical pixels. The number of pixels corresponding to the number of ratios is given.
  • the source driver 22 controls the X direction, and the gate driver 21 controls the Y direction.
  • the source driver 22 receives the RGB signal to be written to the liquid crystal and the liquid crystal drive clock (XCLK).
  • the gate driver 21 receives an OE signal for controlling whether or not writing power and YCLK for moving the writing line.
  • PAL signal converted to 540p
  • YCLK enters 1 clock at the start of 1-field display
  • the first line is designated as the write line
  • OE becomes active
  • write is enabled.
  • One line of RGB signal is input from the source driver 22, and data is written to the first line specified by the gate driver 21.
  • YCLK enters 1 clock, and then specify the line. RGB signal is written.
  • the video signal conversion processing in the simple scaler 14 of the video display device configured as described above will be described.
  • FIG. 11 is a diagram for explaining an example of video signal conversion processing when displaying a PAL video signal in the video display device of FIG. 10, and FIG. 12 shows PAL video for each line of the liquid crystal panel.
  • FIG. 13 is a diagram for explaining a signal (even field) assignment method, and FIG. 13 is a diagram for explaining a PAL video signal (odd field) assignment method for each line of the liquid crystal panel.
  • the PAL (or SECAM) video signal is an interlaced video signal with 625 scanning lines, of which 576 are scanning lines.
  • the line memory 13 is used to perform IP conversion on the 576i signal 30 in one field, Converts to 576 progressive signals (hereinafter referred to as 576p signal) 31 with 576 scanning lines.
  • This IP conversion example is simple vertical scaling that uses the scaling line memory 13 for the 576i signal 30 and increases the number of scanning lines in the field to 576 times doubled by 288 lines.
  • the interlace signal is changed to a progressive signal, but the number of scanning lines is not changed, so that complicated vertical scaling is not necessary.
  • the number of effective scanning lines of the 576i signal 30 is 540 (270 in one field), and the number of effective scanning lines of the 576p signal 31 is 540. Therefore, it is necessary to perform an overscan process that limits the number of scanning lines input to the line memory 13 to the number of scanning lines (540 lines) that matches the liquid crystal panel 20. By this overscan processing, the number of 576p signal 31 power running lines is converted to 540 progressive signals (hereinafter referred to as 540p signal) 32. The reason why the number of scan lines has decreased from 576 to 540 is because 6.25% of overscan was cut, and vertical scaling is not necessary here either.
  • the 540p signal 32 can be displayed on the liquid crystal panel 20 composed of 540 pixel rows as indicated by reference numeral 33 in FIG.
  • Reference numeral 33 denotes a pixel array of a 4: 3 type European standard display panel (720 dots x 540 dots).
  • this display panel is simply referred to as a euro panel.
  • the video display device according to the present invention is not limited to the provision of the euro panel, and can be applied to a display panel having a ratio close to that. Noh. Also, since the 576i signal 30 is 4: 3 type, horizontal scaling is not required when displaying it on a 4: 3 type Euro panel.
  • the PAL video signal is subjected to the IP conversion process and the overscan process using the line memory 13.
  • the even-field video signal is displayed by two pixel columns in the liquid crystal panel 20 as shown in FIG. 12, and the odd-field video signal is As shown in Fig. 13, the video signal of the first scanning line needs to be displayed in three pixel columns because it needs to be lowered by one line. Otherwise, the video signal corresponding to each scanning line is displayed on the LCD. It will be displayed in two pixel rows on panel 20.
  • the line memory 13 used in this IP conversion is two lines that can be simultaneously read and written, and 288 lines of 576i signal. Capture one line, and after capturing, output at double clock frequency to double the number of lines to 576 lines. At this time, the horizontal period of one line is set to half the horizontal period of the 576i signal.
  • the panel driving frequency in the liquid crystal panel 20 will be described by taking as an example a Euro panel (the number of panel horizontal dots is 720 and the number of panel vertical dots is 540).
  • the PAL video signal consists of 270 lines per field, and its vertical synchronization frequency is 50 Hz and horizontal synchronization frequency is 15.62 KHz.
  • the liquid crystal panel 20 suitable for the PAL system, including the Euro panel is configured to display 540 lines per field, with a vertical synchronization frequency of 50 Hz and a horizontal synchronization frequency of 31.25 KHz. ) Is 30.375MHz.
  • the total number of vertical clocks is 625.
  • the panel drive frequency is determined by the horizontal synchronization frequency and the horizontal total clock power.
  • the total number of horizontal clocks is the number of drive clocks when one horizontal line is included up to the blanking period, and is 972 clocks for the liquid crystal panel 20 suitable for the PAL system.
  • FIG. 14 is a diagram for explaining an example of video signal conversion processing when displaying a 1080i signal in the video display device of FIG. 10, and FIG. 15 shows a 1080i signal (even field) for each line of the liquid crystal panel.
  • Fig. 16 is a diagram for explaining the method of assigning 1080i signals (odd field) to each line of the liquid crystal panel
  • Fig. 17 is a diagram of 10 80i signals for a 540-line liquid crystal panel (PAL). It is a figure for demonstrating the positional relationship of a 1080i signal and a 540 line at the time of displaying on a panel.
  • the 1080i signal is an interlace video signal (hereinafter referred to as 1125i signal) having 1125 scanning lines, of which 1080 effective scanning lines exist.
  • 1125i signal an interlace video signal
  • the line memory 13 is used to convert the 1080i signal 40 into a progressive signal (540p signal and! /, E) Convert to IP by applying simple vertical scaling to 41.
  • 1080i signal 40 power S is finally converted to 540p signal 41, and as shown in FIG. Display is possible.
  • Reference numeral 43 schematically represents a pixel column of the euro panel. Since the 10801 signal 40 is a 16: 9 type, if it is displayed on a 4: 3 type Euro panel, horizontal scaling is required.
  • the n-line (first line) force of the video signal of the even field is displayed on each pixel column of the liquid crystal panel 20 as it is, such as the first column of the pixel column of the liquid crystal panel 20.
  • the pixel column of the liquid crystal panel 20 must originally be lowered by 0.5 lines relative to the even field as shown in FIG. M, ((m) + (m + l)) / 2, ((m + 1) + (m + 2)) / 2, ((m + 2) + (m + 3) Scaling that averages between adjacent horizontal scanning lines except for the first pixel column is performed, for example, / 2,.
  • the content of the display line at 540p is displayed alternately between the even field of the 1080i signal and the average value in the odd field of the 1080i signal.
  • (m + 1) etc. indicate the video signal of that line.
  • IP conversion performed by such simple vertical scaling requires only two line memories 13 that can read and write simultaneously. Note that the process for the even field and the process for the odd field may be reversed.
  • the display clock of the liquid crystal panel 20 must be increased in order to absorb the difference in horizontal synchronization frequency.
  • the 1080i signal consists of one field of 540 lines, with a vertical synchronization frequency force of S60Hz and a horizontal synchronization frequency of 33.75KHz.
  • the liquid crystal panel 20 is mounted on the surface of the matrix type display device shown in FIG. 18, and the power supply board 51, the signal input board 52, the main board 53, the LCD control board 54, and the knock light inverter are installed on the back.
  • a substrate 55 and an operation switch substrate 56 are provided.
  • an input switching IC 61 corresponding to the input switching unit 11 is provided on the signal input board 52.
  • the main board 53 includes an AD converter IC 62 corresponding to the AD converter 12 and a scaler.
  • a video signal conversion memory IC 63 and an image processing IC 64 corresponding to the video line memory 13 are provided.
  • the image processing IC 64 is an IC corresponding to the simple scaler 14, the image quality enhancement correction unit 15, the OSD control unit 16, and the OSD mixing unit 17.
  • the LCD control board 54 is provided with a ⁇ correction IC 65 corresponding to the ⁇ correction unit 18 and a liquid crystal controller IC 66 corresponding to the liquid crystal controller 19.
  • a gate driver 21 and a source driver 22 are further provided on the rear surface of the matrix type display device.
  • the simple scaler 14 in the video display device is suitable for a video signal of the PAL system or the like. Therefore, the standard (SD) video signal of the PAL system is converted to the Euro panel. In order to display the image on the screen, simply convert the 576i signal to 576p signal, convert it to 540p signal, and convert it to 540p signal. Just do it. On the other hand, this video display device only needs to perform simple vertical scaling and horizontal scaling to convert 1080i signals to 540p signals when displaying high-vision (HD) video signals on the Euro panel.
  • HD high-vision
  • the NTSC video signal is displayed in the vertical direction by the scaler. This can be done by interpolating the horizontal scanning lines to the horizontal scanning lines corresponding to the display panel. For example, after converting to 480i signal excluding overscan of 525i signal, IP conversion is performed by simple vertical scaling based on the ratio of the number of scanning lines to 540p signal with respect to 480i signal, and other horizontal directions Scaling may be performed as necessary.
  • SD NTSC standard
  • IP conversion is performed by simple vertical scaling based on the ratio of the number of scanning lines to 540p signal with respect to 480i signal, and other horizontal directions Scaling may be performed as necessary.
  • the scaler had to use a frame memory or tolerate image blurring.
  • the use of a line memory having a much smaller memory capacity than the frame memory is simplified.
  • the simplified scaler can be used, and the simplification of the circuit makes it possible not only to be beneficial in terms of scale and cost, but also to reduce power consumption and provide an environmentally friendly video display device.
  • simple scaling can be performed, and the influence of image quality due to scaling can be prevented as much as possible.
  • an interlaced video signal having a predetermined number of effective scanning lines such as a 1080i signal, is converted to half the number of effective scanning lines.
  • video information is not blurred due to vertical scaling, and the circuit scale, cost, and driving power are not increased.
  • the force 16: 9 described in the case of the ratio force 3 between the horizontal size and the vertical size of the display device can be similarly applied.
  • a 1080i signal as a high-definition signal can be displayed on the display device with a relatively simple scaling of 3Z4 times even if the 720p signal is a high-definition signal similar to that described above.
  • the display device described above in relation to the present invention is preferably a direct view type display panel. More preferably, the display panel has a diagonal length of 17 inches or more.
  • the PAL method is taken as an example, and the reason for this, that is, the effectiveness of the display panel in accordance with the PAL resolution, is explained with reference to Table 1 below.
  • NTSC NTSC compliant liquid crystal panels. Therefore, European liquid crystal TVs also use NTSC compliant panels.
  • NTSC has 525 scan lines, and it is known that this scan line cannot be identified when a viewer with a visual acuity of 1.0 is viewed from a distance of about seven times the vertical size of the panel. The distance at which the scanning line cannot be identified is suitable for viewing. This can be seen in terms of specific values as shown in Table 1 for NTSC.
  • PAL can be viewed closer to the TV than NTSC.
  • the PAL system can be viewed closer to the TV by 50 cm or more than the NTSC system. This is one of the major advantages of the PAL method.
  • 17-inch viewing is mainly in private rooms. Therefore, if the private room is a 2.7mX 2.7m room (approximately 4.5 tatami mats), the viewing distance is 1.36m when a TV is placed at the edge of the room and viewed in the center of the room.
  • the optimal viewing distance for the 17-inch is 1.51m for NTSC panels and 1.26m for PAL-specific panels. In this way, the PAL panel has an optimal viewing distance. Since it becomes longer than the distance, it can be viewed in a suitable state.
  • the viewing distance will be 2.7m if a TV is placed at the edge of the room and viewed in the center of the room.
  • the optimum viewing distance of 37 inches is 3.28m for NTSC panel and 2.76m for PAL specialized panel.
  • the PAL panel can ensure the optimum viewing distance, so that it can be viewed in an appropriate state. It is clear that the number of scenes that can be viewed with the PAL panel in a better state for other inch sizes will increase significantly.
  • the optimal viewing distance can be minimized in the same size panel.
  • the effect increases as the panel size increases.
  • the power described above for a liquid crystal panel that displays a video signal of PAL or SECAM system is also used for a liquid crystal panel that displays another broadcast system such as an NTSC system.
  • the vertical pixels of the display panel are 1: 1, and the ratio of the horizontal and vertical sizes of the display panel is a wide size ratio, allowing viewing at the original vertical resolution of the broadcasting system. If it is, it is possible to secure an optimum viewing distance according to the original resolution of the broadcasting system, and therefore is within the scope of the present invention.
  • Figure 19 shows the OSD display when the PAL standard (SD) video signal is displayed on a 16: 9 European standard wide euro panel (960 dots x 540 dots) with the configuration shown in Figure 10 above. It is a figure for demonstrating.
  • SD PAL standard
  • an interlace video signal (576i video signal) having 576 scanning lines is AD converted by the AD converter 12, and then the on-screen signal such as characters is digitally converted by the OSD mixing unit 17.
  • the on-screen signal is superimposed as, for example, character information “1” indicated by reference numeral 70 in FIG.
  • the video signal on which the on-screen signal is superimposed is converted into 576 progressive signals (576p signals) by the scanning lines indicated by reference numeral 72 in FIG.
  • simple scaling that simply doubles the number of scanning lines in the field is performed.
  • the 576p signal indicated by reference numeral 72 in FIG. 19 is converted into a progressive signal of 540 scanning lines indicated by reference numeral 73 in FIG. 19 by overscan.
  • an on-screen signal is output from the OSD mixing unit 17 before the simple scaler 14.
  • Superimposed force The processing power of the simple scaler 14 Because it is an easy scaling that does not involve line-to-line calculations, it is possible to display on-screen signals such as superimposed characters without blurring.
  • FIG. 20 illustrates the OSD display when displaying a high-definition (HD) video signal on a 16: 9-type European standard wide euro panel (960 dots X 540 dots) with the configuration shown in FIG. 10 above.
  • FIG. 20 illustrates the OSD display when displaying a high-definition (HD) video signal on a 16: 9-type European standard wide euro panel (960 dots X 540 dots) with the configuration shown in FIG. 10 above.
  • the 1080D video signal digitally converted by the AD converter 12 is subjected to, for example, the code 80 in FIG.
  • the simple scaler 14 superimposes the video signal on which the on-screen signal is superimposed as a progressive signal (540 scanning lines indicated by reference numeral 82 in FIG. 20).
  • the obtained 540p signal can be displayed as it is on a wide euro panel having 540 rows of pixel columns (reference numeral 83 in FIG. 20).
  • the video signal on which the on-screen signal is superimposed can be displayed as it is on the euro panel without the need for scaling with inter-line calculation by the simple scaler 14, so that the on-character of the superimposed character or the like is turned on.
  • the screen signal can be displayed without blurring.
  • FIG. 21 is a diagram showing a main part in a configuration example of a video display apparatus according to another embodiment of the present invention.
  • an on-screen signal such as a character for OSD display can be superimposed on the video signal before the simple scaler 14. Therefore, not only the configuration in which the OSD mixing unit 17 is arranged between the AD converter 12 and the simple scaler 14, but also the OSD mixing unit 17 is arranged in front of the AD converter 12 like the video display device 2 shown in FIG.
  • an on-screen signal such as characters may be superimposed on the analog video signal.
  • an inexpensive analog character superimposing IC can be applied as the OSD mixing unit 17, it is possible to simplify the circuit and to reduce the cost of the apparatus.
  • a simple scaler can be used as the video signal conversion unit 14t that performs scaling, and a circuit that does not require the use of a frame memory can be simplified. Can reduce power consumption and provide environmentally friendly products The effect is also obtained.
  • FIG. 22 is a diagram showing a main part in a configuration example of a video display apparatus according to another embodiment of the present invention.
  • 23 is a teletext signal separation unit that separates the character data signal from the input video signal power
  • 24 is a teletext character signal generation unit that generates the character data signal power
  • 25 superimposes the character signal on the video signal.
  • the teletext character signal mixing section is shown.
  • the teletext character signal mixing unit 25 is disposed in front of the video signal conversion unit 14t corresponding to the simple scaler 14, and the OSD mixing unit 17 is provided by the teletext character signal mixing unit 25.
  • the character signal can be superimposed on the video signal in the former stage of the video signal converter 14t.
  • the character signal is described as European teletext, but for example, the same applies to closed captioning (US) and character multiplexing (Japan).
  • characters such as teletext and closed captions sent in the video signal are transmitted in the vertical direction with the line power of the video signal, and the horizontal position is in the horizontal synchronization signal. It is necessary to superimpose before the video signal is converted because the display position is determined with respect to the video signal.
  • power that has been blurred by arithmetic operations between superimposed character signal keys by performing signal conversion by AD conversion
  • the character signal will not be blurred even if the video signal on which the character signal is superimposed is converted.
  • the OSD signal such as a menu generated in the main body of the video display device 3 needs to be displayed with priority over the video signal and the character signal, it needs to be superimposed after the character signal is superimposed.
  • the OSD signal can be freely arranged before or after the signal conversion because the character is not blurred by the signal conversion.
  • the teletext character signal mixing unit 25 is arranged in the front stage of the video signal conversion unit 14t, and the OSD mixing unit 17 is arranged in the rear stage of the video signal conversion unit 14 As well as the video display device 4 shown in Fig. 23.
  • the OSD mixing unit 17 may be disposed between the unit 25 and the video signal conversion unit 14t.
  • a teletext character signal mixing unit 25 is arranged in front of the AD converter 12, and an OSD mixing unit 17 is arranged in the subsequent stage of the AD converter 12, so that an analog video is displayed.
  • a character signal may be superimposed on the signal.
  • the teletext signal separation unit 23 may be connected to the front stage of the AD converter 12.
  • the matrix-type liquid crystal display device for the PAL video source has been described.
  • the present invention is similarly applied to the matrix-type liquid crystal display device for the SECAM video source.
  • the present invention can be similarly applied to a matrix type display device for a video source of 576i broadcasting system or 576p broadcasting system.
  • a liquid crystal panel is used as the matrix type display panel
  • the present invention is also applicable to a display device using a plasma panel.
  • the present invention can achieve the same effect with respect to an NTSC video source matrix type liquid crystal display device.
  • the horizontal line of one frame used for display is approximately 480 lines. Therefore, if the number of pixels in the vertical direction of the matrix display device is set to 480, the number of video signal display lines and the number of pixels in the vertical direction of the display device can be made equal. Therefore, even if the video signal for the display device is converted after superimposing characters, the pixels in the horizontal line and the vertical direction can be converted to 1: 1, so that the video signal and the character signal can be blurred. Absent. Since the pixel power in the vertical direction is 80, the number of pixels in the horizontal direction is about 853 for a 16: 9 wide aspect ratio and about 640 for a standard aspect ratio of 4: 3.
  • the name “video display device” is used.
  • the display device may be a liquid crystal display panel, a PAL panel, an NTSC panel, or the like.

Abstract

 ドットマトリックス方式の表示装置にPAL方式又はSECAM方式等の特定映像方式の映像信号を最適化して表示することが可能な映像表示装置を提供する。映像表示装置1に具備される表示パネル20等の表示装置は、垂直方向の画素数がPAL方式又はSECAM方式等の特定映像方式の映像信号の有効走査線数に対してオーバースキャン分だけ少ない画素数に設定されており、映像信号の走査線と表示装置の垂直方向の画素が1:1に対応したものであり、表示装置の水平方向と垂直方向のサイズの比率が4:3又は16:9とする。

Description

明 細 書
映像表示装置
技術分野
[0001] 本発明は、映像信号を表示するための映像表示装置に関する。
背景技術
[0002] 映像ソースを表示するために、液晶パネル、プラズマパネル等のマトリックス型表示 パネルを用いた映像表示装置が知られている。このような映像表示装置には、通常、 パーソナルコンピュータの表示規格に従った表示パネルが用いられる。例えば、 4 : 3 型の VGA (640ドット X 480ドット)の表示パネルの場合、 480行の画素列からなり、 XGA( 1024ドット X 768ドット)の表示パネルの場合、 768行の画素列からなる。
[0003] 一方、映像ソースのフォーマットでは、 PAL (phase alternation
line)映像信号の 576iや HDTV (High Definition Television)映像信号の 10 80i、 720p、 1080pなど力規定されている。また、另 Uの放送方式として 576p等もある 。 576iは走査線が 576本のインターレース信号、 1080iは走査線が 1080本のインタ 一レース信号である。すなわち、映像ソースの走査線数は、マトリックス型表示パネル の画素の行数と異なる。
[0004] 従って、映像ソースをマトリックス型表示パネルに表示するためには、垂直スケーリ ングを行う必要がある。ここでいう垂直スケーリングとは、映像走査線数をパネルの垂 直方向画素数に変換するために、上下に隣り合う水平走査線信号を所定比率でカロ 算 Z平均化などの演算することにより新たな水平走査信号を作り出す処理である。ま た、映像ソースをマトリックス型表示パネルに表示するためには、垂直スケーリングと 併せて水平方向のスケーリングも適時行われる。
[0005] 図 1は、 PAL方式の映像ソース用の映像表示装置の構成の主要部を示す図、図 2 は、 PAL方式の標準(SD)映像信号のスケーリングを説明するための図、図 3は、ハ イビジョン (HD)映像信号のスケーリングを説明するための図である。図 1には、 PAL 方式の映像ソース又はハイビジョン信号を 16: 9型の PC規格に沿った W—XGA液 晶表示パネルに表示する映像表示装置の例を示しており、この映像表示装置にお いて PAL方式標準映像信号及びハイビジョン映像信号を表示する際のスケーリング について、図 2及び図 3を参照して説明する。
[0006] 図 1で例示する映像表示装置 100は、複数の映像ソースからの映像信号 a, b, cを 切り替えて入力する入力切換部 11、アナログ信号をデジタル信号に変換する ADコ ンバータ 12、スケーリング用フレームメモリ 13f、スケーリング, IP変換等の映像信号 変換処理を行うスケーラである映像信号変換部 14t、画質強調補正処理を行う画質 強調補正部 15、オンスクリーン信号を制御する OSD (On Screen Display)制御 部 16、オンスクリーン信号を混合する OSD混合部 17、 γ補正を行う γ補正部 18、 液晶パネルを制御する液晶コントローラ 19、液晶パネル 20、ゲートドライバ 21、及び ソースドライバ 22で構成される。
[0007] 映像信号変換部 14tは、 IP変換等の映像信号変換処理を行うとともに、スケーリン グ用フレームメモリ 13fを用いて、 PAL映像信号であれば走査線が 576本のインター レース方式の映像信号(以下、 576i信号という)を走査線が 768本のプログレッシブ 信号(以下、 768p信号という)に、ハイビジョン信号であれば走査線が 1080本のイン ターレース方式の映像信号(以下、 1080i信号という)を 768p信号に垂直スケーリン グする。 NTSC方式の映像ソースや PCの表示規格に従った表示パネルによって PA L方式の映像信号を表示する場合、スケーリング時の作業メモリとしてスケーリング用 フレームメモリ 13fが必要になる。
[0008] 図 2を参照して、 PAL方式の標準映像信号の垂直スケーリングについて説明する。
図 2において、 123は、 16 : 9型の W— XGA(1366ドット X 768ドット)の表示パネル( 図 1の液晶パネル 20に相当)の画素列を模式的に表示したものであり、以下、この表 示パネルを単に W— XGAパネルと称する。
[0009] まず、 576i信号 120を、走査線が 547本のプログレッシブ信号 121に変換する。以 下、こうして生成された信号を単に 547p信号 121と称する。ここで、走査線力インタ 一レース 576本からプログレッシブ 547本に変化しているのは、片フィールドの信号 をラインメモリにより 1ラインを 2ラインに増やす処理を行 ヽ 576p信号に変換し、さらに 5%のオーバースキャン分 29ラインカットを行ったためである。次に、 547p信号 121 を、垂直スケーリングによって、走査線が 768本のプログレッシブ信号(768p信号) 1 22に変換する。 768p信号 ま、その走査線数力 768本であるので、 768行の画 素列を有する W—XGAパネルに表示することができる。なお、 576i映像信号 120は 4 : 3型であるから、それを 16 : 9型の表示パネルに表示するには、水平方向のスケー リングも必要である。
[0010] 次に、図 3を参照してハイビジョン (HD)映像信号の垂直スケーリングを説明する。
図 3において、 133は W—XGAパネルの画素列を模式的に表示したものである。ま ず、 1080i信号 130を、走査線が 540本のプログレッシブ信号 131に変換する。以下 、こうして生成された信号を単に 540p信号 131と称する。ここで、走査線力インターレ ース 1080本からプログレッシブ 540本に減少しているのは、偶数フィールド又は奇 数フィールドの信号の片方の信号を 1画面の信号としたためである。次に、 540p信 号 131を、垂直スケーリングによって、走査線が 768本のプログレッシブ信号(768p 信号) 132に変換する。 768p信号 132は、その走査線数が 768本であるので、 768 行の画素列を有する W—XGAパネルに表示することができる。なお、 1080i映像信 号は 16 : 9型であるから、それを 16 : 9型の表示パネルに表示する場合、水平方向の スケーリングは不要である。
[0011] 図 4を参照して 1080i信号に対する垂直スケーリングについて説明する。ノ、イビジョ ン信号に対する垂直スケーリングは、偶数フィールド又は奇数フィールドの信号の片 方の信号を 1画面の信号とする方法を採用しない場合、図 1のフレームメモリ 13fを用 いて実行されることとなる。図 3のごとき 540p信号 131を生成するに際し、 1080i信号 の奇フィールドと偶フィールドとをフレームメモリ 13f上で混合することになる。ここで生 成される 540p信号は、例えば両フィールドの平均値となる。偶フィールドは n〜n+ 5 39の 540本の走査線によってなり、奇フィールドは m〜m+ 539の 540本の走査線 によってなるものとすると、生成される 540p信号は、表示パネルの画素列の上から(( n) + (m) ) /2, ( (n+ l) + (m+ l) ) /2, ( (n+ 2) + (m+ 2) ) /2,…となる。すな わち、 540pでの表示ラインの内容は、 1080i信号の偶フィールド及び奇フィールド各 ラインの平均を取ったものとなる。但し、ここで (n+ 1)等はそのラインの映像信号を指 す。
[0012] 映像表示装置に関する従来技術としては、色差信号に対し SECAM (sequential a memoir)方式で規定されている振幅を有するベルテーブルを備え、 PAL方式 と NTSC方式、 SECAM方式に対応可能な映像信号処理回路が提案されている( 例えば、特開 2002— 185975号公報を参照)。また、水平同期信号の周期に基づ いて信号線に蓄積される電圧の保持期間が一定になるようにゲートパルスの位相を 制御し、 NTSC方式と PAL方式の表示品位の差異をなくすようにした液晶表示装置 も提案されている (例えば、特開平 5— 127621号公報を参照)。
発明の開示
[0013] しかしながら、このような従来の W— XGA方式の表示パネルにあっては、 PAL方式 の映像ソースやハイビジョン信号を表示させる際に、垂直スケーリングを行う必要があ る。ここでの垂直スケーリングは、映像走査線数をパネルの垂直方向画素数に変換 するために、上下に隣り合う水平走査線信号を所定比率で加算 Z平均化などの演算 することにより新たな水平走査信号を作り出す処理であり、本来の映像信号よりも必 ずボケるという問題が生じる。
[0014] また、このような垂直スケーリングを行う際には、少なくとも 1フレーム分の画像をメモ リ上で展開する必要があるためフレームメモリが必要となるとともにスケーラの構成が 複雑になるという欠点があった。例えば、 PAL映像信号を W—XGA方式の表示パネ ルに表示する場合、図 1で例示したように、スケーリング用フレームメモリ 13f、並びに スケーリング用フレームメモリ 13fを用いて画像を変換する回路規模の比較的大き!/ヽ 映像信号変換部 14tが必要となり、コストアップの要因となっていた。
[0015] また、最近の映像表示装置は、 NTSC方式、 PAL方式などのいずれの方式におい てもアスペクト比率が 4 : 3の従来の映像信号だけでなぐアスペクト比率が 16 : 9のヮ イド方式映像信号の表示にも対応する必要がある。水平方向画素数は垂直方向画 素数の 16Z9倍の数にすることにより、表示パネルのアスペクト比率を 16 : 9にするこ とが適当である。従来、このようなアスペクト比率が 16 : 9のワイド方式映像信号に対 応した PAL方式の表示パネルは存在していない。このため、より大きなスケーリング が必要となり、上述した画質の影響及びコストアップを招来する。
[0016] さらに、 PCの VGA解像度は NTSC映像信号の表示信号が存在する走査線数に 近!、ものであるため、 NTSC信号は比較的表示信号とパネル画素を合致させること が容易である力 PAL信号や SECAM信号は走査線数が異なるためフレームメモリ を用いた垂直スケーリングが必要となる。
[0017] このため、 PAL方式や SECAM方式の映像信号に対して垂直方向画素数が合致 した表示パネルによって、表示信号と画素を合致させて表示するような装置が求めら れる。このことは、液晶パネルやプラズマディスプレイ等の表示パネルだけでなぐド ットマトリックス方式の表示装置であれば同様であり、例えばプロジェクタやリアプロジ ェクシヨン方式のモニタや TV等であっても同様である。
[0018] 本発明は、上述のごとき実情に鑑みてなされたものであり、ドットマトリックス方式の 表示装置に PAL方式又は SECAM方式等の特定映像方式の映像信号を最適化し て表示することが可能な映像表示装置を提供することをその目的とする。
[0019] また、図 1に示す OSD混合部 17では、 768p信号に対してオンスクリーン信号を混 合 (重畳)する。オンスクリーン信号が重畳された映像信号は、液晶パネル 20に表示 される。オンスクリーン信号は、例えば、図 5の符号 151に示す文字情報" 1 "として表 示される。この場合、映像信号変換部 14tの後に OSD混合部 17が配置され、 OSD 混合部 17の後段では、ライン間演算を伴うスケーリング処理がほどこされないため、 映像信号の所望の位置に、ぼけることのない OSDの文字情報を表示することができ る。
[0020] 図 6は、図 3に該当するハイビジョン(HD)映像信号を W— XG Aパネルに表示する ときの OSD表示について説明するための図である。図 6の符号 160に示す走査線数 力 S1080本のインターレース方式の映像信号(1080i映像信号)を、図 6の符号 162 に示す走査線が 540本のプログレッシブ信号(540p信号)に変換し、この 540p信号 を、図 6の符号 164に示す走査線が 768本のプログレッシブ信号(768p信号)に変 換する。これらの処理は、図 1の映像信号変換部 14tで実行される。
[0021] そして、図 1に示す OSD混合部 17では、 768p信号に対してオンスクリーン信号を 混合 (重畳)する。オンスクリーン信号が重畳された映像信号は、液晶パネル 20に表 示される。オンスクリーン信号は、例えば、図 6の符号 163に示す文字情報" 1 "として 表示される。この場合、映像信号変換部 14tの後に OSD混合部 17が配置され、 OS D混合部 17の後段では、スケーリング処理がほどこされないため、映像信号の所望 の位置に、ぼけることのな 、OSDの文字情報を表示することができる。
[0022] 図 7で例示する映像表示装置 170は、上記のような PAL信号を W— XGAパネルで 表示する液晶表示装置において、スケーリングを行う映像信号変換部 14tの前段に 、 OSDのオンスクリーン信号を重畳する OSD混合部 17を配置したものである。この 場合は、入力映像信号をデジタル信号に変換する ADコンバータ 12と、スケーリング を行う映像信号変換部 14tとの間に OSD混合部 17を配置する。
[0023] 図 8は、図 7の構成で、 PAL方式の標準(SD)映像信号を W— XGAパネルに表示 するときの OSD表示について説明するための図である。
図 8の例では、走査線数が 576本のインターレース方式の映像信号(576i映像信 号)を ADコンバータ 12で AD変換した後、 OSD混合部 17にてオンスクリーン信号を デジタル映像信号に重畳する。ここでは、オンスクリーン信号は、例えば、図 8の符号 180に示すように文字情報" 1 "として重畳される。
[0024] そして、映像信号変換部 14tでは、オンスクリーン信号が重畳された映像信号を、 図 8の符号 182に示す走査線が 547本のプログレッシブ信号(547p信号)に変換し 、この 547p信号を、図 8の符号 183に示す走査線が 768本のプログレッシブ信号(7 68p信号)にスケーリングして変換する。
[0025] この場合は、映像信号変換部 14tがスケーリングを行う前に、 OSD混合部 17による オンスクリーン信号が重畳されているので、重畳された文字情報が、ライン間演算を 伴うスケーリングによって乱れ、 768p信号になったときにはその文字がぼけてしまう。
[0026] 上記のような文字のぼけは、ハイビジョン(HD)映像信号を W— XGAパネルに表 示する場合も同様である。 ADコンバータ 12でデジタル変換された 1080i映像信号 に対して、 OSD混合部 17にて、例えば図 9の符号 190に示す文字情報" 1 "をオンス クリーン信号として重畳する。そして、映像信号変換部 14tでは、オンスクリーン信号 が重畳された映像信号を、図 9の符号 192に示す走査線が 540本のプログレッシブ 信号(540p信号)に変換し、この 540p信号を、図 9の符号 193に示す走査線が 768 本のプログレッシブ信号(768p信号)にスケーリングして変換する。
[0027] この場合においても、映像信号変換部 14tがスケーリングを行う前に、 OSD混合部 17によるオンスクリーン信号が重畳されているので、重畳された文字情報が、ライン 間演算を伴うスケーリングによって乱れ、 768p信号になったときにはその文字がぼけ てしまう。なお、上記図 8の符号 183及び図 9の符号 193は、文字がぼけることを概略 的に示しているにすぎず、ドットの数や濃さを正確に表現するものではない。
[0028] 上述したように、従来のようなライン間演算を伴うスケーリングを行う液晶表示装置 の場合、入力映像信号の目的の位置にぼけることのないオンスクリーン信号を重畳し ようとする場合は、スケーリングを行う映像信号変換部の後でそのオンスクリーン信号 を重畳しなければならない、という制限があった。スケーリングを行う前にオンスタリー ン信号を重畳してしまうと、その後のスケーリング処理によってライン変換されるため、 オンスクリーン信号の文字等がぼけて視認特性が悪ィ匕してしまうという問題が生じる。
[0029] また OSDのオンスクリーン信号の重畳位置が制限されることは、回路設計の自由 度が制限されることを意味する。例えば、 ADコンバータの前で OSDのオンスクリーン 信号を重畳できれば、廉価のアナログの文字重畳用 ICを適用することができるため、 回路を簡略ィ匕するとともに、装置を低コストィ匕できる、という効果が得られる。
[0030] 本発明に係る映像表示装置は、ドットマトリックス方式の表示装置に特定の映像方 式の映像信号を表示する映像表示装置において、前記表示装置は、垂直方向の画 素数が前記映像信号の有効走査線数に対してオーバースキャン分だけ少ない画素 数に設定されており、前記映像信号の走査線と前記表示装置の垂直方向の画素が 1: 1に対応したものであり、前記映像信号の表示に最適化されていることを特徴とし たものである。
[0031] ここで、前記特定の映像方式は 576i、 576p、 1080i、 1080pのいずれ力の放送方 式であってよぐまた PAL方式又は SECAM方式であってよい。
[0032] また、本発明の他の映像表示装置は、前記表示装置の水平方向と垂直方向のサイ ズの比率が 4: 3或!、は 16: 9であることを特徴としたものである。
[0033] また、本発明の他の映像表示装置は、前記表示装置の垂直方向の画素数は 540 であることが好ましぐこのとき、前記表示装置の水平方向の画素数は 720又は 960 であることが好ましい。さらに、インターレース方式の 1080本の有効走査線数をもつ 映像信号を半分の走査線数にスケーリングして前記表示装置に表示することを特徴 としてもよ 、し、プログレッシブ方式の 720本の有効走査線数をもつ映像信号を 3Z4 の走査線数にスケーリングして前記表示装置に表示することを特徴としてもよい。
[0034] また、本発明の他の映像表示装置は、前記表示装置の表示部は対角線長が 17ィ ンチ以上であることを特徴としたものである。
[0035] また、本発明の他の映像表示装置は、所定数の走査線を有するインターレース方 式の映像信号を入力する映像信号入力部と、該映像信号入力部力ゝらの映像信号の うち表示に使用する走査線を、該走査線の 1フレーム当りの走査線数の整数分の 1の 走査線を有するプログレッシブ方式の映像信号に変換する映像信号変換部と、該映 像信号変換部からの映像信号を入力してプログレッシブ方式の映像を表示するマトリ ックス型の表示パネルと、を有し、 OSD表示を行うためのオンスクリーン信号を映像 信号に重畳する OSD混合部を、前記映像信号変換部よりも前段に有することを特徴 としたものである。
[0036] また、本発明の他の映像表示装置は、所定数の走査線を有するインターレース方 式の映像信号を入力する映像信号入力部と、前記映像信号をデジタル映像信号に 変換する ADコンバータと、前記デジタル映像信号のうち表示に使用する走査線を、 該走査線の 1フレーム当りの走査線数の整数分の 1の走査線を有するプログレッシブ 方式のデジタル映像信号に変換する映像信号変換部と、該映像信号変換部からの 映像信号を入力してプログレッシブ方式の映像を表示するマトリックス型の表示パネ ルと、を有し、 OSD表示を行うためのオンスクリーン信号を映像信号に重畳する OS D混合部を、前記 ADコンバータよりも前段に有することを特徴としたものである。
[0037] また、本発明の他の映像表示装置は、所定数の走査線を有するインターレース方 式の映像信号を入力する映像信号入力部と、該映像信号入力部力ゝらの映像信号の うち表示に使用する走査線を、該走査線の整数分の 1の走査線を有するプログレッ シブ方式の映像信号に変換する映像信号変換部と、該映像信号変換部力ゝらの映像 信号を入力してプログレッシブ方式の映像を表示するマトリックス型の表示パネルと、 前記入力映像信号から文字データ信号を分離する手段と、該文字データ信号から 文字信号を発生する手段と、該文字信号を映像信号に重畳する文字信号重畳部と 、OSD表示を行うためのオンスクリーン信号を映像信号に重畳する OSD混合部と、 を備え、前記文字信号重畳部を前記映像信号変換部よりも前段に配置し、前記 OS D混合部を前記文字信号重畳部よりも後段に配置することを特徴としたものである。
[0038] また、本発明の他の映像表示装置は、所定数の走査線を有するインターレース方 式の映像信号を入力する映像信号入力部と、前記映像信号をデジタル映像信号に 変換する ADコンバータと、前記デジタル映像信号のうち表示に使用する走査線を、 該走査線の整数分の 1の走査線を有するプログレッシブ方式のデジタル映像信号に 変換する映像信号変換部と、該映像信号変換部からの映像信号を入力してプログレ ッシブ方式の映像を表示するマトリックス型の表示パネルと、前記入力映像信号から 文字データ信号を分離する手段と、該文字データ信号から文字信号を発生する手段 と、該文字信号を映像信号に重畳する文字信号重畳部と、 OSD表示を行うためのォ ンスクリーン信号を映像信号に重畳する OSD混合部と、を備え、前記文字信号重畳 部を前記 ADコンバータよりも前段に配置し、前記 OSD混合部を前記 ADコンバータ よりも後段に配置することを特徴としたものである。
[0039] また、本発明の他の映像表示装置は、前記映像信号変換部は、表示に使用する 映像信号として 540本の走査線を有する映像信号に変換するものであり、該変換し た 540本の走査線を有する映像信号を 540本の画素列を有するマトリックス型の表 示パネルに表示することを特徴としたものである。ここで、前記インターレース方式の 映像信号は、 576i放送方式の映像信号であること、或いは 1080i放送方式の映像 信号であることが好ましぐまた PAL方式又は SECAM方式であることが好まし!/、。
[0040] また、本発明の他の映像表示装置は、前記映像信号変換部は、表示に使用する 映像信号として 480本の走査線を有する映像信号に変換するものであり、該変換し た 480本の走査線を有する映像信号を 480本の画素列を有するマトリックス型の表 示パネルに表示することを特徴としたものである。ここで、前記インターレース方式の 映像信号は、 480i放送方式の映像信号であることが好ましぐまた前記インターレー ス方式の映像方式は NTSC方式であることが好ましい。
[0041] 以上、本発明によれば、表示する映像信号の走査線数に合致した垂直方向画素 数を有する映像表示装置を実現することができる。
また、映像信号の水平走査線信号をパネルの画素に合致させて表示することにより 、スケーリングの必要がないか又は簡易なスケーリングで済み、スケーリングによる画 質の影響を極力防止することができる。
また、ラインメモリを用いた簡易スケーリングで済むため、コスト低減を図ることができ る。
また、本発明によれば、表示する映像信号の走査線数に合致した垂直方向画素数 を有する表示パネルを使用することで、映像信号処理部の前で OSD表示用のオン スクリーン信号を重畳することができる。これにより、映像信号処理部の前であっても 、表示信号の所望の位置に OSD表示を容易に行うことができ、また、回路設計の自 由度が増して、低コストで簡易な回路によって映像信号の OSD表示を行うことができ る。
図面の簡単な説明
[図 1]従来の PAL方式の映像ソース用の映像表示装置の構成の主要部を示す図で ある。
[図 2]従来の W—XGA方式のマトリックス型表示装置における、 PAL標準映像信号 の映像信号変換処理を説明するための図である。
[図 3]従来の W—XGA方式のマトリックス型表示装置における、ハイビジョン映像信 号の映像信号変換処理を説明するための図である。
[図 4]従来の W—XGA方式のマトリックス型表示装置における、 1080i信号に対する 垂直スケーリングを説明するための図である。
[図 5]PAL方式の標準(SD)映像信号を W— XGAパネルに表示するときの OSD表 示について説明するための図である。
[図 6]ハイビジョン(HD)映像信号を W— XGAパネルに表示するときの OSD表示に ついて説明するための図である。
[図 7]スケーリングを行う映像信号変換部の前段に、 OSDのオンスクリーン信号を重 畳する OSD混合部を配置した例を示す図である。
[図 8]PAL方式の標準(SD)映像信号を W— XGAパネルに表示するときの OSD表 示について説明するための図である。
[図 9]ハイビジョン(HD)映像信号を W— XGAパネルに表示するときの OSD表示に ついて説明するための図である。 [図 10]本発明の一実施形態に係る映像表示装置の一構成例における主要部を示す 図である。
[図 11]図 10の映像表示装置において PAL方式の映像信号を表示する際の映像信 号変換処理例を説明するための図である。
[図 12]液晶パネルの各ラインに対する PAL映像信号 (偶フィールド)の割り当て方法 を説明するための図である。
[図 13]液晶パネルの各ラインに対する PAL映像信号 (奇フィールド)の割り当て方法 を説明するための図である。
[図 14]図 10の映像表示装置において 1080i信号を表示する際の映像信号変換処 理例を説明するための図である。
[図 15]液晶パネルの各ラインに対する 1080i信号 (偶フィールド)の割り当て方法を説 明するための図である。
[図 16]液晶パネルの各ラインに対する 1080i信号 (奇フィールド)の割り当て方法を説 明するための図である。
[図 17]1080i信号を 540ラインの液晶パネルに表示する際の 1080i信号と 540ライン との位置関係を説明するための図である。
[図 18]図 10の映像表示装置の回路構成例を示す図である。
[図 19]PAL方式の標準(SD)映像信号を 16: 9型の欧州規格のワイドユーロパネル に表示するときの OSD表示について説明するための図である。
[図 20]ハイビジョン (HD)映像信号を 16: 9型の欧州規格のワイドユーロパネルに表 示するときの OSD表示について説明するための図である。
[図 21]本発明の他の実施形態に係る映像表示装置の一構成例における主要部を示 す図である。
[図 22]本発明の他の実施形態に係る映像表示装置の一構成例における主要部を示 す図である。
[図 23]本発明の他の実施形態に係る映像表示装置の一構成例における主要部を示 す図である。
圆 24]本発明の他の実施形態に係る映像表示装置の一構成例における主要部を示 す図である。
発明を実施するための最良の形態
[0043] 本発明の一実施形態に係る映像表示装置は、ドットマトリックス方式の表示装置に PAL方式又は SECAM方式の映像信号を表示する装置であり、表示装置が PAL方 式又は SECAM方式の映像信号の表示に最適化されて ヽるものである。本発明に おいて、この最適化は、表示装置が、(1)垂直方向の画素数が PAL方式又は SEC AM方式の映像信号の有効走査線数に対してオーバースキャン分だけ少ない画素 数に設定されており、 (2)映像信号の走査線と表示装置の垂直方向の画素が 1: 1に 対応したものであり、(3)表示装置の水平方向と垂直方向のサイズの比率力 3或 いは 16 : 9であることで、実現している。
[0044] また、表示装置がカラー表示装置である場合は、 1画素が赤青緑の 3色から構成さ れているものであり、 1画素の水平方向及び垂直方向はほぼ等しいサイズとすること が好ましぐ以下ではこの構成に基づいて、画素数について説明を行っている。従つ て、 1画素の構成がこれと異なるものである場合、その構成に適するように、表示装置 を PAL方式又は SECAM方式の映像信号の表示に最適化するとよい。
[0045] 本発明に係る映像表示装置に適用できる表示装置としては、液晶パネルやプラズ マディスプレイ等の表示パネルだけでなぐドットマトリックス方式の表示装置であれ ばよぐ例えばフロント投射式プロジェクタやリアプロジェクシヨン TV等のリア投射式 プロジェクタであってもよい。以下、簡略化のため、表示装置として、液晶パネル等の 表示パネルを例に挙げて説明する。
[0046] なお、有効走査線数が 540本の PAL信号や SECAM信号に最適化した垂直方向 画素数 (垂直解像度又はライン数ともいう)をもつ表示パネルを採用した場合、その 表示パネルにおいて有効走査線数がそれより多い 1080i信号を表示するに際しては 、解像度としてはダウンスケーリングとなるためフレームメモリを用いた垂直スケーリン グが必要となり、回路規模の増大、コストアップ、並びに駆動電力の増大が避けられ ない。さらに、フレームメモリを用いずに 1080i信号を 540ライン(或いはそれに近い ライン数)で表示しょうとした場合、 1080iの偶フィールド及び奇フィールドの双方が 5 40ラインであること力 その表示は可能である力 偶フィールドに対して奇フィールド を同じ位置で表示することとなり、表示パネルに表示される画像が垂直方向にブレを もったものとなってしまう。このような問題は、 PAL信号や SEC AM信号に最適化した 垂直方向画素数をもつ表示パネルに限ったものではなぐ所定の有効走査線数をも つインターレース方式の映像信号をその有効走査線数の半分又はそれに近い垂直 解像度をもつ表示パネルで表示しょうとした場合にも同様に生ずる。
[0047] 従って、以下の説明においては、 1080i信号等の所定の有効走査線数をもつイン ターレース方式の映像信号を、その有効走査線数の半分又は半分に近 、垂直解像 度をもつ表示パネルに表示するに際し、垂直方向のスケーリングによって映像情報 がブレることなぐ且つ回路規模、コスト、並びに駆動電力を増大させることもない映 像表示装置を例に挙げる。
[0048] ここで例示する映像表示装置は、所定の有効走査線数をもつインターレース方式 の映像信号を表示可能な装置であり、その有効走査線数の半分又はそれに近い垂 直解像度をもつ表示パネルと、入力された映像信号に対し、ラインメモリを用いてスケ 一リングするスケーラとを備え、主としてその垂直解像度に適した映像信号を入力し て表示するためのものである。例えば、このような所定の有効走査線数をもつインタ 一レース信号として 1080i信号を適用した場合には、表示パネルとしては 540本又 はそれに近い垂直解像度をもつものが適用できる。この例における表示パネルは PA L方式又は SECAM方式の映像信号に最適化した表示パネルであってもよぐその 場合、本発明に係る映像表示装置のごとぐ主として PAL信号又は SECAM信号を 表示することを目的としてなされた装置であり、且つ、同装置でフレームメモリを用い ず且つ映像のブレも生じないように 1080i信号を表示することを可能としたものとなる
[0049] そして、本実施形態に係る映像表示装置は、上述の所定の有効走査線数をもつィ ンターレース方式の映像信号の片方のフィールドに対しては、スケーラでのスケーリ ングを施すことなく表示パネルに表示し、他方のフィールドに対しては、スケーラによ つて隣接する水平走査線の間の平均化するスケーリングを施して力 表示パネルに 表示する。このスケーラは、ラインメモリを使用したものであり、画面サイズを簡易にス ケーリング可能となって 、る。 [0050] 図 10は、本発明の一実施形態に係る映像表示装置の一構成例における主要部を 示す図である。以下、本実施形態に係る映像表示装置について、 1080本の有効走 查線数をもつインターレース方式の映像信号(1080i信号)を表示可能な装置であり 、その有効走査線数の半分又はそれに近 、垂直解像度をもつ表示パネルとして PA L方式の映像ソース用の液晶パネルを備えたものを例に挙げて説明する力 上述の ごとくプラズマパネル等などの他のマトリックス型の表示装置に対しても、また SECA M方式や他の方式の映像信号に対応するものであっても同様に適用可能である。ま た、本発明に係る映像表示装置は、 1080i信号等の HD信号も受信して表示するこ とも可能な、 PAL方式又は SECAM方式の放送受信装置などにも適用可能である。
[0051] 図 10で例示する映像表示装置 1は、入力切換部 11、 ADコンバータ 12、スケーリン グ用ラインメモリ 13、簡易スケーラ 14、画質強調補正部 15、 OSD制御部 16、 OSD 混合部 17、 γ補正部 18、液晶コントローラ 19、液晶パネル 20、ゲートドライバ 21、及 びソースドライバ 22を備えて構成される。なお、映像表示装置 1を構成する各部の構 成並びに接続関係は、これに限ったものではない。
[0052] 入力切換部 11は、複数の映像ソースからの映像信号 a, b, c,…を切り換えて入力 する。ここで入力される映像信号としては、所定の走査線数を有する、例えば PAL方 式, NTSC方式, HD方式などの映像信号などが該当し、それらのいずれかが選択 され後段に送出される。また、各方式の映像信号はチューナによって選局され、入力 切換にて任意の信号が選択される。ここでは、映像信号がアナログ信号である例を 挙げており、 ADコンバータ 12は、切換によって選択されたアナログ信号をデジタル 信号に変換する。
[0053] 簡易スケーラ 14は、スケーリング用ラインメモリ 13を用いて IP変換等の映像信号変 換処理を行うとともに、スケーリング用ラインメモリ 13を用いて後述する簡易スケーリン グを行うなどして、液晶パネル 20のサイズに従った解像度のデータに変換する。なお 、クロック周波数は入力される映像信号によって異なる力 クロック周波数もこのデー タ変換に応じて変更される。また、 PAL標準信号だけでなく NTSC標準信号を表示 する場合にも、スケーリング用ラインメモリ 13を用いた簡易スケーラ 14によって、 PAL 方式の表示が可能である。そして、映像表示装置 1において、 HD方式の映像信号( 1080i信号)を表示する場合にも、簡易スケーラ 14及びスケーリング用ラインメモリ 13 を用いて PAL方式の表示を行う。
[0054] 画質強調補正部 15は、ライン方向のみ又は上下左右数ピクセルを用い、デジタル フィルタによって映像のエッジ強調等の画質強調補正処理を施す。 OSD制御部 16 は、内蔵するフォントデータ又はビットマップデータによりオンスクリーン信号 (GUI信 号)を生成する制御を行う。 OSD混合部 17は、 OSD制御部 16で作成したフォントや 図形等を表すオンスクリーン信号を画面に重畳するために混合する。 y補正部 18は 、映像の γ特性を γテーブルに従って変更して映像のトーンを調整する。液晶コント ローラ 19は、映像データを液晶パネル 20を駆動する信号に変換してゲートドライバ 2 1及びソースドライバ 22に出力することで液晶パネル 20を制御する。ゲートドライバ 2 1は、液晶パネル 20のアクティブマトリックスのゲート信号を制御してどのラインに書 込むかを決定する。ソースドライバ 22は、液晶パネル 20のアクティブマトリックスのソ ース信号を制御する。
[0055] 液晶パネル 20は、画素の垂直方向と水平方向の間隔が等しく構成された X, Υの マトリックス構造をもち、スケーリングされた映像信号を入力してプログレッシブ方式の 映像を表示するマトリックス型の表示パネルである。液晶パネル 20は、 PAL方式の 水平走査線のうち表示信号が存在する水平走査線の数に対応する垂直方向画素数 をもち、水平方向画素数としては、例えばその垂直方向画素数に対して 4Z3の比率 の数に対応する画素数をもたせる。 X方向制御はソースドライバ 22が行い、 Y方向制 御はゲートドライバ 21が行う。ソースドライバ 22には液晶に書き込むべき RGB信号と 液晶駆動クロック (XCLK)が入る。ゲートドライバ 21には書き込みする力否かを制御 する OE信号、書込むラインを移動するための YCLKが入る。 PAL信号(540pに変 換済み)が入力される時は、 1フィールド表示開始時にまず YCLKが 1クロック入り、 1 ライン目を書き込みラインと指定し、 OEがアクティブになり、書込み可能状態になる。 RGB信号が 1ライン分ソースドライバ 22より入力され、ゲートドライバ 21で指定された 1ライン目にデータを書き込む。 1ライン書込み後 YCLKが 1クロック入り、次にライン を指定する。 RGB信号が書き込まれる。以下すベてのラインが書き込まれるまで続く [0056] 以下、上述のごとく構成された映像表示装置の簡易スケーラ 14における映像信号 変換処理を説明する。
[0057] 図 11は、図 10の映像表示装置において PAL方式の映像信号を表示する際の映 像信号変換処理例を説明するための図で、図 12は、液晶パネルの各ラインに対する PAL映像信号 (偶フィールド)の割り当て方法を説明するための図、図 13は、液晶パ ネルの各ラインに対する PAL映像信号 (奇フィールド)の割り当て方法を説明するた めの図である。
[0058] PAL方式(又は SECAM方式)の映像信号は、走査線数が 625本のインターレー ス方式の映像信号であり、そのうち映像信号の走査線は 576本となっている。この映 像信号(576i信号) 30を、 540本の画素列力もなる液晶パネル 20で表示するために は、まず片フィールドの 576i信号 30に対し、ラインメモリ 13を用いて IP変換を施して 、走査線が 576本のプログレッシブ信号(以下、 576p信号という) 31に変換する。こ の IP変換例は、 576i信号 30に対し、スケーリング用ラインメモリ 13を用いてフィール ドの走査線数を 288本力も倍の 576本に増やす簡易な垂直スケーリングである。ここ で、インターレース信号はプログレッシブ信号に変化して 、るが走査線の数は変化し ていないので、複雑な垂直方向のスケーリングは不要である。
[0059] また、 576i信号 30はその有効走査線数が 540本(片フィールド 270本)であり、 57 6p信号 31もその有効走査線数が 540本となる。従って、ラインメモリ 13へ入力する 走査線数を液晶パネル 20に合致した走査線数(540本)に制限するオーバースキヤ ン処理を施す必要がある。このオーバースキャン処理によって、 576p信号 31力 走 查線数が 540本のプログレッシブ信号(以下、 540p信号という) 32に変換される。な お、走査線が 576本から 540本に減少しているのは、 6.25%のオーバースキャン分 カットを行ったためであり、ここでも垂直スケーリングは不要である。
[0060] そして、 540p信号 32は、図 11で符号 33で示すように、 540本の画素列からなる液 晶パネル 20での表示が可能となる。符号 33は、 4 : 3型の欧州規格の表示パネル(7 20ドット X 540ドット)の画素列を模式的に表示したものであり、以下、この表示パネ ルを単にユーロパネルという。なお、本発明に係る映像表示装置は、このユーロパネ ルを備えることに限定されず、それに近い比率をもった表示パネルであっても適用可 能である。また、 576i信号 30は 4 : 3型であるから、それを 4 : 3型のユーロパネルに表 示するに際して、水平方向のスケーリングも不要である。
[0061] このように、 PAL方式の映像信号に対しては、ラインメモリ 13を用いて IP変換処理 及びオーバースキャン処理が施される。また、ここでは最も単純な IP変換例として各 走査線に対応する映像信号を、液晶パネル 20における複数の画素列に対して入力 する例を示している。この IP変換例では、偶フィールドの映像信号は、図 12で示すよ うに、それぞれの走査線が液晶パネル 20における 2本の画素列で表示されることとな り、奇フィールドの映像信号は、図 13で示すように、 1ライン分下げる必要があるため 最初の走査線の映像信号を 3本の画素列で表示する必要があるが、それ以外は各 走査線に対応する映像信号を、液晶パネル 20における 2本の画素列で表示すること となる。そして、奇フィールドで 3本の画素列に対して同じ走査線の映像信号を供給 することから、この IP変換で使用するラインメモリ 13は同時読み書き可能な 2本であり 、 576i信号における 288ラインの 1ラインを取り込み、取り込み後、倍のクロック周波 数で出力することで、ライン数を倍にして 576ラインにする。このとき、 1ラインの水平 周期は 576i信号の水平周期の半分にしておく。
[0062] ここで、液晶パネル 20におけるパネル駆動周波数につ!、て、ユーロパネル(パネル 水平ドット数が 720でパネル垂直ドット数が 540)を例に挙げて説明する。 PAL方式 の映像信号は、 1フィールド 270ラインで構成されており、その垂直同期周波数が 50 Hz、水平同期周波数 15.62KHzとなっている。一方、ユーロパネルも含め PAL方式 に適した液晶パネル 20は、 1フィールド 540ラインで表示するよう構成され、その垂直 同期周波数が 50Hz、水平同期周波数 31.25KHzとなっており、パネル駆動周波数 (駆動クロック)は 30.375MHzとなっている。なお、垂直トータルクロック数は、 625と なる。
[0063] なお、パネル駆動周波数は、水平同期周波数と水平トータルクロック数力 決まる。
水平トータルクロック数とは、水平 1ラインにおいて帰線期間まで含めた場合の駆動ク ロック数であり、 PAL方式に適した液晶パネル 20の場合は 972クロックである。 PAL 信号時(576p時)は水平同期周波数が 31.25KHzであるので、この場合のパネル 馬区動周波数は、 31.25KHz X 972 = 30.375MHzとなる。 [0064] 図 14は、図 10の映像表示装置において 1080i信号を表示する際の映像信号変換 処理例を説明するための図で、図 15は、液晶パネルの各ラインに対する 1080i信号 (偶フィールド)の割り当て方法を説明するための図、図 16は、液晶パネルの各ライン に対する 1080i信号 (奇フィールド)の割り当て方法を説明するための図、図 17は 10 80i信号を 540ラインの液晶パネル(PALパネル)に表示する際の 1080i信号と 540 ラインとの位置関係を説明するための図である。
[0065] 1080i信号は、走査線数が 1125本のインターレース方式の映像信号(以下、 112 5i信号という)であり、そのうち有効走査線が 1080本存在する。この 1080i信号 40を 540本の画素列力もなる液晶パネル 20で表示するためには、ラインメモリ 13を使用 して 1080i信号 40を、走査線数が 540本のプログレッシブ信号(540p信号と!/、う) 41 にする簡易の垂直スケーリングを施すことで、 IP変換する。この簡易の垂直スケーリ ング処理によって、 1080i信号 40力 S最終的に 540p信号 41に変換され、図 14にお V、て符号 43で示すように、 540本の画素列力 なる液晶パネル 20での表示が可能と なる。なお、符号 43は、ユーロパネルの画素列を模式的に表示したものである。なお 、 10801信号40は16 : 9型でぁるから、それを 4 : 3型のユーロパネルに表示する場合 には、水平方向のスケーリングが必要となる。
[0066] 次に、本実施形態の特徴部分である簡易な垂直スケーリングにつ 、て、 PALパネ ルでの 1080i信号の表示を例に挙げて説明する。従来、図 4に示したように 1080i信 号を 540ラインの液晶パネルに表示する場合にはフレームメモリを使用する力、若し くは垂直方向のブレを容認しなければならな力つた。し力しながら、本発明では、フレ ームメモリを用いず、且つ垂直方向の画像のブレもなぐ PALパネルでの 1080i信号 の表示が可能となる。
[0067] 本実施形態では、このような画像のブレを防ぐために、奇フィールドの表示時は 54 0ラインで考えた場合見かけ上 0.5ライン分(1080i信号で考えると 1ライン分)だけ下 げる。そして、奇フィールド表示時には、表示するラインと 1つ下のラインとの平均をと ることで、 0.5ライン分下げた効果を得るようにしている。このとき、偶フィールドは簡易 スケーラ 14を通さないか或いは処理なしで通過させ、簡易のスケーリングを施さない ようにする。 [0068] 偶フィールド及び奇フィールドの映像信号に対するラインの割り当てにっ 、ては、 図 15及び図 16で例示しており、これを参照して説明する。まず、偶フィールドの映像 信号の nライン (第 1ライン)力 液晶パネル 20の画素列の 1列目といったように、その まま液晶パネル 20の各画素列に表示される。一方、奇フィールドの映像信号 m, m + 1, m+ 2,…に対しては、液晶パネル 20の画素列は偶フィールドに対して図 17で 示すように本来 0.5ライン分下げる必要があることから、それぞれ液晶パネル 20の画 素列の上から m, ( (m) + (m+ l) ) /2, ( (m+ 1) + (m+ 2) ) /2, ( (m+ 2) + (m + 3) ) /2,…という具合に、第 1画素列を除き隣接する水平走査線の間の平均化す るスケーリングが施される。このように、 540pでの表示ラインの内容は、 1080i信号の 偶フィールドと、 1080i信号の奇フィールド内での平均値との交互に表示されることと なる。但し、ここで (m+ 1)等はそのラインの映像信号を指す。このような簡易の垂直 スケーリングによってなされる IP変換は、ラインメモリ 13は同時読み書き可能な 2本で 済む。なお、上述した偶フィールドに対する処理と奇フィールドに対する処理とを逆 転させてもよい。
[0069] PAL方式の液晶パネル 20において 1080i信号を表示する際には、さらに、水平同 期周波数の違 、を吸収するために液晶パネル 20の表示クロックを上げなければなら ない。 1080i信号は、 1フィールド 540ラインで構成されており、その垂直同期周波数 力 S60Hz、水平同期周波数 33.75KHzとなっている。一方でパネル水平トータルクロ ック数は上述したように 972であるので、パネル駆動周波数は 33.75KHz X 972 = 3 2.8MHzとなる。このように、液晶パネル 20は、パネル駆動周波数を、 PAL信号表 示時には 30.375MHzとし、 1080i信号表示時には 32.8MHzと、表示クロックを上 げる。
[0070] 次に、図 18を参照して図 10の映像表示装置の回路構成例を説明する。図 18で例 示するマトリックス型表示装置の表面には、液晶パネル 20が装着され、背面には、電 源基板 51、信号入力基板 52、メイン基板 53、 LCD制御基板 54、ノ ックライト用イン バータ基板 55、操作スィッチ基板 56が設けられて 、る。
[0071] 信号入力基板 52には、入力切換部 11に相当する入力切換 IC61が設けられてい る。メイン基板 53には、 ADコンバータ 12に相当する ADコンバータ IC62、スケーリン グ用ラインメモリ 13に相当する映像信号変換用メモリ IC63、及び画像処理 IC64が 設けられている。画像処理 IC64は、簡易スケーラ 14、画質強調補正部 15、 OSD制 御部 16、及び OSD混合部 17に相当する ICである。 LCD制御基板 54には、 γ補正 部 18に相当する γ補正 IC65、液晶コントローラ 19に相当する液晶コントローラ IC66 が設けられている。マトリックス型表示装置の背面には、さらに、ゲートドライバ 21、及 びソースドライバ 22が設けられて!/、る。
[0072] 以上、説明したように、本実施形態に係る映像表示装置における簡易スケーラ 14 では、 PAL方式等の映像信号に適したものであるので、 PAL方式の標準(SD)映像 信号をユーロパネルに表示する場合には、 576i信号を 576p信号に IP変換し、それ を 540p信号に変換するだけであり、オーバースキャンにカ卩えて垂直方向には単純に 2倍のスケーリングを行うだけの IP変換で済む。一方、この映像表示装置は、ハイビ ジョン (HD)映像信号をユーロパネルに表示する場合にも、 1080i信号を 540p信号 にする簡易な垂直スケーリングと水平スケーリングを行うだけで済む。
[0073] また、 NTSC方式の標準(SD)映像信号をユーロパネル等の PAL方式の表示パネ ルに表示する場合にも、垂直方向に対しては、そのスケーラにより、 NTSC方式の映 像信号の水平走査線を表示パネルに対応した水平走査線に補間することで対応が 可能である。例えば、 525i信号のオーバースキャン分を除き 480i信号に変換した後 、480i信号に対して 540p信号との走査線数の比に基づいた簡易な垂直スケーリン グによって IP変換を施すし、その他水平方向のスケーリングを必要に応じて施せばよ い。
[0074] このように、従来ではスケーラにフレームメモリを使うか画像のブレを容認せざるを 得な力つた力 本実施形態ではフレームメモリより格段にメモリ容量の小さいラインメ モリを使うだけの簡素化されたスケーラが採用でき、回路の簡素化により規模及びコ スト面で有益となるだけでなぐ消費電力の低減が可能となり、環境に優しい映像表 示装置が提供できる。また、映像信号の水平走査線信号をパネルの画素に合致させ て表示することにより、簡易なスケーリングで済み、スケーリングによる画質の影響を 極力防止することもできる。このように、本実施形態によれば、 1080i信号等の所定 の有効走査線数をもつインターレース方式の映像信号を、その有効走査線数の半分 又は半分に近い垂直解像度をもつ表示パネルに表示するに際し、垂直方向のスケ 一リングによって映像情報がブレることがなくなり、且つ回路規模、コスト、並びに駆 動電力を増大させることもなくなる。
[0075] また、本例では表示装置の水平方向と垂直方向のサイズの比率力 3である場合 について説明した力 16 : 9の場合も同様に実施できることはいうまでもない。また、 ハイビジョン信号として 1080i信号にっレ、て説明した力 同様のハイビジョン信号で ある 720p信号にっ 、ても 3Z4倍と 、う比較的単純なスケーリングで当該表示装置 への表示が可能である。また、 PAL方式、 SECAM方式について説明した力 576Ϊ 放送方式、 1080p放送方式、 576p放送方式についても同様に実施できる。
また、本発明に関して上述した表示装置としては、直視型表示パネルであることが 好ましい。この表示パネルは、対角線長が 17インチ以上であることがさらに好ましい。 以下に、 PAL方式を例に挙げ、この理由、すなわち PALの解像度に合わせた表示 パネルの有効性について、下表 1を参照しながら説明する。
[0076] [表 1]
Figure imgf000023_0001
[0077] 従来の表示パネルは NTSC準拠の液晶パネルが主であり、従って欧州の液晶 TV においても NTSC準拠のパネルを使用していた。 NTSCの走査線数は 525本であり 、この走査線を識別できなくなるのは視力 1.0の視聴者がパネルの縦サイズの約 7倍 の距離から見た場合であることは知られて 、る。走査線を識別できなくなる距離は視 聴に適した距離である。これを、具体的な値で見ると表 1の NTSC時のようになる。
[0078] 一方、 PAL放送方式では走査線数 625本であるので、この走査線数が識別できな くなる距離は 525と 625の比率分だけ短くなる。 PAL方式におけるこの具体的な値は 、 NTSCの場合の距離に 525/625 (0.82)を力けた数字とすると、表 1の PAL時の ようになる。
[0079] このように、 NTSCと PALで同じインチ数でも視聴に適した TVからの距離に大きな 差がある。 PALは NTSCに比べて TVに接近して視聴することができる。例えば、 37 型では PAL方式は NTSC方式に比べて 50cm以上 TVに接近して視聴できることに なる。これは PAL方式の大きなメリットの一つである。
[0080] しかし、 PAL方式を NTSC準拠のパネルで表示した場合、スケーラによる解像度変 換が発生し、本来の 625本の走査線の表示ができない。そのため、従来の製品では PAL特有のメリットが享受できない状況であった。
[0081] そこで、本発明のごとき PALの走査線数に特ィ匕した液晶パネルを作成し、 PAL方 式の走査線を 1対 1で表示することによって、視聴者はその分だけ近くで視聴すること ができ、 PAL方式本来のメリットを享受できることとなる。このように、 PAL解像度に特 化したパネルを使用する意義は大き!/、。
[0082] また、仮に、 6インチ程度のモニタで、 PALパネルに準拠した解像度の液晶パネル を適用したとしても、 6インチモニタの場合、走査線数による視聴に適した距離の差は 表 1の通り高々 10cm以下である。さらに、仮にプロジェクタで PALパネルに準拠した 解像度を適用したとしても、プロジェクタの場合は投影するサイズ数が一定でな 、の で、一律には PAL方式のメリットを得られるとは言えない。従って、特に大型液晶パ ネルにおいて PAL方式に特ィ匕することの意義は大きくなる。
[0083] 直視型表示パネルであること、さらには 17インチ以上のパネルであることの有効性 は、視聴者が TVを視聴する実使用環境を考慮してみても理解できる。(1)プライべ ートルームで 17インチの TVを視聴する場合、(2)リビングで 37インチの TVを視聴す る場合について考察する。
[0084] (1) 17インチはプライベートルームでの視聴が主になる。従って、プライベートルー ムを 2.7mX 2.7m (約 4.5畳)の部屋とすると、部屋の端に TVを置き、部屋の中央で 視聴すると視聴距離は 1.36mとなる。 17インチの最適視聴距離は、 NTSCパネルで 1.51m, PAL特化パネルが 1.26mである。このように、 PALパネルは、最適視聴距 離よりも長くなるので、適した状態で視聴できる。
[0085] (2)リビングを 4m X 5.5m (約 14畳)の部屋とすると、部屋の端に TVを置き、部屋の 中央で視聴すると視聴距離は 2.7mとなる。 37インチの最適視聴距離は、 NTSCパ ネルで 3.28m、 PAL特化パネルが 2.76mである。このように、 PALパネルは、最適 視聴距離を確保できるので、適した状態で視聴できる。他のインチ数についても PA Lパネルのほうが適した状態で視聴できる場面が大幅に増えることは明らかである。
[0086] このように、表示パネルを PAL方式又は SECAM方式の映像信号に最適化するこ とにより、同じサイズのパネルにおいて最適視聴距離を最も短くすることが可能となる 。また、その効果は、パネルサイズが大きいほうが大きくなる。
[0087] また、本発明の実施形態として PAL、 SECAM方式の映像信号を表示する液晶パ ネルにつ 、て説明した力 他の放送方式例えば NTSC方式を表示する液晶パネル についても映像信号の走査線と表示パネルの垂直方向の画素が 1: 1にしたものであ り、表示パネルの水平方向と垂直方向のサイズの比率がワイドサイズの比率であり、 放送方式本来の垂直解像度での視聴ができるものであれば、放送方式本来の解像 度に応じた最適視聴距離を確保できるので、この発明の範疇である。
[0088] 図 19は、上記図 10の構成で、 PAL方式の標準(SD)映像信号を 16: 9型の欧州 規格のワイドユーロパネル(960ドット X 540ドット)に表示するときの OSD表示につ いて説明するための図である。
[0089] 図 19の例では、走査線数が 576本のインターレース方式の映像信号(576i映像信 )を ADコンバータ 12で AD変換した後、 OSD混合部 17にて文字等のオンスクリーン 信号をデジタル映像信号に重畳する。ここでは、オンスクリーン信号は、例えば、図 1 9の符号 70に示す文字情報" 1 "として重畳される。
[0090] そして、簡易スケーラ 14では、オンスクリーン信号が重畳された映像信号を、図 19 の符号 72に示す走査線が 576本のプログレッシブ信号(576p信号)に変換する。こ こでは、単純にフィールドの走査線数を 2倍に増やす簡易スケーリングが行われる。 そして、図 19の符号 72の 576p信号を、オーバースキャンによって図 19の符号 73に 示す走査線が 540本のプログレッシブ信号に変換する。
[0091] この場合は、簡易スケーラ 14の前段で、 OSD混合部 17によるオンスクリーン信号 が重畳されている力 簡易スケーラ 14における処理力 ライン間演算を伴わない簡 易スケーリングであるため、重畳された文字等のオンスクリーン信号をぼけることなく 表示することができる。
[0092] 図 20は、上記図 10の構成で、ハイビジョン (HD)映像信号を 16 : 9型の欧州規格 のワイドユーロパネル(960ドット X 540ドット)に表示するときの OSD表示について説 明するための図である。
[0093] ハイビジョンの場合も、上記の PAL標準(SD)信号の場合と同様に、 ADコンバータ 12でデジタル変換された 1080i映像信号に対して、 OSD混合部 17にて、例えば図 20の符号 80に示す文字情報〃 1 "をオンスクリーン信号として重畳する。そして、簡易 スケーラ 14では、オンスクリーン信号が重畳された映像信号を、図 20の符号 82に示 す走査線が 540本のプログレッシブ信号(540p信号)に変換する。得られた 540p信 号は、 540行の画素列を有するワイドユーロパネルにそのまま表示することができる( 図 20の符号 83)。
[0094] この場合にも、オンスクリーン信号が重畳されている映像信号は、簡易スケーラ 14 でライン間演算を伴うスケーリングの必要がなくそのままユーロパネルに表示できるた め、重畳された文字等のオンスクリーン信号をぼけることなく表示することができる。
[0095] 図 21は、本発明の他の実施形態に係る映像表示装置の一構成例における主要部 を示す図である。上記のように、本発明では、簡易スケーラ 14の前段で、 OSD表示 用の文字等のオンスクリーン信号を映像信号に重畳することができる。従って、 OSD 混合部 17を ADコンパータ 12と簡易スケーラ 14との間に配置する構成のみならず、 図 21に示す映像表示装置 2のように、 ADコンバータ 12の前段に OSD混合部 17を 配置し、アナログの映像信号に対して文字等のオンスクリーン信号を重畳するように してもよい。この場合は、 OSD混合部 17として、廉価のアナログの文字重畳 ICを適 用することができるため、回路を簡略ィ匕するとともに、装置を低コストィ匕できる、という 効果が得られる。
[0096] また、本発明の映像表示装置 2においては、スケーリングを行う映像信号変換部 14 tとして、簡易スケーラを用いることができ、フレームメモリを用いる必要が無ぐ回路が 簡素化できるため、消費電力を削減することができ、環境に優しい製品を提供できる という効果も得られる。
[0097] 図 22は、本発明の他の実施形態に係る映像表示装置の一構成例における主要部 を示す図である。図中、 23は入力映像信号力も文字データ信号を分離するテレテキ スト信号分離部、 24は文字データ信号力 文字信号を発生するテレテキスト文字信 号発生部、 25は文字信号を映像信号に重畳するテレテキスト文字信号混合部を示 す。本実施形態の映像表示装置 3は、テレテキスト文字信号混合部 25を、上記簡易 スケーラ 14に相当する映像信号変換部 14tの前段に配置し、 OSD混合部 17をテレ テキスト文字信号混合部 25よりも後段 (ここでは、映像信号変換部 14tの後段)に配 置しているため、映像信号変換部 14tの前段で、文字信号を映像信号に重畳するこ とができる。なお、図 22乃至図 24において文字信号を欧州のテレテキストとして記載 しているが、例えば、クローズドキャプション (米国)、文字多重(日本)としても同様で ある。
[0098] 図 22において、映像信号に含まれて送られてくるテレテキストやクローズドキヤプシ ヨンなどの文字は、垂直位置が映像信号の何ライン目力 力、また、水平位置が水平 同期信号力 何マイクロ秒力 表示するのかと 、つたように、映像信号に対して表示 位置が定められているため、映像信号が変換される前に重畳する必要がある。しかし 、デジタル処理する従来のテレビジョン装置では、 AD変換して信号変換することによ り、重畳した文字信号カ^ィン間演算によりぼけてしまっていた力 本発明では、映像 信号のライン間演算をしないでも信号変換できるような液晶パネル 20の走査線数に しているため、文字信号を重畳した映像信号を信号変換しても文字信号がぼけること がない。
[0099] また、映像表示装置 3の本体内で発生させるメニューなどの OSD信号は、映像信 号や文字信号に優先させて表示する必要があるため、文字信号重畳後に重畳する 必要があるが、 OSD信号についても、文字信号と同様に信号変換により文字がぼけ ることがないため、信号変換の前でも後でも自由に配置することができる。
[0100] 従って、上記図 22に示すように、テレテキスト文字信号混合部 25を映像信号変換 部 14tの前段に配置し、 OSD混合部 17を映像信号変換部 14はりも後段に配置す る構成のみならず、図 23に示す映像表示装置 4のように、テレテキスト文字信号混合 部 25と映像信号変換部 14tの間に OSD混合部 17を配置してもよい。また、図 24に 示す映像表示装置 5のように、 ADコンバータ 12の前段にテレテキスト文字信号混合 部 25を配置し、 OSD混合部 17を ADコンバータ 12よりも後段に配置して、アナログ の映像信号に対して文字信号を重畳するようにしてもよい。この場合は、テレテキスト 文字信号混合部 25として、廉価のアナログの文字重畳 ICを適用することができるた め、回路を簡略ィ匕するとともに、装置を低コストィ匕できる、という効果が得られる。 また、図 22及び図 23において、テレテキスト信号分離部 23は、 ADコンバータ 12 の前段に接続されて ヽても良 、。
[0101] また、上記構成例では、 PAL方式の映像ソース用のマトリックス型液晶表示装置に ついて説明したが、本発明は、 SECAM方式の映像ソース用のマトリックス型液晶表 示装置についても同様に適用可能であることは当業者であれば容易に理解できょう 。また、 576i放送方式或いは 576p放送方式の映像ソース用のマトリックス型表示装 置についても同様に適用可能である。また、ここではマトリックス型表示パネルとして 液晶パネルの場合を説明したが、本発明は、プラズマパネルを用いた表示装置にも 適用可能である。
[0102] また、ここまでの説明はアスペクト比 16: 9のワイド表示装置で説明した力 ァスぺク ト比 4 : 3の標準アスペクトの表示装置であっても、同様の効果があることは、明らかで ある。この場合、水平方向の画素数は 720程度が適当である。
[0103] また、本発明は、 NTSCの方式の映像ソース用のマトリックス型液晶表示装置につ いても、同様の効果を奏することができる。すなわち、 NTSC方式の映像信号は、表 示に使用する 1フレームの水平ラインはほぼ 480ラインである。よって、マトリックス型 表示装置の垂直方向の画素数を 480にすれば、映像信号の表示ライン数と表示装 置の垂直方向の画素数を等しくすることができる。そのため、文字を重畳してから表 示装置のための映像信号を変換しても、水平ラインと垂直方向の画素を 1: 1に変換 することができるため、映像信号も文字信号もぼけることがない。なお、垂直方向の画 素数力 80であるため、水平方向の画素数は 16 : 9のワイドアスペクト比の場合は 85 3程度、 4 : 3の標準アスペクト比の場合は 640程度が適当である。
また、 480i放送方式についても NTSC方式と同様の効果を奏することができる。 以上、本発明の例を説明したが、本発明は上述の例に限定されるものではなぐ特 許請求の範囲に記載された発明の範囲にて様々な変更が可能であることは当業者 に理解されよう。
また、本実施の形態では映像表示装置という名称を用いたが、これは説明の便宜 上であり、液晶表示パネル、 PALパネル、 NTSCパネル等であってもよいことは勿論 である。

Claims

請求の範囲
[I] ドットマトリックス方式の表示装置に特定の映像方式の映像信号を表示する映像表 示装置において、
前記表示装置は、垂直方向の画素数が前記映像信号の有効走査線数に対してォ 一バースキャン分だけ少ない画素数に設定されており、前記映像信号の走査線と表 示装置の垂直方向の画素が 1: 1に対応したものであり、前記映像信号の表示に最適 化されて!/ヽることを特徴とする映像表示装置。
[2] 前記特定の映像方式は 576i放送方式であることを特徴とする請求項 1に記載の映 像表示装置。
[3] 前記特定の映像方式は 576p放送方式であることを特徴とする請求項 1に記載の映 像表示装置。
[4] 前記特定の映像方式は 1080i放送方式であることを特徴とする請求項 1に記載の 映像表示装置。
[5] 前記特定の映像方式は 1080p放送方式であることを特徴とする請求項 1に記載の 映像表示装置。
[6] 前記特定の映像方式は PAL方式又は SECAM方式であることを特徴とする請求 項 1に記載の映像表示装置。
[7] 前記表示装置の水平方向と垂直方向のサイズの比率が 4 : 3であることを特徴とする 請求項 1乃至 6のいずれか 1項に記載の映像表示装置。
[8] 前記表示装置の水平方向と垂直方向のサイズの比率が 16 : 9であることを特徴とす る請求項 1乃至 6のいずれ力 1項に記載の映像表示装置。
[9] 前記表示装置の垂直方向の画素数は 540であることを特徴とする請求項 1乃至 8 の!、ずれか 1項に記載の映像表示装置。
[10] 前記表示装置の水平方向の画素数は 720であることを特徴とする請求項 9に記載 の映像表示装置。
[II] 前記表示装置の水平方向の画素数は 960であることを特徴とする請求項 9に記載 の映像表示装置。
[12] インターレース方式の 1080本の有効走査線数をもつ映像信号を半分の走査線数 にスケーリングして前記表示装置に表示することを特徴とする請求項 9乃至 11のい ずれか 1項に記載の映像表示装置。
[13] プログレッシブ方式の 720本の有効走査線数をもつ映像信号を 3Z4の走査線数 にスケーリングして前記表示装置に表示することを特徴とする請求項 9乃至 11のい ずれか 1項に記載の映像表示装置。
[14] 前記表示装置の表示部は対角線長が 17インチ以上であることを特徴とする請求項
1乃至 13のいずれか 1項に記載の映像表示装置。
[15] 所定数の走査線を有するインターレース方式の映像信号を入力する映像信号入力 部と、該映像信号入力部からの映像信号のうち表示に使用する走査線を、該走査線 の 1フレーム当りの走査線数の整数分の 1の走査線を有するプログレッシブ方式の映 像信号に変換する映像信号変換部と、該映像信号変換部からの映像信号を入力し てプログレッシブ方式の映像を表示するマトリックス型の表示パネルと、を有し、 OSD 表示を行うためのオンスクリーン信号を映像信号に重畳する OSD混合部を、前記映 像信号変換部よりも前段に有することを特徴とする映像表示装置。
[16] 所定数の走査線を有するインターレース方式の映像信号を入力する映像信号入力 部と、前記映像信号をデジタル映像信号に変換する ADコンバータと、前記デジタル 映像信号のうち表示に使用する走査線を、該走査線の 1フレーム当りの走査線数の 整数分の 1の走査線を有するプログレッシブ方式のデジタル映像信号に変換する映 像信号変換部と、該映像信号変換部力ゝらの映像信号を入力してプログレッシブ方式 の映像を表示するマトリックス型の表示パネルと、を有し、 OSD表示を行うためのオン スクリーン信号を映像信号に重畳する OSD混合部を、前記 ADコンバータよりも前段 に有することを特徴とする映像表示装置。
[17] 所定数の走査線を有するインターレース方式の映像信号を入力する映像信号入力 部と、該映像信号入力部からの映像信号のうち表示に使用する走査線を、該走査線 の整数分の 1の走査線を有するプログレッシブ方式の映像信号に変換する映像信号 変換部と、該映像信号変換部力ゝらの映像信号を入力してプログレッシブ方式の映像 を表示するマトリックス型の表示パネルと、前記入力映像信号から文字データ信号を 分離する手段と、該文字データ信号から文字信号を発生する手段と、該文字信号を 映像信号に重畳する文字信号重畳部と、 OSD表示を行うためのオンスクリーン信号 を映像信号に重畳する OSD混合部と、を備え、前記文字信号重畳部を前記映像信 号変換部よりも前段に配置し、前記 OSD混合部を前記文字信号重畳部よりも後段に 配置することを特徴とする映像表示装置。
[18] 所定数の走査線を有するインターレース方式の映像信号を入力する映像信号入力 部と、前記映像信号をデジタル映像信号に変換する ADコンバータと、前記デジタル 映像信号のうち表示に使用する走査線を、該走査線の整数分の 1の走査線を有する プログレッシブ方式のデジタル映像信号に変換する映像信号変換部と、該映像信号 変換部からの映像信号を入力してプログレッシブ方式の映像を表示するマトリックス 型の表示パネルと、前記入力映像信号から文字データ信号を分離する手段と、該文 字データ信号から文字信号を発生する手段と、該文字信号を映像信号に重畳する 文字信号重畳部と、 OSD表示を行うためのオンスクリーン信号を映像信号に重畳す る OSD混合部と、を備え、前記文字信号重畳部を前記 ADコンバータよりも前段に配 置し、前記 OSD混合部を前記 ADコンバータよりも後段に配置することを特徴とする 映像表示装置。
[19] 前記映像信号変換部は、表示に使用する映像信号として 540本の走査線を有する 映像信号に変換するものであり、該変換した 540本の走査線を有する映像信号を 54 0本の画素列を有するマトリックス型の表示パネルに表示することを特徴とする請求 項 15乃至 18のいずれか 1項に記載の映像表示装置。
[20] 前記インターレース方式の映像信号は、 576i放送方式の映像信号であることを特 徴とする請求項 19に記載の映像表示装置。
[21] 前記インターレース方式の映像信号は PAL方式又は SECAM方式であることを特 徴とする請求項 19に記載の映像表示装置。
[22] 前記インターレース方式の映像信号は、 1080i放送方式の映像信号であることを 特徴とする請求項 19に記載の映像表示装置。
[23] 前記映像信号変換部は、表示に使用する映像信号として 480本の走査線を有する 映像信号に変換するものであり、該変換した 480本の走査線を有する映像信号を 48 0本の画素列を有するマトリックス型の表示パネルに表示することを特徴とする請求 項 15乃至 18のいずれか 1項に記載の映像表示装置。
[24] 前記インターレース方式の映像信号は、 480i放送方式の映像信号であることを特 徴とする請求項 23に記載の映像表示装置。
[25] 前記インターレース方式の映像方式は NTSC方式であることを特徴とする請求項 2
3に記載の映像表示装置。
PCT/JP2006/310141 2005-05-25 2006-05-22 映像表示装置 WO2006126483A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP06756447A EP1885126B1 (en) 2005-05-25 2006-05-22 Video display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005-152877 2005-05-25
JP2005152877A JP2006333000A (ja) 2005-05-25 2005-05-25 映像表示装置

Publications (1)

Publication Number Publication Date
WO2006126483A1 true WO2006126483A1 (ja) 2006-11-30

Family

ID=37451909

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/310141 WO2006126483A1 (ja) 2005-05-25 2006-05-22 映像表示装置

Country Status (4)

Country Link
EP (1) EP1885126B1 (ja)
JP (1) JP2006333000A (ja)
TW (1) TW200718194A (ja)
WO (1) WO2006126483A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2962289B1 (fr) * 2010-07-05 2012-08-17 Awox Dispositif de commande d'un televiseur et televiseur le comportant

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11133939A (ja) * 1997-10-29 1999-05-21 Hitachi Ltd 表示装置
JP2000338925A (ja) * 1999-05-28 2000-12-08 Alps Electric Co Ltd 映像表示装置
JP2001236042A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2004040696A (ja) * 2002-07-08 2004-02-05 Matsushita Electric Ind Co Ltd 映像フォーマット変換装置及びデジタル放送受信装置
EP1404130A1 (en) 2002-09-24 2004-03-31 Matsushita Electric Industrial Co., Ltd. Method and apparatus for processing a video signal mixed with an additional image signal

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02237280A (ja) * 1989-03-10 1990-09-19 Hitachi Ltd 標準/高品位テレビジョン受信装置
JP2531426B2 (ja) * 1993-02-01 1996-09-04 日本電気株式会社 マルチスキャン型液晶ディスプレイ装置
US6124893A (en) * 1998-04-29 2000-09-26 Stapleton; John J. Versatile video transformation device
JP2001042852A (ja) * 1999-05-21 2001-02-16 Canon Inc 表示装置、方法及びコンピュータ読み取り可能な記憶媒体
EP1361750A1 (en) * 2002-05-08 2003-11-12 Koninklijke Philips Electronics N.V. Video and text display
CN100493160C (zh) * 2003-04-09 2009-05-27 松下电器产业株式会社 Osd合成图像译码装置和osd合成图像译码方法
US7400360B2 (en) * 2003-09-22 2008-07-15 Lsi Corporation Device for simultaneous display of video at two resolutions with different fractions of active regions

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11133939A (ja) * 1997-10-29 1999-05-21 Hitachi Ltd 表示装置
JP2000338925A (ja) * 1999-05-28 2000-12-08 Alps Electric Co Ltd 映像表示装置
JP2001236042A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2004040696A (ja) * 2002-07-08 2004-02-05 Matsushita Electric Ind Co Ltd 映像フォーマット変換装置及びデジタル放送受信装置
EP1404130A1 (en) 2002-09-24 2004-03-31 Matsushita Electric Industrial Co., Ltd. Method and apparatus for processing a video signal mixed with an additional image signal

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1885126A4 *

Also Published As

Publication number Publication date
TWI324885B (ja) 2010-05-11
EP1885126B1 (en) 2012-08-08
EP1885126A1 (en) 2008-02-06
TW200718194A (en) 2007-05-01
JP2006333000A (ja) 2006-12-07
EP1885126A4 (en) 2010-08-25

Similar Documents

Publication Publication Date Title
US6166772A (en) Method and apparatus for display of interlaced images on non-interlaced display
EP1727121B1 (en) Display apparatus and control method thereof
JP3377667B2 (ja) 画像表示装置
KR100424755B1 (ko) 문자다중방송용텔레비젼수상기
TW511073B (en) A method and apparatus in a computer system to generate a downscaled video image for display on a television system
JPH0851600A (ja) 映像信号変換装置
WO2006126483A1 (ja) 映像表示装置
JP4299496B2 (ja) 表示装置およびテレビ受像機
JP2006184619A (ja) 映像表示装置
JP4332312B2 (ja) 映像信号処理装置、映像表示装置並びに映像信号処理方法
JP2006203847A (ja) 映像表示装置
JP2006227442A (ja) 映像信号処理装置、及び該装置を備えた映像表示装置
JP2003324695A (ja) 映像表示装置及び映像フォーマット変換装置
JP2557705B2 (ja) 多画面表示装置
JP2006186457A (ja) 映像表示装置
US6078702A (en) Image display apparatus
JP2006186958A (ja) 映像表示装置
JP2006203849A (ja) 映像表示装置
JP2004101924A (ja) 画像信号処理装置および画像信号処理方法
JP2006174006A (ja) 映像表示装置
JP2006173994A (ja) 映像表示装置
JP2008083146A (ja) 映像表示装置
JPH05103285A (ja) 液晶表示装置及びその駆動方法
JP2007171454A (ja) 映像表示装置
JPH09168122A (ja) 映像表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 2006756447

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: RU

WWP Wipo information: published in national office

Ref document number: 2006756447

Country of ref document: EP