WO2006095112A1 - Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque - Google Patents

Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque Download PDF

Info

Publication number
WO2006095112A1
WO2006095112A1 PCT/FR2006/050200 FR2006050200W WO2006095112A1 WO 2006095112 A1 WO2006095112 A1 WO 2006095112A1 FR 2006050200 W FR2006050200 W FR 2006050200W WO 2006095112 A1 WO2006095112 A1 WO 2006095112A1
Authority
WO
WIPO (PCT)
Prior art keywords
transistor
less
state current
mos transistor
gate length
Prior art date
Application number
PCT/FR2006/050200
Other languages
English (en)
Inventor
Nicolas Cavassilas
Original Assignee
Centre National De La Recherche Scientifique
Universite Paul Cezanne D'aix Marseille Iii
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Centre National De La Recherche Scientifique, Universite Paul Cezanne D'aix Marseille Iii filed Critical Centre National De La Recherche Scientifique
Priority to US11/885,900 priority Critical patent/US20110079769A1/en
Priority to JP2008500244A priority patent/JP2008533714A/ja
Priority to EP06726224A priority patent/EP1859485A1/fr
Publication of WO2006095112A1 publication Critical patent/WO2006095112A1/fr

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78639Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a drain or source connected to a bulk conducting substrate

Definitions

  • the present invention relates to very small MOS transistors, commonly referred to as nanoscale transistors. Presentation of the prior art
  • the quantum effects In a nanometric transistor, due to the very small gate length, the quantum effects, and in particular the transfer of charge carriers between the source and the tunnel drain, become significant. These quantum effects become preponderant when the gate length of the MOS transistor is of the order of magnitude of the de Broglie wavelength of the charge carriers in the channel material, for example less than twice this wavelength. , and more particularly equal to or even substantially less than this wavelength.
  • the de Broglie wavelength in silicon is of the order of 14 nm at ambient temperature, and 27 nm at room temperature. temperature of liquid nitrogen (77 K 0). This wavelength is of the order of 25 nm in GaAs at room temperature.
  • FIG. 1 very generally shows an N-channel MOS transistor.
  • the MOS transistor is formed in a thin layer of semiconductor material formed on an insulating layer 1.
  • the insulating layer 1 constitutes a solid insulating substrate or is an insulating layer deposited on another material, for example silicon oxide on silicon.
  • the thin layer of semiconductor material comprises a P-type lightly doped channel region 3 formed under a gate insulator 4 and a gate conductor 5. On either side of the channel region are formed regions 7 and 8 strongly doped N type, corresponding respectively to the source and the drain.
  • Such a transistor is considered in which the gate length L is, as previously indicated, of the order of the de Broglie wavelength, that is to say between a value of approximately two times this wavelength and values well below this wavelength in the material under consideration.
  • An object of the present invention is to improve this ratio 1ONZ 1 OFF without damaging other characteristics of the transistor and in particular the current IQN- Summary of the invention
  • the present invention provides a MOS transistor whose gate length is less than twice the de Broglie wavelength of the charge carriers in the channel material.
  • the section of the channel region is reduced in the vicinity of the drain region by at least one dimension to less than half said wavelength.
  • the channel region at least, is between two insulators.
  • the transistor consists of a thin layer of semiconductor ⁇ formed on an insulator.
  • the transistor is formed with regard to its semiconductor portion of a wire or nanotube.
  • the transistor is formed in a semiconductor bridge.
  • the gate length is less than the de Broglie wavelength.
  • the transistor is formed in a thin layer of silicon, the gate length being less than 20 nm, and the thickness of the silicon layer at the narrowing being less than 3 nm.
  • the gate length is less than 10 nm.
  • FIG. 1 represents a nanoscale MOS transistor according to the prior art
  • Figure 2 shows a nanoscale MOS transistor according to an embodiment of the present invention
  • FIG. 3 represents the potential barrier between the source and the drain, in the ON state and in the OFF state, according to the present invention and according to the prior art.
  • the thickness of the thin semiconductor layer comprising the source 7, channel 3 and drain 8 regions is designated el.
  • the channel region 3 comprises a narrowing in the vicinity of the drain region 8, the channel layer having at this narrowing only a thickness e2.
  • This narrowing results for example from a protuberance 11 of the insulating layer 1 in the part of the channel region adjacent to the drain region.
  • This narrowing has the effect of increasing the quantum confinement of the electrons in the channel in the vicinity of the drain and creating an additional potential barrier.
  • the thickness e2 at the level of the narrowing it is necessary for the thickness e2 at the level of the narrowing to be sufficiently small for the charge carriers to be confined.
  • the thickness e2 must be less than half the de Broglie wavelength.
  • the lower curve (OFF) represents the energy potential in the state blocked by a curve 30 for the transistor of Figure 1 and a curve 31 for the transistor of Figure 2.
  • this barrier In the OFF state where the potential barrier is higher, this barrier normally prevents the propagation of most of the thermionic current and the current is essentially a quantum current, that is to say a tunnel effect current. the presence of the additional barrier results in a significant reduction in tunnel propagation.
  • the present invention applies to a MOS transistor comprising a confined channel region and provides for a narrowing of its channel region in the vicinity of the drain.
  • the MOS transistor may be a double gate transistor, i.e. another gate is placed on the lower face side.
  • the narrowing may result from protuberances on the side of the lower face and / or the side of the upper face.
  • the transistor may also consist of a wire or nanotube surrounded at its channel region by a gate insulator, the shape of the narrowing then being determined as a function of possible anisotropy of the semiconductor material in question.
  • bridge MOS transistors commonly referred to as SON (Silicon On Nothing).
  • the present invention is not limited to the use of silicon as a semiconductor element. Use may in particular semi ⁇ SiGe type conductors or IH-V semiconductors such as gallium arsenide.
  • the invention applies both to N-channel MOS transistors and to P-channel MOS transistors of enrichment or depletion type. More general ⁇ , the various structural variants and embodiments of nanoscale MOSFETs can be used in the context of the present invention.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nanotechnology (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

L'invention concerne un transistor MOS dont la longueur de grille est inférieure à deux fois la longueur d'onde de de Broglie des porteurs de charge dans le matériau du canal . La section de la région de canal (3) est réduite au voisinage de la région de drain (8) selon au moins une dimension à une valeur (e2) inférieure à la moitié de ladite longueur d'onde.

Description

TRANSISTOR MOS NANOMETRIQtJE A RAPPORT MAXIMISE ENTRE COtJRANT A L ' ETAT PASSANT ET COtJRANT A L ' ETAT BLOQtJE
Domaine de l' invention
La présente invention concerne des transistors MOS de très petites dimensions, couramment désignés par l'appellation transistors nanométriques. Exposé de l'art antérieur
Dans un transistor nanométrique, en raison de la très faible longueur de grille, les effets quantiques, et notamment le transfert de porteurs de charge entre la source et le drain par effet tunnel deviennent notables. Ces effets quantiques deviennent prépondérants quand la longueur de grille du transistor MOS est de l'ordre de grandeur de la longueur d'onde de de Broglie des porteurs de charge dans le matériau du canal, par exemple inférieure à deux fois cette longueur d'onde, et plus particulièrement égale ou même nettement inférieure à cette longueur d'onde. A titre d'exemple, pour un électron dont la quantité de mouvement vient de l'agitation thermique, la longueur d'onde de de Broglie dans le silicium est de l'ordre de 14 nm à température ambiante, et de 27 nm à la température de l'azote liquide (770K). Cette longueur d'onde est de l'ordre de 25 nm dans du GaAs à température ambiante. La figure 1 représente de façon très générale un transistor MOS à canal N. Les connexions de grille, de source et de drain ne sont pas représentées. Cette figure est essentielle¬ ment donnée pour fixer les notations qui seront utilisées dans la présente description. Le transistor MOS est formé dans une couche mince de matériau semiconducteur formée sur une couche isolante 1. La couche isolante 1 constitue un substrat isolant massif ou est une couche isolante déposée sur un autre matériau, par exemple de l'oxyde de silicium sur du silicium. La couche mince de matériau semi-conducteur comprend une région de canal 3 faiblement dopée de type P formée sous un isolant de grille 4 et un conducteur de grille 5. De part et d'autre de la région de canal sont formées des régions 7 et 8 fortement dopées de type N, correspondant respectivement à la source et au drain. On considère un tel transistor dans lequel la longueur de grille L est, comme cela a été indiqué précédemment, de l'ordre de la longueur d'onde de de Broglie, c'est-à-dire comprise entre une valeur d'environ deux fois cette longueur d'onde et des valeurs nettement inférieures à cette longueur d'onde dans le matériau considéré.
Dans un tel transistor, quand la grille est polarisée pour que le transistor soit à l'état bloqué, des porteurs de charge sont quand même susceptibles de transiter de la source au drain par effet tunnel. En d'autres termes, en raison du principe d'incertitude, il existe une certaine probabilité pour que des porteurs considérés comme étant dans la source soient présents dans le drain. Il en résulte que, dans de tels transistors nanométriques, le rapport 1ONZ1OFF entre le courant à l'état passant (ON) et le courant à l'état bloqué (OFF) est beaucoup plus petit que pour des transistors MOS de dimensions plus importantes.
Un objet de la présente invention est d'améliorer ce rapport 1ONZ1OFF sans détériorer d'autres caractéristiques du transistor et notamment le courant IQN- Résumé de l' invention
Pour atteindre cet objet, la présente invention prévoit un transistor MOS dont la longueur de grille est inférieure à deux fois la longueur d'onde de de Broglie des porteurs de charge dans le matériau du canal. La section de la région de canal est réduite au voisinage de la région de drain selon au moins une dimension à une valeur inférieure à la moitié de ladite longueur d'onde.
Selon un mode de réalisation de la présente invention, la région de canal, au moins, est comprise entre deux isolants.
Selon un mode de réalisation de la présente invention, le transistor est constitué d'une couche mince de semi¬ conducteur formée sur un isolant .
Selon un mode de réalisation de la présente invention, le transistor est constitué en ce qui concerne sa partie semi- conductrice d'un fil ou nanotube.
Selon un mode de réalisation de la présente invention, le transistor est formé dans un pont semi-conducteur.
Selon un mode de réalisation de la présente invention, la longueur de grille est inférieure à la longueur d'onde de de Broglie.
Selon un mode de réalisation de la présente invention, le transistor est formé dans une couche mince de silicium, la longueur de grille étant inférieure à 20 nm, et l'épaisseur de la couche de silicium au niveau du rétrécissement étant inférieure à 3 nm.
Selon un mode de réalisation de la présente invention, la longueur de grille est inférieure à 10 nm. Brève description des dessins
Ces objets, caractéristiques et avantages, ainsi que d' autres de la présente invention seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles : la figure 1 représente un transistor MOS nanométrique selon l ' art antérieur ; la figure 2 représente un transistor MOS nanométrique selon un mode de réalisation la présente invention ; et la figure 3 représente la barrière de potentiel entre la source et le drain, à l'état ON et à l'état OFF, selon la présente invention et selon l'art antérieur.
Comme cela est habituel dans la représentation des circuits intégrés, les diverses figures ne sont pas tracées à l'échelle. Description détaillée
En figure 2, un mode de réalisation de la présente invention est représenté en utilisant les mêmes références qu'en figure 1 pour désigner des éléments identiques ou similaires . L'épaisseur de la couche semi-conductrice mince comprenant les régions de source 7, de canal 3 et de drain 8 est désignée par el. Selon la présente invention, la région de canal 3 comprend un rétrécissement au voisinage de la région de drain 8, la couche de canal n'ayant plus au niveau de ce rétrécissement qu'une épaisseur e2. Ce rétrécissement résulte par exemple d'une protubérance 11 de la couche isolante 1 dans la partie de la région de canal voisine de la région de drain. Ce rétrécissement a pour effet d'augmenter le confinement quantique des électrons dans le canal au voisinage du drain et de créer une barrière de potentiel supplémentaire. Bien entendu, pour que cet effet soit notable, il faut que l'épaisseur e2 au niveau du rétrécissement soit suffisamment faible pour que les porteurs de charge soient confinés. Typiquement l'épaisseur e2 doit être inférieure à la moitié de la longueur d'onde de de Broglie.
Des simulations réalisées par l'inventeur montrent que ce rétrécissement a pour conséquence que le courant à l'état passant n'est sensiblement pas modifié par rapport à celui du transistor de la figure 1, alors que le courant à l'état bloqué est nettement réduit. La figure 3 permet de comprendre l'effet du rétrécissement. Cette figure représente en ordonnées l'énergie potentielle en électrons-volts vue par un électron dans la région de canal et au voisinage de celle-ci dans la source et le drain. Les abscisses représentent des distances en nanomètre. Dans cette figure, entre les valeurs 0 et 5 nm, on se trouve dans la source, entre 5 et 12 nm on se trouve dans le canal, et entre 12 et 17 nm on se trouve dans le drain. La courbe inférieure (ON) représente l'énergie potentielle à l'état passant par une courbe 20 pour le transistor de la figure 1 et par une courbe 21 pour le transistor de la figure 2. La courbe inférieure (OFF) représente l'énergie potentielle à l'état bloqué par une courbe 30 pour le transistor de la figure 1 et par une courbe 31 pour le transistor de la figure 2. On voit que l'effet du rétrécissement disposé à une distance d, de l'ordre de 4 nm de la source est de créer une barrière de potentiel supplémentaire dans la région de canal au voisinage du drain. A l'état ON, dans lequel la barrière générale entre la source et le drain est de relativement faible hauteur, et dans lequel les électrons passent principalement par effet thermoïonique, la présence de cette petite barrière supplémentaire ne change pratiquement pas le courant ION- ®n a même observé dans certains cas une augmentation du courant IQN vraisemblablement due à des effets de couplage entre sous-bandes d'énergie. A l'état OFF où la barrière de potentiel est plus élevée, cette barrière empêche normalement la propagation de la plus grande partie du courant thermoïonique et le courant est essentiellement un courant quantique, c'est-à-dire un courant d'effet tunnel, la présence de la barrière supplémentaire entraîne une réduction importante de la propagation par effet tunnel.
Bien qu'un mode de réalisation particulier de la présente invention ait été décrit précédemment, on notera que ce mode de réalisation a été décrit uniquement à titre illustratif et que la présente invention est susceptible de nombreuses variantes. De façon générale, la présente invention s'applique à un transistor MOS comprenant une région de canal confinée et prévoit un rétrécissement de sa région de canal au voisinage du drain. Le transistor MOS peut être un transistor à double grille, c'est-à-dire qu'une autre grille est placée du côté de la face inférieure. Dans ce cas, le rétrécissement peut résulter de protubérances du côté de la face inférieure et/ou du côté de la face supérieure. Le transistor peut également être constitué d'un fil ou nanotube entouré au niveau de sa région de canal d'un isolant de grille, la forme du rétrécissement étant alors déterminée en fonction d'une éventuelle anisotropie du matériau semi-conducteur considéré. On pourra également utiliser des transistors MOS en pont, couramment désignés par l'appellation SON (Silicon On Nothing) . Bien entendu, la présente invention n'est pas limitée à l'utilisation du silicium comme élément semi-conducteur. On pourra notamment utiliser des semi¬ conducteurs de type SiGe ou des semi-conducteurs IH-V tels que l'arséniure de gallium. De même l'invention s'applique aussi bien à des transistors MOS à canal N qu'à des transistors MOS à canal P de type à enrichissement ou à déplétion. Plus générale¬ ment, les diverses variantes de structure et de réalisation de transistors MOS nanométriques pourront être utilisées dans le cadre de la présente invention.

Claims

REVENDICATIONS
1. Transistor MOS dont la longueur de grille est inférieure à deux fois la longueur d'onde de de Broglie des porteurs de charge dans le matériau du canal, caractérisé en ce que la section de la région de canal (3) est réduite au voisinage de la région de drain (8) selon au moins une dimension à une valeur (e2) inférieure à la moitié de ladite longueur d ' onde .
2. Transistor selon la revendication 1, dans lequel la région de canal, au moins, est comprise entre deux isolants.
3. Transistor selon la revendication 1, dans lequel le transistor est constitué d'une couche mince de semi-conducteur formée sur un isolant .
4. Transistor selon la revendication 1, constitué en ce qui concerne sa partie semi-conductrice d'un fil ou nanotube.
5. Transistor selon la revendication 1, formé dans un pont semi-conducteur.
6. Transistor selon la revendication 1, dans lequel la longueur de grille est inférieure à la longueur d'onde de de Broglie.
7. Transistor selon la revendication 1, formé dans une couche mince de silicium, la longueur de grille étant inférieure à 20 nm, et l'épaisseur de la couche de silicium au niveau du rétrécissement étant inférieure à 3 nm.
8. Transistor selon la revendication 7, dans lequel la longueur de grille est inférieure à 10 nm.
PCT/FR2006/050200 2005-03-08 2006-03-07 Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque WO2006095112A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US11/885,900 US20110079769A1 (en) 2005-03-08 2006-03-07 Nanometric MOS Transistor With Maximized Ration Between On-State Current and Off-State Current
JP2008500244A JP2008533714A (ja) 2005-03-08 2006-03-07 オン状態での電流とオフ状態での電流との比を最大にするナノメータmosトランジスタ
EP06726224A EP1859485A1 (fr) 2005-03-08 2006-03-07 Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0550605A FR2883101B1 (fr) 2005-03-08 2005-03-08 Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque
FR0550605 2005-03-08

Publications (1)

Publication Number Publication Date
WO2006095112A1 true WO2006095112A1 (fr) 2006-09-14

Family

ID=35385764

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2006/050200 WO2006095112A1 (fr) 2005-03-08 2006-03-07 Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque

Country Status (5)

Country Link
US (1) US20110079769A1 (fr)
EP (1) EP1859485A1 (fr)
JP (1) JP2008533714A (fr)
FR (1) FR2883101B1 (fr)
WO (1) WO2006095112A1 (fr)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091076A (en) * 1996-06-14 2000-07-18 Commissariat A L'energie Atomique Quantum WELL MOS transistor and methods for making same
US20030168700A1 (en) * 2002-03-08 2003-09-11 Fujitsu Limited Semiconductor device and method for fabricating the same
WO2003083949A1 (fr) * 2002-03-28 2003-10-09 Koninklijke Philips Electronics N.V. Nanofil et dispositif electronique
US20040026736A1 (en) * 2002-08-12 2004-02-12 Grupp Daniel E. Insulated gate field effect transistor having passivated schottky barriers to the channel
US20040256672A1 (en) * 2003-06-20 2004-12-23 Semiconductor Technology Academic Research Center Ultra-small MOSFET
US20050020085A1 (en) * 2003-07-22 2005-01-27 Sharp Laboratories Of America, Inc. Fabrication of silicon-on-nothing (SON) MOSFET fabrication using selective etching of Si1-xGex layer

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091076A (en) * 1996-06-14 2000-07-18 Commissariat A L'energie Atomique Quantum WELL MOS transistor and methods for making same
US20030168700A1 (en) * 2002-03-08 2003-09-11 Fujitsu Limited Semiconductor device and method for fabricating the same
WO2003083949A1 (fr) * 2002-03-28 2003-10-09 Koninklijke Philips Electronics N.V. Nanofil et dispositif electronique
US20040026736A1 (en) * 2002-08-12 2004-02-12 Grupp Daniel E. Insulated gate field effect transistor having passivated schottky barriers to the channel
US20040256672A1 (en) * 2003-06-20 2004-12-23 Semiconductor Technology Academic Research Center Ultra-small MOSFET
US20050020085A1 (en) * 2003-07-22 2005-01-27 Sharp Laboratories Of America, Inc. Fabrication of silicon-on-nothing (SON) MOSFET fabrication using selective etching of Si1-xGex layer

Also Published As

Publication number Publication date
FR2883101A1 (fr) 2006-09-15
US20110079769A1 (en) 2011-04-07
JP2008533714A (ja) 2008-08-21
FR2883101B1 (fr) 2007-06-08
EP1859485A1 (fr) 2007-11-28

Similar Documents

Publication Publication Date Title
EP3203526B1 (fr) Transistor à hétérojonction à confinement de gaz d'électrons amélioré
EP0554191A1 (fr) Composant de protection pour un circuit dans une automobile
EP0051504B1 (fr) Transistors à effet de champ à grille ultra courte
EP1958261A1 (fr) Transistor de type i-mos comportant deux grilles independantes, et procede d'utilisation d'un tel transistor
EP2775529A2 (fr) Transistor à effet tunnel
FR3086405A1 (fr) Dispositif electronique capable de former un capteur de temperature ou une source de courant delivrant un courant independant de la temperature.
FR2748854A1 (fr) Structure de protection contre une decharge electrostatique pour circuit integre cmos
EP1994567A2 (fr) Transistor mos a seuil reglable
FR2681188A1 (fr) Transistor a effet de champ comportant une diode a effet tunnel resonnant.
EP2764550B1 (fr) Point mémoire ram a un transistor
CA2399115C (fr) Transistor mos pour circuits a haute densite d'integration
WO2014057112A1 (fr) Circuit integre comportant des transistors avec des tensions de seuil differentes
EP1859485A1 (fr) Transistor mos nanometrique a rapport maximise entre courant a l'etat passant et courant a l'etat bloque
FR2826183A1 (fr) Transistor mos de puissance lateral
FR3081613A1 (fr) Transistor a haute mobilite electronique en mode enrichissement
FR2794898A1 (fr) Dispositif semi-conducteur a tension de seuil compensee et procede de fabrication
FR2993402A1 (fr) Circuit integre sur soi comprenant une diode laterale de protection contre des decharges electrostatiques
FR2642227A1 (fr) Dispositif semiconducteur integre incluant une bascule bistable
FR2904473A1 (fr) Dispositif de protection d'un circuit integre contre les decharges electrostatiques
FR2602367A1 (fr) Procede de memorisation d'un bit d'information dans une cellule de memoire vive statique integree du type mos, transistor pour la mise en oeuvre du procede et memoire en resultant
EP1384267B1 (fr) Dispositif d'ajustement des circuits avant mise en boitier
FR2561822A1 (fr) Dispositif semi-conducteur a effet de champ a faible tension de dechet
WO2006103321A1 (fr) Transistor pmos a canal contraint et procede de fabrication correspondant
FR2652449A1 (fr) Dispositif de protection electrostatique pour broche de circuit integre.
EP3542401B1 (fr) Composant électronique à hétérojonction à haute mobilité électronique

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2008500244

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2006726224

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: RU

WWW Wipo information: withdrawn in national office

Country of ref document: RU

WWP Wipo information: published in national office

Ref document number: 2006726224

Country of ref document: EP