EP1994567A2 - Transistor mos a seuil reglable - Google Patents
Transistor mos a seuil reglableInfo
- Publication number
- EP1994567A2 EP1994567A2 EP07731623A EP07731623A EP1994567A2 EP 1994567 A2 EP1994567 A2 EP 1994567A2 EP 07731623 A EP07731623 A EP 07731623A EP 07731623 A EP07731623 A EP 07731623A EP 1994567 A2 EP1994567 A2 EP 1994567A2
- Authority
- EP
- European Patent Office
- Prior art keywords
- layer
- silicon
- mos transistor
- source
- extension
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000000758 substrate Substances 0.000 claims abstract description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 18
- 229910052710 silicon Inorganic materials 0.000 claims description 17
- 239000010703 silicon Substances 0.000 claims description 17
- 239000012212 insulator Substances 0.000 claims description 15
- 230000015654 memory Effects 0.000 claims description 13
- 238000000034 method Methods 0.000 claims description 12
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 10
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 10
- 238000004519 manufacturing process Methods 0.000 claims description 10
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 9
- 238000005530 etching Methods 0.000 claims description 7
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 239000004020 conductor Substances 0.000 claims description 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 4
- 239000000969 carrier Substances 0.000 claims description 2
- 238000009413 insulation Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 230000000284 resting effect Effects 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002159 nanocrystal Substances 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7841—Field effect transistors with field effect produced by an insulated gate with floating body, e.g. programmable transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
- H01L29/1054—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
- H01L29/1083—Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66636—Lateral single gate silicon transistors with source or drain recessed by etching or first recessed by etching and then refilled
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/792—Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/792—Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
- H01L29/7923—Programmable transistors with more than two possible different levels of programmation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66833—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
Definitions
- the present invention relates to the field of transis ⁇ tors MOS and memory points integrated circuit. Discussion of the Related Art In the field of integrated memory cells, known in particular MOS dual gate transistors in the ⁇ what a load is likely to be stored in a floating gate, which changes the characteristics of the MOS transistor. MNOS-type components are also known in which charges are likely to be stored in an insulator, preferably at the interface between two insulators such as oxide and silicon nitride.
- Memory points consisting of MOS transistors comprising, under their channel region, a conductive zone completely surrounded by insulators are also known (see Ranica et al., "A new 40-nm SONOS structure based on backside trapping for nanoscale memories", IEEE Transactions on Nanotechnology, Vol. 4, N 0 5, September 2005, PP. 581-587). Summary of the invention
- the present invention aims to provide a modifiable threshold MOS transistor that can constitute a memory point
- the present invention provides a MOS transistor comprising a conductive extension of its source region, isolated from its substrate, and extending partially under its channel.
- the isolated extension extends over a length equal to a distance of about one-quarter to one-third of the channel length.
- said extension is made of polycrystalline silicon.
- the isolation of said extension is performed by a multilayer structure such as a silicon nitride and silicon oxide bilayer.
- the present invention also provides a method of programming a memory point consisting of a MOS transistor as above, consisting in circulating a current from the source to the drain, whereby carriers are trapped in the insulation of said extension.
- a method of erasing a programmed memory point consists, while the transistor is not put in the conducting state, to polarize the source so as to extract the charges trapped in the insulator.
- the present invention also provides a method of manufacturing a transistor comprising, under a monocrystalline silicon layer, a layer selectively etchable with respect to this monocrystalline silicon layer, said method comprising the steps of forming a gate structure; anisotropically etching the silicon layer mono ⁇ lens and selectively etchable layer, using the gate structure as a mask; etching the selectively etchable layer laterally; filling the removed portions of the selectively etchable layer of insulation and a conductor; and forming source and drain regions, the source region being in contact with said conductor.
- the selectively etchable layer is a monocrystalline silicon-germanium layer formed on monocrystalline silicon.
- FIG. in very schematic section of an MOS transistor with modifiable threshold according to the present invention
- FIGS. 2A to 2E are sectional views illustrating successive steps of manufacturing a MOS transistor according to an embodiment of the present invention
- FIG. 3 shows an example of MOS transistor obtained by the method illustrated in FIGS. 2A to 2E.
- FIG. 1 very schematically shows a modified conventional MOS transistor structure according to the present invention.
- the conventional MOS transistor comprises strongly doped source and drain regions 1 and 2 of a first conductivity type, for example N + , separated by a region 3 of the opposite conductivity type.
- a channel may be formed under the effect of a conductive grid 5 isolated from the channel by a thin insulating layer 6.
- the grid is surrounded by spacers 7 under which formed of lightly doped source and drain extensions 8 and 9 (LDD) of the same conductivity type as the source and the drain.
- LDD lightly doped source and drain extensions 8 and 9
- This transistor is capable of the various variants commonly used for the realization of MOS transistors and among which may be mentioned as examples the following:
- the grid 5 may be made of polycrystalline silicon, polycrystalline silicon surmounted by a silicide layer, or even be completely silicided,
- the gate 5 may be metallic, the upper parts of the source and drain regions 1 and 2 may be silicided,
- the transistor can be produced, as shown, on a solid silicon substrate, or on a silicon layer resting on an insulating layer (SOI), each transistor is separated from the neighboring transistors by one or the other various known techniques, for example by producing an insulating layer up to the deep insulating layer in the case of an SOI type structure, or, in the case of a massive silicon structure, by transitions equipped with insulation, for example to achieve se- parations between STI (shallow trench insulation) transistors,
- the MOS transistor will for example have a gate length of 65 nm, the spacers protruding about 30 nm from the grid.
- the present invention provides to modify such a conventional MOS transistor by adding the side of its source a conductive finger 10 extending under a portion of the length of the channel of the transistor and surrounded by a layer of at least one insulating mate ⁇ riau 11.
- the conductive finger 10 extends for example over a length of one quarter to one third of the length of the channel of the transistor. It will be understood that, in the width direction, this finger extends substantially over the width of the grid.
- the finger 10 will have a length from the source of at least 50 nm, so as to extend under the channel beyond the d-zone.
- Source extension 8 This finger will be at a depth relative to the gate insulator 6 of about 10 nm.
- the MOS transistor In the normal state, for a depletion N-channel MOS transistor, when the drain is positively biased with respect to the source and the gate is positively polarized, a current flows from the drain to the source (the electrons go from the source to the drain). If the MOS transistor is used in memory point, this operating mode is said read mode.
- the source may be grounded, the drain at a low voltage, for example 0.1 volts, and the gate at a voltage of 0.5 to 1 volt.
- the substrate in which the tran ⁇ sistor is formed and in the upper part of which the channel is formed is preferably biased to ground. For this, the entire substrate is connected to the ground in the case of a solid substrate. We can also find various ways to polarize the substrate in the case where it is a portion of silicon layer on an insulating layer.
- the drain is grounded and the source is set to a potential of the order of 1 to 1.5 volts for a transistor having the dimensions indicated above, the gate being set to a positive potential.
- the transistor operates in a mirror manner, that is to say that the current flows from its source to its drain or that the charge carriers, the electrons for an N-channel transistor, flow from the drain to the source.
- the electrons are attracted, at least in part, by the conducting finger 10 and electrons are trapped in the insulator 11.
- this insulator consists of a bilayer of insulators having different forbidden bands, such as a silicon nitride and silicon oxide bilayer, the electrons trap extremely stably at the interface between the two insulating layers.
- the drain and the gate (as well as the substrate) are placed at a reference potential, commonly the mass, and a positive potential is applied to the source. Then, it attracts the electrons that are trapped in the insulation, or at the interface between the insulators, surrounding the conductive finger.
- a reference potential commonly the mass
- a positive potential is applied to the source. Then, it attracts the electrons that are trapped in the insulation, or at the interface between the insulators, surrounding the conductive finger.
- high voltages are not required and that voltages of the order of 1 to 1.5 volts are clearly sufficient.
- Tests and simulations have shown that with a transistor having dimensions of the order of those indicated above, a reading current is obtained for a given drain-source voltage and for a given gate voltage. 10 times larger in the unprogrammed state than in the programmed state.
- the two states according to the present invention are clearly discernible.
- the device according to the invention has the advantages of requiring low power and low voltages for its reading, programming and erasure.
- the device according to the invention has the advan tage ⁇ a large charge retentive period (possibly several years) without cooling.
- the state of the device according to the invention can be switched very quickly and this device is achievable in very small dimensions.
- a dispo ⁇ sitive according to the invention is compatible with current methods of manufacturing CMOS transistors and does not add a manufacturing step with respect to the production of such transistors, especially in the framework of manufacturing processes in which a step of forming a silicon-germanium layer is used.
- An exemplary embodiment of a transistor according to the present invention will now be described by way of example only with reference to FIGS. 2A to 2E.
- two fingers are formed extending respectively from the source and the drain, but, as has been explained previously, only the source finger is used (using the conventional source and drain definition of a MOS transistor).
- a substrate portion containing successively a monocrystalline silicon layer 20, a monocrystalline silicon-germanium layer 21 and a monocrystalline silicon layer 22 is formed on a grid structure comprising a grid 5 on a gate insulator 6.
- the gate is surrounded by a spacer 7.
- the silicon-germanium layer 21 may have a thickness of the order of 10 to 20 nm, likewise than the upper monocrystalline silicon layer 22.
- the gate structure of FIG. 2A was used as a mask for successively anisotropically etching the silicon layer 22, the silicon-germanium layer 21 and possibly a small thickness of the layer of silicon.
- lower silicon 20 is the upper part of a monocrystalline silicon wafer or a silicon on insulator layer resting on a silicon wafer according to the well-known SOI technique, or the like.
- the silicon-germanium is selectively etched, this etching can be an isotropic etching and makes it possible to reduce the length of the silicon-germanium layer 21 to leave a portion of silicon-germanium 21 in place. germanium 24 of shorter length than the length of the grid 5. There are then openings 25 between the two silicon layers 20 and 22 on both sides of the grid.
- the insulating layer 27 can result from thermal oxyda ⁇ tion (silicon oxide) and d a deposit of silicon nitride. This or these insulating layers may be of other materials, for example silicon nanocrystals, nitride, germanium, multilayer insulants.
- the conductive layer 28 can be polycrystalline silicon, amorphous or monocrystalline. Various methods known in the art can be used to deposit and then dispose of the filler materials used outside the openings. For example, it will be possible to make conformal deposits over the entire surface of the component and then to etch.
- FIG. 3 The structure obtained is illustrated in FIG. 3 in which like references refer to the same elements as in FIGS. 2A to 2E. Insulating trenches 30 delimiting the active zone in which the transistor according to the invention is formed are also shown. The structure is coated with an insulating layer 31 through which vias 32 and 33 for making source and drain contacts are formed. In addition, silicide layers 33, 34 and 35 are shown above the source, the drain and the grid. The gate contact is not shown and is taken up laterally in a conventional manner.
- the present invention has been described in the context of an application to the realization of a two-state memory point.
- the device described more generally consists of a MOS transistor with adjustable threshold according to the amount of charges injected into the insulator of a conductive finger penetrating under its gate. And this MOS transistor adjustable threshold can find other applications.
- Transistors according to the present invention can be assembled into a matrix network. They can also be elements of a network of logic gates.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Thin Film Transistor (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
L'invention concerne un transistor MOS comprenant un prolongement conducteur (10, 28) de sa région de source, isolé (11, 27) de son substrat, et s 'étendant partiellement sous son canal.
Description
TRANSISTOR MOS A SEUIL REGLABLE
Domaine de l' invention
La présente invention concerne le domaine des transis¬ tors MOS et des points mémoire en circuit intégré. Exposé de l'art antérieur Dans le domaine des points mémoire intégrés, on connaît notamment des transistors MOS à double grille dans les¬ quels une charge est susceptible d'être stockée dans une grille flottante, ce qui modifie les caractéristiques du transistor MOS. On connaît aussi des composants de type MNOS dans lesquelles des charges sont susceptibles d'être stockées dans un isolant, de préférence à l'interface entre deux isolants tels que de l'oxyde et du nitrure de silicium.
Ces deux types de points mémoire ainsi que d'autres points mémoire connus sont susceptibles d'être fortement miniaturisés mais présentent tous divers inconvénients.
On connaît aussi des points mémoire constitués de transistors MOS comprenant sous leur région de canal une zone conductrice complètement entourée d'isolant (voir Ranica et al, "A new 40-nm SONOS structure based on backside trapping for nanoscale memories", IEEE Transactions on Nanotechnology, Vol. 4, N0 5, Septembre 2005, PP. 581-587).
Résumé de l' invention
La présente invention vise à réaliser un transistor MOS à seuil modifiable pouvant constituer un point mémoire,
- susceptible d'être alimenté à faible tension, aussi bien en lecture qu'en écriture et en effacement,
- qui nécessite une faible puissance pour les opérations d'écri¬ ture et d'effacement,
- qui présente une faible fuite ou en d'autres termes une grande durée de rétention, c'est-à-dire dans lequel l'état programmé ou non programmé puisse demeurer pendant une très longue durée, par exemple plusieurs années voire dizaines années,
- très rapide tant en lecture qu'en écriture et en effacement,
- réalisable en de très petites dimensions, et
- simple à fabriquer de façon compatible avec les technologies habituelles de réalisation de transistors MOS complémentaires d'où il résulte un rendement de fabrication élevé.
Pour atteindre ces objets, la présente invention prévoit un transistor MOS comprenant un prolongement conducteur de sa région de source, isolé de son substrat, et s 'étendant partiellement sous son canal.
Selon un mode de réalisation de la présente invention, le prolongement isolé s'étend sur une longueur égale à une distance de l'ordre du quart au tiers de la longueur de canal.
Selon un mode de réalisation de la présente invention, ledit prolongement est en silicium polycristallin.
Selon un mode de réalisation de la présente invention, l'isolement dudit prolongement est réalisé par une structure multicouche telle qu'un bicouche de nitrure de silicium et d'oxyde de silicium. La présente invention prévoit aussi un procédé de programmation d'un point mémoire constitué d'un transistor MOS tel que ci-dessus, consistant à faire circuler un courant de la source au drain, d'où il résulte que des porteurs sont piégés dans l'isolant dudit prolongement. Un procédé d'effacement d'un point mémoire programmé consiste, alors que le transistor n'est
pas mis à l'état passant, à polariser la source de façon à extraire les charges piégées dans l'isolant.
La présente invention prévoit aussi un procédé de fabrication d'un transistor comprenant sous une couche de silicium monocristallin, une couche sélectivement gravable par rapport à cette couche de silicium monocristallin, ce procédé comprenant les étapes consistant à former une structure de grille ; graver de façon anisotrope la couche de silicium mono¬ cristallin et la couche sélectivement gravable, en utilisant la structure de grille comme masque ; graver latéralement la couche sélectivement gravable ; remplir les portions éliminées de la couche sélectivement gravable d'un isolant et d'un conducteur ; et former des régions de source et de drain, la région de source étant en contact avec ledit conducteur. Selon un mode de réalisation de la présente invention, la couche sélectivement gravable est une couche de silicium- germanium monocristallin formée sur du silicium monocristallin. Brève description des dessins
Ces objets, caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles : la figure 1 est une vue en coupe très schématique d'un transistor MOS à seuil modifiable selon la présente invention ; les figures 2A à 2E sont des vues en coupe illustrant des étapes successives de fabrication d'un transistor MOS selon un mode de réalisation de la présente invention ; et la figure 3 représente un exemple de transistor MOS obtenu par le procédé illustré en figures 2A à 2E.
De mêmes éléments ont été désignés par de mêmes réfé¬ rences aux différentes figures et, de plus, comme cela est habituel dans la représentation des circuits intégrés, les diverses figures ne sont pas tracées à l'échelle.
Description détaillée
La figure 1 représente de façon très schématique une structure de transistor MOS classique modifiée selon la présente invention . Le transistor MOS classique comprend des régions de source et de drain 1 et 2 fortement dopées d'un premier type de conductivité, par exemple N+, séparées par une région 3 du type de conductivité opposé. Dans la partie supérieure de la région 3 est susceptible de se former un canal sous l'effet d'une grille conductrice 5 isolée du canal par une mince couche isolante 6. De façon classique, la grille est entourée d'espaceurs 7 sous lesquels sont formées des extensions de source et de drain 8 et 9 (LDD) faiblement dopées du même type de conductivité que la source et le drain. On obtient ainsi un transistor MOS, à canal N dans l'exemple représenté, ayant des bornes de source S, de drain D et de grille G.
Ce transistor est susceptible des diverses variantes couramment utilisées pour la réalisation des transistors MOS et parmi lesquelles on peut mentionner à titre d'exemple les suivantes :
- la grille 5 peut être en silicium polycristallin, en silicium polycristallin surmonté d'une couche de siliciure, ou même être complètement siliciurée,
- la grille 5 peut être métallique, - les parties supérieures des régions 1 et 2 de source et de drain peuvent être siliciurées,
- le transistor peut être réalisé, comme cela est représenté, sur un substrat de silicium massif, ou sur une couche de silicium reposant sur une couche isolante (SOI) , - chaque transistor est séparé des transistors voisins par l'une ou l'autre de diverses techniques connues, par exemple par réalisation d'une couche isolante allant jusqu'à la couche isolante profonde dans le cas d'une structure de type SOI, ou, dans le cas d'une structure sur silicium massif, par des tran- chées remplies d'un isolant, pour réaliser par exemple des se-
parations entre transistors de type STI (de l'anglais shallow trench insulation - isolation par tranchées peu profondes) ,
Dans des technologies actuelles, le transistor MOS aura par exemple une longueur de grille de 65 nm, les espaceurs débordant d'environ 30 nm par rapport à la grille.
La présente invention prévoit de modifier un tel transistor MOS classique en rajoutant du côté de sa source un doigt conducteur 10 s 'étendant sous une partie de la longueur du canal du transistor et entouré d'une couche d'au moins un maté¬ riau isolant 11. Le doigt conducteur 10 s'étend par exemple sur une longueur allant du quart au tiers de la longueur du canal du transistor. On comprendra que, dans la direction de la largeur, ce doigt s'étend sensiblement sur la largeur de la grille. Pour les dimensions de transistors MOS indiquées ci- dessus à titre d'exemple, le doigt 10 aura une longueur à partir de la source d'au moins 50 nm, de façon à s'étendre sous le canal au-delà de la zone d'extension de source 8. Ce doigt sera à une profondeur par rapport à l'isolant de grille 6 d'environ 10 nm.
A l'état normal, pour un transistor MOS à canal N à déplétion, quand le drain est polarisé positivement par rapport à la source et que la grille est polarisée positivement, un courant circule du drain à la source (les électrons vont de la source au drain) . Si le transistor MOS est utilisé en point mémoire, ce mode de fonctionnement est dit mode de lecture. On pourra par exemple mettre la source à la masse, le drain à une faible tension, de par exemple 0,1 volt, et la grille à une tension de 0,5 à 1 volt. En outre, bien que cela n'ait pas été décrit précédemment, le substrat dans lequel est formé le tran¬ sistor et dans la partie supérieure duquel se forme le canal, est de préférence polarisé à la masse. Pour cela, on connecte l'ensemble du substrat à la masse dans le cas d'un substrat massif. On pourra également trouver divers moyens pour polariser
le substrat dans le cas où il s'agit d'une portion de couche de silicium sur une couche isolante.
Pour programmer le composant décrit ci-dessus (modi¬ fier sa tension de seuil) , on polarise en inverse de façon non standard, c'est-à-dire que l'on met la source à un potentiel supérieur à celui du drain. Par exemple, le drain est mis à la masse et la source est mise à un potentiel de l'ordre de 1 à 1,5 volts pour un transistor ayant les dimensions indiquées ci- dessus, la grille étant mise à un potentiel positif. Alors, le transistor fonctionne de façon miroir, c'est-à-dire que le courant circule de sa source à son drain ou que les porteurs de charge, les électrons pour un transistor à canal N, circulent du drain à la source. Toutefois, les électrons sont attirés, au moins en partie, par le doigt conducteur 10 et des électrons viennent se piéger dans l'isolant 11. Dans le cas où cet isolant est constitué d'un bicouche d'isolants ayant des bandes interdites différentes, tel qu'un bicouche de nitrure de silicium et d'oxyde de silicium, les électrons se piègent de façon extrêmement stable à l'interface entre les deux couches isolantes.
On soulignera que cette programmation ou écriture se produit alors que l'on applique à la source une tension relati¬ vement faible (1 à 1,5 V), de l'ordre de grandeur des tensions couramment utilisées dans un circuit comprenant des transistors CMOS submicroniques.
Pour ramener le dispositif à sa tension de seuil initiale (opération d'effacement), on met le drain et la grille (ainsi que le substrat) à un potentiel de référence, couramment la masse, et on applique à la source un potentiel positif. Alors, celle-ci attire les électrons qui sont piégés dans l'isolant, ou à l'interface entre les isolants, entourant le doigt conducteur. A nouveau, on soulignera que, pour la tension d'effacement, on n'a pas besoin d'utiliser de tensions élevées et que des tensions de l'ordre de 1 à 1,5 volts sont nettement suffisantes.
Des essais et des simulations ont montré qu'avec un transistor ayant des dimensions de l'ordre de celles indiquées ci-dessus, on obtient, à la lecture, pour une tension drain- source et pour une tension de grille données, un courant sensi- blement 10 fois plus grand à l'état non programmé qu'à l'état programmé. Ainsi, les deux états selon la présente invention sont nettement discernables .
Par rapport à la plupart des dispositifs connus, le dispositif selon l'invention présente les avantages de néces- siter une faible puissance et de faibles tensions pour sa lecture, sa programmation et son effacement.
Comme les transistors à grille flottante ou les dispo¬ sitifs MNMOS, le dispositif selon l'invention présente l'avan¬ tage d'une grande durée de rétention de charge (éventuellement plusieurs années) sans rafraîchissement.
De plus, l'état du dispositif selon l'invention peut être commuté très rapidement et ce dispositif est réalisable en de très petites dimensions .
Le fait que les mécanismes de programmation et d'effacement se fassent à de faibles tensions entraîne que l'on peut procéder à un grand nombre d'opérations de programmation et d'effacement sans dégradation du dispositif.
On va montrer ci-après que la fabrication d'un dispo¬ sitif selon l'invention est compatible avec les procédés actuels de fabrication de transistors CMOS et ne rajoute pas d'étape de fabrication par rapport à la réalisation de tels transistors, notamment dans le cadre de procédés de fabrication dans lesquels on utilise une étape de formation d'une couche de silicium- germanium. On va maintenant décrire uniquement à titre d'exemple en relation avec les figures 2A à 2E un exemple de réalisation d'un transistor selon la présente invention. Dans cet exemple, on forme deux doigts s 'étendant respectivement à partir de la source et du drain, mais, comme cela a été exposé précédemment,
seul le doigt de source est utilisé (en utilisant la définition classique de source et de drain d'un transistor MOS) .
A l'étape illustrée en figure 2A, on a formé sur une portion de substrat contenant successivement une couche de silicium monocristallin 20, une couche de silicium-germanium monocristallin 21 et une couche de silicium monocristallin 22 une structure de grille comprenant une grille 5 sur un isolant de grille 6. La grille est entourée d'un espaceur 7. A titre d'exemple d'ordre de grandeur, la couche de silicium-germanium 21 peut avoir une épaisseur de l'ordre de 10 à 20 nm, de même que la couche de silicium monocristallin supérieure 22.
A l'étape illustrée en figure 2B, on a utilisé la structure de grille de la figure 2A comme masque pour graver de façon anisotrope successivement la couche de silicium 22, la couche de silicium-germanium 21 et éventuellement une petite épaisseur de la couche de silicium inférieure 20. La couche de silicium inférieure 20 est la partie supérieure d'une tranche de silicium monocristallin ou bien une couche de silicium sur isolant reposant sur une tranche de silicium selon la technique SOI bien connue, ou autre.
A l'étape illustrée en figure 2C, on procède à une gravure sélective du silicium-germanium, cette gravure peut être une gravure isotrope et permet de réduire la longueur de la couche de silicium-germanium 21 pour laisser en place une portion de silicium-germanium 24 de longueur plus faible que la longueur de la grille 5. Il existe alors des ouvertures 25 entre les deux couches de silicium 20 et 22 des deux côtés de la grille.
A l'étape illustrée en figure 2D, on forme à l'inté- rieur des ouvertures 25 une couche isolante 27 et une couche conductrice 28. La couche isolante 27 peut résulter d'une oxyda¬ tion thermique (oxyde de silicium) puis d'un dépôt de nitrure de silicium. Cette ou ces couches isolantes peut être en d'autres matériaux, par exemple nanocristaux de silicium, de nitrure, de germanium, multicouches d'isolants. La couche conductrice 28
peut être en silicium polycristallin, amorphe ou monocristallin. Divers procédés connus dans la technique peuvent être utilisés pour déposer puis éliminer en dehors des ouvertures 25 les matériaux de remplissage utilisés. On pourra par exemple procéder à des dépôts conformes sur toute la surface du composant puis à une gravure.
A l'étape illustrée en figure 2E, on remplit de sili¬ cium monocristallin 29 les évidements formés à l'étape de la figure 2B dans les couches 22, 21 et 20 de part et d'autre de l'empilement de grille 5. Ceci est fait normalement par épitaxie sélective à partir du silicium 20 - et des parois latérales de la couche de silicium 22.
La structure obtenue est illustrée en figure 3 dans laquelle de mêmes références désignent de mêmes éléments qu'en figures 2A à 2E. On a représenté en outre des tranchées isolantes 30 délimitant la zone active dans laquelle est formé le transistor selon l'invention. La structure est revêtue d'une couche isolante 31 à travers laquelle sont formés des vias 32 et 33 de prise de contacts de source et de drain. On a en outre représenté au-dessus de la source, du drain et de la grille des couches de siliciure 33, 34 et 35. Le contact de grille n'est pas représenté et est repris latéralement de façon classique.
On aura bien compris que la réalisation décrite précé¬ demment est susceptible de nombreuses variantes. Par exemple, si on considère que l'existence de deux doigts, respectivement de source et de drain, peut être gênante, avant l'étape illustrée en figure 2B, on masquera la structure du côté où doit être formée le drain pour ne pas la graver de ce côté-là. Ainsi, seul le doigt de source sera formé. La formation du ou des doigts isolés a été décrite comme résultant du remplissage d'un évidement formé dans du silicium-germanium gravé sélectivement par rapport à du silicium. D'autres matériaux sélectivement gravables pourraient être utilisés.
La présente invention est susceptible de diverses variantes et modifications qui apparaîtront à l'homme de l'art.
En particulier, l'invention a été décrite dans le cadre d'un transistor MOS à canal N ; elle s'appliquera avec les adapta- tions nécessaires à un transistor MOS à canal P.
La présente invention a été décrite dans le cadre d'une application à la réalisation d'un point mémoire à deux états . Toutefois le dispositif décrit consiste plus généralement en un transistor MOS à seuil réglable selon la quantité de charges injectées dans l'isolant d'un doigt conducteur pénétrant sous sa grille. Et ce transistor MOS à seuil réglable pourra trouver d'autres applications.
Des transistors selon la présente invention peuvent être assemblés en un réseau matriciel. Ils peuvent également constituer des éléments d'un réseau de portes logiques.
Claims
1. Transistor MOS caractérisé en ce qu'il comprend un prolongement conducteur (10) de sa région de source, isolé (11) de son substrat, et s 'étendant partiellement sous son canal.
2. Transistor MOS selon la revendication 1, dans lequel le prolongement isolé s'étend sur une longueur égale à une distance de l'ordre du quart au tiers de la longueur de canal .
3. Transistor MOS selon la revendication 1, dans lequel ledit prolongement est en silicium polycristallin.
4. Transistor selon la revendication 1, dans lequel
1 ' isolement dudit prolongement est réalisé par une structure multicouche telle qu'un bicouche de nitrure de silicium et d'oxyde de silicium.
5. Procédé de programmation d'un point mémoire consti- tué d'un transistor MOS selon la revendication 1, consistant à faire circuler un courant de la source au drain, d'où il résulte que des porteurs sont piégés dans l'isolant dudit prolongement.
6. Procédé d'effacement d'un point mémoire programmé selon la revendication 5, consistant, alors que le transistor n'est pas mis à l'état passant, à polariser la source de façon à extraire les charges piégées dans l'isolant.
7. Procédé de fabrication d'un transistor selon la revendication 1, comprenant sous une couche de silicium mono¬ cristallin (22), une couche (21) sélectivement gravable par rapport à cette couche de silicium monocristallin, ce procédé comprenant les étapes suivantes : former une structure de grille (5, 6, 7) ; graver de façon anisotrope la couche de silicium mono¬ cristallin (22) et la couche sélectivement gravable (21), en utilisant la structure de grille comme masque ; graver latéralement la couche sélectivement gravable ; remplir les portions éliminées de la couche sélective¬ ment gravable d'un isolant (27) et d'un conducteur (28) ; et former des régions de source et de drain (29) , la région de source étant en contact avec ledit conducteur (28) .
8. Procédé selon la revendication 7, dans lequel la couche sélectivement gravable (21) est une couche de silicium- germanium monocristallin formée sur du silicium monocristallin.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0650525 | 2006-02-14 | ||
PCT/FR2007/050798 WO2007093741A2 (fr) | 2006-02-14 | 2007-02-14 | Transistor mos a seuil reglable |
Publications (1)
Publication Number | Publication Date |
---|---|
EP1994567A2 true EP1994567A2 (fr) | 2008-11-26 |
Family
ID=37069719
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP07731623A Withdrawn EP1994567A2 (fr) | 2006-02-14 | 2007-02-14 | Transistor mos a seuil reglable |
Country Status (4)
Country | Link |
---|---|
US (1) | US8410539B2 (fr) |
EP (1) | EP1994567A2 (fr) |
JP (1) | JP2009527103A (fr) |
WO (1) | WO2007093741A2 (fr) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7948008B2 (en) * | 2007-10-26 | 2011-05-24 | Micron Technology, Inc. | Floating body field-effect transistors, and methods of forming floating body field-effect transistors |
KR101505494B1 (ko) * | 2008-04-30 | 2015-03-24 | 한양대학교 산학협력단 | 무 커패시터 메모리 소자 |
CN104425262B (zh) * | 2013-08-20 | 2017-11-14 | 中芯国际集成电路制造(上海)有限公司 | Pmos晶体管结构及其制造方法 |
TWI675473B (zh) * | 2015-11-16 | 2019-10-21 | 聯華電子股份有限公司 | 高壓半導體裝置 |
US10297675B1 (en) | 2017-10-27 | 2019-05-21 | Globalfoundries Inc. | Dual-curvature cavity for epitaxial semiconductor growth |
US10355104B2 (en) | 2017-10-27 | 2019-07-16 | Globalfoundries Inc. | Single-curvature cavity for semiconductor epitaxy |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1487023A2 (fr) * | 2003-06-13 | 2004-12-15 | Denso Corporation | Dispositif semi-conducteur comprenant un transistor MIS et sa méthode de fabrication |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7064399B2 (en) * | 2000-09-15 | 2006-06-20 | Texas Instruments Incorporated | Advanced CMOS using super steep retrograde wells |
FR2818012B1 (fr) * | 2000-12-12 | 2003-02-21 | St Microelectronics Sa | Dispositif semi-conducteur integre de memoire |
US6555437B1 (en) * | 2001-04-27 | 2003-04-29 | Advanced Micro Devices, Inc. | Multiple halo implant in a MOSFET with raised source/drain structure |
US6780776B1 (en) * | 2001-12-20 | 2004-08-24 | Advanced Micro Devices, Inc. | Nitride offset spacer to minimize silicon recess by using poly reoxidation layer as etch stop layer |
US7057234B2 (en) * | 2002-12-06 | 2006-06-06 | Cornell Research Foundation, Inc. | Scalable nano-transistor and memory using back-side trapping |
US7259083B2 (en) * | 2004-10-22 | 2007-08-21 | Lsi Corporation | Local interconnect manufacturing process |
-
2007
- 2007-02-14 WO PCT/FR2007/050798 patent/WO2007093741A2/fr active Application Filing
- 2007-02-14 EP EP07731623A patent/EP1994567A2/fr not_active Withdrawn
- 2007-02-14 US US12/279,056 patent/US8410539B2/en active Active
- 2007-02-14 JP JP2008553809A patent/JP2009527103A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1487023A2 (fr) * | 2003-06-13 | 2004-12-15 | Denso Corporation | Dispositif semi-conducteur comprenant un transistor MIS et sa méthode de fabrication |
Also Published As
Publication number | Publication date |
---|---|
WO2007093741A2 (fr) | 2007-08-23 |
WO2007093741A3 (fr) | 2007-11-22 |
US8410539B2 (en) | 2013-04-02 |
US20100067310A1 (en) | 2010-03-18 |
JP2009527103A (ja) | 2009-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0426250B1 (fr) | Procédé pour fabriquer un dispositif à transistors MIS ayant une grille débordant sur les portions des régions de source et de drain faiblement dopées | |
EP0852814B1 (fr) | Transistor mos a puits quantique et procedes de fabrication de celui-ci | |
FR2692720A1 (fr) | Dispositif d'EPROM à couche unique de silicium polycristallin à effacement rapide. | |
US20060202254A1 (en) | Multi-level flash memory cell capable of fast programming | |
EP0426251A1 (fr) | Procédé pour fabriquer un dispositif à transistors MIS ayant une électrode de grille en forme de "T" inversé | |
FR3030883A1 (fr) | Cellule memoire a grille de selection verticale formee dans un substrat de type fdsoi | |
EP1947686A2 (fr) | Dispositif à MOSFET sur SOI | |
FR2856519A1 (fr) | Dispositif de traitement de donnees a une seule puce a memoire remanente integree, et procede de formation | |
FR2558010A1 (fr) | Procede pour la fabrication de transistors mos complementaires a basses tensions de seuil dans des circuits integres a haute densite et structure resultant de ce procede | |
FR2826510A1 (fr) | Transistor vertical, dispositif de memoire ainsi que procede pour produire un transistor vertical | |
EP1994567A2 (fr) | Transistor mos a seuil reglable | |
FR2795554A1 (fr) | Procede de gravure laterale par trous pour fabriquer des dis positifs semi-conducteurs | |
FR2891398A1 (fr) | Memoire non volatile reprogrammable | |
EP0675547B1 (fr) | Cellule mémoire électriquement programmable | |
FR2911004A1 (fr) | Procede de realisation de transistors a double-grille asymetriques permettant la realisation de transistors a double-grille asymetriques et symetriques sur un meme substrat | |
FR2957457A1 (fr) | Procede de fabrication d'un point memoire anti-fusible | |
EP2286450B1 (fr) | Memoire a structure du type eeprom et a lecture seule | |
FR3008229A1 (fr) | Procede de fabrication d'une cellule memoire electronique a double grille et cellule memoire associee | |
FR2489045A1 (fr) | Transistor a effet de champ gaas a memoire non volatile | |
FR3121780A1 (fr) | Cellule mémoire programmable et effaçable | |
FR3080949A1 (fr) | Dispositif de memoire non volatile du type a piegeage de charges et procede de fabrication | |
FR2818012A1 (fr) | Dispositif semi-conducteur integre de memoire | |
EP0354858A1 (fr) | Mémoire de type EPROM à haute densité d'intégration et possédant un facteur de couplage élevé | |
EP1343208A1 (fr) | Mémoire non volatile programmable et effaçable électriquement à une seule couche de matériau de grille | |
FR3091786A1 (fr) | Diode de type PIN comportant une couche conductrice, et procédé de fabrication |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
17P | Request for examination filed |
Effective date: 20080805 |
|
AK | Designated contracting states |
Kind code of ref document: A2 Designated state(s): FR GB |
|
RIN1 | Information on inventor provided before grant (corrected) |
Inventor name: MAZOYER, PASCALE Inventor name: BOSSU, GERMAIN |
|
RBV | Designated contracting states (corrected) |
Designated state(s): FR GB |
|
17Q | First examination report despatched |
Effective date: 20100730 |
|
DAX | Request for extension of the european patent (deleted) | ||
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN |
|
18D | Application deemed to be withdrawn |
Effective date: 20120803 |