WO2004012380A1 - データ処理装置及びデータ処理方法 - Google Patents

データ処理装置及びデータ処理方法 Download PDF

Info

Publication number
WO2004012380A1
WO2004012380A1 PCT/JP2002/007754 JP0207754W WO2004012380A1 WO 2004012380 A1 WO2004012380 A1 WO 2004012380A1 JP 0207754 W JP0207754 W JP 0207754W WO 2004012380 A1 WO2004012380 A1 WO 2004012380A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
signal quality
channel
signal
value
Prior art date
Application number
PCT/JP2002/007754
Other languages
English (en)
French (fr)
Inventor
Ryoji Okita
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to PCT/JP2002/007754 priority Critical patent/WO2004012380A1/ja
Priority to EP02751813A priority patent/EP1536585A1/en
Priority to JP2002591523A priority patent/JP3574124B2/ja
Priority to US10/306,846 priority patent/US7114120B2/en
Publication of WO2004012380A1 publication Critical patent/WO2004012380A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes

Definitions

  • the present invention relates to a data processing apparatus and a data processing method, and in particular, to a data processing apparatus having a function of correcting a data error generated when data of a plurality of channels passes through a predetermined medium, and a data processing method therefor.
  • a data processing apparatus having a function of correcting a data error generated when data of a plurality of channels passes through a predetermined medium, and a data processing method therefor.
  • the data is converted into a predetermined data format corresponding to the medium to be used, and then input to the medium. Then, after output from the medium, the data is restored to the original data.
  • An example of such data processing is as follows.
  • a modem is a device that converts or modulates predetermined data into a predetermined data format according to the medium to be used, and then restores the original data after output from the medium. Can be considered.
  • a power line carrier modem will be described as an example for convenience of description, but the scope of the present invention is not limited to the power line carrier modem, and can be applied to various fields as described above. It is.
  • FIG. 1 shows this power line carrier communication system.
  • 101 is a distribution substation
  • 102 is an access node
  • 103 is a high-voltage distribution line
  • 104 is a pole transformer
  • 105 is a low-voltage distribution line
  • 106 is a service line
  • 1 07 indicates indoor wiring.
  • a high-voltage AC voltage of 66 kV is supplied from the distribution substation 101 to the pole transformer 104 via the high-voltage distribution line 103, and the pole transformer 10 4, the voltage is reduced to 100 V or 200 V, which is supplied to consumers such as households, and the customer's indoor wiring is connected via low-voltage distribution lines 105 and service lines 106. 7, various electric devices connected to the indoor wiring 107 or various electric devices inserted into the outlets are driven.
  • the access node 102 arranged in the distribution substation 101 and the modem (not shown) arranged in the pole transformer 104 are connected by an optical fiber transmission line (not shown). Is performed.
  • This optical fiber transmission line is generally laid along the high voltage distribution line 103.
  • the optical signal and the electric signal are converted mutually, and the low-voltage distribution line 105, the drop-in line 106, and the indoor wiring 107 are wired. It can be used as a data transmission path for the terminal, and data can be transmitted between the access node 102 and the terminal by simply connecting the terminal to the outlet connected to the indoor wiring 107.
  • a power line carrier communication system called “last mile” can be configured.
  • the low-voltage distribution line 105 viewed from the modem located in the pole transformer 104 exhibits inductive impedance, and the service line 106 and the indoor wiring 107 are capacitive impedance.
  • Various types of electrical equipment connected to the indoor wiring 107 are generally configured with a capacitor for preventing noise.
  • the impedance seen from the low-voltage distribution line side has a relatively large inductance and a large capacity.
  • the low-voltage distribution line 105 As a result, looking at the low-voltage distribution line 105 from the modem placed in the pole transformer 104, it corresponds to a low-pass filter, and the signal received by the modem connected to the indoor wiring 107 is Since the high frequency component is greatly attenuated, the wide frequency component of the received signal may be buried in noise. Also, the low-frequency component of the received signal is not attenuated as much as the high-frequency component. The effects of switching power supplies of certain types of electrical equipment and random noise from inverter circuits cannot be ignored. Disclosure of the invention
  • the present invention has been made in view of the above circumstances, and provides a data processing apparatus and a data processing method capable of effectively correcting a data error caused by passing through a predetermined medium in a modem in the above broad sense. Aim.
  • the present invention provides a method in which a signal based on data of a plurality of channels including a predetermined correction channel formed by a predetermined operation of data of a predetermined plurality of channels is transmitted through a predetermined medium.
  • Judging means for judging the original data of the predetermined plurality of channels and the data of the predetermined correction channel from the signal thus obtained; and determining the data of the predetermined plurality of channels and the data of the predetermined correction channel.
  • Calculating means for performing a constant calculation; signal quality detecting means for detecting the signal quality of a signal subjected to data determination by the determining means for each channel; and a result of the calculation by the calculating means being a value other than a predetermined value.
  • the judgment data of the worst channel detected by the signal quality detecting means is replaced with a value estimated from the judgment data of the other channels.
  • Correction means wherein the signal quality detection means obtains an average signal quality and an instantaneous signal quality, and the correction means determines a channel having the worst signal quality by referring to the average signal quality and the instantaneous signal quality. Configuration.
  • FIG. 1 is a diagram for explaining an outline of a power line carrier system to which the present invention can be applied.
  • FIG. 2 is a block diagram for explaining an outline of a data transmission device according to an embodiment of the present invention, which can be used in the power line carrier system of FIG.
  • FIG. 3 is a diagram illustrating received signal determination in a quaternary modulation transmission system applicable to one embodiment of the present invention. It is a figure for explaining a fixed principle.
  • FIG. 4 is a diagram for explaining the function of the error correction data generation unit shown in FIG.
  • FIG. 5 is a diagram for explaining the function of the error correction unit shown in FIG.
  • FIG. 6 is a diagram for explaining a configuration for each channel of the signal quality detection circuit shown in FIG.
  • FIG. 7 is a diagram showing an example of how the average signal quality value and the instantaneous signal quality value obtained by the configuration of FIG. 6 fluctuate.
  • FIG. 8 is a flowchart for explaining the operation of the determination processing unit shown in FIG. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 2 is a block diagram for explaining a configuration of a modem as a data processing device according to one embodiment of the present invention.
  • This modem can be used as a modem that transmits and receives data by connecting to the indoor wiring in the power line communication system described with reference to FIG.
  • a code conversion unit 11 has functions such as SCR (scrambler), S / P (serial / parallel conversion), GZN (gray code / natural code conversion), and summation operation.
  • the modem includes an error data correction data generation unit 10 and a signal point generation unit 12.
  • the modem has an inverse FFT unit 13 with a guard time GT addition function, a zero point input unit 14, a mouth luff filter 15, a modulation unit 16, a DA converter 17, a mouth pass filter 18, Also includes a transmission cooker 19.
  • TX-1ine indicates a transmission line
  • RX-1ine indicates a reception line.
  • the modem further includes a bandpass filter 20, an AD converter 21, a demodulation unit 22, an open loop filter 23, a reception clock distribution unit 24, a timing extraction unit 25, a phase locked loop circuit 26 including a voltage controlled crystal oscillator, It includes a noise removing section 27, an FFT section 28 having a guard time (GT) removing function, a signal determining section 29, and a code converting section 30.
  • the code conversion unit 30 has functions such as difference calculation, NZG (natural code. Gray code conversion), parallel-serial conversion (PZS), and DSCR (descrambler). Things.
  • SD indicates a transmission signal
  • RD indicates a reception signal.
  • the transmission signal generated by the transmission transmission generation unit 19 is supplied to each unit, and is added to the 'zero point insertion unit 14 as a timing signal for inserting a zero point.
  • the transmission signal SD is converted by the code conversion unit 11 into a scramble process, a parallel conversion process corresponding to the number of carriers, a conversion process from a gray code to a natural code, a sum operation performed so that a difference calculation can be performed on the receiving side, and the like.
  • it is sent to the signal point generation unit 12 via the error correction data generation unit 10.
  • the signal point generator 12 generates signal points at the Nyquist interval from the received signal, and the guard time GT is added and inverse FFT processed by the inverse FFT unit 13.
  • a zero point indicating level 0 is inserted according to the insertion timing signal, the waveform is shaped by a roll-off filter 15, a predetermined digital modulation is performed in a modulator 16, and an analog signal is converted in a DA converter 17.
  • the signal is converted into a signal in a transmission band of, for example, 10 to 450 kHz by the one-pass filter 18 and then transmitted to the transmission line TX-1ine.
  • the transmission line TX-line and the reception line RX-1 line are connected to the indoor wiring via a coupling filter or the like.
  • the reception cook distribution unit 24 distributes a cook signal based on the clock signal from the phase synchronization roof circuit 26 to each unit.
  • the signal received via the receiving line RX—line is converted into a signal in a band of, for example, 10 kHz to 450 kHz by the band-pass filter 20, converted into a digital signal by the AD converter 21, and demodulated.
  • the signal is demodulated by the filter 22, the waveform is shaped by the roll-off filter 23, and the noise removal unit 27 obtains the noise level superimposed on the zero point based on the received clock signal and the clock signal from the distribution unit 24. Then, the noise level of the signal point is obtained by the interpolation processing, and the noise superimposed on the signal point is removed.
  • the guard time GT is deleted and converted to the frequency domain by the FFT unit 23, the signal is determined by the signal point determination unit 29, and the code conversion unit 30 performs parallel-to-serial conversion, texture ramping, difference calculation, and so on. Processing such as conversion from a natural code to a gray code is performed and the received signal RD is obtained.
  • the noise distribution is dispersed at a relatively large level over a plurality of bands, and the level and the band often change with time. Therefore, there is a possibility that noise components cannot be reliably removed.
  • multi-level modulation it is predicted that a data decision error will occur due to a large change in the modulation signal point of the received signal due to the influence of noise.
  • error correction is performed by the functions of an error correction unit 31 and a signal quality detection unit 32 described later in addition to the above functions. Further, the error correction data generation unit 10 sets, for example, one of the transmission channels 21 as an error correction channel, and calculates the exclusive OR (XOR) of the transmission data of the remaining 20 channels. Alternatively, the result of the modulo addition is used as the transmission data of the error correction channel, or the result obtained by inverting the result is input to the signal point generation unit 12 as the transmission data, and the multi-level modulation corresponding to the transmission data is performed. Are assigned.
  • the received signal RD As for the received signal RD, the judgment result in the signal judgment section 29 and the received signal are input to the signal quality detection section 32, and the signal quality for each channel is obtained.
  • the error correction unit 31 performs an exclusive OR (XOR) or modulo addition process between channels on the determination result by the signal determination unit 29, respectively.
  • the signal quality detector 32 converts, for example, an error signal indicating a difference between the received signal and the determination result into a scalar value, as described later, and compares the integration result of the scalar value with a reference value related to the error rate. Find the difference and output the signal quality value.
  • a method of calculating such a signal quality value for example, Japanese Patent Publication No. And Japanese Patent Application Laid-Open No. 57-106646. However, in the disclosed method, the signal quality is determined by averaging.
  • the processing result of the exclusive OR or modulo addition for the data of the judgment result in the error correction unit 31 is the result of the exclusive OR or modulo addition of the transmission data of the channels other than the error correction channel on the transmitting side. Is the error correction channel transmission data, if there is no error, it becomes "0". Or, if the result of exclusive OR or module addition is inverted on the transmission side and becomes error correction channel transmission data If there is no error, "1 ⁇ is displayed. This is a specific value that can be determined in advance. In the case of no error, the data of the determination result of the 20 channels may be transferred to the code conversion unit 30 as it is.
  • the result of the exclusive OR is not the above-mentioned predetermined value such as “0 ⁇ ”, it is determined that an error has occurred in the data of any one of the channels. Error correction is performed by exchanging the data of the channel with the worst degradation with the result of exclusive logic or modulo addition for the data of the channels other than that channel.
  • FIG. 3 is an explanatory diagram of the error correction data generation unit 10 shown in FIG. 2.
  • the exclusive OR unit 35 has a configuration in which exclusive OR of data of each channel is sequentially obtained.
  • the exclusive OR unit 35 may be configured to take a logical gate circuit that sequentially takes the exclusive OR in parallel or a configuration that takes the exclusive OR in the software. An equivalent result can be obtained by performing modulo addition on the data of each channel. Therefore, the exclusive OR unit 35 in the present embodiment may include a modulo adder.
  • the exclusive OR unit 35 allows the channels 0 CH (0 channel) to 19 CH (19 channels) to be used (hereinafter, CH is used as an abbreviation for “channel” as necessary).
  • CH is used as an abbreviation for “channel” as necessary).
  • the exclusive OR of the data is calculated and used as the transmission data of the error correction channel (error correction channel). Therefore, at this stage, the result of the exclusive OR operation of the transmission data of this error correction CH and the transmission data of the other CHs 0 to 19 CH becomes “0”.
  • an exclusive-OR operation will be briefly described with CH 0 and CH 1 used for data and CH 2 used for error correction. This exclusive OR operation is "1" when two bits have different logical values and "0" when they have the same logical value, and is the same as modulo addition. It becomes.
  • the result of exclusive OR is "1 0", which is the data of the error correction CH.
  • the result of exclusive OR of the data of a total of 3 CHs which is obtained by adding the error correction CH to the 0 CH and 1 CH, is a sequential exclusive logic of “01”, “11”, and “10”.
  • the result of the sum (or modulo addition) is "00".
  • the error correction CH data from the exclusive OR unit 35 and the CH 0 to CH 19 data are input to the signal point generation unit 12 to be data indicating a modulation signal point, and the data shown in FIG. Input to the FFT unit 13 ⁇ .
  • the received signal value is within a predetermined range (hatching portion) with respect to the determination coordinates of each quadrant, that is, the reference coordinates. Will be concentrated. Therefore, by setting a range slightly wider than this predetermined range as an allowable range, the influence of noise can be completely removed.
  • Japanese Patent Application Laid-Open No. 57-107646 a past average of received data of each channel is obtained, and the average value and a predetermined reference value are calculated. , The reception quality of the channel is determined.
  • the short-term fluctuation of the received signal value due to the instantaneous disturbance as described above is averaged if the received signal value at other times is close to the reference value, so that the detection result falls within the allowable range. Probability is high.
  • the reception quality of the channel is determined to be good, the erroneous determination of data as described above due to actual instantaneous disturbance is overlooked and output without being corrected, and the received signal is eventually received. Poor data reliability Will be done.
  • FIG. 5 is a block diagram for describing the configuration of the error correction unit 31 including the relationship between the related determination unit 29 and the signal quality detection unit 32.
  • the judgment data of 0 CH (0 channel) to 19 CH (19 channel) from the signal judgment unit 29 are input to the judgment processing unit 39 of the error correction unit 31 and the exclusive OR unit 37.
  • the error correction CH determination data is input to the exclusive OR unit 37.
  • the exclusive OR unit 37 can have the same configuration as the exclusive OR unit 35 shown in FIG.
  • the received signals relating to each of the CHs 0 to 19 and the error correction CH, and a reference value for data determination are input to the signal quality detection unit 32.
  • the exclusive OR unit 37 obtains the exclusive OR of the judgment data for the CHs 0 to 19 and the error correction CH, and inputs the operation result to the judgment processing unit 39. Further, the signal quality detection unit 32 in FIG. 2 obtains the signal quality for each channel, and inputs this to the determination processing unit 39.
  • the judgment processing unit 39 determines the judgment data of each channel in the exclusive OR unit 37. If the result of the exclusive OR is not “0”, that is, if the XOR result is “0”, the channel having the worst SQD based on the signal quality detection result S QD for each channel from the signal quality detection unit 32 Of the channel with the worst signal crystal quality, that is, the exclusive OR operation result of the judgment data of other channels excluding the judgment data of the channel, and outputs the result as the corresponding received data I do. On the other hand, when the result of the exclusive OR is "0”, that is, when the result of the XOR is 0, the judgment result of each CH is output as it is, that is, the judgment data of CHs 0 to 19 is directly received data. I do.
  • the determination processing unit 39 excludes 2 CH, and 0 to 1 CH, 3 1 19
  • the result of exclusive OR operation of CH data and error correction CH data is replaced with data of 2 CH and used as received data.
  • the error correction channel it is possible to correct data for one channel among a plurality of channels.
  • FIG. 6 is a circuit diagram for explaining a configuration of each signal of the signal quality detection unit 32.
  • the detection unit 32 calculates the difference between the error signal and a predetermined reference value for each channel signal, and the difference, that is, S QD 1 which is a time average value of the error and S QD 2 which is the instantaneous value of the error Is output. Then, when the average value S QD 1 is larger than the instantaneous value S QD 2, that is, when it is determined that there is an instantaneous disturbance, the determination processing unit 39 sets the corresponding S QD 2 to the corresponding channel.
  • the judgment processing unit 39 judges that there is no instantaneous disturbance. Adopted as final SQD. If the operation result of the exclusive OR circuit 37 is not zero, that is, if it is determined that a data error has occurred, the S QD thus determined has the worst, that is, the smallest value.
  • the channel is determined as an error channel, and error correction is performed by replacing the determination result of the channel with the exclusive OR operation result of the determination results of the other channels as described above.
  • the detection unit 32 includes a determination error extraction unit 51, an averaging unit 53, and an instantaneous SQD extraction unit 52.
  • the decision error extraction unit 51 compares the signal vector values SR (real part) and SI (imaginary part) obtained by equalizing the received signal for the channel from the decision circuit 29 with the decision reference value R for each.
  • the error signal vector values ERR (real part) and ERI (imaginary part) are obtained by subtracting e ⁇ x and R efy from adders 61 and 62, respectively.
  • the signal vector values SR and SI correspond to the actually obtained values of the received signal, and include a phase error component and an amplitude error component in the received signal.
  • the reference values Refx and Refy are, for example, values corresponding to the determination coordinates shown in FIG. That is, here, the error vector values ERR, ERI consisting of the difference between the received signal value and the reference value are, for example, in the case of four-level modulation shown in Fig. 3, the coordinates of the received signal value are B 'and the judgment data Is the judgment coordinate (reference coordinate) A, the vector connecting these coordinates ⁇ 'and A Respond. Therefore, here, the deviation amount of the actual signal value from the determination reference value is obtained.
  • the absolute value calculators 63 and 64 determine the absolute values of these error signal vector values, and adders 65 add the sums to convert them to scalar values.
  • the decision error output converted to a scalar value by the decision error extraction unit 51 is subtracted from the reference value B0 by the adder 74, and integrated by the multiplier 75.
  • the result is integrated by an integrating circuit including an adder 76 and a feedback gain circuit G.
  • the averaging unit 53 further multiplies the integrated output by a control force constant ⁇ 1 in a multiplier 73, calculates the sum with a reference value C 0 in an adder 72, and then obtains a feedback point 7 of a decision error output. Returned to 1.
  • This value is used to determine the control force at the time of integration of the SQD 1 value in the subsequent integration circuits 76 and 77, and is usually determined as a value such that the integrated value settles to a constant value in about 1 second. Is done.
  • control power constant multiplied by the multiplier 73 is 1 and the reference value C O added by the adder 72 is
  • the positive feedback amount is reduced to reduce the product of the large decision error, and conversely, the signal quality value is larger than the reference value.
  • the positive feedback amount increases, and acts to increase the product of the small decision error. Therefore, it acts to average the value of the average signal quality value S QD 1 output from the averaging unit 53.
  • the polarity of the decision error output of the decision error extractor 71 is inverted by the multiplier 78, added to the reference value D0 by the adder 79, and the constant is calculated by the multiplier 80.
  • the reference value D 0 is usually the same value as the reference value C 0 in the averaging unit 53, for example, 1.0
  • This value is, for example, when the determination error amount is 0 (reference value), the output of the instantaneous S QD extraction unit 52 is
  • FIG. 7 shows a comparison between the average signal quality value S QD1 and the instantaneous signal quality value S QD2 thus obtained.
  • SQD 1 reaches a substantially constant steady value after a certain time from the start of the operation. Also, the value hardly changes when a momentary disturbance occurs.
  • S QD 2 usually takes a value around S QD 1 which is an average value, but when an instantaneous disturbance occurs, the value fluctuates momentarily reflecting the disturbance.
  • FIG. 8 is a flowchart for explaining the error correction operation in the determination processing section 39.
  • step S1 it is determined whether or not the average signal quality value SQD1 is greater than the instantaneous signal quality value SQD2 for data of each channel, that is, whether or not there is instantaneous disturbance. If the result is Yes, that is, if instantaneous disturbance is detected, SQD 2 is adopted as the SQD of the channel in step S3. On the other hand, if the result of step S1 is N0, SQD1 is adopted as the SQD of the channel (step S2).
  • step S4 the exclusive OR XOR of the judgment result of each channel by the judgment circuit 29 is calculated by the exclusive OR unit 37. Then, it is determined whether the calculation result is 0 or not (step S5). If "0", the determination result of each channel obtained from the determination circuit 29 is output as it is as reception data of the corresponding channel (step S5). 6). On the other hand, if the judgment in step S5 is other than "0", in step S7, as described above, the SQD of each channel obtained in steps S2 and S3 has the worst, that is, the minimum value.
  • the judgment value obtained from the judgment circuit 29 relating to the channel is judged as an error, the exclusive OR of the other channels except the relevant channel is calculated, and the calculated value is output as received data of the relevant channel, and the other channel is output.
  • the output value of the determination circuit 29 is output as received data as it is.
  • the “exclusive OR” operation between three or more values is performed by first calculating the exclusive OR between two values, as shown in FIGS.
  • the exclusive OR operation is performed on the result and the remaining one value, and the exclusive OR operation is further performed on the operation result and the remaining one value. Is performed to obtain a final operation result.
  • a multi-channel data is configured by providing a correction channel and applying a predetermined operation value of a data channel, it is possible to easily detect the occurrence of an error when an error occurs in a certain channel. Yes and the channel is correct The value can be easily estimated.
  • the signal quality is obtained from the difference between the signal value and the data determination reference value for each channel, and the channel having the worst signal quality is determined as the channel in which an error occurs, so that the channel in which an error occurs can be determined effectively.
  • the worst signal quality channel is determined with reference to both.Therefore, in a situation where instantaneous noise in addition to stationary noise cannot be ignored. Can also effectively correct data errors.

Abstract

複数のチャネルのデータの排他的論理和を訂正チャネルのデータとし、変調処理後に送信された信号のデータを受信し、受信信号のデータから元の所定の複数のチャネルのデータ及び所定の訂正チャネルのデータを判断するDEC部と、判断されたチャネルのデータの排他的論理和をとるXOR部と、受信信号の信号品質を各チャネル毎に検出するSQD部と、XOR部の演算結果が0以外の場合にSQD部による検出の結果最悪の検出結果を有するチャネルのデータをそれ以外のチャネルのデータの排他論理和演算結果で置き換える訂正部とよりなり、SQD部は、平均信号品質と瞬時信号品質とを演算するものであり、訂正部は前記平均信号品質と瞬時信号品質とを参照して最悪信号品質を有するチャネルを判断する構成である。

Description

明細書
データ処理装置及びデータ処理方法
技術分野
本発明は、データ処理装置及びデータ処理方法に係り、 特に複数チャネルのデー タが所定の媒体を経由する際に発生するデータエラーを訂正する機能を有するデ ータ処理装置及びそのためのデータ処理方法に関する。 背景技術
データ処理、 特に所定の媒体を介して所定のデータを伝送、 記録 · 再生等処理 する分野において、 当該データを、 使用する媒体に応じた所定のデータ形式に一 且変換した上で当該媒体に入力し、 その後当該媒体から出力後に元にデータに復 元することが行なわれる。 このようなデータ処理の例は以下の通りである。
即ち、 音声、 画像等を含む多種多様な情報を電力線を介して搬送する場合の他、 電話線を媒体とする場合、 A D S Lや X D S L方式を適用してメタリ ック線を媒 体としてデータ伝送する場合、 ブルートウ一スゃ無線 L A Nを適用して 2 . 4 G H z帯の無線を介してデータ伝送する場合、 C A T Vを適用して C A T V用同軸 ケーブルを介してデータ伝送する場合、 ホーム P N Aを適用して家庭内電話線を 利用する場合、 光ファイバ一を媒体と して使用する場合、 携帯電話機や P H S電 話機を使用する際に 8 0 O M H zや 1 . 9 G H Z帯の無線を介する場合等である。 又、 データの記録 ' 再生の分野では磁気ディスク、 光ディスク等を利用する場合 が含まれる。 更に、 所定のデジタルデータをパーコードに変換して印刷し、 これ をレーザ—、 C C D等を使用して読み取った後に元のデータに復元する場合等も 本発明の適用範囲に含まれる。
これらのデータ処理において、 所定のデータを、 使用する媒体に応じた所定の データ形式に一旦変換又は変調し、 その後当該媒体から出力後に元のデータに復 元する処理を行う装置を広い意味でモデムと考えることが出来る。 以下、 説明の 便宜上電力線搬送のモデムを例に説明するが、 本発明の適用範囲と しては、 電力 線搬送のモデムに限定されるものではなく、 上記の如くの様々な分野に適用可能 である。
図 1は、この電力線搬送通信システムを示す。 図中、 1 0 1は配電変電所、 1 0 2はアクセスノード、 1 0 3は高圧配電線、 1 0 4は柱上変圧器、 1 0 5は低圧配電 線、 1 0 6は引込線、 1 0 7は屋内配線を示す。
当該システムでは、 配電変電所 1 0 1から高圧配電線 1 0 3を介して各柱上変 圧器 1 0 4に、例えば、 6 6 k Vの高圧交流電圧が給電され、柱上変圧器 1 0 4によ り、各家庭等の需要家に給電される 1 0 0 V又は 2 0 0 Vに降圧され、低圧配電線 1 0 5と引込線 1 0 6とを介して需要家の屋内配線 1 0 7に給電され、この屋内配 線 1 0 7に接続された各種電気機器又はコンセントに差込んだ各種電気機器が駆 動動作されることになる。
更に又、 配電変電所 1 0 1に配置したアクセスノード 1 0 2 と、柱上変圧器 1 0 4に配置したモデム (図示せず)との間は光ファイバ伝送路(図示せず)で接続され る。この光ファイバ伝送路は、高圧配電線 1 0 3に沿って布設される場合が一般的 である。そして、柱上変圧器 1 0 4に配置されたモデムにおいて、光信号と電気信号 との相互変換がなされ、低圧配電線 1 0 5 と'引込線 1 0 6 と屋内配線 1 0 7とが有 線のデータ伝送路として利用され、屋内配線 1 0 7に接続されたコンセン卜に端末 装置を接続するだけで、アクセスノード 1 0 2と、その端末装置との間でデータ伝 送が可能な、 「ラス トヮンマイル」 と称される電力線搬送通信システムを構成す ることが出来る。
このよ うな電力線搬送通信システムは、柱上変圧器 1 0 4に配置したモデムから 見た低圧配電線 1 0 5は誘導性インピーダンスを呈し、引込線 1 0 6及び屋内配線 1 0 7は容量性インピーダンスを呈するものであり、又屋内配線 1 0 7に接続され た各種の電気機器は、雑音防止用のコンデンサを接続した構成が一般的であるから、 柱上変圧器 1 0 4に配置したモデムから低圧配電線側を見たインピーダンスは、比 較的大きなィンダクタンスと大きな容量とを有するものとなる。
その結果、柱上変圧器 1 0 4に配置したモデムから低圧配電線 1 0 5側を見ると、 低域通過型のフィルタに相当し、屋内配線 1 0 7に接続されたモデムにおける受信 信号は、高域成分が大きく減衰されるため、受信信号の広域成分は雑音に埋もれた 状態となる恐れがある。又受信信号の低域成分は、高域成分程の減衰はしないが、各 種の電気機器のスィツチング電源や'ィンバータ回路からのランダム雑音による影 響が無視出来なくなる。 発明の開示
本発明は上記状況に鑑み、 上記広い意味でのモデムにおいて、 所定の媒体を経 由することによって生ずるデータエラーを効果的に訂正することが可能なデータ 処理装置及びデータ処理方法を提供することを目的とする。
上記達成の解決のため本発明では、 所定の複数のチャネルのデータの所定の演 算の結果よりなる所定の訂正チャネルを含む複数のチャネルのデータによる信号 が所定の媒体を経由されることによって得られた信号から元の所定の複数のチヤ ネルのデータ及び所定の訂正チャネルのデータを判定する判定手段と、 当該判定 された所定の複数のチャネルのデータと所定の訂正チャネルのデータに対して所 定の演算を施す演算手段と、 判定手段によるデータ判定に供された信号の信号品 質を各チャネル毎に検出する信号品質検出手段と、 前記演算手段による演算の結 果が所定の値以外であった場合に前記信号品質検出手段による検出の結果が最悪 のチャネルの判定データを、 それ以外のチャネルの判定データから推定される値 で置き換える訂正手段とよりなり、 前記信号品質検出手段は、 平均信号品質と瞬 時信号品質とを求め、 前記訂正手段は前記平均信号品質と瞬時信号品質とを参照 して最悪信号品質を有するチャネルを判断する構成とした。
このような構成とすることにより、 定常的雑音に加えて瞬時の雑音も無視でき ないような媒体の状況においても、 これら雑音によるデータエラーを効果的に訂 正し得るデータ処理方式を提供可能である。 図面の簡単な説明
図 1は、 本発明を適用可能な電力線搬送システムの概要を説明するための図で ある。
図 2は、 図' 1の電力線搬送システムで使用され得る、 本発明の一実施例による データ伝送装置の概要を説明するためのブロック図である。
図 3は、 本発明の一実施例に適用可能な 4値変調伝送方式における受信信号判 定原理を説明するための図である。
図 4は、 図 2に示されるエラ一訂正データ生成部の機能を説明するための図で め 。
図 5は、 図 2に示されるエラー訂正部の機能を説明するための図である。
図 6は、 図 5に示される信号品質検出回路のチャネル毎の構成を説明するため の図である。
図 7は、 図 6の構成によって得られる平均信号品質値と瞬時信号品質値の変動 の様子の一例を示す図である。
図 8は、 図 5に示される判定処理部の動作を説明するためのフローチヤ一トで ある。 発明を実施するための最良の形態
以下、 図面と共に本発明の実施例について詳細に説明する。
図 2は、 本発明の一実施例によるデータ処理装置としてのモデムの構成を説明 するためのプロック図である。 このモデムは、 図 1と共に説明した電力線搬送通 信システムにおける屋内配線に接続してデータを送受信するモデムと して使用可 能である。同図中、 符号変換部 1 1は、 S CR (スクランブラ)、 S/P (直並列変 換)、 GZN (グレーコード ·ナチュラルコード変換)、 和分演算等の機能を有する。 更に同モデムは、 エラーデータ訂正データ生成部 1 0、 及び信号点発生部 1 2を 含む。 又、 同モデムは、 ガードタイム GT追加機能を有する逆 F F T部 1 3、 ゼ 口点揷入部 1 4、 口ールォフフィルタ 1 5、 変調部 1 6、 D A変換器 1 7、 口一 パスフィルタ 1 8、 送信ク口ック発生部 1 9をも含む。 又、 図中、 TX— 1 i n eは送信回線、 RX— 1 i n eは受信回線を夫々示す。
更に同モデムは、 バンドパスフィルタ 20、 AD変換器 2 1、 復調部 22、 口 —ルォブフィ jルタ 23、 受信クロック分配部 24、 タイミング抽出部 25、 電圧 制御水晶発振器を含む位相同期ループ回路 26、 雑音除去部 27、 ガードタイム (GT) 削除機能を有する F F T部 28、 信号判定部 29、 符号変換部 30を含 む。 ここで符号変換部 30は、 差分演算、 NZG (ナチュラルコード . グレーコー ド変換)、 並直列変換 (PZS) 、 D S CR (デスクランブラ) 等の機能を有する ものである。又図中、 S Dは送信信号、 RDは受信信号を夫々示す。
同モデムでは、 送信ク口ック発生部 1 9により発生したク口ック信号を各部に 供給し、'ゼロ点揷入部 14にはゼロ点挿入のタイミング信号と して加える。送信信 号 SDは符号変換部 11において、'スクランブル処理、 キヤリァ数に対応した並列 変換処理、 グレーコードからナチユラ.ルコー ドへの変換処理、 受信側で差分演算 できるように行なわれる和分演算等の処理が施された後、 エラー訂正データ生成 部 1 0を介して信号点発生部 1 2に送られる。 信号点発生部 1 2では受信信号か らナイキス 卜間隔の信号点が発生され、 逆 F F T部 1 3によりガードタイム GT の付加及び逆 F F T処理が施され、ゼロ点揷入部 14において、 上記ゼロ点挿入の タイミング信号に従ってレベル 0を示すゼロ点の挿入がなされ、ロールオフフィル タ 1 5により波形整形が施され、変調部 1 6において所定のディジタル変調が施さ れ、 D A変換器 1 7においてアナログ信号に変換され、口一パスフィルタ 1 8によ り例えば 1 0〜450 kH zの伝送帯域の信号とされた後に送信回線 TX— 1 i n eに送出される。尚この場合、同モデムは、 送信回線 TX— l i n eと受信回線 RX- 1 i n eとは、屋内配線と結合フィルタ等を介して接続される。
又、 受信ク口ック分配部 24は、位相同期ルーフ回路 26からのクロック儈号に 基づいたク口ック信号を各部に分配する。受信回線 RX— l i n eを介して受信さ れた信号は、バンドパスフィルタ 20により例えば 1 0 kHz〜 450 kH zの帯 域の信号とされ、 AD変換器 2 1によりディジタル信号に変換され、復調部 22に より復調処理され、ロールオフフィルタ 23により波形整形処理され、雑音除去部 27において、受信クロック分.配部 24からのクロック信号を基に、ゼロ点位置に 重畳された雑音レベルが求められ、補間処理により信号点の雑音レベルが求められ て、信号点に重畳されている雑音が除去される。そして、 F F T部 23によりガード タイム GTの削除及ぴ周波数領域への変 ¾処理がなされ、信号点判定部 29により 信号判定がなされ、符号変換部 30において並直列変換,テクスランプル、 差分演 算、 ナチュラルコードからグレーコードへの変換等の処理が施されて受信信号 R Dとされる。
尚、 上記データ処理の内容は、 例えば本出願人の出願による特願 200 1— 1 86 2 74号 (200 1年 6月 20 日出願) 、 特願 200 2— 0 23 3 2 5号 ( 2 0 0 2年 1月 3 1 日出願) 等にて提案されているデータ伝送装置 /システム におけるものと基本的に同様なものであり、 ここでの更に詳細な説明は省略する c 上記の如く、 ゼロ点揷入部 1 4によるゼロ点揷入により、そのゼロ点位置に重畳 された雑音を抽出し、この雑音を基に、信号点に重畳された雑音を相殺する手法を 適用することにより、雑音の影響を低減して高速伝送を可能とする。しかし、一般に 雑音の分布は複数帯域にわたって比較的大きなレベルで分散し、且つ時間的にその レベルや帯域が変化する場合が多い。従って、雑音成分を確実に除去することが出 来ない恐れがある。 又多値変調を適用した場合、受信信号の変調信号点が雑音の影 響によって大きく変化することにより、データの判定エラーが発生することが予測 される。
本発明の実施例では、データを複数チャネルと して高速伝送する際、エラー訂正 用に少なく とも 1 チャネル分を用いることにより、有効にエラー訂正を行うもので ある。 尚、 同様の内容が、 やはり本出願人の出願による特願 2 0 0 1— 3 2 9 4 8 1号 (2 0 0 1年 1 0月 2 6 日出願) によって提案されているが、 本発明では 更に効果的に雑音の影響を除去可能な構成を提案するものである。
即ち、 本発明の実施例では、 上述の機能に加え、 更に後述するエラー訂正部 3 1 と信号品質検出部 3 2の機能によってエラ一訂正を実施する。 又上記エラー訂 正データ生成部 1 0は、例えば、伝送チャネル 2 1チャネルの中の 1 チャネルをェ ラー訂正チャネルとし、 残りの 2 0チャネルの送信データの排他的論理和 (X O R )の結果、又はモジュ口加算の結果を、エラー訂正チャネルの送信データと し、或 いは、それを反転した結果を送信データとして信号点発生部 1 2に入力し、送信デ ータに対応した多値変調の信号点を割当てる。
又受信信号 R Dについては、信号判定部 2 9における判定結果と受信信号とを信 号品質検出部 3 2に入力し、各チャネル対応の信号品質を求める。又エラー訂正部 3 1は、信号判定部 2 9による判定結果について夫々チャネル間の排他的論理和 ( X O R )又はモジュロ加算の処理を行う。信号品質検出部 3 2は、後述する如く、 例えば、受信信号と判定結果との差を示す誤差信号をスカラ値に変換し、このスカ ラ値の積分結果と誤差率に関連した基準値との差を求め、 信号品質値を出力する。 このような信号品質値の算出方法としては、 例えば特公昭 5 8— 5 4 6 8 6号公 報又は特開昭 5 7 - 1 0 7 6 4 6号公報に開示されたものがある。 しかしながら. 同開示方法では、 信号品質を平均によって求めている。
エラー訂正部 3 1における判定結果のデータについての排他的論理和又はモジ ュロ加算の処理結果は、 送信側でエラ一訂正チャネル以外のチャネルの送信デー タの排他的論理和又はモジュロ加算の結果をエラー訂正チャネルの送信データと した場合、エラ一無しの場合は " 0〃となる。又は送信側で排他的論理和又はモジュ 口加算の結果を反転してエラー訂正チャネルの送信データとした場合、 エラー無 しの場合は " 1〃となる。これは予め定めることが出来る特定の値であり、エラー無 しの場合には判定結果の 2 0チャネル分のデータをそのまま符号変換部 3 0に転 送すればよい。
他方、 排他的論理和の結果が " 0〃等の上記所定の特定の値でない場合、何れか のチャネルのデータにエラーが発生したと判断されるため、 信号品質検出部 3 2 により求めた品質劣化の最悪のチャネルのデータをそのチャネルを除くチャネル のデータについての排他的論理知又はモジュロ加算の結果と入れ換えることによ つてエラー訂正を行なう。
図 3は図 2に示すエラー訂正データ生成部 1 0の説明図であり、排他的論理和部 3 5は、 逐次的に各チャネルのデータの排他的論理和をとる構成を有する。 この 排他的論理和部 3 5は、 順次並列的に排他的論理和をとる論理ゲート回路又はソ フ ト的に排他的論理和をとる構成とすることが出来る。又各.チャネルのデータをモ ジュロ加算を行うこととしても等価な結果を得ることが可能である。 従って、本実 施例における排他的論理和部 3 5は、モジュ口加算部を含むものと しても良い。
この排他的論理和部 3 5により、 0 C H ( 0チャネル)〜 1 9 C H ( 1 9チヤネ ノレ) (以下、 C Hを 「チャネル」 の略称と して必要に応じて使用するものとする) のデータの排他的論理和を求めて、エラー訂正 C H (エラー訂正チャネル)の送信 データとする。従って、この段階ではこのエラー訂正 C Hの送信データと、他の 0 C H〜 l 9 C Hの送信データとの排他的論理和演算結果は " 0 " となる。ここで、 例 えば、 0 C H , 1 C Hをデータ用と し、 2 C Hをエラー訂正用として、排他的論理和 演算を簡単に説明する。この排他的論理和演算は、 2つのビッ トが異なる論理値を 有する時 " 1 " 、同一の論理値の時 " 0 " となる演算であり、モジュロ加算と同一 となる。従って、 上記例の場合、 0 CHのデータを "0 1 " 、 1 CHのデータを "1 1" とすると、排他的論理和の結果は、 "1 0" となり、これをエラー訂正 CH のデータとする。そして、 0 CHと 1 CHとにエラー訂正 CHを加えた計 3 CHの データの排他的論理和の結果は、 "0 1" 、 "1 1" 、 "1 0" の順次の排他的論 理和(又はモジュロ加算)の結果、 "00" となる。この排他的論理和部 3 5からの エラー訂正 CHのデータと、 0 CH〜 1 9 CHのデータとを信号点発生部 1 2に入 力して変調信号点を示すデータとし、図 2における逆 F F T部 1 3に入力するもの ^する。
ここで、 図 2におけるエラー訂正部 31及び信号品質検出部 32の構成を説明 する前に、 上記多値変調が 4値変調方式の場合のエラ一発生に伴う判定誤差につ いて図 3と共に説明する。 4値変調方式で変調された信号の復調の場合、 図示の 如く、 受信信号値が第 1乃至第 4象限の内のいずれかに位置するかによってデ一 タを判定する。
このような変調データを伝送する場合、 雑音がホワイ トノイズ等の定常的な劣 化要因による場合、 各象限の判定座標、 即ち基準座標に対し、 所定の範囲内 (ハ ツチング部) に受信信号値の座標位置が集中するようになる。 従って、 この所定 範囲より多少広い範囲を許容範囲と して設定することにより、 雑音の影響を完全 に除去可能である。
他方、 例えば瞬間的に大きな擾乱が発生し、 その結果、 図 3中、 Bの信号値の 座標位置が象限を越えて、 信号値 Aの象限内に移動して B 'の位置となった場合、 元の信号値 Bが信号値 Aと判定されるため、 誤判定となってしまう。
例えば上記先願の特開昭 5 7— 1 0 7646号公報に開示された S QDの手法 によれば、 各チャネルの受信データの過去の平均を取り、 その平均値と所定の基 準値との差異によって当該チャネルの受信品質を求めている。 その結果、 上記の 如くの瞬時の擾乱による受信信号値の短時間の変動は、 それ以外の時刻における 受信信号値が基準値に近ければ平均化されるため、 検出結果としては許容範囲内 に収まる可能性が高い。 その場合、 当該チャネルの受信品質は良好と判定される ため、 実際の瞬時の擾乱による上記の如くのデータの誤判定がそのまま訂正され ずに見過ごされて出力されることとなり、 しがたつて受信データの信頼性が低下 することとなる。
図 2におけるエラ一訂正部 3 1及び信号品質検出部 32の構成によれば、 後述 の如く、 上記問題点を解決可能である。
図 5は上記エラー訂正部 3 1の構成について、 関連する判定部 29と信号品質 検出部 32との関係を含めて説明するためのブロック図である。 図中、 信号判定 部 29からの 0 CH (0チャネル) ~1 9 CH (1 9チャネル)の判定データが、 エラー訂正部 3 1の判定処理部 39と排他的論理和部 3 7とに入力され、 エラー 訂正 CHの判定データが排他的論理和部 3 7に入力される。この排他的論理和部 3 7も、前述の図 4に示す排他的論理和部 35と同様な構成とすることが出来る。又 0 CH〜 1 9 CH及びエラー訂正 CHの各々に関する受信信号と、 データ判定の 基準値とが信号品質検出部 3 2に入力される。排他的論理和部 3 7は、 0 CH〜1 9 CHとエラー訂正 CHとについて、 判定データの排他的論理和を求め、演算結果 を判定処理部 39に入力する。又、 図 2における信号品質検出部 32は、チャネル 毎に信号品質を求め、これを判定処理部 39に入力する。
判定処理部 39は、送信側で 0 CH~ 1 9 CHのデータの排他的論理和の結果を そのままエラ一訂正 CHの送信データとした場合、排他的論理和部 37における各 チャネルの判定データの排他的論理和の結果が "0" でない場合、即ち、 X OR結 果≠ 0の場合、信号品質検出部 32からの各チャネル毎の信号品質検出結果 S QD を基に、最悪 SQDを有するチャネルに関する判定結果、即ち、最悪信号晶質のチヤ ネルの判定データを、そのチャネルの判定データを除く他のチャネルの判定データ の排他的論理和演算結果と置換して該当する受信データと して出力する。 他方、 排他的論理和の結果が "0" の場合、即ち、 XORの結果 = 0の場合、各 CHの判定 結果をそのまま出力、即ち、 0 CH~ 1 9 CHの判定データをそのまま受信データ とする。
即ち、 例えば、判定処理部 3 9は、排他的論理和 XORの結果≠ 0の場合、最悪信 号品質のデータチャネルが 2 CHであったとすると、この 2 CHを除く、 0〜 1 C H, 3〜 1 9 CH並びにエラー訂正 CHのデータの排他的論理和演算結果を、 2 C Hのデータと入れ換えて受信データとする。このようにエラー訂正チャネルを用い ることにより、複数チャネルの中の 1チャネル分のデータを訂正することが出来る。 以下に、 信号品質検出部 3 2の構成と、 信号品質検出回路 32の出力を受けて 行なわれる判定処理部 39による判定動作について具体的に説明する。
図 6は信号品質検出部 32の各チャネル毎の構成を説明するための回路図であ る。 同検出部 32は、 各チャネルの信号について、 その誤差信号と所定の基準値 との差をと り、 その差、 即ち誤差の時間平均値である S QD 1及びその瞬時値で ある S QD 2を出力するための構成を有する。 そして、 判定処理部 3 9では、 平 均値である S QD 1が瞬時値である S QD 2より大きい場合、 即ち瞬間的な擾乱 があったと判断される場合、 当該 S QD 2を該当するチャネルの最終的 S QDと して採用する。 尚、 ここで、 SQD 1 , SQD 2を含む S QDの値は大きいほど 信号品質が良く、 逆に小さいほど悪いことを意味する指標である。 又判定処理部 3 9では逆に平均値である S QD 1が瞬時値である S QD 2以下であった場合、 即ち瞬間的な擾乱が無かった判断し、 当該 S QD 1を該当するチャネルの最終的 S QDと して採用する。 そして、 排他論理和回路 3 7の演算結果がゼロ以外の場 合、 即ちデータエラーが発生したと判断される場合、 このようにして決定された S QDのうち、 最悪、 即ち最小の値を有するチャネルをエラーチャネルと判定し、 上記の如く、 当該チャネルの判定結果をそれ以外のチャネルの判定結果の排他論 理和演算結果で置き換えることによってエラー訂正を行なう。
以下に図 6に示す信号品質検出部 3 2の機能について詳しく説明する。 同検出 部 32は、 判定誤差抽出部 5 1、 平均化部 53及び瞬時 S QD抽出部 52よりな る。 判定誤差抽出部 5 1では、 判定回路 29からの、 当該チャネルに関する受信 信号を等化して得た信号べク トル値 S R (実数部) , S I (虚数部) を、 夫々に 対する判定基準値 R e ί x、 R e f yから、 夫々加算器 6 1 , 62によって差し 引き、 誤差信号ベク トル値 ERR (実数部) , ER I (虚数部) を得る。 ここで、 上記信号べク トル値 SR, S I とは、 実際に得られた受信信号の値に対応し、 受 信信号中の位相誤差成分及び振幅誤差成分を含む。 他方、 基準値 R e f x, R e f yとは、 例えば図 3に示される判定座標に相当する値である。 即ち、 ここで、 受信信号値と基準値との差よりなる誤差べク トル値 ERR, ER I とは、 例えば 図 3に示す 4値変調の場合、 受信信号値の座標が B' で判定データが判定座標 (基準座標) Aであったとすると、 これらの座標 Β' , A間を結ぶベク トルに対 応する。 従って、 ここでは実際の信号値の判定基準値からのズレ量が得られる。 次に、 絶対値算出器 6 3 , 6 4によってこれら誤差信号べク トル値の夫々の絶対 値を求め、 更に加算器 6 5でその和をとり、 スカラー値に変換する。
次に平均化部 5 3では、 上記判定誤差抽出部 5 1によってスカラ '一値に変換さ れた判定誤差出力が加算器 7 4によって基準値 B 0から差し引かれ、 乗算器 7 5 にて積分時定数を決定するための制御力定数 τ 0が乗算された後、 加算器 7 6 と 帰還利得回路 Gとより成る積分回路にて積分される。 その結果、 判定誤差出力が 上記基準値 Β 0より小さい状態が持続すると、 平均化部 5 3の出力である S Q D 1は +側に加算されてゆき、 他方 Β 0より大きい場合は一側に加算されることに なる。 そして結果的に演算限界範囲一 2〜十 2内の S Q D 1値を得る。 平均化部 5 3では更に乗算器 7 3にて上記積分出力に制御力定数 τ 1 を乗じ、 加算器 7 2に て基準値 C 0との和をとつた後、 判定誤差出力の帰還点 7 1に帰還される。
以下に、 当該平均化部 5 3の各演算器の定数値について説明する。
まず、 加算器 7 4で信号誤差出力値から差し引く基準値は
Β 0 = 0 . 0 7 8 1 2 5
とされ、 この値は、 S Q D 1 = 0 となる時、 即ち、 平均信号品質値が基準値とな る際の信号誤差出力値と等しい。 この値は、 当該データ伝送方式における多値化 率に合わせて調整して決定される。
次に、 乗算器 7 5で乗算される制御力定数は
τ 0 = 0 . 1 2 5
とされ、 以降の積分回路 7 6, 7 7における、 S Q D 1値の積分の際の制御力を 決定するための値であり、 通常積分値が 1秒間程度で一定値に落ち着く ような値 として決定される。
次に乗算器 7 3にて乗算される制御力定数て 1、 加算器 7 2にて加算される基 準値 C Oは夫々
C 0 = 1 . 0
τ 1 = 0 . 5
とされる。 これらは、 S Q D 1 = 0のとき (即ち判定誤差量が基準値) に判定誤 差量に対する帰還量が 1 となり、 S Q D 1 > 0 (即ち判定誤差量が基準値より小) となるにつれて帰還量大となり、 逆に S QD 1く 0 (判定誤差量が基準値より大) となるにつれて帰還量小となるような値に決定される。 即ち、 信号品質値が基準 値の場合には帰還点の乗算器 71では "1 " が乗算されるため、 帰還量は "1 " となる。 他方、 信号品質値が基準値より小さい場合、 即ち品質劣化の際には正の 帰還量が小さくなつて大きな判定誤差との積を小さくするよう作用し、 逆に信号 品質値が基準値より大きい際には正の帰還量が大きくなって小さな判定誤差との 積を大きくするように作用する。 従って、 平均化部 53の出力である平均信号品 質値 S QD 1の値を平均化するように作用することになる。
他方、 瞬時 S QD抽出部 52では、 乗算器 78にて判定誤差抽出部 7 1の判定 誤差出力を極性反転し、 加算器 79にて基準値 D 0と加算し、 乗算器 80にて定 数 αを乗算して SQD 2値を得る。 ここで、 基準値 D 0は通常上記平均化部 53 における基準値 C 0と同じ値で例えば 1. 0と し、 上記定数 αは平均化部 53の 出力である S QD 1値との間でスケールを合わせるための値である。 具体的には、 α = 2. 0
とされ、 この値は、 例えば、 判定誤差量 = 0 (基準値) の場合、 瞬時 S QD抽出 部 52の出力が
S QD 2 = + 2
となり、 判定誤差量 =2 (演算限界)の場合、 瞬時 S QD抽出部 52の出力が
S QD 2 =- 2
となるための値である。 この定数 αは、 データ伝送の多値化率が上がれば、 それ に対応して増加させて調整する。 これは、 多値化率の増大に伴って信号点間の距 離が小さくなり、 検出誤差量に対する S QD 1の変化が大きくなるためである。 図 7は、 このようにして求められた平均信号品質値 S QD 1及び瞬時信号品質 値 S QD 2の値の変動例を比較して示す。 同図に示される如く、 SQD 1は、 動 作開始から一定時間後に略一定の定常値に達する。 又、 瞬間的な擾乱の発生時に もその値は殆ど変化しない。 他方、 S QD 2は、 通常は平均値である S QD 1の 周辺の値をとるが、 瞬間的な擾乱発生時には当該擾乱を反映して瞬間的にその値 が変動する。 即ち、 瞬間的に大きく負の方向に振れた値を有する。 このよ うな場 合には図 5における判定処理部 3 9にぉぃて3 (301〉 3 (302となり、 S QD 2が当該チャネルの S Q Dと して採用されることとなり、 その値が他のチャネル の S Q Dより小さかった場合、 即ち最悪であった場合、 当該チャネルの値をエラ 一と判定してエラー訂正することが可能となる。 したがって、 本発明の実施例に より、 瞬間的な擾乱によるデータエラーをも確実に検出して訂正可能となる。 図 8は、 上記判定処理部 3 9におけるエラー訂正動作を説明するためのフロー チャー トである。 同図に示す如く、 ステップ S 1にて各チャネルのデータについ て、 上記平均信号品質値 S Q D 1が瞬時信号品質値 S Q D 2より大きいか否か、 ' 即ち瞬間的擾乱の有無を判定する。 その結果が Y e sの場合、 即ち瞬間的擾乱を 検出した場合、 ステップ S 3にて S Q D 2を当該チャネルの S Q Dとして採用す る。 他方、 ステップ S 1の結果が N 0の場合、 S Q D 1を当該チャネルの S Q D として採用する (ステップ S 2 ) 。
次にステップ S 4にて判定回路 2 9による各チャネルの判定結果の排他的論理 和 X O Rを排他的論理和部 3 7にて算出する。 そして、 その演算結果が 0か否か を判定し (ステップ S 5 ) 、 " 0 " なら判定回路 2 9から得られた各チャネルの 判定結果をそのまま該当するチャネルの受信データとして出力する (ステップ S 6 ) 。 他方、 ステップ S 5の判定が " 0 " 以外なら、 ステップ S 7にて、 上述の 如く、 ステップ S 2, S 3にて得られた各チャネルの S Q Dのうちの最悪、 即ち 最小の値を有するチャネルに関する判定回路 2 9から得られた判定値をエラーと 判断し、 当該チャネルを除く他のチャネルの排他的論理和を演算し、 当該演算値 を当該チャネルの受信データとして出力し、 他のチャネルについては、 そのまま 判定回路 2 9の出力値をそのまま受信データとして出力する。
尚、 上記説明において、 3以上の値の間の 「排他的論理和」 演算は、 図 4、 図 5に示す如く、 まずそのうちの 2つの値の間の排他的論理和を演算し、 その演算 結果と残りの一つの値との排他論理和演算を行い、 更にその演算結果と更に残つ た一つの値との排他論理和演算を行なう、 という手順により順次 2値間の排他論 理和演算を行なうことによって最終的な演算結果を求める演算である。
このように、 本発明によれば、 訂正チャネルを設けてデータチャネルの所定の 演算値を当て嵌めて多チャネルデータを構成するため、 あるチャネルにおいて工 ラー発生時にそのエラー発生を容易に検出可能であり且つ当該チャネルの正しい 値を容易に推定可能である。 又、 チャネル毎に信号値とデータ判定基準値との差 異から信号品質を求め、 最悪信号品質のチャネルをエラー発生チャネルと判定す るため、 効果的にエラ一発生チャネルを決定可能である。 更に、 当該信号品質を 求める際、 平均値と瞬時値とを求め、 両者を参照して最悪信号品質チャネルを決 定するため、 定常的雑音に加えて瞬時的雑音も無視出来ないような状況において も効果的にデータエラーを訂正可能である。
尚、 本発明の実施例は上記例に限られず、 本発明の基本思想を実現する範囲内 において様々な変形例を導出可能である。

Claims

請求の範囲
1 . 所定の複数のチャネルのデータの所定の演算結果の値よりなる訂正チヤネ ルを含む複数のチャネルのデータよりなる信号を所定の媒体を経由させて得られ た信号から元の所定の複数のチャネルのデータ及び所定の訂正チャネルのデータ を判定する判定手段と、
当該判定された所定の複数のチャネルのデータと所定の訂'正チャネルのデ一タ とに対して所定の演算を施す演算手段と、
前記判定手段によるデータ判定に供された信号の信号品質を各チャネル毎に検 出する信号品質検出手段と、
前記演算手段による演算の結果が所定の値以外であった場合に前記信号品質検 出手段による検出の結果が最悪のチャネルの判定データを、 それ以外のチャネル の判定データから推定される値で置き換える訂正手段とよりなり、
前記信号品質検出手段は、 平均信号品質と瞬時信号品質とを演算し、 前記訂正 手段は前記平均信号品質と瞬時信号品質とを参照して最悪信号品質を有するチヤ ネルを判断する構成のデータ処理装置。
2 . 前記所定の演算の各々は、 排他的論理和演算よりなる請求の範囲第 1項に 記載のデータ処理装置。
3 . 前記訂正チャネルのデータは、 前記所定の複数のチャネルのデータの排他 的論理和演算結果よりなり、 前記訂正手段は前記演算手段による排他的論理和演 算結果が 0以外の際に、'最悪信号品質を有するチャネルの判定データを、 他のチ ャネルのデータの判定データの排他的論理和演算結果で置き換える構成の請求の 範囲第 2項に記載のデータ処理装置。
4 . 前記訂正手段は、 前記信号品質検出手段による平均信号品質と瞬時信号品 質のうち、 より大きい信号品質の劣化度合を示す方を当該チャネルの信号品質と して採用し、 前記演算手段の演算結果が所定の値以外の場合にはそのようにして 採用された各チャネルの信号品質のうちの最も大きい劣化度合いを示す信号品質 のチャネルの判定データを他のチヤネルの判定データから推定されるデータで置 き換える請求の範囲第 1乃至 3項のうちのいずれか一項に記載のデータ処理装置 c 5 . 更に複数のチャネルの多値変調データを復調する復調手段よりなり、 前記判定手段は上記復調手段によって復調された信号の値を多値変調の各基準 値と比較することによって元のデータを判定し、 ,
前記信号品質検出手段は上記の如く判定手段によって判定されたデータ.と該当 する基準値との差異を信号品質として得る構成とされた、 所定の媒体を介して伝 送された信号を受信して伝送前の元のデータを得るための請求の範囲第 1乃至 4 項のうちのいずれかに一項に記載のデータ処理装置。
6 . 所定の複数のチャネルのデータの所定の演算結果の値よりなる訂正チヤネ ルを含む複数のチャネルのデータよりなる信号を所定の媒体を経由させて得られ た信号から元の所定の複数のチャネルのデータ及ぴ所定の訂正チャネルのデータ を判定する判定段階と、
当該判定された所定の複数のチャネルのデータと所定の訂正チャネルのデータ とに対して所定の演算を施す演算段階と、
前記判定段階においてデータ判定に供された信号の信号品質を各チャネル毎に 検出する信号品質検出段階と、
前記演算手段における演算の結果が所定の値以外であった場合に前記信号品質 検出段階における検出の結果が最悪のチャネルの判定データを、 それ以外のチヤ ネルの値から推定される値で置き換える訂正段階とよりなり、
前記信号品質検出段階では、 時間平均信号品質と瞬時信号品質とを演算し、 前記訂正段階では前記平均信号品質と瞬時信号品質とを参照して最悪信号品質 を有するチャネルを判断する構成のデータ処理方法。
7 . 前記所定の演算の各々は、 排他的論理和演算よりなる請求の範囲第 6項に 記載のデータ処理方法。
8 . 前記訂正チャネルのデータは、 前記所定の複数のチャネルのデータの排他 的論理和演算結果よりなり、
前記訂正段階では前記演算段階における排他的論理和演算結果が 0以外の際に 最悪信号品質を有するチャネルの判定データを、 他のチャネルのデータの判定デ ータの排他的論理和演算結果で置き換える構成の請求の範囲第 7項に記載のデ一 タ処理方法。
9 . 前記訂正段階では、 前記信号品質検出段階における平均信号品質と瞬時信 号品質のうちの、 より大きい信号品質の劣化度合いを示す方を当該チャネルの信 号品質として採用し、 前記演算段階での演算結果が所定の値以外の場合にはその ようにして採用された各チャネルの信号品質のうちの最も大きい信号品質の劣化 度合いを示す信号品質のチャネルの判定データを他のチャネルの判定データから 推定されるデータで置き換える構成の請求の範囲第 6乃至 8項のうちのいずれか —項に記載のデータ処理方法。
1 0 . 更に複数のチャネルの多値変調データを復調する復調段階よりなり、 前記判定段階では上記復調段階において復調された信号の値を多値変調の各基 準値と比較することによって元のデータを判定し、
前記信号品質検出段階では上記の如く判定段階によって判断されたデータと該 当する基準値との差異を信号品質として得る構成とされた、 所定の媒体を介して 伝送された信号を受信して伝送前の元のデータを得るための請求の範囲第 6乃至
9項のうちのいずれかに一項に記載のデータ処理方法。
PCT/JP2002/007754 2002-07-30 2002-07-30 データ処理装置及びデータ処理方法 WO2004012380A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP2002/007754 WO2004012380A1 (ja) 2002-07-30 2002-07-30 データ処理装置及びデータ処理方法
EP02751813A EP1536585A1 (en) 2002-07-30 2002-07-30 Data processor and method for processing data
JP2002591523A JP3574124B2 (ja) 2002-07-30 2002-07-30 データ処理装置及びデータ処理方法
US10/306,846 US7114120B2 (en) 2002-07-30 2002-11-25 Data processing apparatus and data processing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2002/007754 WO2004012380A1 (ja) 2002-07-30 2002-07-30 データ処理装置及びデータ処理方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US10/306,846 Continuation US7114120B2 (en) 2002-07-30 2002-11-25 Data processing apparatus and data processing method

Publications (1)

Publication Number Publication Date
WO2004012380A1 true WO2004012380A1 (ja) 2004-02-05

Family

ID=30795883

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/007754 WO2004012380A1 (ja) 2002-07-30 2002-07-30 データ処理装置及びデータ処理方法

Country Status (4)

Country Link
US (1) US7114120B2 (ja)
EP (1) EP1536585A1 (ja)
JP (1) JP3574124B2 (ja)
WO (1) WO2004012380A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040136405A1 (en) * 2002-11-14 2004-07-15 Guozhu Long Obtaining and maintaining TTR synchronization during DSL transceiver channel discovery phase in presence of TCM-ISDN noise
CN104393951B (zh) * 2014-10-21 2017-11-17 北京空间飞行器总体设计部 一种基于排队的遥感载荷通用数据处理系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11327939A (ja) * 1998-05-11 1999-11-30 Toyo Commun Equip Co Ltd デジタル信号処理方法
JP2000068986A (ja) * 1998-08-20 2000-03-03 Oki Electric Ind Co Ltd 伝送システム
JP2001251244A (ja) * 2000-03-02 2001-09-14 Nippon Telegr & Teleph Corp <Ntt> 伝送装置及び光伝送システム
JP2002300138A (ja) * 2001-03-30 2002-10-11 Nec Corp パラレル信号エラー監視方法及びその装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3800281A (en) * 1972-12-26 1974-03-26 Ibm Error detection and correction systems
US3956589A (en) * 1973-11-26 1976-05-11 Paradyne Corporation Data telecommunication system
JPS5333520A (en) * 1976-08-20 1978-03-29 Toshiba Corp Signal transmission unit
US4145683A (en) * 1977-11-02 1979-03-20 Minnesota Mining And Manufacturing Company Single track audio-digital recorder and circuit for use therein having error correction
US4205324A (en) * 1977-12-23 1980-05-27 International Business Machines Corporation Methods and means for simultaneously correcting several channels in error in a parallel multi channel data system using continuously modifiable syndromes and selective generation of internal channel pointers
US4292684A (en) * 1978-11-01 1981-09-29 Minnesota Mining And Manufacturing Company Format for digital tape recorder
US4254500A (en) * 1979-03-16 1981-03-03 Minnesota Mining And Manufacturing Company Single track digital recorder and circuit for use therein having error correction
JPS5735444A (en) * 1980-08-12 1982-02-26 Sony Corp Pcm signal transmission method
JPS5854686B2 (ja) 1980-12-24 1983-12-06 富士通株式会社 信号品質検出方法
JPS6165551A (ja) * 1984-09-06 1986-04-04 Nec Corp タイミング位相制御装置
US5170413A (en) * 1990-12-24 1992-12-08 Motorola, Inc. Control strategy for reuse system assignments and handoff
JP2847991B2 (ja) 1991-02-22 1999-01-20 日本電気株式会社 データ通信方式
JP2821324B2 (ja) * 1992-11-04 1998-11-05 三菱電機株式会社 誤り訂正回路
FI96468C (fi) * 1994-05-11 1996-06-25 Nokia Mobile Phones Ltd Liikkuvan radioaseman kanavanvaihdon ohjaaminen ja lähetystehon säätäminen radiotietoliikennejärjestelmässä
US5579341A (en) * 1994-12-29 1996-11-26 Motorola, Inc. Multi-channel digital transceiver and method
US5835499A (en) * 1995-09-11 1998-11-10 Sanyo Electric Co., Ltd. Data processing device for FM multi-channel broadcasting
US5844918A (en) * 1995-11-28 1998-12-01 Sanyo Electric Co., Ltd. Digital transmission/receiving method, digital communications method, and data receiving apparatus
US5875202A (en) * 1996-03-29 1999-02-23 Adtran, Inc. Transmission of encoded data over reliable digital communication link using enhanced error recovery mechanism
US6243568B1 (en) * 1997-03-22 2001-06-05 Sharp Laboratories Of America, Inc. System and method for intuitively indicating signal quality in a wireless digital communications network
US6092231A (en) * 1998-06-12 2000-07-18 Qlogic Corporation Circuit and method for rapid checking of error correction codes using cyclic redundancy check
US6421805B1 (en) * 1998-11-16 2002-07-16 Exabyte Corporation Rogue packet detection and correction method for data storage device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11327939A (ja) * 1998-05-11 1999-11-30 Toyo Commun Equip Co Ltd デジタル信号処理方法
JP2000068986A (ja) * 1998-08-20 2000-03-03 Oki Electric Ind Co Ltd 伝送システム
JP2001251244A (ja) * 2000-03-02 2001-09-14 Nippon Telegr & Teleph Corp <Ntt> 伝送装置及び光伝送システム
JP2002300138A (ja) * 2001-03-30 2002-10-11 Nec Corp パラレル信号エラー監視方法及びその装置

Also Published As

Publication number Publication date
JP3574124B2 (ja) 2004-10-06
JPWO2004012380A1 (ja) 2005-12-15
US20040025101A1 (en) 2004-02-05
EP1536585A1 (en) 2005-06-01
US7114120B2 (en) 2006-09-26

Similar Documents

Publication Publication Date Title
CN102484504B (zh) 在较低频率范围内应用多音ofdm通信的发送器和方法
CA2110881C (en) Adaptive equalizer capable of compensating for carrier frequency offset
US6597746B1 (en) System and method for peak to average power ratio reduction
US6754186B1 (en) DSL active modem detection
US8860369B2 (en) Phase control based on transmission line directional awareness
US5812594A (en) Method and apparatus for implementing carrierless amplitude/phase encoding in a network
US20010048717A1 (en) Adaptive equalizer training circuit, modem apparatus and communication apparatus
US9838080B2 (en) Receiver for processing a signal coming from a transmission channel
JP2001077874A (ja) データ送信器
US5991337A (en) Method and apparatus for improving the signal-to-noise ratio of low-magnitude input signals in modems
JPH08172463A (ja) 位相ジッタ抽出回路及び位相ジッタキャンセル回路
US6441683B1 (en) Device and method for recovering frequency redundant data in a network communications receiver
US6968497B2 (en) Error correction device and error correction method
JP2015080089A (ja) 送信装置、通信システム、回路装置、通信方法およびプログラム(直流インバランスを補償するための強調された信号点配置操作)
JPH03173228A (ja) モデム装置
WO2004012380A1 (ja) データ処理装置及びデータ処理方法
JPH06244891A (ja) 周波数オフセット対応式変復調装置
US6339599B1 (en) Collision handling scheme for discrete multi-tone data communications network
US20030137405A1 (en) Communication scheme suppressing leakage electromagnetic fields
US6463106B1 (en) Receiver with adaptive processing
JP2007020113A (ja) 電力線通信装置
US20140086290A1 (en) Method of reducing interference between a first carrier current signal transmitted between modems in an electrical network and a second signal transmitted between modems in another network
US7269215B2 (en) Equalization processing method and the apparatus for periodic fluctuation of transmission line characteristic
US7729441B2 (en) Method and system for data transmission with decreased bit error rate
US7876243B2 (en) Transmission device and transmission method, information processing device and information processing method, and program

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2002591523

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2002751813

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 10306846

Country of ref document: US

AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR IE IT LU MC NL PT SE SK TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 2002751813

Country of ref document: EP