WO2002001722A1 - Procede et dispositif de synthese de frequence utilisant une boucle a phase asservie fractionnaire - Google Patents

Procede et dispositif de synthese de frequence utilisant une boucle a phase asservie fractionnaire Download PDF

Info

Publication number
WO2002001722A1
WO2002001722A1 PCT/FR2001/002065 FR0102065W WO0201722A1 WO 2002001722 A1 WO2002001722 A1 WO 2002001722A1 FR 0102065 W FR0102065 W FR 0102065W WO 0201722 A1 WO0201722 A1 WO 0201722A1
Authority
WO
WIPO (PCT)
Prior art keywords
frequency
reference signal
sref
division
code
Prior art date
Application number
PCT/FR2001/002065
Other languages
English (en)
Inventor
Arnaud Brunet
Sébastien RIEUBON
Original Assignee
Alcatel
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel filed Critical Alcatel
Priority to AU2001270694A priority Critical patent/AU2001270694A1/en
Publication of WO2002001722A1 publication Critical patent/WO2002001722A1/fr

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/1974Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
    • H03L7/1976Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
    • H03L7/1978Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider using a cycle or pulse removing circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump

Definitions

  • the present invention relates to the field of frequency synthesis, in particular for the purpose of modulation and demodulation of signals, and relates to a method of frequency synthesis by means of a fractional phase locked loop and a synthesizer device. frequencies implementing this process.
  • the output signal is generated by a voltage controlled oscillator (VCO) to which is applied, after filtering, the output signal of the phase comparator as a frequency control input signal.
  • VCO voltage controlled oscillator
  • frequency synthesizers have been developed integrating fractional frequency dividers into their phase-locked loop and making it possible to provide virtually any frequency as an output signal.
  • the present invention relates in particular to frequency synthesis methods and frequency synthesizers in which the frequency of the output signal of a frequency synthesizer device is compared in a phase-locked loop with fractional division to that of a reference signal delivered, directly or after frequency division, by a generator whose frequency can be modified in a controlled manner, the code or factor of division of the phase-locked loop being supplied by a Sigma-Delta converter.
  • the Sigma-Delta converter receives, as an input signal, the fractional value to be applied as a division factor of frequency and accordingly delivers a division code or factor, in the form of a binary number, to a programmable frequency divider integrated in the phase-locked loop.
  • phase locked loop is not locked precisely on the right frequency, hence a drop in performance of said loop.
  • the problem posed by the present invention therefore consists in proposing, in the context of the methods and devices for synthesizing fractional frequencies as mentioned above, a solution making it possible to reduce the surface area and the consumption of the fractional frequency division function, and more generally of frequency synthesis, by the implementation of a code or a factor of division less complex, while preserving quasi-optimal performances for the loop with controlled phase.
  • the subject of the present invention is a frequency synthesis method, in which the frequency of the output signal of a frequency synthesizer device is compared in a fractional phase loop with fractional division to that of a signal of reference delivered, directly or after frequency division, by a generator whose frequency can be modified in a controlled manner, the code or factor of division of the phase-locked loop being provided by a Sigma-Delta converter, characterized in that it consists modifying the frequency of the reference signal to compensate for any offset in the frequency of the output signal relative to the desired frequency, the amplitude of the modification of said frequency of the reference signal being a function of the amplitude of the difference between , on the one hand, the theoretical code or factor of division allowing to obtain an output signal present ⁇ nt the desired frequency and, on the other hand, the code or factor of division effectively delivered by the Sigma-Delta converter.
  • the invention also relates to a frequency synthesizer device, comprising in particular, on the one hand, a phase-controlled loop with fractional division integrating a comparator which compares the frequency of the output signal of said device with that of a reference signal delivered, directly or after processing by a frequency divider, by a generator whose frequency can be modified in a controlled manner and which is also part of said device and, on the other hand, a Sigma-Delta converter providing the code or factor of division of the fractional servo phase loop, characterized in that the Sigma-Delta converter is of an order less than the order necessary to supply exactly the correct code or factor of division and in that the device includes means for modifying the frequency of the reference signal to compensate for the difference between the frequency of the output signal and the desired frequency a amplitude of the modification of said frequency of the reference signal being a function of the amplitude of the difference between, on the one hand, the theoretical code or factor of division making it possible to obtain an output signal having the desired frequency and, on the other hand, the code
  • the basic idea of the present invention therefore consists in simplifying the complexity of the Sigma-Delta converter, while avoiding any shift in the frequency of the output signal.
  • the invention will be better understood from the following description, which relates to a preferred embodiment, given by way of nonlimiting example, and explained with reference to the appended schematic drawing, the single figure of which represents, under the form of a block diagram, a frequency synthesizer device according to the invention.
  • the invention mainly aims, in a frequency synthesis method implementing a device 1 with phase-controlled loop with fractional division 2, to use a Sigma-Delta converter 4 of less complex structure (for example of order 1 instead of order 3), therefore of reduced size and with lower consumption, and to modify the frequency Fref of the reference signal Sref to compensate for a possible shift in the frequency Fout of output signal Sout with respect to the desired frequency Ftheo and corresponding to the setpoint.
  • the amplitude of the modification of the frequency Fref of the reference signal Sref is a function of the amplitude of the difference between, on the one hand, the theoretical code or factor of division making it possible to obtain a signal of Sout output presenting the desired frequency Ftheo and, on the other hand, the code or division factor actually delivered by the Sigma-Delta 4 converter.
  • the function determining the relationship between the amplitude of the modification of the frequency Fref and the amplitude of the difference [theoretical code / practical code actually delivered], can be established during a calibration phase of the frequency synthesizer device 1, prior to the effective implementation of the process.
  • the generator 3 delivering the reference signal Sref consists of a quartz oscillator and the modification of the frequency Fref of the reference signal Sref is obtained by a controlled variation of the capacitive load of the quartz 3 ′ of said oscillator 3, controlled by the converter 4.
  • the subject of the present invention also, as shown in the figure of the appended drawing, is a frequency synthesizer device 1, comprising in particular of a part, a fractional division phase controlled loop 2 integrating a comparator 5 which compares the frequency Fout of the output signal Sout of said device 1 to that Fref of a reference signal Sref delivered, directly or after processing by a frequency divider 6 , by a generator 3 whose frequency can be modified in a controlled manner and also forming part of said device if 1 and, on the other hand, a Sigma-Delta converter 4 providing the code or factor of division of the fractional controlled phase loop 2.
  • This device is characterized in that the Sigma-
  • Delta 4 is of an order less than the order necessary to supply exactly the correct code or factor of division and in that the device 1 includes means for modifying the frequency Fref of the reference signal Sref to compensate for the offset between the frequency Fout of the Sout output signal and the desired Ftheo frequency.
  • said device 1 will implement the method described above.
  • the division code or factor provided by the converter 4 is delivered to a programmable frequency divider 7 forming part of the phase-locked loop 2, said divider 7 possibly being preceded by a prior divider 8 whose module it controls.
  • the frequency synthesizer device 1 is in the form of a specific integrated circuit (ASIC) integrating, in addition to the circuits mentioned above, also a charge pump 9, and associated with a low-pass filter 10, preceding the voltage-controlled oscillator 1 1 (VCO) which supplies the output signal Sout.
  • ASIC specific integrated circuit
  • VCO voltage-controlled oscillator 1 1
  • the implementation of the invention is particularly easy when the control of the reference generator 3 is integrated in the same integrated circuit ASIC.
  • the present invention also relates to a mobile or fixed radiocommunication terminal, forming part of a network, characterized in that it in particular comprises a device 1 as described above.

Abstract

La présente invention a pour objet un procédé de synthèse de fréquence, dans lequel la fréquence du signal de sortie d'un dispositif synthétiseur de fréquences est comparée dans une boucle à phase asservie à division fractionnaire à celle d'un signal de référence délivré, directement ou après division fréquentielle, par un générateur dont la fréquence peut être modifiée de manière contrôlée, le code ou facteur de division de la boucle à phase asservie étant fourni par un convertisseur Sigma-Delta. Procédé caractérisé en ce qu'il consiste à modifier la fréquence (Fref) du signal de référence (Sref) pour compenser un éventuel décalage dans la fréquence (Fout) du signal de sortie (Sout) par rapport à la fréquence (Ftheo) souhaitée.

Description

Procédé et dispositif de synthèse de fréquence utilisant une boucle à phase asservie fractionnaire
La présente invention concerne le domaine de la synthèse de fréquences, en particulier à des fins de modulation et de démodulation de signaux, et a pour objet un procédé de synthèse de fréquence au moyen d'une boucle à phase asservie fractionnaire et un dispositif synthétiseur de fréquences mettant en œuvre ce procédé.
On connaît déjà de nombreux procédés et dispositifs réalisant, notamment par l'intermédiaire d'une boucle asservie en phase, la synthèse de fréquences en fournissant un signal de sortie dont la fréquence est un multiple entier de la fréquence d'un signal de référence. Dans ces procédés et dispositifs, le signal de sortie est, normalement après division en fréquence, comparé à un signal de référence et la différence de phase utilisée pour piloter la sortie.
Généralement, le signal de sortie est généré par un oscillateur contrôlé en tension (VCO) auquel est appliqué, après filtrage, le signal de sortie du comparateur de phase en tant que signal d'entrée de commande en fréquence. Ces procédés et dispositifs trouvent notamment application dans les modules d'émission et de réception des systèmes de communication, en particulier de radiocommunication, en tant que moyens pour changer de canaux d'émission ou de réception.
Plus récemment ont été développés des synthétiseurs de fréquence intégrant des diviseurs fractionnaires de fréquences dans leur boucle à phase asservie et permettant virtuellement de fournir n'importe quelle fréquence en signal de sortie.
La présente invention vise notamment les procédés de synthèse de fréquence et les synthétiseurs de fréquences dans lesquels la fréquence du signal de sortie d'un dispositif synthétiseur de fréquences est comparée dans une boucle à phase asservie à division fractionnaire à celle d'un signal de référence délivré, directement ou après division fréquentielle, par un générateur dont la fréquence peut être modifiée de manière contrôlée, le code ou facteur de division de la boucle à phase asservie étant fourni par un convertisseur Sigma-Delta.
Le convertisseur Sigma-Delta reçoit, en tant que signal d'entrée, la valeur fractionnaire à appliquer en tant que facteur de division de fréquence et délivre en conséquence un code ou facteur de division, sous forme d'un nombre binaire, à un diviseur de fréquence programmable intégré dans la boucle à phase asservie.
Or, cette fonction est généralement réalisée dans un circuit intégré et, dans une telle implémentation, la surface occupée et la puissance consommée sont des paramètres critiques, ces derniers augmentant bien entendu avec l'augmentation de la complexité du circuit concerné.
Il a alors été proposé d'utiliser des codes fractionnaires situés, en termes de valeur, immédiatement au-dessus ou immédiatement en- dessous de la valeur cible exacte, de manière à éviter les codes trop complexes à générer.
Toutefois, il en résulte que la boucle à phase asservie n'est pas verrouillée précisément sur la bonne fréquence, d'où une baisse des performances de ladite boucle.
Le problème posé à la présente invention consiste donc à proposer, dans le contexte des procédés et dispositifs de synthèse de fréquences fractionnaires tel que mentionnés ci-dessus, une solution permettant de réduire la surface et la consommation de la fonction de division fréquentielle fractionnaire, et plus généralement de la synthèse de fréquence, par la mise en œuvre d'un code ou d'un facteur de division moins complexe, tout en conservant des performances quasi-optimales pour la boucle à phase asservie.
A cet effet, la présente invention a pour objet un procédé de synthèse de fréquence, dans lequel la fréquence du signal de sortie d'un dispositif synthétiseur de fréquences est comparée dans une boucle à phase asservie à division fractionnaire à celle d'un signal de référence délivré, directement ou après division fréquentielle, par un générateur dont la fréquence peut être modifiée de manière contrôlée, le code ou facteur de division de la boucle à phase asservie étant fourni par un convertisseur Sigma-Delta, caractérisé en ce qu'il consiste à modifier la fréquence du signal de référence pour compenser un éventuel décalage dans la fréquence du signal de sortie par rapport à la fréquence souhaitée, l'amplitude de la modification de ladite fréquence du signal de référence étant fonction de l'amplitude de la différence entre, d'une part, le code ou facteur de division théorique permettant d'obtenir un signal de sortie présentαnt la fréquence souhaitée et, d'autre part, le code ou facteur de division effectivement délivré par le convertisseur Sigma-Delta.
L'invention a également pour objet un dispositif synthétiseur de fréquences, comprenant notamment, d'une part, une boucle à phase asservie à division fractionnaire intégrant un comparateur qui compare la fréquence du signal de sortie dudit dispositif à celle d'un signal de référence délivré, directement ou après traitement par un diviseur de fréquence, par un générateur dont la fréquence peut être modifiée de manière contrôlée et faisant également partie dudit dispositif et, d'autre part, un convertisseur Sigma-Delta fournissant le code ou facteur de division de la boucle à phase asservie fractionnaire, caractérisé en ce que le convertisseur Sigma-Delta est d'un ordre inférieur à l'ordre nécessaire pour fournir exactement le code ou facteur de division adéquat et en ce que le dispositif comporte des moyens pour modifier la fréquence du signal de référence pour compenser le décalage entre la fréquence du signal de sortie et la fréquence souhaitée l'amplitude de la modification de ladite fréquence du signal de référence étant fonction de l'amplitude de la différence entre, d'une part, le code ou facteur de division théorique permettant d'obtenir un signal de sortie présentant la fréquence souhaitée et, d'autre part, le code ou facteur de division effectivement délivré par le convertisseur Sigma-Delta à un diviseur de fréquence programmable faisant partie de la boucle à phase asservie.
L'idée de base de la présente invention consiste par conséquent à simplifier la complexité du convertisseur Sigma-Delta, tout en évitant tout décalage dans la fréquence du signal de sortie. L'invention sera mieux comprise, grâce à la description ci- après, qui se rapporte à un mode de réalisation préféré, donné à titre d'exemple non limitatif, et expliqué avec référence au dessin schématique annexé dont la figure unique représente, sous la forme d'un schéma bloc synoptique, un dispositif synthétiseur de fréquence selon l'invention. Comme indiqué précédemment, l'invention vise principalement, dans un procédé de synthèse de fréquence mettant en œuvre un dispositif 1 à boucle à phase asservie à division fractionnaire 2, à utiliser un convertisseur Sigma-Delta 4 de structure moins complexe (par exemple d'ordre 1 au lieu d'ordre 3), donc d'encombrement réduit et à plus faible consommation, et à modifier la fréquence Fref du signal de référence Sref pour compenser un éventuel décalage dans la fréquence Fout du signαl de sortie Sout par rapport à la fréquence Ftheo souhaitée et correspondant à la consigne.
Selon l'invention, l'amplitude de la modification de la fréquence Fref du signal de référence Sref est fonction de l'amplitude de la différence entre, d'une part, le code ou facteur de division théorique permettant d'obtenir un signal de sortie Sout présentant la fréquence souhaitée Ftheo et, d'autre part, le code ou facteur de division effectivement délivré par le convertisseur Sigma-Delta 4.
La fonction déterminant la relation entre l'amplitude de la modification de la fréquence Fref et l'amplitude de la différence [code théorique / code pratique effectivement délivré], pourra être établie lors d'une phase de calibrage du dispositif synthétiseur de fréquences 1 , préalablement à la mise en œuvre effective du procédé.
Conformément à un mode de réalisation préféré de l'invention, représenté à la figure du dessin annexé, le générateur 3 délivrant le signal de référence Sref consiste en un oscillateur à quartz et la modification de la fréquence Fref du signal de référence Sref est obtenue par une variation contrôlée de la charge capacitive du quartz 3' dudit oscillateur 3, commandée par le convertisseur 4. La présente invention a également pour objet comme le montre la figure du dessin annexé, un dispositif synthétiseur de fréquences 1 , comprenant notamment, d'une part, une boucle à phase asservie à division fractionnaire 2 intégrant un comparateur 5 qui compare la fréquence Fout du signal de sortie Sout dudit dispositif 1 à celle Fref d'un signal de référence Sref délivré, directement ou après traitement par un diviseur de fréquence 6, par un générateur 3 dont la fréquence peut être modifiée de manière contrôlée et faisant également partie dudit dispositif 1 et, d'autre part, un convertisseur Sigma-Delta 4 fournissant le code ou facteur de division de la boucle à phase asservie fractionnaire 2. Ce dispositif est caractérisé en ce que le convertisseur Sigma-
Delta 4 est d'un ordre inférieur à l'ordre nécessaire pour fournir exactement le code ou facteur de division adéquat et en ce que le dispositif 1 comporte des moyens pour modifier la fréquence Fref du signal de référence Sref pour compenser le décalage entre la fréquence Fout du signal de sortie Sout et la fréquence Ftheo souhaitée.
Préférentiellement, ledit dispositif 1 mettra en œuvre le procédé décrit ci-dessus. Comme le montre la figure du dessin annexé, le code ou facteur de division fourni par le convertisseur 4 est délivré à un diviseur de fréquence programmable 7 faisant partie de la boucle à phase asservie 2, ledit diviseur 7 étant éventuellement précédé par un diviseur préalable 8 dont il contrôle le module.
Avantageusement, le dispositif synthétiseur de fréquence 1 se présente sous la forme d'un circuit intégré spécifique (ASIC) intégrant, outre les circuits mentionnés ci-dessus, également une pompe à charge 9, et associé à un filtre passe-bas 10, précédant l'oscillateur commandé en tension 1 1 (VCO) qui fournit le signal de sortie Sout.
La mise en œuvre de l'invention est particulièrement aisée lorsque la commande du générateur de référence 3 est intégré dans le même circuit intégré ASIC.
Enfin, la présente invention concerne également un terminal mobile ou fixe de radiocommunication, faisant partie d'un réseau, caractérisé en ce qu'il comporte notamment un dispositif 1 tel que décrit ci- dessus.
Grâce à l'invention, il est donc possible de réduire la surface d'un dispositif synthétiseur de fréquence 1 à boucle à phase asservie 2, d'améliorer la précision de la fréquence de sortie dudit dispositif et de réduire la puissance consommée.
Bien entendu, l'invention n'est pas limitée au mode de réalisation décrit et représenté au dessin annexé. Des modifications restent possibles, notamment du point de vue de la constitution des divers éléments ou par substitution d'équivalents techniques, sans sortir pour autant du domaine de protection de l'invention.

Claims

R E V E N D I C A T I O N S
1 ) Procédé de synthèse de fréquence, dans lequel la fréquence du signal de sortie d'un dispositif synthétiseur de fréquences est comparée dans une boucle à phase asservie à division fractionnaire à celle d'un signal de référence délivré, directement ou après division fréquentielle, par un générateur dont la fréquence peut être modifiée de manière contrôlée, le code ou facteur de division de la boucle à phase asservie étant fourni par un convertisseur Sigma-Delta, caractérisé en ce qu'il consiste à modifier la fréquence (Fref) du signal de référence (Sref) pour compenser un éventuel décalage dans la fréquence (Fout) du signal de sortie (Sout) par rapport à la fréquence (Ftheo) souhaitée, l'amplitude de la modification de ladite fréquence (Fref) du signal de référence (Sref) étant fonction de l'amplitude de la différence entre, d'une part, le code ou facteur de division théorique permettant d'obtenir un signal de sortie (Sout) présentant la fréquence souhaitée (Ftheo) et, d'autre part, le code ou facteur de division effectivement délivré par le convertisseur Sigma-Delta (4).
2) Procédé selon la revendication 1 , caractérisé en ce que le générateur (3) délivrant le signal de référence (Sref) consiste en un oscillateur à quartz et en ce que la modification de la fréquence (Fref) du signal de référence (Sref) est obtenue par une variation contrôlée de la charge capacitive du quartz (3') dudit oscillateur (3).
3) Dispositif synthétiseur de fréquences, comprenant notamment, d'une part, une boucle à phase asservie à division fractionnaire intégrant un comparateur qui compare la fréquence du signal de sortie dudit dispositif à celle d'un signal de référence délivré, directement ou après traitement par un diviseur de fréquence, par un générateur dont la fréquence peut être modifiée de manière contrôlée et faisant également partie dudit dispositif et, d'autre part, un convertisseur Sigma-Delta fournissant le code ou facteur de division de la boucle à phase asservie fractionnaire, caractérisé en ce que le convertisseur Sigma-Delta (4) est d'un ordre inférieur à l'ordre nécessaire pour fournir exactement le code ou facteur de division adéquat et en ce que le dispositif (1 ) comporte des moyens pour modifier la fréquence (Fref) du signal de référence (Sref) pour compenser le décalage entre la fréquence (Fout) du signal de sortie (Sout) et la fréquence (Ftheo) souhaitée, l'amplitude de la modification de ladite fréquence (Fref) du signal de référence (Sref) étant fonction de l'amplitude de la différence entre, d'une part, le code ou facteur de division théorique permettant d'obtenir un signal de sortie (Sout) présentant la fréquence souhaitée (Ftheo) et, d'autre part, le code ou facteur de division effectivement délivré par le convertisseur Sigma-Delta (4) à un diviseur de fréquence programmable (7) faisant partie de la boucle à phase asservie
(2).
4) Dispositif selon la revendication 3, caractérisé en ce que le générateur (3) délivrant le signal de référence (Sref) consiste en un oscillateur à quartz commandé en tension (VCXO) et en ce que la modification de la fréquence (Fref) du signal de référence (Sref) est obtenue par une variation contrôlée de la charge capacitive du quartz (3') dudit oscillateur (3).
5) Dispositif selon l'une quelconque des revendications 3 à 4, caractérisé en ce qu'il se présente sous la forme d'un circuit intégré spécifique (ASIC).
6) Terminal mobile ou fixe de radiocommunication, faisant partie d'un réseau, caractérisé en ce qu'il comporte notamment un dispositif (1 ) selon l'une quelconque des revendications 3 à 5.
PCT/FR2001/002065 2000-06-30 2001-06-28 Procede et dispositif de synthese de frequence utilisant une boucle a phase asservie fractionnaire WO2002001722A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AU2001270694A AU2001270694A1 (en) 2000-06-30 2001-06-28 Frequency synthesis method using a fractional phase locked loop

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR00/08495 2000-06-30
FR0008495A FR2811167A1 (fr) 2000-06-30 2000-06-30 Procede et dispositif de synthese de frequence utilisant une boucle a phase asservie fractionnaire

Publications (1)

Publication Number Publication Date
WO2002001722A1 true WO2002001722A1 (fr) 2002-01-03

Family

ID=8851943

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2001/002065 WO2002001722A1 (fr) 2000-06-30 2001-06-28 Procede et dispositif de synthese de frequence utilisant une boucle a phase asservie fractionnaire

Country Status (3)

Country Link
AU (1) AU2001270694A1 (fr)
FR (1) FR2811167A1 (fr)
WO (1) WO2002001722A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2890003A3 (fr) * 2013-12-27 2015-09-30 Seiko Epson Corporation Circuit d'oscillation, oscillateur, appareil électronique, objet mobile et procédé de réglage de fréquence d'un oscillateur

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0278140A1 (fr) * 1987-02-12 1988-08-17 Hewlett-Packard Limited Génération de signal d'horloge
EP0429217A2 (fr) * 1989-11-22 1991-05-29 Nortel Networks Corporation Synthétiseur de fréquence
US5055802A (en) * 1990-04-30 1991-10-08 Motorola, Inc. Multiaccumulator sigma-delta fractional-n synthesis
US5570066A (en) * 1994-08-30 1996-10-29 Motorola, Inc. Method of programming a frequency synthesizer
WO1998038744A1 (fr) * 1997-02-27 1998-09-03 Seiko Epson Corporation Oscillateur et procede pour regler la frequence d'oscillation de cet oscillateur
WO1999022450A1 (fr) * 1997-10-24 1999-05-06 Ericsson Inc. Synthese de frequence numerique par approximations de fractions sequentielles

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0278140A1 (fr) * 1987-02-12 1988-08-17 Hewlett-Packard Limited Génération de signal d'horloge
EP0429217A2 (fr) * 1989-11-22 1991-05-29 Nortel Networks Corporation Synthétiseur de fréquence
US5055802A (en) * 1990-04-30 1991-10-08 Motorola, Inc. Multiaccumulator sigma-delta fractional-n synthesis
US5570066A (en) * 1994-08-30 1996-10-29 Motorola, Inc. Method of programming a frequency synthesizer
WO1998038744A1 (fr) * 1997-02-27 1998-09-03 Seiko Epson Corporation Oscillateur et procede pour regler la frequence d'oscillation de cet oscillateur
US6154095A (en) * 1997-02-27 2000-11-28 Seiko Epson Corporation Phase locked loop clock source provided with a plurality of frequency adjustments
WO1999022450A1 (fr) * 1997-10-24 1999-05-06 Ericsson Inc. Synthese de frequence numerique par approximations de fractions sequentielles

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2890003A3 (fr) * 2013-12-27 2015-09-30 Seiko Epson Corporation Circuit d'oscillation, oscillateur, appareil électronique, objet mobile et procédé de réglage de fréquence d'un oscillateur
US9325328B2 (en) 2013-12-27 2016-04-26 Seiko Epson Corporation Oscillation circuit, oscillator, electronic apparatus, moving object, and frequency adjustment method of oscillator

Also Published As

Publication number Publication date
AU2001270694A1 (en) 2002-01-08
FR2811167A1 (fr) 2002-01-04

Similar Documents

Publication Publication Date Title
EP1624575B1 (fr) Architecture de synthétiseur de fréquence
FR2714242A1 (fr) Dispositif de filtrage pour utilisation dans un contrôleur à boucle asservie en phase.
EP3168983B1 (fr) Procédé de calibration d'un synthétiseur de fréquence à modulation fsk à deux points
EP0746114B1 (fr) Dispositif d'émission radio à modulation de fréquence
EP2786492B1 (fr) Dispositif et procédé de synthèse de fréquence
EP1079514A1 (fr) Synthétiseur de fréquence à boucle de phase
EP0717502A1 (fr) Dispositif de synthèse de fréquence pour récepteur V/UHF large bande
FR2840469A1 (fr) Boucle a verrouillage de phase
EP1193879A1 (fr) Synthétiseur de fréquences à faible bruit et à réponse rapide, et procédé de synthèse de fréquences correspondant
FR2798790A1 (fr) Dispositif de synthese de frequence
EP1193877A1 (fr) Synthétiseur de fréquences à diviseur fractionnaire et à réponse rapide, et procédé de synthèse de fréquences correspondant
EP0661816B1 (fr) Synthétiseur de fréquences à boucle unique et ensemble électronique comportant un tel synthétiseur
WO2002001722A1 (fr) Procede et dispositif de synthese de frequence utilisant une boucle a phase asservie fractionnaire
FR2565437A1 (fr) Etage de synthese de frequence de frequence ajoutant des grands pas de frequence a une frequence initiale.
EP1710916B1 (fr) Boucle à asservissement de phase
FR2786342A1 (fr) Synthetiseur de frequence et procede de saut de frequence double avec un temps de verrouillage rapide
WO2010108943A1 (fr) Synthetiseur de frequence
FR2656480A1 (fr) Synthetiseur hyperfrequence a division fractionnaire.
EP1424778B1 (fr) Dispositif et procédé de synthèse de fréquence à grande pureté spectrale
EP1914893A1 (fr) Synthétiseur de fréquence à large bande à suppression d'émissions parasites basses fréquences
EP1146647B1 (fr) Synthétiseur fractionnaire comportant une compensation de la gigue de phase
EP1411638B1 (fr) Procédé et dispositif de génération d'un signal ayant une fréquence égale au produit d'une fréquence de référence par un nombre réel
CA2308857A1 (fr) Dispositif et procede pour produire un signal filtre ayant une frequence donnee et emetteur hertzien emettant a une frequence etablie par un oscillateur reglable en frequence
FR2748872A1 (fr) Synthetiseur de frequence a boucle a verrouillage de phase a division fractionnaire multiple
EP0531757B1 (fr) Procédé de commande d'un synthétiseur de fréquence pourvu d'une entrée de modulation

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP