WO1988008228A3 - Procede et appareil pour attenuer les bruits occasionnels dans les circuits integres - Google Patents

Procede et appareil pour attenuer les bruits occasionnels dans les circuits integres Download PDF

Info

Publication number
WO1988008228A3
WO1988008228A3 PCT/US1988/001051 US8801051W WO8808228A3 WO 1988008228 A3 WO1988008228 A3 WO 1988008228A3 US 8801051 W US8801051 W US 8801051W WO 8808228 A3 WO8808228 A3 WO 8808228A3
Authority
WO
WIPO (PCT)
Prior art keywords
fixed current
output driver
transient noise
current source
driver stage
Prior art date
Application number
PCT/US1988/001051
Other languages
English (en)
Other versions
WO1988008228A2 (fr
Inventor
Timothy Glen O'shaughnessy
David Kyong-Sik Chung
Richard William Hull
Kenneth W Ouyang
Victor G Pierotti
Joseph Arthur Souza
Original Assignee
Western Digital Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US07/161,469 external-priority patent/US4947063A/en
Application filed by Western Digital Corp filed Critical Western Digital Corp
Publication of WO1988008228A2 publication Critical patent/WO1988008228A2/fr
Publication of WO1988008228A3 publication Critical patent/WO1988008228A3/fr

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/165Modifications for eliminating interference voltages or currents in field-effect transistor switches by feedback from the output circuit to the control circuit
    • H03K17/166Soft switching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • H03K17/163Soft switching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00361Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)
  • Electronic Switches (AREA)

Abstract

Le bruit occasionnel qui se produit au niveau des circuits d'attaque de sortie d'une puce est attenué lorsqu'on fait passer en permanence un courant d'intensité progressive dans chacun de ces circuits pendant tout le temps qui s'écoule entre des états binaires d'une charge capacitative. Un condensateur alimenté par une source de courant fixe est raccordé au niveau de l'entrée de chaque circuit d'attaque de sortie. La source de courant fixe et le condensateur sont choisis de manière à produire au niveau de l'entrée de chaque circuit d'attaque de sortie une tension de commande à profil de montée linéaire, qui régule le courant de charge/décharge passant dans le circuit d'attaque de sortie et l'inductance du module de la manière décrite. Un circuit de polarisation de conception particulière réduit la sensibilité du bruit occasionnel qui en résulte aux variations de traitement et aux conditions de fonctionnement. Un système de réaction reliant l'inductance du module au circuit de commande de polarisation de la source de courant fixe règle le courant fixe en fonction inverse du bruit occasionnel. Un dispositif de verrouillage dynamique supprime les pointes de tension en dehors de la plage de fonctionnement de l'alimentation en tension. Un dispositif du circuit de polarisation compense la résistivité de couche de la puce. Si la résistance de la couche tombe au-dessous d'une valeur déterminée, le courant fixe est limité afin de ne pas être supérieur à la valeur prévue à l'origine.
PCT/US1988/001051 1987-04-07 1988-04-01 Procede et appareil pour attenuer les bruits occasionnels dans les circuits integres WO1988008228A2 (fr)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
US3560287A 1987-04-07 1987-04-07
US035,602 1987-04-07
US6746787A 1987-06-26 1987-06-26
US067,467 1987-06-26
US10749687A 1987-10-09 1987-10-09
US107,496 1987-10-09
US07/161,469 US4947063A (en) 1987-10-09 1988-02-26 Method and apparatus for reducing transient noise in integrated circuits
US161,469 1988-02-26

Publications (2)

Publication Number Publication Date
WO1988008228A2 WO1988008228A2 (fr) 1988-10-20
WO1988008228A3 true WO1988008228A3 (fr) 1989-01-26

Family

ID=27488315

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/US1988/001051 WO1988008228A2 (fr) 1987-04-07 1988-04-01 Procede et appareil pour attenuer les bruits occasionnels dans les circuits integres

Country Status (2)

Country Link
AU (1) AU2080088A (fr)
WO (1) WO1988008228A2 (fr)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2671241B1 (fr) * 1990-12-27 1997-04-30 Peugeot Circuit de commande d'un transistor de puissance utilise en commutation forcee.
IT1246755B (it) * 1990-12-28 1994-11-26 Sgs Thomson Microelectronics Circuito di pilotaggio veloce di un carico capacitivo per circuiti integrari, particolarmente memorie.
GB9301934D0 (en) * 1993-02-01 1993-03-17 Immos Limited Transistor switching
CA2103133C (fr) * 1993-11-15 1999-03-02 Thomas P. Murray Interrupteur pour commander le courant d'appel
JP3560432B2 (ja) 1996-12-18 2004-09-02 株式会社日立製作所 Mosトランジスタの駆動装置
DE19758233B4 (de) * 1997-12-30 2004-10-07 Siemens Ag Verfahren und Vorrichtung zur Kurzschluß- und Überlastausschaltung
FR2878065A1 (fr) * 2004-11-18 2006-05-19 St Microelectronics Sa Circuit de decharge d'une charge electrique, et etage de sortie de puissance comprenant un tel circuit de decharge pour la commande de cellules d'ecran plasma

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2140996A (en) * 1983-05-31 1984-12-05 Gen Electric Controlled switching of non-regenerative power semiconductors
EP0164615A2 (fr) * 1984-06-13 1985-12-18 International Business Machines Corporation Circuit de commande pour le contrôle de la montée et de la décroissance d'un signal dans des circuits à transistor à effet de champ

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2140996A (en) * 1983-05-31 1984-12-05 Gen Electric Controlled switching of non-regenerative power semiconductors
EP0164615A2 (fr) * 1984-06-13 1985-12-18 International Business Machines Corporation Circuit de commande pour le contrôle de la montée et de la décroissance d'un signal dans des circuits à transistor à effet de champ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE Journal of Solid-State Circuits, volume SC-14, no. 3, June 1979, G. Tzanateas et al.: "A CMOS bandgap voltage reference", pages 655-657 *

Also Published As

Publication number Publication date
WO1988008228A2 (fr) 1988-10-20
AU2080088A (en) 1988-11-04

Similar Documents

Publication Publication Date Title
US6911806B2 (en) DC to DC converter producing output voltage exhibiting rise and fall characteristics independent of load thereon
US5132895A (en) Variable charge pumping DC-to-DC converter
US4947063A (en) Method and apparatus for reducing transient noise in integrated circuits
US6369557B1 (en) Adaptive loop response in switch-mode power supply controllers
US4504779A (en) Electrical load drive and control system
JPS59103568A (ja) アツプダウン電圧調整器
KR20070084522A (ko) 시험 장치, 및 전원 회로
EP0627818A1 (fr) Réduction délai de transition d'un transistor de puissance de sortie
WO1988008228A3 (fr) Procede et appareil pour attenuer les bruits occasionnels dans les circuits integres
US4556838A (en) Electronic switch
US6650094B2 (en) Circuit configuration for supplying an electrical consumer and for limiting a time deviation of a switching current of a consumer
US5408203A (en) Switching boosting circuit having internally controlled duty
WO1993002407A1 (fr) Regulateur alimentation en courant ameliore
JP2777175B2 (ja) 電力トランジスタの低吸収制御回路
IE880590L (en) Apparatus and method for capacitor coupled complementary¹buffering
US4890003A (en) Capacitively buffered power supply for an electronic device
US4940872A (en) Electric discharge machining circuit
EP0652641A1 (fr) Circuit de commande de vitesse de montée
US6801063B1 (en) Charge compensated bootstrap driving circuit
US5581208A (en) Switching arrangement in motor vehicles for the timed switching-on of inductive consuming devices
JPH0130387B2 (fr)
JPH06261540A (ja) 負荷制御回路
KR900002160Y1 (ko) 다기능 전자레인지의 솔레노이드 구동제어회로
EP0146479A3 (fr) Méthode et appareil pour réduire le temps d'emmagasinage dans un transistor saturé
JPS647719A (en) Transmitting power control circuit

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): AT AU BB BG BR CH DE DK FI GB HU JP KP KR LK LU MC MG MW NL NO RO SD SE SU

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE BJ CF CG CH CM DE FR GA GB IT LU ML MR NL SE SN TD TG

REG Reference to national code

Ref country code: DE

Ref legal event code: 8642