TWM583122U - 用於電漿過濾的半導體處理腔室 - Google Patents

用於電漿過濾的半導體處理腔室 Download PDF

Info

Publication number
TWM583122U
TWM583122U TW107214415U TW107214415U TWM583122U TW M583122 U TWM583122 U TW M583122U TW 107214415 U TW107214415 U TW 107214415U TW 107214415 U TW107214415 U TW 107214415U TW M583122 U TWM583122 U TW M583122U
Authority
TW
Taiwan
Prior art keywords
plasma
substrate support
processing chamber
semiconductor processing
shielding member
Prior art date
Application number
TW107214415U
Other languages
English (en)
Inventor
壽南 朴
托恩Q 崔恩
尼可萊 卡寧
迪米奇 路柏曼斯基
阿奇爾 德法拉康達
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TWM583122U publication Critical patent/TWM583122U/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/4401Means for minimising impurities, e.g. dust, moisture or residual gas, in the reaction chamber
    • C23C16/4404Coatings or surface treatment on the inside of the reaction chamber or on parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32513Sealing means, e.g. sealing between different parts of the vessel
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45563Gas nozzles
    • C23C16/45565Shower nozzles
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32091Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32623Mechanical discharge control means
    • H01J37/32651Shields, e.g. dark space shields, Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32697Electrostatic control
    • H01J37/32706Polarising the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • H01L21/67167Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers surrounding a central transfer chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67184Apparatus for manufacturing or treating in a plurality of work-stations characterized by the presence of more than one transfer chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/6719Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the processing chambers, e.g. modular processing chambers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67739Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber
    • H01L21/67748Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber horizontal transfer of a single workpiece
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68735Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge profile or support profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Plasma & Fusion (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Analytical Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Plasma Technology (AREA)
  • Chemical Vapour Deposition (AREA)
  • Inorganic Chemistry (AREA)

Abstract

系統和方法可用於制定電漿過濾。示例性處理腔室可包括噴淋頭。處理腔室可包括基板支撐件。處理腔室可包括電源,所述電源與基板支撐件電氣耦合並且經構造以向基板支撐件提供電力,來在噴淋頭與基板支撐件之間限定的處理區域內產生偏壓電漿。處理系統可包括電漿遮罩件,所述電漿遮罩件與基板支撐件耦合並且經構造以實質上減弱穿過電漿遮罩件的電漿洩漏。電漿遮罩件可與電氣接地耦合。

Description

用於電漿過濾的半導體處理腔室
本技術涉及半導體系統、製程和設備。更具體來說,本技術涉及用於在處理腔室內過濾電漿的系統和方法。
積體電路可能由在基板表面上產生複雜圖案化的材料層的製程來製成。在基板上產生圖案化的材料需要用於移除已暴露材料的受控方法。化學蝕刻用於各種目的,包括將光阻劑中的圖案轉印到下層、減薄層、或減薄已經存在於表面上的特徵的橫向尺寸。通常期望具有蝕刻一種材料比另一種材料更快的蝕刻製程,從而促進例如圖案轉印製程。將此種蝕刻製程稱為對第一材料具有選擇性。由於材料、電路和製程的多樣性,已經開發出具有對各種材料的選擇性的蝕刻製程。
蝕刻製程可基於所述製程中使用的材料而被稱為濕式或乾式。與其它介電質和材料相比,濕式HF蝕刻優先移除氧化矽。然而,濕式製程可能難以穿透一些受限溝槽,並且還可能有時使剩餘材料變形。在基板處理區域內形成的局部電漿中產生的乾式蝕刻可以穿透更受限的溝槽,並且呈現精細剩餘結構的更少變形。然而,局部電漿可以經由產生電弧而破壞基板,因為所述電弧放電。
因此,存在對可以用於產生高品質元件和結構的改良的系統和方法的需要。這些需要和其它需要由本技術解決。
系統和方法可以用於制定電漿過濾。示例性處理腔室可包括噴淋頭。處理腔室可包括基板支撐件。處理腔室可包括電源,所述電源與基板支撐件電氣耦合並且經構造以向基板支撐件提供電力,來在噴淋頭與基板支撐件之間限定的處理區域內產生偏壓電漿。處理系統可包括電漿遮罩件,所述電漿遮罩件與基板支撐件耦合並且經構造以實質上減弱穿過電漿遮罩件的電漿洩漏。電漿遮罩件可與電氣接地耦合。
在一些實施方式中,電漿遮罩件可以包括從基板支撐件向外徑向延伸的環形部件。電漿遮罩件可由繞電漿遮罩件的內部半徑的第一厚度表徵,並且電漿遮罩件可由繞電漿遮罩件的外部半徑的小於所述第一厚度的第二厚度表徵。電漿遮罩件可限定穿過電漿遮罩件的多個孔。所述多個孔可在電漿遮罩件由第二厚度表徵的區域內限定。所述多個孔中的每個孔可由包括錐形部的輪廓表徵,所述錐形部至少部分延伸穿過電漿遮罩件。電漿遮罩件可限定穿過電漿遮罩件的至少約500個孔。多個孔中的每個孔可由小於或約0.25英寸的直徑表徵。間隙可在電漿遮罩件的徑向邊緣與半導體處理腔室的側壁之間維持。電漿遮罩件可以維持與基板支撐件的靜電夾盤部分電氣隔離,所述靜電夾盤部分與電源電氣耦合。
本技術還包括附加的半導體處理腔室。所述腔室可包括腔室側壁。所述腔室可包括噴淋頭。所述腔室還可包括基板支撐件,並且基板支撐件可與噴淋頭和腔室側壁一起限定半導體處理腔室的處理區域。基板支撐件可包括導電圓盤。基板支撐件可以是可從處理區域內的第一豎直位置移動到鄰近噴淋頭的處理區域內的第二豎直位置的。腔室可包括與導電圓盤電氣耦合的電源。電源可適於向導電圓盤提供能量以在處理區域內形成偏壓電漿。腔室還可包括沿著基板支撐件的圓周與基板支撐件耦合的電漿遮罩件。電漿遮罩件可以朝向腔室側壁向外徑向延伸,並且電漿遮罩件可以維持在電氣接地處。
在一些實施方式中,電漿遮罩件可由內部半徑和外部半徑表徵。電漿遮罩件可由在電漿遮罩件的內部區域與外部區域之間的邊界處限定的內半徑表徵。電漿遮罩件可限定電漿遮罩件的外部區域內並且繞電漿遮罩件延伸的多個孔。電漿遮罩件可在基板支撐件沿著電漿遮罩件的內部區域的外邊緣處耦合。基板支撐件可包括外接基板支撐件的邊緣環。邊緣環可放置在電漿遮罩件的內部區域上。邊緣環可以是石英。電漿遮罩件可由內部區域內的第一厚度表徵。電漿遮罩件可由外部區域內的第二厚度表徵,並且電漿遮罩件可以限定內半徑處的突出部。腔室可包括襯墊,襯墊沿著腔室側壁從鄰近噴淋頭的位置延伸到當基板支撐件處於第二豎直位置時實質上與電漿遮罩件共面位置。電漿遮罩件可以在面對噴淋頭的第一表面上被塗佈。
本技術還可包括減少半導體處理期間濺射的方法。所述方法可包括在半導體處理腔室的處理區域內形成前驅物的偏壓電漿。所述方法可包括由偏壓電漿將電漿流出物引導至在半導體處理腔室內的基板支撐件上定位的基板。所述方法還可包括利用繞基板支撐件的外部耦合的電漿遮罩件熄滅電漿流出物。電漿遮罩件可以使來自腔室部件濺射的污染減少大於約5%。
此種技術可以提供優於傳統系統和技術的數個益處。例如,根據本技術的電漿遮罩件可以減弱來自腔室的處理區域的電漿物質。另外,本技術的基板支撐件可以將電漿遮罩件與基板支撐件上的電漿產生部件結合。這些和其它實施方式,連同它們的大部分優點和特徵結合以下描述和附圖更詳細描述。
本技術包括用於小間距特徵的半導體處理的系統和部件。隨著線間距減小,標準平版印刷製程可能受限,並且在圖案化中可以使用替代機構。傳統技術已致力於這些最小圖案化和移除操作,特別是當基板上已暴露的材料可包括眾多不同特徵和材料(要蝕刻掉一些特徵和材料並且要保持一些特徵和材料)時。
原子層蝕刻是一種利用在破壞或改性材料表面後接著進行蝕刻操作的多操作製程的方法。蝕刻操作可以在腔室條件下執行,所述腔室條件允許移除已改性的材料,但限制與未改性的材料的相互作用。此方法可以隨後迴圈任意次數來蝕刻附加材料。一些可用的腔室可以在單個腔室內執行兩種操作。所述改性可以通過以下方式進行:利用基板位準的撞擊操作,接著進行遠端電漿操作以增強能夠僅移除已改性的材料的蝕刻劑前驅物。
在改性操作期間,可以在處理區域內形成晶圓位準的電漿。例如,偏壓電漿可從基板支撐件形成,所述偏壓電漿可在處理區域內形成前驅物的電漿。電漿可以將離子引導至基板表面。偏壓電漿可以是電容耦合電漿,所述電漿可以在整個處理區域中產生具有高電漿電勢的電漿流出物。在基板上方形成的電感耦合電漿可以提供對電漿流出物的更受控遞送,而電容耦合電漿可以發展電漿物質,所述電漿物質可以導致對腔室部件的撞擊,所述撞擊可導致濺射。這些離子和其它粒子可以延伸超過基板表面,並且還可以延伸超過基板支撐件的表面。
一些處理腔室包括在基板支撐件下游耦合的泵送系統。往往,氣室區域繞基板支撐件形成,從而允許流出物和前驅物繞支撐件流動並從腔室流出。由於繞基板支撐件的此附加空間,電漿物質還可圍繞基座並在基座下方流動。腔室塗層可能不完全穿過這些返回路徑從腔室延伸。被允許進入這些區域的電漿物質可撞擊表面和部件,從而導致濺射。這可能隨著時間侵蝕腔室部件,並且還可能由於腔室內的流動圖案而導致正進行處理的基板上的金屬污染。一些傳統技術包括圍繞基板支撐件的電漿過濾器,所述電漿過濾器延伸到腔室壁。儘管這些過濾器可能影響流出物流動,但是它們可能無法充分減弱電漿物質,而不能限制先進技術中的金屬污染。另外,這些遮罩件可能是完全固定的,並且可能不允許基板支撐件在處理操作期間移動。最後,因為過濾器往往是導電部件,所以過濾器不能與產生偏壓電漿的處理系統一起使用,因為過濾器將不保持在電氣接地處。
本技術通過使用電漿遮罩件克服了這些問題,所述電漿遮罩件可以完全減弱來自腔室處理區域的電漿流出物和離子物質,從而允許增強抵抗來自濺射的金屬污染的保護。通過維持本技術的遮罩件與基板支撐件的電漿產生電極電氣隔離,而將所述遮罩件特別地併入以與用於產生偏壓電漿的基板支撐件一起使用。另外,根據本技術的電漿遮罩件可以併入以允許在不產生防止電漿物質的適當減弱的間隔量的情況下移動基板支撐件。
儘管剩餘的揭示內容將常規地識別利用所揭示的技術的具體蝕刻製程,將容易理解,所述系統和方法等效地適用於可能在所描述的腔室中發生的沉積和清潔製程。由此,本技術不應當被認為如此限制為僅與蝕刻製程一起使用。
1示出根據實施方式由沉積腔室、蝕刻腔室、烘焙腔室和固化腔室組成的處理系統100的一個實施方式的俯視平面圖。圖1中描繪的處理工具100可含有多個處理腔室114A至114D、傳送腔室110、檢修腔室116、整合度量腔室117和一對裝載閘腔室106A至106B。處理腔室可包括與關於圖2描述的結構或部件類似的結構或部件,以及附加的處理腔室。
為了在腔室之間運輸基板,傳送腔室110可含有機器人運輸機構113。運輸機構113可具有分別附接到可延伸臂113B的遠端的一對基板運輸葉片113A。葉片113A可用於將單獨基板運送到處理腔室和從處理腔室運送單獨基板。在操作時,基板運輸葉片中的一個基板運輸葉片,諸如運輸機構113的葉片113A,可以從諸如腔室106A至106B之類的裝載閘腔室中的一個裝載閘腔室取回基板W,和將基板W運送到處理的第一階段,例如,如後文描述的腔室114A至114D中的蝕刻製程。若腔室被佔用,則機器人可等待直到處理完成,並且隨後利用一個葉片113A從腔室移除已處理的基板,並且利用第二葉片(未示出)插入新的基板。一旦基板已處理,可隨後將所述基板移動到處理的第二階段。針對每次移動,運輸機構113通常可具有一個運送基板的葉片和一個空置來執行基板交換的葉片。運輸機構113可在每個腔室處等待直到可以實現交換。
一旦在處理腔室內完成處理,運輸機構113可從最後的處理腔室移動基板W,並且將基板W運輸到裝載閘腔室106A至106B內的匣。基板可從裝載閘腔室106A至106B移動到工廠介面104中。工廠介面104通常可操作以在大氣壓清潔環境中的艙裝載器105A至105D與裝載閘腔室106A至106B之間傳送基板。例如,工廠介面104中的清潔環境可通常經由空氣過濾製程(諸如HEPA過濾)提供。工廠介面104還可包括可用於在處理之前適當地對準基板的基板定向器/對準器(未示出)。至少一個基板機器人(諸如機器人108A至108B)可定位在工廠介面104中以在工廠介面104內的各個位置之間運輸基板並且將基板運輸到與其連通的其它位置。機器人108A至108B可經構造以沿著外殼104內的軌道系統從工廠介面104的第一端行進到第二端。
處理系統100可進一步包括整合度量腔室117來提供控制信號,所述控制信號可提供對處理腔室中正執行的任何製程的自我調整控制。整合度量腔室117可包括各種度量裝置中的任一種以測量各種膜性質,諸如厚度、粗糙度、組成,並且度量裝置還可以能夠以自動方式在真空下表徵光柵參數,諸如臨界尺寸、側壁角度和特徵高度。
現轉到 2,示出了根據本技術的示例性處理腔室系統200的橫截面圖。腔室200可以例如在先前論述的系統100的處理腔室區段114的一個或多個處理腔室區段中使用。通常,蝕刻腔室200可包括用於實現離子研磨操作的第一電容耦合電漿源和用於實現蝕刻操作並實現可選的沉積操作的第二電容耦合電漿源。離子研磨操作還可被稱為改性操作。腔室200可包括圍繞夾盤250的接地腔室壁240。在實施方式中,夾盤250可以為靜電夾盤,所述靜電夾盤在處理期間將基板202夾持到夾盤250的頂表面,但也可利用已知的其它夾持機構。夾盤250可包括嵌入式熱交換器線圈217。在示例性實施方式中,熱交換器線圈217包括一個或多個傳熱流體通道,傳熱流體(諸如乙二醇/水混合物)可穿過所述傳熱流體通道傳遞來控制夾盤250的溫度並且最終控制基板202的溫度。
夾盤250可包括耦合到高壓直流(DC)電源248的網孔(mesh) 249,使得網孔249可攜帶DC偏壓電勢來實現基板202的靜電夾持。夾盤250可與第一射頻(RF)電源耦合並且在一個此類實施方式中,網孔249可與第一RF電源耦合,使得DC電壓偏置和RF電壓電勢均跨夾盤250的頂表面上的薄介電層耦合。在說明性的實施方式中,第一RF電源可包括第一RF產生器252和第二RF產生器253。RF產生器252、253可在任何工業利用的頻率下操作,然而在示例性實施方式中,RF產生器252可在60 MHz下操作來提供有利的定向性。在還提供第二RF產生器253的情況下,示例性頻率可為2 MHz。
在對夾盤250進行RF供電的情況下,可以由第一噴淋頭225提供射頻回程路徑。第一噴淋頭225可設置在夾盤上方以將第一饋送氣體分配到由第一噴淋頭225和腔室壁240限定的第一腔室區域284中。因此,夾盤250和第一噴淋頭225形成第一RF耦合的電極對來電容地激勵第一腔室區域284內的第一饋送氣體的第一電漿270。從RF供電夾盤的電容耦合產生的DC電漿偏壓或RF偏壓可產生從第一電漿270到基板202的離子通量,例如,Ar離子,其中第一饋送氣體是Ar,進而提供離子研磨電漿。第一噴淋頭225可為接地的或交替地與具有一個或多個產生器的RF源228耦合,所述產生器可在與夾盤250的頻率不同的頻率(例如,13.56 MHz或60 MHz)下操作。在所示出的實施方式中,第一噴淋頭225可選擇地經由中繼器227耦合到接地或RF源228,所述中繼器可在蝕刻製程期間被自動地控制,例如通過控制器(未示出)。在所揭示的實施方式中,腔室200可以不包括噴淋頭225或介電質間隔件220,並且可替代地僅包括下文進一步描述的擋板215和噴淋頭210。
如在附圖中進一步示出,蝕刻腔室200可包括能夠在低處理壓力下具有高處理量的泵堆疊。在實施方式中,至少一個渦輪分子泵265、266可經由一個或多個閘閥260與第一腔室區域284耦合並且設置在夾盤250下方,與第一噴淋頭225相對。渦輪分子泵265、266可為具有適宜處理量的任何市售的泵,並且更具體地可以被適當尺寸化來在第一饋送氣體的期望流率(例如,在氬氣為第一饋送氣體的情況下,50至500 sccm的Ar)下維持低於或約10 mTorr或低於或約5 mTorr的處理壓力。在所示出的實施方式中,夾盤250可形成基座的部分,所述基座在兩個渦輪泵265與266之間的中心處,然而在替代構造中,夾盤250可在從腔室壁240懸伸出的基座上,其中單個渦輪分子泵具有與夾盤250的中心對準的中心。
第二噴淋頭210可在第一噴淋頭225上方設置。在一個實施方式中,在處理期間,第一饋送氣源(例如,從氣體分配系統290遞送的氬氣)可與進氣口276耦合,並且第一饋送氣體穿過延伸穿過第二噴淋頭210的多個孔280流到第二腔室區域281中並且穿過延伸穿過第一噴淋頭225的多個孔282流到第一腔室區域284中。具有孔278的附加流動分配器或擋板215可進一步跨蝕刻腔室200的直徑穿過分配區域218分配第一饋送氣體流216。在替代實施方式中,第一饋送氣體可經由孔283直接流到第一腔室區域284中,如由虛線223指示,所述第一腔室區域284與第二腔室區域281隔離。
腔室200可另外從所示出的狀態重新構造來執行蝕刻操作。副電極205可設置在第一噴淋頭225上方,其間具有第二腔室區域281。副電極205可進一步形成蝕刻腔室200的蓋或頂板。副電極205和第一噴淋頭225可由介電質環220電氣隔離並且形成第二RF耦合的電極對來在第二腔室區域281內電容性放電第二饋送氣體的第二電漿292。有利地,第二電漿292可以不在夾盤250上提供顯著的RF偏壓電勢。第二RF耦合的電極對的至少一個電極可與RF源耦合以激勵蝕刻電漿。副電極205可與第二噴淋頭210電氣耦合。在示例性實施方式中,第一噴淋頭225可與地平面耦合或浮動,並且可經由中繼器227耦合到接地,從而在操作的離子研磨模式期間允許也由RF電源228向第一噴淋頭225供電。在第一噴淋頭225接地的情況下,具有在例如13.56 MHZ或60 MHz下操作的一個或多個RF產生器的RF電源208可經由中繼器207與副電極205耦合,所述中繼器207可在其它操作模式期間(諸如在離子研磨操作期間)允許副電極205也接地,儘管若對第一噴淋頭225供電,副電極205也可保持浮動。
第二饋送氣源(諸如三氟化氮)和氫源(諸如氨氣)可從氣體分配系統290遞送,並且與進氣口276耦合,諸如經由虛線224。在此模式下,第二饋送氣體可流過第二噴淋頭210,並且可在第二腔室區域281中被激勵。反應物質可隨後傳遞到第一腔室區域284中以與基板202反應。如進一步示出,對於第一噴淋頭225是多通道噴淋頭的實施方式,可提供一種或多種饋送氣體以與由第二電漿292產生的反應物質反應。在一個此類實施方式中,水源可與多個孔283耦合。附加構造也可基於所提供的一般說明,但具有重新構造的各種部件。例如,流動分配器或擋板215可為與第二噴淋頭210類似的板,並且可定位在副電極205與第二噴淋頭210之間。由於在用於產生電漿的各種構造中,這些板中的任何板可作為電極操作,因此與介電質環220類似的,一個或多個環形或其它形狀的間隔件可定位在這些部件中的一個或多個部件之間。第二噴淋頭210還可在實施方式中作為離子抑制板來操作,並且可經構造以減少、限制或抑制離子物質穿過第二噴淋頭210的流動,而仍允許中性和自由基物質的流動。一個或多個附加噴淋頭或分配器可包括在第一噴淋頭225與夾盤250之間的腔室中。此種噴淋頭可採取先前描述的任何分配板或結構的形狀或結構。此外,在實施方式中,遠端電漿單元(未示出)可與進氣口耦合以將電漿流出物提供到腔室以用於各種製程中。
在實施方式中,夾盤250可沿著距離H2在與第一噴淋頭225垂直的方向上移動。夾盤250可在由波紋管255或類似物圍繞的致動機構上,以允許夾盤250移動得更接近或更遠離第一噴淋頭225,來作為控制夾盤250與第一噴淋頭225之間的傳熱的手段,所述第一噴淋頭可在80℃至150℃或更高的高溫下。因此,蝕刻製程可通過在第一預定位置和第二預定位置之間相對於第一噴淋頭225移動夾盤250來實現。或者,夾盤250可包括提升器251,用於將基板202升高離開夾盤250的頂表面距離H1以控制在蝕刻製程期間由第一噴淋頭225進行的加熱。在其它實施方式中,其中在固定溫度(例如,諸如約90至110℃)下執行蝕刻製程,可避免夾盤位移機構。系統控制器(未示出)在蝕刻製程期間可通過交替地向第一和第二RF耦合的電極對自動供電來交替地激勵第一電漿270和第二電漿292。
腔室200還可經重新構造來執行沉積操作。電漿292可在第二腔室區域281中通過RF放電產生,所述RF放電可按針對第二電漿292描述的任何方式來實現。在沉積期間向第一噴淋頭225供電以產生電漿292的情況下,第一噴淋頭225可通過介電質間隔件230與接地的腔室壁240隔離,以便相對於腔室壁電氣浮動。在示例性實施方式中,氧化劑饋送氣源(諸如分子氧)可從氣體分配系統290遞送,並且與進氣口276耦合。在第一噴淋頭225是多通道噴淋頭的實施方式中,任何含矽前驅物(例如,諸如OMCTS)可從氣體分配系統290遞送,並且被引導至第一腔室區域284中以與來自電漿292的穿過第一噴淋頭225的反應物質反應。或者,含矽前驅物還可與氧化劑一起流過進氣口276。腔室200作為一般腔室構造包括在內,所述一般腔室構造可用於參考本技術論述的各種操作。腔室不被認為限於本技術,反而是輔助理解所描述的製程。在本領域中已知或正開發的若干其它腔室可用於本技術,包括由加利福尼亞州聖克拉拉市的應用材料公司(Applied Materials Inc. of Santa Clara, California)生產的任何腔室,或可執行下文更詳細描述的技術的任何腔室。
轉到 3,示出了根據本技術的實施方式的處理腔室300的部分示意圖。圖3可包括上文關於圖2論述的一個或多個部件,並且可示出關於所述腔室的進一步細節。腔室300可用於執行半導體處理操作,包括如先前描述的改性和蝕刻。腔室300可示出半導體處理系統的處理區域的部分視圖,並且可以不是包括所有部件,諸如被理解為結合在腔室300的一些實施方式中的先前描述的附加蓋堆疊部件。
如所提及,圖3可示出處理腔室300的一部分。腔室300可包括噴淋頭305,以及基板支撐件310。噴淋頭305和基板支撐件310可與腔室側壁315一起來限定基板處理區域320。基板支撐件可包括導電圓盤325,所述導電圓盤可與電源330電氣耦合。電源330可經構造以向導電圓盤325提供能量或電壓。這可在半導體處理腔室300的處理區域320內形成前驅物的偏壓電漿。在處理區域內形成的離子可被引導至放置在基板支撐件上的基板。這可通過以下方式產生對已暴露膜的改性:破壞接合結構,以及促進後續蝕刻操作中的移除。
腔室300還可包括與基板支撐件310耦合的電漿遮罩件335。電漿遮罩件335可經構造以通過中和或減弱電漿流出物來實質上減弱穿過電漿遮罩件的電漿洩漏,所述電漿流出物延伸超過基板支撐件310的徑向或橫向尺寸。儘管基板支撐件310的導電圓盤325可與電源耦合以產生偏壓電漿,電漿遮罩件335可維持在電氣接地處以允許中和電漿物質。由此,如下文將論述,可另外撞擊並濺射腔室部件的離子物質可由特定構造的電漿遮罩件減弱。因此,在一些實施方式中,電漿遮罩件335可維持與導電圓盤325電氣隔離,電源330可與導電圓盤325耦合。此隔離可由基板支撐件310的一個或多個部件提供。另外,與腔室側壁315相比,電漿遮罩件可縮短經由靜電夾盤的接地路徑,所述腔室側壁315在一些實施方式中還可接地。
電漿遮罩件335可放置在基板支撐件310的基底上,所述基底可為或包含介電質或其它絕緣材料,所述介電質或其它絕緣材料可至少部分隔離電漿遮罩件335與導電圓盤325。另外,隔離器340可繞導電圓盤325外徑定位,隔離器340可分離圓盤與電漿遮罩件335的內部徑向邊緣。邊緣環345可放置在基板支撐件310上並且可外接導電圓盤325。邊緣環在實施方式中可由石英或一些其它介電質或絕緣材料製成,並且可使電漿遮罩件335與導電圓盤325進一步絕緣。如所示出,隔離器340可包括凸緣342,所述凸緣可放置在邊緣環345的通道344中,從而提供部件的穩定性和耦合。如下文將進一步論述的,邊緣環345可隨後螺栓連接到電漿遮罩件335或以其它方式與遮罩件耦合。
電漿遮罩件335可為環形部件,所述環形部件可在實施方式中從基板支撐件朝向腔室側壁315向外徑向延伸。在一些實施方式中,電漿遮罩件335可以不接觸腔室側壁。例如,可在電漿遮罩件335與腔室側壁315之間(諸如從電漿遮罩件的徑向邊緣到腔室側壁的內半徑)維持間隙。與過濾器可從基板支撐件延伸到腔室側壁的構造相比,本技術可以不提供電漿遮罩件335與腔室側壁315之間的接觸,這可允許致動如先前描述的基板支撐件310。例如,基板支撐件310可操作以如先前所述沿著軸升高和降低或以其它方式移動到任何豎直位置,從所示出的第一位置移動到由虛線350標識的第二位置。
處理腔室300還可包括繞腔室側壁315的內半徑定位的襯墊355。襯墊355可在實施方式中部分沿著側壁315延伸。例如,襯墊355可從鄰近噴淋頭305的第一位置延伸到鄰近虛線350或在虛線350下方的第二位置。電漿遮罩件335可在基板支撐件310的頂面下方延伸。由此,當將基板支撐件310升高到由虛線350標識的第二位置時,電漿遮罩件335的外邊緣可在虛線350的平面下方定位。襯墊355可類似地在虛線350下方延伸到與電漿遮罩件335的外邊緣的頂表面共面位置。以此方式,襯墊和電漿遮罩件可提供邊界,來限制任何流出物或前驅物流過在電漿遮罩件335的外部徑向邊緣與腔室側壁315的內部徑向邊緣之間限定的間隙。
4示出根據本技術的實施方式的示例性電漿遮罩件400的示意性俯視平面圖。電漿遮罩件400可與上文論述的電漿遮罩件335類似,但可提供裝置的附加特徵的視圖。電漿遮罩件335和電漿遮罩件400的特徵可在整個本揭示內容中可互換地論述。電漿遮罩件400在一些實施方式中可為具有內邊緣405的環形部件,所述內邊緣405繞電漿遮罩件400的內部半徑限定。電漿遮罩件400還可具有繞電漿遮罩件400的外部半徑限定的外邊緣410。電漿遮罩件400可由內邊緣405與外邊緣410之間的寬度表徵。電漿遮罩件400還可包括在內部半徑與外部半徑之間限定的內半徑415。內半徑415可至少部分限定電漿遮罩件400的內部區域420與電漿遮罩件400的外部區域425之間的邊界。
電漿遮罩件400可限定穿過電漿遮罩件的多個孔430。孔可被包括在電漿遮罩件的外部區域425中,並且在一些實施方式中可以不被包括在內部區域420中。如關於圖3的電漿遮罩件335所示出,電漿遮罩件可沿著電漿遮罩件的內部區域420的下側與基板支撐件310的外邊緣耦合。另外,邊緣環345可與電漿遮罩件耦合,並且可放置在所示出的電漿遮罩件335的內部區域上。邊緣環345可以不延伸超過電漿遮罩件的內半徑415,以限制對多個孔430的干擾。由此,邊緣環345可與電漿遮罩件335耦合或耦合到電漿遮罩件335,從而允許在部件之間的固定連接以限制在兩個部件之間聚集副產物。
在實施方式中多個孔430可繞電漿遮罩件400的外部區域425延伸。如下文關於圖5的變化論述,多個孔430的每個孔可由穿過電漿遮罩件的輪廓表徵。該輪廓以及孔的數量和孔的大小可產生數個競爭效應。例如,為了減少或減弱電漿流出物從處理區域傳輸,可包括具有減小的直徑的孔以增加衝擊,從而允許中和流出物。然而,隨著孔大小減小,可能發生穿過腔室的壓力增加。儘管壓力增加可進一步減少對腔室部件的撞擊,但是壓力增加可影響正執行的處理條件。另外,後續製程也可能受到壓力條件增加的影響。
在一些實施方式中,本技術可通過在較低基板支撐件位置處執行後續操作(諸如移除操作)來補償此壓力影響,此舉提供到電漿遮罩件與腔室側壁之間的間隙區域的通路。儘管如此,本技術的電漿遮罩件可在一個或多個處理操作期間在處理腔室內產生小於或約1 Torr的壓力增加,並且可以導致小於或約500 mTorr、小於或約250 mTorr、小於或約100 mTorr、小於或約90 mTorr、小於或約80 mTorr、小於或約70 mTorr、小於或約60 mTorr、小於或約50 mTorr、小於或約40 mTorr、小於或約30 mTorr、小於或約25 mTorr、小於或約20 mTorr、小於或約15 mTorr、小於或約10 mTorr、小於或約5 mTorr、小於或約2 mTorr的壓力增加,或者可具有對處理腔室內的壓力的有限影響。
孔430可由數個輪廓和大小表徵,並且可包括在數個構造中。例如,如所示出,孔430可被包括在繞電漿遮罩件400外部區域425的數個同心環中。電漿遮罩件可包括任何數量的環,包括孔的1個、2個、3個、4個、5個或更多個環。在實施方式中穿過電漿遮罩件的孔可為均勻的,儘管孔可由電漿遮罩件上的不同環中的不同大小或輪廓表徵。取決於大小和分配(包括電漿遮罩件的大小),電漿遮罩件400可限定任何數量的孔,這可基於正改性的腔室或基板。然而,在實施方式中,電漿遮罩件400可限定大於或約200個孔、大於或約400個孔、大於或約500個孔、大於或約600個孔、大於或約700個孔、大於或約800個孔、大於或約900個孔、大於或約1,000個孔、大於或約1,500個孔、或更多,儘管孔數量可限於低於或約2,000個孔,或小於或約1,500個孔以確保減弱或中和電漿流出物。
通常,孔可由直徑以及深寬比表徵,這可取決於孔的輪廓。為了提供電漿流出物的適當減少或減弱,每個孔可由小於或約0.3英寸的最窄橫截面處的直徑表徵,並且可由小於或約0.25英寸、小於或約0.2英寸、小於或約0.15英寸、小於或約0.1英寸、小於或約0.05英寸或更小的直徑表徵,儘管在實施方式中,最窄橫截面可被維持大於或約0.1英寸或更大,以減小相關聯的壓力增加,這可影響如先前描述的處理操作。深寬比可定義為穿過電漿遮罩件的孔高度與孔的最窄橫截面處的直徑的比。在實施方式中,深寬比可小於或約50:1以減小跨電漿遮罩件的壓力增加。在一些實施方式中,深寬比可小於或約40:1、小於或約30:1、小於或約20:1、小於或約10:1、小於或約5:1、小於或約1:1或更小,儘管在實施方式中深寬比可被維持大於或約1:1以確保適當減弱電漿流出物。
參見圖3的電漿遮罩件335的橫截面圖,連同電漿遮罩件400的俯視平面圖,在本技術的實施方式中,內部區域420和外部區域425可由不同厚度表徵。例如,內部區域420可由電漿遮罩件400的第一厚度表徵,而外部區域425可由電漿遮罩件400的第二厚度表徵。在一些實施方式中,第二厚度可小於第一厚度。凹陷的突出部可由電漿遮罩件400繞內半徑415限定,所述內半徑415標識從第一厚度到第二厚度的過渡。通過在內部區域420處包括增加的厚度,可提供在腔室部件之間的更牢固的耦合,所述耦合可限制翹曲。另外,通過維持穿過外部區域425(其中孔430包括在內)的減小的厚度,由電漿遮罩件導致的穿過腔室的壓力增加可以是有限的。
5A 5E示出了根據本技術的實施方式可在電漿遮罩件中形成的示例性孔的示意性橫截面圖。附圖提供了孔構造的示例性視圖,所述視圖意欲示出由本技術的實施方式涵蓋的可能的孔設計。應理解,還可使用附加和替代的孔設計。將孔示出為穿過示例性電漿遮罩件505延伸,所述示例性電漿遮罩件505可為先前描述的電漿遮罩件的外部區域425的說明。圖5A示出包括錐形部的孔構造,所述錐形部從電漿遮罩件505a的第一表面507a延伸到第二表面509a。第一表面在實施方式中可為面對電漿的,並且在實施方式中可面對噴淋頭。
圖5B示出包括孔輪廓的電漿遮罩件505b的附加示例,所述孔輪廓包括從第一表面507b連接到孔的圓柱形部分的部分錐形部,所述圓柱形部分延伸到第二表面509b。在過渡到圓柱形部分之前,錐形部分可延伸到電漿遮罩件內的任何深度。圖5A和圖5B示出了可通過提供面對所形成的電漿的錐形面積來提供優於其它設計的改進的離子減弱的設計。通過由電漿流出物中的離子提供用於相互作用的附加表面區域,可提供附加接觸,相較於其它設計所述接觸可進一步減弱離子物質。在其它實施方式中,直圓柱路徑可作為每個孔形成,如在圖5C中示出。孔可作為圓柱體從電漿遮罩件505c的第一表面507c直接延伸到第二表面509c。
圖5D示出擴張的孔形成,所述形成可示出圖5A的相反構造。例如,所示出的孔可從第一表面507d擴張到第二表面509d。圖5E示出擴張設計的變化例,所述設計可為圖5B的構造的相反形式。例如,所示出的孔可在過渡到擴張之前作為圓柱孔從第一表面507e或電漿遮罩件505e延伸,所述擴張延伸到第二表面509e。過渡可在穿過電漿遮罩件的任何深度處發生。
在一些實施方式中,電漿遮罩件的一個或多個表面可被塗佈以防止濺射或與穿過處理腔室遞送的前驅物的其它相互作用。例如,在一些實施方式中,電漿遮罩件的所有表面可塗佈有一種或多種材料,包括氧化物或其它材料。例如,在一些實施方式中,電漿遮罩件可以是或包括鋁。塗層可包括一種或多種材料,包括鈍化表面以產生陽極化鋁。另外,塗層可包括金屬氧化物(諸如氧化釔)、電鍍塗層(諸如鎳鍍)、或所形成的塗層(諸如阻擋氧化物、或保形氧化物塗層)。
塗層也可在電漿遮罩件的一些表面(諸如面對電漿的表面)上形成。例如,電漿遮罩件335面對噴淋頭305的第一表面可在一些實施方式中被塗佈,而相對表面可能不被塗佈。另外,塗層可在外部區域425的第一表面上並且沿著在內半徑415處限定的突出部的側壁延伸,而內部區域420的表面可保持未被塗佈。塗層還可至少部分包括在孔內。例如,對於包括從面對噴淋頭的第一表面延伸的錐形部的孔,塗層可沿著穿過孔延伸的錐形部的表面延伸。這些和其它塗層可提供對電漿遮罩件的進一步保護而不受腔室中使用的電漿和其它前驅物的影響。
本技術的腔室和部件可在各種製程中使用,在所述製程中電漿可由腔室的處理區域中的偏壓電漿形成。 6示出根據本技術的實施方式的方法600中的示例性操作。於操作605,所述方法可包括在半導體處理腔室的處理區域內形成前驅物的偏壓電漿。於操作610,所述方法還可包括由偏壓電漿將電漿流出物引導至在半導體處理腔室內的基板支撐件上定位的基板。於操作615,所述方法還可包括利用電漿遮罩件熄滅電漿流出物。電漿遮罩件可以是在整個本技術中論述的任何電漿遮罩件,並且電漿遮罩件可繞基板支撐件的外部耦合。
通過利用根據本技術的實施方式的電漿遮罩件,在基板上來自腔室部件濺射的污染可減少了大於約5%。所述減少可與處理腔室內的材料和其相對於電漿的位置相關。例如,由於可將鋁呈現為腔室內的眾多部件,本技術已經顯示使鋁污染減小了大於80%。另外,已經顯示釔和鎳污染在包括根據本技術的電漿遮罩件的系統中減少了大於90%。可減少的其它金屬污染可包括鈣、鉻、銅、鐵、鎂、鉬、鈉、鎳、鉀、釔和鋅。總體而言,因任何此種材料的污染的減少可減少了大於或約10%、大於或約15%、大於或約20%、大於或約25%、大於或約30%、大於或約35%、大於或約40%、大於或約45%、大於或約50%、大於或約55%、大於或約60%、大於或約65%、大於或約70%、大於或約75%、大於或約80%、大於或約85%、大於或約95%、大於或約95%或更大。
當採用根據本技術的電漿遮罩件時,針對處理條件的操作視窗可延伸。例如,電漿電力和壓力可影響傳送到離子物質的能量。隨著壓力減小,平均自由路徑可增加,這可導致由離子保持更多能量,從而致使腔室部件的撞擊增加。類似地,增加的電力可將更多能量傳送到電漿物質。在不具有電漿遮罩件的情況下,處理條件可限於處理區域內的較高壓力和較低電漿電力。然而,當根據本技術的電漿遮罩件包括在內時,操作壓力可減小了低於約20 mTorr,並且可減小了低於或約15 mTorr、低於或約10 mTorr、或者低於或約5 mTorr。另外,電漿電力可在一些實施方式中增加了高於約1,000 W。由此,可由本技術提供進一步製程調整。
在先前描述中,出於解釋的目的,已經闡述數個細節來提供對本技術的各個實施方式的理解。然而,對於本領域技術人員將顯而易見的是,某些實施方式可在不具有這些細節中的一些細節或具有附加細節的情況下實踐。
在已經揭示了若干實施方式的情況下,本領域技術人員將瞭解到可在不脫離實施方式的精神的情況下使用各種修改、替代構造和等效物。另外,尚未描述數種熟知的製程和元件以避免不必要地混淆本技術。由此,上文描述不應視為限制本技術的範圍。
在提供值範圍的情況下,應當理解還具體揭示了在所述範圍的上限和下限之間的每一個中間值,到下限的單位的最小分數,除非上下文已經清楚地指出。在所陳述範圍中的任何陳述值或未陳述的中間值與在所述陳述範圍中的任何其它陳述值或中間值之間的任何較窄範圍包括在內。這些較小範圍的上限和下限可單獨地包括在所述範圍內或排除於所述範圍外,且任一個限值、沒有一個限值或者兩個限值包括在較小範圍中的每個範圍還包括在內技術內,取決於所陳述範圍中的任何具體排除的限值。在所陳述範圍包括限值中的一個或兩個的情況下,排除這些所包括限值的任一個或兩個的範圍還包括在內。
如本文和所附申請專利範圍中使用的,單數形式「一(a)」、「一(an)」和「所述(the)」包括複數參考,除非上下文另外清楚地指出。因此,例如,提及「一層」包括多個此種層,並且提及「所述前驅物」包括提及一種或多種前驅物和本領域技術人員已知的其等效物,依此類推。
此外,當在本說明書和後文申請專利範圍中使用時,詞語「包含」、「含有」、「包括」旨在規定存在所陳述特徵、整數、部件或操作,但所述詞語不排除存在或添加一個或多個其它特徵、整數、部件、操作、動作或群組。
100‧‧‧處理系統
104‧‧‧工廠介面
105A‧‧‧艙裝載器
105B‧‧‧艙裝載器
105C‧‧‧艙裝載器
105D‧‧‧艙裝載器
106A‧‧‧裝載閘腔室
106B‧‧‧裝載閘腔室
108A‧‧‧機器人
108B‧‧‧機器人
110‧‧‧傳送腔室
113‧‧‧運輸機構
113A‧‧‧葉片
113B‧‧‧可延伸臂
114A‧‧‧腔室
114B‧‧‧腔室
114C‧‧‧腔室
114D‧‧‧腔室
116‧‧‧檢修腔室
117‧‧‧整合度量腔室
200‧‧‧腔室
202‧‧‧基板
205‧‧‧副電極
207‧‧‧中繼器
208‧‧‧RF電源
210‧‧‧第二噴淋頭
215‧‧‧擋板
216‧‧‧第一饋送氣體流
217‧‧‧熱交換器線圈
218‧‧‧分配區域
220‧‧‧介電質環
223‧‧‧虛線
224‧‧‧虛線
225‧‧‧第一噴淋頭
227‧‧‧中繼器
228‧‧‧F電源
230‧‧‧間隔件
240‧‧‧腔室壁
248‧‧‧高壓直流(DC)電源
249‧‧‧網孔
250‧‧‧夾盤
251‧‧‧提升器
252‧‧‧第一RF產生器
253‧‧‧第二RF產生器
255‧‧‧波紋管
260‧‧‧閘閥
265‧‧‧渦輪泵
266‧‧‧渦輪泵
270‧‧‧第一電漿
276‧‧‧進氣口
278‧‧‧孔
280‧‧‧孔
281‧‧‧第二腔室區域
282‧‧‧孔
283‧‧‧孔
284‧‧‧第一腔室區域
290‧‧‧氣體分配系統
292‧‧‧第二電漿
300‧‧‧腔室
305‧‧‧噴淋頭
310‧‧‧基板支撐件
315‧‧‧腔室側壁
320‧‧‧處理區域
325‧‧‧導電圓盤
330‧‧‧電源
335‧‧‧電漿遮罩件
340‧‧‧隔離器
342‧‧‧凸緣
344‧‧‧通道
345‧‧‧邊緣環
350‧‧‧虛線
355‧‧‧襯墊
400‧‧‧電漿遮罩件
405‧‧‧內邊緣
410‧‧‧外邊緣
415‧‧‧內半徑
420‧‧‧內部區域
425‧‧‧外部區域
430‧‧‧孔
505a‧‧‧電漿遮罩件
505b‧‧‧電漿遮罩件
505c‧‧‧電漿遮罩件
505d‧‧‧電漿遮罩件
505e‧‧‧電漿遮罩件
507a‧‧‧第一表面
507b‧‧‧第一表面
507c‧‧‧第一表面
507d‧‧‧第一表面
507e‧‧‧第一表面
509a‧‧‧第二表面
509b‧‧‧第二表面
509c‧‧‧第二表面
509d‧‧‧第二表面
509e‧‧‧第二表面
600‧‧‧方法
605‧‧‧操作
610‧‧‧操作
615‧‧‧操作
對所揭示的技術的性質和優點的進一步理解可以通過參考本說明書的剩餘部分和附圖來實現。
圖1示出根據本技術的實施方式的示例性處理系統的俯視平面圖。
圖2示出根據本技術的實施方式的示例性處理腔室的示意性橫截面圖。
圖3示出根據本技術的實施方式的示例性處理腔室的示意性橫截面圖。
圖4示出根據本技術的實施方式的示例性電漿遮罩件的示意性俯視平面圖。
圖5A至圖5E示出了根據本技術的實施方式可在電漿遮罩件中形成的示例性孔的示意性橫截面圖。
圖6示出了根據本技術的實施方式的方法中的示例性操作。
若干附圖被包括作為示意圖。應理解,附圖是出於說明目的,並且除非特別指明為按比例的,否則附圖不被視為是按比例的。另外,作為示意圖,提供附圖來輔助理解並且與實際表示相比附圖可能不包括所有方面或資訊,並且出於說明目的,附圖可以包括多餘或放大的材料。
在附圖中,類似部件和/或特徵可以具有相同的參考標記。此外,相同類型的各種部件可以通過在參考標記之後跟有區分類似部件的字母來區分。若在說明書中僅使用第一參考標記,則描述可適用於具有第一參考標記的類似部件中的任意一者,而與字母無關。

Claims (19)

  1. 一種半導體處理腔室,包含: 一噴淋頭;一基板支撐件;一電源,與該基板支撐件電氣耦合並且經構造以向該基板支撐件提供電力來在該噴淋頭與該基板支撐件之間限定的一處理區域內產生一偏壓電漿;以及一電漿遮罩件,與該基板支撐件耦合並且經構造以實質上減弱穿過該電漿遮罩件的電漿洩漏,其中該電漿遮罩件與電氣接地耦合。
  2. 如請求項1所述之半導體處理腔室,其中該電漿遮罩件包含從該基板支撐件向外徑向延伸的一環形部件。
  3. 如請求項2所述之半導體處理腔室,其中該電漿遮罩件由繞該電漿遮罩件的一內部半徑的一第一厚度表徵,並且其中該電漿遮罩件由繞該電漿遮罩件的一外部半徑的小於該第一厚度的一第二厚度表徵。
  4. 如請求項3所述之半導體處理腔室,其中該電漿遮罩件限定穿過該電漿遮罩件的多個孔。
  5. 如請求項4所述之半導體處理腔室,其中該等多個孔在該電漿遮罩件的由該第二厚度表徵的一區域內限定。
  6. 如請求項4所述之半導體處理腔室,其中該等多個孔的每個孔由包括一錐形部的一輪廓表徵,該錐形部至少部分地穿過該電漿遮罩件延伸。
  7. 如請求項4所述之半導體處理腔室,其中該電漿遮罩件限定穿過該電漿遮罩件的至少約500個孔。
  8. 如請求項4所述之半導體處理腔室,其中該等多個孔的每個孔由小於或約0.25英寸的一直徑表徵。
  9. 如請求項1所述之半導體處理腔室,其中在該電漿遮罩件的一徑向邊緣與該半導體處理腔室的側壁之間維持一間隙。
  10. 如請求項1所述之半導體處理腔室,其中該電漿遮罩件被維持與該基板支撐件的一靜電夾盤部分電氣隔離,該靜電夾盤部分與該電源電氣耦合。
  11. 一種半導體處理腔室,包含: 一腔室側壁;一噴淋頭;一基板支撐件,其中該基板支撐件與該噴淋頭和該腔室側壁一起限定該半導體處理腔室的一處理區域,其中該基板支撐件包含一導電圓盤,其中該基板支撐件能從該處理區域內的一第一豎直位置移動到該處理區域內鄰近該噴淋頭的一第二豎直位置;一電源,與該導電圓盤電氣耦合,該電源適於向該導電圓盤提供能量以在該處理區域內形成一偏壓電漿;以及一電漿遮罩件,沿著該基板支撐件的一圓周與該基板支撐件耦合,其中該電漿遮罩件朝向該腔室側壁向外徑向延伸,並且其中該電漿遮罩件維持在一電氣接地處。
  12. 如請求項11所述之半導體處理腔室,其中該電漿遮罩件由一內部半徑和一外部半徑表徵,並且其中該電漿遮罩件由在該電漿遮罩件的一內部區域與一外部區域之間的一邊界處限定的一內半徑表徵。
  13. 如請求項12所述之半導體處理腔室,其中該電漿遮罩件限定在該電漿遮罩件的該外部區域內並且繞該電漿遮罩件延伸的多個孔。
  14. 如請求項12所述之半導體處理腔室,其中該電漿遮罩件在該基板支撐件的一外邊緣處沿著該電漿遮罩件的該內部區域耦合。
  15. 如請求項14所述之半導體處理腔室,其中該基板支撐件包含外接該基板支撐件的一邊緣環,其中該邊緣環放置在該電漿遮罩件的該內部區域上。
  16. 如請求項15所述之半導體處理腔室,其中該邊緣環為石英。
  17. 如請求項12所述之半導體處理腔室,其中該電漿遮罩件由該內部區域內的一第一厚度表徵,其中該電漿遮罩件由該外部區域內的一第二厚度表徵,並且其中該電漿遮罩件在該內半徑處限定一突出部。
  18. 如請求項11所述之半導體處理腔室,還包含一襯墊,該襯墊沿著該腔室側壁從鄰近該噴淋頭的一位置延伸到當該基板支撐件處於該第二豎直位置時與該電漿遮罩件實質上共面一位置。
  19. 如請求項11所述之半導體處理腔室,其中該電漿遮罩件在面對該噴淋頭的第一表面上被塗佈。
TW107214415U 2017-10-24 2018-10-24 用於電漿過濾的半導體處理腔室 TWM583122U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762576379P 2017-10-24 2017-10-24
US62/576,379 2017-10-24

Publications (1)

Publication Number Publication Date
TWM583122U true TWM583122U (zh) 2019-09-01

Family

ID=66169185

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107137556A TWI707612B (zh) 2017-10-24 2018-10-24 用於電漿過濾的系統與製程
TW107214415U TWM583122U (zh) 2017-10-24 2018-10-24 用於電漿過濾的半導體處理腔室

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW107137556A TWI707612B (zh) 2017-10-24 2018-10-24 用於電漿過濾的系統與製程

Country Status (5)

Country Link
US (1) US20190119815A1 (zh)
JP (1) JP6982560B2 (zh)
KR (1) KR102129867B1 (zh)
CN (3) CN110565071A (zh)
TW (2) TWI707612B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7033441B2 (ja) * 2017-12-01 2022-03-10 東京エレクトロン株式会社 プラズマ処理装置
US20210047730A1 (en) * 2019-08-13 2021-02-18 Applied Materials, Inc. Chamber configurations for controlled deposition
CN110349830B (zh) 2019-09-09 2020-02-14 北京北方华创微电子装备有限公司 等离子体系统以及应用于等离子体系统的过滤装置
US11538696B2 (en) * 2019-10-25 2022-12-27 Xia Tai Xin Semiconductor (Qing Dao) Ltd. Semiconductor processing apparatus and sealing device
FI129609B (en) 2020-01-10 2022-05-31 Picosun Oy SUBSTRATE PROCESSING EQUIPMENT
CN112376029B (zh) * 2020-11-11 2022-10-21 北京北方华创微电子装备有限公司 等离子体浸没离子注入设备
TW202336801A (zh) * 2021-10-29 2023-09-16 美商蘭姆研究公司 具有用於自由基物種輸送的孔尺寸之噴淋頭
CN115818207B (zh) * 2023-02-10 2023-06-02 季华实验室 一种基板传送装置、控制方法及相关设备

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5900103A (en) * 1994-04-20 1999-05-04 Tokyo Electron Limited Plasma treatment method and apparatus
US6170429B1 (en) * 1998-09-30 2001-01-09 Lam Research Corporation Chamber liner for semiconductor process chambers
JP4450883B2 (ja) * 1999-03-30 2010-04-14 東京エレクトロン株式会社 プラズマ処理装置
JP4602532B2 (ja) * 2000-11-10 2010-12-22 東京エレクトロン株式会社 プラズマ処理装置
US6537429B2 (en) * 2000-12-29 2003-03-25 Lam Research Corporation Diamond coatings on reactor wall and method of manufacturing thereof
US7686918B2 (en) * 2002-06-21 2010-03-30 Tokyo Electron Limited Magnetron plasma processing apparatus
JP4106985B2 (ja) * 2002-07-08 2008-06-25 松下電器産業株式会社 プラズマ処理装置
JP4322484B2 (ja) * 2002-08-30 2009-09-02 東京エレクトロン株式会社 プラズマ処理方法及びプラズマ処理装置
US20050230350A1 (en) * 2004-02-26 2005-10-20 Applied Materials, Inc. In-situ dry clean chamber for front end of line fabrication
CN1560320A (zh) * 2004-03-01 2005-01-05 上海纳晶科技有限公司 一种等离子体磁场过滤装置
KR100610010B1 (ko) * 2004-07-20 2006-08-08 삼성전자주식회사 반도체 식각 장치
US7552521B2 (en) * 2004-12-08 2009-06-30 Tokyo Electron Limited Method and apparatus for improved baffle plate
US7601242B2 (en) * 2005-01-11 2009-10-13 Tokyo Electron Limited Plasma processing system and baffle assembly for use in plasma processing system
US7789963B2 (en) * 2005-02-25 2010-09-07 Tokyo Electron Limited Chuck pedestal shield
US20060225654A1 (en) * 2005-03-29 2006-10-12 Fink Steven T Disposable plasma reactor materials and methods
KR101149332B1 (ko) * 2005-07-29 2012-05-23 주성엔지니어링(주) 플라즈마 식각 장치
JP4996868B2 (ja) * 2006-03-20 2012-08-08 東京エレクトロン株式会社 プラズマ処理装置およびプラズマ処理方法
TWI471961B (zh) * 2007-10-26 2015-02-01 Sosul Co Ltd 擋板、基底支撐裝置、電漿處理裝置以及電漿處理方法
WO2009091189A2 (en) * 2008-01-16 2009-07-23 Sosul Co., Ltd. Substrate holder, substrate supporting apparatus, substrate processing apparatus, and substrate processing method using the same
JP4515507B2 (ja) * 2008-01-31 2010-08-04 東京エレクトロン株式会社 プラズマ処理システム
JP5281309B2 (ja) * 2008-03-28 2013-09-04 東京エレクトロン株式会社 プラズマエッチング装置及びプラズマエッチング方法及びコンピュータ読み取り可能な記憶媒体
JP5102706B2 (ja) * 2008-06-23 2012-12-19 東京エレクトロン株式会社 バッフル板及び基板処理装置
JP2010080846A (ja) * 2008-09-29 2010-04-08 Tokyo Electron Ltd ドライエッチング方法
JP5186394B2 (ja) * 2009-01-06 2013-04-17 東京エレクトロン株式会社 載置台及びプラズマエッチング又はアッシング装置
KR101744668B1 (ko) * 2011-05-31 2017-06-08 어플라이드 머티어리얼스, 인코포레이티드 유도성 커플링된 플라즈마(icp) 반응기를 위한 동적인 이온 라디칼 시브 및 이온 라디칼 개구
WO2013043330A1 (en) * 2011-09-23 2013-03-28 Novellus Systems, Inc. Plasma activated conformal dielectric film deposition
CN103377979B (zh) * 2012-04-30 2016-06-08 细美事有限公司 调节板和具有该调节板的用于处理基板的装置
US9976215B2 (en) * 2012-05-01 2018-05-22 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor film formation apparatus and process
JP6157061B2 (ja) * 2012-05-11 2017-07-05 東京エレクトロン株式会社 ガス供給装置及び基板処理装置
JP6741594B2 (ja) * 2014-02-04 2020-08-19 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated キャリアによって支持された基板上に一又は複数の層を堆積させるためのシステム、及び当該システムを使用する方法
US9355823B2 (en) * 2014-05-09 2016-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Methods for removing particles from etching chamber
JP2016184610A (ja) * 2015-03-25 2016-10-20 株式会社東芝 上部電極、エッジリングおよびプラズマ処理装置
JP6449141B2 (ja) * 2015-06-23 2019-01-09 東京エレクトロン株式会社 エッチング処理方法及びプラズマ処理装置
US10504700B2 (en) * 2015-08-27 2019-12-10 Applied Materials, Inc. Plasma etching systems and methods with secondary plasma injection
JP6552346B2 (ja) * 2015-09-04 2019-07-31 東京エレクトロン株式会社 基板処理装置
KR101773448B1 (ko) * 2016-04-29 2017-09-01 세메스 주식회사 안테나 및 그를 이용하는 기판 처리 장치

Also Published As

Publication number Publication date
JP2019096869A (ja) 2019-06-20
CN110565071A (zh) 2019-12-13
TW201924495A (zh) 2019-06-16
TWI707612B (zh) 2020-10-11
KR102129867B1 (ko) 2020-07-03
CN209447761U (zh) 2019-09-27
JP6982560B2 (ja) 2021-12-17
KR20190045879A (ko) 2019-05-03
CN109698111A (zh) 2019-04-30
US20190119815A1 (en) 2019-04-25

Similar Documents

Publication Publication Date Title
TWI707612B (zh) 用於電漿過濾的系統與製程
KR102589536B1 (ko) 개선된 프로파일을 갖는 듀얼 채널 샤워헤드
US10541113B2 (en) Chamber with flow-through source
US10062585B2 (en) Oxygen compatible plasma source
US10629473B2 (en) Footing removal for nitride spacer
US9287095B2 (en) Semiconductor system assemblies and methods of operation
US20150170943A1 (en) Semiconductor system assemblies and methods of operation
US20150170879A1 (en) Semiconductor system assemblies and methods of operation
US20090151870A1 (en) Silicon carbide focus ring for plasma etching system
US20190304756A1 (en) Semiconductor chamber coatings and processes
US20210183620A1 (en) Chamber with inductive power source
WO2022231829A1 (en) Direct lift cathode for lithography mask chamber