TWM567888U - Linear voltage manager for chip low power digital circuits - Google Patents
Linear voltage manager for chip low power digital circuits Download PDFInfo
- Publication number
- TWM567888U TWM567888U TW106218443U TW106218443U TWM567888U TW M567888 U TWM567888 U TW M567888U TW 106218443 U TW106218443 U TW 106218443U TW 106218443 U TW106218443 U TW 106218443U TW M567888 U TWM567888 U TW M567888U
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- reference voltage
- buffer
- digital circuit
- output
- Prior art date
Links
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Amplifiers (AREA)
- Control Of Electrical Variables (AREA)
Abstract
本創作涉及一種用於芯片低功耗數位電路的線性電壓管理器,包括:跟隨閾值電壓變化的基準電壓源、由放大器構成的緩衝器、補償電容;基準電壓源做為緩衝器的輸入端,緩衝器輸出電壓和基準電壓源一致,具有電流驅動能力,補償電容用來減少電流負載變化時輸出電壓的波動範圍。基準電壓源包括兩個工作在亞閾值區的MOS柵源電壓,參考電壓Vref滿足關係式:Vref β(| VGS1 |+VGS2);參考電壓Vref經過由放大器組成的輸出緩衝器後,給數位電路提供電壓。採用MOS的閾值電壓相關的基準,當工藝條件和環境溫度發生變化時,基準電壓源也跟隨發生變化,從而線性穩壓器的輸出可以反應這種條件的變化,降低數位電路的工作電源電壓,功耗也隨之大幅度降低。
Description
本創作涉及電壓管理技術領域,更具體地說,涉及一種用於芯片低功耗數位電路的線性電壓管理器。
在現在的晶片設計中,通常需要多個電壓域,數位電路、類比電路及外部介面電路的電壓都不同,給這些電路提供電源的一種有效方式是線性電壓管理器,目前通用的線性電壓管理器如專利電流沉負載電路及低壓差線性電壓管理器(CN106200741A)圖1所示,由帶隙基準源、誤差放大器、功率管、採樣電路組成。此類電壓管理器的一個重要特點是保持輸出電壓在各種條件下的穩定性。基準電壓源採用的帶隙基準源,保證參考電壓在各種條件下的變化很小,從而線性穩壓器的電壓保持穩定。在實際應用中,如高溫條件下,MOS管的閾值電壓降低,實際電路需要的工作電源可以降低。但由於穩壓器的輸出恒定,導致晶片的漏電流加大。
數位電路的功耗由三部分組成:電路開關的動態功耗、短路電流、靜態漏電流,減少這三種電流的一種有效方式是降低電源電壓。傳統的線性穩壓器電路為了保證晶片在各種工藝條件下都能工作,設定電壓以最壞情況下需要的最低工作電壓為門限,這樣導致數位電路的電源電壓偏高,功耗增加。
因此,現有技術亟待有很大的進步。
本創作要解決的技術問題在於,針對現有技術的上述的缺陷,提供一種用於芯片低功耗數位電路的線性電壓管理器,包括:跟隨閾值電壓變化的基準電壓源、由放大器構成的緩衝器、補償電容,所述基準電壓源連接於緩衝器,並做為所述緩衝器的輸入端,所述緩衝器輸出電壓和基準電壓源一致,具有電流驅動能力,所述補償電容連接於緩衝器,並用來減少電流負載變化時輸出電壓的波動範圍,所述基準電壓源包括兩個工作在亞閾值區的MOS柵源電壓,參考電壓Vref滿足關係式:Vref β(| VGS1 |+VGS2);所述參考電壓Vref經過由放大器組成的輸出緩衝器後,給數位電路提供電壓。
實施本創作的用於芯片低功耗數位電路的線性電壓管理器,具有以下有益效果:採用MOS的閾值電壓相關的基準,當工藝條件和環境溫度發生變化時,基準電壓源也跟隨發生變化,從而線性穩壓器的輸出可以反應這種條件的變化,降低數位電路的工作電源電壓,功耗也隨之大幅度降低。
10‧‧‧基準電壓源
11‧‧‧亞閾值區
20‧‧‧緩衝器
21‧‧‧放大器
30‧‧‧補償電容
圖1是傳統的線性電壓管理器的電路原理圖;圖2本創作用於芯片低功耗數位電路的線性電壓管理器的線性穩壓器電路原理圖;圖3是採用傳統線性電壓管理器的數位電路在125C下的漏電流;圖4是採用本創作的電壓管理器的數位電路在125C下的漏電流。
茲為便於更進一步對本創作之構造、使用及其特徵有更深一層明確、詳實的認識與瞭解,爰舉出較佳實施例,配合圖式詳細說明如下:請參閱圖1,為傳統的線性電壓管理器的電路原理圖。以40nmCMOS工藝為例,按照傳統的線性電壓管理器設計,核心器件的標準電壓為1.1V。
請參閱圖2,為本創作用於芯片低功耗數位電路的線性電壓管理器的第一實施例的模組示意圖。如圖2所示,在本創作第一實施例提供的用於芯片低功耗數位電路的線性電壓管理器中,至少包括,跟隨閾值電壓變化的基準電壓源10、由放大器21構成的緩衝器20、補償電容30。基準電壓源10由兩個工作在亞閾值區11的MOS柵源電壓VGS構成,並連接於緩衝器20。參考電壓Vref滿足下面的關係式為:Vref β(| VGS1 |+VGS2),其中VGS1為第一工作在亞閾值區11的MOS柵源電壓,VGS2為第二工作在亞閾值區11的MOS柵源電壓。參考電壓Vref經過由放大器21組成的輸出緩衝器20後,給數位電路提供電壓,因此,線性電壓管理器的輸出電壓Vout同樣跟隨閾值電壓的變化。
以40nmCMOS工藝為例,核心器件的標準電壓為1.1V。為了盡可能地降低數位電路的功耗,採用低於標準電壓的電源電壓。當工藝角處於SS且溫度為-40℃時,本創作的輸出電壓Vout最大1.05V。
當工藝角和溫度發生變化時,如FF(fast fast快速)、125℃時,傳統的線性電壓管理器設計依然為1.1V;本創作由於跟蹤了閾值電壓的變化,其輸出電壓為0.62V,相比傳統結構明顯降低採用1000個倒相器進行了對比模擬。
圖3是採用傳統線性電壓管理器的數位電路在125C下的漏電流。圖4是採用本創作的電壓管理器的數位電路在125C下的漏電流。從圖中可以看出,
本創作的電路漏電流僅為傳統結構的1/3,採用本創作的電壓管理器,可以明顯降低數位電路的漏電流。
對於數位電路的動態功耗來說,其大小正比於電源電壓的平方。傳統線性電壓管理器輸出的是恒定的電壓,其大小必須滿足最壞情況下的電壓,動態功耗相對穩定。本創作的電壓管理器的電壓輸出是動態變化的,除了在最壞情況下和傳統結構一致外,其他條件下的動態功耗都相對較小。
本創作實現的是採用MOS的閾值電壓相關的基準,當工藝條件和環境溫度發生變化時,基準電壓源10也跟隨發生變化,從而線性穩壓器的輸出可以反應這種條件的變化,降低數位電路的工作電源電壓,功耗也隨之大幅度降低。
為了降低MOS管的漏電流,需要電源電壓隨工作環境的變化動態調整,因此採用了隨閾值電壓變化的基準。由於基準跟隨了閾值電壓的變化,就可以保證數位電路正常工作的情況下,盡可能地降低電源電壓,從降低MOS管的漏電流。
本創作透過以上實施例的設計,可以做到採用MOS的閾值電壓相關的基準,當工藝條件和環境溫度發生變化時,基準電壓源10也跟隨發生變化,從而線性穩壓器的輸出可以反應這種條件的變化,降低數位電路的工作電源電壓,功耗也隨之大幅度降低。
本創作是根據特定實施例進行描述的,但本領域的技術人員應明白在不脫離本創作範圍時,可進行各種變化和等同替換。此外,為適應本創作技術的特定場合,可對本創作進行諸多修改而不脫離其保護範圍。因此,本創
作並不限於在此公開的特定實施例,而包括所有落入到權利要求保護範圍的實施例。
Claims (1)
- 一種用於芯片低功耗數位電路的線性電壓管理器,包含:跟隨閾值電壓變化的基準電壓源、由放大器構成的緩衝器、補償電容,所述基準電壓源連接於緩衝器,並做為所述緩衝器的輸入端,所述緩衝器輸出電壓和基準電壓源一致,具有電流驅動能力,所述補償電容連接於緩衝器,並用來減少電流負載變化時輸出電壓的波動範圍,所述基準電壓源包括兩個工作在亞閾值區的MOS柵源電壓,參考電壓Vref滿足關係式:Vref β(| VGS1 |+VGS2);所述參考電壓Vref經過由放大器組成的輸出緩衝器後,給數位電路提供電壓。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106218443U TWM567888U (zh) | 2017-12-12 | 2017-12-12 | Linear voltage manager for chip low power digital circuits |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106218443U TWM567888U (zh) | 2017-12-12 | 2017-12-12 | Linear voltage manager for chip low power digital circuits |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM567888U true TWM567888U (zh) | 2018-10-01 |
Family
ID=64870872
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106218443U TWM567888U (zh) | 2017-12-12 | 2017-12-12 | Linear voltage manager for chip low power digital circuits |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM567888U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI669588B (zh) * | 2017-12-12 | 2019-08-21 | 大陸商常州欣盛半導體技術股份有限公司 | 用於芯片低功耗數位電路的線性電壓管理器 |
-
2017
- 2017-12-12 TW TW106218443U patent/TWM567888U/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI669588B (zh) * | 2017-12-12 | 2019-08-21 | 大陸商常州欣盛半導體技術股份有限公司 | 用於芯片低功耗數位電路的線性電壓管理器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2020156588A1 (zh) | 电压基准源电路及低功耗电源系统 | |
US3806742A (en) | Mos voltage reference circuit | |
TWI646416B (zh) | 低壓差電壓穩壓器 | |
WO2018032308A1 (zh) | 一种线性调整器 | |
CN108508953B (zh) | 新型摆率增强电路、低压差线性稳压器 | |
CN110320955B (zh) | 一种低压差线性稳压电路和集成电路 | |
KR102124344B1 (ko) | 칩 저전력 소모 디지털 회로용 리니어 전압 관리장치 | |
US9436196B2 (en) | Voltage regulator and method | |
JP2022135949A (ja) | 負荷変化に対する即応を提供する電圧レギュレータ | |
CN113778158A (zh) | 一种面积紧凑的自适应偏置nmos型ldo电路 | |
TWM567888U (zh) | Linear voltage manager for chip low power digital circuits | |
US9767861B2 (en) | Regulated voltage supply with low power consumption and small chip area | |
CN110377102B (zh) | 一种低压差线性稳压电路和集成电路 | |
CN110879625B (zh) | 一种超低线性灵敏度的cmos电压基准电路 | |
TWI669588B (zh) | 用於芯片低功耗數位電路的線性電壓管理器 | |
CN210534613U (zh) | 一种低压差线性稳压电路和集成电路 | |
CN207965721U (zh) | 一种用于低功耗数字电路的线性电压管理器 | |
CN111446949B (zh) | 上电复位电路和集成电路 | |
CN106855732B (zh) | 一种超低功耗基准电压源电路系统 | |
Chen et al. | 17.10 0.65 V-input-voltage 0.6 V-output-voltage 30ppm/° C low-dropout regulator with embedded voltage reference for low-power biomedical systems | |
CN214253044U (zh) | 一种电流源电路与电子设备 | |
Hung et al. | A sub-1 V CMOS LDO regulator with multiple protections capabilities | |
Du et al. | An ultra-low quiescent current CMOS low-dropout regulator with small output voltage variations | |
CN216248988U (zh) | 一种面积紧凑的自适应偏置nmos型ldo电路 | |
CN115373460B (zh) | 一种电压基准源及集成电路 |