TWI837031B - I2c匯流排監控裝置 - Google Patents

I2c匯流排監控裝置 Download PDF

Info

Publication number
TWI837031B
TWI837031B TW112124083A TW112124083A TWI837031B TW I837031 B TWI837031 B TW I837031B TW 112124083 A TW112124083 A TW 112124083A TW 112124083 A TW112124083 A TW 112124083A TW I837031 B TWI837031 B TW I837031B
Authority
TW
Taiwan
Prior art keywords
signal
reset
detection module
sda
abnormality determination
Prior art date
Application number
TW112124083A
Other languages
English (en)
Inventor
王建華
莫保綱
曾世峰
Original Assignee
明泰科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 明泰科技股份有限公司 filed Critical 明泰科技股份有限公司
Priority to TW112124083A priority Critical patent/TWI837031B/zh
Application granted granted Critical
Publication of TWI837031B publication Critical patent/TWI837031B/zh

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

一種I2C匯流排監控裝置中,一信號偵測模組在偵測出I2C匯流排的SDA線的SDA信號從高準位變成低準位時輸出一開始信號而在偵測出該SDA信號從低準位變成高準位時輸出一重置信號。一異常判定單元回應於來自該信號偵測模組的該開始信號開始計時並確定計時時間是否達到一預定時間,在確定出該計時時間達到該預定時間時輸出一異常信號,並回應於來自該信號偵測模組的該重置信號將該計時時間歸零。一重置中斷產生器回應於來自該異常判定單元的該異常信號向一處理器輸出一中斷信號或者向一光模組輸出一腳位重置信號。

Description

I2C匯流排監控裝置
本發明是有關於一種監控裝置,特別是指一種I2C匯流排監控裝置。
目前,由於網路交換機和電信5G網路交換機已大量使用了作為輸出介面的光模組,即,光收發器(optical transceiver),因此確認光模組的運作是否正常是非常重要的,特別是,對於電信5G網路設備而言,排除故障將更顯重要。
在使用時,光模組常因用戶進行熱插拔而造成光模組的I2C介面異常或失效,例如,串列資料(SDA)信號維持低準位而無法回到高準位。為了排除此故障,系統的管理器經由執行現有利用I2C匯流排協定的軟體來先存取所要使用的光模組,一旦確認所要使用的光模組無法存取時就重置光模組,藉此解決I2C介面失效的問題。然而,上述透過軟體且利用I2C匯流排協定的故障排除方式是在發現無法對光模組進行存取後才重置光模組,如此將影響系統 的整體運作。
因此,對於電信5G網路交換機,如何能發明出一種能增加光模組的可靠度及穩定性的I2C匯流排監控方式已成為相關技術領域所欲解決的議題之一。
因此,本發明的目的,即在提供一種I2C匯流排監控裝置,其能克服現有技術至少一個缺點。
於是,本發明所提供的一種I2C匯流排監控裝置適於電連接一與一處理器和一光模組電連接的I2C匯流排,並包含一信號偵測模組、一異常判定單元、及一重置中斷產生器。
該信號偵測模組用來電連接該I2C匯流排的一串列資料(SDA)線以偵測在該SDA線上的一SDA信號,並在偵測出該SDA信號從高準位變成低準位時產生並輸出一開始信號,而在偵測出該SDA信號從低準位變成高準位時產生並輸出一重置信號。
該異常判定單元電連接該信號偵測模組,並操作來執行以下運作:(i)當接收到來自該信號偵測模組的該開始信號時,回應於該開始信號開始計時並確定計時時間是否達到一預定時間;(ii)在確定出該計時時間達到該預定時間時,產生並輸出一異常信號;及(iii)當接收到來自該信號偵測模組的該重置信號時,回應於該重 置信號將該計時時間歸零。
該重置中斷產生器適於電連接該處理器和該光模組且電連接該異常判定單元,並回應於接收到來自該異常判定單元的該異常信號向該處理器輸出一中斷信號或者向該光模組輸出一腳位重置信號。
在一些實施例中,該異常判定單元包括一計數器、即依異常判定模組。該計數器電連接該信號偵測模組,回應於接收到來自該信號偵測模組的該開始信號而基於一參考時脈信號從零開始計數且在計數期間內每當計數值溢位時產生並輸出一逾時信號,並回應於接收到來自該信號偵測模組的該重置信號將該計數值重置為零。該異常判定模組電連接該信號偵測模組、該計數器和該重置中斷產生器,根據在該計數器的計數期間連續接收到來自該計數器的該逾時信號的累計次數來確定該計時時間是否達到該預定時間,且在該累計次數達到一預定次數時確定出該計時時間達到該預定時間時產生並輸出至該重置中斷產生器的該異常信號,並且回應於接收到來自該信號偵測模組的該重置信號將該累計次數更新為零。
在一些實施例中,該預定時間與該參考時脈信號的週期、該計數器的溢位計數值和該預定次數相關聯。
本發明的功效在於:由於該異常判定單元(該計數器和該異常判定模組)和該重置中斷產生器的運作,該I2C匯流排監控裝置 能夠在不影響該CPU和該光模組所在之系統的正常運作下即時地監控該SDA信號是否異常,並在判定出有異常狀況時,即時地通知該CPU或該光模組以利排除異常狀況。
100:I2C匯流排監控裝置
1:信號偵測模組
2:異常判定單元
21:計數器
22:異常判定模組
3:重置中斷產生器
200:處理器
300:光模組
本發明的其他特徵及功效,將於參照附圖的實施方式中清楚地呈現,其中:圖1是一方塊圖,示例性地繪示出應用了本發明實施例的I2C匯流排監控裝置的環境配置;及圖2是一方塊圖,說明該實施例的組成。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖1,示例性地繪示出應用了本發明實施例的一種I2C(Inter-integrated Circuit)匯流排監控裝置100的環境配置,其包含一處理器(如CPU)200、可作為光收發器(optical transceiver)的一光模組(optical module)300、及一連接該處理器200和該光模組300的I2C匯流排。具體而言,該I2C匯流排是一種串列通訊匯流排,且包括一用於資料傳輸的串列資料(以下簡稱 SDA)線(圖未示)、及一用於時脈傳輸的串列時脈(簡稱SCL)線(圖未示)。該I2C匯流排監控裝置100適於電連接該I2C匯流排的該SDA線,以便透過偵測在該SDA線上的信號來監控該I2C匯流排是否出現異常的狀況。
特別要說明的是,在現有的I2C介面信號協定中,若在I2C匯流排上沒有任何資料傳輸活動時,SCL線和SDA線應都維持在高準位;SDA線在進行I2C讀寫過程中,不論使用何種I2C格式,依序是在”start condition”(例如,在SDA線和SCL線上的特定準位狀態)下開始資料傳輸,然後進行資料傳輸,最後在”stop condition”(通常是SDA線的準位回到高準位)下結束資料傳輸。換言之,在I2C匯流排用於資料傳輸時,若SDA線的準位都一直處於低準位,如此的情況則因缺乏從低準位變成高準位的條件而被視為SDA線的異常狀況。
參閱圖2,示例性地繪示出該I2C匯流排監控裝置100包含一信號偵測模組1、一異常判定單元2、及一重置中斷產生器3。
該信號偵測模組1用來電連接該I2C匯流排的該SDA線以接收並偵測在該SDA線上的一SDA信號,並在偵測出該SDA信號從高準位變成低準位時產生並輸出一開始信號,而在偵測出該SDA信號從低準位變成高準位時產生並輸出一重置信號。
該異常判定單元2電連接該信號偵測模組1及該重置中斷 產生器3,並操作來執行以下運作。當該異常判定單元2接收到來自該信號偵測模組1的該開始信號時,該異常判定單元2回應於該開始信號開始計時並確定計時時間是否達到一預定時間。該異常判定單元2在確定出該計時時間達到該預定時間時,產生一異常信號並將該異常信號輸出至該重置中斷產生器3。另一方面,當該異常判定單元2接收到來自該信號偵測模組1的該重置信號時,該異常判定單元2回應於該重置信號將該計時時間歸零。
在本實施例中,該異常判定單元2例如包括一電連接該信號偵測模組1的計數器21,以及一電連接該計數器21、該重置中斷產生器3和該信號偵測模組1的異常判定模組22。該計數器21回應於接收到來自該信號偵測模組1的該開始信號而基於一參考時脈信號從零開始計數,並且在計數期間內每當計數值溢位時產生並輸出一逾時信號。另一方面,該計數器21回應於接收到來自該信號偵測模組1的該重置信號將該計數值重置為零。該異常判定模組22根據在該計數器21的計數期間連續接收到來自該計數器21的該逾時信號的累計次數來確定該計時時間是否達到該預定時間,且在該累計次數達到一預定次數時確定出該計時時間達到該預定時間時產生並輸出至該重置中斷產生器的該異常信號,並且回應於接收到來自該信號偵測模組的該重置信號將該累計次數更新為零。值得注意的是,在本實施例中,該預定時間與該參考時脈信號的週期、該計數 器21的溢位計數值和該預定次數相關聯。具體而言,該預定時間等於該參考時脈信號的週期、該計數器21的溢位計數值和該預定次數的乘積。一般而言,在該SDA線正常地進行I2C讀寫過程中,該SDA信號會發生有從高準位變成低準位以及從低準位變成高準位的情況,因而該計數器21能分別回應於該開始信號和該重置信號而開始計數及重置,卻不會觸發“逾時(timeout)”的機制(亦即,不會產生該逾時信號)。然而,若該SDA信號持續保持在低準位長達如2304ms卻仍未從低準位變成高準位時,此代表該SDA線處於異常狀況。於是,在該預定時間為2304ms的情況下,舉例來說,若該參考時脈信號的週期為1ms且該計數器21例如為一8-位元計數器時,則該溢位計數值為256並且該預定次數為9,即,2304=1×256×9。
該重置中斷產生器3適於電連接該處理器200和該光模組300且電連接該異常判定單元2的該異常判定模組22。該重置中斷產生器3回應於接收到來自該異常判定模組22的該異常信號向該處理器200輸出一中斷信號或者向該光模組300輸出一腳位重置信號。於是,藉由來自該重置中斷產生器3的該中斷信號來該處理器200,以使其回應於該中斷信號進行相關異常狀況的排除處理,例如,以執行相關軟體來排除,或者藉由來自該重置中斷產生器3的該腳位重置信號通知該光模組,以使其回應於該腳位重置信號進行與該SDA線電連接之腳位的腳位重置處理,例如,加入提升電阻以 將該SDA線提高至高準位來排除。
請注意,該I2C匯流排監控裝置100亦可以實施成一個複雜型可規劃邏輯裝置(Complex Programmable Logic Device,CPLD),其基於軟體的設計原理並整合有硬體和韌體。
綜上所述,由於該異常判定單元2(該計數器21和該異常判定模組22)和該重置中斷產生器3的運作,該I2C匯流排監控裝置100能夠在不影響該CPU 200和該光模組300所在之系統的正常運作下即時(real time)地監控該SDA信號是否異常,並在判定出有異常狀況時,即時地通知該CPU 200或該光模組300以利排除異常狀況。因此,本發明的I2C匯流排監控裝置100確實能達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
100:I2C匯流排監控裝置
1:信號偵測模組
2:異常判定單元
21:計數器
22:異常判定模組
3:重置中斷產生器

Claims (3)

  1. 一種I2C匯流排監控裝置,適於電連接一與一處理器和一光模組電連接的I2C匯流排,並包含:一信號偵測模組,用來電連接該I2C匯流排的一串列資料(SDA)線以偵測在該SDA線上的一SDA信號,並在偵測出該SDA信號從高準位變成低準位時產生並輸出一開始信號,而在偵測出該SDA信號從低準位變成高準位時產生並輸出一重置信號;一異常判定單元,電連接該信號偵測模組,並操作來執行以下運作:當接收到來自該信號偵測模組的該開始信號時,回應於該開始信號開始計時並確定計時時間是否達到一預定時間;在確定出該計時時間達到該預定時間時,產生並輸出一異常信號;及當接收到來自該信號偵測模組的該重置信號時,回應於該重置信號將該計時時間歸零;及一重置中斷產生器,適於電連接該處理器和該光模組且電連接該異常判定單元,並回應於接收到來自該異常判定單元的該異常信號向該處理器輸出一中斷信號或者向該光模組輸出一腳位重置信號。
  2. 如請求項1所述的I2C匯流排監控裝置,其中,該異常判定單元包括:一計數器,電連接該信號偵測模組,回應於接收到來 自該信號偵測模組的該開始信號而基於一參考時脈信號從零開始計數且在計數期間內每當計數值溢位時產生並輸出一逾時信號,並回應於接收到來自該信號偵測模組的該重置信號將該計數值重置為零;及一異常判定模組,電連接該信號偵測模組、該計數器和該重置中斷產生器,根據在該計數器的計數期間連續接收到來自該計數器的該逾時信號的累計次數來確定該計時時間是否達到該預定時間,且在該累計次數達到一預定次數時確定出該計時時間達到該預定時間時產生並輸出至該重置中斷產生器的該異常信號,並且回應於接收到來自該信號偵測模組的該重置信號將該累計次數更新為零。
  3. 如請求項2所述的I2C匯流排監控裝置,其中,該預定時間與該參考時脈信號的週期、該計數器的溢位計數值和該預定次數相關聯。
TW112124083A 2023-06-28 2023-06-28 I2c匯流排監控裝置 TWI837031B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW112124083A TWI837031B (zh) 2023-06-28 2023-06-28 I2c匯流排監控裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112124083A TWI837031B (zh) 2023-06-28 2023-06-28 I2c匯流排監控裝置

Publications (1)

Publication Number Publication Date
TWI837031B true TWI837031B (zh) 2024-03-21

Family

ID=91269765

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112124083A TWI837031B (zh) 2023-06-28 2023-06-28 I2c匯流排監控裝置

Country Status (1)

Country Link
TW (1) TWI837031B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1831801A (zh) * 2005-03-10 2006-09-13 华为技术有限公司 恢复i2c主器件和i2c从器件通讯的方法
US20070271490A1 (en) * 2006-05-22 2007-11-22 Alfredo Aldereguia Communicating with Error Checking to a Device Capable of Operating According to an Address Prefix Serial Bus Protocol
US20150248373A1 (en) * 2014-02-28 2015-09-03 Qualcomm Incorporated Bit allocation over a shared bus to facilitate an error detection optimization
CN110908841A (zh) * 2019-12-03 2020-03-24 锐捷网络股份有限公司 一种i2c通信异常恢复方法及装置
TW202225964A (zh) * 2020-12-18 2022-07-01 新唐科技股份有限公司 恢復通訊界面中斷的方法及通訊界面控制器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1831801A (zh) * 2005-03-10 2006-09-13 华为技术有限公司 恢复i2c主器件和i2c从器件通讯的方法
US20070271490A1 (en) * 2006-05-22 2007-11-22 Alfredo Aldereguia Communicating with Error Checking to a Device Capable of Operating According to an Address Prefix Serial Bus Protocol
US20150248373A1 (en) * 2014-02-28 2015-09-03 Qualcomm Incorporated Bit allocation over a shared bus to facilitate an error detection optimization
CN110908841A (zh) * 2019-12-03 2020-03-24 锐捷网络股份有限公司 一种i2c通信异常恢复方法及装置
TW202225964A (zh) * 2020-12-18 2022-07-01 新唐科技股份有限公司 恢復通訊界面中斷的方法及通訊界面控制器

Similar Documents

Publication Publication Date Title
US7594144B2 (en) Handling fatal computer hardware errors
US6625761B1 (en) Fault tolerant USB method and apparatus
US20060161714A1 (en) Method and apparatus for monitoring number of lanes between controller and PCI Express device
TWI670952B (zh) 網路切換控制系統
CN112905376B (zh) 一种错误上报的方法、装置及介质
US20170115996A1 (en) Reboot system and method for baseboard management controller
US20110113178A1 (en) Computer device and control method for the same
WO2014082275A1 (zh) 线缆插接情况的检测方法及装置
TWI837031B (zh) I2c匯流排監控裝置
WO2024124862A1 (zh) 基于服务器的内存处理方法和装置、处理器及电子设备
US20230367508A1 (en) Complex programmable logic device and communication method
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法
CN116340068A (zh) 一种服务器、主板及一种服务器的外接设备故障定位方法
CN115080362A (zh) 一种pcie设备降速上报方法、系统、设备以及存储介质
WO2021043239A1 (zh) 检测装置、检测系统及检测方法
US11953975B2 (en) Peripheral component interconnect express device error reporting optimization method and system capable of filtering error reporting messages
CN112596983A (zh) 一种服务器内连接器的监测方法
US20230350400A1 (en) Log information obtaining system and method
CN112363894A (zh) 一种国产计算机故障报警系统
CN111581058A (zh) 故障管理方法、装置、设备及计算机可读存储介质
CN214670578U (zh) 一种调整strapping pin信号初始值的装置
US20020129303A1 (en) Method and device for improving the reliability of a computer system
KR102222723B1 (ko) 듀얼 CPU(MPU) 시스템을 활용한 외부 Watchdog 기술
CN118316837A (zh) 高速串行通信互联标准链路状态的测试方法及外插卡模组
JPH06214895A (ja) バス監視方法