TWI835597B - 下降緣調變訊號接收器與下降緣調變訊號取樣方法 - Google Patents

下降緣調變訊號接收器與下降緣調變訊號取樣方法 Download PDF

Info

Publication number
TWI835597B
TWI835597B TW112110014A TW112110014A TWI835597B TW I835597 B TWI835597 B TW I835597B TW 112110014 A TW112110014 A TW 112110014A TW 112110014 A TW112110014 A TW 112110014A TW I835597 B TWI835597 B TW I835597B
Authority
TW
Taiwan
Prior art keywords
value
bit
data
input signal
circuit
Prior art date
Application number
TW112110014A
Other languages
English (en)
Inventor
呂建勳
子近 江
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW112110014A priority Critical patent/TWI835597B/zh
Application granted granted Critical
Publication of TWI835597B publication Critical patent/TWI835597B/zh

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一種下降緣調變訊號接收器,用來處理一輸入訊號,該輸入訊號的當前工作週期基於下降緣調變隨著該輸入訊號的當前位元值而變。該訊號接收器包含一鎖相迴路、一過取樣電路與一判斷電路。該鎖相迴路依據該輸入訊號產生一過取樣時脈,該輸入訊號關聯一訊號時脈,該過取樣時脈的頻率不低於五倍該訊號時脈的頻率。該過取樣電路依據該過取樣時脈取樣該輸入訊號,以依序產生複數筆資料,該複數筆資料整體而言對應該輸入訊號的一單一位元。該判斷電路判斷出該複數筆資料的X個位元為1,並依據該X的值決定該單一位元的值,其中當該X的值大於一門檻時,該判斷電路決定該單一位元的值為1,當該X的值不大於該門檻時,該判斷電路決定該單一位元的值為0。

Description

下降緣調變訊號接收器與下降緣調變訊號取樣方法
本發明是關於訊號接收器與取樣方法,尤其是關於下降緣調變訊號接收器與下降緣調變訊號取樣方法。
高解析度多媒體介面(HDMI)加強音訊回傳通道(enhanced Audio Return Channel (eARC))是藉由一正端訊號傳送線( eARC+)與一負端訊號傳送線(eARC-)來實現,並支援負責傳送音訊的差動模訊音訊通道(Differential Mode Audio Channel (DMAC))以及用於雙向溝通的共模資料通道(Common Mode Data Channel (CMDC))。DMAC是以差動訊號的形式來傳送音訊時脈以及音訊串流(audio stream),CMDC則是以共模訊號來交換控制資訊。此外,eARC音訊傳送端(後稱eARC-TX)是以下降緣調變之雙相符號訊號(biphase-mark signal (BMC) with falling-edge modulation)(後稱下降緣調變訊號)經由eARC+與eARC-來傳送音訊資訊。由於該下降緣調變訊號的位元1與該下降緣調變訊號的位元0所對應的工作週期分別為60%與40%,因此,eARC音訊接收端(後稱eARC-RX)會在該下降緣調變訊號之每個週期的一半的時間點取樣該訊號,以判斷該訊號的每個位元的值,如圖1a與圖1b所示;圖1a~1b中,T0表示該下降緣調變訊號之一週期的起點,T1表示該週期的終點,TS表示取樣點。然而,eARC的架構為正負不匹配(PN mismatch)的架構,且前述共模訊號的傳送端(亦即:eARC-TX或eARC-RX)所建立的正端直流偏壓與負端直流偏壓之間存在一直流偏壓壓差,這些都可能使得該下降緣調變訊號的週期(亦即:前述工作週期)在時間軸上向左平移(shift)或向右平移,並導致eARC-RX所產生的取樣結果有誤。
eARC的背景知識見於HDMI 2.1規範(HDMI 2.1 Specification)。
本揭露的目的之一在於提供一種下降緣調變訊號接收器與一種下降緣調變訊號取樣方法,以避免先前技術的問題。
本揭露之下降緣調變訊號接收器的一實施例是用來處理一輸入訊號。基於下降緣調變,該輸入訊號的一當前工作週期基於下降緣調變隨著該輸入訊號的一當前位元值而變。該實施例包含一鎖相迴路、一過取樣電路與一判斷電路。該鎖相迴路用來依據該輸入訊號產生一過取樣時脈,其中該輸入訊號關聯一訊號時脈,該過取樣時脈的頻率等於N倍該訊號時脈的頻率,該N為不小於5的一正數。該過取樣電路用來接收該過取樣時脈與該輸入訊號,以依據該過取樣時脈取樣該輸入訊號,從而於該輸入訊號的一個週期,依序產生M筆資料,其中該M筆資料整體而言對應該輸入訊號的一單一位元,該M筆資料的每一筆包含K個位元,該K個位元之每一個的值為一第一位元值或一第二位元值,該M與該K均為正整數,且該M與該K的一乘積等於該N的整數部分。該判斷電路用來分析該M筆資料以判斷出該M筆資料的X個位元具有該第一位元值,並依據該X的值決定該單一位元的值,其中當該判斷電路判斷出該X的值滿足一條件時,該判斷電路決定該單一位元的值為該第一位元值,當該判斷電路判斷出該X的值不滿足該條件時,該判斷電路決定該單一位元的值為該第二位元值,該X為一正整數。
本揭露之下降緣調變訊號取樣方法的一實施例是用來取樣一輸入訊號。基於下降緣調變,該輸入訊號的一當前工作週期隨著該輸入訊號的一當前位元值而變。該方法包含下列步驟:依據該輸入訊號產生一過取樣時脈,其中該輸入訊號關聯一訊號時脈,該過取樣時脈的頻率等於N倍該訊號時脈的頻率,該N為不小於5的一正數;依據該過取樣時脈取樣該輸入訊號,從而於該輸入訊號的一個週期,依序產生M筆資料,其中該M筆資料整體而言對應該輸入訊號的一單一位元,該M筆資料的每一筆包含K個位元,該K個位元之每一個的值為一第一位元值或一第二位元值,該M與該K均為正整數,且該M與該K的一乘積等於該N的整數部分;以及分析該M筆資料以判斷出該M筆資料的X個位元具有該第一位元值,並依據該X的值決定該單一位元的值,其中當該X的值大於一預設值時,該單一位元的值為該第一位元值,當該X的值不大於該預設值時,決定該單一位元的值為該第二位元值,該X為一正整數。
有關本發明的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
本說明書揭露一種下降緣調變(falling-edge modulation)訊號接收器與一種下降緣調變訊號取樣方法。該接收器與取樣方法能在一輸入訊號受到正負不匹配(PN mismatch)架構影響的情形下,正確地解出該輸入訊號的位元值。該輸入訊號可以是源自於一高解析度多媒體介面(HDMI)加強音訊回傳通道(enhanced Audio Return Channel (eARC))差動訊號(例如:該差動訊號轉換成一單端訊號,以作為該輸入訊號),然此並非本發明的應用限制。
圖2顯示本揭露之下降緣調變訊號接收器的一實施例。圖2的下降緣調變訊號接收器200用來處理一輸入訊號VO DM。基於下降緣調變,該輸入訊號VO DM的一當前工作週期(current duty cycle)隨著該輸入訊號VO DM的一當前位元值而變。舉例而言,當該輸入訊號VO DM之任一位元的值為1時,該位元的工作週期為60%;當該輸入訊號VO DM之任一位元的值為0時,該位元的工作週期為40%。下降緣調變訊號接收器200包含一鎖相迴路210、一過取樣電路220以及一判斷電路230,該些電路分述於底下段落。
請參閱圖2。鎖相迴路210用來依據該輸入訊號VO DM產生一過取樣時脈CLK OS,其中該輸入訊號VO DM關聯一訊號時脈CLK,該過取樣時脈CLK OS的頻率等於N倍該訊號時脈CLK的頻率,該N為不小於5的一正數(例如:N為不小於40的一正整數),以避免取樣資料(亦即:後述的M筆資料)所對應的解析度小於下降緣調變的最小的解析度(例如:20%),從而避免該取樣資料之每個位元的數值無法被可靠地解析出來,當該N愈大,可容忍的位元錯誤率(Bit-Error Rate)也愈大。鎖相迴路210可藉由已知或自行開發的鎖相迴路技術來實現。
請參閱圖2。過取樣電路220用來接收該過取樣時脈CLK OS與該輸入訊號VO DM,以依據該過取樣時脈CLK OS取樣該輸入訊號VO DM,從而於該輸入訊號VO DM的一個週期,依序產生M筆資料。該M筆資料整體而言對應該輸入訊號VO DM的一單一位元Bit VODM;該M筆資料的每一筆包含K個位元;該K個位元之每一個的值為一第一位元值或一第二位元值;當該第一位元值為1時,該第二位元值為0;當該第一位元值為0時,該第二位元值為1;該M為正整數(例如: ),該K為正整數,(例如: ),且該M與該K的一乘積等於該N的整數部分。舉例而言:該N、M與K分別為40、4與10,這表示過取樣電路220產生4筆資料,每筆資料包含10個位元;該輸入訊號VO DM的位元值1與位元值0分別對應60%工作週期與40%工作週期,因此,當該單一位元Bit VODM的位元值為1時,理想上,該4筆資料依序為「1111111111」、「1111111111」、「1111000000」以及「0000000000」,包含 個1與 個0;當該單一位元Bit VODM的位元值為0時,理想上,該4筆資料依序為「1111111111」、「1111110000」、「0000000000」以及「0000000000」,包含 個1與 個0。
請參閱圖2。判斷電路230用來分析該M筆資料(亦即: 個位元),以判斷出該M筆資料的X個位元具有該第一位元值,並依據該X的值決定該輸入訊號VO DM之該單一位元Bit VODM的值,其中當判斷電路230判斷出該X的值滿足一條件時,判斷電路230決定該單一位元Bit VODM的值為該第一位元值,當判斷電路230判斷出該X的值不滿足該條件時,判斷電路230決定該單一位元Bit VODM的值為該第二位元值,該X為一正整數。進一步而言,由於該輸入訊號VO DM之該單一位元Bit VODM的值相依於該輸入訊號VO DM的工作週期(例如:位元值1對應60%工作週期,位元值0對應40%工作週期),並且對應該M筆資料的該N個位元,因此,該X的值可以反映出該輸入訊號VO DM的位元值。
舉例而言,若該第一位元值為位元值1、該第二位元值為位元值0、以及該輸入訊號VO DM的位元值1與位元值0分別對應60%工作週期與40%工作週期,理想上,當該輸入訊號VO DM的位元值為1時,該X(亦即:位元1的個數)等於 (例如: ),而當該輸入訊號VO DM的位元值為0時,該X等於 (例如: );基於上述特性,判斷電路230可判斷該X的值是否大於一預設值(例如: ),當該X的值大於該預設值時(亦即:當位元1過半時),判斷電路230判斷出該X的值滿足前述條件,從而決定該輸入訊號VO DM之該單一位元Bit VODM的值為位元值1;當該X的值不大於該預設值時(亦即:當位元1不過半時),判斷電路230判斷出該X的值不滿足該條件,從而決定該單一位元Bit VODM的值為位元值0。
另舉例而言,若該第一位元值為位元值0、該第二位元值為位元值1、以及該輸入訊號VO DM的位元值0與位元值1分別對應40%工作週期與60%工作週期,理想上,當該輸入訊號VO DM的位元值為0時,該X(亦即:位元0的個數)等於 (例如: ),而當該輸入訊號VO DM的位元值為1時,該X等於 (例如: );基於上述特性,判斷電路230可判斷該X的值是否大於一預設值(例如: ),當該X的值大於該預設值時(亦即:當位元0過半時),判斷電路230判斷出該X的值滿足該條件,當該X的值不大於該預設值時(亦即:當位元0不過半時),判斷電路230判斷出該X的值不滿足該條件。
值得注意的是,該預設值相依於前述工作週期,可依實施需求而定(例如: )。
理想上,於該輸入訊號VO DM的每個週期裡,該M筆資料(亦即: 個位元)是由連續的1以及連續的0組成。舉例而言,當該M筆資料整體而言對應該輸入訊號VO DM的位元1(或0)時,該N個位元理想上是由連續的 個1(或 個1)以及連續的 個0(或 個0)組成。然而,在某些情形下,連續的1(或0)之間會出現一個或數個0(或1)(例如:11111101111011111111,或者00000110000000000000),該一個或數個0(或1)是錯誤的過取樣結果,可稱為氣泡(bubbles)。上述情形下,判斷電路230可以先移除氣泡,再求出該X的值;或者判斷電路230可藉由已知/自行開發的技術(例如:已知的樹狀加法器(tree adder)),在不移除氣泡的情形下求出該X的值。
圖3顯示圖2之判斷電路230的一實施例。如圖3所示,判斷電路230包含一氣泡移除(bubble removing)電路310以及一表決(voting)電路320(例如:多數表決(majority voting)電路)。氣泡移除電路310用來判斷該M筆資料的每一筆是否有誤(亦即:判斷該M筆資料的每一筆是否有氣泡),並於該M筆資料的任一筆為一筆錯誤資料時,輸出一筆無氣泡(bubble cleaned)資料以取代該筆錯誤資料。表決電路320用來依據該M筆資料(亦即:M筆無氣泡資料)之位元值的變化獲得該X的值,再判斷該X的值是否滿足該條件,以確定該單一位元Bit VODM的值並加以輸出。舉例而言,表決電路320可依據該N的值與該X的值,判斷該X的值是否滿足該條件(例如:判斷該X是否大於 )。
圖4顯示圖3之氣泡移除電路310的一實施例。如圖4所示,氣泡移除電路310包含一暫存電路410、一儲存電路420、一可能性解碼電路(likelihood decoding circuit)430以及一最小值解算電路(minimum solving circuit)440。暫存電路410用來接收並暫存該筆錯誤資料。儲存電路420用來儲存複數筆預設資料。可能性解碼電路430用來比較該複數筆預設資料的每一筆與該筆錯誤資料,以產生複數個差異值;舉例而言,可能性解碼電路430包含複數組電路(未顯示於圖),每組電路包含一互斥或閘(XOR gate)與一漢明距離(Hamming distance)計算電路,該互斥或閘接收該筆錯誤資料與該複數筆預設資料之一,以產生一互斥或結果,該漢明距離計算電路接收該互斥或結果並據以產生一漢明距離(亦即:該互斥或結果中,位元1的數目)作為該複數個差異值之一。最小值解算電路440藉由排序或其它已知的/自行開發的手段,找出該複數個差異值中的一最小差異值;最小值解算電路440另透過查表或其它已知的/自行開發的手段,依據該最小差異值輸出該筆無氣泡資料以取代該筆錯誤資料。值得注意的是,氣泡移除電路310可用來處理該M筆資料的每一筆,以確保每筆資料是無氣泡資料。另值得注意的是,氣泡移除電路310可依據該過取樣時脈CLK OS以運作,或依據一適當的工作時脈以運作。
圖5顯示圖3之表決電路320的一實施例。如圖5所示,表決電路320包含一查找表與邊緣偵測電路510、一控制電路520以及一計數電路530。查找表與邊緣偵測電路510用來依據每筆無氣泡資料(亦即:前述M筆無氣泡資料的每一筆)執行一查找操作,以得知該筆無氣泡資料包含幾個位元1;查找表與邊緣偵測電路510另用來依據該筆無氣泡資料的樣式以及前一筆無氣泡資料的樣式執行一邏輯操作,以偵測該筆無氣泡資料是否包含該輸入訊號VO DM的邊界;查找表與邊緣偵測電路510進一步用來依據該查找操作的結果以及該邏輯操作的結果輸出至少一計數值S CNT,並依據該邏輯操作的結果輸出一邊緣偵測訊號S EDGE。控制電路520依據該邊緣偵測訊號S EDGE得知該筆無氣泡資料是否包含一邊緣,以輸出一控制訊號S CTRL用來控制計數電路530的一工作模式。計數電路530依據該控制訊號S CTRL工作於一邊界模式或是一非邊界模式,以輸出該輸入訊號VO DM的位元值(亦即:前述Bit VODM的值)。值得注意的是,其它已知/自行開發的電路(例如:樹狀加法器)也可用來計算出該筆無氣泡資料包含幾個位元1;然而,由於該筆無氣泡資料的無氣泡特性,該筆無氣泡資料的可能樣式的數目會大幅減少(例如:當該無氣泡資料的位元數為K,其可能樣式的數目會從2 K減少至2K),因此,查找表與邊緣偵測電路510會是一個更有效率的選擇。
請參閱圖5。舉例而言,每筆無氣泡資料包含10個位元: (1) 假設第一筆資料為「0001111111」:透過前述查找操作,查找表與邊緣偵測電路510得知該筆資料有7個1,並輸出一高位元計數值「7」與一週期計數值「7」給計數電路530;透過前述邏輯操作,查找表與邊緣偵測電路510得知該筆資料包含從位元0至位元1的一上升緣(週期邊界),並將此告知控制電路520(例如:有限狀態控制機),從而控制電路520控制計數電路530工作於前述邊界模式。因此,計數電路530會結算目前的週期的計數,然後開始一新的週期的計數作業,以從0開始累加該高位元計數值與該週期計數值。 (2) 假設第二筆資料為「1111111111」:透過該查找操作,查找表與邊緣偵測電路510得知該筆資料有10個1,並輸出一高位元計數值「10」與一週期計數值「10」給計數電路530;透過該邏輯操作,查找表與邊緣偵測電路510得知該筆資料不包含任何邊緣,並將此告知控制電路520,從而控制電路520控制計數電路530工作於前述非邊界模式。因此,計數電路530繼續本週期的計數作業,以累加該高位元計數值(亦即:7+10=17)與該週期計數值(亦即:7+10=17)。 (3) 假設第三筆資料為「1111110000」:透過該查找操作,查找表與邊緣偵測電路510得知該筆資料有6個1,並輸出一高位元計數值「6」與一週期計數值「10」給計數電路530;透過該邏輯操作,查找表與邊緣偵測電路510得知該筆資料不包含任何上升緣但包含從位元1至位元0的一下降緣,並將此告知控制電路520,從而控制電路520控制計數電路530工作於前述非邊界模式。因此,計數電路530繼續本週期的計數作業,以累加該高位元計數值(亦即:17+6=23)與該週期計數值(亦即:17+10=27);此外,計數電路530依據控制電路520的控制,從該下降緣起停止累加該高位元計數值直到下一個上升緣(週期邊界)。 (4) 假設第四筆資料為「0000000000」:透過該查找操作,查找表與邊緣偵測電路510得知該筆資料有0個1,並輸出一高位元計數值「0」與一週期計數值「10」給計數電路530;透過該邏輯操作,查找表與邊緣偵測電路510得知該筆資料不包含任何邊緣,並將此告知控制電路520,從而控制電路520控制計數電路530工作於前述非邊界模式。因此,計數電路530繼續本週期的計數作業,以累加該週期計數值(亦即:27+10=37)。 (5) 假設第五筆資料為「0000011111」:透過該查找操作,查找表與邊緣偵測電路510得知該筆資料有5個1(屬於下一個週期),並輸出一高位元計數值「5」與一週期計數值「5」(屬於下一個週期)給計數電路530;透過該邏輯操作,查找表與邊緣偵測電路510得知該筆資料包含從位元0至位元1的一上升緣(週期邊界),並將此告知控制電路520,從而控制電路520控制計數電路530工作於前述邊界模式。因此,計數電路530會先結算本週期的計數,以得到該週期計數值為37+(10-5)=42,並得知該高位元計數值(23)大於前述預設值(例如:該週期計數值的50% = ),從而輸出1作為本週期該輸入訊號VO DM的位元值;然後計數電路530開始該下一個週期的計數作業。
圖6顯示本揭露之下降緣調變訊號取樣方法的一實施例,其是由圖2的下降緣調變訊號接收器200或其等效電路來執行。該實施例用來取樣一輸入訊號;基於下降緣調變,該輸入訊號的一當前工作週期隨著該輸入訊號的一當前位元值而變。圖6的實施例包含下列步驟: S610:依據該輸入訊號產生一過取樣時脈,其中該輸入訊號關聯一訊號時脈,該過取樣時脈的頻率等於N倍該訊號時脈的頻率,該N為不小於5的一正數; S620:依據該過取樣時脈取樣該輸入訊號,從而於該輸入訊號的一個週期,依序產生M筆資料,其中該M筆資料整體而言對應該輸入訊號的一單一位元,該M筆資料的每一筆包含K個位元,該K個位元之每一個的值為一第一位元值或一第二位元值,該M與該K均為正整數,且該M與該K的一乘積等於該N的整數部分;以及 S630:分析該M筆資料以判斷出該M筆資料的X個位元具有該第一位元值,並依據該X的值決定該單一位元的值,其中當該X的值大於一預設值時,該單一位元的值為該第一位元值,當該X的值不大於該預設值時,決定該單一位元的值為該第二位元值,該X為一正整數。
由於本領域具有通常知識者能夠參酌圖2~5之裝置實施例來瞭解圖6之方法實施例的細節與變化,重複及冗餘的說明在此省略。
請注意,在實施為可能的前提下,本技術領域具有通常知識者可選擇性地實施前述任一實施例中部分或全部技術特徵,或選擇性地實施前述複數個實施例中部分或全部技術特徵的組合,藉此增加本發明實施時的彈性。
綜上所述,本發明的下降緣調變訊號接收器能在一輸入訊號受到正負不匹配架構影響的情形下,正確地解出該輸入訊號的位元值;換言之,本發明的下降緣調變訊號接收器對於不匹配架構的影響具有高容忍度。
雖然本發明之實施例如上所述,然而該些實施例並非用來限定本發明,本技術領域具有通常知識者可依據本發明之明示或隱含之內容對本發明之技術特徵施以變化,凡此種種變化均可能屬於本發明所尋求之專利保護範疇,換言之,本發明之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
T0:下降緣調變訊號之週期的起點 T1:下降緣調變訊號之週期的終點 TS:取樣點 200:下降緣調變訊號接收器 210:鎖相迴路 220:過取樣電路 230:判斷電路 VO DM:輸入訊號 CLK OS:過取樣時脈 Bit VODM:輸入訊號的單一位元 310:氣泡移除電路 320:表決電路 410:暫存電路 420:儲存電路 430:可能性解碼電路 440:最小值解算電路 510:查找表與邊緣偵測電路 520:控制電路 530:計數電路 S610~S630:步驟
[圖1a]顯示先前技術之下降緣調變訊號(位元1)的取樣位置; [圖1b]顯示先前技術之下降緣調變訊號(位元0)的取樣位置; [圖2]顯示本揭露之下降緣調變訊號接收器的一實施例; [圖3]顯示圖2之判斷電路的一實施例; [圖4]顯示圖3之氣泡移除電路的一實施例; [圖5]顯示圖3之表決電路的一實施例;以及 [圖6]顯示本揭露之下降緣調變訊號取樣方法的一實施例。
200:下降緣調變訊號接收器
210:鎖相迴路
220:過取樣電路
230:判斷電路
VODM:輸入訊號
CLKOS:過取樣時脈
BitVODM:輸入訊號的單一位元

Claims (10)

  1. 一種下降緣調變(falling-edge modulation)訊號接收器,用來處理一輸入訊號,該輸入訊號的一當前工作週期(current duty cycle)基於下降緣調變隨著該輸入訊號的一當前位元值而變,該訊號接收器包含: 一鎖相迴路,用來依據該輸入訊號產生一過取樣時脈,其中該輸入訊號關聯一訊號時脈,該過取樣時脈的頻率等於N倍該訊號時脈的頻率,該N為不小於5的一正數; 一過取樣電路,用來接收該過取樣時脈與該輸入訊號,以依據該過取樣時脈取樣該輸入訊號,從而於該輸入訊號的一個週期,依序產生M筆資料,其中該M筆資料整體而言對應該輸入訊號的一單一位元,該M筆資料的每一筆包含K個位元,該K個位元之每一個的值為一第一位元值或一第二位元值,該M與該K均為正整數,且該M與該K的一乘積等於該N的一整數部分;以及 一判斷電路,用來分析該M筆資料以判斷出該M筆資料的X個位元具有該第一位元值,並依據該X的值決定該單一位元的值,其中當該判斷電路判斷出該X的值滿足一條件時,該判斷電路決定該單一位元的值為該第一位元值,當該判斷電路判斷出該X的值不滿足該條件時,該判斷電路決定該單一位元的值為該第二位元值,該X為一正整數。
  2. 如請求項1之訊號接收器,其中該輸入訊號源自於一高解析度多媒體介面(HDMI)加強音訊回傳通道(enhanced Audio Return Channel (eARC))差動訊號。
  3. 如請求項1之訊號接收器,其中該N不小於40,該M不小於4,該K不小於10。
  4. 如請求項1之訊號接收器,其中該第一位元值為一位元值1,該第二位元值為一位元值0;當該X的值大於一預設值時,該判斷電路判斷出該X的值滿足該條件;以及當該X的值不大於該預設值時,該判斷電路判斷出該X的值不滿足該條件。
  5. 如請求項1之訊號接收器,其中該第一位元值為一位元值0,該第二位元值為一位元值1;當該X的值大於一預設值時,該判斷電路判斷出該X的值滿足該條件;以及當該X的值不大於該預設值時,該判斷電路判斷出該X的值不滿足該條件。
  6. 如請求項1之訊號接收器,其中該判斷電路包含一樹狀加法器(Tree Adder),該樹狀加法器用來依據該M筆資料求出該X的值。
  7. 如請求項1之訊號接收器,其中該判斷電路包含: 一氣泡移除(bubble removing)電路,用來判斷該M筆資料的每一筆是否有誤,並於該M筆資料的任一筆為一筆錯誤資料時,輸出一筆無氣泡資料以取代該筆錯誤資料。
  8. 如請求項7之訊號接收器,其中該氣泡移除電路比較複數筆預設資料的每一筆與該筆錯誤資料,以產生複數個差異值;該氣泡移除電路依據該複數個差異值中的一最小差異值查詢預先儲存資料,以獲得對應該最小差異值的該筆無氣泡資料。
  9. 如請求項7之訊號接收器,其中該判斷電路進一步包含一表決(voting)電路,該表決電路用來依據該M筆資料之位元值的變化獲得該X的值,再判斷該X的值是否滿足該條件。
  10. 一種下降緣調變訊號取樣方法,用來取樣一輸入訊號,該輸入訊號的一當前工作週期基於下降緣調變隨著該輸入訊號的一當前位元值而變,該方法包含: 依據該輸入訊號產生一過取樣時脈,其中該輸入訊號關聯一訊號時脈,該過取樣時脈的頻率等於N倍該訊號時脈的頻率,該N為不小於5的一正數; 依據該過取樣時脈取樣該輸入訊號,從而於該輸入訊號的一個週期,依序產生M筆資料,其中該M筆資料整體而言對應該輸入訊號的一單一位元,該M筆資料的每一筆包含K個位元,該K個位元之每一個的值為一第一位元值或一第二位元值,該M與該K均為正整數,且該M與該K的一乘積等於該N的一整數部分;以及 分析該M筆資料以判斷出該M筆資料的X個位元具有該第一位元值,並依據該X的值決定該單一位元的值,其中當該X的值大於一預設值時,該單一位元的值為該第一位元值,當該X的值不大於該預設值時,決定該單一位元的值為該第二位元值,該X為一正整數。
TW112110014A 2023-03-17 2023-03-17 下降緣調變訊號接收器與下降緣調變訊號取樣方法 TWI835597B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW112110014A TWI835597B (zh) 2023-03-17 2023-03-17 下降緣調變訊號接收器與下降緣調變訊號取樣方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112110014A TWI835597B (zh) 2023-03-17 2023-03-17 下降緣調變訊號接收器與下降緣調變訊號取樣方法

Publications (1)

Publication Number Publication Date
TWI835597B true TWI835597B (zh) 2024-03-11

Family

ID=91269675

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112110014A TWI835597B (zh) 2023-03-17 2023-03-17 下降緣調變訊號接收器與下降緣調變訊號取樣方法

Country Status (1)

Country Link
TW (1) TWI835597B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605912B2 (en) * 2010-04-23 2013-12-10 Conexant Systems, Inc. Biphase mark code decoder and method of operation
US8724745B2 (en) * 2010-08-27 2014-05-13 Lsi Corporation Method and apparatus for decoding coded data streams
CN110213023A (zh) * 2019-07-05 2019-09-06 绿亚科技(平潭)有限公司 用于不同传输速率的双相标志编码的译码方法及译码电路
TWI757054B (zh) * 2021-01-15 2022-03-01 瑞昱半導體股份有限公司 接收器及相關的訊號處理方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605912B2 (en) * 2010-04-23 2013-12-10 Conexant Systems, Inc. Biphase mark code decoder and method of operation
US8724745B2 (en) * 2010-08-27 2014-05-13 Lsi Corporation Method and apparatus for decoding coded data streams
CN110213023A (zh) * 2019-07-05 2019-09-06 绿亚科技(平潭)有限公司 用于不同传输速率的双相标志编码的译码方法及译码电路
TWI757054B (zh) * 2021-01-15 2022-03-01 瑞昱半導體股份有限公司 接收器及相關的訊號處理方法

Similar Documents

Publication Publication Date Title
US20060198463A1 (en) Device for converting a transmitted signal into a digital signal
US9948507B2 (en) Backchannel communications for initialization of high-speed networks
US8605912B2 (en) Biphase mark code decoder and method of operation
CN109450610B (zh) 一种通道相位对齐电路及方法
US20050229049A1 (en) Relative dynamic skew compensation of parallel data lines
JP2011502401A (ja) タイミングマージンが改良された符号化技法および復号化技法
US20050078018A1 (en) Dual phase pulse modulation decoder circuit
WO2013001631A1 (ja) 伝送装置、伝送回路、伝送システムおよび伝送装置の制御方法
US7907681B2 (en) Circuit and method for differential signaling receiver
US7257169B2 (en) Deserializer
US11755524B2 (en) Controller area network apparatus
US8724745B2 (en) Method and apparatus for decoding coded data streams
US9154291B2 (en) Differential signal skew adjustment method and transmission circuit
JP3433426B2 (ja) マンチェスタ符号化データをデコーディングするための方法および装置
US6763477B1 (en) Method and apparatus for transmitting and receiving data using a self clocking link protocol
US20100040169A1 (en) Coding methods and systems for improved error margins
US20140355658A1 (en) Modal PAM2/PAM4 Divide By N (Div-N) Automatic Correlation Engine (ACE) For A Receiver
TWI835597B (zh) 下降緣調變訊號接收器與下降緣調變訊號取樣方法
US7936853B2 (en) False frequency lock detector
US9479148B2 (en) Serial data signal edge detection
US8532200B1 (en) System and method for side band communication in SERDES transmission/receive channels
TW201838347A (zh) 解碼裝置及其用於解碼序列傳輸信號的方法
US5510786A (en) CMI encoder circuit
JP2010028615A (ja) クロック・データ・リカバリ回路
US11258461B2 (en) Data processing device and method