TWI830156B - 電漿處理裝置 - Google Patents
電漿處理裝置 Download PDFInfo
- Publication number
- TWI830156B TWI830156B TW111106816A TW111106816A TWI830156B TW I830156 B TWI830156 B TW I830156B TW 111106816 A TW111106816 A TW 111106816A TW 111106816 A TW111106816 A TW 111106816A TW I830156 B TWI830156 B TW I830156B
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- plasma
- value
- processing chamber
- potential
- Prior art date
Links
- 238000009832 plasma treatment Methods 0.000 title description 4
- 238000012545 processing Methods 0.000 claims abstract description 214
- 230000000630 rising effect Effects 0.000 claims abstract description 101
- 238000001179 sorption measurement Methods 0.000 claims abstract description 21
- 239000011248 coating agent Substances 0.000 claims description 3
- 238000000576 coating method Methods 0.000 claims description 3
- 235000012431 wafers Nutrition 0.000 description 167
- 238000000034 method Methods 0.000 description 30
- 239000000463 material Substances 0.000 description 26
- 230000008569 process Effects 0.000 description 22
- 229910052751 metal Inorganic materials 0.000 description 21
- 239000002184 metal Substances 0.000 description 21
- 239000000758 substrate Substances 0.000 description 15
- 238000005516 engineering process Methods 0.000 description 13
- 238000005530 etching Methods 0.000 description 11
- 239000003989 dielectric material Substances 0.000 description 10
- 239000004065 semiconductor Substances 0.000 description 10
- 238000005513 bias potential Methods 0.000 description 9
- 230000007246 mechanism Effects 0.000 description 9
- 239000007921 spray Substances 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 230000005684 electric field Effects 0.000 description 5
- 150000002500 ions Chemical class 0.000 description 5
- 239000002245 particle Substances 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 238000001514 detection method Methods 0.000 description 4
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000005507 spraying Methods 0.000 description 4
- 230000002159 abnormal effect Effects 0.000 description 3
- 238000004364 calculation method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000012528 membrane Substances 0.000 description 3
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000010287 polarization Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000010407 anodic oxide Substances 0.000 description 2
- 229910010293 ceramic material Inorganic materials 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 230000001771 impaired effect Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000005856 abnormality Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 238000007743 anodising Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000007865 diluting Methods 0.000 description 1
- 238000010494 dissociation reaction Methods 0.000 description 1
- 230000005593 dissociations Effects 0.000 description 1
- 238000005421 electrostatic potential Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000007935 neutral effect Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000009257 reactivity Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32715—Workpiece holder
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
- H01L21/6833—Details of electrostatic chucks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
- H01J37/32091—Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
- H01J37/32174—Circuits specially adapted for controlling the RF discharge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32458—Vessel
- H01J37/32477—Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68742—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05H—PLASMA TECHNIQUE; PRODUCTION OF ACCELERATED ELECTRICALLY-CHARGED PARTICLES OR OF NEUTRONS; PRODUCTION OR ACCELERATION OF NEUTRAL MOLECULAR OR ATOMIC BEAMS
- H05H1/00—Generating plasma; Handling plasma
- H05H1/24—Generating plasma
- H05H1/46—Generating plasma using applied electromagnetic fields, e.g. high frequency or microwave energy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Drying Of Semiconductors (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
為了提供使處理中之晶圓之電位穩定且提升處理之良率的電漿處理裝置,具備:處理室,其係被配置在真空容器內部且在內側形成電漿;晶圓台,其係被配置在該處理室內部,處理對象之晶圓被載置於其上方;靜電夾具,其係包含被配置在覆蓋該晶圓台上面的介電質製之膜內,用以靜電吸附被載置於該介電質製之膜上的上述晶圓之膜狀的靜電吸附電極;高頻電極,其係被配置在上述晶圓台內部,在上述晶圓的處理中供給高頻電力;及上升銷,其係被配置在上述晶圓台內部且在上下方向移動而使上述晶圓上下移動的上升銷,且下部與導電體製之構件連接,其中,將上述靜電吸附電極和上述晶圓之間的電阻值設為Resc,將上述電漿和通過上述處理室之內壁面的接地電極之間之電阻設為Rc,將上述電漿和構成上述處理室之上述真空容器之間的耐電壓設為Vt,將上述晶圓的處理中實際在上述晶圓產生的自偏壓電壓Vdc和其預測值Vdcs之差的預測最大值設為δmax時,將直流電源和與此電性連接的上述上升銷之下部之間的電阻值設為Rps,設定在100MΩ>Rps>1/{(Vt/((δmax-Vt)・Rc))-(1/Resc)}的範圍,並且,將上述靜電吸附電極之電位的平均值設為Eesc時,在上述晶圓的處理中,調節成上述上升銷下部之電壓值Eps和上述靜電吸附電極之電位的平均值Eesc與上述晶圓之自偏壓電壓之預測值Vdcs相匹配。
Description
本發明係關於一種在製造半導體裝置之工程中被使用的半導體晶圓之處理裝置,關於使用被形成在處理室內之電漿對被配置在真空容器內之處理室內的半導體晶圓等之基板狀之試料進行處理的電漿處理裝置,且與具備下述構件的電漿處理裝置有關:晶圓台(載置電極),其係被配置在處理室內,在其上面載置半導體晶圓等試料,和試料用之複數上推銷(上升銷、升降銷),其係在被收納於配置在該晶圓台之孔內部的位置和從晶圓台上面之孔的開口突出至上方而將晶圓載置於其前端的位置之間,朝上下方向移動。
在被配置在上述般的電漿處理裝置之內部的處理室之內部,在作為處理對象之試料的半導體晶圓等之基板被載置於晶圓台(載置電極)上面之狀態被保持,被曝露於使用被供給至處理室內之氣體而形成的電漿,在事先形成處理對象之膜層的晶圓之表面與電漿內之離子等帶電粒子或具有活性種等之中性的反應性的粒子接觸之狀態下,對被配置在晶圓台內之電極供給高頻電力,藉由晶圓表面之膜層與上述粒子之相互作用而被施予蝕刻等處理。雖然藉由被供給至電極之高頻電力而在被保持於上方的晶圓,形成高頻的電位,但是該電位相對於電漿之靜電位,僅以特定值在負側出現偏移。該往負偏移的電位之直流成分之值被稱為自偏壓。
在藉由高頻電力形成具有自偏壓值的電位的晶圓與被配置在該晶圓周圍的處理室中的具有零件之導電性的構件之間產生電位差,當該電位差大於某值時,會有發生放電,在晶圓上使用電漿之處理而被形成的由圖案構成的元件的電路被破壞,處理之良率受損的問題。作為抑制此問題的技術,自以往已知有被記載於國際公開第2003/009363號(專利文獻1)的技術。在該以往技術中,揭示著為了防止被配置在晶圓台之晶圓的周圍的聚焦環,和晶圓之間的放電,以聚焦環之電位對準晶圓之電位之方式進行控制的技術,或者對晶圓背面之上升銷之高度進行微調整而控制晶圓和上升銷上端的間隙而抑制在該間隙之放電的技術。再者,在日本特表2001-506808號公報(專利文獻2)中,記載著從為了抬起結束電漿處理之後的基板(晶圓)朝上方移動而前端與基板相接之升降銷之具有導電性的構件,殘留在基板之電荷通過驅動經由電性連接部而與接地連接之升降銷的基板升降裝置而流向接地時的該電流藉由電阻緩和,以防止元件破壞的技術。並且,在日本特開2011-187881號公報(專利文獻3),記載著對靜電吸附晶圓的複數電極施予不同極性,具備所謂的偶極型的靜電夾具的靜電吸附裝置中,在電漿蝕刻中,因應晶圓之自偏壓,根據從各個電極經由電漿流出的洩漏電流來調節正負兩極之吸附電極的電位偏移量的技術。再者,在日本特表2002-507326號公報(專利文獻4),記載著在電漿蝕刻中,在晶圓帶電的狀態下,檢測出在靜電夾具之兩個電極(嵌入板)之各者流通的電流之差而調節施加於該些電極之電壓的技術。
[先前技術文獻]
[專利文獻]
[專利文獻1]國際公開第2003/009363號
[專利文獻2]日本特表2001-506808號公報
[專利文獻3]日本特開2011-187881號公報
[專利文獻4]日本特表2002-507326號公報
[發明所欲解決之課題]
但是,在上述以往技術中,因針對以下之問題點考慮不充分,故產生問題。
即是,在以往的電漿處理裝置中,具備下述構成:上升銷被收納且配置在事先被配置在晶圓台之孔的內部,上升銷之下部與包含被配置在晶圓台之下部或下方所具備的空間內的馬達或致動器等之驅動裝置連結的支持具(也稱為支持構件)連接,支持構件藉由驅動裝置之動作在該空間朝上下方向移動,依此上升銷之前端部可以在被收納於孔之內部的位置和晶圓台上面上方支持晶圓之位置之間移動的構成。如此收納上升銷的孔係貫通以金屬製且具有圓筒或圓板形狀的晶圓台之基材及覆蓋其上面而被配置,且內置靜電吸附用之電極的介電質材料製的覆膜,或又被連接於晶圓台之基材之底面的絕緣體製之圓板構件而被構成,上述空間被配置在如此的晶圓台之基材的下方。
而且,在電漿處理裝置由金屬製之構件構成且在其內側形成電漿之處理室之內側壁被絕緣物(介電質)覆蓋,同時上升銷由介電質材料構成時,有存在位於支持構件被金屬製之構件構成等之上升銷之下方且由導電性構件構成的表面露出至基材之下方的空間之構件的情況。在如此之情況,有正在處理室內部形成電漿且對金屬製之基材或介電質製之膜內部之電極供給高頻電力而對半導體晶圓進行蝕刻等的處理當中,在導電性構件和晶圓之間洩漏電力,晶圓的自偏壓之電位成為與預期之處理所獲得的結果的值不同的值,處理之良率受損的問題。
在上述以往的技術中,針對存在晶圓之電位不適當,而且產生異物之問題的點並無考慮到。
本發明之目的係提供使處理中之晶圓之電位穩定且提升處理之良率的電漿處理裝置。
[用以解決課題之手段]
上述目的係藉由下述技術達成,為一種電漿處理裝置,具備:處理室,其係被配置在真空容器內部且在內側形成電漿;晶圓台,其係被配置在該處理室內部,處理對象之晶圓被載置於其上方;靜電夾具,其係包含被配置在覆蓋該晶圓台上面的介電質製之膜內,用以靜電吸附被載置於該介電質製之膜上的上述晶圓之膜狀的靜電吸附電極;高頻電極,其係被配置在上述晶圓台內部,在上述晶圓的處理中供給高頻電力;及上升銷,其係被配置在上述晶圓台內部且在上下方向移動而使上述晶圓上下移動的上升銷,且下部與導電體製之構件連接,其中,將上述靜電吸附電極和上述晶圓之間的電阻值設為Resc,將上述電漿和通過上述處理室之內壁面的接地電極之間之電阻設為Rc,將上述電漿和構成上述處理室之上述真空容器之間的耐電壓設為Vt,將上述晶圓的處理中實際在上述晶圓產生的自偏壓電壓Vdc和其預測值Vdcs之差的預測最大值設為δmax時,將直流電源和與此電性連接的上述上升銷之下部之間的電阻值設為Rps,設定在100MΩ>Rps>1/{(Vt/((δmax-Vt)・Rc))-(1/Resc)}的範圍,並且,將上述靜電吸附電極之電位的平均值設為Eesc時,在上述晶圓的處理中,調節成上述上升銷下部之電壓值Eps和上述靜電吸附電極之電位的平均值Eesc與上述晶圓之自偏壓電壓之預測值Vdcs相匹配。
[發明之效果]
若藉由本發明時,在電漿蝕刻中,即使在上升銷部引起突發性導通,亦可以防止晶圓之平均電位的上升。再者,依此,可以防止電漿之平均電位的上升,縮小施加於電漿和接地或框體金屬基材之間的介電質膜的電位差,防止處理室內壁之介電質膜之絕緣破壞等所致的異常放電,防止異物產生。
在以往的電漿處理裝置中,在上升銷之下部具有使上升銷在上下方向移動的機構,在使用與上升銷之下部連接而從下方支持上升銷的金屬製之上升銷支持具,或為了將配置該機構之基材之下方的空間維持高於處理室內之壓力(例如,大氣壓或與氛圍氣壓同等的壓力),在上升銷被收納於內部的上升銷孔之開口之周圍之處,真空密封上升銷孔及與此連通的處理室內部和基材下方之空間之間的金屬製之波紋管之情況等,有該些金屬製之構件和被供給高頻電力之晶圓台內之高頻電極或晶圓之間無充分被絕緣的情況。
再者,即使在以往的技術中,也被設計成在作為上升銷之材質使用難消耗的鋁等之介電質之情況,晶圓和由導電性之材料構成的構件之間,間隔特定距離,例如5cm以上,且被直流性絕緣,依此上升銷孔內側壁由介電質材料構成,就算在被供給上述高頻電力之狀態,也不會引起放電。但是,當被施加於晶圓台之電極的高頻電力及用以生成電漿的高頻電力變大時,在上升銷孔內部之空間散發性地產生介電質障壁放電,晶圓和上升銷下方的由導電性之構件構成的零件會導通,可以說,高頻電力從晶圓洩漏到上升銷下方的導電性之構件,晶圓的平均電位的絕對值下降。即是,發明者已證實上升銷下方的導電性構件的電位會對晶圓的平均電位造成影響。
發明者們為了解決如此之課題而想到了本發明,為了解決上述課題,本發明的實施型態具有以下的構成。
本實施型態所涉及之電漿處理裝置具備被配置在真空容器內部,且在內部形成電漿的處理室,處理室具有包含在其一部分形成電漿之空間的圓筒形的形狀,處理室之內側側壁被特定厚度的介電質製的蓋體覆蓋。再者,晶圓台內之金屬製之高頻電極係與主要在處理中形成偏壓電位而用於將電漿中之帶電粒子引誘至到晶圓表面的第1高頻電源連接而供給第1高頻電力。而且,具備供給在處理室內部生成電漿之第2高頻電力的第2高頻電源。
將晶圓抬起至晶圓台上面上方並使間隔開的複數上升銷至少一部分由介電質材料構成,上升銷之下端部被連接於被配置在貫通晶圓台之基材之上升銷孔之下方之空間內的上升銷支持具而從下方支持。上升銷支持具具有面向基材下方之空間內部的由金屬等之具有導電性的構件構成的部分(零件)。
在本實施型態中,該部分(零件)係以經由特定的電阻之值(以下,稱為上升銷下部電阻Rps)被連接於可變直流電源而其電位成為特定的上升銷下部電壓Eps之方式,調節可變直流電源的輸出。再者,配置有雙極型(偶極型)靜電夾具,其係對被配置在設置於晶圓台之上面的介電質製之膜內部,用以吸附複數晶圓的膜狀之電極,賦予不同極性。
而且,構成處理室之內側壁面的介電質製之蓋體之電漿接地間耐電壓Vt及電漿接地間直流電阻Rc之值,係於處理對象之晶圓之處理的開始前事先被取得,將靜電夾具之電極和晶圓之電阻Resc之情況,上升銷下部電阻Rps被調節成以下式表示的範圍。
而且,同時,從第2高頻電源供給第2高頻電力而形成電漿,從第1高頻電源對晶圓台供給第1高頻電力而進行晶圓上之處理對象之膜層之處理的期間,靜電夾具用之電極之兩極的平均電壓(靜電夾具平均電壓)Eesc和上升銷下部電壓Eps之雙方被調節成為晶圓之自偏壓電位的推測值Vdcs。
在此,δmax係表示上升銷下部電壓Eps及靜電夾具平均電壓Eesc有可能與實際的晶圓之自偏壓電位 Vdc不同之情況,所推測的電位差δ之中,在該晶圓之處理中的最大值。電位差的最大值δmax包含從上升銷下部電壓Eps或靜電夾具平均電壓Eesc之調節的精度所致的電壓偏差。
再者,在以下所示的一個例中,處理中之晶圓之自偏壓電位之推測值Vdcs係以概略地與藉由事先進行的實驗等所獲得的自偏壓電位Vdc相匹配之方式,以被供給至晶圓台之金屬製之作為電極之基材的第1高頻電力之電壓(高頻電壓)之最大值-最小值的幅度(振幅)之值Vpp的函數表示。而且,將相對於晶圓的複數處理條件之中的實際自偏壓電位Vdc和自偏壓電位的推測值Vdcs之差設為電位差δ。而且,使用本實施型態所涉及之電漿處理裝置並以複數處理條件進行的晶圓之處理中所獲得的電位差δ之中,將最大電位差和控制之精度所致的誤差相加後的值設為電位差的最大值δmax。
或者,在另一個例中,藉由將從第1高頻電源供給第1高頻電力而在晶圓上產生的高頻電位的最大值-最小值(高頻電位的振幅)設為Vppw,將使用本實施型態所涉及之電漿處理裝置且在以複數處理條件進行的晶圓處理中所使用的最大Vppw設為Vppwmax,自偏壓電位之推測值Vdcs和電位差δ的最大值δmax之值藉由下式求出。
+控制精度所致的誤差
Vppw係可以藉由例如被配置在電性連接第1高頻電源和晶圓台之基材之間的第1高頻電力之供電路徑上的匹配箱之出口檢測到的第1高頻電壓之最大值-最小值之幅度(振幅)Vpp和匹配箱之匹配值、從檢測到供電路徑上之Vpp之處至晶圓為止的阻抗Z,省略諧波而假設基波來算出。
以下,使用圖面說明實施例。
[實施例1]
以下使用圖1至圖5說明本發明之實施例。
圖1為示意性地表示本發明之實施例所涉及之電漿處理裝置之構成之概略的縱剖面圖。本實施例之電漿處理裝置100係使用形成在處理室內之電漿,對在上下方向疊層之膜構造的處理對象之膜層,且該膜層係包含事先被形成在被配置於真空容器內部之空間的作為處理對象的半導體晶圓等之基板狀之試料之表面的遮罩層和處理對象之膜層的複數膜層,進行處理的蝕刻處理裝置。
本例之電漿處理裝置100具備在內部配置晶圓107而形成電漿並進行處理的處理室101,和在真空容器之底部與處理室101連通且連接,以配管或導管依序連接閥體等之排氣量調節機構(無圖示)和真空泵(無圖示)的排氣機構,和被連接於真空容器之上部,為了形成用以對晶圓107進行蝕刻處理之電漿,導入所需的處理用之氣體的包含氣體導入用之配管或處理用之氣體的流量調節器的氣體供給管線(無圖示)。在本例之電漿處理裝置中,藉由來自氣體供給管線的處理用氣體或稀釋用氣體被導入至處理室101內的流量或速度,和與被配置在處理室101底部的排氣口連通的排氣機構的動作所致的排氣的流量或速度的平衡,處理室101之壓力被保持在適合於晶圓107之處理或電漿處理裝置100之運轉之工程的特定範圍內的壓力值。
而且,在真空容器上部,具備形成用以藉由來自第2高頻電源的特定頻率(在本例中為微波的頻帶者)之第2高頻電力在處理室101內部生成電漿的電場之磁控管等的微波產生器(省略圖示),和在處理室101內形成與該微波之電場適當匹配的分佈和強度的磁場的電磁線圈。藉由從這些被供給的電場或磁場激發被供給到處理室101的處理用氣體,引起電離、離解而生成電漿102。
本實施例之處理室101係以構成真空容器之金屬製之框體103包圍周圍,為了抑制藉由其內壁面和電漿102之相互作用,在處理室101內部產生汙染之情形,以框體103之內壁面不直接接觸於電漿之方式,以由介電質製之材料構成的蓋體覆蓋。本例之介電質製之蓋體包含構成處理室101之頂面的石英製之圓板形狀之頂板104,和覆蓋包圍處理室101之上部的環狀之金屬製之接地電極131之內周壁面而被配置的使用氧化鋁或氧化釔等的陶瓷材料且藉由噴塗法而被塗覆的噴塗膜105,以及被形成在由鋁或其合金構成的母材的表面的陽極氧化膜106。
在處理室101內部之空間的下部,配置將晶圓107載置於上面上之作為晶圓台的載置電極108。如上述般,在載置電極108之內部具備與作為第1高頻電源的高頻電源112連接,且具有圓板或圓筒形狀的金屬製之基材109。基材109係經由匹配箱111電性連接高頻電源112,該高頻電源112係為了在晶圓107之處理中,將電漿102中之離子等帶電粒子引誘至晶圓107上面,輸出在晶圓107上形成偏壓電位的400kHz的第1高頻電力的第1高頻電源。再者,在第1高頻電力之供電路徑上之匹配箱111和基材109之間之處,配置用以監視來自高頻電源112之第1高頻電壓之最大-最小值之幅度(振幅)Vpp的檢測器110。而且,載置電極108係在其周圍配置並覆蓋介電質製之膜113,在基材109之下方配置介電質(絕緣體)製之絕緣板114。
載置電極108之上面係配合晶圓107之形狀而被構成略圓形。載置電極108之上面係被氧化鋁或氧化釔等之介電質製之膜(介電質膜)122覆蓋,在其內部,配置內側靜電夾具電極115和外側靜電夾具電極116,作為用以靜電吸附被載置於上方之晶圓107的膜狀之電極。在內側靜電夾具電極115和外側靜電夾具電極116之各者,經由低通濾波器(省略圖示)電性連接可變直流電源117、118,晶圓107係藉由因應利用供給直流的電力而在該些膜上形成的電壓來夾持介電質膜122之上面所形成的靜電力,而被吸附並保持於介電質膜122。
構成以對在包含本實施例之被配置在構成載置電極108上面的介電質膜122內部的內側靜電夾具電極115和外側靜電夾具電極116之複數電極,賦予各不同的極性之方式,供給來自可變直流電源117、118之電力的所謂雙極型(偶極型)的靜電夾具。在本例中,將該些雙極型之靜電吸附用電極之正負雙極中之平均電壓設為Eesc。該靜電夾具係藉由約翰遜-拉貝克(Johnsen-Rahbek,J-R)效應吸附晶圓107的J-R型靜電夾具。
在載置電極108內部,於3個以上的部位(在本例中為3處,僅圖示1處),配置貫通基材109和被配置在其上方之介電質膜122之貫通孔123。在各貫通孔123內部配置由介電質製材料構成的上升銷124,被驅動成包含前端在被收納於貫通孔123內部的位置和前端成為介電質膜122上面上方之特定高度的位置之間,沿著貫通孔123之上下方向的軸進行上下移動。藉由該上升銷124之上下移動,被載置於各插銷之前端上且被支持的晶圓107在從載置電極108之上面朝上方間隔開之狀態和被載置於介電質膜122上面之狀態被移送。
在貫通孔123之內部,由絕緣體(介電質)材料構成的圓筒形之轂部125被插入至貫通孔123內部,貫通孔123係從上端至下端被介電質製的構件覆蓋。轂部125之內側壁面與上升銷124之間具有在上下方向之動作中兩者不接觸之程度的間隙。貫通孔123係貫通構成載置電極108之介電質膜122、基材109及被配置在其下方的具有圓板形狀的絕緣板114、與接地電極電性連接的底板134,轂部125係從其基材109之上面延伸至底板134之下面。
底板134下方之空間135係被載置電極108包圍的空間,在內側配置有與上升銷124之下端部連接並支持的由金屬等之具有導電性之材料構成的上升銷保持具126的樑部127。被配置在空間135內之樑部127係在空間135內之晶圓載置電極108之高頻電位之電場弱的位置,上升銷124下端部被連接於上升銷保持具126之前端部上面,樑部127之根部與被配置在空間135之中央部的驅動機構128連結。驅動機構128係被構成在圖上的上下方向伸縮,藉由該動作,上升銷保持具126與樑部127同時在空間135內朝上下方向移動,依此上升銷124在被收納於貫通孔123內部之位置和突出至介電質膜122上方的位置之間移動。
再者,樑部127係從位於空間135之中心部的根部朝向外周側而放射狀延伸,從上升銷保持具126之金屬等的導電性材料構成的前端部之上面連接上升銷124之下端部。而且,在以上升銷保持具126之上升銷124下端部為中心的上面及上方之底板134之底面,且貫通孔123下端之開口之周圍的表面之間,具備包圍且覆蓋上升銷124及貫通孔123之下端之開口且氣密地區劃內側之貫通孔123下方之區域和外側之空間135之一部分之間而因應上升銷保持具126之上下移動而能夠伸縮的波紋管(蛇腹構造)136。
本實施例之波紋管136之內部係經由貫通孔123而與處理室101內部連通,波紋管136內側之上升銷保持具126前端部分之表面之金屬製之構件實質上露出於貫通孔123之內部或處理室101。在該波紋管136內部構成該露出的上升銷保持具126前端部之表面的金屬製之構件,經由上升銷下部電阻129Rps而與可變直流電源130電性連接,從可變直流電源130被供給之電力被調節成該金屬製之構件之電位成為上升銷下部電壓Eps。
晶圓107之處理中,在對晶圓107通過基材109供給來自第1高頻電源112之高頻電力之期間,需要抑制電漿102的電位因被形成在晶圓107上的高頻電力影響電位而變動的情形。因此,在本實施例中,以高頻地成為電漿102之接地之方式,在處理室101內,配置具備噴塗膜105之接地電極131,且如上述般被配置在包圍處理室101之上部之形成電漿102的空間之處,該噴塗膜105係覆蓋面向其電漿102之內周壁面而藉由噴塗法以數微米至數百微米之厚度塗覆氧化鋁或氧化釔等之陶瓷材料而被形成。再者,接地電極131之面向電漿102之表面積具有較晶圓107之底面積寬的面積。
在本實施例中,在包圍被形成在處理室101內部之電漿102之密度高的上部區域的具有環形狀之接地電極131之面向電漿之內周表面,配置噴塗以耐電漿性更高的氧化釔為主成分之材料而形成的噴塗膜105。另一方面,在接地電極131之下方的框體103的處理室101的內壁面,配置藉由陽極氧化處理在作為母材的鋁製的表面形成的陽極氧化膜(陽極氧化覆膜)106。連同在處理室101之上方覆蓋而被配置的石英製之頂板104面,除了晶圓107,包圍電漿102之處理室101之內壁面及晶圓載置電極108之周圍被介電質覆蓋。
在本實施例中,如同上述般,將上升銷124和可變直流電源130之間的上升銷下部電阻129之值,調節成由構成處理室101之內側壁面之構件之接地電極之間之電阻值Rc和耐電壓Vt之值被當作參數使用之關係決定的範圍。在此,針對在本實施例中之處理室101之內壁之耐電壓Vt和電阻值Rc,使用圖1及圖2,如下述般進行說明。
圖2為示意性地表示在圖1所示之實施例所涉及之電漿處理裝置之構成追加包含於晶圓的處理中產生的電漿之等價性的電路和其要素之構成的概略之縱剖面圖。
如該些圖所示般,構成包含本實施例之處理室101之真空容器的框體103,係由幾個部分構成,同時與無圖示之接地電極電性連接而成為接地電位(地電位)。再者,在本實施例中,作為處理室101之內壁具有的電阻值Rc,視為從與電漿102相接之處理室101之內壁面全體通過框體103而流至接地電極之直流電流的電阻值,將對電漿102-框體103間施加相當於耐電壓Vt之電壓(或與該電壓同等且稍微小的電壓值)之時的電阻值設為Rc。在圖2及以下所示的圖3至圖5中,以Rc表示視為從與電漿102相接之處理室101之內壁面全體通過框體103而在與一個接地電極之間施加直流電壓之情況的等價電路上之作為一個要素的電阻132。
而且,在本實施例中,在處理室101內部形成電漿102之狀態,包含該框體103之各部分的接地電極和電漿102之間之構件的耐電壓之高度(性能)並非相同,存在例如構成框體103之角部或構成蓋體之介電質膜薄之部分等的耐電壓低的部分。在本實施例中,將在電漿102和框體103之各部分之間,耐電壓最低的部分之耐電壓的值,設為處理室101之內壁的耐電壓Vt。
再者,在晶圓107被載置於載置電極108之介電質膜122上面之狀態,在處理室101內部形成電漿102而從第1高頻電源112對基材109供給第1高頻電力,在晶圓107上面形成偏壓電位。而且,具備被配置在介電質膜122及被配置在其內部之內側靜電夾具115及外側靜電夾具電極116,因應被供給至內側靜電夾具電極115、外側靜電夾具電極116的直流電力而在該些電極和晶圓107之間流通電流。該些電流係為了獲得吸附晶圓107之力所需的電流,通過構成介電質膜122之半導電性膜119之電阻120、121,而在內側靜電夾具電極115、外側靜電夾具電極116和晶圓107之間流通。
再者,因應被供給至內側靜電夾具電極115、外側靜電夾具電極116之直流電力,在該些電極和晶圓107之間,也存在因應半導電性膜119及介電質膜122之材料、形狀的靜電電容。被供給至基材109之第1高頻電力係通過包含半導電性膜119之介電質膜112之靜電容量及晶圓107和與此接觸之電漿102之間的鞘層(離子鞘)的靜電電容而與電漿102耦合。
被配置在框體103上部之內側,包圍處理室101內之電漿102的金屬製之接地電極131係經由被噴塗膜105及被形成在其上面的鞘層而與電漿102接觸。即使在接地電極131和電漿102之間的鞘層也存在靜電電容。在圖2中,作為該些靜電電容,以具有其電容值的等價電路上之電容器表示。如此一來,在形成有電漿102之狀態,即使在被設為接地電位的框體103和電漿102之間,也形成被配置在該些之間的鞘層及噴塗膜105、因應接地電極131之材料、形狀的靜電電容及電阻132作為等價性的電路之要素,接地電位之處和電漿102之間被耦合。
圖3為示意性地表示在圖1所示之實施例所涉及之電漿處理裝置中,檢測處理室之內壁之電阻Rc及耐電壓Vt之方法的一例的縱剖面圖。本圖所示之電漿處理裝置100具有與圖1相同的構成,省略不需要說明的構成。使用本圖,說明檢測處理室101之內壁之耐電壓Vt及電阻Rc之方法。
首先,覆蓋載置電極108上面之介電質膜122上面而載置介電質板201。而且,在包圍事先形成處理室101之電漿102的空間的內側壁面附近,配置導電體製之暫設電極202。暫設電極202與覆蓋電纜203連接,而且覆蓋電纜203係通過被配置在框體103之饋通(省略圖示)而被拉出至框體103之外部,經由低通濾波器204及已知的電阻值(在本例中為數MΩ)之電阻205而被連接於可變直流電源206。
接著,作為製造半導體裝置之工程,以處理晶圓107之時的條件,在處理室101內部產生電漿102,一面使從可變直流電源206被輸出的直流電力之電壓緩緩地增加而對與電漿102接觸之暫設電極202施加電壓,一面使用電流計207及電位計208檢測通過覆蓋電纜203而流通之電流的值和暫設電極202之電位。因電漿102為良導體,故被配置在處理室101之內壁附近的暫設電極202之電位視為表示電漿102與處理室101之內壁接觸之內壁之表面的電位。使用從可變直流電源206至暫設電極202為止之電路的電位差和電流,求出從暫設電極202經由與電漿102接觸之處理室101之內壁全體的直流電阻132而從構成包圍處理室101之框體103之具有導電性之構件至接地電極為止之電路上之電阻值Rc,作為直流的電阻132之值。
在圖4表示如此所獲得的電壓和電阻之值。圖4為使用圖3所示之檢測方法而獲得的電阻值相對於從可變直流電源被施加至暫設電極之電壓之變化的變化之曲線圖。
如本圖所示般,檢測隨著被施加於暫設電極202的直流之電壓值緩緩地增大,電阻值非連續變化之處301的電壓值302,作為處理室101之內壁的耐電壓Vt,檢測與非連續之處301相當且的稍微小的電壓值對應的電阻值303,作為處理室101的內壁的電阻Rc。本圖所示的例中檢測出的值為耐電壓Vt=110V,電阻Rc=約0.2MΩ。另外,在本例中,耐電壓Vt係將表示電壓非連續變化之處中最低的電壓設為耐電壓。認為耐電壓Vt低於平面之噴塗膜105或正常的陽極氧化膜106之耐電壓低,表示邊界部和局部角部等之較弱的部位的耐電壓。
因上述耐電壓值Vt、電阻值Rc係因應構成電漿處理裝置100之處理室101之零件使用的履歷或狀態,或被配置在處理室101內部之介電質製之零件表面之狀態而有所不同,故需要選擇適當的條件來進行檢測。再者,針對耐電壓Vt之值或電阻Rc之值,並非針對具有同等構成之複數電漿處理裝置100之處理室101而進行檢測者,即使以具有相同的構成的處理室101內壁之介電質膜105之構成掌握檢測值變化的範圍,利用其結果亦可。
上升銷下部電阻Rps129係使用所獲得的耐電壓Vt、處理室內壁之電阻Rc,在晶圓107之蝕刻處理前,事先被調節成滿足下式(1)的範圍內之值。
在此,靜電夾具電阻Resc係本實施例之被賦予各不同之極性的雙極型之內側靜電夾具電極115及外側靜電夾具電極116和晶圓107間之電阻值,成為一方電極和晶圓107間的電阻值的1/2。
例如,當將夾持包含半導電性膜119之介電質膜122的內側靜電夾具電極115及外側靜電夾具電極116和晶圓107間的電阻值,正負側分別設為Resc+(圖2所示的符號120),Resc-(同121)時,則為Resc+/2≒Resc-/2≒Resc。再者,藉由將式(1)之上升銷下部電阻Rps129之電阻的上限設為100MΩ,可以防止上升銷124下部或上升銷保持具126前端部之零件之帶電。
在本實施例中,將上述上升銷下部電阻Rps129之值調節成特定範圍內,同時進行與靜電夾具電極之平均電壓Eesc的控制和與上升銷下部電阻129連接的可變直流電源130所致的上升銷下部電壓Eps的控制。靜電夾具平均電壓Eesc和上升銷下部電壓Eps皆配合晶圓自偏壓的推測電壓Vdcs,追蹤控制電位。
δmax稱為電位差的最大值,為晶圓107實際的自偏壓電壓Vdc與該追蹤控制的控制電壓之差之中的最大值,除了實際的自偏壓電壓Vdc與自偏壓之推測電壓Vdcs之差外,也加上由於可變直流電源的追蹤控制的時間性偏差引起的電壓偏差或由於電壓控制精度引起的誤差。
圖5為示意性地說明本發明之上升銷下部之電阻值之適當範圍的曲線圖。即是,使用圖5說明上述式(1)。
在圖5(b)表示在本實施例之電漿處理裝置100中,在處理室101內形成電漿102,從高頻電源112對基材109供給第1高頻電力而對晶圓107進行蝕刻處理之狀態下的各者之一端側之端子與接地電極電性連接的可變直流電源117、118、130和處理室101之內壁之電阻值Rc之間的電漿102的等價電路。尤其,表示在晶圓107之處理期間中,在上升銷124之貫通孔123內部引起放電,晶圓107和上升銷124下部或與其下端部連接之上升銷保持具126之導電體製之部分表面之間產生導通之情況下的針對在該些之間流通的電流之直流成分之電路的構成。
相當於以處理室101之內壁和接地電極之間之電阻值為代表表示的電阻Rc401之左側之處的處理室101內壁內面之平均電位Ec402為面向電漿102之處理室101內壁表面的時間平均的電位。晶圓107之平均電位Ew403與處理室101的內壁內面的平均電位Ec402相差晶圓107的實際自偏壓電壓值Vdc的量(Ew-Vdc=Ec)。藉由貫通孔123內之放電,晶圓107是經由包含介電質膜122之靜電夾具部之作為電阻值的靜電夾具電阻Resc404和上升銷124下部或上升銷保持具126之導電構件,並且經由上升銷下部電阻Rps405,分別被電性連接於可變直流電源117、118及130,各者的電位被設為作為內側靜電夾具電極115、外側靜電夾具電極116之電壓的靜電夾具平均電壓Eesc406,及作為上升銷124下部或上升銷保持具126之導電性構件之電壓值的上升銷下部電壓Eps407。
當將靜電夾具平均電壓Eesc406和上升銷下部電壓Eps407之值調節成自偏壓之推測電壓值Vdcs之時,若成為與實際的自偏壓電壓Vdc相同時,面向電漿102之處理室101之內壁表面之平均電位Ec成為零。在Vdcs成為與Vdc不同的值之情況,該些電位的差δ408係在靜電夾具電阻Resc和上升銷下部電阻Rps的合成電阻1/(1/Resc+1/Rps)409與處理室101之內壁的電阻Rc401之間被線性分配。此時的處理室101內壁內面之平均電位Ec402之值係藉由直流的電路計算如式(2)般地被決定。
以一次直線表示該式(2)關係的曲線圖為圖5(a)。用以使處理室101內壁表面之平均電位Ec成為處理室101內壁之耐電壓Vt410以下的條件為0<Ec<Vt。成為使用此從式(2)決定式(1)之下限的部分。
接著,針對晶圓107之自偏壓之推測電壓Vdcs予以說明。
首先,本實施例之電漿處理裝置100係如圖1所示般,在蝕刻處理中,從電壓檢測器110之輸出檢測在匹配箱111出口附近的電壓Vpp。匹配箱111係以匹配箱111之高頻電源112側之路徑之阻抗和從匹配箱111至處理室101側之電漿102為止的路徑之阻抗Zc相匹配之方式進行調節。依此,若為該領域中通常知識者時,可以從電源112至匹配箱111為止之電路的構成求出阻抗Zc。
再者,從匹配箱111出口至晶圓107為止的在第1高頻電力之其頻率中之阻抗Zw也可以藉由測量或高頻電路的仔細計算求出。依此,從晶圓107至電漿側的阻抗Zp藉由Zp=Zc-Zw求出,依此,由於第1高頻電力在電位的1週期內產生的變動幅度(振幅)Vppw成為下式。
接著,使用變動幅度Vppw推測自偏壓電壓Vdc。
使用圖6,說明本實施例之電漿處理裝置100之電源輸出的調節之一例。圖6為表示圖1所示之實施例所涉及之電漿處理裝置進行之晶圓的處理中,電源輸出隨著時間變化而變化的曲線圖。尤其,在本圖中,表示在晶圓107之處理中之自偏壓值和晶圓107、電漿102、處理室101之內側壁面之高頻電位隨著時間經過的變動。
在圖6(a)中表示在處理室101內壁之電阻值Rc高,將雙極型之靜電夾具電極之平均電壓Eesc設為0之時,由於在處理中被施加於晶圓107之第1高頻電力在電位之1周期之間產生的變動幅度(振幅)Vppw501及在電漿102之1周期之間產生的電位變動幅度(振幅)Vppp502、在處理室101之內壁面之1周期之間產生的電位變動幅度Vppc503。再者,表示直流電壓值Ew504、Ep505、Ec506作為各者之電位的平均值。
首先,處理室101內壁之介電質105之面對電漿102之內壁面的電位變動幅度Vppc503,在第1高頻電力被供給至基材109及晶圓107之狀態下,為「處理室101內壁面全體和框體103之間的電介質製之構件之靜電電容>>包括處理室101內壁面和晶圓107之間的電漿102及電漿鞘的媒體之靜電電容」。因此,由於處理室101內壁面之高頻電力所致的電位變動幅度Vppc503相對於晶圓107上之電位變動幅度Vppw501非常小,故即使忽略亦可。
而且,由於電漿102中之帶負電荷的電子,與其他正負離子相比質量較低速度更快,因此很快從電漿102耗散而射入至壁,依此存在電漿102之瞬時之電位507總是高於處理室101內壁面之瞬時電位508或晶圓107之瞬時電位509的物理性限制,因此從圖6,作為表示晶圓107上面的平均電位Ew504相對於處理室101的內壁面的平均電位Ec506低多少電位的電位差的自偏壓電壓Vdc510,係使用電漿102的電位變動幅度Vppp502,和晶圓之高頻電位變動幅度Vppw501,近似性地由下式(3)表示。
在此,鞘層電壓Vb511係電漿102之平均電位Ep505和晶圓107之平均電位Ew504之間的電位差,鞘層電壓Vc512係電漿102之平均電位Ep505和處理室101內壁面之平均電位Ec506之間的電位差。
一般而言,在使用藉由電容耦合被形成的電漿(電容耦合型電漿或電容耦合電漿)的基板之處理中,當將被供給高頻電力之基板的面積Ab、被形成在其基板上面的電漿鞘層電壓(電位差)之值設為Vb511,將在處理室內部面向電漿之接地(通地)電極之面積設為Ac,將被形成在接地電極上之電漿鞘層電壓(電位差)之值設為Vc512時,一般而言存在以Vb/Vc=(Ac/Ab)^q,q=1~2.5之式子表示的關係。通常,在電漿處理裝置中,因具有Ac/Ab=1.5~3之面積比,故當將此帶入至先前的式子時,則成為下式(4)。
藉由式(3)和式(4),為Vdc=-(Vppw/2)×(1-2/(β+1)),在β=1.5~15之情況,則以下式(5)表示。
式(5)可以表示為表示為Vdc = −0.27Vppw±0.17Vppw,在本實施例中,將−0.27×Vppw視為自偏壓之推測電壓Vdcs,將0.17×Vppw視為推測誤差。因推測誤差係與Vppw之值成比例增減,故推測誤差之最大值係由Vppw為最大的Vppwmax決定的值。即是,靜電夾具平均電壓Eesc406和上升銷下部電壓Eps407的控制電壓與實際的自偏壓電壓Vdc的電位差之中有可能為最大的電位差δmax由下式(6)表示。
0.17×Vppwmax+「控制之精度所致的誤差」・・・(6)
在本實施例中,Vppwmax=1500V,直流電源控制之誤差設為±50V,成為δmax=305V。而且,考慮晶圓107之背面之狀態或載置電極108之溫度所致的變動,而以靜電夾具電阻Resc=20MΩ,計算式(1)之結果,得到100MΩ> Rps>0.36MΩ。因此,在本實施例中,Rps=1MΩ。
在圖6(b)中表示適用Rps之設定值之情況的晶圓107、電漿102、處理室101內壁面之高頻電位變動Vppw、Vppp、Vppc及平均電位Ew、Ep、Ec。藉由調節上升銷下部電壓Eps、靜電夾具平均電壓Eesc,可以使自偏壓電壓Vdc510b之值成為近似於晶圓107之平均電位Ew504b之特定容許範圍內的值。而且,可知處理室101內壁面之平均電位Ec506b被維持在壁之耐電壓Vt513以下。
在以往的技術中,存在於上升銷124之貫通孔123產生無法預期的放電,突發性地發生圖2所示的導通133並且晶圓107的平均電位Ew上升的問題。在本實施例中,抑制晶圓107之平均電位Ew之突發性的上升,且抑制構成處理室101內壁面而面向電漿102之介電質膜105之絕緣破壞。因此,在處理室101內部減少異物的產生,提升處理之良率和穩定性、重現性。
再者,藉由靜電夾具電極之平均電壓Eesc被調節成晶圓107之自偏壓推測電壓Vdcs之特定容許範圍內的值,晶圓107之平均電位Ew和靜電夾具電極之平均電壓Eesc成為被容許之範圍內的近似值,晶圓107的平均電位Ew與內側靜電夾具電極115、外側靜電夾具電極116之各者的電位之間的電位差相等,與以往技術相比,吸附晶圓107的力,在這些電極上方的介電質膜122的上面之差異變小,可以精確地調節晶圓107的溫度。依此,可以提升蝕刻均勻性。
即使代替如上所述般地推測自偏壓電壓Vdc,從預先測量到的實測值中求出推測在蝕刻處理中變動的自偏壓電壓Vdc的轉換公式亦可。在此情況,將所使用的處理條件之中,轉換公式與實際自偏壓電壓Vdc之差可能會成為最大之時的差值用於電位之差的最大值δmax。
在上述實施例的電漿處理裝置100中,包括處理室101的下部,構成處理室101內壁的金屬製之框體103之部分的幾乎整體,可以藉由噴塗膜被覆蓋,同時面向電漿102之密度小的區域,並且由鋁或其合金構成之處的表面使用陽極氧化覆膜。若藉由本發明者之研究時,在本例中,在剛開始使用電漿處理裝置100的初期,處理室101的內壁面與接地電極之間的電阻為Rc=2MΩ,但進行了長時間(在本例中為100小時)電漿處理之後的時點,下降至Rc=60kΩ。再者,耐電壓Vt為110V。
再者,本例之晶圓107為矽製,雙極型之靜電夾具電極和晶圓107之間的靜電夾具電阻Resc為2.5MΩ。使用的最大的Vppw為1000V。
使用上述實施例的式(1)求出適當上升銷下部電阻Rps之結果,在初期和長期使用時,上升銷下部電阻Rps為100MΩ>Rps>3.2MΩ,在處理室101,將晶圓107之處理進行100小時之情況,因成為100MΩ>Rps>42kΩ,故上升銷下部電阻Rps設為5MΩ。
本例中,上升銷下部電阻Rps設置為5MΩ,不控制上升銷下部電壓Eps和靜電夾具平均電壓Eesc,而維持在0V,且在Vppw1000V之條件下使用之情況,產生約為270V的自偏壓電壓Vdc。在此情況,由式(2)可知,在初期及長期使用時之處理室101的內壁面狀態,預測處理室101內壁面的平均電位Ec如147V般,為相對性較高的值,高於耐電壓Vt,有可能產生晶圓107和上升銷124下部或上升銷保持具126上面之導電體製之構件之間的無預期的放電或導通,進而在處理室101內部產生無預期的放電(異常放電)。
因此,必須適當地調節上升銷下部電壓Eps和靜電夾具平均電壓Eesc。但是,在如上述般進行長期間處理之後,由於處理室101和接地電極之間的電阻Rc變小,故處理室101內壁面之平均電位Ec被預測為9V程度,產生異常放電之可能性降低。然而,當上升銷下部電阻Rps低於本例中所設定的範圍之情況,在貫通孔123產生無預期的導通之時,處理室101內壁面的平均電位Ec增加相當於自偏壓電壓Vdc的量,處理室101內壁的耐電壓變弱之結果,產生異常放大,有在晶圓107產生異物之虞。
在上述實施例中,使用了約翰遜-拉貝克(Johnsen-Rahbek)型之靜電夾具,但即使使用庫侖型之靜電夾具代替亦可。在該庫倫方式之靜電夾具之情況,因Resc>>Rc,故式(1)成為下式(7)。
當將其他設為與實施例1相同的條件時,成為處理室內壁之電阻Rc=0.2MΩ、耐電壓Vt=110V條件、Vppw最大值Vppwmax=1500V、直流電源控制誤差50V。
適當的上升銷下部電阻Rps之值係由式(7)成為100MΩ>Rps>0.355MΩ,與實施例1相等。即使與上述實施例相同,本例之情況也設為Rps=1MΩ亦可。
再者,上升銷下部電壓Eps、靜電夾具平均電壓Eesc為Vdcs=0.27×Vppw,使因應供給至晶圓107的第1高頻電力的大小而變化。
在本例之情況,靜電夾具電極之平均電壓Eesc不對晶圓107之平均電位Ew及電漿102之平均電位Ep造成影響。將上升銷下部電阻Rps設定成如上述般,若控制上升銷下部電壓Eps時,即使在收納上升銷124之貫通孔123內部產生無預期的導通之情況,亦抑制晶圓102之平均電位Ew之上升。但是,為了消除吸附力的偏壓,以將靜電夾具平均電壓Eesc調節成與自偏壓電壓Vdc相匹配為佳。若針對晶圓107之面內方向,吸附力均勻性高時,針對晶圓107之面內方向的溫度之偏壓下降,提升蝕刻處理等之處理的均勻性或穩定性。
另外,即使在晶圓107之處理中,以數赫茲到幾十赫茲以上之頻帶的頻率,週期性開啟關閉(ON、OFF)第1高頻電力的供給,執行所謂的時間調製以將高頻電力供給至基材109之情況,求出在第1高頻電力在ON期間的自偏壓之推測電壓Vdcs乘上相對於ON之時間對該處理期間全體的比率後的值,作為時間平均Vdcs值,根據該平均的Vdsc之值,調節上升銷下部電壓Eps和靜電夾具電極的平均電壓Eesc亦可。其理由係因為處理室101內壁之介電質膜之取向極化或離子極化持有比時間調製晶圓偏壓之ON、OFF之頻率慢的時間常數,故藉由極化之吸收電流,施加於處理室內壁的電位被平均化之故。
另外,本發明並非限定於上述實施例,包含各種變形例。實施例是為了以易於理解的方式說明本發明而詳細敘述,並非被限定於一定要與所說明的所有使用條件相同者。再者,能夠將某實施例之構成之一部分置換成其他的實施例之構成。再者,不限於實施例中所舉出的一例的控制電壓或設定電阻值、耐電壓、處理室壁的電阻者。
在圖7表示於處理室內壁之電阻Rc=50kΩ~ 1.2MΩ、直流電源之控制精度10~50V、靜電夾具電阻Resc= 2.5MΩ~3GΩ、處理室壁之耐電壓Vt=75V~125V之範圍之各種的情況,使用晶圓之Vppw高達1000V之製程之情況,由式(1)及式(6),求出所需的上升銷下部電阻Rps的下限值。
圖7中的每個點為各種參數的組合之情況。處理室內壁之電阻Rc為假設處理室內壁為噴塗膜之情況的範圍。若依據計算時,當處理室內壁的電阻Rc設為1.2MΩ以上,由於在蝕刻處理中處理室內壁內面之平均電位Ec取決於參數之組合,而不管上升銷下部電阻之設定如何,有超過耐電壓Vt之可能性,故必須將處理室內壁的電阻Rc設計為1.2MΩ以下。此受到JR方式之靜電夾具電阻Resc的相對大小的限制。
靜電夾具電阻Resc係在從JR方式到庫侖方式的範圍內假設的範圍。處理室內壁的耐電壓Vt係在以噴塗膜為主,在一部分使用鋁的陽極氧化膜的裝置中,在幾個製程中,從測量到耐電壓Vt之結果得到的範圍。
直流電源之控制精度一般在可能的範圍內。若為相當於上述範圍之裝置時,若在上升銷下部電阻Rps設定35MΩ以上的電阻值601時,則可以在Vppw為1000V以下的製程中實現本例的效果。較理想為設定為100MΩ> Rps>35MΩ,依此可以縮短上升銷124下部的電荷逃逸的時間常數,也可以防止產生導通後的上升銷124下部的帶電。
[產業上之利用可行性]
本發明之電漿處理裝置可以利用於在製造半導體裝置之工程中被使用的半導體晶圓之處理裝置。
100:電漿處理裝置
101:處理室
102:電漿
103:框體
104:頂板
105:噴塗膜
106:陽極氧化膜
107:晶圓
108:載置電極
109:基材
110:電壓檢測器
111:匹配箱
112:高頻電源
124:上升銷
125:轂部
126:上升銷保持具
127:樑部
128:驅動機構
129:上升銷下部電阻
130:可變直流電源
131:接地電極
132:電阻
133:導通
136:波紋管
[圖1]為示意性地表示本發明之實施例所涉及之電漿處理裝置之構成之概略的縱剖面圖。
[圖2]為示意性地表示在圖1所示之實施例所涉及之電漿處理裝置之構成追加包含於晶圓的處理中產生的電漿之等價性的電路和其要素之構成的概略之縱剖面圖。
[圖3]為示意性地表示在圖1所示之實施例所涉及之電漿處理裝置中,檢測處理室之內壁之電阻Rc及耐電壓Vt之方法的1例的縱剖面圖。
[圖4]為使用圖3所示之檢測方法而獲得的電阻值相對於從可變直流電源被施加至暫設電極之電壓之變化的變化之曲線圖。
[圖5]為示意性地說明本發明之上升銷下部之電阻值之適當範圍的曲線圖。
[圖6]為表示圖1所示之實施例所涉及之電漿處理裝置進行之晶圓的處理中,電源輸出隨著時間變化而變化的曲線圖。
[圖7]為求出所需的上升銷下部電阻Rps之下限值的曲線圖。
100:電漿處理裝置
101:處理室
102:電漿
103:框體
104:頂板
105:噴塗膜
106:陽極氧化膜
107:晶圓
108:載置電極
109:基材
110:電壓檢測器
111:匹配箱
112:高頻電源
113:膜
114:絕緣板
115:內側靜電夾具電極
116:外側靜電夾具電極
117:可變直流電源
118:可變直流電源
119:半導電性膜
122:介電質膜
123:貫通孔
124:上升銷
125:轂部
126:上升銷保持具
127:樑部
128:驅動機構
129:上升銷下部電阻
130:可變直流電源
131:接地電極
132:電阻
133:導通
134:底板
135:空間
136:波紋管
Claims (6)
- 一種電漿處理裝置,具備:處理室,其係被配置在真空容器內部且在內側形成電漿;晶圓台,其係被配置在該處理室內部,處理對象之晶圓被載置於其上方;靜電夾具,其係包含被配置在覆蓋該晶圓台上面的介電質製之膜內,用以靜電吸附被載置於該介電質製之膜上的上述晶圓之膜狀的靜電吸附電極;高頻電極,其係被配置在上述晶圓台內部,在上述晶圓的處理中供給高頻電力;及上升銷,其係被配置在上述晶圓台內部且在上下方向移動而使上述晶圓上下移動的上升銷,且下部與導電體製之構件連接,其中將上述靜電吸附電極和上述晶圓之間的電阻值設為Resc,將上述電漿和經通過上述處理室之內壁面的接地電極之間之電阻設為Rc,將上述電漿和構成上述處理室之上述真空容器之間的耐電壓設為Vt,將上述晶圓的處理中實際在上述晶圓產生的自偏壓電壓Vdc和其預測值Vdcs之差的預測最大值設為δmax時,將直流電源和與此電性連接的上述上升銷之下部之間的電阻值設為Rps,設定在100MΩ>Rps>1/{(Vt/((δmax-Vt).Rc))-(1/Resc)}的範圍,並且將上述靜電吸附電極之電位的平均值設為Eesc時,在上述晶圓的處理中,調節成上述上升銷下部之電壓值Eps和上述靜電吸附電極之電位的平均值Eesc與上述晶圓之自偏壓電壓之預測值Vdcs相匹配。
- 如請求項1所載之電漿處理裝置,其中被設置在上述處理室內部,且面向上述電漿的接地電極相對於上述晶圓之面積的比率為1.5以上3以下,將藉由上述高頻電力被形成在上述晶圓上之電位的振幅值設為Vppw,將上述晶圓之自偏壓電壓之預測值Vdcs設為-0.27×Vppw±δmax,將δmax設為Vppw之最大值Vppmax×0.17±50。
- 如請求項1或2所載之電漿處理裝置,其中上述自偏壓電壓之預測值Vdcs係事先以Vpp之函數來決定。
- 如請求項1或2所載之電漿處理裝置,其中上述靜電夾具為雙極型的靜電夾具。
- 如請求項1或2所載之電漿處理裝置,其中上述處理室之內壁面係由包含覆膜的介電質製的構件構成。
- 如請求項5所載之電漿處理裝置,其中上述介電質製之構件包含陽極氧化覆膜,上述電漿和通過上述處理室之內壁面的接地電極之間的電阻Rc為1.2MΩ以下,上述高頻電力之電位的振幅值Vppw為1000V以下,上述電阻值Rps被調節成100MΩ>Rps>35MΩ。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
WOPCT/JP2021/007005 | 2021-02-25 | ||
PCT/JP2021/007005 WO2022180723A1 (ja) | 2021-02-25 | 2021-02-25 | プラズマ処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202234514A TW202234514A (zh) | 2022-09-01 |
TWI830156B true TWI830156B (zh) | 2024-01-21 |
Family
ID=83047854
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111106816A TWI830156B (zh) | 2021-02-25 | 2022-02-24 | 電漿處理裝置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US20240047258A1 (zh) |
JP (1) | JP7350995B2 (zh) |
KR (1) | KR102662551B1 (zh) |
CN (1) | CN115250648A (zh) |
TW (1) | TWI830156B (zh) |
WO (1) | WO2022180723A1 (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002252276A (ja) * | 2001-11-27 | 2002-09-06 | Tokyo Electron Ltd | 自己バイアス測定方法及び装置並びに静電吸着装置 |
JP2006351678A (ja) * | 2005-06-14 | 2006-12-28 | Sharp Corp | プラズマ処理装置 |
TW202002726A (zh) * | 2018-06-26 | 2020-01-01 | 日商日立全球先端科技股份有限公司 | 電漿處理裝置及電漿處理方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5900062A (en) * | 1995-12-28 | 1999-05-04 | Applied Materials, Inc. | Lift pin for dechucking substrates |
US5904779A (en) * | 1996-12-19 | 1999-05-18 | Lam Research Corporation | Wafer electrical discharge control by wafer lifter system |
US5933314A (en) | 1997-06-27 | 1999-08-03 | Lam Research Corp. | Method and an apparatus for offsetting plasma bias voltage in bi-polar electro-static chucks |
TWI234417B (en) | 2001-07-10 | 2005-06-11 | Tokyo Electron Ltd | Plasma procesor and plasma processing method |
JP4468194B2 (ja) * | 2005-01-28 | 2010-05-26 | 株式会社日立ハイテクノロジーズ | プラズマ処理方法およびプラズマ処理装置 |
JP5112808B2 (ja) * | 2007-10-15 | 2013-01-09 | 筑波精工株式会社 | 静電型補強装置 |
JP2011187881A (ja) | 2010-03-11 | 2011-09-22 | Hitachi High-Technologies Corp | プラズマ処理装置および方法 |
JP6357436B2 (ja) * | 2014-07-25 | 2018-07-11 | 株式会社日立ハイテクノロジーズ | プラズマ処理装置 |
JP6708358B2 (ja) * | 2016-08-03 | 2020-06-10 | 株式会社日立ハイテク | プラズマ処理装置及び試料の離脱方法 |
-
2021
- 2021-02-25 KR KR1020227005691A patent/KR102662551B1/ko active IP Right Grant
- 2021-02-25 CN CN202180004939.3A patent/CN115250648A/zh active Pending
- 2021-02-25 WO PCT/JP2021/007005 patent/WO2022180723A1/ja active Application Filing
- 2021-02-25 US US17/642,821 patent/US20240047258A1/en active Pending
- 2021-02-25 JP JP2022516321A patent/JP7350995B2/ja active Active
-
2022
- 2022-02-24 TW TW111106816A patent/TWI830156B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002252276A (ja) * | 2001-11-27 | 2002-09-06 | Tokyo Electron Ltd | 自己バイアス測定方法及び装置並びに静電吸着装置 |
JP2006351678A (ja) * | 2005-06-14 | 2006-12-28 | Sharp Corp | プラズマ処理装置 |
TW202002726A (zh) * | 2018-06-26 | 2020-01-01 | 日商日立全球先端科技股份有限公司 | 電漿處理裝置及電漿處理方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202234514A (zh) | 2022-09-01 |
WO2022180723A1 (ja) | 2022-09-01 |
US20240047258A1 (en) | 2024-02-08 |
KR102662551B1 (ko) | 2024-05-03 |
JP7350995B2 (ja) | 2023-09-26 |
JPWO2022180723A1 (zh) | 2022-09-01 |
KR20220123373A (ko) | 2022-09-06 |
CN115250648A (zh) | 2022-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9142391B2 (en) | Method of manufacturing semiconductor device | |
TWI747837B (zh) | 用於電漿處理腔室的邊緣環組件及用於電漿處理的系統 | |
JP4468194B2 (ja) | プラズマ処理方法およびプラズマ処理装置 | |
JP4838736B2 (ja) | プラズマ処理装置 | |
TWI533395B (zh) | 電漿處理裝置及半導體裝置之製造方法 | |
US9455125B2 (en) | Substrate processing apparatus | |
US20080236492A1 (en) | Plasma processing apparatus | |
JPH0730468B2 (ja) | ドライエッチング装置 | |
US9011635B2 (en) | Plasma processing apparatus | |
US20040040931A1 (en) | Plasma processing method and plasma processor | |
US20200083026A1 (en) | Plasma processing device | |
TW201715561A (zh) | 電漿處理裝置 | |
JP2016031955A (ja) | プラズマ処理装置およびプラズマ処理方法 | |
KR20190025365A (ko) | 플라즈마 처리 장치 및 이를 이용한 반도체 소자의 제조 방법 | |
JP2015072825A (ja) | プラズマ処理装置およびプラズマ処理方法 | |
TWI830156B (zh) | 電漿處理裝置 | |
JP2005167283A (ja) | プラズマ処理装置及びプラズマ処理方法 | |
CN111146065A (zh) | 载置台和基板处理装置 | |
JP3578739B2 (ja) | プラズマ装置 | |
WO2019229784A1 (ja) | プラズマ処理装置 | |
JP2011187881A (ja) | プラズマ処理装置および方法 | |
JP3854747B2 (ja) | プラズマ処理装置 | |
JP2023550342A (ja) | 静磁場を使用するプラズマ一様性制御 |