TWI818609B - 晶片堆疊結構 - Google Patents

晶片堆疊結構 Download PDF

Info

Publication number
TWI818609B
TWI818609B TW111124559A TW111124559A TWI818609B TW I818609 B TWI818609 B TW I818609B TW 111124559 A TW111124559 A TW 111124559A TW 111124559 A TW111124559 A TW 111124559A TW I818609 B TWI818609 B TW I818609B
Authority
TW
Taiwan
Prior art keywords
chip
source
gate
electrically connected
switch
Prior art date
Application number
TW111124559A
Other languages
English (en)
Other versions
TW202401415A (zh
Inventor
林逸程
Original Assignee
大陸商艾科微電子(深圳)有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商艾科微電子(深圳)有限公司 filed Critical 大陸商艾科微電子(深圳)有限公司
Application granted granted Critical
Publication of TWI818609B publication Critical patent/TWI818609B/zh
Publication of TW202401415A publication Critical patent/TW202401415A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Apparatus For Radiation Diagnosis (AREA)
  • Investigating Or Analysing Biological Materials (AREA)

Abstract

一種晶片堆疊結構包括導線架、第一開關晶片、導電夾片及控制晶片。導線架包括晶片基座與接地引腳。第一開關晶片包括第一汲極、第一源極及第一閘極。第一源極與第一閘極配置於第一開關晶片的第一面,第一汲極配置於第一開關晶片的第二面,且第一汲極電連接晶片基座。導電夾片包括導線架端與晶片端,且晶片端包括第一面與第二面。第一面電連接第一源極,且導線架端電連接接地引腳。控制晶片包括結合面,且結合面電連接且貼合第二面或第一源極

Description

晶片堆疊結構
本發明係有關一種晶片堆疊結構,尤指一種可避免磁場干擾的晶片堆疊結構。
在現有的功率轉換器中,通常需要使用電感、電容搭配開關元件的切換來控制功率轉換器的電力轉換,且通常是使用金氧半場效電晶(MOSFET)體來做為開關元件使用。具體地,功率轉換器中的開關元件大多使用金氧半場效電晶晶片,搭配例如但不限於,用以驅動或控制金氧半場效電晶晶片的晶片封裝而成,以構成特定封裝結構的開關元件。
以圖1為例為習知的開關元件封裝結構。傳統的開關元件封裝結構包括導線架1、第一開關晶片2及控制晶片4。第一開關晶片2與控制晶片4係貼合於導線架1,且控制晶片4通過打線的方式電連接到第一開關晶片2的各極與導線架1。由於各元件係以平鋪的方式構成開關元件封裝結構,因此在功率轉換器的電路上所佔的面積較大,無法有效地提升整體電路的功率密度。另外一方面,由於第一開關晶片2運作而高頻切換導通與關斷時會產生高頻雜訊。但是,第一開關晶片2與控制晶片4由於控制與偵測需求,連接彼此之間 的打線又無法相互隔離,因此無法有效地避免第一開關晶片2通電而運作時的雜訊通過磁場去干擾控制晶片4的作動。
所以,如何設計出一種可避免磁場干擾的晶片堆疊結構,以避免第一開關晶片通電而運作時的雜訊通過磁場去干擾控制晶片的作動,且降低開關元件封裝結構配置於電路板上的面積,乃為本案創作人所欲行研究的一大課題。
為了解決上述問題,本發明係提供一種可避免磁場干擾的晶片堆疊結構,以克服習知技術的問題。因此,本發明的晶片堆疊結構包括導線架、第一開關晶片、導電夾片及控制晶片。導線架包括晶片基座與接地引腳,接地引腳傳遞接地電位。第一開關晶片包括第一汲極,第一源極,以及第一閘極;第一源極與第一閘極係配置於第一開關晶片的第一面,且第一汲極配置於第一開關晶片的第二面,第一汲極電連接該晶片基座。導電夾片包括導線架端與晶片端,且晶片端包括第一面與反向於第一面的第二面,第一面電連接該第一源極,且導線架端電連接接地引腳。控制晶片包括結合面與接點面,結合面耦接第二面,接點面包括第一閘極接點,第一閘極接點電連接第一閘極。其中,結合面貼合第二面。
於一實施例中,更包括第一導電層,第一導電層電連接第一汲極與晶片基座,第一導電層係選自銲錫、導電膠及金屬膠帶的至少其中之一。
於一實施例中,更包括第二導電層,第二導電層電連接第一源極與第一面,第二導電層係選自銲錫、導電膠及金屬膠帶的至少其中之一。
於一實施例中,控制晶片更包括電信號接點。電信號接點配置於接點面,且電信號接點電連接導線架、第一開關晶片及導電夾片的其中之一。
於一實施例中,第一面完全覆蓋第一源極,且第一閘極接點通過打線電連接第一閘極。
於一實施例中,結合面的第一表面積小於第二面的第二表面積。
於一實施例中,更包括第二開關晶片。第二開關晶片包括第二汲極,第二源極,以及第二閘極,第二源極與第二閘極係配置於第二開關晶片的第三面,且第二汲極配置於第二開關晶片的第四面;第三面係貼合第二面,且第一汲極電連接第二源極。
為了解決上述問題,本發明係提供一種可避免磁場干擾的晶片堆疊結構,以克服習知技術的問題。因此,本發明的晶片堆疊結構包括導線架、第一開關晶片、導電夾片及控制晶片。導線架包括晶片基座與接地引腳,接地引腳傳遞接地電位。第一開關晶片包括第一汲極,第一源極,以及第一閘極;第一源極與第一閘極係配置於第一開關晶片的第一面,且第一汲極配置於第一開關晶片的第二面,第一汲極電連接該晶片基座。導電夾片包括導線架端與晶片端,且晶片端包括第一面與反向於第一面的第二面,第一面電連接該第一源極,且導線架端電連接接地引腳,導電夾片覆蓋部分第一源極,第一源極具有未被導電夾片所覆蓋的源極外露區。控制晶片包括結合面與接點面,結合面耦接第二面,接點面包括第一閘極接點,第一閘極接點電連接第一閘極。其中,結合面貼合於源極外露區。
於一實施例中,更包括第一導電層,第一導電層電連接第一汲極與該晶片基座,第一導電層係選自銲錫,導電膠及金屬膠帶的至少其中之一。
於一實施例中,更包括第二導電層黏合第一源極、控制晶片之結合面、與導電夾片之第一面,第二導電層係選自銲錫、導電膠及金屬膠帶的至少其中之一,而可電連接該第一源極24與該導電夾片。
於一實施例中,控制晶片更包括電信號接點。電信號接點配置於接點面,且電信號接點電連接導線架、第一開關晶片及導電夾片的其中之一。
於一實施例中,第一面未完全覆蓋第一源極,且第一閘極接點通過打線電連接第一閘極。
於一實施例中,結合面的第一表面積小於第二面的第二表面積。
於一實施例中,更包括第二開關晶片。第二開關晶片包括第二汲極,第二源極,以及第二閘極,第二源極與第二閘極係配置於第二開關晶片的第三面,且第二汲極配置於第二開關晶片的第四面;第三面係貼合第二面,且第一汲極電連接第二源極。
本發明之主要目的及功效在於,控制模組於換向期間觀測並記錄負載端電壓的磁通偏移量,且於閘流體成功關斷後,調整直流交流轉換電路所輸出的第三電壓來對磁通進行補償,以維持磁通平衡而達到抑制湧浪電流之功效。
為了能更進一步瞭解本發明為達成預定目的所採取之技術、手段及功效,請參閱以下有關本發明之詳細說明與附圖,相信本發明之目的、特徵與特點,當可由此得一深入且具體之瞭解,然而所附圖式僅提供參考與說明用,並非用來對本發明加以限制者。
100A、100B、100C、100D:晶片封裝件
1:導線架
10、10A:晶片基座
12G:接地引腳
12:引腳
2:第一開關晶片
22:第一汲極
24:第一源極
24a:源極外露區
26:第一閘極
2A:第一面
2B:第二面
3、3’:導電夾片
32:導線架端
34:晶片端
342:第一面
344:第二面
4:控制晶片
45:結合面
47:接點面
42:接點
42a:接地接點
42b:第一閘極接點
42c:電信號接點
42d:第二閘極接點
44:打線
52:第一導電層
54:第二導電層
56:第三導電層
58:第四導電層
6:第二開關晶片
62:第二汲極
64:第二源極
66:第二閘極
6A:第三面
6B:第四面
X:長度
Y:寬度
圖1為習知的開關元件封裝結構; 圖2為本發明可避免磁場干擾的晶片堆疊結構第一實施例的側視圖;圖3為本發明可避免磁場干擾的晶片堆疊結構第一實施例的俯視圖;圖4為本發明可避免磁場干擾的晶片堆疊結構第二實施例的側視圖;圖5為本發明可避免磁場干擾的晶片堆疊結構第三實施例的側視圖;圖6為本發明可避免磁場干擾的晶片堆疊結構第三實施例的俯視圖;及圖7為本發明可避免磁場干擾的晶片堆疊結構第四實施例的側視圖。
茲有關本發明之技術內容及詳細說明,配合圖式說明如下:請參閱圖2為本發明可避免磁場干擾的晶片堆疊結構第一實施例的側視圖,復配合參閱圖1。晶片封裝件100A主要是為開關元件封裝結構,且晶片封裝件100包括導線架1(lead frame)、第一開關晶片2、導電夾片3(copper clip)及控制晶片4。導線架1包括晶片基座10(die paddle)與複數個引腳(lead finger),複數個引腳中包括了多種不同功能的引腳(例如但不限於I/O、偵測等),還包括由一至多個引腳所組成的接地引腳12G,且接地引腳12G用以傳遞接地電位。第一開關晶片2為第一電晶體開關(transistor switch),且包括第一汲極22、 第一源極24及第一閘極26。第一源極24與第一閘極26配置於第一開關晶片2的第一面2A,且第一汲極22配置於第一開關晶片2的第二面2B,第一汲極22電連接晶片基座10。值得一提,導線架1較佳的可以為合金材料,其主要是可通過蝕刻、沖壓等技術而形成特定結構。
其中,第一開關晶片2為常規電晶體晶片。第一汲極22的電極面積大於第一源極24與第一閘極26的電極面積,且第一源極24的電極面積大於第一閘極26的電極面積。開關晶片製程要在晶圓表面形成源極、汲極、閘極的製程一般會有離子佈植(ion implantation)、沉積(deposition)、氧化(oxidation)、蝕刻(etch)等,其為習知技術,在此不再加以贅述。由於本發明的第一開關晶片2使用常規開關晶片(例如但不限於,汲極配置於開關晶片的第一面,且閘極與源極配置於開關晶片的第二面),並非使用特規的開關架構(例如但不限於,源極配置於開關晶片的第二面,且閘極與汲極配置於開關晶片的第一面,源極與汲極的位置恰與本案相反),這二者的成本明顯是常規開關晶片較為便宜。因此相較於使用特規的開關架構,本發明使用常規開關晶片可以達到節省晶片成本之功效。
導電夾片3包括導線架端32與晶片端34,且晶片端34包括第一面342與反向於第一面342的第二面344。第一面342電連接第一源極24,且導線架端32電連接接地引腳12G。控制晶片4包括結合面45與接點面47,結合面45的一面貼合導電夾片3的第二面344,且接點面47配置有複數個接點42。接點42至少包括接地接點42a與第一閘極接點42b,且接地接點42a電連接導電夾片3,以作為控制晶片4接地或偵測之用。第一閘極接點42b電連接第一閘極26,以作為控制晶片4控制或偵測之用。較佳的,接地接點42a可通過打線 44(wire bond)電連接導電夾片3,且第一閘極接點42b也可通過打線44電連接第一閘極26,以提供良好的訊號傳輸之用。其中,導電夾片3的材質較佳的可以為銅,但也可以為具有良好導電性的金屬材質。值得一提,於本發明之一實施例中,晶片封裝件100A主要是包括了單顆第一開關晶片2搭配控制晶片4的架構,主要是可通過控制晶片4來控制第一開關晶片2的導通與關斷。
較佳地,第一汲極22的電極可直接地貼合晶片基座10,且在第一汲極22與晶片基座10之間還可以包括第一導電層52,第一導電層52電連接該第一汲極22與該晶片基座10。導電夾片3的第一面342可直接地貼合第一源極24的電極,且具體的結構為第一面342完全覆蓋於第一源極24的另一面。同樣地,在第一面342與第一源極24的電極之間還可以包括第二導電層54,第二導電層54電連接第一源極24與第一面342。第一導電層52與第二導電層54可以選自銲錫、導電膠及金屬膠帶的至少其中之一,主要係用以黏合第一汲極22的電極與晶片基座10,以及第一面342與第一源極24的電極之用。相似地,導電夾片3的導線架端32可直接地貼合接地引腳12G,且在導線架端32與接地引腳12G之間也可以包括用以黏合的導電層。由於晶片封裝件100A的堆疊結構在高頻大電力的路徑(即由晶片基座10、第一汲極22、第一源極24、導電夾片3與接地引腳12G所構成的路徑),皆使用貼合且電連接的方式實施,在元件與元件之間並不存在打線等線路,因此可以降低元件與元件連接的阻抗(即打線等線路的等校阻抗)。
進一步而言,當第一電晶體開關2因導通關斷狀態改變而產生電磁輻射時,導電夾片3可屏蔽電磁輻射,以降低電磁輻射抵達控制晶片4的強度。具體的,由於在第一開關晶片2通電而運作時(即被以特定頻率控制導通/關 斷時),高頻大電力的雜訊(noise)會通過磁場去干擾到控制晶片4的訊號偵測、回授補償、輸出控制等弱電的訊號傳遞。由於控制晶片4的訊號傳遞非常敏感,稍有雜訊耦合時,會使得控制晶片4的訊號偵測、回授補償、輸出控制不準確而影響到控制晶片4的特性,甚至會使得整個晶片封裝件100A運作失效的風險。
因此,高頻大電力與弱電通常要相互隔離以避免發生上述的狀況。然而,由於本發明的控制晶片4與第一開關晶片2二者之間係具有接地層(即導電夾片3與第二導電層54所構成的接地層)的緣故,而相互隔開抑制電磁輻射干擾(即接地層提供了較為穩定,且可抑制或緩衝雜訊的電位),因此可以避免第一開關晶片2通電而運作時的雜訊通過磁場去干擾控制晶片4的作動。此外,由於本發明的晶片封裝件100A係為各組件向上堆疊的結構,因此相較於習知的平面配置結構,可以使得晶片封裝件100A配置在電路板上所占的面積更小,有利於提升整體電路的功率密度的優勢。
請參閱圖3為本發明可避免磁場干擾的晶片堆疊結構第一實施例的俯視圖,復配合參閱圖1~3B。控制晶片更包括至少一電信號接點42c,電信號接點42c配置於接點面47,且電信號接點42c電連接導線架1、第一開關晶片2及導電夾片3的其中之一(圖3係以電連接第一開關晶片2為例),以作為控制晶片4控制或偵測之用。其中,電信號接點42c也可通過打線44電連接導線架1、第一開關晶片2及導電夾片3的其中之一,以分別提供良好的訊號傳輸或接地之用。導電夾片3的第一面342完整的覆蓋於第一源極24,且導電夾片3的長度X與寬度Y皆大於控制晶片4,使得控制晶片4的結合面45(同於接點面47)的第一表面積小於導電夾片3的第二面344的第二表面積。在導電夾片3的 導線架端32的寬度Y也較寬,因此可使用包括多個接地引腳12G的導線架1做相容性的貼合。
由於導電夾片3具有較大的表面積,具有良好的散熱效果,因此控制晶片4可通過導電夾片3來進行散熱,且第一開關晶片2除了可通過第一汲極22對晶片基座10散熱外,更可以通過第一源極24對導電夾片3進行散熱。在第一開關晶片2通電而運作時所產生大量的熱,可以通過晶片基座10與導電夾片3的大面積的接觸而使第一開關晶片2通過這二面將熱量迅速的傳遞出去。因此,通過本發明導電夾片3具有較大的表面積的設計,可以大幅地提高晶片封裝件100A內部的散熱效率。
請參閱圖4為本發明可避免磁場干擾的晶片堆疊結構第二實施例的側視圖,復配合參閱圖1~3。本實施例的晶片封裝件100B與圖2的晶片封裝件100A差異在於,晶片封裝件100B更包括第二開關晶片6。第二開關晶片6為第二電晶體開關(transistor switch),且同於第一開關晶片2,也為常規電晶體晶片。第二開關晶片6包括第二汲極62、第二源極64及第二閘極66,第二源極64與第二閘極66配置於第二開關晶片6的第三面6A,且第二汲極62配置於第二開關晶片6的第四面6B。第二汲極62電連接導線架1的晶片基座10A,且晶片基座10A與晶片基座10彼此分離。
第三面6A係貼合第二面2B,且第一汲極22電連接第二源極64。其中,晶片基座10、第二源極64及第一汲極22的電極彼此電連接,使這三者為共接點。相似於圖2,控制晶片4還包括第二閘極接點42d,第二閘極接點42d電連接第二閘極66,以作為控制晶片4控制或偵測之用。值得一提,於本發明之一實施例中,晶片封裝件100B主要是包括了二顆開關晶片2、6搭配控制晶 片4的架構,主要是可通過控制晶片4來控制第一開關晶片2與第二開關晶片6的導通與關斷。尤其可用於例如但不限於,降壓轉換器,且晶片基座10A可用以接收外部輸入電壓。
較佳地,晶片基座10與第二源極64的電極分別部分覆蓋第一汲極22的電極,且在第二源極64與第一汲極22之間還可以包括第三導電層56。同樣地,第二汲極62的電極可直接地貼合晶片基座10A,且在第二汲極62與晶片基座10A之間還可以包括第四導電層58。第三導電層56與第四導電層58可以選自銲錫、導電膠及金屬膠帶的至少其中之一,主要做黏合之用。由於晶片封裝件100B的堆疊結構在高頻大電力的路徑,皆使用貼合且電連接的方式實施,在元件與元件之間並不存在打線等線路,因此可以降低元件與元件連接的阻抗(即打線等線路的等校阻抗)。同樣地,第一電晶體開關與第二電晶體開關因導通關斷狀態改變而產生電磁輻射時,導電夾片3可屏蔽電磁輻射,以降低電磁輻射抵達控制晶片4的強度。
請參閱圖5為本發明可避免磁場干擾的晶片堆疊結構第三實施例的側視圖,復配合參閱圖1~4。本實施例之晶片封裝件100C與圖2的晶片封裝件100A差異在於控制晶片4的結合面45貼合第一源極24的電極,導電夾片3覆蓋第一源極24之部分,第一源極24具有未被導電夾片3所覆蓋的源極外露區24a,結合面45實質上貼合於源極外露區24a。由於在導電夾片3’的第一面342電連接第一源極24的電極的情況下,第一源極24為接地電位。因此,可以如同第一實施的晶片封裝件100A,控制晶片4與第一開關晶片2通過這二者之間的接地層(即導電夾片3’與第一源極24所構成的接地層)的緣故而相互隔開, 同樣可以避免第一開關晶片2通電而運作時的雜訊通過磁場去干擾控制晶片4的作動。
具體地,導電夾片3’的第一面342可直接地貼合第一源極24的另一面,且第一面342並未完整的覆蓋於第一源極24的電極(大致上僅覆蓋第一源極24的電極的一半面積),因此使得控制晶片4的結合面45可直接地貼合第一源極24的部分電極。同樣地,在第一面342、控制晶片4及第一源極24的電極之間也可以包括第二導電層54,主要係用以黏合第一面342、控制晶片4及第一源極24的電極之用,第二導電層54並電連接第一源極24與導電夾片3。此外,由於本發明的晶片封裝件100C係為各組件向上堆疊的結構,且省去了導電夾片3’的向上堆疊空間,因此可以使得晶片封裝件100C除了配置在電路板上所占的面積更小外,且其高度可以略小於晶片封裝件100C,可更加地有利於提升整體電路的功率密度的優勢。值得一提,於本發明之一實施例中,圖5未提及之元件及其結構皆相似於圖2,在此不再加以贅述。
請參閱圖6為本發明可避免磁場干擾的晶片堆疊結構第三實施例的俯視圖,復配合參閱圖1~5。本實施例之晶片封裝件100C與圖2的晶片封裝件100差異在於導電夾片3’的第一面342大致上僅覆蓋第一源極24的電極的一半面積而未完整的覆蓋於第一源極24的電極。然而,導電夾片3’的長度X與寬度Y仍然皆大於控制晶片4,使得控制晶片4的第一表面積仍小於導電夾片3’的第二面344的第二表面積。控制晶片4可通過第一源極24至導電夾片3’的路徑來進行散熱,且第一開關晶片2除了可通過第一汲極22對晶片基座10散熱外,更可以通過第一源極24對導電夾片3’進行散熱。雖然以散熱效率而言,第一實施例較為優選,然而在第一開關晶片2通電而運作時所產生大量的 熱,仍然可以通過晶片基座10與導電夾片3’的大面積的接觸而使第一開關晶片2通過這二面將熱量迅速的傳遞出去。因此,同樣可以達成提高晶片封裝件100C內部的散熱效率之功效。值得一提,於本發明之一實施例中,圖6未提及之元件及其結構皆相似於圖3,在此不再加以贅述。
請參閱圖7為本發明可避免磁場干擾的晶片堆疊結構第四實施例的側視圖,復配合參閱圖1~6。本實施例的晶片封裝件100D與圖4的晶片封裝件100B差異在於,晶片封裝件100D的各個點位(例如但不限於第一開關晶片2、第二開關晶片6等)可以通過打線的方式,相應地電連接引腳12。引腳12有別於接地引腳12G,係用於外部線路連接供I/O、偵測、控制等之用。以圖7為例,第二閘極66通過打線44電連接引腳12,以供外部線路連接使用。值得一提,於本發明之一實施例中,圖7未提及之元件及其結構皆相似於圖4,在此不再加以贅述。
惟,以上所述,僅為本發明較佳具體實施例之詳細說明與圖式,惟本發明之特徵並不侷限於此,並非用以限制本發明,本發明之所有範圍應以下述之申請專利範圍為準,凡合於本發明申請專利範圍之精神與其類似變化之實施例,皆應包括於本發明之範疇中,任何熟悉該項技藝者在本發明之領域內,可輕易思及之變化或修飾皆可涵蓋在以下本案之專利範圍。
100A:晶片封裝件
1:導線架
10:晶片基座
12G:接地引腳
2:第一開關晶片
22:第一汲極
24:第一源極
26:第一閘極
2A:第一面
2B:第二面
3:導電夾片
32:導線架端
34:晶片端
342:第一面
344:第二面
4:控制晶片
45:結合面
47:接點面
42:接點
42a:接地接點
42b:第一閘極接點
44:打線
52:第一導電層
54:第二導電層

Claims (14)

  1. 一種晶片堆疊結構,包括:一導線架,包括一晶片基座與一接地引腳,該接地引腳傳遞一接地電位;一第一開關晶片,包括一第一汲極,一第一源極,以及一第一閘極;該第一源極與該第一閘極係配置於該第一開關晶片的一第一面,且該第一汲極配置於該第一開關晶片的一第二面,該第一汲極電連接該晶片基座;一導電夾片,包括一導線架端與一晶片端,且該晶片端包括一第一面與反向於該第一面的一第二面,該第一面電連接該第一源極,且該導線架端電連接該接地引腳;及一控制晶片,包括一結合面與一接點面,該結合面耦接該晶片端的該第二面,該接點面包括一第一閘極接點,該第一閘極接點電連接該第一閘極;其中,該結合面貼合該晶片端的該第二面。
  2. 如請求項1所述之晶片堆疊結構,更包括一第一導電層,該第一導電層電連接該第一汲極與該晶片基座,該第一導電層係選自銲錫、導電膠及金屬膠帶的至少其中之一。
  3. 如請求項1所述之晶片堆疊結構,更包括一第二導電層,該第二導電層電連接該第一源極與該晶片端的該第一面,該第二導電層係選自銲錫、導電膠及金屬膠帶的至少其中之一。
  4. 如請求項1所述之晶片堆疊結構,其中該控制晶片更包括:一電信號接點,配置於該接點面,且該電信號接點電連接該導線架、該第一開關晶片及該導電夾片的其中之一。
  5. 如請求項1所述之晶片堆疊結構,其中該晶片端的該第一面完全覆蓋該第一源極,且該第一閘極接點通過一打線電連接該第一閘極。
  6. 如請求項1所述之晶片堆疊結構,其中該結合面的一第一表面積小於該晶片端的該第二面的一第二表面積。
  7. 如請求項1所述之晶片堆疊結構,更包括:一第二開關晶片,包括一第二汲極,一第二源極,以及一第二閘極,該第二源極與該第二閘極係配置於該第二開關晶片的一第三面,且該第二汲極配置於該第二開關晶片的一第四面;該第三面係貼合該第一開關晶片的該第二面,且該第一汲極連接該第二源極。
  8. 一種晶片堆疊結構,包括:一導線架,包括一晶片基座與一接地引腳,該接地引腳傳遞一接地電位;一第一開關晶片,包括一第一汲極,一第一源極,以及一第一閘極;該第一源極與該第一閘極係配置於該第一開關晶片的一第一面,且該第一汲極配置於該第一開關晶片的一第二面,該第一汲極電連接該晶片基座;一導電夾片,包括一導線架端與一晶片端,且該晶片端包括一第一面與反向於該第一面的一第二面;該第一面電連接該第一源極,且該導線架端電連接該接地引腳,該導電夾片覆蓋部分該第一源極,該第一源極具有未被該導電夾片所覆蓋的一源極外露區;及一控制晶片,包括一結合面與一接點面,該結合面耦接該晶片端的該第二面,該接點面上包括一第一閘極接點,該第一閘極接點電連接該第一閘極;其中,該結合面貼合於該源極外露區。
  9. 如請求項8所述之晶片堆疊結構,更包括一第一導電層,該第一導電層電連接該第一汲極與該晶片基座,該第一導電層係選自銲錫,導電膠及金屬膠帶的至少其中之一。
  10. 如請求項8所述之晶片堆疊結構,更包括一第二導電層,該第二導電層黏合該第一源極、該控制晶片之該結合面、與該導電夾片之該第一面,該第二導電層係選自銲錫、導電膠及金屬膠帶的至少其中之一,而可電連接該第一源極與該導電夾片。
  11. 如請求項8所述之晶片堆疊結構,其中該控制晶片更包括:一電信號接點,配置於該接點面,且該電信號接點電連接該導線架、該第一開關晶片及該導電夾片的其中之一。
  12. 如請求項8所述之晶片堆疊結構,其中該晶片端的該第一面未完全覆蓋該第一源極,且該第一閘極接點通過一打線電連接該第一閘極。
  13. 如請求項8所述之晶片堆疊結構,其中該結合面的一第一表面積小於該晶片端的該第二面的一第二表面積。
  14. 如請求項8所述之晶片堆疊結構,更包括:一第二開關晶片,包括一第二汲極,一第二源極,以及一第二閘極,該第二源極與該第二閘極係配置於該第二開關晶片的一第三面,且該第二汲極配置於該第二開關晶片的一第四面;該第三面係貼合該第一開關晶片的該第二面,且該第一汲極電連接該第二源極。
TW111124559A 2022-06-24 2022-06-30 晶片堆疊結構 TWI818609B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202210730936.4 2022-06-24
CN202210730936.4A CN115241176A (zh) 2022-06-24 2022-06-24 芯片堆叠结构

Publications (2)

Publication Number Publication Date
TWI818609B true TWI818609B (zh) 2023-10-11
TW202401415A TW202401415A (zh) 2024-01-01

Family

ID=83670254

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111124559A TWI818609B (zh) 2022-06-24 2022-06-30 晶片堆疊結構

Country Status (2)

Country Link
CN (1) CN115241176A (zh)
TW (1) TWI818609B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7615854B2 (en) * 2005-11-03 2009-11-10 International Rectifier Corporation Semiconductor package that includes stacked semiconductor die
CN105702639A (zh) * 2014-12-11 2016-06-22 英飞凌科技美国公司 具有堆叠的单独封装的功率器件的集成功率组件
US11227818B2 (en) * 2019-07-30 2022-01-18 UTAC Headquarters Pte. Ltd. Stacked dies electrically connected to a package substrate by lead terminals
US20220122906A1 (en) * 2020-10-16 2022-04-21 Infineon Technologies Ag Stacked transistor chip package with source coupling

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7615854B2 (en) * 2005-11-03 2009-11-10 International Rectifier Corporation Semiconductor package that includes stacked semiconductor die
CN105702639A (zh) * 2014-12-11 2016-06-22 英飞凌科技美国公司 具有堆叠的单独封装的功率器件的集成功率组件
US11227818B2 (en) * 2019-07-30 2022-01-18 UTAC Headquarters Pte. Ltd. Stacked dies electrically connected to a package substrate by lead terminals
US20220122906A1 (en) * 2020-10-16 2022-04-21 Infineon Technologies Ag Stacked transistor chip package with source coupling

Also Published As

Publication number Publication date
TW202401415A (zh) 2024-01-01
CN115241176A (zh) 2022-10-25

Similar Documents

Publication Publication Date Title
TWI573240B (zh) 低電磁干擾電路之封裝組態
US8987883B2 (en) Semiconductor package with multiple conductive clips
US7615854B2 (en) Semiconductor package that includes stacked semiconductor die
USRE41869E1 (en) Semiconductor device
TWI584436B (zh) 具有堆疊電容器之金氧半場效電晶體對及其製造方法
US9973104B2 (en) Power module
CN103824853B (zh) 应用于开关型调节器的集成电路组件
JPH0758758B2 (ja) ハーフ・ブリッジ装置
US8748960B2 (en) Multi-layer integrated circuit package
CN112701095A (zh) 一种功率芯片堆叠封装结构
US11901271B2 (en) High current packages with reduced solder layer count
US11742268B2 (en) Package structure applied to power converter
CN110226226A (zh) 由层叠的两个串联连接的芯片形成的集成电路
TWI677943B (zh) 具有低emi的高壓轉換器
US7692316B2 (en) Audio amplifier assembly
JP2001068498A (ja) 半導体装置
TWI818609B (zh) 晶片堆疊結構
JP2002009219A (ja) 樹脂封止型半導体装置
CN110380462B (zh) 充电器
US6995467B2 (en) Semiconductor component
JP2001035983A (ja) 半導体装置
KR102614904B1 (ko) 전력 반도체 패키지 및 이를 포함하는 고전압 컨버터
TWI836795B (zh) 功率裝置
JP7509078B2 (ja) 半導体モジュール
TWI789400B (zh) 充電器