TWI817064B - 平坦化設備、平坦化方法及製造物品的方法 - Google Patents

平坦化設備、平坦化方法及製造物品的方法 Download PDF

Info

Publication number
TWI817064B
TWI817064B TW109141980A TW109141980A TWI817064B TW I817064 B TWI817064 B TW I817064B TW 109141980 A TW109141980 A TW 109141980A TW 109141980 A TW109141980 A TW 109141980A TW I817064 B TWI817064 B TW I817064B
Authority
TW
Taiwan
Prior art keywords
layer
edge
chuck
overlay
substrate
Prior art date
Application number
TW109141980A
Other languages
English (en)
Other versions
TW202143330A (zh
Inventor
賽西 班柏格
歐斯康 歐斯特
克理斯多福 瓊斯
尹世赫
Original Assignee
日商佳能股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商佳能股份有限公司 filed Critical 日商佳能股份有限公司
Publication of TW202143330A publication Critical patent/TW202143330A/zh
Application granted granted Critical
Publication of TWI817064B publication Critical patent/TWI817064B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/0002Lithographic processes using patterning methods other than those involving the exposure to radiation, e.g. by stamping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31058After-treatment of organic layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67253Process monitoring, e.g. flow or thickness monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Shaping Of Tube Ends By Bending Or Straightening (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Micromachines (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

用於平坦化基板的上覆層。所述上覆層包含主體,其具有包含接觸表面的第一側,以及第二側,其具有中央部和圍繞所述中央部的周邊部。所述周邊部包含凹陷區域。

Description

平坦化設備、平坦化方法及製造物品的方法
本發明涉及晶圓處理,更具體地,涉及半導體製造中的表面的固化程序。
平坦化技術可用於製造半導體裝置。例如,用於建立半導體裝置的程序包含向基板重複地添加材料和從基板重複地移除材料。此程序可以產生具有不規則的高度變化(也就是說,形貌)的層狀基板,並且當添加更多層時,基板高度變化會增加。高度變化對將更多的層添加到層狀基板的能力具有負面影響。此外,半導體基板(例如,矽晶圓)本身並不總是完全平坦的,並且可以包含初始表面高度變化(也就是說,形貌)。解決這問題的一方法是在層疊步驟之間將基板平坦化。各種微影圖案化方法得益於在平坦表面上的圖案化。在基於ArF雷射的微影中,平坦化可改善焦點深度(DOF)、臨界尺寸(CD)和臨界尺寸 均勻性。在極紫外微影(EUV)中,平坦化改善了特徵佈局和DOF。在奈米壓印微影(NIL)中,平坦化改善了圖案轉移後的特徵填充和CD控制。
有時被稱為基於噴墨的自適應平坦化(IAP)的平坦化技術涉及在基板和上覆層之間分配可聚合材料的可變墨滴圖案(drop pattern),其中墨滴圖案根據基板的形貌而變化。在材料於基板上聚合之後,接著使上覆層與可聚合材料相接觸,並且移除所述上覆層。需要改善包含IAP技術的平坦化技術以改善例如全晶圓處理和半導體裝置製造。
提供了一種用於平坦化基板的上覆層。所述上覆層具有第一側和第二側。所述第一側具有接觸表面,而所述第二側具有中央部和圍繞所述中央部的周邊部。所述周邊部包含凹陷區域。所述凹陷區域較佳但選擇性地與所述主體同心。在一個實施例中,所述凹陷區域包含在整個所述上覆層的所述第二側的所述周邊部圓周地延伸的階梯狀下降表面。所述凹陷區域可以包含在整個所述第二側的所述周邊部圓周地延伸的錐形下降表面。所述第一側可包含從其延伸的檯面。所述接觸表面可以設置在所述檯面上。所述檯面的邊緣距所述主體的邊緣一徑向寬度。所述第二側的所述凹陷區域的徑向寬度可以比從所述檯面的所述邊緣到所述主體的所述邊緣的所述徑向寬度寬。所述第 二側的所述凹陷區域的徑向寬度可以與所述第一側的所述凹陷邊緣部的徑向寬度相同。所述凹陷區域可以進一步包含在所述中央部和所述第二側的邊緣之間圓周地延伸的溝槽。
提供了一種方法。所述方法包含以下步驟。提供了包含第一側和第二側的上覆層。所述第一側具有接觸表面。而所述第二側具有中央部和圍繞所述中央部的周邊部。所述周邊部包含凹陷區域。所述上覆層係利用卡盤固定在所述上覆層的第二側。施加壓力以使所述上覆層彎曲成曲率,所述曲率朝向所述上覆層的邊緣延伸。所述方法可以進一步包含透過所述卡盤使所述上覆層朝向所述可成形材料前進,以使所述上覆層的第一表面與所述可成形材料接觸。所述可成形材料可以被固化以在所述基板上形成固體層並且從所述固化層移除所述上覆層。
提供一種設備。所述設備包含卡盤,所述卡盤包含限定中央區域和圍繞所述中央區域的周邊區域的複數個連接盤。所述設備還包含上覆層,其具有與所述卡盤的連接盤接觸,而由此被固定的第二表面。所述上覆層包含第一側和第二側。所述第一側具有接觸表面。所述第二側具有中央部和圍繞所述中央部的周邊部。所述周邊部包含凹陷區域。所述卡盤的所述連接盤具有相同的高度。
提供了一種形成物品的方法。所述方法包含以下步驟。在基板上分配可成形材料。利用卡盤將上覆層固定在其第二表面上。所述上覆層包含第一側和第二側。 所述第一側具有接觸表面。所述第二側具有中央部和圍繞所述中央部的周邊部。所述周邊部包含凹陷區域。朝向所述上覆層施加壓力以使所述上覆層彎曲成曲率;其中所述曲率朝向所述上覆層的邊緣延伸。推進所述上覆層,使所述上覆層的第一表面與所述可成形材料接觸。固化所述可成形材料以在所述基板上形成固體層。從所述固化層移除所述上覆層。處理具有所述固化層的基板以製造所述物品。
當結合附圖和所提供的申請專利範圍閱讀以下對本發明的範例性實施例的詳細描述時,本發明的這些和其它目的、特徵和優點將變得顯而易見。
100:設備
102:基板
104:基板卡盤
106:基板定位台
108:上覆層
108c:中央部
108i:內連接盤
108p:周邊部
112:表面
112a:接觸表面
114:第二側
114a:階梯狀向下表面
118:上覆層卡盤
118p:周邊區域
120:頭部
122:流體分配器
124:可成形材料
126:輻射源
128:暴露路徑
136:相機
138:光軸
140:處理器
142:非暫態電腦記憶體
144:可成形材料膜
146:固化平坦化層
180i:內連接盤
180o:外連接盤
T:內厚度
BW:徑向寬度
BH:階梯高度
FH:階梯高度
ET:邊緣厚度
FW:間隙寬度
S801:步驟
S802:步驟
S803:步驟
S901:步驟
S902:步驟
S903:步驟
S904:步驟
S905:步驟
S906:步驟
S907:步驟
S908:步驟
為了使本發明的特徵和優點能夠被更詳細地理解,可以參考附圖中所示的實施例對本發明的實施例進行更具體的描述。然而,應當注意,附圖僅顯示本發明的一般實施例,因此不應視為對本發明範圍的限制,因為本發明可以允許其它等效實施例。
[圖1]是顯示一種設備的圖;[圖2A至2C]顯示一種平坦化程序;[圖3A至3C]顯示上覆層結構;[圖4A和4B]顯示修改的上覆層結構;[圖5]是一個實施例中的上覆層的外圍結構的截面圖; [圖6]是另一實施例中的上覆層的外圍結構的截面圖;[圖7]是另一實施例中的上覆層的周邊結構的截面圖;[圖8]顯示使用具有在其背側的周邊部形成的凹陷區域的上覆層的程序;以及[圖9]顯示使用具有在其背側的周邊部形成的凹陷區域的上覆層形成物品的程序。
在所有附圖中,除非另有說明,否則相同的參考符號和字元用於表示所示實施例的相似特徵、元件、部件或部分。此外,儘管現在將參考附圖詳細描述本發明,但是結合說明性範例性實施例來完成本發明的描述。其意圖是可以對所描述的範例性實施例進行改變和修改,而不背離所附申請專利範圍所限定的本發明的真實範圍和精神。
平坦化系統
圖1顯示設備100,除了別的以外,其可以用於將基板102上的膜平坦化。基板102可以被耦接到基板卡盤104。基板卡盤104可以是但不限於真空卡盤、銷式卡盤、槽式卡盤、靜電卡盤、電磁卡盤和/或類似物。
基板102和基板卡盤104可以進一步由基板定位台106支撐。基板定位台106可以沿著x軸、y軸、z軸、θ 軸、ψ軸和Φ軸中的一或多個提供平移和/或旋轉運動。基板定位台106、基板102和基板卡盤104也可以定位在基座(未顯示)上。基板定位台可以是定位系統的一部分。
與基板102間隔開的是具有面對基板102的工作表面112的上覆層108。上覆層108可以由包含但不限於熔融石英、石英、矽、有機聚合物、矽氧烷聚合物、硼矽酸鹽玻璃、碳氟聚合物、金屬、硬化藍寶石和/或類似物的材料形成。在實施例中,上覆層對於紫外光是容易穿透的。表面112通常具有與基板102的表面相同的面積尺寸或略小於基板102的表面。上覆層108的表面112可以包含平面接觸表面。在另一個實施例中,接觸表面可以包含限定任何原始圖案的特徵,這些原始圖案形成將在基板102上形成的圖案的基礎。
上覆層108可以與上覆層卡盤118耦接或由其固定。上覆層卡盤118可以是(但不限於)真空卡盤、銷式卡盤、凹槽型卡盤、靜電卡盤、電磁卡盤和/或其它類似的卡盤類型。上覆層卡盤118可配置成施加應力、壓力、和/或應變到上覆層108,其橫跨上覆層108變化。在實施例中,上覆層卡盤對於紫外光同樣是容易穿透的。上覆層卡盤118可以包含諸如基於區域的真空卡盤、致動器陣列、壓力囊等的系統,其可以向上覆層108的後表面施加壓力差以致使上覆層彎曲和變形。在一個實施例中,上覆層卡盤118包含基於區域的真空卡盤,其可以向上覆層的後表面施加壓力差,從而使上覆層彎曲和變形,如本文進 一步詳述的。
上覆層卡盤118可以耦接到作為定位系統一部分的頭部120。頭部120可以可移動地耦接到橋(未顯示)。頭部120可以包含一或多個致動器,如音圈馬達、壓電馬達、線性馬達、螺母和螺絲馬達等,其係配置成使上覆層卡盤118相對於基板102至少在z軸方向以及可能的其它方向(例如x軸、y軸、θ軸、ψ軸和Φ軸)上移動。
設備100還可以包含流體分配器122。流體分配器122還可以被可移動地連接到橋。在實施例中,流體分配器122和頭部120共享所有定位部件中的一或多個。在替代實施例中,流體分配器122和頭部彼此獨立地移動。流體分配器122可用於將液體可成形材料124(例如,可光固化的可聚合材料)的液滴沉積到基板102上,其中沉積材料的體積至少部分基於其形貌輪廓在基板102的區域上變化。不同的流體分配器122可以使用不同的技術來分配可成形材料124。當可成形材料124是可噴射的,可以使用噴墨型分配器來分配可成形材料。例如,熱噴墨、基於微機電系統(MEMS)的噴墨、閥式噴墨和壓電式噴墨是分配可噴射液體的常用技術。
設備100進一步包含固化系統,其包含輻射源126,其沿暴露路徑128引導光化能,例如,紫外光輻射。頭部120和基板定位台106可被配置成將上覆層108和基板102定位成與暴露路徑128重疊。在上覆層108接觸可成形材料128之後,輻射源126沿著暴露路徑128發送光化 能。圖1顯示當上覆層108不與可成形材料124接觸時的暴露路徑128。這是為了說明的目的,使得各個部件的相對位置可以容易地識別。本領域技術人員將理解,當上覆層108與可成形材料124接觸時,暴露路徑128將實質上不改變。
設備100進一步包含被定位以在平坦化程序期間上覆層108與可成形材料124接觸時,查看可成形材料124的傳播的相機136。圖1顯示野外相機的成像場的光軸138。如圖1中所示,設備100可以包含一或多個光學部件(二向色鏡、光束組合器、棱鏡、透鏡、鏡子等),其將光化輻射與將要由相機136檢測到的光結合。相機136可以包含一或多個CCD、感測器陣列、線相機以及其係配置成以波長聚集光的光電探測器,其顯示上覆層108下方並且與所述可成形材料接觸124的區域與上覆層108下方但不與可成形材料124接觸的區域之間的對比度。相機136可以配置成提供上覆層108下方的可成形材料124的擴散的影像,和/或上覆層108與固化成形材料124分離的影像。相機136還可配置成測量干涉條紋,其隨著可成形材料124在表面112與基板表面之間的間隙之間擴散而變化。
設備100可透過一或多個處理器140(控制器)被調節、控制和/或引導,所述一或多個處理器140(控制器)與一或多個部件和/或子系統通訊,諸如基板卡盤104、基板定位台106、上覆層卡盤118、頭部120、流體分配器122、輻射源126和/或相機136。處理器140可基於儲 存在非暫態電腦記憶體142中的電腦可讀程式中的指令進行操作。處理器140可以是或可以包含CPU、MPU、GPU、ASIC、FPGA、DSP和通用電腦中的一或多個。處理器140可以是專用控制器,或者可以是適於用作控制器的通用計算裝置。非暫態電腦可讀記憶體的範例包含但不限於RAM、ROM、CD、DVD、藍光、硬碟、網路連接儲存(NAS)、內部網路連接的非暫態電腦可讀儲存裝置,以及網際網路連接的非暫態電腦可讀儲存裝置。
在操作中,平坦化頭部120、基板定位台106或兩者都改變上覆層108和基板102之間的距離,以限定所需的空間(在三個維度上的有界實體範圍),所述所需的空間被可成形材料124填充。例如,如本文中進一步詳述的,頭部120可朝著基板移動並且向上覆層108施加力,使得上覆層接觸並散佈可成形材料124的液滴。
平坦化程序
平坦化程序包含在圖2A-2C中示意性地顯示的步驟。如圖2A中所示,可成形材料124以液滴的形式被分配在基板上102。如先前討論的,基板表面具有一些形貌,其可基於先前的處理操作是已知的,或者可以使用輪廓儀、AFM、SEM或基於光學干涉效應的光學表面輪廓儀(例如Zygo NewView8200)來測量。沉積的可成形材料124的局部體積密度取決於基板的形貌而變。接著將上覆層108定位成與可成形材料124接觸。
圖2B顯示在上覆層108已經與可成形材料124完全接觸之後但在聚合程序開始之前的後接觸步驟。當上覆層108接觸可成形材料124時,液滴合併以形成可成形材料膜144,所述可成形材料膜144填充了上覆層108和基板102之間的空間。較佳地,填充程序以均勻的方式進行,而為了使非填充缺陷最小化,沒有任何空氣或氣泡在上覆層108和基板102之間被滯留。可成形材料124的聚合程序或固化可透過光化輻射(例如,UV輻射)來引發。例如,圖1的輻射源126可提供光化輻射,從而致使可成形材料膜144固化、實體化和/或交聯,從而在基板102上限定了固化平坦化層146。可替代地,可成形材料膜144的固化還可以透過使用熱、壓力、化學反應、其它類型的輻射,或這些的任何組合來發起。一旦固化,平坦化層146被形成,就可以將上覆層108與其分離。圖2C顯示上覆層108的分離後的基板102上的固化平坦化層146。
在上覆層108的接觸表面包含圖案特徵的替代實施例中,可以執行如上所述的類似程序,以在基板102上形成圖案化層(例如,「全晶圓」圖案化)。全晶圓處理可用於半導體裝置製造以及生物或光學裝置生產。這種全晶圓處理可以進一步適於使得可以根據所需的局部膜厚度來調節局部膜厚度。
當可成形材料液滴散佈、合併並填充上覆層與基板之間的間隙時,用於使上覆層108與基板之間的空氣或氣泡的截留最小化的一種方案是將上覆層定位成使其 與可成形材料在基板的中心初始接觸,接著以中心到周邊的方式徑向進行進一步接觸。這需要整個上覆層或基板或兩者的偏轉或彎曲以在接觸程序時產生相對於基板的上覆層的彎曲輪廓。此曲率有利於氣體或空氣的排出作為上覆層從中心朝向基板的週緣的基板的進步的上覆層接觸,有助於減輕對空氣或氣體截留。上覆層或基板的偏轉或彎曲,可以實現,例如,透過使用真空卡盤,其施加壓力到上覆層的中央背側,同時保留經由施加保持真空在大約上覆層的背側的周長的上覆層。圖3A和3B顯示處於由上覆層卡盤118狀態保持的上覆層108的橫截面,而圖3C顯示圖3B的放大周邊部。在圖3A中,可成形材料液滴分配在基板102上,而上覆層108用上覆層卡盤118保持。在圖3B中,上覆層108前進到與可成形材料124接觸。如圖所示,上覆層108包含第一側112(也稱為前側),其與位於基板102上的可成形材料124部分接觸,其具有透過上覆層卡盤118的內部區域118i施加到上覆層108的第二側114(也稱為背側)的中央部108c的壓力,同時真空透過上覆層卡盤118的周邊區域118p施加到上覆層108的第二側114的周邊部108p,以保持上覆層108夾在上覆層卡盤118上。內部區域由間隔開的內連接盤(inner land)180i與由外連接盤(outer land)180o部分地限定的周邊區域118p和最外面的內連接盤180i被部分地限定。因此,上覆層108的第一側112的內部108c在接觸介面處被彎成弓形或彎曲,同時上覆層108的周邊部108p保持平夾卡盤118的周邊區域118p。當真空在 周邊區域108p被隨後釋放,以完成可成形材料傳播程序,扁平周邊部接著以可滯留氣體或空氣的方式接觸可成形材料的殘留液滴。這是因為上覆層108的周邊部108p與基板102平行定向且缺乏相對於利於排出氣體或空氣的基板102的先前彎曲輪廓。
類似的現象會影響上覆層108與固化層146的分離。為了在上覆層108和固化層146之間引發分離裂紋,上覆層的外圍邊緣、基板或兩者必須彎曲以引發或產生分離裂紋。在此,還期望以周邊至中心的方式分離上覆層108與固化層146。這對於控制分離的速率和施加的力可以是有利的,其接著可以減少或減輕分離缺陷的發生,如固化層146從基板102的脫層。建立相對於基板102的上覆層108的曲線輪廓可引發裂紋並促進這種周邊至中心的分離。然而,在上覆層108的周邊部108p上初始施加真空無法致使在分離的最開始所需的曲率。這是因為透過上覆層卡盤118的周邊區118p施加初始真空到上覆層108的周邊部108p迅速使周邊部108p對於上覆層卡盤118成平行取向,而不會產生所需的彎曲輪廓,其可以引發裂紋並減輕分離缺陷。
上覆層結構
圖4A和4B顯示一種上覆層結構的實施例,其解決上述空氣滯留的問題並促進上覆層和基板上固化層之間的分離。如圖所示,上覆層108具有一主體,其包含 具有接觸表面112a的第一側112(也被稱為前側),和具有中央部108c和周圍周邊部108p的第二側114(也稱為背側),其中周邊部108p包含凹陷區域200。凹陷區域200包含階梯狀向下表面114a,所述階梯狀向下表面114a具有徑向寬度並且圍繞第二側114的周邊部108p圓周地延伸。替代地,凹陷區域200可以從周邊部108p向下逐漸變細。在操作中(如最清楚地示於圖4B),當真空被提供給上覆層卡盤118的周邊區118p並且正壓力被供給到上覆層卡盤118的內部區域118i,上覆層108的中央部108c在與可成形材料124接觸前係弓形朝著基板102,而凹陷區域200被卡緊著鄰外連接盤180o,引發延伸到上覆層108的邊緣的彎曲輪廓。彎曲的程度取決於凹陷區域200的階梯高度和周邊區域108p的寬度。透過以這種方式延伸曲率,可以減輕空氣或氣體的滯留與分離缺陷。
上覆層108的接觸表面112a係選擇性地設置在從第一側112延伸的檯面120上。檯面120的邊緣係位於距上覆層的邊緣一徑向寬度處,並作為流體控制邊界,所述流體控制邊界有助於將可成形材料124的擴散限制在接觸表面112a的區域內,並限制可成形材料的不良擴散到基板或上覆層邊緣,其會致使下游處理中的缺陷。
檯面120和凹陷區域200可透過使用例如標準微影或機械加工技術在上覆層108上添加或移除材料而獨立地形成在主體108的前側112和背側114上。例如,前側112和背側114可以被獨立地蝕刻以限定凹陷區域200的期 望階梯高度,從前側112到檯面的期望高度或延伸,以及上覆層108的邊緣的期望厚度。凹陷區域200的特定尺寸和幾何態樣可能會根據上覆層效能的特定需要而變化。如圖5所示,上覆層108具有內厚度T和邊緣厚度ET。上覆層108的背側114上的凹陷區域200具有從階梯狀向下表面114a到第二側114的表面的徑向寬度BW沿圓周方向延伸到上覆層邊緣和BH的階梯高度的徑向寬度BW。寬度BW和階梯高度BH可以參考使用卡盤時的對應上覆層卡盤的周邊區域的徑向寬度和上覆層的所需彎曲性能來確定,如上面所討論的。對於前側112,檯面120從前側112表面延伸一個階梯高度FH並且從上覆層邊緣延伸一個徑向間隙寬度FW。再次,檯面階梯高度FH和間隙寬度係基於所需的流體控制特性來確定。在實施例中,如圖5所示,寬度BW是等於FW。可替代地,這些寬度可以是不相等的,例如,在圖6中描繪的實施例中所示。在某些實施例中,上覆層可以由玻璃組成並且具有149mm至165mm的半徑、0.3mm至1.5mm的中央部厚度T,和0.5mm至20mm的凹陷區域寬度BW,以及0.002mm至0.05mm的階梯高度BH。當前側檯面被結合,檯面高度FH的範圍可以為0.002mm至0.1mm,其中從檯面到上覆層邊緣的間隙寬度FW範圍為0.5mm至20mm。
在圖7中,上覆層108包含溝槽220(或切口)形式的凹陷區域,其圍繞周邊區域沿圓周延伸。溝槽220具有高度BH和寬度BW的尺寸使得切口220能夠接收至少 部分插入的上覆層卡盤的外連接盤。因此,類似於先前討論的範例,同樣可以致使延伸到上覆層108的邊緣的彎曲輪廓。
圖8顯示使用上覆層的方法的程序流程,所述上覆層在上覆層的背側的周邊部具有凹陷區域。在步驟S801中,提供在上覆層的背側表面的周邊部具有凹陷區域的上覆層。在步驟S802中,透過在其背側的上覆層卡盤來保持上覆層。在步驟S803中,將壓力施加到上覆層,使得上覆層以延伸穿過上覆層的邊緣的曲率彎曲。
圖9顯示用於形成物品的方法的程序流程。在步驟S901中,將可成形材料分配在基板上。在步驟S902中,提供在上覆層的背側表面的周邊部具有凹陷區域的上覆層。在步驟S903中,用卡盤將上覆層保持在第二表面上。在步驟S904中,施加壓力以使上覆層彎曲成具有朝向上覆層的邊緣延伸的曲率。接著在步驟S905中,透過卡盤使上覆層朝向基板前進以與可成形材料接觸。接著在步驟S906中,將可成形材料固化以在基板上形成固體層。在步驟S907中,從固化層上移除上覆層,並且在步驟S908中處理具有固化層的基板以製造物品。也就是說,基板和固化層接著再進行用於裝置(物品)製造的額外已知步驟和程序,包含,例如,圖案化、固化、氧化、層形成、沉積、摻雜、平坦化、蝕刻、可成形材料移除、切割、接合和封裝等。此外,可以處理基板以生產複數個物品(裝置)。
鑑於本說明書,各個態樣的進一步修改和替 代實施例對於本領域技術人員將是顯而易見的。因此,本說明書應被解釋為僅是說明性的。應當理解,本文顯示和描述的形式將被視為實施例的範例。受益於本說明書,對於本領域的技術人員顯而易見的是,本文中圖示和描述的那些元件和材料可以被代替,要素和程序可以顛倒,並且某些特徵可以獨立地利用。
104:基板卡盤
108:上覆層
112:表面
112a:接觸表面
114:第二側
118:上覆層卡盤
120,112a:接觸表面
124:可成形材料
144:可成形材料膜
180i:內連接盤
180o:外連接盤

Claims (22)

  1. 一種平坦化設備,包含:卡盤,其包含限定中央區域和圍繞所述中央區域的周邊區域的複數個連接盤;以及上覆層,其包括:主體,其具有邊緣;第一側,其具有:從其延伸的檯面,其中所述檯面的邊緣距所述主體的所述邊緣一徑向寬度;接觸表面,其設置在將與形成在基板上的可成形材料接觸的所述檯面上;以及與所述第一側相對的第二側,其具有中央部和圍繞所述中央部的周邊部,所述周邊部包含凹陷區域,其中所述第二表面係與所述卡盤的所述連接盤接觸,而由此被固定。
  2. 如請求項1的平坦化設備,其中所述凹陷區域與所述主體同心。
  3. 如請求項1的平坦化設備,其中所述凹陷區域包含在整個所述第二側的所述周邊部圓周地延伸的階梯狀下降表面。
  4. 如請求項1的平坦化設備,其中所述凹陷區域包含在整個所述第二側的所述周邊部圓周地延伸的錐形下降表面。
  5. 如請求項1的平坦化設備,其中所述第二 側的所述凹陷區域的徑向寬度比從所述檯面的所述邊緣到所述主體的所述邊緣的所述徑向寬度寬。
  6. 如請求項1的平坦化設備,其中所述第二側的所述凹陷區域的徑向寬度等於從所述檯面的所述邊緣到所述主體的所述邊緣的所述徑向寬度。
  7. 如請求項1的平坦化設備,其中所述凹陷區域還包含在所述中央部和所述第二側的邊緣之間圓周地延伸的溝槽。
  8. 一種平坦化方法,包含:利用卡盤將如請求項1的上覆層固定在所述上覆層的第二側;施加壓力以使所述上覆層彎曲成曲率,其中所述曲率朝向所述上覆層的邊緣延伸。
  9. 如請求項8的平坦化方法,還包含透過所述卡盤使所述上覆層朝向所述可成形材料前進,以使所述上覆層的第一表面與所述可成形材料接觸。
  10. 如請求項9的平坦化方法,還包含固化所述可成形材料以在所述基板上形成固體層,以及從所述固化層移除所述上覆層。
  11. 如請求項1的平坦化設備,其中所述卡盤的所述連接盤具有相同的高度。
  12. 一種形成物品的方法,包含:在基板上分配可成形材料;利用卡盤將如請求項1的上覆層固定在所述上覆層的 第二表面上;朝向所述上覆層施加壓力以使所述上覆層彎曲成曲率;其中所述曲率朝向所述上覆層的邊緣延伸;推進所述上覆層,使所述上覆層的第一表面與所述可成形材料接觸;固化所述可成形材料以在所述基板上形成固體層;從所述固化層移除所述上覆層;以及處理具有所述固化層的基板以製造所述物品。
  13. 一種配置成由卡盤保持的上覆層,其中所述卡盤係包含用於保持基板的基板保持器的設備的部件,以及其中所述卡盤包含限定中央區域和圍繞所述中央區域的周邊區域的複數個連接盤,所述上覆層包含:主體,其具有第一側以及與所述第一側相對的第二側;以及從所述主體的所述第一側延伸的檯面,其中所述檯面的邊緣位於所述主體的邊緣的內側,以及其中所述檯面具有將與形成在由所述基板保持器保持的所述基板上的可成形材料接觸的接觸表面;其中所述主體的所述第二側具有中央部分和圍繞所述中心部分的周邊部分,所述周邊部分包含凹陷區域,以及其中所述主體的所述第二側係配置成與所述卡盤的所述複數個連接盤接觸,而由此被固定。
  14. 如請求項13的上覆層,其中所述凹陷區域與所述主體同心。
  15. 如請求項13的上覆層,其中所述凹陷區域包含在整個所述第二側的所述周邊部圓周地延伸的階梯狀下降表面。
  16. 如請求項13的上覆層,其中所述凹陷區域包含在整個所述第二側的所述周邊部圓周地延伸的錐形下降表面。
  17. 如請求項13的上覆層,其中所述第二側的所述凹陷區域的徑向寬度比從所述檯面的所述邊緣到所述主體的所述邊緣的所述徑向寬度寬。
  18. 如請求項13的上覆層,其中所述第二側的所述凹陷區域的徑向寬度等於從所述檯面的所述邊緣到所述主體的所述邊緣的所述徑向寬度。
  19. 如請求項13的上覆層,其中所述凹陷區域還包含在所述中央部和所述第二側的邊緣之間圓周地延伸的溝槽。
  20. 如請求項13的上覆層,其中所述卡盤的所述複數個連接盤中的每個連接盤具有相同的高度。
  21. 如請求項13的上覆層,其中所述第二側的所述凹陷區域被配置成將由所述卡盤的所述複數個連接盤之中的最外面的連接盤保持。
  22. 一種上覆層,包含:主體,其具有第一側以及與所述第一側相對的第二側;以及從所述主體的所述第一側延伸的檯面,其中所述檯面 的邊緣位於所述主體的邊緣的內側,其中所述主體的所述第二側具有中央部分和圍繞所述中心部分的周邊部分,所述周邊部分包含凹陷區域。
TW109141980A 2020-01-31 2020-11-30 平坦化設備、平坦化方法及製造物品的方法 TWI817064B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/779,205 US11562924B2 (en) 2020-01-31 2020-01-31 Planarization apparatus, planarization process, and method of manufacturing an article
US16/779,205 2020-01-31

Publications (2)

Publication Number Publication Date
TW202143330A TW202143330A (zh) 2021-11-16
TWI817064B true TWI817064B (zh) 2023-10-01

Family

ID=77062134

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109141980A TWI817064B (zh) 2020-01-31 2020-11-30 平坦化設備、平坦化方法及製造物品的方法

Country Status (4)

Country Link
US (2) US11562924B2 (zh)
JP (1) JP7555829B2 (zh)
KR (1) KR20210098334A (zh)
TW (1) TWI817064B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12065573B2 (en) * 2020-07-31 2024-08-20 Canon Kabushiki Kaisha Photocurable composition
US11908711B2 (en) * 2020-09-30 2024-02-20 Canon Kabushiki Kaisha Planarization process, planarization system and method of manufacturing an article
US20230167017A1 (en) * 2021-12-01 2023-06-01 Canon Kabushiki Kaisha Superstrate and a method of using the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060077374A1 (en) * 2002-07-11 2006-04-13 Molecular Imprints, Inc. Step and repeat imprint lithography systems
US20080305440A1 (en) * 2002-05-16 2008-12-11 The Board Of Regents, The University Of Texas System Apparatus for fabricating nanoscale patterns in light curable compositions using an electric field
US20100053578A1 (en) * 2002-07-11 2010-03-04 Molecular Imprints, Inc. Apparatus for imprint lithography using an electric field

Family Cites Families (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5989103A (en) * 1997-09-19 1999-11-23 Applied Materials, Inc. Magnetic carrier head for chemical mechanical polishing
US6873087B1 (en) * 1999-10-29 2005-03-29 Board Of Regents, The University Of Texas System High precision orientation alignment and gap control stages for imprint lithography processes
US20040206621A1 (en) * 2002-06-11 2004-10-21 Hongwen Li Integrated equipment set for forming a low K dielectric interconnect on a substrate
US7019819B2 (en) * 2002-11-13 2006-03-28 Molecular Imprints, Inc. Chucking system for modulating shapes of substrates
US7077992B2 (en) * 2002-07-11 2006-07-18 Molecular Imprints, Inc. Step and repeat imprint lithography processes
US20050098534A1 (en) * 2003-11-12 2005-05-12 Molecular Imprints, Inc. Formation of conductive templates employing indium tin oxide
WO2005120834A2 (en) * 2004-06-03 2005-12-22 Molecular Imprints, Inc. Fluid dispensing and drop-on-demand dispensing for nano-scale manufacturing
WO2006076609A2 (en) * 2005-01-14 2006-07-20 Cabot Corporation Printable electronic features on non-uniform substrate and processes for making same
US7878791B2 (en) * 2005-11-04 2011-02-01 Asml Netherlands B.V. Imprint lithography
US7622935B2 (en) * 2005-12-02 2009-11-24 Formfactor, Inc. Probe card assembly with a mechanically decoupled wiring substrate
US8850980B2 (en) * 2006-04-03 2014-10-07 Canon Nanotechnologies, Inc. Tessellated patterns in imprint lithography
US8012395B2 (en) * 2006-04-18 2011-09-06 Molecular Imprints, Inc. Template having alignment marks formed of contrast material
US7718545B1 (en) * 2006-10-30 2010-05-18 Hewlett-Packard Development Company, L.P. Fabrication process
JP5182470B2 (ja) 2007-07-17 2013-04-17 大日本印刷株式会社 インプリントモールド
US8187515B2 (en) * 2008-04-01 2012-05-29 Molecular Imprints, Inc. Large area roll-to-roll imprint lithography
CN102089708A (zh) * 2008-06-09 2011-06-08 得克萨斯州大学系统董事会 适应性纳米形貌雕刻
JP5759195B2 (ja) * 2011-02-07 2015-08-05 キヤノン株式会社 型、インプリント方法及び物品製造方法
US20140028686A1 (en) * 2012-07-27 2014-01-30 Qualcomm Mems Technologies, Inc. Display system with thin film encapsulated inverted imod
JP2014049658A (ja) * 2012-08-31 2014-03-17 Toshiba Corp パターン形成方法及びテンプレート
JP5823937B2 (ja) 2012-09-07 2015-11-25 株式会社東芝 モールド、モールド用ブランク基板及びモールドの製造方法
JP5851442B2 (ja) * 2013-03-25 2016-02-03 株式会社東芝 モールド及びその製造方法
US9718096B2 (en) * 2013-08-19 2017-08-01 Board Of Regents, The University Of Texas System Programmable deposition of thin films of a user-defined profile with nanometer scale accuracy
KR102193334B1 (ko) * 2014-04-18 2020-12-22 가부시키가이샤 에바라 세이사꾸쇼 기판 처리 장치, 기판 처리 시스템 및 기판 처리 방법
JP2016157785A (ja) * 2015-02-24 2016-09-01 株式会社東芝 テンプレート形成方法、テンプレートおよびテンプレート基材
EP3362189A4 (en) * 2015-10-15 2019-06-26 Board of Regents, The University of Texas System VERSATILE PROCESS FOR PRECISELY NANOSCALE MANUFACTURE
JP6597186B2 (ja) 2015-10-30 2019-10-30 大日本印刷株式会社 インプリント用のモールド、モールド製造用の基板およびインプリント方法
US10717646B2 (en) * 2016-05-20 2020-07-21 Board Of Regents, The University Of Texas System Precision alignment of the substrate coordinate system relative to the inkjet coordinate system
US11131922B2 (en) * 2016-06-06 2021-09-28 Canon Kabushiki Kaisha Imprint lithography template, system, and method of imprinting
JP7041121B2 (ja) * 2016-08-03 2022-03-23 ボード オブ リージェンツ,ザ ユニバーシティ オブ テキサス システム 半導体平坦化用及びインプリントリソグラフィ用ウェハスケールプログラマブル膜
US10580659B2 (en) * 2017-09-14 2020-03-03 Canon Kabushiki Kaisha Planarization process and apparatus
JP7218114B2 (ja) 2018-07-12 2023-02-06 キヤノン株式会社 平坦化装置、平坦化方法及び物品の製造方法
US11198235B2 (en) * 2018-08-09 2021-12-14 Canon Kabushiki Kaisha Flexible mask modulation for controlling atmosphere between mask and substrate and methods of using the same
JP2020043160A (ja) * 2018-09-07 2020-03-19 キオクシア株式会社 インプリント装置、インプリント方法、及び半導体装置の製造方法
US11018018B2 (en) * 2018-12-05 2021-05-25 Canon Kabushiki Kaisha Superstrate and methods of using the same
US10754078B2 (en) * 2018-12-20 2020-08-25 Canon Kabushiki Kaisha Light source, a shaping system using the light source and an article manufacturing method
US10892167B2 (en) * 2019-03-05 2021-01-12 Canon Kabushiki Kaisha Gas permeable superstrate and methods of using the same
US11664220B2 (en) * 2019-10-08 2023-05-30 Canon Kabushiki Kaisha Edge exclusion apparatus and methods of using the same
US11776840B2 (en) * 2019-10-29 2023-10-03 Canon Kabushiki Kaisha Superstrate chuck, method of use, and method of manufacturing an article
US11215921B2 (en) * 2019-10-31 2022-01-04 Canon Kabushiki Kaisha Residual layer thickness compensation in nano-fabrication by modified drop pattern
US11550216B2 (en) * 2019-11-25 2023-01-10 Canon Kabushiki Kaisha Systems and methods for curing a shaped film
US11107678B2 (en) * 2019-11-26 2021-08-31 Canon Kabushiki Kaisha Wafer process, apparatus and method of manufacturing an article
JP7346268B2 (ja) * 2019-12-05 2023-09-19 キヤノン株式会社 インプリント用のテンプレート、テンプレートを用いたインプリント方法
US11567401B2 (en) * 2019-12-20 2023-01-31 Canon Kabushiki Kaisha Nanofabrication method with correction of distortion within an imprint system
US11656546B2 (en) * 2020-02-27 2023-05-23 Canon Kabushiki Kaisha Exposure apparatus for uniform light intensity and methods of using the same
JP2021144985A (ja) * 2020-03-10 2021-09-24 キオクシア株式会社 テンプレート、テンプレートの製造方法および半導体装置の製造方法
US11443940B2 (en) * 2020-06-24 2022-09-13 Canon Kabushiki Kaisha Apparatus for uniform light intensity and methods of using the same

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080305440A1 (en) * 2002-05-16 2008-12-11 The Board Of Regents, The University Of Texas System Apparatus for fabricating nanoscale patterns in light curable compositions using an electric field
US20060077374A1 (en) * 2002-07-11 2006-04-13 Molecular Imprints, Inc. Step and repeat imprint lithography systems
US20100053578A1 (en) * 2002-07-11 2010-03-04 Molecular Imprints, Inc. Apparatus for imprint lithography using an electric field

Also Published As

Publication number Publication date
US11562924B2 (en) 2023-01-24
US20230061361A1 (en) 2023-03-02
TW202143330A (zh) 2021-11-16
JP7555829B2 (ja) 2024-09-25
KR20210098334A (ko) 2021-08-10
US20210242073A1 (en) 2021-08-05
JP2021125680A (ja) 2021-08-30

Similar Documents

Publication Publication Date Title
TWI817064B (zh) 平坦化設備、平坦化方法及製造物品的方法
US11776840B2 (en) Superstrate chuck, method of use, and method of manufacturing an article
TWI772838B (zh) 平坦化製程、設備及物品製造方法
TWI802805B (zh) 平坦化製程、設備及物品製造方法
US11443940B2 (en) Apparatus for uniform light intensity and methods of using the same
JP2024109753A (ja) 方法、平坦化システム、および物品の製造方法
JP6951483B2 (ja) 質量速度変動フィーチャを有するテンプレート、テンプレートを使用するナノインプリントリソグラフィ装置、およびテンプレートを使用する方法
US20210104400A1 (en) Edge exclusion apparatus and methods of using the same
JP2023171283A (ja) 平坦化プロセス、装置、及び物品製造方法
KR20230043723A (ko) 표면 성형 방법, 성형 시스템, 및 물품 제조 방법