TWI795844B - 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式 - Google Patents

半導體裝置之製造方法、基板處理方法、基板處理裝置及程式 Download PDF

Info

Publication number
TWI795844B
TWI795844B TW110126342A TW110126342A TWI795844B TW I795844 B TWI795844 B TW I795844B TW 110126342 A TW110126342 A TW 110126342A TW 110126342 A TW110126342 A TW 110126342A TW I795844 B TWI795844 B TW I795844B
Authority
TW
Taiwan
Prior art keywords
film
gas
forming
layer
mentioned
Prior art date
Application number
TW110126342A
Other languages
English (en)
Other versions
TW202212604A (zh
Inventor
山本治
中谷公彦
橋本良知
早稲田崇之
出貝求
Original Assignee
日商國際電氣股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商國際電氣股份有限公司 filed Critical 日商國際電氣股份有限公司
Publication of TW202212604A publication Critical patent/TW202212604A/zh
Application granted granted Critical
Publication of TWI795844B publication Critical patent/TWI795844B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0272Deposition of sub-layers, e.g. to promote the adhesion of the main coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45534Use of auxiliary reactants other than used for contributing to the composition of the main film, e.g. catalysts, activators or scavengers
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45544Atomic layer deposition [ALD] characterized by the apparatus
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45553Atomic layer deposition [ALD] characterized by the use of precursors specially adapted for ALD
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/02137Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material comprising alkyl silsesquioxane, e.g. MSQ
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02167Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon carbide not containing oxygen, e.g. SiC, SiC:H or silicon carbonitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02211Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02219Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/32Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本發明係執行下述步驟的技術:(a)對表面露出第1底層與第2底層的基板,供應成膜抑制氣體,而在第1底層的表面上形成成膜抑制層的步驟;(b)對已在第1底層之表面上形成成膜抑制層後的基板,供應成膜氣體,而在第2底層之表面上形成膜的步驟;以及(c)對已在第2底層之表面上形成膜後的基板,於無電漿環境下,供應會與成膜抑制層及膜進行化學反應之未含鹵物質的步驟。

Description

半導體裝置之製造方法、基板處理方法、基板處理裝置及程式
本發明係關於半導體裝置之製造方法、基板處理方法、基板處理裝置及程式。
半導體裝置之製造步驟的一步驟係在基板表面上露出的複數種底層中,於特定底層之表面上選擇性成長而形成膜的處理(以下將該處理亦稱為「選擇成長」或「選擇成膜」)(例如參照日本專利特開2013-243193號公報)。
(發明所欲解決之問題)
選擇成長時,在特定底層之表面上選擇性成長膜之前,會有先對不欲成長膜的底層之表面上,進行使用成膜抑制劑形成成膜抑制層之處理的情況。
然而,施行形成上述成膜抑制層的處理後,於選擇成長膜時,為抑制成膜抑制層脫離,會有無法提高選擇成長時之處理溫度(成膜溫度),導致所形成之膜的膜質劣化之情況。又,在選擇成長後,會有必須進行除去成膜抑制層之步驟的情況,導致生產性惡化。
本發明之目的在於提供:可改善利用選擇成長所形成之膜的膜質,且能提升生產性的技術。 (解決問題之技術手段)
根據本發明之一態樣所提供的技術,係包括有: (a)對表面露出第1底層與第2底層的基板,供應成膜抑制氣體,而在上述第1底層的表面上形成成膜抑制層的步驟; (b)對已在上述第1底層之表面上形成上述成膜抑制層後的上述基板,供應成膜氣體,而在上述第2底層之表面上形成膜的步驟;以及 (c)對已在上述第2底層之表面上形成上述膜後的上述基板,於無電漿環境下,供應會與上述成膜抑制層及上述膜進行化學反應之未含鹵物質的步驟。 (對照先前技術之功效)
根據本發明,可改善利用選擇成長所形成之膜的膜質,且能提升生產性。
<本發明之一態樣> 以下,針對本發明之一態樣,主要參照圖1~圖4、圖5(a)~圖5(d)進行說明。另外,以下說明所使用之圖式均屬於示意式圖式,圖式所示各要件的尺寸關係、各要件比率等未必與現實一致。又,複數圖式間的各要件之尺寸關係、各要件之比率等亦未必一致。
(1)基板處理裝置之構成 如圖1所示,處理爐202係設有當作溫度調整器(加熱部)用的加熱器207。加熱器207係呈圓筒形狀,藉由利用保持板支撐而垂直安設。加熱器207亦具有利用熱使氣體活化(激發)的活化機構(激發部)機能。
在加熱器207的內側配設有與加熱器207呈同心圓狀的反應管203。反應管203係由例如石英(SiO 2)或碳化矽(SiC)等耐熱性材料構成,形成上端封閉而下端開口的圓筒形狀。在反應管203的下方配設有與反應管203呈同心圓狀的歧管209。歧管209係由例如不鏽鋼(SUS)等金屬材料構成,形成上端與下端均開口的圓筒形狀。歧管209的上端部係卡合於反應管203的下端部,構成支撐著反應管203之狀態。在歧管209與反應管203之間設有當作密封構件用的O形環220a。反應管203係與加熱器207同樣地垂直安設。主要係由反應管203與歧管209構成處理容器(反應容器)。於處理容器的筒中空部形成處理室201。處理室201係構成為可收容當作基板用之晶圓200。在該處理室201內對晶圓200施行處理。
在處理室201內分別依貫穿歧管209側壁的方式設置當作第1~第3供應部用的噴嘴249a~249c。噴嘴249a~249c分別亦稱為「第1~第3噴嘴」。噴嘴249a~249c係由例如石英或SiC等屬於耐熱性材料的非金屬材料構成。噴嘴249a~249c分別連接於氣體供應管232a~232c。噴嘴249a~249c係各自不同的噴嘴,噴嘴249a、249c係分別鄰接噴嘴249b而設置。
在氣體供應管232a~232c中,從氣流上游起依序分別設有:屬於流量控制器(流量控制部)的質量流量控制器(MFC)241a~241c、及屬於開閉閥的閥243a~243c。氣體供應管232a在較閥243a更靠下游處分別連接著氣體供應管232d,232e。氣體供應管232b在較閥243b更靠下游處分別連接著氣體供應管232f,232h。氣體供應管232c在較閥243c更靠下游處連接著氣體供應管232g。在氣體供應管232d~232h中,從氣流上游起分別依序設有MFC241d~241h及閥243d~243h。氣體供應管232a~232h係由例如SUS等金屬材料構成。
如圖2所示,噴嘴249a~249c係在反應管203內壁與晶圓200間俯視呈圓環狀之空間中,從反應管203的內壁下部沿上部,分別依朝晶圓200之排列方向之上方豎立之方式設置。即,噴嘴249a~249c係分別在排列有晶圓200的晶圓排列區域之側邊、水平包圍晶圓排列區域的區域中,沿晶圓排列區域設置。於俯視時,噴嘴249b配置為與後述排氣口231a在一直線上相對向,且上述二者包夾被搬入處理室201內的晶圓200之中心。噴嘴249a,249c係沿反應管203之內壁(晶圓200外周部)配置為從二側包夾通過噴嘴249b與排氣口231a之中心之直線L的狀態。直線L亦為通過噴嘴249b與晶圓200之中心的直線。即,噴嘴249c亦可設置為包夾直線L而配置於噴嘴249a之對向側。噴嘴249a,249c係以直線L為對稱軸而線對稱地配置。在噴嘴249a~249c的側面分別設有供應氣體的氣體供應孔250a~250c。氣體供應孔250a~250c分別於俯視下依與排氣口231a相對向(對面)之方式開口,俾可朝晶圓200供應氣體。氣體供應孔250a~250c係從反應管203之下部朝上部設置複數個。
從氣體供應管232a經由MFC241a、閥243a、噴嘴249a朝處理室201內供應成膜抑制氣體。
從氣體供應管232b經由MFC241b、閥243b、噴嘴249b朝處理室201內供應原料氣體。
從氣體供應管232c經由MFC241c、閥243c、噴嘴249c朝處理室201內供應反應氣體。因為反應氣體亦會有含後述當作未含鹵物質作用物質的情況,因而未含鹵物質亦可經由MFC241c、閥243c、噴嘴249c供應給處理室201內。
從氣體供應管232d經由MFC241d、閥243d、氣體供應管232a、噴嘴249a朝處理室201內供應觸媒氣體。
從氣體供應管232e~232g分別經由MFC241e~241g、閥243e~243g、氣體供應管232a~232c、噴嘴249a~249c朝處理室201內供應惰性氣體。
從氣體供應管232h經由MFC241h、閥243h、氣體供應管232b、噴嘴249b朝處理室201內供應未含鹵物質。
主要由氣體供應管232a、MFC241a、閥243a構成成膜抑制氣體供應系統。主要由氣體供應管232b、MFC241b、閥243b構成原料氣體供應系統。主要由氣體供應管232c、MFC241c、閥243c構成反應氣體供應系統。主要由氣體供應管232d、MFC241d、閥243d構成觸媒氣體供應系統。主要由氣體供應管232e~232g、MFC241e~241g、閥243e~243g構成惰性氣體供應系統。主要由氣體供應管232h、MFC241h、閥243h構成未含鹵物質供應系統。
此處,原料氣體、反應氣體及觸媒氣體係具有成膜氣體的作用,因此亦將原料氣體供應系統、反應氣體供應系統及觸媒氣體供應系統稱為「成膜氣體供應系統」。又,因為反應氣體亦會有作為未含鹵物質而作用的情況,因此反應氣體供應系統亦被稱為「未含鹵物質供應系統」。亦即,亦可由氣體供應管232c、MFC241c、閥243c構成未含鹵物質供應系統。
上述各種供應系統中,任一(或所有)供應系統亦可構成由閥243a~243h、MFC241a~241h等集聚形成的集聚型供應系統248。集聚型供應系統248分別連接於氣體供應管232a~232h,構成利用後述控制器121,針對朝氣體供應管232a~232h內的各種氣體供應動作(即,閥243a~243h的開閉動作、由MFC241a~241h進行的流量調整動作等)進行控制。集聚型供應系統248係構成一體型、或分割型集聚單元,可依集聚單元單位對氣體供應管232a~232h等進行裝卸,能依集聚單元單位對集聚型供應系統248進行保養、更換、增設等。
在反應管203的側壁下方設有將處理室201內的環境予以排氣的排氣口231a。如圖2所示,排氣口231a係俯視,配置於包夾晶圓200且與噴嘴249a~249c(氣體供應孔250a~250c)相對向(對面)位置處。排氣口231a亦可從反應管203的側壁下部沿上部(即,沿晶圓排列區域)設置。排氣口231a連接於排氣管231。排氣管231係經由檢測處理室201內之壓力的壓力檢測器(壓力檢測部)之壓力感測器245、與壓力調整器(壓力調整部)之APC(Auto Pressure Controller,壓力自動控制)閥244,連接於真空排氣裝置之真空泵246。APC閥244係藉由使真空泵246動作之狀態下開關閥,而可進行處理室201內的真空排氣與停止真空排氣,又,在使真空泵246動作之狀態下,根據壓力感測器245測得的壓力資訊調節閥開度,構成為可調整處理室201內的壓力。主要係由排氣管231、APC閥244、壓力感測器245構成排氣系統。亦可將真空泵246視為包含於排氣系統中。
在歧管209的下方設有可將歧管209之下端開口予以氣密式封閉之爐口蓋體的密封蓋219。密封蓋219係由例如SUS等金屬材料構成,形成圓盤狀。在密封蓋219的上面設有抵接於歧管209下端之密封構件的O形環220b。在密封蓋219的下方設置使後述晶舟217旋轉的旋轉機構267。旋轉機構267的旋轉軸255係貫穿密封蓋219連接於晶舟217。旋轉機構267係構成藉由使晶舟217旋轉而使晶圓200旋轉之狀態。密封蓋219係構成為利用在反應管203外部所設置之升降機構之晶舟升降機115,而在垂直方向上進行升降。晶舟升降機115係構成為藉由使密封蓋219升降,而將晶圓200搬入及搬出(搬送)於處理室201內外的搬送裝置(搬送機構)。
在歧管209的下方設有在使密封蓋219下降並將晶舟217從處理室201內搬出狀態下,可將歧管209之下端開口予以氣密式封閉的爐口蓋體之閘門219s。閘門219s係由例如SUS等金屬材料構成,形成圓盤狀。在閘門219s的上面設有與歧管209下端抵接的密封構件之O形環220c。閘門219s的開閉動作(升降動作、轉動動作等)係利用閘門開閉機構115s進行控制。
基板支撐具用之晶舟217係構成為將複數片(例如25~200片)晶圓200,依水平姿勢且中心彼此對齊之狀態,在垂直方向上依序多階段地支撐、即隔開間隔排列。晶舟217係由例如石英、SiC等耐熱性材料構成。在晶舟217的下部係由例如由石英、SiC等耐熱性材料構成的絕熱板218多階段地支撐。
在反應管203內設有當作溫度檢測器用之溫度感測器263。根據溫度感測器263測得的溫度資訊,調整對加熱器207的通電程度,使處理室201內的溫度成為所需之溫度分佈。溫度感測器263係沿反應管203的內壁設置。
如圖3所示,屬於控制部(控制手段)的控制器121係構成具備有:CPU(Central Processing Unit,中央處理器)121a、RAM(Random Access Memory,隨機存取記憶體)121b、記憶裝置121c、以及I/O埠121d的電腦。RAM121b、記憶裝置121c、I/O埠121d係構成為經由內部匯流排121e,可與CPU121a進行數據交換。控制器121係連接於由例如觸控面板等構成的輸出入裝置122。
記憶裝置121c係由例如快閃記憶體、HDD(Hard Disk Drive,硬碟機)、SSD(Solid State Drive,固態硬碟)等構成。在記憶裝置121c內可讀出地儲存著控制基板處理裝置動作的控制程式、記載著後述基板處理順序與條件等製程配方等等。製程配方係使控制器121執行後述基板處理的各順序,依可獲得既定結果的方式組合而成,具有程式的機能。以下,將製程配方、控制程式等亦簡單統稱為「程式」。又,製程配方亦簡稱為「配方」。本說明書中使用程式一詞時,係有僅包含配方的情況、僅包含控制程式的情況、或該等二者均包含的情況。RAM121b係構成為暫時性儲存由CPU121a所讀出之程式、資料等的記憶體區域(工作區塊)。
I/O埠121d係連接於上述MFC241a~241h、閥243a~243h、壓力感測器245、APC閥244、真空泵246、溫度感測器263、加熱器207、旋轉機構267、晶舟升降機115、閘門開閉機構115s等。
CPU121a係從記憶裝置121c中讀出控制程式並執行,且配合來自輸出輸入裝置122的操作指令輸入等,從記憶裝置121c中讀出配方。CPU121a依所讀出配方之內容,控制以下動作:藉由MFC241a~241h進行的各種氣體流量調整動作、閥243a~243h之開閉動作、APC閥244之開閉動作、及根據壓力感測器245而藉由APC閥244進行的壓力調整動作、真空泵246之起動及停止、根據溫度感測器263而進行之加熱器207的溫度調整動作、藉由旋轉機構267進行的晶舟217之旋轉與旋轉速度調節動作、由晶舟升降機115進行的晶舟217升降動作、以及由閘門開閉機構115s進行的閘門219s之開閉動作等。
控制器121係可藉由將外部記憶裝置123所儲存的上述程式安裝於電腦中而構成。外部記憶裝置123係包含有例如:HDD等磁碟、CD等光碟、MO等磁光碟、USB記憶體、SSD等半導體記憶體等等。記憶裝置121c與外部記憶裝置123係構成為電腦可讀取的記錄媒體。以下,將該等亦簡單統稱為「記錄媒體」。本說明書中使用記錄媒體一詞時,係有:僅包含記憶裝置121c的情況、僅包含外部記憶裝置123的情況、或該等二者均包含的情況。另外,對電腦提供程式時,亦可未使用外部記憶裝置123,而使用網際網路、專用線路等通訊手段進行。
(2)基板處理步驟 就使用上述基板處理裝置進行半導體裝置(device)之製造步驟的一步驟,針對在當作基板用之晶圓200之表面上露出之複數種底層中,於特定底層之表面上選擇性成長膜所形成的選擇成長(選擇成膜)之處理序列例,主要使用圖4、圖5(a)~圖5(d)進行說明。以下說明中,構成基板處理裝置的各構件之動作係利用控制器121進行控制。
圖4所示之處理序列係執行: 對表面露出第1底層之底層200a與第2底層之底層200b的晶圓200,供應成膜抑制氣體,在底層200a的表面上形成成膜抑制層310的步驟A; 對在底層200a之表面上形成成膜抑制層310後的晶圓200,供應成膜氣體(原料氣體、反應氣體、觸媒氣體),而在底層200b之表面上形成膜320的步驟B;以及 對在底層200b之表面上形成膜320後的晶圓200,於無電漿環境下,供應會與成膜抑制層310與膜320進行化學反應之未含鹵物質的步驟C。
此處,步驟A亦稱為「形成成膜抑制層」。步驟B亦稱為「選擇成長」。步驟C亦稱「後處理」。步驟B所使用的成膜氣體係如上述,包括有:原料氣體、反應氣體、觸媒氣體。
另外,圖4所示之處理序列,在步驟B中,對晶圓200分別供應成膜氣體之原料氣體、反應氣體及觸媒氣體。具體而言,步驟B係既定次數(n次、n係1以上的整數)非同時施行包括有:對晶圓200供應原料氣體與觸媒氣體的步驟、以及對晶圓200供應反應氣體與觸媒氣體的步驟之循環,而在底層200b之表面上形成膜。
再者,圖4所示之處理序列,步驟B的晶圓200之溫度係設為步驟A的晶圓200之溫度以下的狀態,較佳係較步驟A的晶圓200之溫度低的狀態。又,圖4所示之處理序列,步驟C的晶圓200之溫度係設為步驟B的晶圓200之溫度以上的狀態,較佳係較步驟B的晶圓200之溫度高的狀態。另外,圖4所示之處理序列,步驟C的晶圓200之溫度係設為步驟A的晶圓200之溫度以上的狀態,較佳係設為較步驟A的晶圓200之溫度高的狀態。
本說明書中,上述處理序列為求便宜亦記載如下。以下的其他態樣、變化例等說明亦採用同樣表述方式。
成膜抑制氣體→(原料氣體+觸媒氣體→反應氣體+觸媒氣體)×n→未含鹵物質
本說明書中,於使用「晶圓」一詞時,係有指晶圓本身的情況、以及指晶圓與在其表面所形成之既定層或膜的積層體之情況。本說明書中,於使用「晶圓表面」一詞時,係有指晶圓本身的表面之情況、以及指在晶圓上所形成之既定層等的表面之情況。本說明書中,記載為「在晶圓上形成既定層」的情況,係有:直接在晶圓本身的表面上形成既定層的情況、以及在晶圓上已形成之層等之上形成既定層的情況。本說明書中,使用「基板」一詞的情況亦與使用「晶圓」一詞的情況同義。
(晶圓補充及晶舟裝載) 若複數片晶圓200被裝填於晶舟217(晶圓補充),便利用閘門開閉機構115s使閘門219s移動,而開放歧管209之下端開口(閘門開啟)。然後,如圖1所示,已支撐著複數片晶圓200的晶舟217,利用晶舟升降機115上舉並被搬入至處理室201內(晶舟裝載)。在此狀態下,密封蓋219經由O形環220b形成密封歧管209之下端之狀態。
在晶舟217所裝填之晶圓200的表面上,如圖5(a)所示,呈預先露出複數種底層之狀態,上述複數種底層之一例係具有作為含氧(O)膜、即氧化膜之矽氧化膜(SiO膜)的底層200a,與具有屬於未含O膜、即非氧化膜之氮化膜的氮化矽膜(SiN膜)底層200b。底層200a係具有全域(全面)利用羥基(OH基)封端的表面。即,底層200a係全域(全面)具有OH封端。另一方面,底層200b係具有多數區域未被OH基封端的表面,即其中一部分區域被OH基封端的表面。
(壓力調整及溫度調整) 然後,依處理室201內(即,晶圓200所存在之空間)成為所需壓力(真空度)之方式,利用真空泵246施行真空排氣(減壓排氣)。此時,處理室201內的壓力係利用壓力感測器245測定,再根據該測定的壓力資訊,對APC閥244進行回饋控制。又,依處理室201內的晶圓200成為所需處理溫度之方式,利用加熱器207施行加熱。此時,依處理室201內成為所需溫度分佈的方式,根據溫度感測器263測得的溫度資訊,回饋控制對加熱器207的通電程度。又,開始由旋轉機構267進行晶圓200的旋轉。處理室201內的排氣、晶圓200的加熱與旋轉,均係至少持續執行至對晶圓200的處理結束為止。
然後,依序執行步驟A、步驟B、步驟C。以下,針對該等各步驟進行說明。
[步驟A(成膜抑制層形成)] 步驟A,對處理室201內的晶圓200,即於表面露出底層200a與底層200b的晶圓200供應成膜抑制氣體,而在底層200a之表面上形成成膜抑制層310。
具體而言,打開閥243a,朝氣體供應管232a內供應成膜抑制氣體。成膜抑制氣體係利用MFC241a進行流量調整,再經由噴嘴249a供應至處理室201內,然後從排氣口231a進行排氣。此時,對晶圓200供應成膜抑制氣體。此時,亦可打開閥243e~243g,分別經由噴嘴249a~249c朝處理室201內供應惰性氣體。
在後述的處理條件下,藉由對晶圓200供應成膜抑制氣體,便如圖5(b)所示,在底層200a,200b中,可選擇性地(優先地)在底層200a之表面上化學吸附成膜抑制氣體,便可在底層200a之表面上選擇性地(優先地)形成成膜抑制層310。所形成的成膜抑制層310係例如包含有烴基封端。成膜抑制層310係在後述步驟B中,抑制成膜氣體(原料氣體、反應氣體等)對底層200a之表面的吸附、以及抑制底層200a之表面與成膜氣體(原料氣體、反應氣體等)的反應,作為抑制底層200a之表面上進行成膜反應的成膜抑制劑(吸附抑制劑)、即抑制劑作用。成膜抑制層310就從該作用而言,亦可稱為「吸附抑制層」、或「反應抑制層」。
另外,在底層200a之表面上所形成的成膜抑制層310亦可稱為「抑制劑」,又,為形成成膜抑制層310而對晶圓200所供應的成膜抑制氣體亦可稱為「抑制劑」。本說明書中,當使用抑制劑一詞時,係包括有:僅包含成膜抑制層310的情況、僅包含成膜抑制氣體的情況、或包含該等雙方的情況。
在底層200a之表面上形成成膜抑制層310後,停止成膜抑制氣體的供應。然後,對處理室201內施行真空排氣,將處理室201內殘留的氣體等從處理室201內排除。此時,經由噴嘴249a~249c朝處理室201內供應惰性氣體。由噴嘴249a~249c供應的惰性氣體係具有沖洗沖洗氣體作用,藉此,處理室201內便被沖洗沖洗(沖洗清洗)。
在步驟A中供應成膜抑制氣體時的處理條件,係可例示如: 處理溫度:室溫(25℃)~500℃、較佳係室溫~250℃ 處理壓力:1~2000Pa、較佳係5~1000Pa 成膜抑制氣體供應流量:1~3000sccm、較佳係1~500sccm 成膜抑制氣體供應時間:1秒~120分、較佳係30秒~60分 惰性氣體供應流量(每氣體供應管):0~20000sccm
在步驟A中施行沖洗時的處理條件,係可例示如: 處理溫度:室溫(25℃)~500℃、較佳係室溫~250℃ 處理壓力:1~30Pa、較佳係1~20Pa 惰性氣體供應流量(每氣體供應管):500~20000sccm 惰性氣體供應時間:10~30秒
另外,本說明書中如「1~2000Pa」的數值範圍表述,係指下限值與上限值含於該範圍內。所以,例如「1~2000Pa」便指「1Pa以上且2000Pa以下」。相關其他數值範圍亦同。另外,所謂「處理溫度」係指晶圓200的溫度,所謂「處理壓力」係指處理室201內的壓力。以下說明亦同。
步驟A較佳係在無電漿環境下實施。藉由在無電漿環境下施行步驟A,便可避免對晶圓200、晶圓200之表面的底層200a,200b、以及由步驟A在底層200a之表面上所形成之成膜抑制層310造成電漿損傷。
另外,於步驟A中,在底層200b之表面的其中一部分亦會有成膜抑制氣體化學吸附。但,因為底層200b之表面多數區域並不具有OH封端,因而成膜抑制氣體對底層200b之表面的化學吸附量僅些微,成膜抑制氣體對底層200a之表面的化學吸附量呈壓倒性地多。
成膜抑制氣體係可使用例如含烴基氣體。藉由成膜抑制氣體係使用含烴基氣體,便可形成含烴基封端的成膜抑制層310。含烴基封端的成膜抑制層310亦稱為「烴基封端層」。
含烴基氣體的烴基係可如烷基般僅含單鍵,亦可含有雙鍵、三鍵等不飽和鍵。含烴基氣體係可使用例如含烷基氣體。含烷基氣體係可使用例如:含有在Si上配位烷基之烷基矽烷基的氣體,即烷基矽烷系氣體。烷基係指從烷烴(一般式C nH 2n+2所示之鏈式飽和烴)中除去1個氫(H)原子後剩餘的原子團之總稱,由一般式C nH 2n+1所示之官能基。烷基較佳係碳數1~5之烷基、更佳係碳數1~4之烷基。烷基係可為直鏈狀、亦可為分支狀。烷基係可舉例如:甲基、乙基、正丙基、正丁基、異丙基、異丁基、第二丁基、第三丁基等。因為烷基係鍵結於烷基矽烷分子之中心原子Si上,因而烷基矽烷的烷基亦可稱為「配位體(配位基)」、或「烷基配位體」。
含烴基氣體亦可更進一步含有胺基。即,含烴基氣體亦可含有烴基與胺基。含烴基與胺基之氣體係可使用例如:含有直接鍵結於中心原子Si上的烷基、與直接鍵結於中心原子Si上的胺基之烷胺基矽烷系氣體。所謂「胺基」係指在1個氮(N)原子上,配位著1個或2個烴基的官能基(-NH 2所示胺基的氫(H)原子其中一者或雙方被烴基所取代的官能基)。當構成胺基其中一部分的烴基係在1個N上配位著2個的情況,該2個係可為相同的烴基、亦可為不同的烴基。構成胺基之其中一部分的烴基係同上述烴基。又,胺基亦可具有環狀構造。直接鍵結於烷胺基矽烷之中心原子Si上的胺基,亦可稱為「配位體」或「胺基配位體」。又,直接鍵結於烷胺基矽烷的中心原子Si上之烷基,亦可稱為「配位體」或「烷基配位體」。
烷胺基矽烷系氣體係可使用例如下式[1]所示之胺基矽烷化合物的氣體。
SiA x[(NB 2) (4-x)]             [1]
式[1]中,A係表示氫(H)原子、烷基、或烷氧基;B係表示H原子、或烷基;x係表示1~3之整數。但,當x係1的情況,A係表示烷基,當x係2或3的情況,A中之至少其中一者係表示烷基。
式[1]中,A所示之烷基較佳係碳數1~5之烷基、更佳係碳數1~4之烷基。A所示之烷基係可為直鏈狀、亦可為分支狀。A所示之烷基係可舉例如:甲基、乙基、正丙基、正丁基、異丙基、異丁基、第二丁基、第三丁基等。A所示之烷氧基較佳係碳數1~5之烷氧基、更佳係碳數1~4之烷氧基。A所示之烷氧基中的烷基,係同上述A所示之烷基。當x係2或3的情況,2個或3個A係可為相同、亦可為不同。B所示之烷基係同上述A所示之烷基。又,2個B係可為相同、亦可為不同,當x係1或2的情況,複數(NB 2)係可為相同、亦可為不同。又,亦可由2個B相鍵結形成環構造,所形成的環構造亦可更進一步具有烷基等取代基。
烷胺基矽烷系氣體係可使用例如在1分子中含有1個胺基與3個烷基的化合物氣體。即,可使用式[1]中的A係烷基、且x為3的化合物氣體。烷胺基矽烷系氣體係可使用(烷胺基)烷基矽烷系氣體,具體係可使用例如:(二甲胺基)三甲矽烷((CH 3) 2NSi(CH 3) 3,簡稱:DMATMS)氣體、(二乙胺基)三甲矽烷((C 2H 5) 2NSi(CH 3) 3,簡稱:DEATMS)氣體、(二乙胺基)三乙矽烷((C 2H 5) 2NSi(C 2H 5) 3,簡稱:DEATES)氣體、(二甲胺基)三乙矽烷((CH 3) 2NSi(C 2H 5) 3,簡稱:DMATES)氣體等(二烷胺基)三烷基矽烷系氣體。另外,在DMATMS,DEATMS,DEATES,DMATES等的中心原子Si上,除鍵結著1個胺基(二甲胺基、二乙胺基)之外,尚鍵結著3個烷基(甲基、乙基)。即,DMATMS,DEATMS,DEATES,DMATES等含有1個胺基配位體、與3個烷基配位體。
惰性氣體係可使用例如氮(N 2)氣體,此外尚亦可使用氬(Ar)氣體、氦(He)氣體、氖(Ne)氣體、氙(Xe)氣體等稀有氣體。就此點而言,於後述各步驟中亦同。
[步驟B(選擇成長)] 待步驟A結束後,便執行步驟B。步驟B係對處理室201內的晶圓200,即已在底層200a之表面上形成成膜抑制層310後的晶圓200,供應成膜氣體(原料氣體、反應氣體、觸媒氣體),而在底層200b之表面上形成膜。
另外,步驟B係依晶圓200的溫度在步驟A的晶圓200之溫度以下之方式(較佳係低於步驟A的晶圓200之溫度方式),調整加熱器207的輸出。
步驟B較佳為對晶圓200交錯供應成膜氣體之原料氣體與反應氣體,或者對晶圓200交錯供應成膜氣體之原料氣體與反應氣體,且與原料氣體及反應氣體中之至少其中一者一起供應觸媒氣體。以下,針對步驟B係交錯供應成膜氣體之原料氣體與反應氣體,且與原料氣體及反應氣體中之至少其中一者一起供應觸媒氣體之例子進行說明。具體而言,步驟B係依序執行下述步驟B1、B2。
[步驟B1] 該步驟係對處理室201內的晶圓200,即已在底層200a之表面上形成成膜抑制層310後的晶圓200,供應原料氣體與觸媒氣體。
具體而言,打開閥243b,243d,分別朝氣體供應管232b內供應原料氣體,並朝氣體供應管232d內供應觸媒氣體。原料氣體、觸媒氣體係分別利用MFC241b,241d進行流量調整,再經由噴嘴249b,249a供應至處理室201內,經供應給處理室201內後進行混合,再從排氣口231a排氣。此時,對晶圓200供應原料氣體與觸媒氣體(原料氣體+觸媒氣體供應)。此時,亦可打開閥243e~243g,分別經由噴嘴249a~249c朝處理室201內供應惰性氣體。
藉由在後述處理條件下,對晶圓200供應原料氣體與觸媒氣體,便可抑制原料氣體對底層200a之表面的化學吸附,並可選擇性地(優先地)使原料氣體化學吸附於底層200b之表面上。藉此,在底層200b的表面上形成第1層。
在本步驟中,藉由將觸媒氣體與原料氣體一起供應,可使上述反應在無電漿環境下、且如後述的低溫條件下進行。依此,藉由第1層的形成係在無電漿環境下、且如後述的低溫條件下進行,便可維持構成在底層200a之表面上所形成之成膜抑制層310的分子或原子,不會從底層200a的表面消失(脫離)。
再者,藉由第1層的形成係在無電漿環境下、且如後述的低溫條件下進行,便可使處理室201內的原料氣體不會熱分解(氣相分解)(即,不會自分解),便可抑制原料氣體構造其中一部分於底層200a,200b之表面上多層沉積,並可使原料氣體選擇性地吸附於底層200b之表面上。
在底層200b之表面上選擇性地形成第1層後,分別停止對處理室201內供應原料氣體、觸媒氣體。然後,依照與步驟A的沖洗同樣之處理順序、處理條件,將處理室201內殘留的氣體等從處理室201內排除(沖洗)。另外,本步驟中,施行沖洗時的處理溫度較佳係設為與供應原料氣體及觸媒氣體時的處理溫度同樣。
步驟B1中供應原料氣體及觸媒氣體時的處理條件,係可例示如: 處理溫度:室溫~200℃、較佳係室溫~120℃ 處理壓力:133~1333Pa 原料氣體供應流量:1~2000sccm 原料氣體供應時間:1~60秒 觸媒氣體供應流量:1~2000sccm 惰性氣體供應流量(每氣體供應管):0~20000sccm
另外,本步驟中,當形成第1層時,雖在底層200a之表面其中一部分處亦會吸附原料氣體,但該吸附量僅極些微,遠較原料氣體對底層200b之表面的吸附量少。此種可選擇性地(優先地)吸附的理由係將本步驟的處理條件如上述設定為低溫條件、且在處理室201內的原料氣體不會氣相分解的條件。又,亦為相較於底層200a之表面全域形成成膜抑制層310,底層200b之表面多數區域並沒有形成成膜抑制層310的緣故所致。
原料氣體係可使用例如含Si與鹵之氣體。鹵係包括有:氯(Cl)、氟(F)、溴(Br)、碘(I)等。含Si與鹵之氣體較佳係依Si與鹵的化學鍵形式含鹵。含Si與鹵之氣體亦可更進一步含有C,此情況,較佳係依Si-C鍵形式含C。含Si與鹵之氣體係可使用例如:含有Si、Cl及伸烷基,且具有Si-C鍵的矽烷系氣體,即伸烷基氯矽烷系氣體。此處,伸烷基係包括有:亞甲基、伸乙基、伸丙基、伸丁基等。又,含Si與鹵之氣體係可使用例如:含有Si、Cl及烷基,且具有Si-C鍵的矽烷系氣體,即烷基氯矽烷系氣體。伸烷基氯矽烷系氣體、烷基氯矽烷系氣體較佳係依Si-Cl鍵之形式含有Cl,且依Si-C鍵之形式含C。
含Si與鹵之氣體係可使用例如:雙(三氯矽烷基)甲烷((SiCl 3) 2CH 2,簡稱:BTCSM)氣體、1,2-雙(三氯矽烷基)乙烷((SiCl 3) 2C 2H 4,簡稱:BTCSE)氣體等伸烷基氯矽烷系氣體;1,1,2,2-四氯-1,2-二甲基二矽烷((CH 3) 2Si 2Cl 4,簡稱:TCDMDS)氣體、1,2-二氯-1,1,2,2-四甲基二矽烷((CH 3) 4Si 2Cl 2,簡稱:DCTMDS)氣體等烷基氯矽烷系氣體;1,1,3,3-四氯-1,3-二矽烷基環丁烷(C 2H 4Cl 4Si 2,簡稱:TCDSCB)氣體等含有由Si與C所構成之環狀構造及鹵的氣體等。又,含Si與鹵之氣體亦可使用例如:四氯矽烷(SiCl 4,簡稱:STC)氣體、六氯二矽烷(Si 2Cl 6,簡稱:HCDS)氣體、八氯三矽烷(Si 3Cl 8,簡稱:OCTS)氣體等無機氯矽烷系氣體。
再者,原料氣體亦可取代含Si與鹵之氣體,改為使用例如:四(二甲胺基)矽烷(Si[N(CH 3) 2] 4,簡稱:4DMAS)氣體、三(二甲胺基)矽烷(Si[N(CH 3) 2] 3H,簡稱:3DMAS)氣體、雙(二乙胺基)矽烷(Si[N(C 2H 5) 2] 2H 2,簡稱:BDEAS)氣體、雙(第三丁胺基)矽烷(SiH 2[NH(C 4H 9)] 2,簡稱:BTBAS)氣體、(二異丙胺基)矽烷(SiH 3[N(C 3H 7) 2],簡稱:DIPAS)氣體等胺基矽烷系氣體。另外,胺基矽烷系氣體亦可使用後述其他態樣的成膜抑制氣體中之1種。此情況,因為上述原料氣體供應系統係構成可供應成膜抑制氣體狀態,因而亦具有成膜抑制氣體供應系統的機能。
觸媒氣體係可使用例如:含C、N及H的胺系氣體。胺系氣體係可使用例如:吡啶氣體(C 5H 5N,簡稱:py)氣體、胺基吡啶(C 5H 6N 2)氣體、甲吡啶(C 6H 7N)氣體、二甲基吡啶(C 7H 9N)氣體、哌𠯤(C 4H 10N 2)氣體、哌啶(C 5H 11N)氣體等環狀胺系氣體;三乙胺((C 2H 5) 3N,簡稱:TEA)氣體、二乙胺((C 2H 5) 2NH,簡稱:DEA)氣體等鏈狀胺系氣體等等。其中,觸媒氣體較佳係使用py氣體。就此點而言,後述步驟B2亦同。
[步驟B2] 形成第1層後,對處理室201內的晶圓200(即,在底層200b之表面上所形成的第1層),供應氧化劑等反應氣體及觸媒氣體。
具體而言,打開閥243c,243d,分別朝氣體供應管232c內供應反應氣體,朝氣體供應管232d內供應觸媒氣體。反應氣體、觸媒氣體分別係利用MFC241c,241d進行流量調整,再經由噴嘴249c,249a供應給處理室201內,經供應給處理室201內之後再進行混合,然後從排氣口231a排氣。此時,對晶圓200供應反應氣體與觸媒氣體(反應氣體+觸媒氣體供應)。此時,亦可打開閥243e~243g,分別經由噴嘴249a~249c朝處理室201內供應惰性氣體。
藉由在後述處理條件下,對晶圓200供應氧化劑等反應氣體及觸媒氣體,便可使步驟B1於底層200b之表面上所形成的第1層至少其中一部分進行氧化。藉此,在底層200b之表面上形成由第1層氧化而成的第2層。
本步驟中,藉由將觸媒氣體與反應氣體一起供應,便可使上述氧化反應在無電漿之環境下、且如後述的低溫條件下進行。依此,藉由第2層的形成係在無電漿之環境下、且如後述的低溫條件下進行,便可維持構成在底層200a之表面上所形成之成膜抑制層310的分子或原子,不會從底層200a的表面消失(脫離)。
使底層200b之表面上所形成的第1層氧化,而變化(轉換)為第2層之後,分別停止朝處理室201內的反應氣體、觸媒氣體之供給。然後,依照與步驟A的沖洗同樣之處理順序、處理條件,將處理室201內殘留的氣體等從處理室201內排除(沖洗)。另外,本步驟施行沖洗時的處理溫度較佳係設為與供應反應氣體及觸媒氣體時的處理溫度相同。
步驟B2中,供應反應氣體及觸媒氣體時的處理條件,係可例示如: 處理溫度:室溫~200℃、較佳係室溫~120℃ 處理壓力:133~1333Pa 反應氣體供應流量:1~2000sccm 反應氣體供應時間:1~60秒 觸媒氣體供應流量:1~2000sccm 惰性氣體供應流量(每氣體供應管):0~20000sccm
反應氣體係當形成氧化膜系之膜的情況,便可使用含O與H的氣體。含O與H之氣體係可使用例如:水蒸氣(H 2O氣體)、過氧化氫(H 2O 2)氣體等含O-H鍵的含O氣體。又,含O與H之氣體亦可使用例如:氫(H 2)氣體+氧(O 2)氣體、H 2氣體+臭氧(O 3)氣體等未含O-H鍵的含O氣體。本說明書中例如「H 2氣體+O 2氣體」之類合併標示2種氣體的記載,係指H 2氣體與O 2氣體的混合氣體。供應混合氣體時,亦可先將2種氣體在供應管內進行混合(預混合)後,才供應至處理室201內,亦可將2種氣體分別由不同供應管供應給處理室201內,再於處理室201內進行混合(後攪拌)。
另外,反應氣體係當形成氮化膜系之膜的情況,可使用含有N與H的氣體。含N與H之氣體係可使用例如:氨(NH 3)氣體、聯氨(N 2H 4)氣體、二氮烯(N 2H 2)氣體、N 3H 8氣體等含N-H鍵的含N與H之氣體。另外,當形成氮化膜系膜的情況,只要認為將上述氧化劑、氧化、氧化反應,分別取代為氮化劑、氮化、氮化反應便可。
[實施既定次數] 藉由非同時(即非同步)執行上述步驟B1,B2的循環既定次數(n次,n係1以上的整數),便如圖5(c)所示,在晶圓200之表面上露出的底層200a,200b中,能選擇性地於底層200b之表面上形成膜320。上述循環較佳係重複複數次。即,較佳為每1循環所形成之第2層的厚度較所需膜厚薄,藉由積層第2層,重複複數次上述循環直到膜320的膜厚成為所需膜厚為止。
另外,實施步驟B1,B2時,在底層200a之表面上所形成的成膜抑制層310,如上述般可維持而不會從底層200a之表面消失,因而在底層200a之表面上不會形成膜。但,因某種要因導致底層200a之表面上的成膜抑制層310形成不足等情況,亦會有在底層200a之表面上極些微形成膜的情況。但,即使於此情況下,在底層200a之表面上所形成之膜的厚度,遠較在底層200b之表面上所形成之膜的厚度薄。於本說明書中,所謂底層200a,200b中,「選擇性地在底層200b之表面上形成膜」,不僅包含在底層200a之表面上完全沒有生成膜的情況,尚包含如上述,在底層200a之表面上形成極薄膜的情況。
[步驟C(後處理)] 待步驟B結束後便執行步驟C。步驟C係對處理室201內的晶圓200、即已在底層200b之表面上形成膜320後的晶圓200,於無電漿環境下,供應會與成膜抑制層310及膜320產生化學反應的未含鹵物質。
另外,步驟C係依晶圓200的溫度達步驟B的晶圓200之溫度以上之方式,較佳係較步驟B的晶圓200之溫度高之方式,調整加熱器207的輸出。另外,步驟C較佳為依晶圓200之溫度達步驟A的晶圓200之溫度以上之方式,較佳係依較步驟A的晶圓200之溫度高之方式,調整加熱器207的輸出。
具體而言,本步驟係打開閥243h,朝氣體供應管232h內供應未含鹵物質之其中一部分或全部。未含鹵物質係利用MFC241h進行流量調整,再經由噴嘴249b供應至處理室201內,然後從排氣口231a排氣。此時,對晶圓200供應未含鹵物質(供應未含鹵物質)。此時,亦可打開閥243e~243g,分別經由噴嘴249a~249c朝處理室201內供應惰性氣體。
此時,亦可更進一步打開閥243c,朝氣體供應管232c內供應未含鹵物質之其中一部分或全部。於此情況下,未含鹵物質分別利用MFC241h,241c進行流量調整,再經由噴嘴249b,249c供應至處理室201內,供應至處理室201內之後再進行混合,然後由排氣口231a排氣。此時,對晶圓200供應未含鹵物質(未含鹵物質供應)。此時,亦可打開閥243e~243g,分別經由噴嘴249a~249c朝處理室201內供應惰性氣體。
藉由在後述處理條件下對晶圓200供應未含鹵物質,便如圖5(d)所示,藉由使構成在底層200a之表面上所形成之成膜抑制層310的分子或原子,與未含鹵物質進行化學反應,便可使其從底層200a的表面上脫離除去,或者可使該成膜抑制層310作為抑制劑的機能無效化。使成膜抑制層310作為抑制劑的機能無效化,亦可簡稱為「成膜抑制層310無效化」。另外,亦會有成膜抑制層310之其中一部分被除去,而其餘部分則被無效化的情況。即,亦會有同時進行成膜抑制層310之除去與無效化的情況。即,本步驟係施行成膜抑制層310的除去及無效化中之至少任一項之處理。藉由該等使底層200a的表面狀態重置,便可在後續步驟中,對底層200a的表面上進行成膜處理等。
另外,所謂「成膜抑制層310的抑制劑機能無效化」,係指使在底層200a之表面所形成之成膜抑制層310的分子構造、成膜抑制層310表面的原子排列構造等產生化學性變化,便可使成膜氣體(原料氣體、反應氣體等)吸附於底層200a之表面、使底層200a之表面與成膜氣體(原料氣體、反應氣體等)產生反應。
再者,本步驟藉由在底層200b之表面上所形成之膜320與未含鹵物質的化學反應,而除去膜320中的Cl、H、烴化合物、水分等雜質,整齊構成膜320的原子排列,縮短原子彼此間的鍵結距離,便可使該等鍵結成為牢固體。即,本步驟係除去膜320中的雜質,使膜320緻密化,便可提升膜質。依此,本步驟如圖5(d)所示,可使利用步驟B在底層200b之表面上所形成的膜320,變化為膜質較膜320改善的膜330(即膜質較膜320提升的膜330)。
依此,本步驟係利用未含鹵物質的作用,同時並行實施將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理、以及在底層200b之表面上所形成之膜320的改質處理。即,該步驟係利用未含鹵物質的作用,便可同時且並行(平行)施行:對在底層200a之表面上所形成之成膜抑制層310的處理、以及對底層200b之表面上所形成之膜320的處理。就此而言,由本步驟進行的後處理亦稱「平行後處理」。
經施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項之處理、以及在底層200b之表面上所形成之膜320的改質處理後,便停止對處理室201內供應未含鹵物質。然後,利用與步驟A的沖洗同樣之處理順序、處理條件,將處理室201內殘留的氣體等從處理室201內排除(沖洗)。另外,本步驟施行沖洗時的處理溫度較佳係設為與供應未含鹵物質時的處理溫度同樣。
本步驟較佳係在能進行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項之處理,且能進行在底層200b之表面上所形成之膜320的改質處理之處理條件下實施。
步驟C中供應未含鹵物質時的處理條件,係可例示如: 處理溫度:200~1000℃、較佳係400~700℃ 處理壓力:1~120000Pa、較佳係1~13300Pa 未含鹵物質供應流量:1~30000sccm、較佳係1~20000sccm 未含鹵物質供應時間:1~18000秒、較佳係120~10800秒 惰性氣體供應流量(每氣體供應管):0~20000sccm
未含鹵物質係可使用例如:氧化氣體(氧化劑)。藉由未含鹵物質係使用氧化氣體,便可效率佳地同時並行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項之處理、及在底層200b之表面上所形成之膜320的改質處理。
屬於未含鹵物質之一例的氧化氣體較佳為含有例如:含O與H之氣體、含O氣體、及含O氣體+含H氣體中之1種以上。此處,含O與H之氣體係可使用例如:H 2O氣體、H 2O 2氣體等。含O氣體係可使用例如:O 2氣體、O 3氣體等。含H氣體係可使用例如:H 2氣體、NH 3氣體等。
屬於未含鹵物質之一例的氧化氣體,具體較佳為含有例如:H 2O氣體、H 2O 2氣體、O 2氣體、O 3氣體、O 2氣體+H 2氣體、O 3氣體+H 2氣體、O 2氣體+NH 3氣體、及O 3氣體+NH 3氣體中之1種以上。
再者,未含鹵物質係可使用例如:氮化氣體(氮化劑)。藉由未含鹵物質係使用氮化氣體,便可效率佳地同時並行施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項之處理、及在底層200b之表面上所形成之膜320的改質處理。
屬於未含鹵物質之一例的氮化氣體較佳為含有例如含N與H之氣體。屬於未含鹵物質之一例的氮化氣體具體較佳為含有例如:NH 3氣體、N 2H 4氣體、N 2H 2氣體、及N 3H 8氣體中之1種以上。
本步驟中,為能在底層200b之表面上所形成之膜320的組成比實質不會變化情況下,效率佳地除去膜320中所含之雜質,當膜320係例如矽氧化膜(SiO膜)的情況,未含鹵物質較佳係使用例如:含O氣體、含O氣體+含H氣體等氧化氣體。此情況,可使在底層200b之表面上所形成之膜320(SiO膜)的組成比,即使施行本步驟後仍可實質地維持。
就從同樣的理由,當膜320係例如碳氧化矽膜(SiOC膜)的情況,未含鹵物質較佳係使用例如:含O氣體、含O氣體+含H氣體等氧化氣體。此情況,可使在底層200b之表面上所形成之膜320(SiOC膜)的組成比,即使施行本步驟後仍可實質地維持。但,此情況較佳為在C不會從膜320(SiOC膜)脫離、膜320(SiOC膜)所含之Si-C鍵不會切斷地保持之處理條件下(氧化力變弱的處理條件下),對晶圓200供應未含鹵物質之氧化氣體。此種處理條件係例如藉由相較於上述對膜320(SiO膜)供應未含鹵物質之氧化氣體的情況下,使處理溫度、處理壓力、氧化氣體供應流量中之至少任一項降低,或縮短氧化氣體供應時間,便可實現。
就從同樣的理由,當膜320係例如氮化矽膜(SiN膜)的情況,未含鹵物質較佳係使用例如含N與H之氣體等氮化氣體。此情況,可使在底層200b之表面上所形成之膜320(SiN膜)的組成比,即使施行本步驟後仍可實質地維持。
就從同樣的理由,當膜320係例如氮碳化矽膜(SiCN膜)的情況,未含鹵物質較佳係使用例如:含N與H之氣體等氮化氣體。此情況,可使在底層200b之表面上所形成之膜320(SiCN膜)的組成比,即使施行本步驟後仍可實質地維持。但,此情況較佳為在C不會從膜320(SiCN膜)脫離、膜320(SiCN膜)所含Si-C鍵不會切斷地保持之處理條件下(氧化力變弱的處理條件下),對晶圓200供應未含鹵物質之氮化氣體。此種處理條件係例如藉由相較於上述對膜320(SiN膜)供應未含鹵物質之氮化氣體的情況下,使處理溫度、處理壓力、氮化氣體供應流量中之至少任一項降低,或縮短氮化氣體供應時間,便可實現。
(後沖洗及回歸大氣壓) 待完成平行後處理之後,便分別從噴嘴249a~249c朝處理室201內供應惰性氣體,再被從排氣口231a排氣。由噴嘴249a~249c供應的惰性氣體係具有沖洗氣體的作用,藉此,處理室201內被沖洗,在處理室201內殘留的氣體、反應副產物等便被從處理室201內除去(後沖洗)。然後,將處理室201內的環境置換為惰性氣體(惰性氣體置換),並將處理室201內的壓力回歸於常壓(回歸大氣壓)。
(晶舟卸載及晶圓卸除) 然後,利用晶舟升降機115使密封蓋219下降,歧管209下端便呈開口。所以,處理完畢之晶圓200在由晶舟217支撐之狀態下,從歧管209下端被搬出至反應管203外部(晶舟卸載)。晶舟卸載後,使閘門219s移動,歧管209之下端開口經由O形環220c利用閘門219s而被密封(閘門關閉)。處理完畢之晶圓200被搬出至反應管203外部之後,再從晶舟217中取出(晶圓卸除)。
(3)本態樣所造成之效果 根據本態樣可獲得以下所示之1項或複數項效果。
(a)選擇成長後,藉由在後處理時,對晶圓200供應未含鹵物質,便可在進行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理時,同時進行在底層200b之表面上所形成之膜320的改質處理。藉此,在後續步驟中,可在底層200a之表面上形成膜等,更可除去在底層200b之表面上所形成之膜320的膜中雜質,使膜緻密化,便可提升膜質。又,因為同時且平行地施行對在底層200a之表面上所形成之成膜抑制層310的處理、與對在底層200b之表面上所形成之膜320的處理,即,同時施行2個不同的處理步驟,因而可提高基板處理的生產性。
(b)藉由將選擇成長後的後處理時之晶圓200之溫度,設為選擇成長時的晶圓200之溫度以上,便可提高將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理的效率、與在底層200b之表面上所形成之膜320的改質處理效率。藉此,可更加提高基板處理的生產性。
(c)在選擇成長後,於後處理時,藉由對晶圓200在無電漿環境下供應未含鹵物質,便可在避免對晶圓200、晶圓200之表面的底層200a,200b、在底層200b之表面上所形成之膜320等造成電漿損傷之情況下,同時且平行地施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項之處理、以及在底層200b之表面上所形成之膜320的改質處理。
(d)藉由形成成膜抑制層、選擇成長、及後處理分別在無電漿環境下實施,便可在避免對晶圓200、晶圓200之表面的底層200a,200b、在底層200a之表面上所形成之成膜抑制層310、在底層200b之表面上所形成之膜320,330等造成電漿損傷,可適用於利用本手法會有電漿損傷顧慮的步驟。
(e)藉由在選擇成長後,於後處理時,藉由對晶圓200供應未含鹵物質,便可在迴避晶圓200、在晶圓200之表面的底層200a,200b、在底層200b之表面上所形成之膜320等,因鹵造成損傷、鹵混入、殘留等情況下,可同時且平行地施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理、與在底層200b之表面上所形成之膜320的改質處理。
(4)變化例 本態樣的步驟C係可變更為以下所示之變化例。在無特別說明之前提下,各變化例的各步驟之處理順序、處理條件,係可設為與上述基板處理序列的各步驟之處理順序、處理條件同樣。另外,以下所示之變化例係與上述基板處理序列僅有步驟C不同,變化例的步驟A與步驟B係與上述基板處理序列的該等步驟同樣。所以,以下所示之變化例的說明便省略步驟A與步驟B的說明。
(變化例1) 於步驟C中,亦可藉由在底層200b之表面上所形成之膜320的改質處理,使膜320的組成比變化。
即,於步驟C中,亦可藉由未含鹵物質的作用,同時並行施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理、與使底層200b之表面上所形成之膜320的組成比變化之改質處理。
於圖6(d)所示之一例,在步驟C中,藉由對晶圓200供應未含鹵物質,將在底層200a之表面上所形成的成膜抑制層310從底層200a之表面上除去,且使底層200b之表面上所形成之膜320的組成比變化,使膜320變化為組成比不同於膜320的膜340後,晶圓200的表面狀態。
於本變化例中,具體而言係例如膜320係SiOC膜的情況,在步驟C中藉由未含鹵物質係使用例如含O氣體等氧化氣體,便可使膜340(SiOC膜)中C濃度相對於O濃度的比例(C/O比),較施行步驟C前的膜320(SiOC膜)之C/O比低。同樣地,當膜320係SiOC膜的情況,在步驟C中藉由未含鹵物質係使用含O氣體+含H氣體等氧化氣體,便可使膜340(SiOC膜)的C/O比,相較於在步驟C中,未含鹵物質係使用含O氣體等氧化氣體施行改質處理後,膜340(SiOC膜)的C/O比更低。
再者,具體而言,例如於膜320係SiCN膜的情況,在步驟C中藉由未含鹵物質係使用例如含N與H之氣體等氮化氣體,便可使膜340(SiCN膜)中之C濃度相對於N濃度的比例(C/N比),較施行步驟C前的膜320(SiCN膜)之C/N比低。
再者,具體而言,例如於膜320係氮氧化矽膜(SiON膜)的情況,在步驟C中藉由未含鹵物質係使用例如含N與H之氣體等氮化氣體,便可使膜340(SiON膜)中N濃度相對於O濃度的比例(N/O比),較施行步驟C前的膜320(SiON膜)之N/O比高。同樣地,當膜320係SiON膜的情況,在步驟C中藉由未含鹵物質係使用含O氣體等氧化氣體,便可使膜340(SiON膜)的N/O比,較施行步驟C前的膜320(SiON膜)之N/O比低。
本變化例亦可獲得上述態樣同樣的效果。又,根據本變化例,可在將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理情況下,施行在底層200b之表面上所形成之膜320的組成比之控制。藉此,可獲得經控制為所需組成比的膜340,且能提高基板處理的生產性。
(變化例2) 步驟C亦可藉由在底層200b之表面上所形成之膜320的改質處理,而對膜320中添加(摻雜、摻入)膜320中未含的元素(以下亦稱「其他元素」)且未含鹵物質所含的元素。即,步驟C亦可在由步驟B所形成的膜320中摻雜其他元素。依此,在膜320中摻雜其他元素的處理,亦稱為「添加其他元素」、「摻入其他元素」、或「摻雜其他元素」。
即,步驟C亦可藉由未含鹵物質的作用,同時並行施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理、與對在底層200b之表面上所形成之膜320中摻雜其他元素的改質處理。
於圖7(d)所示之一例係在步驟C中,藉由對晶圓200供應未含鹵物質,而將在底層200a之表面上所形成的成膜抑制層310從底層200a之表面除去,且在底層200b之表面上所形成的膜320中,添加(摻雜)膜320未含的其他元素,使膜320變化為由在膜320中添加其他元素而變成的膜350後,晶圓200的表面狀態。
於本變化例中,具體而言,例如於膜320係SiOC膜的情況,在步驟C中,藉由未含鹵物質係使用例如含N與H之氣體等氮化氣體,而在膜320(SiOC膜)中添加(摻雜)N,便可使膜320(SiOC膜)變化為膜350(經摻雜N的SiOC膜)。
再者,具體而言,例如於膜320係SiO膜的情況,在步驟C中,藉由未含鹵物質係使用含N與H之氣體等氮化氣體,而在膜320(SiO膜)中添加(摻雜)N,便可使膜320(SiO膜)變化為膜350(經摻雜N的SiO膜)。
再者,具體而言,例如於膜320係SiCN膜的情況,在步驟C中,藉由未含鹵物質係使用含O氣體等氧化氣體,而在膜320(SiCN膜)中添加(摻雜)O,便可使膜320(SiCN膜)變化為膜350(經摻雜O的SiCN膜)。
本變化例亦可獲得與上述態樣同樣的效果。又,根據本變化例,可在將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項之處理情況下,施行在底層200b之表面上所形成之膜320中添加其他元素。藉此,可獲得經摻雜所需其他元素的膜350,且能提高基板處理的生產性。
(變化例3) 步驟C亦可藉由在底層200b之表面上所形成之膜320的改質處理,使膜320變化為化學構造(例如:化學成分、化學組成、分子構造等)不同於膜320的膜。
即,步驟C亦可藉由未含鹵物質的作用,而同時並行施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理,與使底層200b之表面上所形成的膜320,變化為化學構造不同於膜320之膜的改質處理。
於圖8(d)所示之一例係步驟C中,藉由對晶圓200供應未含鹵物質,而將在底層200a之表面上所形成的成膜抑制層310從底層200a之表面除去,且使底層200b之表面上所形成的膜320,變化為化學構造不同於膜320之膜360後,晶圓200的表面狀態。
本變化具體而言,例如膜320係SiOC膜的情況,在步驟C中,藉由未含鹵物質係使用例如含N與H之氣體等氮化氣體,便可使膜320(SiOC膜)變化為膜360(SiOCN膜)。
再者,具體而言,例如膜320係SiO膜的情況,在步驟C中,藉由未含鹵物質係使用例如含N與H之氣體等氮化氣體,便可使膜320(SiO膜)變化為膜360(SiON膜)。
再者,具體而言,例如膜320係SiN膜的情況,在步驟C中,藉由未含鹵物質係使用例如含O氣體等氧化氣體,便可使膜320(SiN膜)變化為膜360(SiON膜)。
再者,具體而言,例如膜320係SiN膜的情況,在步驟C中,藉由未含鹵物質係使用例如含O氣體、含O氣體+含H氣體等氧化氣體,便可使膜320(SiN膜)變化為膜360(SiO膜)。另外,使膜320(SiN膜)變化為膜360(SiO膜)時,步驟C必需在氧化力較使膜320(SiN膜)變化為膜360(SiON膜)情況強的處理條件下,對晶圓200供應氧化氣體。
再者,具體而言,例如於膜320係SiCN膜的情況,在步驟C中,藉由未含鹵物質係使用例如含O氣體等氧化氣體,便可使膜320(SiCN膜)變化為膜360(SiOCN膜)。
本變化例亦可獲得與上述態樣同樣的效果。又,根據本變化例,可在將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理情況下,使在底層200b之表面上所形成之膜320的化學構造變化。藉此,可獲得具有所需化學構造的膜360,且能提高基板處理的生產性。
(變化例4) 步驟C亦可藉由在底層200b之表面上所形成之膜320的改質處理,使膜320表面其中一部分(例如表層),變化為化學構造(例如:化學成分、化學組成、分子構造等)不同於膜320的材料。
即,步驟C亦可利用未含鹵物質的作用,同時並行施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理,與將底層200b之表面上所形成之膜320的表面其中一部分,變化為化學構造不同於膜320的材料之改質處理。
於圖9(d)所示之一例係步驟C中,藉由對晶圓200供應未含鹵物質,而將在底層200a之表面上所形成的成膜抑制層310從底層200a之表面除去,且使底層200b之表面上所形成之膜320其中一部分的表層,變化為化學構造不同於膜320之膜370後,晶圓200的表面狀態。
本變化例具體而言,例如膜320係SiOC膜的情況,在步驟C中,藉由未含鹵物質係使用例如含N與H之氣體等的氮化氣體,便可使膜320(SiOC膜)表面之其中一部分變化為膜370(SiOCN膜)。另外,於此情況,膜320(SiOC膜)表面之其中一部分會成為膜370(SiOCN膜),而表面其中一部分以外的部分則仍維持膜320(SiOC膜)。即,此情況形成在膜320(SiOC膜)上積層著膜370(SiOCN膜)而成的積層膜。
再者,具體而言,例如於膜320係SiO膜的情況,在步驟C中,藉由未含鹵物質係使用例如含N與H之氣體等氮化氣體,便可使膜320(SiO膜)表面之其中一部分變化為膜370(SiON膜)。另外,於此情況,膜320(SiO膜)表面之其中一部分會成為膜370(SiON膜),而表面之其中一部分以外的部分則仍維持膜320(SiO膜)。即,此情況形成在膜320(SiO膜)上積層著膜370(SiON膜)而成的積層膜。
再者,具體而言,例如膜320係SiN膜的情況,在步驟C中,藉由未含鹵物質係使用例如含O氣體等氧化氣體,便可使膜320(SiN膜)表面之其中一部分變化為膜370(SiON膜或SiO膜)。另外,於此情況,膜320(SiN膜)表面之其中一部分會成為膜370(SiON膜或SiO膜),而表面其中一部分以外的部分則仍維持膜320(SiN膜)。即,此情況形成在膜320(SiN膜)上積層著膜370(SiON膜或SiO膜)而成的積層膜。
本變化例亦可獲得與上述態樣同樣的效果。又,根據本變化例,可在將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理情況下,施行使在底層200b之表面上所形成之膜320表面其中一部分的化學構造變化。藉此,可獲得具有所需化學構造之膜370作為表層的膜320,即在膜320上積層膜370的積層膜,且能提高基板處理的生產性。
<本發明之其他態樣> 以上,針對本發明之各種態樣進行具體說明。惟,本發明不僅侷限於上述態樣,在不脫逸主旨範圍內可進行各種變更。
例如步驟A所使用的成膜抑制氣體亦可使用含F氣體。藉由使用含F氣體,使底層200a的表面被F封端,而可在底層200a之表面上形成含F封端之成膜抑制層310。含F封端之成膜抑制層310亦稱為「F封端層」。於此態樣中,含F氣體係可利用上述態樣的成膜抑制氣體供應系統進行供應。
另外,為能在底層200a之表面上效率佳地形成含F封端之成膜抑制層310,亦可在對表面露出底層200a與底層200b的晶圓200供應含F氣體前,便對該晶圓200供應胺基矽烷系氣體等含Si氣體。於此情況,較佳為對晶圓200供應胺基矽烷系氣體後,便依照與步驟A的沖洗同樣之處理順序、處理條件,施行處理室201內的沖洗,然後才對晶圓200供應含F氣體。於此情況,含F氣體、胺基矽烷系氣體係可利用上述態樣的成膜抑制氣體供應系統、原料氣體供應系統進行供應。以下,胺基矽烷系氣體、含F氣體分別亦稱為「第1成膜抑制氣體」、「第2成膜抑制氣體」。
在利用步驟A,於底層200a之表面形成含F封端之膜抑制層310後,再依序施行上述態樣的步驟B之各處理、與步驟C之處理,便可施行與上述態樣同樣的選擇成長及平行後處理。該態樣的處理序列係如下所示。
第1成膜抑制氣體→第2成膜抑制氣體→(原料氣體+觸媒氣體→反應氣體+觸媒氣體)×n→未含鹵物質
本態樣亦是在選擇成長後,再於步驟C中,對晶圓200供應未含鹵物質,因而可在施行將底層200a之表面上所形成之成膜抑制層310予以除去及無效化中之至少任一項處理情況下,施行在底層200b之表面上所形成之膜320的改質處理。藉此,可獲得膜質較膜320提升之膜330,且能提高基板處理的生產性。
第1成膜抑制氣體,即,胺基矽烷系氣體等含Si氣體,係例如:上述式[1]所示之胺基矽烷化合物中,較佳係使用例如式[1]中之A為H原子、x為3(即,1分子中含1個胺基的化合物)單胺基矽烷(SiH 3(NR 2),簡稱:MAS)氣體;式[1]中的A為H原子、x為2(即,1分子中含有2個胺基的化合物)雙胺基矽烷(SiH 2(NR 2) 2,簡稱:BAS)氣體;及式[1]中的A為H原子、x為1(1分子中含有3個胺基的化合物)三胺基矽烷(SiH(NR 2) 3,簡稱:TAS)氣體中之1種以上的胺基矽烷化合物。其中,AS氣體較佳係使用MAS氣體。藉由第1成膜抑制氣體係使用MAS氣體,在步驟A中,便可使底層200a的表面更均勻且充分地F封端。
MAS氣體係可使用例如:(乙基甲胺基)矽烷(SiH 3[N(CH 3)(C 2H 5)])氣體、(二甲胺基)矽烷(SiH 3[N(CH 3) 2])氣體、(二異丙胺基)矽烷(SiH 3[N(C 3H 7) 2])氣體、二(第二丁胺基)矽烷(SiH 3[H(C 4H 9) 2])氣體、(二甲基哌啶基)矽烷(SiH 3[NC 5H 8(CH 3) 2])氣體、(二乙基哌啶基)矽烷(SiH 3[NC 5H 8(C 2H 5) 2])氣體等。
第2成膜抑制氣體(即,含F氣體)係可舉例如:氟(F 2)氣體、三氟化氯(ClF 3)氣體、一氟化氯氣體(ClF)氣體、三氟化氮(NF 3)氣體、ClF 3氣體+氧化氮(NO)氣體、ClF氣體+NO氣體、F 2氣體+NO氣體、NF 3氣體+NO氣體、六氟化鎢(WF 6)氣體、亞硝醯氟(FNO)氣體。
再者,例如步驟A亦可交錯複數次重複施行:對晶圓200供應成膜抑制氣體、以及沖洗。即,對晶圓200供應成膜抑制氣體,亦可為隔開間隔地間歇性施行沖洗。另外,此情況的沖洗係可依照與步驟A的沖洗同樣之處理順序、處理條件實施。此情況,利用沖洗,可在將晶圓200之表面上所吸附之成膜抑制氣體的不需要之物理吸附成分、未吸附於晶圓200之表面上的成膜抑制氣體等予以除去情況下,於底層200a之表面上形成成膜抑制層310。又,於此情況,底層200a之表面可形成烴基封端或F封端密度較高的成膜抑制層310。作為其結果,可使步驟B進行選擇成長時的選擇性更高。又,亦可降低成膜抑制氣體的使用量。
再者,例如步驟A亦可在排氣系統封閉之狀態(即,APC閥244全關之狀態)下,對晶圓200供應成膜抑制氣體。即,步驟A亦可將成膜抑制氣體封鎖於處理室201內。於此情況,可使成膜抑制氣體遍佈於處理室201內之全域、且遍及晶圓200面內之全域,便可使各晶圓200的底層200a之表面利用烴基或F更均勻地封端。作為其結果,可更加提高步驟B進行選擇成長時的選擇性。又,亦可大幅減少成膜抑制氣體的使用量。
另外,步驟A亦可交錯而重複施行複數次:將成膜抑制氣體封鎖於處理室201內、以及沖洗。即,隔開間隔而間歇性施行將成膜抑制氣體封鎖於處理室201內、以及沖洗。另外,此情況的沖洗係可依照與步驟A的沖洗同樣之處理順序、處理條件實施。於此情況,利用沖洗,可在將晶圓200之表面所吸附的不需要之物理吸附成分、未吸附於晶圓200之表面上的成膜抑制氣體等予以除去時,同時於底層200a之表面上形成成膜抑制層310。又,於此情況,底層200a之表面可形成烴基封端或F封端密度較高的成膜抑制層310。作為其結果,可使步驟B進行選擇成長時的選擇性更高。
再者,例如於選擇成長時,依照原料氣體、反應氣體等氣體種類、處理溫度等處理條件,如以下所示之處理序列,在步驟B1,B2中之至少任一步驟中,亦可省略觸媒氣體供應。當然,亦可於步驟B1,B2兩步驟中均省略觸媒氣體供應。另外,以下所示之處理序列為求方便,僅列舉步驟B1,B2,又,亦包含上述態樣的步驟B1,B2。
(原料氣體+觸媒氣體→反應氣體+觸媒氣體)×n (原料氣體+觸媒氣體→反應氣體)×n (原料氣體→反應氣體+觸媒氣體)×n (原料氣體→反應氣體)×n
於該等情況中,步驟B1,B2的處理溫度較佳係較上述態樣的步驟B1,B2之處理溫度高。例如步驟B1,B2的處理溫度可設定為200~700℃、較佳係350~650℃、更佳係400~600℃之範圍內的溫度。其他的處理條件係可設為與上述態樣的處理條件同樣的處理條件。該等情況亦可獲得與上述態樣同樣的效果。
再者,例如選擇成長時,不僅可形成例如:SiOC膜、SiO膜、SiON膜、SiOCN膜等矽系氧化膜(矽氧化膜系之膜);SiN膜、SiCN膜等矽系氮化膜(氮化矽膜系之膜),尚亦可形成例如:鋁氧化膜(AlO膜)、氧化鈦膜(TiO膜)、氧化鉿膜(HfO膜)、氧化鋯膜(ZrO膜)、氧化鉭膜(TaO膜)、氧化鉬膜(MoO)、氧化鎢膜(WO)等金屬系氧化膜;鋁氮化膜(AlN膜)、氮化鈦膜(TiN膜)、氮化鉿膜(HfN膜)、氮化鋯膜(ZrN膜)、氮化鉭膜(TaN膜)、氮化鉬膜(MoN)、氮化鎢膜(WN)等金屬系氮化膜。該等情況,可使用上述成膜抑制氣體、成膜氣體之含Al,Ti,Hf,Zr,Ta,Mo,W等金屬元素的原料氣體、上述反應氣體、以及上述未含鹵物質等,依照與上述態樣或其他態樣的處理順序、處理條件同樣之處理順序、處理條件,施行成膜抑制層形成、選擇成長、後處理。該等情況時亦係與上述其他態樣同樣地,依照處理條件可省略觸媒氣體供應。該等情況亦可獲得與上述態樣同樣的效果。
各項處理所使用的配方,較佳為配合處理內容再個別準備,預先經由電氣通訊線路、外部記憶裝置123儲存於記憶裝置121c內。然後,在開始各項處理時,較佳為由CPU121a從記憶裝置121c內所儲存的複數配方中,配合處理內容適當選擇恰當之配方。藉此,利用1台基板處理裝置便可重現性佳地形成各種膜種、組成比、膜質、膜厚的膜。又,可在減輕操作員負擔,避免操作失誤之情況下,迅速地開始各項處理。
上述配方並不僅侷限於新製成的情況,例如亦可藉由變更基板處理裝置中已安裝之現有配方而準備。變更配方時,亦可將變更後的配方經由電氣通訊線路或記錄該配方的記錄媒體,安裝至基板處理裝置中。又,亦可操縱現有基板處理裝置所具備的輸出入裝置122,直接變更已安裝於基板處理裝置中的現有配方。
上述態樣係針對使用一次處理複數片基板的批次式基板處理裝置進行膜形成之例子進行說明。本發明並不僅侷限於上述態樣,例如即使使用一次處理1片或數片基板的單片式基板處理裝置進行膜形成的情況,仍頗適用。又,上述態樣係針對使用具有熱壁式處理爐的基板處理裝置進行膜形成之例子進行說明。本發明並不僅侷限於上述態樣,即便使用設有冷壁式處理爐的基板處理裝置進行膜形成之情況,仍頗適用。
於使用該等基板處理裝置時,亦可依照與上述態樣同樣的處理順序、處理條件施行各項處理,可獲得與上述態樣同樣的效果。
上述各種態樣、變化例等係可適當組合使用。此時的處理順序、處理條件係例如可設為與上述態樣的處理順序、處理條件同樣。
115:晶舟升降機 115s:閘門開閉機構 121a:CPU 121b:RAM 121c:記憶裝置 121d:I/O埠 121e:內部匯流排 122:輸出入裝置 123:外部記憶裝置 200:晶圓 200a、200b:底層 201:處理室 202:處理爐 203:反應管 207:加熱器 209:歧管 217:晶舟 218:絕熱板 219:密封蓋 219s:閘門 220a~220c:O形環 231:排氣管 231a:排氣口 232a~232h:氣體供應管 241a~241h:MFC 243a~243h:閥 244:APC閥 245:壓力感測器 246:真空泵 248:集聚型供應系統 249a~249c:噴嘴 250a~250c:氣體供應孔 255:旋轉軸 263:溫度感測器 267:旋轉機構 310:成膜抑制層 320、330、340、350、360、370:膜
圖1係本發明之一態樣適用之基板處理裝置的直立式處理爐之概略構成圖,即處理爐202部分的縱剖圖。 圖2係本發明各態樣適用之基板處理裝置的直立式處理爐之概略構成圖,即處理爐202部分的圖1之A-A線剖視圖。 圖3係本發明各態樣適用之基板處理裝置的控制器121之概略構成圖,即控制器121的控制系統方塊圖。 圖4係本發明之一態樣的選擇成長之處理序列圖。 圖5(a)至圖5(d)係本發明一態樣之選擇成長各步驟的晶圓200之表面之切剖部分放大圖;圖5(a)係表面露出底層200a與底層200b的晶圓200之表面之切剖部分放大圖;圖5(b)係藉由對晶圓200供應成膜抑制氣體,而在底層200a之表面上形成成膜抑制層310後,晶圓200之表面的切剖部分放大圖;圖5(c)係藉由對晶圓200供應成膜氣體,而在底層200b之表面上形成膜320後,晶圓200之表面的切剖部分放大圖;圖5(d)係藉由對晶圓200供應未含鹵之物質,而將底層200a之表面上所形成的成膜抑制層310從底層200a之表面上除去,且使底層200b之表面上所形成的膜320,變化為膜質較膜320獲改善之膜330後,晶圓200之表面的切剖部分放大圖。 圖6(a)至圖6(d)係本發明變化例1的選擇成長各步驟之晶圓200之表面之切剖部分放大圖;圖6(a)~圖6(c)分別係與圖5(a)~圖5(c)同樣的切剖部分放大圖;圖6(d)係藉由對晶圓200供應未含鹵物質,而將底層200a之表面上所形成之成膜抑制層310從底層200a之表面上除去,且使底層200b之表面上所形成之膜320的組成比變化,使膜320變化為組成比不同於膜320之膜340後,晶圓200之表面的切剖部分放大圖。 圖7(a)至圖7(d)係本發明變化例2的選擇成長各步驟之晶圓200之表面的切剖部分放大圖;圖7(a)~圖7(c)分別係與圖5(a)~圖5(c)同樣的切剖部分放大圖;圖7(d)係藉由對晶圓200供應未含鹵物質,而將底層200a之表面上所形成之成膜抑制層310從底層200a之表面上除去,且在底層200b之表面上所形成之膜320中,添加膜320未含的其他元素,使膜320變化為經對膜320添加其他元素而成的膜350之後,晶圓200之表面的切剖部分放大圖。 圖8(a)至圖8(d)係本發明變化例3的選擇成長各步驟之晶圓200之表面的切剖部分放大圖;圖8(a)~圖8(c)分別係與圖5(a)~圖5(c)同樣的切剖部分放大圖;圖8(d)係藉由對晶圓200供應未含鹵物質,而將底層200a之表面上所形成之成膜抑制層310從底層200a之表面上除去,且將底層200b之表面上所形成的膜320,變化為化學構造不同於膜320的膜360後,晶圓200之表面的切剖部分放大圖。 圖9(a)至圖9(d)係本發明變化例4的選擇成長各步驟之晶圓200之表面的切剖部分放大圖;圖9(a)~圖9(c)分別係與圖5(a)~圖5(c)同樣的切剖部分放大圖;圖9(d)係藉由對晶圓200供應未含鹵物質,而將底層200a之表面上所形成的成膜抑制層310從底層200a之表面上除去,且將底層200b之表面上所形成之膜320的其中一部分之表層,變化為化學構造不同於膜320的膜370後之晶圓200之表面的切剖部分放大圖。
200:晶圓
200a、200b:底層
310:成膜抑制層
320、330:膜

Claims (21)

  1. 一種半導體裝置之製造方法,係包括有: (a)對表面露出第1底層與第2底層的基板,供應成膜抑制氣體,而在上述第1底層的表面上形成成膜抑制層的步驟; (b)對已在上述第1底層之表面上形成上述成膜抑制層後的上述基板,供應成膜氣體,而在上述第2底層之表面上形成膜的步驟;以及 (c)對已在上述第2底層之表面上形成上述膜後的上述基板,於無電漿環境下,供應會與上述成膜抑制層及上述膜進行化學反應之未含鹵物質的步驟。
  2. 如請求項1之半導體裝置之製造方法,其中,(c)係在可施行上述第1底層之表面上所形成之上述成膜抑制層的除去與無效化中之至少任一項處理、且可施行上述第2底層之表面上所形成之上述膜之改質處理的條件下實施。
  3. 如請求項1之半導體裝置之製造方法,其中,(c)係利用上述未含鹵物質的作用,同時並行施行:上述第1底層之表面上所形成之上述成膜抑制層的除去與無效化中之至少任一項處理、與上述第2底層之表面上所形成之上述膜的改質處理。
  4. 如請求項1之半導體裝置之製造方法,其中,上述未含鹵物質含有氧化氣體。
  5. 如請求項1之半導體裝置之製造方法,其中,上述未含鹵物質含有:含氧與氫之氣體、含氧氣體、以及含氧氣體+含氫氣體中之1種以上。
  6. 如請求項1之半導體裝置之製造方法,其中,上述未含鹵物質含有:H 2O、H 2O 2、O 2、O 3、O 2+H 2、O 3+H 2、O 2+NH 3、及O 3+NH 3中之1種以上。
  7. 如請求項1之半導體裝置之製造方法,其中,上述未含鹵物質含有氮化氣體。
  8. 如請求項1之半導體裝置之製造方法,其中,上述未含鹵物質含有:含氮與氫之氣體。
  9. 如請求項1之半導體裝置之製造方法,其中,上述未含鹵物質含有:NH 3、N 2H 4、N 2H 2、N 3H 8中之1種以上。
  10. 如請求項2或3之半導體裝置之製造方法,其中,(c)係利用上述改質處理,除去上述膜中所含的雜質。
  11. 如請求項2或3之半導體裝置之製造方法,其中,(c)係利用上述改質處理,使上述膜的組成比變化。
  12. 如請求項2或3之半導體裝置之製造方法,其中,(c)係利用上述改質處理,在上述膜中添加上述膜中未含的元素且上述未含鹵物質所含的元素。
  13. 如請求項2或3之半導體裝置之製造方法,其中,(c)係利用上述改質處理,使上述膜變化為化學構造不同於上述膜的膜。
  14. 如請求項2或3之半導體裝置之製造方法,其中,(c)係利用上述改質處理,使上述膜表面之其中一部分,變化為化學構造不同於上述膜的材料。
  15. 如請求項1之半導體裝置之製造方法,其中,(c)的上述基板溫度係設為(b)的上述基板溫度以上。
  16. 如請求項1之半導體裝置之製造方法,其中,上述成膜抑制氣體含有含烴基氣體,在上述成膜抑制層的表面上形成烴基封端。
  17. 如請求項1之半導體裝置之製造方法,其中,上述成膜抑制氣體含有含氟氣體,在上述成膜抑制層的表面上形成氟封端。
  18. 如請求項1之半導體裝置之製造方法,其中,(b)係對上述基板交錯供應上述成膜氣體之原料氣體與反應氣體,或者對上述基板交錯供應上述成膜氣體之原料氣體與反應氣體,且與上述原料氣體及上述反應氣體中之至少任一者一起供應觸媒氣體。
  19. 一種基板處理方法,係包括有: (a)對表面露出第1底層與第2底層的基板,供應成膜抑制氣體,而在上述第1底層的表面上形成成膜抑制層的步驟; (b)對已在上述第1底層之表面上形成上述成膜抑制層後的上述基板,供應成膜氣體,而在上述第2底層之表面上形成膜的步驟;以及 (c)對已在上述第2底層之表面上形成上述膜後的上述基板,於無電漿環境下,供應會與上述成膜抑制層及上述膜進行化學反應之未含鹵物質的步驟。
  20. 一種基板處理裝置,係具備有: 處理室,其係對基板施行處理; 成膜抑制氣體供應系統,其係對上述處理室內的基板供應成膜抑制氣體; 成膜氣體供應系統,其係對上述處理室內的基板供應成膜氣體; 未含鹵物質供應系統,其係對上述處理室內的基板供應未含鹵物質;以及 控制部,其係依在上述處理室內可施行:(a)對表面露出第1底層與第2底層的基板,供應成膜抑制氣體,而在上述第1底層的表面上形成成膜抑制層的處理;(b)對已在上述第1底層之表面上形成上述成膜抑制層後的上述基板,供應成膜氣體,而在上述第2底層之表面上形成膜的處理;以及(c)對已在上述第2底層之表面上形成上述膜後的上述基板,於無電漿環境下,供應會與上述成膜抑制層及上述膜進行化學反應之未含鹵物質的處理;之方式,對上述成膜抑制氣體供應系統、上述成膜氣體供應系統、及上述未含鹵物質供應系統進行控制。
  21. 一種程式,係利用電腦使基板處理裝置在上述基板處理裝置的處理室內執行: (a)對表面露出第1底層與第2底層的基板,供應成膜抑制氣體,而在上述第1底層的表面上形成成膜抑制層的順序; (b)對已在上述第1底層之表面上形成上述成膜抑制層後的上述基板,供應成膜氣體,而在上述第2底層之表面上形成膜的順序;以及 (c)對已在上述第2底層之表面上形成上述膜後的上述基板,於無電漿環境下,供應會與上述成膜抑制層及上述膜進行化學反應之未含鹵物質的順序。
TW110126342A 2020-09-10 2021-07-19 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式 TWI795844B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/JP2020/034372 2020-09-10
PCT/JP2020/034372 WO2022054216A1 (ja) 2020-09-10 2020-09-10 半導体装置の製造方法、基板処理装置、およびプログラム

Publications (2)

Publication Number Publication Date
TW202212604A TW202212604A (zh) 2022-04-01
TWI795844B true TWI795844B (zh) 2023-03-11

Family

ID=80631416

Family Applications (2)

Application Number Title Priority Date Filing Date
TW112103951A TW202323563A (zh) 2020-09-10 2021-07-19 基板處理方法、半導體裝置之製造方法、基板處理裝置及程式
TW110126342A TWI795844B (zh) 2020-09-10 2021-07-19 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW112103951A TW202323563A (zh) 2020-09-10 2021-07-19 基板處理方法、半導體裝置之製造方法、基板處理裝置及程式

Country Status (6)

Country Link
US (1) US20230183864A1 (zh)
JP (1) JP7431343B2 (zh)
KR (1) KR20230038256A (zh)
CN (1) CN115868007A (zh)
TW (2) TW202323563A (zh)
WO (1) WO2022054216A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023181289A1 (ja) * 2022-03-24 2023-09-28 株式会社Kokusai Electric 基板処理装置、基板処理方法、半導体装置の製造方法、およびプログラム

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019023001A1 (en) * 2017-07-23 2019-01-31 Applied Materials, Inc. METHODS FOR SELECTIVE DEPOSITION ON SILICON-BASED DIELECTRICS
TW201947054A (zh) * 2018-05-02 2019-12-16 荷蘭商Asm Ip控股公司 用於在圖案化基材的表面上選擇性形成材料的製程
TW202004855A (zh) * 2018-05-28 2020-01-16 日商國際電氣股份有限公司 半導體裝置的製造方法、基板處理裝置及程式
TW202006169A (zh) * 2018-07-17 2020-02-01 日商國際電氣股份有限公司 半導體裝置的製造方法、基板處理裝置及記錄媒體

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019023001A1 (en) * 2017-07-23 2019-01-31 Applied Materials, Inc. METHODS FOR SELECTIVE DEPOSITION ON SILICON-BASED DIELECTRICS
TW201947054A (zh) * 2018-05-02 2019-12-16 荷蘭商Asm Ip控股公司 用於在圖案化基材的表面上選擇性形成材料的製程
TW202004855A (zh) * 2018-05-28 2020-01-16 日商國際電氣股份有限公司 半導體裝置的製造方法、基板處理裝置及程式
TW202006169A (zh) * 2018-07-17 2020-02-01 日商國際電氣股份有限公司 半導體裝置的製造方法、基板處理裝置及記錄媒體

Also Published As

Publication number Publication date
TW202323563A (zh) 2023-06-16
TW202212604A (zh) 2022-04-01
US20230183864A1 (en) 2023-06-15
WO2022054216A1 (ja) 2022-03-17
JP7431343B2 (ja) 2024-02-14
CN115868007A (zh) 2023-03-28
KR20230038256A (ko) 2023-03-17
JPWO2022054216A1 (zh) 2022-03-17

Similar Documents

Publication Publication Date Title
KR102642772B1 (ko) 반도체 장치의 제조 방법, 기판 처리 장치, 및 프로그램
JP2021158165A (ja) 半導体装置の製造方法、基板処理装置、およびプログラム
US11923191B2 (en) Method of manufacturing semiconductor device, method of processing substrate, substrate processing apparatus, and recording medium
KR102419555B1 (ko) 반도체 장치의 제조 방법, 기판 처리 방법, 기판 처리 장치 및 프로그램
JP2017028171A (ja) 半導体装置の製造方法、基板処理装置およびプログラム
US20240170280A1 (en) Processing method, method of manufacturing semiconductor device, processing apparatus, and recording medium
JP6470468B2 (ja) 半導体装置の製造方法、基板処理装置、およびプログラム
TWI795844B (zh) 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式
KR20240043091A (ko) 기판 처리 방법, 반도체 장치의 제조 방법, 기판 처리 시스템 및 프로그램
JP7374961B2 (ja) 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム
US20240186137A1 (en) Processing method, method of manufacturing semiconductor device, processing apparatus, and recording medium
US20240096617A1 (en) Method of processing substrate, method of manufacturing semiconductor device, substrate processing apparatus, and recording medium
WO2022264430A1 (ja) 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム
TW202417671A (zh) 處理方法、半導體裝置之製造方法、處理裝置及程式
KR20230173609A (ko) 기판 처리 방법, 반도체 장치의 제조 방법, 기판 처리 장치 및 프로그램
KR20230086602A (ko) 기판 처리 방법, 반도체 장치의 제조 방법, 기판 처리 장치 및 프로그램