TWI792960B - 晶片及晶片測試方法 - Google Patents
晶片及晶片測試方法 Download PDFInfo
- Publication number
- TWI792960B TWI792960B TW111111347A TW111111347A TWI792960B TW I792960 B TWI792960 B TW I792960B TW 111111347 A TW111111347 A TW 111111347A TW 111111347 A TW111111347 A TW 111111347A TW I792960 B TWI792960 B TW I792960B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- analog
- circuit
- coupled
- test
- Prior art date
Links
- 238000010998 test method Methods 0.000 title claims abstract 4
- 238000012360 testing method Methods 0.000 claims abstract description 271
- 239000003990 capacitor Substances 0.000 claims description 18
- 238000006243 chemical reaction Methods 0.000 claims 1
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 230000005611 electricity Effects 0.000 claims 1
- 235000012431 wafers Nutrition 0.000 description 33
- 238000010586 diagram Methods 0.000 description 12
- 238000012545 processing Methods 0.000 description 5
- 238000013461 design Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/2856—Internal circuit aspects, e.g. built-in test features; Test chips; Measuring material aspects, e.g. electro migration [EM]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31703—Comparison aspects, e.g. signature analysis, comparators
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/50—Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
- G01R31/52—Testing for short-circuits, leakage current or ground faults
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/3167—Testing of combined analog and digital circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3187—Built-in tests
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Environmental & Geological Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Tests Of Electronic Circuits (AREA)
- Ceramic Capacitors (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
本發明提供一種晶片及晶片測試方法。晶片包括接收端
電路以及測試電路。接收端電路包括信號接收單元以及信號凸塊。信號凸塊耦接信號接收單元。測試電路耦接信號接收單元以及信號凸塊之間的電路節點。測試電路包括數位至類比轉換器、第一電阻以及單位增益緩衝器。第一電阻的第一端耦接所述電路節點。單位增益緩衝器的輸出端耦接第一電阻的第二端。單位增益緩衝器的第一輸入端耦接數位至類比轉換器的輸出端。單位增益緩衝器的第二輸入端耦接單位增益緩衝器的輸出端。
Description
本發明是有關於一種晶片及晶片測試方法,可實現有效的晶片的信號接收端的電氣測試功能。
隨著對於晶片的計算量的需求的提升,對於單晶片系統(System on a Chip,SOC)的帶寬和延遲的要求以及對於序列器/解除序列器(SERializer/DESerializer,SERDES)協議的速度也越來越高。對此,傳統的晶片的接收端必須設計大面積的信號凸塊,來因應在高速晶片的製造過程中的可測試性設計(Design for Testability,DFT)的需求,使其可進行相關的電氣測試。因此,傳統的晶片的接收端電路通常占有大面的信號凸塊而造成電路空間的浪費,並且還會有較高的寄生電容的影響。
本發明是針對一種晶片及晶片測試方法,可實現有效的晶片的信號接收端的電氣測試功能。
本發明的晶片包括接收端電路以及測試電路。接收端電
路包括信號接收單元以及信號凸塊。信號凸塊耦接信號接收單元。測試電路,耦接所述信號接收單元以及所述信號凸塊之間的電路節點。測試電路包括數位至類比轉換器、第一電阻以及單位增益緩衝器。第一電阻的第一端耦接電路節點。單位增益緩衝器的輸出端耦接第一電阻的第二端。單位增益緩衝器的第一輸入端耦接數位至類比轉換器的輸出端。單位增益緩衝器的第二輸入端耦接單位增益緩衝器的輸出端。
本發明的晶片測試方法適於測試晶片。晶片包括接收端電路以及測試電路。接收端電路包括信號接收單元以及信號凸塊。信號接收單元耦接信號凸塊。測試電路耦接信號接收單元以及信號凸塊之間的電路節點。測試電路包括數位至類比轉換器、第一電阻以及單位增益緩衝器。第一電阻的第一端耦接電路節點。單位增益緩衝器的輸出端耦接第一電阻的第二端。單位增益緩衝器的第一輸入端耦接數位至類比轉換器的輸出端。單位增益緩衝器的第二輸入端耦接單位增益緩衝器的輸出端。晶片測試方法包括以下步驟:當數位至類比轉換器的輸入端接收數位測試信號時,通過數位至類比轉換器的輸出端輸出第一直流準位測試信號至單位增益緩衝器的第一輸入端;通過單位增益緩衝器的輸出端輸出第二直流準位測試信號;以及通過信號接收單元經由電路節點接收第二直流準位測試信號。
基於上述,本發明的晶片及晶片測試方法,可在晶片內的信號接收端設置測試電路,以實現有效的信號接收端的電氣測
試功能。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100、300、500、700、800、900:晶片
101:數位測試信號
102:第一直流準位測試信號
103:第二直流準位測試信號
110、310、510、710、810、910:接收端電路
111、311、511、711、811、911:信號接收單元
112、113、312、313、512、513、712、713、812、813、912、913:信號凸塊
120、320、520、720、820、920:測試電路
121、321、521、721、821、921:單位增益緩衝器
122、322、522、722、822、922:第一電阻
123、323、523、723、823、923:電容
124、524、724、824、924:數位至類比轉換器
301:接收端類比測試信號
302:發送端類比測試信號
303:第一類比測試信號
304:第二類比測試信號
325、725、925:多工器
326、526、726、826、926:類比測試凸塊
501:數位導通信號
502:漏電流信號
503:數位測試信號
527、827、927:開關電路
528、828、928:第二電阻
529、829、929:類比至數位轉換器
S210~S230、S410~S420、S610~S630:步驟
N1:電路節點
圖1是本發明的第一實施例的晶片的電路示意圖。
圖2是本發明的第一實施例的晶片測試方法的流程圖。
圖3是本發明的第二實施例的晶片的電路示意圖。
圖4是本發明的第二實施例的晶片測試方法的流程圖。
圖5是本發明的第三實施例的晶片的電路示意圖。
圖6是本發明的第三實施例的晶片測試方法的流程圖。
圖7是本發明的第四實施例的晶片的電路示意圖。
圖8是本發明的第五實施例的晶片的電路示意圖。
圖9是本發明的第六實施例的晶片的電路示意圖。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同組件符號在圖式和描述中用來表示相同或相似部分。
圖1是本發明的第一實施例的晶片的電路示意圖。參考圖1,晶片100包括接收端電路110以及測試電路120。測試電路
120可對接收端電路110進行電氣測試。在本實施例中,接收端電路110包括信號接收單元111以及信號凸塊(signal bump)112、113。信號接收單元111耦接信號凸塊112、113。在本發明的一些實施例中,接收端電路110可包括一個或多個信號凸塊,而不限於圖1所示。在本實施例中,測試電路120耦接信號接收單元111以及信號凸塊112、113之間的電路節點N1。測試電路120包括單位增益緩衝器(Unit gain buffer)121(或稱電壓隨耦器)、第一電阻122、電容123以及數位至類比轉換器(Digital to analog converter,DAC)124。第一電阻122的第一端耦接電路節點N1。單位增益緩衝器121的輸出端耦接第一電阻122的第二端。單位增益緩衝器121的第一輸入端耦接數位至類比轉換器124的輸出端。單位增益緩衝器121的第二輸入端耦接單位增益緩衝器121的輸出端。電容123的第一端耦接第一電阻122的第二端。電容123的第二端耦接參考電壓(例如接地端電壓)。
在本實施例中,第一電阻122可為大電阻,例如具有1K歐姆(ohm)。第一電阻122可用於隔離接收端電路110以及測試電路120。電容123可對從測試電路120傳輸至接收端電路110的電路節點N1的信號進行濾波,以濾除噪聲(noise)。在本實施例中,測試電路120可操作在直流準位測試模式,以發送第一直流準位測試信號102至接收端電路110的信號接收單元111,以使信號接收單元111可產生對應的測試信號供晶片100內的相關處理電路或外部信號測試設備來分析之。
圖2是本發明的第一實施例的晶片測試方法的流程圖。參考圖1及圖2,晶片100可執行如以下步驟S210~S230,以實現直流準位測試功能。在步驟S210,當數位至類比轉換器124的輸入端接收數位測試信號101時(決定用於測試的直流準位),數位至類比轉換器124的輸出端輸出第一直流準位測試信號102至單位增益緩衝器121的第一輸入端。在本實施例中,第一直流準位測試信號102為類比信號。在步驟S220,單位增益緩衝器121的輸出端輸出第二直流準位測試信號103(電壓信號)。對此,軌到軌(rail-to-rail)的單位增益緩衝器121的輸出端可輸出具有低噪聲及良好線性特性的第二直流準位測試信號103。在步驟S230,信號接收單元111經由電路節點N1接收第二直流準位測試信號103。在本實施例中,使晶片100內的相關處理電路或外部信號測試設備來分析第二直流準位測試信號103,以獲得晶片100的接收端電路110的有關於直流準位信號的電氣測試結果。
另外,在本發明的一些實施例中,在直流準位測試模式中,信號接收單元111可用於接收差分信號。換言之,信號接收單元111可包括第一輸入端以及第二輸入端。信號接收單元111的第一輸入端可經由電路節點N1耦接信號凸塊112、113,並且信號接收單元111的第二輸入端經由另一電路節點耦接至少另一信號凸塊。晶片100還可包括另一測試電路(與測試電路120具有相同電路配置),並且另一測試電路耦接所述另一電路節點。如此一來,信號接收單元111的第一輸出端以及第二輸出端可接收分
別經由不同測試電路提供的差分測試信號來分開進行直流準位測試。
圖3是本發明的第二實施例的晶片的電路示意圖。參考圖3,晶片300包括接收端電路310以及測試電路320。測試電路320可對接收端電路310進行電氣測試。在本實施例中,接收端電路310包括信號接收單元311以及信號凸塊312、313。信號接收單元311耦接信號凸塊312、313。在本發明的一些實施例中,接收端電路310可包括一個或多個信號凸塊,而不限於圖3所示。在本實施例中,測試電路320耦接信號接收單元311以及信號凸塊312、313之間的電路節點N1。測試電路320包括單位增益緩衝器321、第一電阻322、電容323、多工器(Mulitplexer,MUX)325以及類比測試凸塊326。多工器325的輸出端耦接單位增益緩衝器321的第一輸入端。多工器325的第一輸入端耦接類比測試凸塊326,以通過類比測試凸塊326接收外部的測試信號產生裝置所提供的接收端類比測試信號301。多工器325的第二輸入端接收發送端類比測試信號302。
在本實施例中,多工器325根據切換信號決定輸出接收端類比測試信號301或發送端類比測試信號302,以作為第一類比測試信號303。單位增益緩衝器321的輸出端輸出第二類比測試信號304。信號接收單元311經由電路節點N1接收第二類比測試信號304。換言之,本實施例的測試電路320可根據晶片300外部的測試信號產生裝置所提供的接收端類比測試信號301進行接收端
電路310的測試。或是,本實施例的測試電路320可根據晶片300的輸出端輸出發送端類比測試信號302,且經由外部回環後進行接收端電路310的測試。
在本發明的另一些實施例中,測試電路320也可不包括多工器325以及類比測試凸塊326,而是直接通過單位增益緩衝器321的第一輸入端接收第一類比測試信號303。
在本實施例中,接收端電路310以及測試電路320中具有部分電路組件與圖1相同,因此其部分電路組件的說明可參照上述圖1實施例的說明,而在此不多加贅述。在本實施例中,測試電路320可操作在類比信號測試模式,以接收由晶片300內部的測試信號產生電路所產生的接收端類比測試信號301,或是接收由晶片300的輸出端輸出的發送端類比測試信號302,並可產生對應的測試信號供晶片300內的相關處理電路來分析之。值得注意的是,本實施例所述的接收端類比測試信號301以及發送端類比測試信號302可分別為一種低速CMOS信號。
圖4是本發明的第二實施例的晶片測試方法的流程圖。參考圖3以及圖4,參考圖3及圖4,晶片300可執行如以下步驟S410~S420,以實現低速CMOS信號的測試功能。多工器325根據切換信號決定輸出接收端類比測試信號301或發送端類比測試信號302,以作為第一類比測試信號303。在步驟S410,當單位增益緩衝器321的第一輸入端接收第一類比測試信號303時,單位增益緩衝器321的輸出端輸出第二類比測試信號304。對此,軌到
軌的單位增益緩衝器321的輸出端可輸出具有低噪聲及良好線性特性的第二類比測試信號304。在步驟S420,信號接收單元311經由電路節點N1接收第二類比測試信號304。在本實施例中,信號接收單元311可接收第二類比測試信號304來進行信號分析,以獲得晶片300的接收端電路310的有關於類比信號的電氣測試結果。
另外,在本發明的一些實施例中,在類比信號測試模式中,信號接收單元311可用於接收差分信號。換言之,信號接收單元311可包括第一輸入端以及第二輸入端。信號接收單元311的第一輸入端可經由電路節點N1耦接信號凸塊312、313,並且信號接收單元311的第二輸入端經由另一電路節點耦接至少另一信號凸塊。晶片300還可包括另一測試電路(與測試電路320具有相同電路配置),並且另一測試電路耦接所述另一電路節點。如此一來,信號接收單元311的第一輸入端以及第二輸入端可接收差分測試信號,並且可分別利用不同測試電路來分開進行類比信號測試。
圖5是本發明的第三實施例的晶片的電路示意圖。參考圖5,晶片500包括接收端電路510以及測試電路520。測試電路520可對接收端電路510進行電氣測試。在本實施例中,接收端電路510包括信號接收單元511以及信號凸塊512、513。信號接收單元511可包括驅動器電路。信號接收單元511耦接信號凸塊512、513。在本發明的一些實施例中,接收端電路510可包括一
個或多個信號凸塊,而不限於圖5所示。在本實施例中,測試電路520耦接信號接收單元511以及信號凸塊512、513之間的電路節點N1。測試電路520包括第一電阻522、電容523、數位至類比轉換器524、開關電路527、第二電阻528以及類比至數位轉換器529。第一電阻522的第一端耦接電路節點N1。開關電路527的第一端耦接第一電阻522的第二端。開關電路527的控制端耦接數位至類比轉換器524的輸出端。第二電阻528的第一端耦接開關電路527的第二端。第二電阻528的第二端耦接參考電壓(例如接地端電壓)。類比至數位轉換器529的輸入端耦接第二電阻528的第一端。開關電路527可為開關電晶體,但本發明並不限於此。
在本實施例中,接收端電路510以及測試電路520中具有部分電路組件與圖1相同,因此其部分電路組件的說明可參照上述圖1實施例的說明,而在此不多加贅述。在本實施例中,測試電路520可操作在漏電流測試模式,以偵測由接收端電路510的所產生的漏電流,並可產生對應的測試信號供晶片500內的相關處理電路或外部信號測試設備來分析之。
圖6是本發明的第三實施例的晶片測試方法的流程圖。參考圖5及圖6,晶片500可執行如以下步驟S610~S630,以實現漏電流測試功能。在步驟S610,當數位至類比轉換器524的輸入端接收數位導通信號501時,數位至類比轉換器524的輸出端輸出類比導通信號至開關電路527的控制端,以導通開關電路527。並且,當信號接收單元511發生漏電情形時,類比至數位轉換器
529可接收到漏電流信號502。漏電流信號502是指流經開關電路527以及第二電阻528的漏電流,而在第二電阻528上的所產生的跨壓結果。漏電流信號502是一個用於表示漏電流大小的電壓數值的信號。在步驟S620,開關電路527的第一端接收流經電路節點N1的漏電流信號502。在步驟S630,類比至數位轉換器529根據漏電流信號502從輸出端輸出數位測試信號503。在本實施例中,類比至數位轉換器529可將類比的漏電流信號502轉換為數位測試信號503,以使晶片500內的相關處理電路或外部信號測試設備來可分析數位測試信號503,以獲得晶片500的接收端電路510的有關於漏電流的電氣測試結果。
值得注意的是,數位測試信號503為類比至數位轉換器529輸出的讀數,其可為電壓值。因此,將其電壓值除以第二電阻528的電阻值,則可獲得漏電值。
另外,在本發明的一些實施例中,在漏電流測試模式中,信號接收單元511可用於接收共模測試信號。換言之,信號接收單元511可包括第一輸入端以及第二輸入端。信號接收單元511的第一輸入端可經由電路節點N1耦接信號凸塊512、513,並且信號接收單元511的第二輸出端經由另一電路節點耦接至少另一信號凸塊。晶片500還可包括另一測試電路(與測試電路520具有相同電路配置),並且另一測試電路耦接所述另一電路節點。如此一來,信號接收單元511的第一輸入端以及第二輸入端可輸入共模測試信號,並且可分別經由不同測試電路來分開進行漏電流測
試。
圖7是本發明的第四實施例的晶片的電路示意圖。參考圖7,晶片700包括接收端電路710以及測試電路720。測試電路720可對接收端電路710進行電氣測試。在本實施例中,接收端電路710包括信號接收單元711以及信號凸塊712、713。信號接收單元711耦接信號凸塊712、713。在本發明的一些實施例中,接收端電路710可包括一個或多個信號凸塊,而不限於圖7所示。在本實施例中,測試電路720耦接信號接收單元711以及信號凸塊712、713之間的電路節點N1。測試電路720包括單位增益緩衝器721、第一電阻722、電容723、數位至類比轉換器724、多工器725以及類比測試凸塊726。第一電阻722的第一端耦接電路節點N1。單位增益緩衝器721的輸出端耦接第一電阻722的第二端。單位增益緩衝器721的第一輸入端耦接數位至類比轉換器724的輸出端。單位增益緩衝器721的第二輸入端耦接單位增益緩衝器721的輸出端。電容723的第一端耦接第一電阻722的第二端。電容723的第二端耦接參考電壓(例如接地端電壓)。多工器725的輸出端耦接單位增益緩衝器721的第一輸入端。多工器725的第一輸入端耦接類比測試凸塊726,以接收外部的類比測試信號產生裝置所提供的接收端類比測試信號。多工器725的第二輸入端接收發送端類比測試信號。
在本實施例中,接收端電路710以及測試電路720中具有部分電路組件與圖1及圖3相同,因此其部分電路組件的說明
可參照上述圖1及圖3實施例的說明,而在此不多加贅述。
值得注意的是,本實施例的晶片700的測試電路720可執行如上述圖2實施例的步驟S210~S230,以實現直流準位測試功能,或者可執行如上述圖4實施例的步驟S410~S420,以實現類比信號測試功能。本實施例的晶片700可選擇性執行在直流準位測試模式或類比信號測試模式。對此,關於直流準位測試模式的具體實施方式可參照上述圖1及圖2實施例的說明,並且關於類比信號測試模式的具體實施方式可參照上述圖3及圖4實施例的說明,因此不多加贅述。
圖8是本發明的第五實施例的晶片的電路示意圖。參考圖8,晶片800包括接收端電路810以及測試電路820。測試電路820可對接收端電路810進行電氣測試。在本實施例中,接收端電路810包括信號接收單元811以及信號凸塊812、813。信號接收單元811耦接信號凸塊812、813。在本發明的一些實施例中,接收端電路810可包括一個或多個信號凸塊,而不限於圖8所示。在本實施例中,測試電路820耦接信號接收單元811以及信號凸塊812、813之間的電路節點N1。測試電路820包括單位增益緩衝器821、第一電阻822、電容823、數位至類比轉換器824、開關電路827、第二電阻828以及類比至數位轉換器829。第一電阻822的第一端耦接電路節點N1。單位增益緩衝器821的輸出端耦接第一電阻822的第二端。單位增益緩衝器821的第一輸入端耦接數位至類比轉換器824的輸出端。單位增益緩衝器821的第二
輸入端耦接單位增益緩衝器821的輸出端。電容823的第一端耦接第一電阻822的第二端。電容823的第二端耦接參考電壓(例如接地端電壓)。開關電路827的第一端耦接第一電阻822的第二端。開關電路827的控制端耦接數位至類比轉換器824的輸出端。第二電阻828的第一端耦接開關電路827的第二端。第二電阻828的第二端耦接參考電壓(例如接地端電壓)。類比至數位轉換器829的輸入端耦接第二電阻828的第一端。開關電路827可為開關電晶體,但本發明並不限於此。
在本實施例中,接收端電路810以及測試電路820中具有部分電路組件與圖1及圖5相同,因此其部分電路組件的說明可參照上述圖1及圖5實施例的說明,而在此不多加贅述。
值得注意的是,本實施例的晶片800的測試電路820可執行如上述圖2實施例的步驟S210~S230,以實現直流準位測試功能,或者可執行如上述圖6實施例的步驟S610~S630,以實現漏電流測試功能。本實施例的晶片800可選擇性執行在直流準位測試模式或漏電流測試模式。對此,關於直流準位測試模式的具體實施方式可參照上述圖1及圖2實施例的說明,並且關於漏電流測試模式的具體實施方式可參照上述圖5及圖6實施例的說明,因此不多加贅述。
圖9是本發明的第六實施例的晶片的電路示意圖。參考圖9,晶片900包括接收端電路910以及測試電路920。測試電路920可對接收端電路910進行電氣測試。在本實施例中,接收端電
路910包括信號接收單元911以及信號凸塊912、913。信號接收單元911耦接信號凸塊912、913。在本發明的一些實施例中,接收端電路910可包括一個或多個信號凸塊,而不限於圖9所示。在本實施例中,測試電路920耦接信號接收單元911以及信號凸塊912、913之間的電路節點N1。測試電路920包括單位增益緩衝器921、第一電阻922、電容923、單位增益緩衝器921、多工器925、類比測試凸塊926、開關電路927、第二電阻928以及類比至數位轉換器929。第一電阻922的第一端耦接電路節點N1。單位增益緩衝器921的輸出端耦接第一電阻922的第二端。單位增益緩衝器921的第一輸入端耦接數位至類比轉換器924的輸出端。單位增益緩衝器921的第二輸入端耦接單位增益緩衝器921的輸出端。電容923的第一端耦接第一電阻922的第二端。電容923的第二端耦接參考電壓(例如接地端電壓)。開關電路927的第一端耦接第一電阻922的第二端。多工器925的輸出端耦接單位增益緩衝器921的第一輸入端。多工器925的第一輸入端耦接類比測試凸塊926,以接收外部的測試信號產生裝置所提供的接收端類比測試信號。多工器925的第二輸入端接收發送端類比測試信號。開關電路927的控制端耦接數位至類比轉換器924的輸出端。第二電阻928的第一端耦接開關電路927的第二端。第二電阻928的第二端耦接參考電壓(例如接地端電壓)。類比至數位轉換器929的輸入端耦接第二電阻928的第一端。開關電路927可為開關電晶體,但本發明並不限於此。
在本實施例中,接收端電路910以及測試電路920中具有部分電路組件與圖1、圖3及圖5相同,因此其部分電路組件的說明可參照上述圖1、圖3及圖5實施例的說明,而在此不多加贅述。
值得注意的是,本實施例的晶片900的測試電路920可執行如上述圖2實施例的步驟S210~S230,以實現直流準位測試功能,或者可執行如上述圖4實施例的步驟S410~S420,以實現類比信號測試功能,或者可執行如上述圖6實施例的步驟S610~S630,以實現漏電流測試功能。本實施例的晶片900可選擇性執行在直流準位測試模式或漏電流測試模式。對此,關於直流準位測試模式的具體實施方式可參照上述圖1及圖2實施例的說明,關於類比信號測試模式的具體實施方式可參照上述圖3及圖4實施例的說明,並且關於漏電流測試模式的具體實施方式可參照上述圖5及圖6實施例的說明,因此不多加贅述。
綜上所述,本發明的晶片及晶片測試方法,可透過在晶片內的信號接收端設置有測試電路,以使晶片在的製造過程中的可測試性設計過程中可通過測試電路進行相關的電氣測試,而無須使用外部測試設備的探針對晶片的接收端電路的信號凸塊進行接觸與測試。因此,本發明的晶片及晶片測試方法可有效降低晶片的信號接收端的信號凸塊的設置面積需求,可降低寄生電容的影響,並且還可提升晶片的信號傳輸速度。
最後應說明的是:以上各實施例僅用以說明本發明的技
術方案,而非對其限制;儘管參照前述各實施例對本發明進行了詳細的說明,本領域的普通技術人員應當理解:其依然可以對前述各實施例所記載的技術方案進行修改,或者對其中部分或者全部技術特徵進行等同替換;而這些修改或者替換,並不使相應技術方案的本質脫離本發明各實施例技術方案的範圍。
100:晶片
101:數位測試信號
102:第一直流準位測試信號
103:第二直流準位測試信號
110:接收端電路
111:信號接收單元
112、113:信號凸塊
120:測試電路
121:單位增益緩衝器
122:第一電阻
123:電容
124:數位至類比轉換器
Claims (20)
- 一種晶片,包括:一接收端電路,包括:一信號接收單元;以及一信號凸塊,耦接所述信號接收單元;以及一測試電路,耦接所述信號接收單元以及所述信號凸塊之間的一電路節點,並且所述測試電路包括:一數位至類比轉換器;一第一電阻,其中所述第一電阻的第一端耦接所述電路節點;以及一單位增益緩衝器,其中所述單位增益緩衝器的一輸出端耦接所述第一電阻的一第二端,所述單位增益緩衝器的第一輸入端耦接所述數位至類比轉換器的一輸出端,並且所述單位增益緩衝器的一第二輸入端耦接所述單位增益緩衝器的所述輸出端。
- 如請求項1所述的晶片,其中當所述數位至類比轉換器的一輸入端接收一數位測試信號時,所述數位至類比轉換器的所述輸出端輸出一第一直流準位測試信號至所述單位增益緩衝器的所述第一輸入端,其中所述單位增益緩衝器的所述輸出端輸出一第二直流準位測試信號,以使所述信號接收單元經由所述電路節點接收所述第二直流準位測試信號。
- 如請求項1所述的晶片,其中當所述單位增益緩衝器的所述第一輸入端接收一第一類比測試信號時,所述單位增益緩衝器的所述輸出端輸出一第二類比測試信號,並且所述信號接收單元經由所述電路節點接收所述第二類比測試信號。
- 如請求項3所述的晶片,其中所述測試電路還包括:一多工器,其中所述多工器的輸出端耦接所述單位增益緩衝器的所述第一輸入端,所述多工器的一第一輸入端耦接類比測試凸塊,以接收一接收端類比測試信號,並且所述多工器的一第二輸入端接收一發送端類比測試信號,其中所述多工器根據切換信號決定輸出所述接收端類比測試信號或所述發送端類比測試信號,以作為所述第一類比測試信號。
- 如請求項4所述的晶片,其中所述測試電路還包括:一開關電路,其中所述開關電路的第一端耦接所述第一電阻的所述第二端,並且所述開關電路的一控制端耦接所述數位至類比轉換器的所述輸出端;一第二電阻,其中所述第二電阻的第一端耦接所述開關電路的一第二端,並且所述第二電阻的一第二端耦接一第一參考電壓;以及一類比至數位轉換器,其中所述類比至數位轉換器的一輸入端耦接所述第二電阻的所述第一端。
- 如請求項5所述的晶片,其中當所述數位至類比轉換器的一輸入端接收一數位導通信號時,所述數位至類比轉換器的 所述輸出端輸出一類比導通信號至所述開關電路的所述控制端,以導通所述開關電路,其中所述開關電路的所述第一端接收流經所述電路節點的一漏電流信號,以使所述類比至數位轉換器根據所述漏電流信號從所述類比至數位轉換器的一輸出端輸出一數位測試信號。
- 如請求項5所述的晶片,其中所述開關電路為一開關電晶體。
- 如請求項1所述的晶片,其中所述測試電路還包括:一開關電路,其中所述開關電路的一第一端耦接所述第一電阻的所述第二端,並且所述開關電路的控制端耦接所述數位至類比轉換器的所述輸出端;一第二電阻,其中所述第二電阻的第一端耦接所述開關電路的一第二端,並且所述第二電阻的一第二端耦接一第一參考電壓;以及一類比至數位轉換器,其中所述類比至數位轉換器的輸入端耦接所述第二電阻的所述第一端。
- 如請求項8所述的晶片,其中當所述數位至類比轉換器的一輸入端接收一數位導通信號時,所述數位至類比轉換器的所述輸出端輸出一類比導通信號至所述開關電路的所述控制端,以導通所述開關電路,其中所述開關電路的所述第一端接收流經所述電路節點的一漏電流信號,以使所述類比至數位轉換器根據所述漏電流信號從 所述類比至數位轉換器的一輸出端輸出一數位測試信號。
- 如請求項8所述的晶片,其中所述開關電路為一開關電晶體。
- 如請求項1所述的晶片,其中所述測試電路還包括:一電容,其中所述電容的一第一端耦接所述第一電阻的所述第二端,並且所述電容的一第二端耦接一第二參考電壓。
- 如請求項1所述的晶片,其中所述信號接收單元的一第一輸入端經由所述電路節點耦接所述信號凸塊,並且所述信號接收單元的一第二輸入端經由另一電路節點耦接另一信號凸塊,其中所述晶片還包括另一測試電路,並且所述另一測試電路耦接所述另一電路節點。
- 如請求項12所述的晶片,其中當所述測試電路以及所述另一測試電路分別進行測試操作時,所述信號接收單元通過所述第一輸入端以及所述第二輸入端接收一差分測試信號或一共模測試信號。
- 如請求項1所述的晶片,其中所述信號凸塊的數量為一個或多個。
- 一種晶片測試方法,其中所述晶片包括一接收端電路以及一測試電路,所述接收端電路包括一信號接收單元以及一信號凸塊,所述信號接收單元耦接所述信號凸塊,所述測試電 路耦接所述信號接收單元以及所述信號凸塊之間的一電路節點,所述測試電路包括一數位至類比轉換器、一第一電阻以及一單位增益緩衝器,所述第一電阻的一第一端耦接所述電路節點,所述單位增益緩衝器的一輸出端耦接所述第一電阻的一第二端,所述單位增益緩衝器的一第一輸入端耦接所述數位至類比轉換器的一輸出端,所述單位增益緩衝器的一第二輸入端耦接所述單位增益緩衝器的所述輸出端,所述晶片測試方法包括:當所述數位至類比轉換器的一輸入端接收一數位測試信號時,通過所述數位至類比轉換器的所述輸出端輸出一第一直流準位測試信號至所述單位增益緩衝器的所述第一輸入端;通過所述單位增益緩衝器的所述輸出端輸出一第二直流準位測試信號;以及通過所述信號接收單元經由所述電路節點接收所述第二直流準位測試信號。
- 如請求項15所述的晶片測試方法,其中還包括:當所述單位增益緩衝器的所述第一輸入端接收一第一類比測試信號時,通過所述單位增益緩衝器的所述輸出端輸出一第二類比測試信號;以及通過所述信號接收單元經由所述電路節點接收所述第二類比測試信號。
- 如請求項16所述的晶片測試方法,其中所述測試電路還包括一多工器,所述多工器的輸出端耦接所述單位增益緩衝器的所述第一輸入端,所述晶片測試方法還包括:通過所述多工器的一第一輸入端耦接一類比測試凸塊,以接收一接收端類比測試信號;通過所述多工器的一第二輸入端接收一發送端類比測試信號;以及通過所述多工器根據一切換信號決定輸出所述接收端類比測試信號或所述發送端類比測試信號,以作為所述第一類比測試信號。
- 如請求項17所述的晶片測試方法,其中所述測試電路還包括一開關電路、一第二電阻以及一類比至數位轉換器,所述開關電路的一第一端耦接所述第一電阻的所述第二端,所述開關電路的一控制端耦接所述數位至類比轉換器的所述輸出端,所述第二電阻的一第一端耦接所述開關電路的一第二端,所述第二電阻的一第二端耦接一第一參考電壓,所述類比至數位轉換器的一輸入端耦接所述第二電阻的所述第一端,所述晶片測試方法還包括:當所述數位至類比轉換器的一輸入端接收一數位導通信號時,通過所述數位至類比轉換器的所述輸出端輸出類比導通信號至所述開關電路的所述控制端,以導通所述開關電路;通過所述開關電路的所述第一端接收流經所述電路節點的一 漏電流信號;以及通過所述類比至數位轉換器根據所述漏電流信號從所述類比至數位轉換器的一輸出端輸出一數位測試信號。
- 如請求項16所述的晶片測試方法,其中所述測試電路還包括一開關電路、一第二電阻以及一類比至數位轉換器,所述開關電路的一第一端耦接所述第一電阻的所述第二端,所述開關電路的控制端耦接所述數位至類比轉換器的所述輸出端,所述第二電阻的一第一端耦接所述開關電路的一第二端,所述第二電阻的一第二端耦接一第一參考電壓,所述類比至數位轉換器的一輸入端耦接所述第二電阻的所述第一端,所述晶片測試方法還包括:當所述數位至類比轉換器的一輸入端接收一數位導通信號時,通過所述數位至類比轉換器的所述輸出端輸出一類比導通信號至所述開關電路的所述控制端,以導通所述開關電路;通過所述開關電路的所述第一端接收流經所述電路節點的一漏電流信號;以及通過所述類比至數位轉換器根據所述漏電流信號從所述類比至數位轉換器的一輸出端輸出一數位測試信號。
- 如請求項15所述的晶片測試方法,其中所述信號接收單元的一第一輸入端經由所述電路節點耦接所述信號凸塊,並且所述信號接收單元的一第二輸入端經由另一電路節點耦接另 一信號凸塊,所述晶片還包括另一測試電路,並且所述另一測試電路耦接所述另一電路節點,所述晶片測試方法還包括:當所述測試電路以及所述另一測試電路分別進行測試操作時,通過所述信號接收單元通過所述第一輸入端以及所述第二輸入端接收一差分測試信號或一共模測試信號。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111461773.6 | 2021-12-03 | ||
CN202111461773.6A CN113884863B (zh) | 2021-12-03 | 2021-12-03 | 芯片及芯片测试方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI792960B true TWI792960B (zh) | 2023-02-11 |
TW202323845A TW202323845A (zh) | 2023-06-16 |
Family
ID=79016318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111111347A TWI792960B (zh) | 2021-12-03 | 2022-03-25 | 晶片及晶片測試方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US12019117B2 (zh) |
CN (1) | CN113884863B (zh) |
TW (1) | TWI792960B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090167337A1 (en) * | 2007-12-27 | 2009-07-02 | Nec Electronics Corporation | Semiconductor integrated circuit device which has first chip and second chip accessed via the first chip and test method thereof |
US7873856B2 (en) * | 2007-10-01 | 2011-01-18 | Silicon Laboratories Inc. | Microcontroller unit having power supply voltage monitor |
TW201802795A (zh) * | 2016-03-09 | 2018-01-16 | 半導體能源硏究所股份有限公司 | 半導體裝置、顯示裝置及電子裝置 |
CN111025132A (zh) * | 2018-10-09 | 2020-04-17 | 瑞昱半导体股份有限公司 | 系统芯片、以及其内建自我测试电路与自我测试方法 |
US20200233039A1 (en) * | 2019-01-22 | 2020-07-23 | Knowles Electronics, Llc | Leakage current detection from bias voltage supply of microphone assembly |
CN112957026A (zh) * | 2021-02-05 | 2021-06-15 | 上海爻火微电子有限公司 | 接入阻抗的检测电路及电子设备 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101271144B (zh) * | 2007-03-20 | 2010-05-26 | 普诚科技股份有限公司 | 电路测试装置 |
CN101750580B (zh) * | 2008-12-01 | 2012-05-09 | 豪雅微电子(苏州)有限公司 | 集成电路中功能模块芯片的测试方法 |
US9823306B2 (en) * | 2016-02-11 | 2017-11-21 | Texas Instruments Incorporated | Measuring internal signals of an integrated circuit |
US11054849B2 (en) * | 2019-07-12 | 2021-07-06 | Himax Technologies Limited | Source driver and output buffer thereof |
US10965303B2 (en) * | 2019-08-23 | 2021-03-30 | Analog Devices International Unlimited Company | Data converter system with improved power supply accuracy and sequencing |
CN111257796A (zh) * | 2020-04-01 | 2020-06-09 | 乐普医学电子仪器股份有限公司 | 一种集成电路漏电流测试电路及装置 |
-
2021
- 2021-12-03 CN CN202111461773.6A patent/CN113884863B/zh active Active
-
2022
- 2022-03-25 TW TW111111347A patent/TWI792960B/zh active
- 2022-08-16 US US17/888,491 patent/US12019117B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7873856B2 (en) * | 2007-10-01 | 2011-01-18 | Silicon Laboratories Inc. | Microcontroller unit having power supply voltage monitor |
US20090167337A1 (en) * | 2007-12-27 | 2009-07-02 | Nec Electronics Corporation | Semiconductor integrated circuit device which has first chip and second chip accessed via the first chip and test method thereof |
TW201802795A (zh) * | 2016-03-09 | 2018-01-16 | 半導體能源硏究所股份有限公司 | 半導體裝置、顯示裝置及電子裝置 |
CN111025132A (zh) * | 2018-10-09 | 2020-04-17 | 瑞昱半导体股份有限公司 | 系统芯片、以及其内建自我测试电路与自我测试方法 |
US20200233039A1 (en) * | 2019-01-22 | 2020-07-23 | Knowles Electronics, Llc | Leakage current detection from bias voltage supply of microphone assembly |
CN112957026A (zh) * | 2021-02-05 | 2021-06-15 | 上海爻火微电子有限公司 | 接入阻抗的检测电路及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN113884863B (zh) | 2022-02-22 |
US20230176118A1 (en) | 2023-06-08 |
US12019117B2 (en) | 2024-06-25 |
CN113884863A (zh) | 2022-01-04 |
TW202323845A (zh) | 2023-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101107417B1 (ko) | 반도체 시험장치 및 시험방법 | |
JP6689289B2 (ja) | 試験信号を挿入してac結合相互接続を試験するように構成された送信機 | |
JP4848004B2 (ja) | 双方向データ伝送を行う通信回路 | |
US20080218257A1 (en) | Distributed track-and-hold amplifier | |
TWI792960B (zh) | 晶片及晶片測試方法 | |
JP3871676B2 (ja) | Lsi検査方法および装置、並びにlsiテスタ | |
TWI796182B (zh) | 芯片及芯片測試方法 | |
WO2024021830A1 (zh) | 芯片测试电路、芯片及测试设备 | |
US7772892B2 (en) | Differential hybrid circuit | |
TWI492209B (zh) | 驅動電路 | |
US8278962B2 (en) | Transfer circuit, transmitter, receiver and test apparatus | |
JPWO2010140190A1 (ja) | 比較判定回路およびそれを用いた試験装置 | |
US8964820B2 (en) | Serializer/deserializer apparatus with loopback configuration and methods thereof | |
US8576099B2 (en) | Digital-to-analog converter (DAC) with common mode tracking and analog-to-digital converter (ADC) functionality to measure DAC common mode voltage | |
CN116318112A (zh) | 一种通信系统的信号转换电路及转换方法 | |
KR101614910B1 (ko) | 시험 장치 | |
US7952359B2 (en) | Test apparatus having bidirectional differential interface | |
CN116699357A (zh) | 信号检测电路以及信号检测方法 | |
Chabrak et al. | Design of a high speed digital interface for multi-standard mobile transceiver RFICs in 0.13/spl mu/m CMOS | |
Sokol et al. | Design of AD Converters in 0.35 µm SiGe BiCMOS Technology for Ultra-Wideband M-Sequence Radar Sensors | |
JP2007040849A (ja) | 測定装置、及び試験装置 | |
CN213091822U (zh) | 可提高自动测试机资源利用率的测试通讯电路 | |
Mathieu et al. | An AC coupled 10 Gb/s LVDS-compatible receiver with latched data biasing in 130 nm SiGe BiCMOS | |
KR20240036227A (ko) | 송수신 회로 및 그를 포함하는 테스트 장치 | |
WO2019194066A1 (ja) | 受信デバイス、伝送システム、自動車 |