TWI791404B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI791404B
TWI791404B TW111118519A TW111118519A TWI791404B TW I791404 B TWI791404 B TW I791404B TW 111118519 A TW111118519 A TW 111118519A TW 111118519 A TW111118519 A TW 111118519A TW I791404 B TWI791404 B TW I791404B
Authority
TW
Taiwan
Prior art keywords
display area
pixel
multiplexers
display panel
hole
Prior art date
Application number
TW111118519A
Other languages
English (en)
Other versions
TW202347279A (zh
Inventor
吳欣頻
陳弘基
林子淵
劉匡祥
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW111118519A priority Critical patent/TWI791404B/zh
Priority to CN202211310234.7A priority patent/CN115602062A/zh
Application granted granted Critical
Publication of TWI791404B publication Critical patent/TWI791404B/zh
Publication of TW202347279A publication Critical patent/TW202347279A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Illuminated Signs And Luminous Advertising (AREA)

Abstract

一種顯示面板包括基板、多個畫素結構、多個第一多工器、多個第二多工器、電路板及多條連接走線。基板設有顯示區、設置在顯示區內的孔洞、位在孔洞與顯示區之間的第一非顯示區及位在顯示區遠離孔洞一側的第二非顯示區。這些畫素結構包括分別設置在孔洞沿著第一方向的相對兩側的多個第一畫素結構及多個第二畫素結構。設置在第一非顯示區內的這些第一多工器電性連接這些第一畫素結構。設置在第二非顯示區內的這些第二多工器電性連接這些第二畫素結構。電路板經由設置在第一非顯示區內的多條連接走線與這些第一多工器電性連接。

Description

顯示面板
本發明是有關於一種顯示面板,且特別是有關於一種具有孔洞的顯示面板。
隨著顯示技術的發展,除了顯示品質的提升外,也開啟了顯示面板的多元化應用。設計出可應用於不同使用情境的顯示面板已成為相關廠商的開發常態。近年來,舉凡智能手錶、運動手環、或其他可穿戴式電子裝置更能體現出顯示面板應用於日常生活中的無限可能。也因此,這類電子裝置所搭載的顯示面板除了環境耐受性的高規格要求外,攸關品味的外觀設計更成為產品開發的重要一環。為了達到不同的外觀設計,顯示面板的異形(free form)切割技術逐漸成為相關廠商的必備技術。
在產品的設計之初,為了讓顯示面板與其他構件間的配合關係達到最佳化,可於顯示區邊緣或內部設計出相應於其他構件之外形的開孔。舉例而言,應用在智能手錶的顯示面板需具有被顯示區所圍繞的破孔,方能使錶芯的指針穿設於顯示面板。然而,為了確保封裝良率,鄰設於破孔周邊的驅動電路走線需針對 封裝區域進行迴避設計。如此,顯示面板的可顯示區域勢必縮減。因此,如何在確保顯示面板的封裝良率下,增加可顯示區域的範圍並提升其外觀的設計裕度為相關廠商的開發重點。
本發明提供一種顯示面板,其顯示區內的孔洞邊緣的非顯示區的配置空間較小。
本發明的顯示面板,包括基板、多個畫素結構、多個第一多工器、多個第二多工器、電路板以及多條連接走線。基板設有顯示區、設置在顯示區內的孔洞、位在孔洞與顯示區之間的第一非顯示區以及位在顯示區遠離孔洞一側的第二非顯示區。這些畫素結構設置在顯示區內,且包括多個第一畫素結構和多個第二畫素結構。這些第一畫素結構設置在孔洞沿著第一方向的一側,這些第二畫素結構設置在孔洞沿著第一方向的另一側。這些第一畫素結構與這些第二畫素結構沿著第一方向重疊於第一非顯示區。這些第一多工器設置在第一非顯示區內,並且電性連接這些第一畫素結構。這些第二多工器設置在第二非顯示區內,並且電性連接這些第二畫素結構。電路板電性接合至第二非顯示區,並且電性連接這些第一多工器與第二多工器。這些連接走線設置在第一非顯示區內,並且電性連接這些第一多工器與電路板。
基於上述,在本發明的一實施例的顯示面板中,顯示區內設有孔洞,且孔洞與顯示區之間設有非顯示區。位在孔洞一側 的多個畫素結構是經由設置在非顯示區內的多條連接走線與位在孔洞另一側的電路板電性連接。位在孔洞一側的非顯示區內設有連接這些畫素結構與這些連接走線的多個多工器。這些多工器的設置,能有效減少連接走線的配置數量,並且縮減非顯示區所需的配置空間。
10、10A、10B:顯示面板
100、100A:基板
100h、100h”:孔洞
151、152:多工器
210、220、210A、220A:封裝圖案
300:電路板
350:驅動晶片
BP:接合墊
CH:訊號通道
DA、DA”:顯示區
D1、D2:方向
DL:資料線
GL:掃描線
NDA1、NDA1”:第一非顯示區
NDA2、NDA2”:第二非顯示區
P1、P2a、P2b、P2c:排列節距
PX、PX1、PX2:畫素結構
PXC1、PXC2a、PXC2b、PXC2c、PXC2d、PXC2e:畫素行
WR1、WR2、WR1-A、WR2-A:連接走線
圖1是本發明的一實施例的顯示面板的俯視示意圖。
圖2是圖1的顯示面板的局部區域的放大示意圖。
圖3是本發明的另一實施例的顯示面板的俯視示意圖。
圖4是本發明的又一實施例的顯示面板的俯視示意圖。
本文使用的「約」、「近似」、「本質上」、或「實質上」包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,「約」可以表示在所述值的一個或多個標準偏差內,或例如±30%、±20%、±15%、±10%、±5%內。再者,本文使用的「約」、「近似」、「本質上」、或「實質上」可依量測性質、切割性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
在附圖中,為了清楚起見,放大了層、膜、面板、區域等的厚度。應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件「上」或「連接到」另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為「直接在另一元件上」或「直接連接到」另一元件時,不存在中間元件。如本文所使用的,「連接」可以指物理及/或電性連接。再者,「電性連接」可為二元件間存在其它元件。
此外,諸如「下」或「底部」和「上」或「頂部」的相對術語可在本文中用於描述一個元件與另一元件的關係,如圖所示。應當理解,相對術語旨在包括除了圖中所示的方位之外的裝置的不同方位。例如,如果一個附圖中的裝置翻轉,則被描述為在其它元件的「下」側的元件將被定向在其它元件的「上」側。因此,示例性術語「下」可以包括「下」和「上」的取向,取決於附圖的特定取向。類似地,如果一個附圖中的裝置翻轉,則被描述為在其它元件「下方」或「下方」的元件將被定向為在其它元件「上方」。因此,示例性術語「上面」或「下面」可以包括上方和下方的取向。
現將詳細地參考本發明的示範性實施方式,示範性實施方式的實例說明於所附圖式中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
圖1是本發明的一實施例的顯示面板的俯視示意圖。圖2是圖1的顯示面板的局部區域的放大示意圖。請參照圖1及圖2, 顯示面板10包括基板100。基板100設有顯示區DA、設置在顯示區DA內的孔洞100h、位在孔洞100h與顯示區DA之間的第一非顯示區NDA1以及位在顯示區DA遠離孔洞100h一側的第二非顯示區NDA2。
在本實施例中,基板100的外輪廓以及定義孔洞100h的內輪廓例如都是圓形,但不以此為限。在其他實施例中,基板的外輪廓和內輪廓的至少一者也可以是方形。基板100的材質包括玻璃、石英、有機聚合物、或其他合適的透明材料。
在本實施例中,顯示區DA、第一非顯示區NDA1和第二非顯示區NDA2各自圍繞孔洞100h設置,且顯示區DA位在第一非顯示區NDA1與第二非顯示區NDA2之間,但不以此為限。第一非顯示區NDA1內較靠近孔洞100h的位置設有封裝圖案210,而第二非顯示區NDA2內較遠離孔洞100h的位置設有另一封裝圖案220。
舉例來說,顯示面板10還可包括與基板100重疊設置的另一基板(未繪示)和顯示介質層(未繪示)。封裝圖案210和封裝圖案220各自連接基板100與所述另一基板以形成一密封空間。此密封空間內設有顯示介質層。顯示介質層例如是液晶層或發光二極體層。
在本實施例中,封裝圖案210和封裝圖案220的材料例如是玻璃膠(glass frit),且玻璃膠的材質可包括氧化錳(MnOx)、氧化鋅(ZnO)與氧化鎂(MgO)。然而,本發明不限於此,在其 他實施例中,封裝圖案210和封裝圖案220的材料也可包括壓克力樹脂(acrylic resin)、環氧樹脂(epoxy resin)、感光型(photo-sensitive)高分子材料、或其他合適的密封材料。
為了驅動顯示介質層達到影像顯示的效果,顯示面板10更包括設置在顯示區DA內的多個畫素結構PX、多條資料線DL及多條掃描線GL。這些資料線DL相交於這些掃描線GL,並且將顯示區DA切分出多個畫素區。這些畫素區分別設有多個畫素結構PX。在本實施例中,多條掃描線GL可沿著方向D1排列並且在方向D2上延伸,多條資料線DL可沿著方向D2排列並且在方向D1上延伸,且方向D1可選擇性地垂直於方向D2,但不以此為限。基於導電性的考量,資料線DL和掃描線GL的材料一般是使用金屬材料,例如鋁、銅、鉬、鉻、鈀、或上述的合金、或上述的堆疊層。
舉例來說,畫素結構PX可包括彼此電性連接的主動元件(未繪示)和畫素電極(未繪示),其中主動元件還電性連接一條資料線DL和一條掃描線GL。當主動元件開啟時,與其電性連接的畫素電極可經由資料線DL接收來自電路板300的驅動信號(例如電壓或電流)以致能顯示介質層。透過個別地控制這些畫素結構PX能讓顯示介質層的不同部分以相同或不同的程度被致能而產生不同的出光強度或相位延遲調變,據以達到顯示影像的目的。特別說明的是,畫素結構PX(或畫素電路)的組成元件及其配置方式可視顯示介質層的種類而有不同,本發明並不加以限制。
在本實施例中,電路板300電性接合在第二非顯示區NDA2內。詳細地,第二非顯示區NDA2內設有多個接合墊BP,這些接合墊BP可沿著方向D2排列在第二非顯示區NDA2較靠近基板邊緣的區域內。電路板300可設有驅動晶片350和多個訊號通道CH,其中電性連接驅動晶片350的每一個訊號通道CH可經由焊料(未繪示)與對應的一個接合墊BP相接合,但不以此為限。
多個畫素結構PX包括多個第一畫素結構PX1和多個第二畫素結構PX2。這些第一畫素結構PX1設置在孔洞100h沿著方向D1的一側。這些第二畫素結構PX2設置在孔洞100h沿著方向D1的另一側,並且位在孔洞100h(或第一非顯示區NDA1)與第二非顯示區NDA2之間。特別注意的是,這些第一畫素結構PX1和第二畫素結構PX2沿著方向D1重疊於第一非顯示區NDA1。因此,電性連接多個第一畫素結構PX1或多個第二畫素結構PX2的多條資料線DL無法由第一非顯示區NDA1沿著方向D1的一側延伸至第一非顯示區NDA1沿著方向D1的另一側。也就是說,沿著方向D1排列的任一個第一畫素結構PX1與任一個第二畫素結構PX2彼此電性獨立。
在本實施例中,為了將這些第一畫素結構PX1電性連接至位在第二非顯示區NDA2的電路板300,顯示面板10的第一非顯示區NDA1還設有多條連接走線WR1和多個第一多工器151。這些第一多工器151設置在孔洞100h與多個第一畫素結構PX1之間。沿著方向D1排列的多個第一畫素結構PX1可經由連接的 資料線DL與對應的一個第一多工器151電性連接。
舉例來說,在本實施例中,每一個第一多工器151可電性連接一條連接走線WR1以及連接多個第一畫素結構PX1的三條資料線DL,且每一條連接走線WR1可電性連接兩個第一多工器151。亦即,設置在第一非顯示區NDA1內的連接走線WR1與設置在顯示區DA內且電性連接第一畫素結構PX1的資料線DL的數量對應關係為一對六的關係,但不以此為限。透過第一多工器151的設置,能有效減少連接走線WR1的配置數量,有助於縮減第一非顯示區NDA1所需的配置空間。也就是說,顯示面板10的內邊框寬度得以有效縮減,進而提升其屏佔比。
特別注意的是,在本實施例中,設置在第一非顯示區NDA1的多條連接走線WR1在垂直基板100表面的方向上不重疊於封裝圖案210。據此,可避免連接走線WR1在封裝製程中因高溫產生剝離導致封裝失效,有助於提升顯示面板10的封裝良率和信賴性。
相似地,為了將多個第二畫素結構PX2電性連接至位在第二非顯示區NDA2的電路板300,顯示面板10的第二非顯示區NDA2還設有多條連接走線WR2和多個第二多工器152。多個第二畫素結構PX2位在孔洞100h與這些第二多工器152之間。沿著方向D1排列的多個第二畫素結構PX2可經由連接的資料線DL與對應的一個第二多工器152電性連接。
舉例來說,在本實施例中,每一個第二多工器152可電 性連接一條連接走線WR2以及連接多個第二畫素結構PX2的三條資料線DL,且每一條連接走線WR2可電性連接兩個第二多工器152。亦即,設置在第二非顯示區NDA2內的連接走線WR2與設置在顯示區DA內且電性連接第二畫素結構PX2的資料線DL的數量對應關係為一對六的關係,但不以此為限。透過第二多工器152的設置,能有效減少連接走線WR2的配置數量,有助於縮減第二非顯示區NDA2所需的配置空間。也就是說,顯示面板10的外邊框寬度得以有效縮減,進而提升其屏佔比。
基於導電性的考量,連接走線WR1和連接走線WR2的材料一般是使用金屬材料,例如鋁、銅、鉬、鉻、鈀、或上述的合金、或上述的堆疊層。
在本實施例中,多個第一多工器151經由多條連接走線WR1與電路板300的一部分訊號通道CH電性連接,而多個第二多工器152經由多條連接走線WR2與電路板300的另一部分訊號通道CH電性連接。其中,設置在第一非顯示區NDA1的多條連接走線WR1還經由部分的第二畫素結構PX2之間延伸至第二非顯示區NDA2以電性連接電路板300。
舉例來說,在本實施例中,這些連接走線WR1在垂直於基板100表面的方向上不重疊於這些第二畫素結構PX2。因此,多個第二畫素結構PX2沿著方向D2的排列節距不同於多個第一畫素結構PX1沿著方向D2的排列節距。詳細地,多個第一畫素結構PX1分別沿著方向D1排列成多個畫素行PXC1,且這些畫素 行PXC1沿著方向D2排列。多個第二畫素結構PX2分別沿著方向D1排列成多個畫素行(例如畫素行PXC2a、畫素行PXC2b、畫素行PXC2c、畫素行PXC2d和畫素行PXC2e),且這些畫素行沿著方向D2排列。
在本實施例中,畫素行PXC2a與畫素行PXC2b沿著方向D2具有排列節距P2a,任兩相鄰的畫素行PXC1沿著方向D2具有排列節距P1,且排列節距P1不同於排列節距P2a。此外,位在第一非顯示區NDA1與第二非顯示區NDA2之間的畫素行PXC2b與畫素行PXC2c之間設有一條連接走線WR1。因此,畫素行PXC2b與畫素行PXC2c沿著方向D2具有排列節距P2b,且此排列節距P2b不同於畫素行PXC2a與畫素行PXC2b間的排列節距P2a以及多個畫素行PXC1間的排列節距P1。
另一方面,畫素行PXC2d與畫素行PXC2e之間設有兩條連接走線WR1。因此,畫素行PXC2d與畫素行PXC2e沿著方向D2具有排列節距P2c,且此排列節距P2c不同於畫素行PXC2a與畫素行PXC2b間的排列節距P2a、畫素行PXC2b與畫素行PXC2c間的排列節距P2b以及多個畫素行PXC1間的排列節距P1。
然而,本發明不限於此。根據其它實施例,連接走線WR1在垂直基板100表面的方向上可重疊於多個第二畫素結構PX2。因此,多個第一畫素結構PX1沿著方向D2的排列節距可等於多個第二畫素結構PX2沿著方向D2的排列節距。
圖3是本發明的另一實施例的顯示面板的俯視示意圖。 請參照圖3,本實施例的顯示面板10A與圖2的顯示面板10的差異在於:連接走線的配置數量不同。在本實施例中,顯示面板10A無論是在第一非顯示區NDA1或第二非顯示區NDA2的連接走線數量都為圖2的連接走線數量的一半。舉例來說,顯示面板10A在第一非顯示區NDA1的連接走線WR1-A數量由圖2示出的四條縮減為兩條,且在第二非顯示區NDA2的連接走線WR2-A數量由圖2示出的六條縮減為三條。
為了進一步縮減連接走線的數量,單一連接走線所電性連接的多工器數量為四個。換句話說,設置在第一非顯示區NDA1內的連接走線WR1-A與設置在顯示區DA內且電性連接第一畫素結構PX1的資料線DL的數量對應關係為一對十二的關係。相似地,設置在第二非顯示區NDA2內的連接走線WR2-A與設置在顯示區DA內且電性連接第二畫素結構PX2的資料線DL的數量對應關係為一對十二的關係。據此,第一非顯示區NDA1和第二非顯示區NDA2縮需的配置空間得以進一步縮減,有助於提升顯示面板10A的屏佔比。
圖4是本發明的又一實施例的顯示面板的俯視示意圖。請參照圖4,本實施例的顯示面板10B與圖1的顯示面板10的差異在於:孔洞的構型不同。不同於圖1的顯示面板10的孔洞100h為封閉型孔洞,本實施例的顯示面板10B的孔洞100h”為開放型孔洞。舉例來說,基板100A的孔洞100h”沿著方向D1將其一側的顯示區DA”斷開來。也就是說,本實施例的顯示區DA”、第一 非顯示區NDA1”和第二非顯示區NDA2”並未圍繞孔洞100h”設置。
詳細而言,在本實施例中,第一非顯示區NDA1”與第二非顯示區NDA2”相連通,並且圍繞顯示區DA”。也因此,設置在第一非顯示區NDA1”的封裝圖案210A與設置在第二非顯示區NDA2”的封裝圖案220A相連接,並且圍繞顯示區DA”。
由於本實施例的多工器和連接走線的設置方式相似於圖2的顯示面板10,詳細的說明請參考前述實施例的相關段落及對應圖式,於此便不再贅述。
綜上所述,在本發明的一實施例的顯示面板中,顯示區內設有孔洞,且孔洞與顯示區之間設有非顯示區。位在孔洞一側的多個畫素結構是經由設置在非顯示區內的多條連接走線與位在孔洞另一側的電路板電性連接。位在孔洞一側的非顯示區內設有連接這些畫素結構與這些連接走線的多個多工器。這些多工器的設置,能有效減少連接走線的配置數量,並且縮減非顯示區所需的配置空間。
10:顯示面板
100:基板
100h:孔洞
151、152:多工器
210、220:封裝圖案
300:電路板
350:驅動晶片
BP:接合墊
CH:訊號通道
DA:顯示區
D1、D2:方向
DL:資料線
GL:掃描線
NDA1:第一非顯示區
NDA2:第二非顯示區
P1、P2a、P2b、P2c:排列節距
PX、PX1、PX2:畫素結構
PXC1、PXC2a、PXC2b、PXC2c、PXC2d、PXC2e:畫素行
WR1、WR2:連接走線

Claims (10)

  1. 一種顯示面板,包括: 一基板,設有一顯示區、設置在該顯示區內的一孔洞、位在該孔洞與該顯示區之間的一第一非顯示區以及位在該顯示區遠離該孔洞一側的一第二非顯示區; 多個畫素結構,設置在該顯示區內,且包括多個第一畫素結構和多個第二畫素結構,該些第一畫素結構設置在該孔洞沿著一第一方向的一側,該些第二畫素結構設置在該孔洞沿著該第一方向的另一側,該些第一畫素結構與該些第二畫素結構沿著該第一方向重疊於該第一非顯示區; 多個第一多工器,設置在該第一非顯示區內,並且電性連接該些第一畫素結構; 多個第二多工器,設置在該第二非顯示區內,並且電性連接該些第二畫素結構; 一電路板,電性接合至該第二非顯示區,並且電性連接該些第一多工器與該些第二多工器;以及 多條連接走線,設置在該第一非顯示區內,並且電性連接該些第一多工器和該電路板。
  2. 如請求項1所述的顯示面板,其中該些第一畫素結構分別沿著該第一方向排列成多個第一畫素行,該些第二畫素結構分別沿著該第一方向排列成多個第二畫素行,該些第一畫素行沿著一第二方向的排列節距不同於該些第二畫素行沿著該第二方向的排列節距,該第二方向相交於該第一方向。
  3. 如請求項1所述的顯示面板,其中該電路板具有一驅動晶片和多個訊號通道,該些訊號通道的一部分電性連接該些第二多工器與該驅動晶片,該些訊號通道的另一部分電性連接該些第一多工器與該驅動晶片。
  4. 如請求項1所述的顯示面板,更包括一封裝圖案,設置在該第一非顯示區內,並且圍繞該孔洞。
  5. 如請求項4所述的顯示面板,其中該些連接走線不重疊於該封裝圖案。
  6. 如請求項1所述的顯示面板,其中該些第一多工器位在該孔洞與該些第一畫素結構之間,且該些第二畫素結構位在該孔洞與該些第二多工器之間。
  7. 如請求項1所述的顯示面板,其中該些連接走線經由部分該些第二畫素結構之間而延伸至該第二非顯示區。
  8. 如請求項7所述的顯示面板,其中該些連接走線不重疊於該些第二畫素結構。
  9. 如請求項7所述的顯示面板,其中該些第二畫素結構分別沿著一第一方向排列成多個畫素行,該些畫素行沿著一第二方向排列在該第一非顯示區與該第二非顯示區之間,該些畫素行包括彼此相鄰的一第一畫素行、一第二畫素行和一第三畫素行,該第一畫素行與該第二畫素行間的一第一排列節距不同於該第二畫素行與該第三畫素行間的一第二排列節距。
  10. 如請求項9所述的顯示面板,其中該些畫素行更包括彼此相鄰的一第四畫素行與一第五畫素行,該第四畫素行與該第五畫素行間的一第三排列節距不同於該第一排列節距與該第二排列節距。
TW111118519A 2022-05-18 2022-05-18 顯示面板 TWI791404B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111118519A TWI791404B (zh) 2022-05-18 2022-05-18 顯示面板
CN202211310234.7A CN115602062A (zh) 2022-05-18 2022-10-25 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111118519A TWI791404B (zh) 2022-05-18 2022-05-18 顯示面板

Publications (2)

Publication Number Publication Date
TWI791404B true TWI791404B (zh) 2023-02-01
TW202347279A TW202347279A (zh) 2023-12-01

Family

ID=84848685

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111118519A TWI791404B (zh) 2022-05-18 2022-05-18 顯示面板

Country Status (2)

Country Link
CN (1) CN115602062A (zh)
TW (1) TWI791404B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2978024A1 (en) * 2014-07-24 2016-01-27 LG Display Co., Ltd. Organic light emitting diode display device
TW201629941A (zh) * 2015-02-05 2016-08-16 友達光電股份有限公司 顯示面板
TW201907215A (zh) * 2017-07-07 2019-02-16 友達光電股份有限公司 顯示面板
CN109389909A (zh) * 2018-09-20 2019-02-26 友达光电股份有限公司 显示面板
US20220137471A1 (en) * 2020-10-30 2022-05-05 Ordos Yuansheng Optoelectronics Co., Ltd. Array substrate and display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2978024A1 (en) * 2014-07-24 2016-01-27 LG Display Co., Ltd. Organic light emitting diode display device
TW201629941A (zh) * 2015-02-05 2016-08-16 友達光電股份有限公司 顯示面板
TW201907215A (zh) * 2017-07-07 2019-02-16 友達光電股份有限公司 顯示面板
CN109389909A (zh) * 2018-09-20 2019-02-26 友达光电股份有限公司 显示面板
US20220137471A1 (en) * 2020-10-30 2022-05-05 Ordos Yuansheng Optoelectronics Co., Ltd. Array substrate and display device

Also Published As

Publication number Publication date
TW202347279A (zh) 2023-12-01
CN115602062A (zh) 2023-01-13

Similar Documents

Publication Publication Date Title
TWI764404B (zh) 拼接式微型發光二極體顯示面板
CN113990209B (zh) 一种显示模组及无缝拼接显示装置
JP5966412B2 (ja) 画素チップ、表示パネル、照明パネル、表示装置および照明装置
US11747686B2 (en) Display device and manufacturing method thereof
KR101730847B1 (ko) 칩 온 필름 및 이를 포함하는 액정표시장치
TWI830776B (zh) 顯示裝置及其製造方法
US11887842B2 (en) Spliced micro light-emitting-diode display panel
US20210366881A1 (en) Array substrate, method of manufacturing the same, and display device
TW201303428A (zh) 顯示面板及顯示面板之母板的切割方法
US11393891B2 (en) Display device having reduced non-display area
WO2020168634A1 (zh) 阵列基板、显示面板及显示装置
TWI540361B (zh) 顯示面板之母板的切割方法
KR20110064287A (ko) 외곽영역이 최소화된 액정표시장치
WO2023272807A1 (zh) 柔性显示面板及制作方法、电子装置
TWI791404B (zh) 顯示面板
US20210063802A1 (en) Electronic device and method for manufacturing the same
TW202312116A (zh) 顯示裝置和薄膜電晶體陣列基板
JP2012113216A (ja) 表示装置及びその製造方法並びにディスプレイ
TWI783875B (zh) 顯示面板
TWI780709B (zh) 拼接式顯示裝置
TWI819896B (zh) 顯示裝置
CN113451347B (zh) 显示面板、显示装置及显示面板制作方法
TWI783616B (zh) 可拉伸顯示面板
TW202343117A (zh) 窄邊框反射式顯示裝置
KR20220142597A (ko) 표시 장치 및 그 제조 방법