TWI786898B - 具有微導電接觸點之半導體元件結構及其製備方法 - Google Patents

具有微導電接觸點之半導體元件結構及其製備方法 Download PDF

Info

Publication number
TWI786898B
TWI786898B TW110139111A TW110139111A TWI786898B TW I786898 B TWI786898 B TW I786898B TW 110139111 A TW110139111 A TW 110139111A TW 110139111 A TW110139111 A TW 110139111A TW I786898 B TWI786898 B TW I786898B
Authority
TW
Taiwan
Prior art keywords
metal
layer
semiconductor device
conductive contact
device structure
Prior art date
Application number
TW110139111A
Other languages
English (en)
Other versions
TW202305963A (zh
Inventor
楊宬苓
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Application granted granted Critical
Publication of TWI786898B publication Critical patent/TWI786898B/zh
Publication of TW202305963A publication Critical patent/TW202305963A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02244Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of a metallic layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28518Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76858After-treatment introducing at least one additional element into the layer by diffusing alloying elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76885By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76886Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
    • H01L21/76888By rendering at least a portion of the conductor non conductive, e.g. oxidation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本揭露提供一種具有微導電接觸點的半導體元件結構以及該半導體元件結構的製備方法。該半導體元件結構具有一介電層,設置在一半導體基底上;一導電接觸點,穿經該介電層;以及一金屬氧化物層,將該導電接觸點與該介電層分隔開,其中該導電接觸點與該金屬氧化物層包含一相同金屬。

Description

具有微導電接觸點之半導體元件結構及其製備方法
本申請案主張2021年7月28日申請之美國正式申請案第17/387,145號的優先權及益處,該美國正式申請案之內容以全文引用之方式併入本文中。
本揭露關於一種半導體元件結構及其製備方法。特別是有關於一種具有微導電接觸點的半導體元件結構及其製備方法。
對於許多現代應用,半導體元件是不可或缺的。隨著電子科技的進步,半導體元件的尺寸變得越來越小,於此同時提供較佳的功能以及包含較大的積體電路數量。由於半導體元件的規格小型化,實現不同功能的半導體元件之不同型態與尺寸規模,整合(integrated)並封裝(packaged)在一單一模組中。再者,許多製造步驟執行於各式不同型態之半導體裝置的整合(integration)。
然而,該等半導體元件的製造與整合包含許多複雜步驟與操作。在該等半導體元件中的整合變得越加複雜。該等半導體元件之製造與整合的複雜度中的增加可造成多個缺陷。據此,有持續改善該等半導體元件之製造流程的需要,以便對付該等缺陷並可加強其效能。
上文之「先前技術」說明僅提供背景技術,並未承認上文之「先前技術」說明揭示本揭露之標的,不構成本揭露之先前技術,且上文之「先前技術」之任何說明均不應作為本案之任一部分。
本揭露之另一實施例提供一種半導體元件結構。該半導體元件結構包括一介電層,設置在一半導體基底上;以及一導電接觸點,穿經該介電層。該半導體元件結構亦包括一金屬氧化物層,將該導電接觸點與該介電層分隔開。該導電接觸點與該金屬氧化物層包含一相同金屬。
本揭露之一實施例提供一種半導體元件結構。該半導體元件結構包括一介電層,設置在一半導體基底上;以及一第一導電接觸點,穿經該介電層。該第一導電接觸點包括一第一金屬填充層以及一金屬矽化物結構,該金屬矽化物結構圍繞該第一金屬填充層。該半導體元件結構亦包括一第二導電接觸點,穿經該介電層。該第二導電接觸點包括一第二金屬填充層以及一第二金屬矽化物結構,該第二金屬矽化物結構圍繞該第二金屬填充層,且該第一導電接觸點的一第一寬度不同於該第二導電接觸點的一第二寬度。
本揭露之再另一實施例提供一種半導體元件結構的製備方法。該半導體元件結構的製備方法包括形成一介電層在一半導體基底上;以及形成一第一開孔以及一第二開孔以穿經該介電層。該第一開孔的一第一寬度不同於該第二開孔的一第二寬度。該製備方法亦包括分別形成一第一金屬矽化物結構以及一第二金屬矽化物結構在該第一開孔與該第二開孔中。形成該第一金屬矽化物結構以及該第二金屬矽化物結構包括形成一第一含矽層以及一第二含矽層以分別加襯該第一開孔與該第二開孔;以及將該第一含矽層與該第二含矽層分別轉變成一第一金屬矽化物層以及一第二金屬矽化物層。該製備方法還包括以一第一金屬填充層填滿該第一開孔的一餘留部分以及以一第二金屬填充層填滿該第二開孔的一餘留部分。
本揭露之再另一實施例提供一種半導體元件結構的製備方法。該半導體元件結構的製備方法包括形成一犧牲層在一半導體基底上;以及形成一開孔以穿經該犧牲層。該製備方法亦包括以一金屬柱填滿該開孔;以及在該金屬柱形成之後移除該犧牲層。該製備方法還包括在該犧牲層移除之後縮減該金屬柱的一寬度。
在一些實施例中,藉由一氧化製程以縮減該金屬柱的該寬度,以使該金屬柱的一部分轉變成一金屬氧化物層。在一些實施例中,該金屬氧化物層覆蓋該金屬柱之一餘留部分的一上表面以及各側壁。在一些實施例中,該製備方法還包括形成一介電層以覆蓋該金屬氧化物層;以及執行一平坦化製程以暴露該第一金屬柱的該餘留部分。在一些實施例中,該製備方法還包括移除該金屬氧化物層以暴露該第一金屬柱的該餘留部分;以及形成一介電層以覆蓋該第一金屬柱的該餘留部分。此外,該製備方法包括執行一平坦化製程以暴露該第一金屬柱的該餘留部分。
在本揭露中提供一種半導體元件結構及其製備方法的一些實施例。在一些實施例中,該半導體元件結構包括多個導電接觸點,其穿經在一半導體基底上的一介電層。每一導電接觸點具有一金屬填充層以及一金屬矽化物結構,該金屬矽化物結構圍繞該金屬填充層。在一些實施例中,該等導電接觸點具有不同寬度。由於具有不同寬度的該等導電接觸點的製作技術可包含使用類似材料以及類似處理步驟,所以該半導體元件結構的製備方法是簡單的並可降低該半導體元件結構的製造成本及時間。
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。
以下描述了組件和配置的具體範例,以簡化本揭露之實施例。當然,這些實施例僅用以例示,並非意圖限制本揭露之範圍。舉例而言,在敘述中第一部件形成於第二部件之上,可能包含形成第一和第二部件直接接觸的實施例,也可能包含額外的部件形成於第一和第二部件之間,使得第一和第二部件不會直接接觸的實施例。另外,本揭露之實施例可能在許多範例中重複參照標號及/或字母。這些重複的目的是為了簡化和清楚,除非內文中特別說明,其本身並非代表各種實施例及/或所討論的配置之間有特定的關係。
此外,為易於說明,本文中可能使用例如「之下(beneath)」、「下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對關係用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對關係用語旨在除圖中所繪示的取向外亦囊括元件在使用或操作中的不同取向。所述裝置可具有其他取向(旋轉90度或處於其他取向)且本文中所用的空間相對關係描述語可同樣相應地進行解釋。
圖1是剖視示意圖,例示本揭露一些實施例的半導體元件100。在一些實施例中,半導體元件100包括一介電層103,設置在一半導體基底101上;以及導電接觸點149a、149b設置在介電層103中。在一些實施例中,導電接觸點149a、149b穿經介電層103以接觸半導體基底101。
在一些實施例中,導電接觸點149a包括一金屬填充層147a以及一金屬矽化物結構145a,金屬矽化物結構145a圍繞金屬填充層147a;而導電接觸點149b包括一金屬填充層147b以及一金屬矽化物結構145b,金屬矽化物結構145b圍繞金屬填充層147b。在一些實施例中,金屬填充層147a藉由金屬矽化物結構145a而與介電層103及半導體基底101分隔開;而金屬填充層147b藉由金屬矽化物結構145b而與介電層103及半導體基底101分隔開。在一些實施例中,金屬填充層147a直接接觸金屬矽化物結構145a,而金屬填充層147b直接接觸金屬矽化物結構145b。
再者,在一些實施例中,導電接觸點149a之金屬矽化物結構145a的上表面T1大致齊平於導電接觸點149a之金屬填充層147a的上表面T2,導電接觸點149b之金屬矽化物結構145b的上表面T3大致齊平於導電接觸點149b之金屬填充層147b的上表面T4。在本揭露的內容中,字詞「大致地(substantially)」意指較佳者為90%,更佳者為95%,再更佳者為98%,且最佳者為99%。在一些實施例中,導電接觸點149a具有一寬度W1,導電接觸點149b具有一寬度W2,且寬度W2大於寬度W1。
圖2是剖視示意圖,例示本揭露一些實施例的半導體元件結構200a。在一些實施例中,半導體元件結構200a包括一介電層217,設置在一半導體基底201上;以及多個導電接觸點213’,設置在介電層217中。雖然圖2顯示半導體元件結構200a包括兩個導電接觸點213’,但是本揭露並不以此為限。在一些實施例中,半導體元件結構200a可取決於半導體元件結構200a的功能所需而具有更多或更少的導電接觸點213’。
再者,在一些實施例中,半導體元件結構200a亦包括多個金屬氧化物層215,設置在該等導電接觸點213’與介電層217之間。在一些實施例中,該等導電接觸點213’藉由該等金屬氧化物層215而與介電層217分隔開。在一些實施例中,該等導電接觸點213’與該等金屬氧化物層215包含相同金屬。
在一些實施例中,該等金屬氧化物層215的各上表面T5大致齊平於該等導電接觸點213’的上表面T6。在一些實施例中,該等金屬氧化物層215的各下表面B1大致齊平於該等導電接觸點213’的各下表面B2。在一些實施例中,該等導電接觸點213’與該等金屬氧化物層215直接接觸半導體基底201。
在本揭露的一些實施例中,半導體元件結構200a(如圖1所示)亦可包括多個金屬氧化物層(如圖2所示),設置在該等導電接觸點與介電層之間,為了清楚,其在文中不再重複。
圖3是剖視示意圖,例示本揭露一些實施例的半導體元件結構200b。圖3中的半導體元件結構200b類似於圖2中的半導體元件結構200a。然而,在圖3中,移除該等金屬氧化物層215,以使該等導電接觸點213’直接接觸介電層217。
圖4是流程示意圖,例示本揭露一些實施例的半導體元件結構的製備方法10,例如圖1所示的半導體元件結構100,而製備方法10包括步驟S11、S13、S15、S17、S19以及S21。圖5是流程示意圖,例示本揭露一些實施例的半導體元件結構的製備方法30,例如圖2及圖3的半導體元件結構200a、200b,而製備方法30包括步驟S31、S33、S35、S37、S39、S41、S43以及S45。圖4的步驟S11到S21以及圖5的步驟S31到S45結合下列圖式進行詳細描述。
圖6到圖14是剖視示意圖,例示本揭露各式不同實施例藉由圖4的製備方法10形成半導體元件結構100的不同階段。如圖6所示,提供一半導體基底101。半導體基底101可為一半導體晶圓,例如一矽晶圓。另外或是此外,半導體基底101可包含元素(elementary)半導體材料、化合物(compound)半導體材料及/或合金半導體材料。元素半導體材料的例子可包括結晶矽(crystal silicon)、多晶矽(polycrystalline silicon)、非晶矽(amorphous silicon)、鍺及/或鑽石,但並不以此為限。化合物半導體材料的例子可包括碳化矽(silicon carbide)、砷化鎵(gallium arsenic)、磷化鎵(gallium phosphide)、磷化銦(indium phosphide)、砷化銦(indium arsenide)及/或銻化銦(indium antimonide),但並不以此為限。合金半導體材料的例子可包括矽鍺(SiGe)、磷砷化鎵(GaAsP)、砷化鋁銦(AlInAs)、砷化鋁鎵(AlGaAs)、砷化鎵銦(GaInAs)、磷化鎵銦(GaInP)及/或磷砷化鎵銦(GaInAsP),但並不以此為限。
在一些實施例中,半導體基底101包括一磊晶層(epitaxial layer)。舉例來說,半導體基底101具有一磊晶層,覆蓋一塊狀(bulk)半導體上。在一些實施例中,半導體基底101為一絕緣體上覆半導體(semiconductor-on-insulator)基底,其可包括一基底、一埋入氧化物層(buried oxide layer)以及一半導體層,而埋入氧化物層位在基底上,半導體層位在埋入氧化物層上,而絕緣體上覆半導體基底例如一絕緣體上覆矽(silicon-on-insulator,SOI)基底、一絕緣體上覆矽鍺(silicon germanium-on-insulator,SGOI)基底或一絕緣體上覆鍺(germanium-on-insulator,GOI)基底。絕緣體上覆半導體基底可使用氧離子佈植分離(separation by implanted oxygen,SIMOX)、晶圓接合(wafer bonding)及/或其他可應用的方法製造。
如圖6所示,依據一些實施例,一介電層103形成在半導體基底101上。其對應步驟繪示在如圖4所示之方法10中的步驟S11。在一些實施例中,介電層103包含氧化矽、氮化矽、氮氧化矽、一低介電常數的介電材料或其他適合的材料。介電層103的製作技術可包含一沉積製程,例如一化學氣相沉積(CVD)製程、一物理氣相沉積(PVD)製程、一原子層沉積(ALD)製程、一旋轉塗佈製程或其他適合的方法。
接下來,如圖7所示,依據一些實施例,具有開孔110a、110b的一圖案化遮罩105形成在介電層103上。在一些實施例中,介電層103藉由開孔110a、110b而暴露。在一些實施例中,開孔110a的寬度大致等於導電接觸點149a(如圖1所示)的寬度W1。因此,開孔110a的寬度W1與導電接觸點149a的寬度W1以相同元件編號表示。再者,開孔110b的寬度W2大致等於導電接觸點149b(如圖1所示)的寬度W2。因此,開孔110b的寬度W2與導電接觸點149b的寬度W2以相同元件編號表示。在一些實施例中,開孔110b在圖案化遮罩105中的各寬度W2大於開孔110b在圖案化遮罩105中的各寬度W1。
然後,如圖8所示,依據一些實施例,使用圖案化遮罩105當作一蝕刻遮罩在介電層103上執行一蝕刻製程,以使開孔120a、120b形成在介電層103中。蝕刻製程可為一濕蝕刻製程、一乾蝕刻製程及其組合。在一些實施例中,開孔120a的寬度大致等於開孔110a的寬度W1,而開孔120b的寬度大致等於開孔110b的寬度W2。因此,開孔120b的寬度大於開孔120a的寬度。此外,依據一些實施例,開孔120a、120b穿經介電層103,以使半導體基底101藉由開孔120a、120b而暴露。其對應步驟繪示在如圖4所示之方法10中的步驟S13。
如圖9所示,依據一些實施例,在開孔120a、120b形成在介電層103中之後,移除圖案化遮罩105。在一些實施例中,藉由一剝離製程(stripping process)、一灰化製程(ashing process)、一蝕刻製程或其他適合的製程。
接著,如圖10所示,依據一些實施例,形成含矽層123a、123b以分別加襯開孔120a、120b。其對應步驟繪示在如圖4所示之方法10中的步驟S15。在一些實施例中,含矽層123a覆蓋開孔120a的各側壁SW1以及下表面B3,而含矽層123b覆蓋開孔120b的各側壁SW2以及下表面B4。
在一些實施例中,含矽層123a、123b的製作技術可包含將開孔120a、120b浸漬在至少一含矽前驅物中,例如SiH 4、Si 2H 6、Si 3H 8、SiH 2Cl 2、其他含矽前驅物或其組合。應當理解,依據一些實施例,開孔120a、120b並未完全被含矽層123a、123b所填滿。
接下來,如圖11所示,依據一些實施例,將含矽層123a、123b轉變成金屬矽化物層125a、125b。其對應步驟繪示在如圖4所示之方法10中的步驟S17。在一些實施例中,藉由形成一金屬材料(圖未示)在含矽層123a、123b上以及在此之後執行一退火製程以使該金屬材料與含矽層123a、123b進行反應,以將含矽層123a、123b轉變成金屬矽化物層125a、125b。
在一些實施例中,該金屬材料包含Ni、Ti、Co、Ta、Pt、Yb、Mo、Er或其組合。在一些實施例中,金屬矽化物層125a、125b包含NiSi、TiSi、CoSi、TaSi或一適合金屬材料的一矽化物材料。
在一些實施例中,在金屬矽化物層125a、125b形成之後,即獲得如圖1所示的金屬矽化物結構145a、145b。在這些例子中,該製程可從直接步驟S17到圖S21進行。在一些實施例中,依序重複步驟S15及S17以形成金屬矽化物結構145a、145b,如定向製程箭頭S19所示。在這些例子中,如圖12所示,依據一些實施例,含矽層133a、133b形成在矽化物層125a、125b上。用於形成含矽層133a、133b的一些製程類似於或相同於用於形成含矽層123a、123b的製程,且在文中不再重複其詳細描述。如圖13所示,依據一些實施例,在含矽層133a、133b形成之後,將含矽層133a、133b轉變成金屬矽化物層135a、135b。用於形成金屬矽化物層135a、135b的一些材料與製程類似於或相同於用於形成金屬矽化物層125a、125b的材料與製程,且在文中不再重複其詳細描述。
取決於半導體元件結構100的功能需求,步驟S15及步驟S17可重複多次。換言之,依據一些實施例,金屬矽化物結構145a、145b可包括多個子層,例如金屬矽化物層125a、125b、135a、135b。依據一些實施例,形成在開孔120a、120b的金屬矽化物結構145a、145b為如圖14所示。應當理解,依據一些實施例,開孔120a、120b並未完全被金屬矽化物結構145a、145b所覆蓋。
然後,如圖1所示,依據一些實施例,以金屬填充層147a、147b分別填滿開孔120a、120b的一些餘留部分。其對應步驟繪示在如圖4所示之方法10中的步驟S21。在一些實施例中,金屬填充層147a、147b可以相同處理步驟而同時形成。舉例來說,金屬填充層147a、147b的製作技術可包含一沉積製程以及接續的一平坦化製程。沉積製程可包括一CVD製程、一PVD製程、ALD製程、一旋轉塗佈製程、其他適合方法或其組合。平坦化製程可包括一化學機械研磨(CMP)製程。
在一些實施例中,金屬填充層147a、147b可藉由不同步驟而分開形成。舉例來說,在金屬填充層147a形成之後,形成金屬填充層147b。此外,依據一些實施例,金屬填充層147a、147b包含一導電材料,例如Cu、W、Al、Ti、Ta、Au、Ag。在金屬填充層147a、147b形成之後,即獲得具有不同寬度之導電接觸點149a、149b的半導體元件結構100。
圖15到圖19是剖視示意圖,例示本揭露各式不同實施例藉由圖5的製備方法30形成半導體元件結構200a的不同階段。如圖15所示,提供類似於半導體元件結構100之半導體基底101的一半導體基底201,以及一犧牲層203形成在半導體基底201上。在一些實施例中,犧牲層203具有多個開孔210,以暴露半導體基底201。
在一些實施例中,犧牲層203包含一介電材料。舉例來說,犧牲層203包含氧化矽、氮化矽、氮氧化矽、一低介電常數的介電材料或其他適合的材料。犧牲層203的製作技術可包含一沉積製程,例如一CVD製程、一PVD製程、一ALD製程、一旋轉塗佈製程或其他適合的方法。此外,穿經犧牲層203的每一開孔210具有一寬度W3。在犧牲層203中的該等開孔210之製作技術可包含一蝕刻製程,例如一濕蝕刻製程、一乾蝕刻製程及其組合。其對應步驟繪示在如圖5所示之方法30中的步驟S31及S33。
接著,如圖16所示,依據一些實施例,以多個金屬柱213填滿該等開孔210。其對應步驟繪示在如圖5所示之方法30中的步驟S35。在一些實施例中,該等金屬柱213的各寬度大致等於該等開孔210的各寬度W3。在一些實施例中,該等金屬柱213包含一導電材料,例如Al、Cu、W、Ti、Ta或其組合。在一些實施例中,該等金屬柱213的製作技術包含一沉積製程以及接續的一平坦化製程。沉積製程包括一CVD製程、一PVD製程、一ALD製程、一噴濺製程、一鍍覆製程、其他適合的方法或其組合。平坦化製程包括一CMP製程。
如圖17所示,依據一些實施例,在該等金屬柱213形成之後,移除犧牲層203。其對應步驟繪示在如圖5所示之方法30中的步驟S37。在一些實施例中,藉由一蝕刻製程、一剝離製程、一灰化製程或其他適合的製程以移除犧牲層203。在犧牲層203移除之後,該等金屬柱213從半導體基底201的上表面突伸。
接下來,如圖18所示,依據一些實施例,縮減該等金屬柱213的寬度(例如寬度W3)。在一些實施例中,藉由執行一氧化製程以縮減該等金屬柱213的寬度,以使該等金屬柱213的一些部分轉變成該等金屬氧化物層215,並獲得該等金屬柱213’的該等餘留部分(亦表示成該等導電接觸點)。其對應步驟繪示在如圖5所示之方法30中的步驟S39。
在一些實施例中,該等金屬柱213’之該等餘留部分的該等結果的寬度W3’小於該等金屬柱213的該等原始寬度W3。在一些實施例中,該等金屬柱213的各外部(例如該等金屬柱213的該等上部以及該等側壁部)轉變成該等金屬氧化物層215。因此,依據一些實施例,該等金屬氧化物層215形成在該等金屬柱213’之該等餘留部分的各側壁SW3以及上表面T7。
移除該等金屬氧化物層215的步驟S41為可選的(optional)。如圖19所示,依據一些實施例,在形成半導體元件結構200a的該等實施例中,在該等金屬氧化物層215形成之後即跳過步驟S41,並形成一介電層217以覆蓋該等金屬氧化物層215以及該等金屬柱213’的該等餘留部分213’。其對應步驟繪示在如圖5所示之方法30中的步驟S43。在一些實施例中,介電層217包含氧化矽、氮化矽、氮氧化矽、一低介電常數的介電材料或是其他適合的材料。介電層217的製作技術可包含一沉積製程,例如一CVD製程、一PVD製程、一ALD製程、一旋轉塗佈製程或其他適合的方法。
然後,如圖2所示,依據一些實施例,執行一平坦化製程,以移除介電層217與該等金屬氧化物層215的的一些多餘部分,以使該等金屬柱213’的該等餘留部分暴露。其對應步驟繪示在如圖5所示之方法30中的步驟S45。平坦製程可包括一CMP製程。在平坦化製程執行之後,即獲得半導體元件結構200a。
圖20是剖視示意圖,例示本揭露各式不同實施例藉由圖5的製備方法30形成半導體元件結構200a的中間階段。用於形成半導體元件結構200b的一些製程類似於或相同於用於形成半導體元件結構200a的製程,且在文中不再重複其詳細描述。在一些實施例中,在圖18的結構上執行移除該等金屬氧化物層215的步驟S41,以使該等金屬柱213’之該等餘留部分的上表面與該等側壁暴露。然後,如圖3所示,依據一些實施例,形成介電層217以覆蓋圖20的結構,並執行一平坦化製程以暴露該等金屬柱213’的該等餘留部分(例如步驟S43及S45)。在平坦化製程執行之後,即獲得半導體元件結構200b。在一些實施例中,該等金屬柱213’之該等餘留部分的各側壁直接接觸介電層217。
在本揭露的一些實施例中,如圖15到圖19所示的製造流程亦可應用於以類似方式製備具有不同寬度的多個導電接觸點在該介電層中,其為了清楚,所以不在文中重複。
在本揭露中提供一種半導體元件結構100、200a、200b及其製備方法的一些實施例。在一些實施例中,半導體元件結構100包括多個導電接觸點149a、149b,其穿經在半導體基底101上的介電層103。導電接觸點149a具有金屬填充層147a以及金屬矽化物結構145a,金屬矽化物結構145a圍繞金屬填充層147a;而導電接觸點149b具有金屬填充層147b以及金屬矽化物結構145b,金屬矽化物結構145b圍繞金屬填充層147b。在一些實施例中,導電接觸點149a、149b具有不同寬度(例如寬度W1與W2是不同的)。具有不同寬度的導電接觸點149a、149b的製作技術可包含使用類似材料以及類似處理步驟。因此,半導體元件結構100的製備方法是簡單的並可降低半導體元件結構100的製造成本及時間。
在一些實施例中,半導體元件結構200a包括多個導電接觸點213’,形成在半導體基底201上的介電層217中。在一些實施例中,半導體元件結構200a亦包括該等金屬氧化物層215,將該等導電接觸點213’與介電層217分隔開。該等導電接觸點213’的製作技術包括在該等金屬柱213上執行一處理製程(例如氧化製程),以縮減該等金屬柱213的寬度,且該等金屬柱213的該等餘留部分變成該等導電接觸點213’。在一些實施例中,該等金屬氧化物層215的製作技術亦包含該處理製程。因此,半導體元件結構200a的製備方法是簡單的並可降低半導體元件結構200a的製造成本及時間。
本揭露之一實施例提供一種半導體元件結構。該半導體元件結構包括一介電層,設置在一半導體基底上;以及一第一導電接觸點,穿經該介電層。該第一導電接觸點包括一第一金屬填充層以及一金屬矽化物結構,該金屬矽化物結構圍繞該第一金屬填充層。該半導體元件結構亦包括一第二導電接觸點,穿經該介電層。該第二導電接觸點包括一第二金屬填充層以及一第二金屬矽化物結構,該第二金屬矽化物結構圍繞該第二金屬填充層,且該第一導電接觸點的一第一寬度不同於該第二導電接觸點的一第二寬度。
本揭露之另一實施例提供一種半導體元件結構。該半導體元件結構包括一介電層,設置在一半導體基底上;以及一導電接觸點,穿經該介電層。該半導體元件結構亦包括一金屬氧化物層,將該導電接觸點與該介電層分隔開。該導電接觸點與該金屬氧化物層包含一相同金屬。
本揭露之再另一實施例提供一種半導體元件結構的製備方法。該半導體元件結構的製備方法包括形成一介電層在一半導體基底上;以及形成一第一開孔以及一第二開孔以穿經該介電層。該第一開孔的一第一寬度不同於該第二開孔的一第二寬度。該製備方法亦包括分別形成一第一金屬矽化物結構以及一第二金屬矽化物結構在該第一開孔與該第二開孔中。形成該第一金屬矽化物結構以及該第二金屬矽化物結構包括形成一第一含矽層以及一第二含矽層以分別加襯該第一開孔與該第二開孔;以及將該第一含矽層與該第二含矽層分別轉變成一第一金屬矽化物層以及一第二金屬矽化物層。該製備方法還包括以一第一金屬填充層填滿該第一開孔的一餘留部分以及以一第二金屬填充層填滿該第二開孔的一餘留部分。
本揭露之再另一實施例提供一種半導體元件結構的製備方法。該半導體元件結構的製備方法包括形成一犧牲層在一半導體基底上;以及形成一開孔以穿經該犧牲層。該製備方法亦包括以一金屬柱填滿該開孔;以及在該金屬柱形成之後移除該犧牲層。該製備方法還包括在該犧牲層移除之後縮減該金屬柱的一寬度。
本揭露的該等實施例具有一些有利的特徵。在一些實施例中,半導體元件結構包括具有不同寬度的多個導電接觸點,且每一個導電接觸點包括一金屬填充層以及一金屬矽化物結構,該金屬矽化物結構圍繞該金屬填充層。具有不同寬度之該等導電接觸點的該半導體元件結構的製備方法可為簡單的,並可降低該半導體元件結構的製造成本與時間。
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟包含於本申請案之申請專利範圍內。
10:製備方法 100:半導體元件 101:半導體基底 103:介電層 105:圖案化遮罩 110a:開孔 110b:開孔 120a:開孔 120b:開孔 123a:含矽層 123b:含矽層 125a:金屬矽化物層 125b:金屬矽化物層 133a:含矽層 133b:含矽層 135a:金屬矽化物層 135b:金屬矽化物層 145a:金屬矽化物結構 145b:金屬矽化物結構 147a:金屬填充層 147b:金屬填充層 149a:導電接觸點 149b:導電接觸點 200a:半導體元件結構 200b:半導體元件結構 201:半導體基底 203:犧牲層 210:開孔 213:金屬柱 213’:導電接觸點 215:金屬氧化物層 217:介電層 30:製備方法 B1:下表面 B2:下表面 B3:下表面 B4:下表面 S11:步驟 S13:步驟 S15:步驟 S17:步驟 S19:步驟 S21:步驟 S31:步驟 S33:步驟 S35:步驟 S37:步驟 S39:步驟 S41:步驟 S43:步驟 S45:步驟 SW1:側壁 SW2:側壁 SW3:側壁 T1:上表面 T2:上表面 T3:上表面 T4:上表面 T5:上表面 T6:上表面 T7:上表面 W1:寬度 W2:寬度 W3:寬度 W3’:寬度
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容,圖式中相同的元件符號指相同的元件。 圖1是剖視示意圖,例示本揭露一些實施例的半導體元件結構。 圖2是剖視示意圖,例示本揭露一些實施例的半導體元件結構。 圖3是剖視示意圖,例示本揭露一些實施例的半導體元件結構。 圖4是流程示意圖,例示本揭露一些實施例的半導體元件結構的製備方法。 圖5是流程示意圖,例示本揭露一些實施例的半導體元件結構的製備方法。 圖6是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間形成一介電層在一半導體基底上的中間階段。 圖7是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間形成一圖案化遮罩在該介電層上的中間階段。 圖8是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間蝕刻該介電層以形成多個開孔的中間階段。 圖9是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間移除圖案化遮罩的中間階段。 圖10是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間形成多個含矽層以加襯該等開孔的中間階段。 圖11是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間將該等含矽層轉變成多個金屬矽化物層的中間階段。 圖12是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間重複形成該等含矽層之步驟的中間階段。 圖13是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間重複將該等含矽層轉變成該等金屬矽化物層之步驟的中間階段。 圖14是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間形成多個金屬矽化物結構的中間階段。 圖15是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間形成多個開孔在一半導體基底中的一犧牲層中的中間階段。 圖16是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間以多個金屬柱填滿該等開孔的中間階段。 圖17是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間移除犧牲層的中間階段。 圖18是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間執行一氧化製程以將該等金屬柱的一些部分轉變成多個金屬氧化物層的中間階段。 圖19是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間形成一介電層在該等金屬氧化物層上的中間階段。 圖20是剖視示意圖,例示本揭露一些實施例在半導體元件結構形成期間移除該等金屬氧化物層的中間階段。
100:半導體元件
101:半導體基底
103:介電層
145a:金屬矽化物結構
145b:金屬矽化物結構
147a:金屬填充層
147b:金屬填充層
149a:導電接觸點
149b:導電接觸點
T1:上表面
T2:上表面
T3:上表面
T4:上表面
W1:寬度
W2:寬度

Claims (6)

  1. 一種半導體元件結構,包括:一介電層,設置在一半導體基底上;一第一導電接觸點,穿經該介電層,其中該第一導電接觸點包括一第一金屬填充層以及一金屬矽化物結構,該金屬矽化物結構圍繞該第一金屬填充層;一第二導電接觸點,穿經該介電層,其中該第二導電接觸點包括一第二金屬填充層以及一第二金屬矽化物結構,該第二金屬矽化物結構圍繞該第二金屬填充層,其中該第一導電接觸點的一第一寬度不同於該第二導電接觸點的一第二寬度;一第一金屬氧化物層,將該第一導電接觸點與該介電層分隔開,其中該第一導電接觸點與該第一金屬氧化物層包含一相同金屬;以及一第二金屬氧化物層,將該第二導電接觸點與該介電層分隔開,其中該第二導電接觸點與該第二金屬氧化物層包含一相同金屬。
  2. 如請求項1所述之半導體元件結構,其中該第一金屬填充層藉由該第一金屬矽化物結構而與該介電層分隔開,而該第二金屬填充層藉由該第二金屬矽化物結構而與該介電層分隔開。
  3. 如請求項1所述之半導體元件結構,其中該第一金屬填充層藉由該第一金屬矽化物結構而與該半導體基底分隔開,而該第二金屬填充層藉由該第二金屬矽化物層而與該半導體基底分隔開。
  4. 如請求項1所述之半導體元件結構,其中該第一金屬矽化物結構的一材料相同於該第二金屬矽化物結構的一材料。
  5. 如請求項1所述之半導體元件結構,其中該第一金屬矽化物結構的一上表面齊平於該第一金屬填充層的一上表面,而該第二金屬矽化物結構的一上表面齊平於該第二金屬填充層的一上表面。
  6. 如請求項1所述之半導體元件結構,其中該第一金屬矽化物結構與該第二金屬矽化物結構包括多個子層。
TW110139111A 2021-07-28 2021-10-21 具有微導電接觸點之半導體元件結構及其製備方法 TWI786898B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/387,145 US11652151B2 (en) 2021-07-28 2021-07-28 Semiconductor device structure with fine conductive contact and method for preparing the same
US17/387,145 2021-07-28

Publications (2)

Publication Number Publication Date
TWI786898B true TWI786898B (zh) 2022-12-11
TW202305963A TW202305963A (zh) 2023-02-01

Family

ID=85038504

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110139111A TWI786898B (zh) 2021-07-28 2021-10-21 具有微導電接觸點之半導體元件結構及其製備方法

Country Status (3)

Country Link
US (1) US11652151B2 (zh)
CN (1) CN115692377A (zh)
TW (1) TWI786898B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040110370A1 (en) * 2002-11-29 2004-06-10 Sanyo Electric Co., Ltd. Method of manufacturing a semiconductor device
US20130234279A1 (en) * 2012-03-07 2013-09-12 Samsung Electronics Co., Ltd. Semiconductor device with buried word line structures and method of manufacturing the same
US20140073128A1 (en) * 2012-07-04 2014-03-13 National Applied Research Laboratories Manufacturing method for metal line

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8148222B2 (en) * 2009-12-10 2012-04-03 Micron Technology, Inc. Cross-point diode arrays and methods of manufacturing cross-point diode arrays
CN109950152B (zh) * 2017-12-21 2021-12-14 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040110370A1 (en) * 2002-11-29 2004-06-10 Sanyo Electric Co., Ltd. Method of manufacturing a semiconductor device
US20130234279A1 (en) * 2012-03-07 2013-09-12 Samsung Electronics Co., Ltd. Semiconductor device with buried word line structures and method of manufacturing the same
US20140073128A1 (en) * 2012-07-04 2014-03-13 National Applied Research Laboratories Manufacturing method for metal line

Also Published As

Publication number Publication date
US20230034084A1 (en) 2023-02-02
CN115692377A (zh) 2023-02-03
TW202305963A (zh) 2023-02-01
US11652151B2 (en) 2023-05-16

Similar Documents

Publication Publication Date Title
US11393912B2 (en) Semiconductor structure with metal cap layer
CN106486547B (zh) 半导体装置结构及其制造方法
TWI786898B (zh) 具有微導電接觸點之半導體元件結構及其製備方法
TWI809539B (zh) 具有不同寬度之導電接觸點的半導體元件結構及其製備方法
TWI809966B (zh) 具有氟捕捉層的半導體元件結構
US12027480B2 (en) Semiconductor device with wire bond and method for preparing the same
US20230395505A1 (en) Semiconductor device structure with barrier portion
US20230395428A1 (en) Method for preparing semiconductor device structure with barrier portion
US20240186244A1 (en) Semiconductor device structure with energy removable structure and method for preparing the same
TWI820691B (zh) 半導體結構及其製造方法
TWI833606B (zh) 半導體裝置結構及其製備方法
US20230378070A1 (en) Semiconductor device structure with fluorine-catching layer
US20240032283A1 (en) Semiconductor device with air gap and method for preparing the same
TWI847148B (zh) 具有t形著陸墊結構的半導體元件
TWI825936B (zh) 具有阻障部的半導體元件結構
US20230402319A1 (en) Method for preparing semiconductor device structure with fluorine-catching layer
TWI847548B (zh) 具有氣隙的半導體元件及其製備方法
US20230360957A1 (en) Method for preparing semiconductor device structure using nitrogen-containing pattern
TW202425131A (zh) 具有可能量移除結構的半導體元件結構及其製備方法
TW202341301A (zh) 具有t形著陸墊結構之半導體元件的製備方法
CN116364543A (zh) 斜角蚀刻方法及半导体元件结构的制备方法
CN113451299A (zh) 半导体元件结构及其形成方法
CN113471196A (zh) 半导体结构及其形成方法