TWI777796B - 具有等化電路的低功率接收器,通信單元及其方法 - Google Patents
具有等化電路的低功率接收器,通信單元及其方法 Download PDFInfo
- Publication number
- TWI777796B TWI777796B TW110136488A TW110136488A TWI777796B TW I777796 B TWI777796 B TW I777796B TW 110136488 A TW110136488 A TW 110136488A TW 110136488 A TW110136488 A TW 110136488A TW I777796 B TWI777796 B TW I777796B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- ctle
- signal
- output
- input
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03878—Line equalisers; line build-out devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
- H04L25/062—Setting decision thresholds using feedforward techniques only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/0335—Arrangements for removing intersymbol interference characterised by the type of transmission
- H04L2025/03375—Passband transmission
- H04L2025/03401—PSK
- H04L2025/03407—Continuous phase
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/03433—Arrangements for removing intersymbol interference characterised by equaliser structure
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Dc Digital Transmission (AREA)
Abstract
一種具有基於前饋等化 FFE 的連續時間線性等化器 CTLE 的低功率接收器。 FFE CTLE包括:用於接收輸入信號的輸入端;第一主路徑可操作地耦接到輸入端並且包括源極跟隨器電晶體,其被佈置為將縮放因數應用於接收到的輸入信號; 第二路徑可操作地耦接到輸入端並且包括被佈置為對接收的輸入信號延遲的延遲器和被佈置為對延遲後的接收的輸入信號應用縮放因數的共源電晶體,其中源極跟隨器電晶體和 共源極 電晶體連接為單個 SF-CS 級,其輸出被佈置為從源極跟隨器電晶體的輸出中減去共源極電晶體的輸出。
Description
本發明的領域涉及一種低功率接收器等化電路,通信單元及其方法。 特別地,本發明的領域涉及用於高速串列鏈路和有線收發器的連續時間線性等化實現。
本發明的主要焦點和應用在於能夠在接收器等化電路中使用的低功率接收器的領域,該低功率接收器能夠用於高速串列鏈路和有線收發器。隨著互聯網總頻寬逐年增加,資料中心需要具有更高頻寬的設備,以便能夠在資料中心內傳輸和接收資料。由於發射積體電路和接收積體電路(“晶片”)之間有線通道的性質(nature),接收側需要頻率等化以補償通道損耗,通道頻寬限制,這通常稱為“插入損耗”且是一種通道長度的函數。
56G比特/秒(Gb/sec)或56G符號/秒(symbols/sec)的典型資料速率將需要電路設計以支援大約28GHz的示例奈奎斯特(Nyquist)頻率,其中已知在大約28GHz資料速率處的精確等化實施起來極其複雜。
連續時間線性等化 (Continuous time linear equalization,CTLE) 使用在接收器處應用的線性濾波器,該濾波器衰減低頻信號分量,同時放大奈奎斯特頻率附近的分量。
在http://www.seas.ucla.edu/brweb/papers/Journals/GBRSep07中描述了第一公知的電阻器-電容器(resistor-capacitor,RC)退化CTLE(RC-degenerated CTLE)設計100並在第1圖中示出。這裡,場效應電晶體(field effect transistor,FET) M1/M2 和並聯(shunt)電阻器-並聯電容器Rs/Cs提供從Vin到Vout的跨導(transconductance)增益,該增益乘以漏極電阻Rd以提供從Vin到Vout的電壓增益。在低頻時,Rs會限制跨導,從而降低低頻增益。在較高頻率下,並聯電容器Cs 使並聯電阻器 Rs 短路,跨導增加,從而提供高頻峰化(peaking)。然而,這種RC退化CTLE在28GHz處對感興趣的頻率峰化有一個主要缺點,並聯電容器Cs值變的不切實際的小,並且該電路架構受到固有寄生現象的限制。
還示出了第二公知的基於源極跟隨器(source-follower,SF)的CTLE電路150,其包括有源電感器以提供並聯的(shunt)峰化(peaking)。公知的基於SF的CTLE電路150提供良好、平坦的頻寬改進,但具有非常有限的峰化並且電晶體閘極電容限制了在28GHz處的性能。
第2圖示出公知的基於前饋等化器(feed-forward equalizer,FFE)的CTLE設計200的簡化框圖205和電路圖280。FFE CTLE設計200包括:輸入信號通過輸入線圈(T-Coil)或靜電放電(electro-static discharge)保護組件或電路210並被應用到縮放因數組件220(其可以是增益組件)。相同的信號然後經由LC延遲線230被轉發(饋送),該LC延遲線230將延遲(skew)資料多達1個單位間隔(unit interval,UI)並將延遲的資料(信號)應用到第二縮放因數組件240,然後在減法器邏輯250中將第二縮放因數組件240的輸出從第一縮放因數的輸出中減去。UI是資料傳輸信號的狀態變化之間的最小時間間隔,也稱為脈衝時間或符號持續時間。因此,UI是每個後續脈衝(或符號)在資料流中花費的時間。通常,UI與位時間(bit time)一致,即與傳輸一個位元(二進位(binary)資訊數位)所用的時間間隔一致。來自基於FFE的CTLE的組合信號被輸入到緩衝器260,並且此後在一些情況下,被應用到比較器270,例如在各不同的積體電路(IC)中。
因為需要兩個縮放組件和延遲線的模組特性,基於FFE的CTLE是有利的。假設實現1-UI延遲線是可行的,那麼在實現方面將兩個具有單獨縮放因數的信號相加更加可行和直接。實現10+GHz延遲線的設計通常受到以下作者的論文的啟發:R. Navid等人,標題為:“採用28nm CMOS技術的40Gb/s串列鏈路收發器,並於2015年4月發表在 IEEE固態電路雜誌,第50卷,第4期,第814-827頁。
因此,存在許多基於CTLE的公知等化技術,但所有公知技術都無法在10+GHz延遲線設計的資料速率下使用,因為它們在高頻下(例如,大約28GHz)表現不佳,或者由於需要多個加法器和緩衝級而消耗大量功率。
本發明的發明人已經確定需要一種使用CTLE的改進等化器,其對已知的CTLE設計提供以下改進中的一個或多個:良好的驅動強度,例如足以驅動許多比較器,低雜訊,例如,具有最少數量的級以確保有較少的雜訊貢獻並因此每個設備有更多的可用功率,能夠在低功率/電壓下運行,和/或提供減少的輸入負載。
因此,本發明尋求單獨或以任何組合減輕或消除一個或多個上述缺點。
根據本發明的第一方面,描述了一種低功率接收器,其包括基於前饋等化(feedforward equalization,FFE)的連續時間線性等化器(continuous time linear equalizer,CTLE)。FFE CTLE包括:用於接收輸入信號的輸入端;第一主路徑可操作地耦接到所述輸入端並且包括源極跟隨器電晶體(source-follower, SF),其被佈置為將縮放因數應用於接收到的輸入信號;第二路徑可操作地耦接到輸入端並包括延遲器,該延遲器被佈置為將延遲應用於所接收的輸入信號,並且包括共源(common source, CS)電晶體,該共源電晶體被佈置為將縮放因數應用於延遲的接收輸入信號,其中源極跟隨器電晶體和共源極電晶體連接為單個SF-CS級,其輸出被佈置為從SF電晶體的輸出中減去共源極電晶體的輸出。
以此方式,低功率接收器重複使用(re-use)CS電晶體,即唯一的電流源,作為用於接收輸入信號的LC延遲版本的CS輸入裝置。此外,該設計是使用單個SF-CS級實現的,該級還執行組合器/加法器功能,因為它在源極跟隨器電晶體和共源極電晶體中重複使用相同的電流,因此可以以低功耗實施。
在可選示例中,源極跟隨器電晶體和共源極電晶體可以另外配置為提供要應用到接收輸入信號的等化版本(equalized version)的可變增益控制。以這種方式,源極跟隨器電晶體和共源極電晶體的使用可以被另外配置為提供要應用到接收到的輸入信號的等化版本的可變增益控制。以此方式,這提供了能夠控制源極跟隨器共源極(source-follower common source,SF-CS)電晶體組合的輸出電阻以額外提供可變增益功能而沒有任何功率開銷的優點。
在可選示例中,因為源極跟隨器電路固有地提供高速緩衝,所以源極跟隨器電晶體還可以有利地為接收輸入信號的等化版本提供緩衝級。以此方式,因為源極跟隨器電晶體有利地且固有地為接收輸入信號的等化版本提供高速緩衝級,所以單級源極跟隨器電晶體的使用在一個級中結合了等化和緩衝兩者。這提供了可用於直接驅動採樣比較器的低輸出阻抗,從而無需專用緩衝級。
在可選示例中,共源極電晶體可以經由被佈置為提供延遲的低通電感-電容(inductor-capacitor,LC)濾波器連接到第二路徑(具有延遲線)。在該示例中,LC低通濾波器輸出處的非延遲低頻成分最終會從第一源跟隨器路徑中減去,這抑制了在CTLE輸出處的低頻成分。高頻成分的延遲版本最終與第一源極跟隨器路徑有效相加,從而在高頻提供正增益(即,導致峰化(peaking))。以此方式,使用基於LC的延遲線可提供延遲而不過度衰減延遲信號的優點。這允許延遲信號與源極跟隨器路徑相加,以有效地在高頻處提供正增益。此外,LC延遲線的使用提供了分散式(distributed)輸入負載,可以提高從輸入側的CTLE的驅動性能(drivability),因為輸入負載以類似傳輸線的方式分佈在LC濾波器上,例如,代替集總(lumped)的源極跟隨器/共源極輸入負載。
在可選示例中,延遲線可以包括“T”電路,該電路包括:將輸入埠連接到中間埠的第一串聯電感器、將中間埠連接到地的並聯電容(shunt capacitance)和將中間埠連接到輸出埠的第二串聯電感器,使得CTLE電路的輸入電容至少部分地由並聯電容提供。通過這種方式,使用FFE CTLE的低功率接收器設計人員在設計LC延遲線時具有更大的靈活性,例如,它可以僅使用單個電感 (L) 後接共源極電晶體器件來實現,或者,可以分佈成中間具有電容C的雙L,最後是CTLE輸入電容。
在可選示例中,延遲線可以包括耦接到第二共源電晶體的差分延遲線,僅向差分信號分量提供延遲,而不延遲共模信號分量。以此方式,差分延遲線的使用可為差分信號提供延遲,並因此最終為差分信號在高頻處提供增益/等化。
在可選示例中,用於接收輸入信號的輸入端可以包括第一正輸入端和第二負輸入端;第一主路徑可以包括第一正主路徑和第二負主路徑,第一正主路徑可操作地耦接到第一正輸入端並且包括第一源極跟隨器(first source-follower, SF)電晶體,其被佈置為將第一縮放因數應用於接收的輸入信號,第二負主路徑可操作地耦接到第二負輸入端並且包括第二源極跟隨器(source-follower,SF)電晶體,該電晶體被佈置為將第二縮放因數應用於所接收的輸入信號;並且第二路徑可以包括第一正第二路徑和第二負第二路徑,該第一正第二路徑可操作地耦接到第一正輸入端並且包括被佈置為延遲接收的輸入信號的延遲器和被佈置為將第三縮放因數應用於延遲的接收的輸入信號的第一共源極(common source , CS)電晶體;第二負第二路徑可操作耦接到第二負輸入端,並包括延遲從第二負輸入端接收的輸入信號的延遲器和第二CS 電晶體,第二 CS 電晶體佈置成將縮放因數應用於延遲後的從第二負輸入端接收的輸入信號;其中第一SF電晶體和第一CS電晶體連接為單個SF-CS級,其輸出被佈置為從第一SF電晶體的輸出中減去第一CS電晶體的輸出並產生CTLE正輸出信號;以及第二SF電晶體和第二CS電晶體連接為第二單個SF-CS級,其輸出被佈置為從第二SF電晶體的輸出中減去第二CS電晶體的輸出並產生CTLE負輸出信號。以此方式,複製的低功率接收器電路以差分佈置的方式組合。
在可選示例中,CTLE正輸出信號可以被輸入到第一可變增益放大器級並且CTLE負輸出信號可以被輸入到第二可變增益放大器級。
在可選示例中,第一可變增益放大器級和第二可變增益放大器級可以在相應的CTLE正輸出和CTLE負輸出處使用無源可變電阻器來實現。
在可選示例中,來自FFE CTLE主路徑的第一源極跟隨器電晶體輸出和FFE CTLE第二路徑的差分延遲的第二共源電晶體輸出的組合信號可以被配置為提供:在FFE CTLE 輸出處的低頻破壞性信號分量、差分高頻建設性信號分量和共模高頻破壞性信號分量。以這種方式,共模輸入信號不會有明顯的延遲,並且不會被放大,因此提供寬頻共模信號抑制。
根據本發明的第二方面,描述了一種用於等化接收頻率信號的方法,該接收器具有基於前饋等化(feedforward equalization, FFE)的連續時間線性等化器CTLE。該方法包括:接收輸入信號;在第一主路徑中通過FFE CTLE的源極跟隨器SF電晶體將比例因數應用於接收的輸入信號;在FFE CTLE的第二條路徑中對接收的輸入信號應用延遲;在第二路徑中通過共源極CS電晶體將比例因數應用於延遲後的接收的輸入信號,其中SF電晶體和CS電晶體連接為單個SF-CS級;以及從源極跟隨器電晶體的輸出減去共源極電晶體的輸出。
根據本發明的第三方面,描述了一種包括低功率接收器的通信單元,該接收器包括基於前饋等化(FFE)的連續時間線性等化器(CTLE)。 FFE CTLE包括:用於接收輸入信號的輸入端;第一主路徑可操作地耦接到輸入端並且包括源極跟隨器(SF)電晶體,其被佈置為將比例因數應用於接收的輸入信號;第二路徑可操作地耦接到輸入端並包括延遲器,該延遲器被佈置為將延遲應用於所接收的輸入信號並且包括共源極(CS)電晶體,該電晶體被佈置為將比例因數應用於延遲後的接收輸入信號,其中源極跟隨器電晶體和共源極電晶體連接為單個SF-CS級,其輸出被佈置為從SF電晶體的輸出中減去共源極電晶體的輸出。
本發明的這些和其他方面將通過參考下文描述的實施例而變得顯而易見並被闡明。此外,由於本發明所示實施例在大多數情況下可以使用所屬領域具有通常知識者已知的電子組件和電路來實現,為了理解本發明的基本概念,並且為了不混淆或分散本發明的教導,因此將不以如下所示的被認為必要的程度更大的程度來解釋細節。
將根據採用FFE CTLE來等化接收信號的各種低功率接收器電路來描述本發明的示例。儘管對於 28GHz 的奈奎斯特速率參照接收56Gb/sec資料信號描述了本發明的示例,但可以設想這裡描述的用於等化接收信號的電路和概念可以適用於任何高頻/資料速率等化器或者不同工作頻率和資料速率下的低功率接收器。在本發明的上下文中,設想術語高頻包括高於14GHz的頻率,術語高資料速率包括高於28Gbps的資料速率並且術語低功率包括小於10mW的功率水準。
現在參考第3圖,示出根據本發明一些示例適用的示例設備(例如通信單元300)的框圖。如所屬領域中公知的,一個或多個接收器鏈包括具有基於前饋等化(feedforward equalization,FFE)的連續時間線性等化器(continuous time linear equalizer,CTLE)的低功率接收器前端電路306,用於接收高資料速率信號。低功率接收器前端電路306耦接到信號處理模組308(通常由數位訊號處理器(Digital Signal Processor,DSP)實現)。所屬領域具有通常知識者將理解,接收器電路或組件的集成水準在某些情況下可能取決於實現。
控制器314維持通信單元300的整體操作控制。控制器314耦接到低功率接收器前端電路306和信號處理模組308。在一些示例中,控制器314還耦接到至少一個記憶裝置316,該記憶裝置316選擇性地存儲與通信單元300的操作功能有關的資料。
時鐘和資料恢復電路328可操作地耦接到低功率接收器前端電路306並且被佈置為向其提供時鐘信號329。時鐘和資料恢復電路328可操作地耦接到控制器314以控制通信單元300內的操作時序(timing)(例如,時間相關的信號的接收)。顯然,通信單元300內的多個不同組件可以以分立或集成組件形式實現,最終結構是特定于應用或基於設計的。
現在參考第4圖,根據本發明的一些示例,示出了示例低功率接收器架構306。在該示例中,低功率接收器架構306包括接收器輸入墊402,其在接收器輸入端(單端或差分)從鏈路通道接收輸入信號。在該示例中,接收器輸入墊402連接到輸入RLC網路404,該網路提供所需的通道端接(channel termination)和靜電放電(electrostatic discharge,ESD)保護(例如,具有所屬領域具有通常知識者已知的電感器、端接(termination)電阻器和輸入電感器網路(未顯示))。在這個例子中,接收的輸入信號然後被應用到一個可變增益放大器 (variable gain amplifier,VGA) 和CTLE 406。在這個例子中,等化的接收信號是處於112Gb/s或56GSymbol/sec,具有包括四個電平的2位元符號(2-bit symbol),等化的接收信號從VGA和CTLE 406接收並被饋送到時鐘和資料恢復電路327以同步整個接收器的時序。在替代示例中,等化的接收信號可以處於任何其他合適的高資料速率。在替代示例中,2位元符號可以是包括2^n級水準的n位元符號。時鐘和資料恢復電路327向一系列採樣器/比較器408輸出不同相位的時鐘信號。
在一些示例中,電感器可以放置在需要緩衝的節點處,例如採樣器/比較器408的輸入。如果CTLE架構依賴於在其輸出處使用電感器,則緩衝級可以被插入在VGA和CTLE 406與採樣器/比較器408之間以隔離它們。 這種佈置可能會受到“反沖(kick-back)”的影響,這意味著每次採樣器/比較器408做出決定時,它都會向其輸入端注入不需要的電荷。因此,為了吸收不需要的電荷,通常需要緩衝器來驅動採樣器/比較器408。由於VGA 和CTLE 406 輸出是低阻抗的,由於使用源極跟隨器,VGA和CTLE 406自動提供緩衝功能。因此,有利地,該設計消除了在公知的CTLE設計中包括不同的緩衝級的需要。
以此方式,VGA和CTLE 406然後提供頻率整形以補償通道中的頻寬限制並且VGA提供信號增益控制以向採樣器/比較器408提供最佳信號擺幅。在一些示例中,採樣器/比較器408可以實現為單個採樣器或時間交織採樣器陣列,其對CTLE輸出進行採樣並將恢復出的數位資料提供給後端系統。時鐘和資料恢復電路327為採樣器/比較器408提供最佳時序以採樣傳入的接收資料。
現在參考第5圖,示出了根據本發明一些示例適用的簡化的112GHz低功率接收器500和基於前饋等化(feedforward equalization,FFE)的連續時間線性等化(continuous time linear equalization,CTLE)500的第一示例。
接收信號被輸入到低功率接收器500的墊510。輸入端包括用於 ESD保護的ESD二極體,該ESD二極體位於墊510上的電感器 516 和 518 之間,例如在低功率接收器500的積體電路側。ESD二極體呈現不期望的電容,與CTLE輸入的寄生電容耦合,限制了輸入的頻寬。因此,兩個電感器516、518(通常稱為“T線圈”)用於在輸入處擴展電路頻寬並使ESD的電容和CTLE輸入的電容分開。
FFE CTLE包括第一主路徑532,其可操作地耦接到輸入墊510並且包括源極跟隨器電晶體520,其被佈置為將縮放因數534(例如,電平移位)應用於接收的輸入信號。
FFE CTLE還包括第二路徑560,其可操作地耦接到輸入墊510,該第二路徑包括延遲器540,該延遲器540被佈置成應用延遲到被施加到輸入墊510的接收輸入信號。在一些示例中,延遲可以被配置為小於1單位間隔 (unit interval,UI) 延遲,這在一些示例實施方式中被確定為最優的以用於可能最好的峰化/信號回應,以作為延遲和由於延遲而衰減的信號之間的折衷。第二路徑560中的延遲器540的輸出連接到終端電阻器(termination resistor)542,並且輸出信號被輸入到共源極電晶體530,該電晶體被佈置成將縮放因數536應用到延遲的被施加到輸入墊510的接收輸入信號。端接電阻器為接收器輸入提供所需的阻抗匹配。在該示例中,使用AC耦合電容器無源地實現 DC移位(DC shift),該AC耦合電容器為頂部源極跟隨器電晶體520和底部共源極電晶體530提供適當的DC偏置。
源極跟隨器電晶體520和共源極電晶體530的組合形成單級SF-CS電路。此外,由於電路重複使用唯一的電流源作為信號的LC延遲版本的額外共源輸入器件,因此第二路徑可用於提供峰化。有利地,形成單級SF-CS的源極跟隨器電晶體520和共源極電晶體530的組合能夠提供第2圖中電路的第一縮放因數組件220、第二縮放因數組件240、減法器邏輯250和緩衝器260中的每一個的功能,值得注意的是在單級中。以此方式,第二路徑560提供經因數縮放的延遲的輸入信號,該輸入信號在522處被從經因數縮放的(非延遲的)的接收輸入信號中減去。
值得注意的是,在該電路設計中,單級源極跟隨器電晶體520和共源極電晶體530具有相同的電流源,這使得能夠實現作為兩級組合的輸出(不使用加法器功能),例如,其中從源極跟隨器電晶體520的輸出中減去共源極電晶體530的輸出。因為可以使用也執行組合器/求和器功能的單級來實現該設計,因為該設計在源極跟隨器和共源極中重複使用相同的電流,所以可以以低功耗實現。
在一些示例中,並且為了進一步解釋這裡描述的概念,波形502和504示出在低頻處,VipSF 502和VipCS 504(以紅色實心波形示出)同相並且在輸出506處相減,從而造成低頻信號衰減。然而,在高頻處,VipCS 504 被延遲(以藍色虛線顯示)並且VipSF 502和VipCS 504波形被示出為異相,從而導致信號在輸出522處組合。在一些示例中,使用基於LC的延遲線可以提供延遲540而不會過度衰減延遲信號。這允許延遲信號與源極跟隨器路徑相加,以有效地在高頻處提供正增益。此外,使用延遲器540 的LC 延遲線的使用提供了分散式輸入負載,可以從輸入側提高CTLE的驅動性能(drivability),即,代替集總源極跟隨器/共源輸入負載,輸入負載以類似傳輸線的方式分佈在LC濾波器上。
參考第6圖,示出了根據本發明一些示例的具有組合可變增益放大器(combined variable gain amplifier,VGA)和連續時間線性等化(continuous time linear equalization,CTLE)的簡化的112GHz接收機600的第二示例。 在此示例中,具有電感器516的輸入墊和ESD二極體602、604提供輸入路徑610。雖然此設計增加了輸入電容,但電容C
1、C
2、C
3606被包括作為延遲線的一部分並沿T形串聯電感器608和延遲路徑640被吸收(absorb)。在一些示例中,設想可能需要額外的附加電容以實現目標延遲。
第一(頂部、非延遲)主路徑620(其包括例如第5圖的源極跟隨器電晶體520)適用於提供縮放因數以及緩衝級。第二(底部,延遲)路徑630包括延遲器640、端接電阻器542和共源極電晶體630,該共源極電晶體630額外地對延遲的輸入信號提供電平移位和峰化控制。在這個例子中,通過控制底部路徑信號的強度,可以控制信號峰化的量。
如上所述,由於提供分散式輸入負載的RLC輸入網路,可以實現減少的輸入負載,這減輕該級的輸入的驅動。該優點呈現在基於延遲線的FFE CTLE中,因為該FFE CTLE還通過使用電容 C1、C2、C3 606的整個路徑(作為延遲線的一部分包括在內)來使用RLC延遲線以及使用終端電阻器542。
現在參考第7圖,示出根據本發明一些示例的具有基於組合前饋(FFE)的差分CTLE和VGA設計700的接收器的簡化框圖。在一些示例中,差分CTLE和VGA設計700可用於通過使用以差分實施的延遲線來增強共模抑制比(common mode rejection ratio,CMRR)。
在該示例中,可以基本上複製先前的FFE CTLE設計以提供差分設計。 這裡,延遲線可以包括耦接到第二共源電晶體的差分延遲線,僅延遲差分信號分量,而不延遲共模信號分量。以此方式,差分延遲線的使用可為差分信號提供延遲,並因此最終為差分信號在高頻處提供增益/等化。
在該示例中,用於接收輸入信號的輸入端可以包括第一正輸入端和第二負輸入端;第一主路徑可以包括第一正主路徑和第二負主路徑,該第一正主路徑可操作地耦接到第一正輸入端,並且包括將第一縮放因數應用於接收的輸入信號的第一源極跟隨器(source-follower,SF)電晶體,第二負主路徑可操作地耦接到第二負輸入端並且包括將第二縮放因數應用於所接收的輸入信號的第二源極跟隨器(source-follower,SF)電晶體;並且第二路徑可以包括第一正第二路徑和第二負第二路徑,其中第一正第二路徑可操作的耦接到第一正輸入端,並且包括延遲接收的輸入信號的延遲器和用於將第三縮放因數應用到延遲的來自第一正輸入端的接收輸入信號的第一共源(common source, CS)電晶體;第二負第二路徑可操作的耦接第二負輸入端,並且包括將縮放因數應用到來自第二負輸入端的接收的輸入信號的第二共源(CS)電晶體。在該示例中,第一SF電晶體和第一CS電晶體連接為單個SF-CS級,其輸出被佈置為從第一SF電晶體的輸出中減去第一CS電晶體的輸出並產生CTLE正輸出信號,以及第二SF電晶體和第二CS電晶體連接為第二單個SF-CS級,其輸出被佈置為從第二SF電晶體的輸出中減去第二CS電晶體的輸出並產生CTLE負輸出信號。以此方式,以差分佈置的方式來組合複製的低功率接收器電路。
具體的參考第7圖,基於組合前饋(combined feedforward,FFE)的差分CTLE和VGA設計700包括正埠/輸入710和負埠/輸入712以接收差分輸入信號,每個差分輸入信號通過各自的輸入網路被傳輸,例如RLC輸入網路716、718,其可包括輸入線圈或靜電放電(electro-static discharge,ESD)保護組件或電路。來自輸入網路的相應輸出然後被輸入到差分電感器延遲線740,其在一些示例中包括延遲(skew)資料多達1個單位間隔(unit interval, UI)的複製的LC延遲線。第7圖包括複製的CTLE電路(即,具有第一CTLE電路750和第二CTLE電路752的差分佈置)。第一CTLE電路750接收主路徑源極跟隨器輸入正信號(source follower input positive signal,SFINP)732和延遲路徑共源輸入正信號(common source input positive signal,CSINP)760。類似地,第二CTLE電路752也接收主路徑源極跟隨器輸入負信號(source follower input negative signal,SFINN)734和延遲路徑共源輸入負信號(common source input negative signal,CSINN)762,例如也根據第5圖的描述。根據前面的描述,例如關於第5圖,每個CTLE包括組合器,其佈置為從相應的非延遲信號中減去延遲信號(來自LC延遲線)。
在該示例中,通過使用差分電感器技術實現延遲線,延遲線 740 延遲了高頻差分信號(這又允許所提出的CTLE電路750、752放大差分高頻成分,同時SFINP 732-SFINN 734處 的共模非理想信號不會被CSINP 760-CSINN 762處的延遲線延遲,並且因此在CTLE輸出754、756 處被減去。這在高頻處提供了有價值的共模抑制。
以這種方式,CTLE電路能夠輸出低頻破壞性信號分量、差分高頻建設性信號分量和共模高頻破壞性信號分量。
在CTLE輸出754、756處,主信號路徑732、734和延遲路徑760、762各自產生低頻信號,這些低頻信號被佈置為異相,並且在輸出處破壞性地組合,即,低頻輸入到CTLE的輸出經歷較小的縮放因數或增益。類似地,在CTLE輸出754、756處,延遲線引入的延遲轉化為共源極輸入信號的相移(phase shift)。該相移導致主信號路徑732、734中的源極跟隨器信號和延遲路徑760、762中的共源極信號同相並且建設性地組合。值得注意的是,由於延遲路徑包括差分信號,因此它還被安排為產生共模高頻破壞性信號。
以此方式,非延遲源極跟隨器電晶體(例如,來自第5圖的520)被用作低頻破壞性源並且用於兩個差分CTLE 750、752的延遲共源極電晶體被用作差分高頻建設性源以及用於差分延遲路徑的共模高頻破壞性源放大器。 以這種方式,共模輸入信號不會看到明顯的延遲,因此不會被放大,因此提供寬頻共模信號抑制。
在該差分示例中,CTLE正輸出信號可以被輸入到第一可變增益放大器級並且CTLE負輸出信號可以被輸入到第二可變增益放大器級。在該示例中,兩個相應的CTLE輸出754和756被輸入到相應的可變增益放大器級772、774。在一些示例中,VGA 772、774可以在CTLE輸出處使用無源可變電阻器來實現。通過這種方式,可以通過控制連接到差分CTLE輸出的差分無源電阻器來實現組合CTLE-VGA設計的VGA 性能。在該示例中,第一可變增益放大器級和第二可變增益放大器級可以在相應的CTLE正輸出和CTLE負輸出處使用無源可變電阻器來實現。再次並且有利地,可以包括VGA特性,例如在一些無源的(passively)示例實施例中,而無需添加額外級或增加功耗或任何顯著開銷。
返回參考第5圖,第5圖中的概念配置為僅提供“最大”可能的高頻峰化。 這是通過在第5圖中具有共源極電晶體530來實現的,共源極電晶體530完全連接到相同極性輸入信號的延遲版本(即,共源極電晶體530連接到INP_LEQ,源極跟隨器電晶體連接到SFINP)。
根據本發明的一些示例,並作為與第5圖中的電路的比較,第8圖用於提供峰化控制,即控制高頻增益相對于低頻增益的幅度。現在參考第8圖,根據本發明的一些示例,示出了用於CTLE電路的提供附加峰化控制的差分方法。這裡,差分CTLE電路800的新穎方法可以容易地提供峰化控制而沒有性能下降或開銷。在這方面,希望控制底部組合設備(一半是814、816,另一半是822、824)的信號強度。以這種方式,這將充當縮放因數“a1”,從而取代對如第2圖所示的附加縮放因數電路或組件的需要。
每個路徑包括輸入路徑810、820,即連接到第一(正)CTLE輸出830的第一電流源對814、816和連接到第二(負)CTLE輸出840的第二電流源對824、822。應用到電晶體816、824的INP_LEQ信號是第7圖中的CSINP(正)760的延遲信號。類似地,應用到電晶體814、822的INN_LEQ信號是第7圖的CSINN(負)762的延遲信號。輸入INN_LEQ信號和SFINN(負)信號734連接到另一個CTLE差分半部的共源極電晶體和源極跟隨器電晶體。
在這個例子中,參考第8圖中CTLE的左半電路,第5圖的底部共源極器件530由底部的共源極器件814、816代替。共源極器件816具有連接到閘極端的延遲的SFINP(INP_LEQ),而共源極器件814具有連接到閘極端的相反極性的延遲信號(INN_LEQ)。注入到 OUTP 節點的結果信號電流是共源器件 814 和 816 的加權和。通過調整每個器件的跨導,控制在OUTP處相加的延遲信號的幅度和極性,因此控制峰化。第8圖中CTLE的右半電路完成差分實現。
在本發明的示例中,峰化控制範圍可以從最大峰化範圍(例如,具有最小低頻增益和最大高頻增益)變化到無峰化(其中具有相等的低頻增益和高頻增益),並進一步一直下降到最小峰化(即負峰化,其中具有最大的低頻增益和最小的高頻增益)。
在最大峰化處,LEQ_CTRL電阻器850被佈置為最小值並且LEQ_CTRLB電阻器852被佈置為開路。然而,在中間的峰化(mid peaking)處,然後通過使LEQ_CTRL電阻器850和LEQ_CTRLB電阻器852具有相等的電阻值,兩個器件具有相等的強度,並且當組合的共源極信號抵消時,兩個器件與單級SF-CS一起作為緩衝器,留下SF設備信號僅用作信號緩衝而沒有峰化。
此外,在某些情況下,例如在通道頻寬非常寬並且在發射器端使用發射器預加重(pre-emphasis)的情況下,可能需要在發射側和接收側之間部分或均等地共用等化(equalization),以提供可能需要的負峰化(或頻寬減少)。在這種情況下,連接到兩個底部設備的延遲信號的極性(polarity)將被反向(reversed),從而提供低頻增益和高頻衰減。
參考退化二極體(degenerated-diode)880用於保證相對LEQ碼的穩定的偏置,對於所有設置具有相同的緩衝器驅動強度。在這個例子中,電流引導(current steering)需要線性電流步長,即線性gm(transconductance)步長,這是使用分離的正負控制信號實現的。
為了控制上述兩種極端情況之間的峰化,根據所需的峰化控制步長大小,LEQ_CTRL 850和LEQ_CTRLB 852的電阻以精細步長彼此反向的改變。這裡需要指出的是,實現峰化控制有兩個重要的要求,即:(i)在改變峰化控制的同時,需要流經源極跟隨器(頂部)器件的總直流(DC)電流被保持恒定;(ii) 此外,希望在整個峰化範圍內使峰化步長相同。這兩個要求是通過獨立優化選擇LEQ_CTRL 850 和LEQ_CTRLB 852的電阻值以滿足上述兩個條件來實現的。
關於源極跟隨器配對電晶體832、834的對異相延遲信號816、822有貢獻的共源極器件的跨導由共源極器件的閘極-源極DC偏置電壓(Vgs)定義。 閘極電壓由複製的二極體連接的器件880設置並且對於所有共源極器件是共用的。因此,為了調整跨導,816、822的源極電壓DC偏置由可程式設計公共電阻器LEQ_CTRL控制。類似地,共源極器件814、824的異相延遲信號由另一個可程式設計公共電阻器LEQ_CTRLB控制。
在另一個示例中,可以設想電阻器可以用可控電流源代替,儘管這將需要更高的電壓餘量。因此,上述電阻器控制的峰化方法是優選的並且允許低電壓實施。
現在參考第9圖,根據本發明的一些示例,示出用於具有CTLE和VGA的簡化的112GHz接收器的方法的示例流程圖900。用於等化接收頻率信號的流程900由具有基於前饋等化(feedforward equalization,FFE)的連續時間線性等化器(continuous time linear equalizer,CTLE)的接收器執行。流程900包括:在902處接收輸入信號;在904處,在第一主路徑中通過FFE CTLE的源極跟隨器電晶體將縮放因數應用於接收的輸入信號;在906處在FFE CTLE的第二路徑中对接收到的輸入信號施加延遲;在908處,在第二路徑中通過公共源極電晶體將縮放因數應用於延遲的接收輸入信號。在910處,源極跟隨器電晶體和共源極(common source,CS)電晶體連接為單個SF-CS級;並且在912處,流程900包括從源極跟隨器電晶體的輸出中減去共源極電晶體的輸出。
在前述說明書中,已經參考本發明的實施例的具體示例描述了本發明。 然而,很明顯,在不脫離所附請求項中闡述的本發明的範圍的情況下,可以在其中進行各種修改和改變。
所屬領域具有通常知識者將認識到,組件之間的邊界僅是說明性的,並且替代實施例可以合併組件或電路組件或可替代的,對各種組件或電路組件的功能進行分解。因此,應當理解,這裡描述的架構僅僅是示例性的,並且實際上可以具有獲得相同功能的許多其他架構。因此設想其他修改、變化和替代也是可能的。因此,說明書和附圖被認為是說明性的而不是限制性的。
實現相同功能的任何組件佈置都被有效地“關聯”,從而實現期望的功能。因此,本文中組合以實現特定功能的任何兩個組件都可以被視為彼此“關聯”,從而實現所需的功能。同樣,任何兩個如此關聯的組件也可以被視為彼此“可操作地連接”或“可操作地耦接”以實現所需的功能。
此外,所屬領域具有通常知識者將認識到,上述操作之間的界限僅是說明性的。 多個操作可以組合成單個操作,單個操作可以分成附加操作,並且操作可以在時間上至少部分重疊地執行。此外,替代實施例可以包括特定操作的多個實例,並且在各種其他實施例中可以改變操作的順序。
在請求項中,置於括弧之間的任何參考標記不應被解釋為限制請求項。“包括”一詞不排除請求項中列出的其他要素或步驟的存在。除非另有說明,諸如“第一”和“第二”之類的術語用於任意區分這些術語所描述的元素。因此,這些術語不一定旨在指示此類元素的時間或其他優先順序。某些特徵在不同的請求項中陳述並不表示這些特徵的組合不能有利地使用。
如本文所討論的連接可以是適合於例如經由中間組件從或向相應節點、單元或設備傳輸信號的任何類型的連接。因此,除非暗示或另有說明,連接可以例如是直接連接或間接連接。可以參考單個連接、多個連接、單向連接或雙向連接來圖示或描述連接。然而,不同的圖示示例可能會改變連接的實現方式。例如,可以使用分離的單向連接而不是雙向連接,反之亦然。此外,多個連接可以用串列或以時間複用方式傳輸多個信號的單個連接代替。同樣,承載多個信號的單個連接可以分離成承載這些信號的子集的多個連接。因此,存在許多用於傳輸信號的選項。
應當理解,為了清楚起見,以上描述已經參考不同的功能單元描述了本發明的實施例。然而,顯然可以使用不同功能單元之間的任何合適的功能分佈而不偏離本發明。因此,對特定功能單元的引用僅被視為對用於提供所描述的功能的合適手段的引用,而不是表示嚴格的邏輯或物理結構或組織。
雖然已經結合一些實施例描述了本發明,但它並不旨在限於這裡闡述的特定形式。相反,本發明的範圍僅由所附請求項限制。此外,儘管似乎結合特定實施例描述了特徵,但是所屬領域具有通常知識者將認識到,根據本發明可以組合所述實施例的各種特徵。在請求項中,術語“包括”不排除存在其他元素或步驟。
此外,雖然單獨列出,但是多個裝置、組件或方法步驟可以由例如單個單元或處理器或控制器來實現。此外,雖然單獨的特徵可能被包括在不同的請求項中,但這些可能被有利地組合,並且包括在不同的請求項中並不意味著特徵的組合是不可行的和/或有利的。此外,在一個請求項類別中包含一個特徵並不意味著對這一類別的限制,而是表明該特徵同樣適用於其他請求項類別,視情況而定。
此外,請求項中特徵的順序並不暗示必須執行特徵的任何特定順序,並且特別是方法請求項中的各個步驟的順序並不暗示必須以該順序執行這些步驟。相反,這些步驟可以以任何合適的順序執行。此外,單數引用不排除複數。因此,提及“a”、“an”、“first”、“second”等並不排除複數。
因此,已經描述了解決方案,其中已經顯著減輕了現有技術佈置的上述缺點。
100:RC退化CTLE
150:基於源極跟隨器的CTLE
200:基於FFE的CTLE
210:輸入線圈或靜電放電保護組件
220:縮放因數組件
230:LC延遲線
240:第二縮放因數組件
250:減法器
205:CTLE的框圖
270:比較器
260:緩衝器
300:通信單元
314:控制器
306:接收器前端電路
308:信號處理模組
316:記憶裝置
314:控制器
328:時鐘和資料恢復電路
329:時鐘信號
306:功率接收器架構
402:墊
404:輸入RLC網路
406:VGA和CTLE
408:採樣器/比較器
414:時鐘和資料恢復電路
412:時鐘
500:低功率接收器
502:VipSF
504:VipCS
506:輸出
510:墊
516、518:電感器
540:延遲器
532:第一主路徑
534:縮放因數
536:縮放因數
542:端接電阻器
522:輸出處
520:源極跟隨器電晶體
530:共源極電晶體
600:接收機
516:電感器
602、604:ESD二極體
610:輸入路徑
606:C
1、C
2、C
3608:串聯電感器
640:延遲路徑
630:共源極電晶體
620:第一主路徑
700:CTLE和VGA
710:正埠/輸入
712:負埠/輸入
716、718:RLC輸入網路
740:差分電感器延遲線
732:SFINP
734:SFINN
760:CSINP
762:CSINN
750、752:CTLE電路
754、756:CTLE輸出
800:差分CTLE電路
880:參考退化二極體
814、824、 814、816:電晶體
810、820:輸入路徑
830:第一CTLE輸出
840:第二CTLE輸出
832、834:源極跟隨器配對電晶體
900:流程
902、904、906、908、910、912:步驟
將參考附圖僅通過示例的方式描述本發明的進一步細節、方面和實施例。在附圖中,相似的附圖標記用於標識相似或功能相似的組件。圖中的組件是為了簡單和清楚而示出的並且不一定按比例繪製。
第1圖示出已知的電阻器-電容器(RC)退化CTLE電路和已知的基於源極跟隨器(SF)的CTLE電路。
第2圖示出已知的基於前饋(FFE)的CTLE設計的簡化框圖。
第3圖示出根據本發明一些示例的具有CTLE電路的通信單元的簡化框圖。
第4圖示出根據本發明一些示例適用的低功率接收器架構。
第5圖示出根據本發明一些示例適用的具有組合的CTLE和VGA的簡化112GHz接收器的示例。
第6圖示出根據本發明一些示例適用的具有組合基於前饋(feedforward,FFE)的CTLE和具有電平移位和峰化控制的VGA設計的接收器的簡化框圖。
第7圖示出根據本發明一些示例的用於CTLE電路提供附加峰化控制的差分方法的簡化框圖。
第8圖示出根據本發明一些示例的用於CTLE電路提供附加峰化控制的差分方法的簡化電路圖。
第9圖示出根據本發明一些示例的用於具有CTLE和VGA的簡化的112GHz接收機的方法的示例流程圖。
500:低功率接收器
502:VipSF
504:VipCS
506:輸出
510:墊
516、518:電感器
540:延遲器
532:第一主路徑
534:縮放因數
536:縮放因數
542:端接電阻器
522:輸出處
520:源極跟隨器電晶體
530:共源極電晶體
Claims (17)
- 一種具有基於前饋等化(FFE)的連續時間線性等化器(CTLE)的低功率接收器,所述FFE CTLE包括:用於接收輸入信號的輸入端;第一主路徑,可操作地耦接到所述輸入端,並且包括源極跟隨器(SF)電晶體,所述SF電晶體被佈置為將縮放因數應用於接收的輸入信號;第二路徑,可操作地耦接到所述輸入端,並且包括延遲器和共源極(CS)電晶體,其中所述延遲器被佈置為對接收的輸入信號施加延遲,所述共源極電晶體被佈置為將縮放因數應用到延遲後的接收輸入信號,其中所述SF電晶體和所述CS電晶體連接為單個SF-CS級,所述SF-CS級的輸出被佈置為從所述源極跟隨器電晶體的輸出中減去所述共源極電晶體的輸出。
- 根據請求項1所述的低功率接收器,其中,所述單個SF-CS級被配置為提供以下至少一項:將被應用於所述接收的輸入信號的等化版本的可變增益控制;對所述接收的輸入信號的等化版本的緩衝。
- 根據請求項1所述的低功率接收器,其中,所述CS電晶體經由低通電感器-電容器(LC)濾波器連接到所述第二路徑,所述LC濾波器被佈置為提供所述延遲,並且所述延遲後的接收輸入信號被從所述源極跟隨器電晶體信號中減去,在所述共源極電晶體的輸出處產生抑制的低頻成分和在高頻處的正增益。
- 根據請求項1所述的低功率接收器,其中,所述延遲器包括“T”電路,所述“T”電路包括將輸入埠連接到中間埠的第一串聯電感器、將所述中間埠連接到地的電容,和將所述中間埠連接到輸出埠的第二串聯電感器,使得所述CTLE電路的輸入電容至少部分地由所述電容提供。
- 如請求項1所述的低功率接收器,其中,所述延遲器包括耦接到第二共源極電晶體的差分延遲線。
- 如請求項5所述的低功率接收器,其中,用於接收輸入信號的輸入端包括第一正輸入端和第二負輸入端;所述第一主路徑包括:第一正主路徑和第二負主路徑,其中,所述第一正主路徑可操作地耦接到所述第一正輸入端並且包括第一SF電晶體,所述第一SF電晶體被佈置為將第一縮放因數應用於接收的輸入信號;所述第二負主路徑可操作地耦接到所述第二負輸入端並且包括第二SF電晶體,所述第二SF電晶體被佈置為將第二縮放因數應用於所述接收的輸入信號;所述第二路徑包括第一正第二路徑和第二負第二路徑,所述第一正第二路徑可操作地耦接到第一正輸入端,並且包括延遲器和第一CS電晶體,所述延遲器被佈置為延遲來自所述第一正輸入端的所述接收的輸入信號,所述第一CS電晶體被佈置為將第三縮放因數應用於延遲後的接收的輸入信號;所述第二負第二路徑可操作地耦接到所述第二負輸入端,並且包括佈置為延遲來自所述第二負輸入端的所述接收的輸入信號的延遲器和將第四縮放因數應用於延遲後的接收的輸入信號的第二CS電晶體;其中,所述第一SF電晶體和所述第一CS電晶體連接為單個SF-CS級,其輸出被佈置為從所述第一SF電晶體的輸出中減去所述第一CS電晶體的輸出並產生CTLE正輸出信號,以及所述第二SF電晶體和所述第二CS電晶體連接為第二單個SF-CS級,第二單個SF-CS級的輸出被佈置為從所述第二SF電晶體的輸出中減去所述第二CS電晶體的輸出並產生CTLE負輸出信號。
- 如請求項6所述的低功率接收器,其中,所述CTLE正輸出信號被輸入到第一可變增益放大器級並且所述CTLE負輸出信號被輸入到 第二可變增益放大器級。
- 根據請求項7所述的低功率接收器,其中,在相應的CTLE正輸出和CTLE負輸出處使用無源可變電阻器來實現所述第一可變增益放大器級和所述第二可變增益放大器級。
- 根據請求項6所述的低功率接收器,其中,來自所述CTLE正輸出信號和所述CTLE負輸出信號的組合信號被配置為提供:在所述FFE CTLE輸出處的低頻破壞性信號分量、差分高頻建設性信號分量和共模高頻破壞性信號分量。
- 根據請求項1所述的低功率接收器,其中,還包括:耦接到所述源極跟隨器電晶體和所述共源極電晶體的參考退化二極體,被佈置為向所述FFE CTLE的所述源極跟隨器電晶體和共源極電晶體提供穩定的偏置電壓和相同的電流源;或者,耦接到所述共源極電晶體的參考退化二極體為所述共源極電晶體提供偏置電壓以定義所述共源極電晶體的電流;所述共源極電晶體的電流定義所述源極跟隨器電晶體的電流。
- 一種用於等化接收頻率信號的方法,其中,該接收器具有基於前饋等化(FFE)的連續時間線性等化器(CTLE),其中該方法包括:接收輸入信號;在第一主路徑中通過所述FFE CTLE的源極跟隨器(SF)電晶體將縮放因數應用於所述接收的輸入信號;在所述FFE CTLE的第二條路徑中對所述接收的輸入信號施加延遲;在所述第二路徑中通過共源極(CS)電晶體將縮放因數應用於延遲後的接收的輸入信號,其中所述SF電晶體和所述CS電晶體連接為單個SF-CS 級;以及所述SF-CS級的輸出被佈置為從所述SF電晶體的輸出中減去所述CS電晶體的輸出。
- 根據請求項11所述的用於等化接收頻率信號的方法,進一步包括:配置所述單個SF-CS級以提供將被應用於所述接收的輸入信號的等化版本的可變增益控制。
- 根據請求項11所述的用於等化接收頻率信號的方法,其中:配置所述單個SF-CS級以提供對所述接收的輸入信號的等化版本的緩衝。
- 根據請求項11所述的用於等化接收頻率信號的方法,其中:經由提供延遲的低通電感器-電容器(LC)濾波器將所述CS電晶體連接到所述第二路徑,並且從所述SF電晶體的輸出中減去所述CS電晶體的輸出包括:產生抑制的低頻成分和在高頻處的正增益。
- 根據請求項11所述的用於等化接收頻率信號的方法,其中,所述延遲器包括耦接到第二共源極電晶體的差分延遲線。
- 根據請求項15所述的用於等化接收頻率信號的方法,其中,還包括配置來自FFE CTLE的主路徑的源極跟隨器電晶體輸出和FFE CTLE的第二路徑的第二共源電晶體輸出以及差分延遲的第二共源電晶體輸出的組合信號以提供:在所述FFE CTLE的輸出處的低頻破壞性信號分量、差分高頻建設性信號分量和共模高頻破壞性信號分量。
- 一種通信單元,其中,包括請求項1-10任一項所述的具有基於前饋等化(FFE)的連續時間線性等化器(CTLE)的低功率接收器。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063085316P | 2020-09-30 | 2020-09-30 | |
US63/085,316 | 2020-09-30 | ||
EP21198317.6A EP3979579B1 (en) | 2020-09-30 | 2021-09-22 | Low power receiver with equalization circuit, communication unit and method therefor |
EP21198317.6 | 2021-09-22 | ||
US17/482,476 | 2021-09-23 | ||
US17/482,476 US11552830B2 (en) | 2020-09-30 | 2021-09-23 | Low power receiver with equalization circuit, communication unit and method therefor |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202215797A TW202215797A (zh) | 2022-04-16 |
TWI777796B true TWI777796B (zh) | 2022-09-11 |
Family
ID=77910590
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110136488A TWI777796B (zh) | 2020-09-30 | 2021-09-30 | 具有等化電路的低功率接收器,通信單元及其方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11552830B2 (zh) |
EP (1) | EP3979579B1 (zh) |
CN (1) | CN114337732B (zh) |
TW (1) | TWI777796B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11881969B2 (en) * | 2022-04-22 | 2024-01-23 | Samsung Display Co., Ltd. | Real-time DC-balance aware AFE offset cancellation |
US20240089154A1 (en) * | 2022-09-09 | 2024-03-14 | Apple Inc. | Receiver with Feed Forward Equalization |
CN115242585B (zh) * | 2022-09-21 | 2022-12-09 | 中国人民解放军国防科技大学 | 基于前馈技术的连续时间线性均衡器电路 |
CN118264511B (zh) * | 2024-05-29 | 2024-08-13 | 核芯互联科技(青岛)有限公司 | 一种连续时间线性均衡ctle电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8837626B2 (en) * | 2011-12-09 | 2014-09-16 | Lsi Corporation | Conditional adaptation of linear filters in a system having nonlinearity |
US9077574B1 (en) * | 2014-03-04 | 2015-07-07 | Avago Technologies General Ip (Singapore) Pte. Ltd. | DSP SerDes receiver with FFE-DFE-DFFE data path |
TW201919349A (zh) * | 2017-10-31 | 2019-05-16 | 北京集創北方科技股份有限公司 | 具有自適應發送端等化器調節功能的傳輸電路及利用其之通信裝置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8879618B2 (en) * | 2010-09-13 | 2014-11-04 | Semtech Canada Corporation | Decision feedback equalizer and transceiver |
US9444656B2 (en) * | 2011-11-04 | 2016-09-13 | Altera Corporation | Flexible receiver architecture |
US9917707B2 (en) * | 2014-09-11 | 2018-03-13 | The Hong Kong University Of Science And Technology | Adaptive cascaded equalization circuits with configurable roll-up frequency response for spectrum compensation |
US9602314B1 (en) * | 2016-02-10 | 2017-03-21 | Nxp Usa, Inc. | Communications receiver equalizer |
US9806915B1 (en) * | 2016-06-27 | 2017-10-31 | Xilinx, Inc. | Circuit for and method of receiving an input signal |
US10367661B1 (en) * | 2016-12-12 | 2019-07-30 | Cadence Design Systems, Inc. | Continuous time linear receiver that minimizes intersymbol interference due to pre-cursor distortion |
US10313165B2 (en) * | 2017-03-08 | 2019-06-04 | Credo Technology Group Limited | Finite impulse response analog receive filter with amplifier-based delay chain |
-
2021
- 2021-09-22 EP EP21198317.6A patent/EP3979579B1/en active Active
- 2021-09-23 US US17/482,476 patent/US11552830B2/en active Active
- 2021-09-30 CN CN202111165212.1A patent/CN114337732B/zh active Active
- 2021-09-30 TW TW110136488A patent/TWI777796B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8837626B2 (en) * | 2011-12-09 | 2014-09-16 | Lsi Corporation | Conditional adaptation of linear filters in a system having nonlinearity |
US9077574B1 (en) * | 2014-03-04 | 2015-07-07 | Avago Technologies General Ip (Singapore) Pte. Ltd. | DSP SerDes receiver with FFE-DFE-DFFE data path |
TW201919349A (zh) * | 2017-10-31 | 2019-05-16 | 北京集創北方科技股份有限公司 | 具有自適應發送端等化器調節功能的傳輸電路及利用其之通信裝置 |
Also Published As
Publication number | Publication date |
---|---|
US20220103400A1 (en) | 2022-03-31 |
EP3979579A1 (en) | 2022-04-06 |
CN114337732B (zh) | 2024-03-12 |
US11552830B2 (en) | 2023-01-10 |
EP3979579B1 (en) | 2023-11-15 |
TW202215797A (zh) | 2022-04-16 |
CN114337732A (zh) | 2022-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI777796B (zh) | 具有等化電路的低功率接收器,通信單元及其方法 | |
US10313165B2 (en) | Finite impulse response analog receive filter with amplifier-based delay chain | |
US8964825B2 (en) | Analog signal current integrators with tunable peaking function | |
US9288085B2 (en) | Continuous-time linear equalizer for high-speed receiving unit | |
US20150049798A1 (en) | Receiver with enhanced isi mitigation | |
US9219625B2 (en) | Decision feedback equalization slicer with enhanced latch sensitivity | |
Sun et al. | A low-power, 20-Gb/s continuous-time adaptive passive equalizer | |
US20130114663A1 (en) | Flexible receiver architecture | |
CN112311708B (zh) | 高速低电压串行链路接收器及其方法 | |
CN213461678U (zh) | 连续时间线性均衡器 | |
CN113422586B (zh) | 一种高能效的均衡器架构 | |
CN116016060A (zh) | 一种用于高速串行链路的接收机模拟前端多级均衡器 | |
TWI745970B (zh) | 接收機前端 | |
US7293057B2 (en) | Method and apparatus for cancelling inter-symbol interference (ISI) within a communication channel | |
US7697603B1 (en) | Methods and apparatus for equalization in high-speed backplane data communication | |
US10833898B2 (en) | Baseline wander correction in AC coupled communication links using equalizer with active feedback | |
Aghighi et al. | A low-power 10 to 15 Gb/s common-gate CTLE based on optimized active inductors | |
KR100842775B1 (ko) | 높은 속도의 통신을 위한 이단 등화기, 이단 등화 방법,수신기 및 통신 시스템 | |
US20050286641A1 (en) | Finite impulse response de-emphasis with inductive shunt peaking for near-end and far-end signal integrity | |
CN112290896A (zh) | 连续时间线性均衡器 | |
Gai et al. | A 4-channel 3.125 Gb/s/ch CMOS transceiver with 30dB equalization | |
JP2024017878A (ja) | イコライザ回路 | |
Zhang et al. | 50Gb/s high-speed serial interface receiver CTLE equalization circuit design | |
Kocaman et al. | Asychnronous sampling based hybrid equalizer | |
Shahramian et al. | A 10Gb/s 4.1 mW 2-IIR+ 1-discrete-tap DFE in 28nm-LP CMOS |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |