TWI760125B - 半導體元件與半導體封裝件及其製造方法 - Google Patents
半導體元件與半導體封裝件及其製造方法 Download PDFInfo
- Publication number
- TWI760125B TWI760125B TW110107433A TW110107433A TWI760125B TW I760125 B TWI760125 B TW I760125B TW 110107433 A TW110107433 A TW 110107433A TW 110107433 A TW110107433 A TW 110107433A TW I760125 B TWI760125 B TW I760125B
- Authority
- TW
- Taiwan
- Prior art keywords
- integrated circuit
- cover
- circuit die
- coupled
- die
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
- H01L23/427—Cooling by change of state, e.g. use of heat pipes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/46—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids
- H01L23/473—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids by flowing liquids
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/071—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4853—Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4871—Bases, plates or heatsinks
- H01L21/4882—Assembly of heatsink parts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/563—Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/40—Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/585—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
- H05K1/185—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9212—Sequential connecting processes
- H01L2224/92122—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92125—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
揭露包含具有液體冷卻通道的封蓋的半導體元件與半導
體封裝件及其形成方法。半導體元件包含第一積體電路晶粒、耦接至第一積體電路晶粒的封蓋,封蓋包含在封蓋的與第一積體電路晶粒相對的表面中的多個通道、耦接至與第一積體電路晶粒相對的封蓋的冷卻蓋板、以及經由管道配件耦接至冷卻蓋板的熱傳遞單元,熱傳遞單元配置為藉由冷卻蓋板將液體冷卻劑供應至多個通道。
Description
本發明的實施例是有關於一種半導體元件與半導體封裝件及其製造方法,且特別是關於一種包括液體冷卻通道的封蓋的半導體元件與半導體封裝件及其製造方法。
半導體行業已歸因於各種電子組件(例如電晶體、二極體、電阻器、電容器等)的進行中的積體密度改良而經歷快速發展。在大多數情況下,整合密度的改良源自最小特徵尺寸的不斷減小,而允許將更多組件整合至給定區域中。隨著縮小電子元件的需求增長,已出現對於更小且更具創造性的半導體晶粒封裝技術的需求。此類封裝系統的實例為層疊式封裝(Package-on-Package;PoP)技術。在PoP元件中,頂部半導體封裝件堆疊於底部半導體封裝件的頂部上,以提供高程度的積體及組件密度。PoP技術通常使得能夠產生具有增強的功能性且在印刷電路板(printed circuit board;PCB)上的佔據區域較小的半導體元件。
根據一些實施例,一種半導體元件包括第一積體電路晶粒、封蓋、冷卻蓋板及熱傳遞單元。封蓋耦接至第一積體電路晶粒,封蓋包括在封蓋的與第一積體電路晶粒相對的表面中的多個通道。冷卻蓋板耦接至與第一積體電路晶粒相對的封蓋。熱傳遞單元經由管道配件耦接至冷卻蓋板,其中熱傳遞單元配置為藉由冷卻蓋板將液體冷卻劑供應至多個通道。
根據一些實施例,一種半導體封裝件包括基底、耦接至基底的中介物、第一積體電路晶粒、封蓋及耦接至封蓋的冷卻蓋板。第一積體電路晶粒耦接至中介物的與基底相對的側面,封蓋耦接至第一積體電路晶粒的與中介物相對的側面,封蓋包括在封蓋的與中介物相對的表面中的多個通道,封蓋藉由介電質至介電質結合鍵耦接至第一積體電路晶粒,冷卻蓋板與通道流體連通。
根據一些實施例,一種半導體封裝件的製造方法包括將積體電路晶粒接合至基底;在所述基底上方形成密封體且橫向地圍繞所述積體電路晶粒;將封蓋接合至所述積體電路晶粒及所述密封體,其中所述接合包括形成介電質至介電質結合鍵,所述封蓋包括與所述積體電路晶粒及所述密封體相對的多個通道;單體化所述封蓋;將冷卻蓋板接合至所述封蓋;以及液體冷卻劑自所述冷卻蓋板流過所述多個通道。
100、200、300:半導體元件
100A、100B、100C、100D:元件區
102:晶圓
103、150、303:基底
104、156:導通孔
106:內連線結構
108:第一介電層
110:第一導電特徵
112、116、152、154:接合墊
114、146:導電連接件
118:第一積體電路晶粒
120:第二積體電路晶粒
122、158:底部填充物
124:密封體
130:載體基底
132:離型層
134:晶粒連接件
140、240、440:封蓋
142、142A、142B、142C、142D、142E、142F、142G、242、442、442A:通道
142E.i:第一通道
142E.ii:第二通道
144:區域
162、164、202、262、264:黏著劑
166、266:環結構
168:冷卻蓋板
170、270:螺旋式固定件
172、272:第一間隔件
174:第二間隔件
180:熱傳遞單元
182:管道配件
204:玻璃材料
D:深度
P:間距
W:寬度
當結合圖式閱讀時,自以下詳細描述最佳地理解本揭露內容的態樣。應注意,根據業界中的標準慣例,各種特徵未按比
例繪製。事實上,出於論述清楚起見,可任意地增加或減小各種特徵的尺寸。
圖1A至圖23說明根據一些實施例的用於形成封裝組件的製程期間的中間步驟的剖面圖。
以下揭露內容提供用於實施本發明的不同特徵的許多不同實施例或實例。下文描述組件及配置的具體實例以簡化本揭露內容。當然,這些組件及配置僅為實例且不意欲為限制性的。舉例而言,在以下描述中,第一特徵在第二特徵上方或第二特徵上的形成可包含第一特徵及第二特徵直接接觸地形成的實施例,且亦可包含額外特徵可在第一特徵與第二特徵之間形成使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭露內容可在各種實例中重複圖式元件符號及/或字母。此重複是出於簡單及清楚的目的,且本身並不指示所論述的各種實施例及/或配置之間的關係。
此外,為易於描述,本文中可使用諸如「在...下方」、「在...之下」、「下部」、「在...之上」、「上部」以及類似術語的空間相對術語,以描述如諸圖中所說明的一個元件或特徵與另一元件或特性的關係。除諸圖中所描繪的定向之外,空間相對術語亦意欲涵蓋元件在使用或操作中的不同定向。裝置可以其他方式定向(旋轉90度或處於其他定向),且本文中所使用的空間相對描述詞可同樣相應地進行解釋。
各種實施例提供封裝半導體元件,其包含具有由液體冷
卻劑冷卻的微通道(micro channel)的封蓋(lid)。封蓋可經由介電質至介電質接合(dielectric-to-dielectric bonding)、玻璃介質接合(glass frit bonding)、黏著劑(例如熱界面材料(thermal interface material;TIM)或其他黏著劑)或類似者耦接至封裝半導體元件的各種積體電路晶粒。封蓋可由諸如矽、玻璃、金屬、聚合物或類似者的材料形成,所述材料可與習知半導體處理設備相容。
包含在封蓋中的微通道可包含彼此平行的多個微通道或彼此平行的第一多個微通道以及彼此平行且垂直於第一多個微通道的第二多個微通道。微通道在剖面圖中可為矩形、三角形、U形或類似形狀。封裝半導體元件的積體電路晶粒可由密封體密封且附接至基底。封蓋的面積可等於積體電路晶粒中的一者的面積、基底的面積、密封體及積體電路晶粒的組合面積等等。微通道可覆蓋封蓋或封蓋的一部分。舉例而言,微通道可覆蓋等於積體電路晶粒中的一者的面積的封蓋的面積、小於積體電路晶粒中的一者的面積的面積、積體電路晶粒及密封體的中間部分的組合面積、或類似面積。微通道可設置於封蓋的與積體電路晶粒相對的表面上且液體冷卻劑可經由耦接至封蓋的與積體電路晶粒相對的表面的冷卻蓋板(cooling cover)供應至微通道。
在封蓋中形成微通道及用液體冷卻劑冷卻封蓋改善了封蓋的冷卻能力。經由直接介電質至介電質接合將封蓋耦接至積體電路晶粒改善了封蓋與積體電路晶粒之間的熱導率,其進一步改善了封蓋的冷卻能力。由矽或類似者形成封蓋可允許使用諸如晶粒鋸切、濕式蝕刻以及類似製程的製程以形成微通道,其允許封蓋以低成本的方式形成。
圖1A及圖1B說明根據一些實施例的接合至晶圓102的第一積體電路晶粒118及第二積體電路晶粒120的剖面圖及俯視圖。圖1A及圖1B將晶圓102說明為分別包含兩個元件區100A至元件區100B及四個元件區100A至元件區100D,所述晶圓可在後續步驟中經單體化以形成多個半導體元件100。然而,晶圓102可包含任何數目的元件區。
晶圓102可包含諸如摻雜矽或未摻雜矽的半導體基底,或絕緣層上半導體(Semiconductor-on-insulator;SOI)基底的主動層。晶圓102可包含其他半導體材料,諸如鍺、化合物半導體(包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦)、合金半導體(包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP)、或其組合。亦可使用其他基底,諸如多層基底或梯度基底。在一些實施例中,晶圓102可為中介物晶圓(interposer wafer),其中元件區100A至元件區100B中的每一者隨後經單體化以形成中介物。在晶圓102是中介物晶圓的實施例中,晶圓102可不含主動元件且可在第一積體電路晶粒118與第二積體電路晶粒120之間提供內連線。中介物晶圓可包含視情況選用的被動元件。晶圓102包含前側(例如圖1A中面朝上的表面)及背側(例如圖1A中面朝下的表面)。
元件可在晶圓102的前側(例如主動表面處)形成。元件可包含視情況選用的主動元件(例如電晶體、二極體或類似者)、電容器、電阻器或類似者。在一些實施例中,背側(例如非主動表面)可不含元件。層間介電質(inter-layer dielectric;ILD)可形成於晶圓102的前側上方。ILD可圍繞且覆蓋元件。ILD可包
含由諸如磷矽酸鹽玻璃(phospho-silicate glass;PSG)、硼矽酸鹽玻璃(boro-silicate glass;BSG)、硼摻雜磷矽酸鹽玻璃(boron-doped phospho-silicate glass;BPSG)、未摻雜矽酸鹽玻璃(un-doped silicate glass;USG)或類似者的材料形成的一或多個介電層。
內連線結構106可形成於晶圓102的前側上方。內連線結構106可在晶圓102的前側處與元件互連且可在元件區100A至元件區100D中的每一者中的接合至晶圓102的第一積體電路晶粒118與第二積體電路晶粒120之間提供內連線。內連線結構106可包括形成於一或多個經堆疊第一介電層108中的第一導電特徵110的一或多個層。經堆疊第一介電層108中的每一者可包括介電材料,諸如低介電值(low-k)介電材料、超低介電值(extra low-k;ELK)介電材料或類似材料。第一介電層108可使用諸如化學氣相沉積(chemical vapor deposition;CVD)、原子層沉積(atomic layer deposition;ALD)、物理氣相沉積(physical vapor deposition;PVD)、電漿增強型化學氣相沉積(plasma-enhanced chemical vapor deposition;PECVD)或類似者的適當製程沉積。
第一導電特徵110可包括導線及與導線層互連的導通孔。導通孔可延伸穿過第一介電層108中的相應者以在導線層之間提供豎直連接。第一導電特徵110可經由諸如金屬鑲嵌製程、雙金屬鑲嵌製程或類似者的任何可接受製程形成。
在一些實施例中,第一導電特徵110可使用金屬鑲嵌製程形成,其中利用微影及蝕刻技術的組合將相應第一介電層108圖案化以形成與第一導電特徵110的所期望的圖案相對應的溝渠。可沉積視情況選用的擴散障壁層及/或視情況選用的黏著層且
可隨後用導電材料填充溝渠。用於障壁層的適合材料包含鈦、氮化鈦、氧化鈦、鉭、氮化鉭、氧化鈦、其組合或類似者,並且用於導電材料的適合材料包含銅、銀、金、鎢、鋁、釕、鈷、鉬、其組合或類似者。在一些實施例中,第一導電特徵110可由前段製程(front-end-of-line;FEOL)沉積,所述前段製程允許高溫材料用於導電材料。在一實施例中,第一導電特徵110可藉由沉積銅或銅合金的晶種層及由電鍍填充溝渠形成。化學機械平坦化(chemical mechanical planarization;CMP)製程或類似製程可用於自相應第一介電層108的表面移除過量導電材料且平坦化第一介電層108及第一導電特徵110的表面以用於後續處理。
儘管在圖1A中內連線結構106繪示為橫跨晶圓102的表面延伸,但在一些實施例中,個別的內連線結構106可形成於元件區100A至元件區100D中的每一者中且個別的內連線結構106可彼此分離。舉例而言,如在圖1A的第一介電層108中由虛線所示,內連線結構106可在元件區100A至元件區100B中的每一者中分離成個別的內連線結構106。內連線結構106可使用諸如等向性蝕刻製程(例如濕式蝕刻製程)、非等向性蝕刻製程(例如乾式蝕刻製程)、多個製程或其組合或類似者的適合蝕刻製程分離。
可形成延伸至晶圓102中的導通孔104。導通孔104可電性耦接至內連線結構106的第一導電特徵110。舉例而言,導通孔104可藉由由例如蝕刻、研磨(milling)、雷射技術、其組合或類似方法在晶圓102中形成凹部而形成。薄介電材料可諸如藉由使用氧化技術而形成於凹部中。障壁層可諸如藉由CVD、ALD、PVD、熱氧化、其組合或類似方法共形地沉積在開口中。障壁層
可由諸如氮化鈦、氮氧化鈦、氮化鉭、氮氧化鉭、氮化鎢、其組合及/或類似者的氧化物、氮化物或氮氧化物形成。導電材料可沉積於障壁層上方及開口中。導電材料可藉由電化學鍍覆製程、CVD、PVD、其組合或類似方法形成。導電材料的實例為銅、鎢、鋁、銀、金、其組合或類似者。藉由例如CMP或類似方法自晶圓102的表面移除過量的導電材料及障壁層。障壁層及導電材料的剩餘部分形成導通孔104。
在所示的實施例中,導通孔104尚未在晶圓102的背側處暴露。實際上,導通孔104掩埋在晶圓102中。如將在下文更詳細地論述,導通孔104將在後續處理中暴露在晶圓102的背側處。在暴露之後,導通孔104可稱作矽穿孔或基底穿孔(through-substrate via;TSV)。
另外在圖1A中,形成用於外部連接至內連線結構106的接合墊112。接合墊112包含在第一介電層108的最頂層的主表面上及沿所述主表面延伸的凸塊部分。接合墊112更包含延伸穿過第一介電層108的最頂層的通孔部分。通孔部分可實體地接觸且電性耦接至第一導電特徵110。因此,接合墊112可電性耦接至形成於晶圓102及導通孔104中的元件。接合墊112可由與第一導電特徵110相同的材料及製程形成。
導電連接件114形成於接合墊112上方導電連接件114可為球柵陣列封裝(ball grid array;BGA)連接件、焊料球、金屬柱、受控塌陷晶片連接(controlled collapse chip connection;C4)凸塊、微凸塊、化學鍍鎳鈀浸金(electroless nickel-electroless palladium-immersion gold;ENEPIG)技術形成的凸塊或類似者。
導電連接件114可包含導電材料,諸如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似者或其組合。在一些實施例中,導電連接件114藉由經由蒸鍍、電鍍、印刷、焊料轉移、植球或類似方法先形成焊料層來形成。一旦形成焊料層,可執行回焊以便將材料塑形成所期望的凸塊形狀。在一些實施例中,導電連接件114包括金屬柱(諸如銅柱),其可藉由濺鍍、印刷、電鍍、無電鍍覆、CVD或類似方法形成。金屬柱可不含焊料且具有實質上豎直的側壁。在一些實施例中,金屬頂蓋層形成於金屬柱的頂部上。金屬頂蓋層可包含鎳、錫、錫鉛、金、銀、鈀、銦、鎳鈀金、鎳金、類似者或其組合,並且可由鍍覆製程形成。
第一積體電路晶粒118及第二積體電路晶粒120耦接至晶圓102。如圖1B中所示,第一積體電路晶粒118中的一者及第二積體電路晶粒120中的四者可耦接至元件區100A至元件區100D中的每一者中。然而,第一積體電路晶粒118及第二積體電路晶粒120的任何數目可形成於元件區100A至元件區100D中的每一者中。儘管第一積體電路晶粒118及第二積體電路晶粒120說明為具有相同高度,但第一積體電路晶粒118及第二積體電路晶粒120中的每一者可具有不同高度。
第一積體電路晶粒118及第二積體電路晶粒120中的每一者可包含接合墊116,所述接合墊116形成於其前側(例如主動表面)上。接合墊116可與接合墊112相同或類似。第一積體電路晶粒118及第二積體電路晶粒120可藉助於接合墊116、導電連接件114以及接合墊112機械地且電性地接合至晶圓102。第一積體電路晶粒118及第二積體電路晶粒120可置放於晶圓102上方
且可執行回焊製程以回焊導電連接件114且經由導電連接件114將接合墊112接合至接合墊116。
第一積體電路晶粒118及第二積體電路晶粒120中的每一者可為邏輯晶粒(例如中央處理單元(central processing unit;CPU)、圖形處理單元(graphics processing unit;GPU)、系統單晶片(system-on-a-chip;SOC)、應用程式處理器(application processor;AP)、微控制器或類似者)、記憶體晶粒(例如動態隨機存取記憶體(dynamic random access memory;DRAM)晶粒、靜態隨機存取記憶體(static random access memory;SRAM)晶粒、高頻寬記憶體(high bandwidth memory;HBM)晶粒、或類似者)、功率管理晶粒(例如功率管理積體電路(power management integrated circuit;PMIC)晶粒)、射頻(radio frequency;RF)晶粒、感測器晶粒、微機電系統(micro-electro-mechanical-system;MEMS)晶粒、訊號處理晶粒(例如數位訊號處理(digital signal processing;DSP)晶粒或類似者)、前端晶粒(例如類比前端(analog front-end;AFE)晶粒)、類似者或其組合。在一些實施例中,第一積體電路晶粒118可為SoC且第二積體電路晶粒120可為HBM晶粒。
在圖2中,底部填充物122形成於第一積體電路晶粒118及第二積體電路晶粒120與內連線結構106之間,從而圍繞接合墊112、接合墊116以及導電連接件114。底部填充物122可減小應力且保護由回焊導電連接件114所產生的接合部。底部填充物122可在附接第一積體電路晶粒118及第二積體電路晶粒120後藉由毛細流動製程形成,或可在附接第一積體電路晶粒118及第二
積體電路晶粒120之前藉由適合的沉積方法形成。
在圖3中,密封體124形成於各種組件上及其周圍。在形成後,密封體124密封第一積體電路晶粒118、第二積體電路晶粒120以及底部填充物122。在個別內連線結構106包含於元件區100A至元件區100B中的每一者中的實施例中,密封體可進一步密封內連線結構106。密封體124可為模製化合物、環氧樹脂或類似者。密封體124可藉由壓縮模製、轉移模製或類似模製來塗覆,並且可形成於晶圓102上方以掩埋或覆蓋第一積體電路晶粒118及/或第二積體電路晶粒120。密封體124可進一步形成於第一積體電路晶粒118及/或第二積體電路晶粒120之間的間隙區中。密封體124可以液體或半液體形式塗覆且隨後經固化。
在圖4中,在密封體124上執行平坦化製程以暴露第一積體電路晶粒118及第二積體電路晶粒120。平坦化製程亦可移除第一積體電路晶粒118及/或第二積體電路晶粒120的材料直至第一積體電路晶粒118及第二積體電路晶粒120被暴露出來為止。第一積體電路晶粒118、第二積體電路晶粒120以及密封體124的頂表面在平坦化製程後可在製程變化內實質上共面(例如齊平)。平坦化製程可為例如化學機械研磨(chemical-mechanical polish;CMP)、研磨(grinding)製程或類似製程。在一些實施例中,若已暴露出第一積體電路晶粒118及/或第二積體電路晶粒120,則可省略平坦化。
在圖5中,載體基底130經由離型層132接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120。載體基底130可為玻璃載體基底、陶瓷載體基底或類似基底。載體基底
130可為晶圓,以使得多個封裝件可同時形成於載體基底130上。
離型層132可由聚合物類材料形成,可將所述聚合物類材料連同載體基底130一起自將在後續步驟中形成的上覆結構移除。在一些實施例中,離型層132為在加熱時損失其黏著特性的環氧類熱離型材料,諸如光熱轉換(light-to-heat-conversion;LTHC)離型塗層。在其他實施例中,離型層132可為在曝露於UV光下時損失其黏著特性的紫外線(ultra-violet;UV)黏膠。離型層132可配製為液體且經固化,可為層壓至載體基底130上的層壓膜或可為類似者。可使離型層132的頂表面齊平並且可具有高平坦度。另外在圖5中,在載體基底130接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120後,可翻轉元件使得晶圓102的背側面朝上。
在圖6中,薄化晶圓102。薄化可為藉由CMP製程、研磨製程、回蝕製程、其組合或類似製程。薄化在晶圓102的背側表面上執行。薄化製程將導通孔104暴露出來。在薄化後,導通孔104的表面及晶圓102的背側表面在製程變化內共面(例如齊平)。暴露的導通孔104可稱作基底穿孔或矽穿孔(through silicon via;TSV)。在薄化晶圓102後,導通孔104可提供經由晶圓102的基底的電性連接。
在圖7中,晶粒連接件134形成於晶圓102的背側處。晶粒連接件可與導通孔104實體接觸且電性耦接至導通孔104。晶粒連接件134可為與其形成外部連接的導電柱、襯墊或類似者。晶粒連接件134可由諸如銅、鋁或類似者的金屬形成,並且可由例如鍍覆或類似方法形成。晶粒連接件134電性連接至形成於晶
圓102及內連線結構106中的元件。
在圖8中,單體化製程藉由例如在元件區100A至元件區100B(參照圖7)之間沿切割道區鋸切來執行。鋸切製程將個別的半導體元件100彼此單體化。所得單體化的半導體元件100可來自元件區100A至元件區100B中的任一者。單體化製程將晶圓102單體化以形成基底103。單體化製程亦可切穿密封體124及內連線結構106。
另外在圖8中,執行載體基底剝離以使載體基底130自密封體124、第一積體電路晶粒118以及第二積體電路晶粒120脫離(或「剝離」)。在一些實施例中,剝離包含將諸如雷射光或UV光的光投影於離型層132上,使得離型層132在光的熱量下分解且可移除載體基底130。載體基底剝離可在執行單體化製程之前或之後執行。
在圖9A中,封蓋140附接至半導體元件100。如圖9A中所示,封蓋140可附接至密封體124以及第一積體電路晶粒118及第二積體電路晶粒120的背側。在一些實施例中,封蓋140可包括諸如矽、玻璃、金屬、聚合物或類似者的材料。封蓋140可具有在約10微米至約10,000微米的範圍內的厚度。半導體元件100可藉由熔融接合(fusion bonding)或類似方法接合至封蓋140。在一些實施例中,半導體元件100可經由介電質至介電質接合來接合至封蓋140,而不使用任何黏著材料(例如晶粒貼合膜)。接合可包含預接合(pre-bonding)及退火(annealing)。在預接合期間,施加小按壓力以將半導體元件100與封蓋140相抵按壓。在諸如室溫(例如約15℃至約30℃的範圍內的溫度)的低溫下執
行預接合。在一些實施例中,氧化物(如自生氧化物(native oxide))形成於封蓋140的背側處且用於接合。隨後,接合強度在後續的退火步驟中改善,其中半導體元件100及封蓋140在高溫(諸如約100℃至約400℃的範圍內的溫度)下退火。在退火後,形成將半導體元件100接合至封蓋140的結合鍵(諸如熔融結合鍵)。舉例而言,結合鍵可為半導體元件100與封蓋140之間的共價結合鍵(covalent bond)。經由熔融接合將封蓋140直接接合至第一積體電路晶粒118及第二積體電路晶粒120可降低封蓋與第一積體電路晶粒118及第二積體電路晶粒120之間的熱阻,其可改善了封蓋140的冷卻能力。
在一些實施例中,封蓋140可經由黏著劑耦接至半導體元件。封蓋140可經由黏著劑連同介電質至介電質接合或代替介電質至介電質接合耦接至半導體元件100。黏著劑可為熱界面材料(TIM)或其他黏著劑。TIM可為具有良好熱導率的黏著材料。黏著劑可為任何適合的黏著劑、環氧樹脂、晶粒貼合膜(die attach film;DAF)或類似者。黏著劑可在封蓋140與密封體124、第一積體電路晶粒118及/或第二積體電路晶粒120中的任一者之間沉積。
在一些實施例中,封蓋140可經由玻璃介質接合耦接至半導體元件100。封蓋140可經由玻璃介質接合結合介電質至介電質接合或代替介電質至介電質接合耦接至半導體元件100。玻璃介質接合可包含在封蓋140與半導體元件100之間沉積諸如玻璃膏、玻璃焊料或類似者的玻璃材料且加熱玻璃材料以回焊玻璃材料。玻璃材料可在封蓋140與密封體124、第一積體電路晶粒118
及/或第二積體電路晶粒120中的任一者之間沉積。
如圖9A及圖9B中所示,封蓋140可包含形成於封蓋140的與接合半導體元件100的表面相對的表面中的通道142。圖9B至圖9L說明根據一些實施例的包含各種通道142至通道142F的封蓋140的各種視圖。第一積體電路晶粒118、第二積體電路晶粒120以及半導體元件100的位置藉由在提供於圖9B、圖9I、圖9K以及圖9L中的封蓋140的平面圖中的虛線表示。在圖9B中,通道142中的每一者彼此平行。在圖9B中所示的實施例中,由通道142覆蓋的面積可與由半導體元件100中的每一者的第一積體電路晶粒118及第二積體電路晶粒120覆蓋的面積相同。因此,通道142的周邊可與包含半導體晶粒100中的每一者中的第一積體電路晶粒118及第二積體電路晶粒120的周邊對準。通道142的最外側壁可與第一積體電路晶粒118及第二積體電路晶粒120中的每一者的兩個側壁對準。
圖9C、圖9D、圖9F以及圖9G繪示圖9A的區域144的詳細剖面圖。圖9E及圖9H繪示封蓋140的剖示部分的立體圖。圖9C至圖9H說明根據一些實施例的通道142的各種輪廓。在圖9C中,通道142A具有實質上豎直的側壁及具有圓形邊緣的實質上矩形剖面。通道142A可為U形。在圖9D及圖9E中,通道142B具有實質上豎直側壁且為實質上矩形。通道142A及通道142B可藉由諸如機械晶粒鋸切或類似者的機械製程形成。通道142A及通道142B的形狀可藉由控制機械晶粒鋸切的參數及選擇用於機械晶粒鋸切的適當刀具控制。在圖9F中,通道142C在剖面圖中為U形且可在朝向與半導體元件100耦接的封蓋140的表面的方向
上寬度逐漸變窄。通道142C可藉由雷射切割或類似方法形成。通道142D在剖面圖中可為三角形且可在朝向與半導體元件100耦接的封蓋140的表面的方向上寬度逐漸變窄。通道142D可使用可接受的微影及蝕刻技術形成。在一些實施例中,蝕刻技術可包含等向性蝕刻,如濕式蝕刻或類似蝕刻。在一些實施例中,用於形成通道142D的蝕刻劑可包括氫氧化鉀(potassium hydroxide;KOH)。通道142可具有約1微米至約2,000微米的寬度W、約1微米至約10,000微米的深度D以及約1.1微米至約10,000微米的間距P。
圖9I及圖9J繪示封蓋140的仰視圖及封蓋140的剖示部分的立體圖。在圖9I及圖9J中,形成於封蓋140中的通道142E包含各自彼此平行的第一通道142E.i及各自彼此平行且垂直於第一通道142E.i的第二通道142E.ii。通道142E可藉由用於形成通道142至通道142D的方法中的任一者形成且可包含上文關於圖9C至圖9H所述的輪廓中的任一者。
在圖9K及圖9L中,通道142F及通道142G形成於與上文所述的實施例的封蓋140的不同區域中。在圖9K中,通道142F可覆蓋等於由第一積體電路晶粒118中的一者覆蓋的面積的封蓋140的面積。通道142F的外側壁可與第一積體電路晶粒118的側壁對準。通道142F的周邊可與第一積體電路晶粒118的周邊對準且由通道142覆蓋的面積可等於第一積體電路晶粒118的面積。在一些實施例中,形成於封蓋140中的通道142可與第一積體電路晶粒118或第二積體電路晶粒120中的任一者對準。
在圖9L中,通道142G可覆蓋在第一積體電路晶粒118
的部分上方的封蓋140的矩形區域。在一些實施例中,通道142G可形成於第一積體電路晶粒118的熱點(hot spot)區域上方。在一些實施例中,通道142G的一些側壁可與第一積體電路晶粒118的側壁對準且通道142G的其他側壁可在第一積體電路晶粒118的周邊內。通道142G可形成於第一積體電路晶粒118或第二積體電路晶粒120中的任一者的部分上方。
根據關於圖9A至圖9L所示且所述的實施例中的任一者的通道142可用於為半導體元件100提供冷卻。如下文將論述,冷卻蓋板(如冷卻蓋板168,下文關於圖13A及圖13B所述)可隨後附接至封蓋140且可將冷卻劑(諸如液體冷卻劑)提供至通道142。提供通道142改善了封蓋140的冷卻能力,其允許將諸如矽及類似者的材料替代諸如銅的材料用於封蓋140且降低成本。在一些實施例中,包含通道142的封蓋140可具有大於約4W/mm2的冷卻能力且可具有小於約22mm2.K/W的熱絕緣電阻。封蓋140的材料可與半導體處理設備相容且可容易地整合至半導體元件製造製程中。
在圖10中,導電連接件146形成於晶粒連接件134上。導電連接件146可為球柵陣列封裝(BGA)連接件、焊料球、金屬柱、受控塌陷晶片連接(C4)凸塊、微凸塊、化學鍍鎳鈀浸金(ENEPIG)技術形成的凸塊或類似者。導電連接件146可包含導電材料,諸如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似者或其組合。在一些實施例中,導電連接件146藉由經由蒸鍍、電鍍、印刷、焊料轉移、植球或類似方法先形成焊料層來形成。一旦焊料層已形成於結構上,則可執行回焊以便將材料塑形成所期望的
凸塊形狀。在另一實施例中,導電連接件146包括藉由濺鍍、印刷、電鍍、無電鍍覆、CVD或類似方法形成的金屬柱(諸如銅柱)。在導電連接件包括金屬柱的實施例中,金屬柱可不含焊料且具有實質上豎直側壁。在一些實施例中,金屬頂蓋層形成於金屬柱的頂部上。金屬頂蓋層可包含鎳、錫、錫鉛、金、銀、鈀、銦、鎳鈀金、鎳金、類似者或其組合,並且可由鍍覆製程形成。
在圖11中,藉由例如在半導體元件100之間沿切割道區鋸切在封蓋140上執行單體化製程。鋸切將與個別半導體元件100彼此接合的封蓋140的部分單體化。
在圖12中,基底150耦接至半導體元件100中的每一者及封蓋140的部分中的每一者。基底150可由諸如矽、鍺、金剛石或類似材料的半導體材料製成。在一些實施例中,亦可使用化合物材料,諸如矽鍺、碳化矽、砷化鎵、砷化銦、磷化銦、碳化矽鍺、磷砷化鎵、磷化鎵銦、這些的組合以及類似者。此外,基底150可為絕緣層上矽(silicon-on-insulator;SOI)基底。一般來說,SOI基底包含諸如磊晶矽、鍺、矽鍺、SOI、絕緣層上矽鍺(silicon germanium on insulator;SGOI)或其組合的半導體材料層。在一些實施例中,基底150可基於諸如纖維玻璃強化樹脂芯的絕緣芯體(fiberglass reinforced resin core)。在一些實施例中,芯體材料可為諸如FR4的纖維玻璃樹脂。在一些實施例中,芯體材料可包含雙馬來醯亞胺-三嗪(BT)樹脂、其他印刷電路板(printed circuit board;PCB)材料或其他膜。諸如味之素層積膜(Ajinomoto build-up film;ABF)的層積膜或其他層壓物可用於基底150。
基底150可包含主動元件及被動元件(未分別說明)。可
包含各種元件,諸如電晶體、電容器、電阻器、這些的組合以及類似者。可使用任何適合的方法來形成元件。基底150亦可包含金屬化層(未示出)及導通孔156。金屬化層可形成於主動元件及被動元件上方,並且經設計以連接各種元件以形成功能電路。金屬化層可由介電材料(例如低介電值介電材料)與導電材料(例如銅)的交替層形成,其中通孔將導電材料層互連。金屬化層可經由任何適合的製程(諸如沉積、金屬鑲嵌、雙金屬鑲嵌或類似製程)形成。在一些實施例中,基底150實質上不含主動元件及被動元件。
基底150可包含形成於基底150的第一側上的接合墊152及形成於基底150的與基底150的第一側相對的第二側上的接合墊154。接合墊152可耦接至導電連接件146。在一些實施例中,接合墊152及接合墊154可藉由在基底150的第一側及第二側上的介電層(未分別說明)中形成凹部(未分別說明)形成。可形成凹部以使得將接合墊152及接合墊154嵌入至介電層中。在一些實施例中,省略凹部且可在介電層上形成接合墊152及接合墊154。在一些實施例中,接合墊152及接合墊154包含由銅、鈦、鎳、金、鈀、類似者或其組合製成的薄晶種層(未分別說明)。接合墊152及接合墊154的導電材料可沉積於薄晶種層上方。導電材料可藉由電化學鍍覆製程、無電鍍覆製程、CVD、原子層沉積(atomic layer deposition;ALD)、PVD、類似製程或其組合形成。在一實施例中,接合墊152及接合墊154的導電材料包含銅、鎢、鋁、銀、金、類似者或其組合。
在一些實施例中,接合墊152及接合墊154為包含三層
導電材料(諸如一層鈦、一層銅以及一層鎳)的UBM。可採用材料及層的其他配置(諸如鉻/鉻銅合金/銅/金的配置、鈦/鈦鎢/銅的配置或銅/鎳/金的配置)以用於形成接合墊152及接合墊154。可用於接合墊152及接合墊154的任何適合的材料或材料層全部意旨包含於本揭露的範疇內。在一些實施例中,導通孔156延伸穿過基底150且將接合墊152中的至少一者耦接至接合墊154中的至少一者。
基底150可藉助於接合墊152、導電連接件146以及晶粒連接件134機械地且電性地接合至半導體元件100。基底150可置放於半導體元件100上方且可執行回焊製程以回焊導電連接件146且經由導電連接件146將接合墊152接合至晶粒連接件134。
底部填充物158可隨後形成於半導體元件100與基底150之間,從而圍繞接合墊152、晶粒連接件134以及導電連接件146。底部填充物158可減小應力且保護由導電連接件146的回焊產生的接合部。底部填充物158可在基底150附接至半導體元件100後藉由毛細流動製程形成,或可在附接基底150之前藉由適合的沉積方法形成。
另外在圖12中,環結構166可附接至封蓋140及基底150。環結構166可首先附接至封蓋140或基底150且隨後附接至封蓋140或基底150中的另一者。可附接環結構166以保護半導體元件100,增加基底150的穩定性及/或耗散半導體元件100及基底150的熱量。環結構166可由具有高熱導率的材料(諸如鋼、不鏽鋼、銅、鋁、其組合或類似者)形成在一些實施例中,環結構166可為用諸如金的另一金屬塗佈的金屬。
黏著劑164可用於將環結構166附接至封蓋140且黏著劑162可用於將環結構166附接至基底150。黏著劑164及黏著劑162可為熱界面材料(TIM)或其他黏著劑。TIM可為具有良好熱導率的黏著材料。黏著劑可為任何適合的黏著劑、環氧化物、晶粒貼合膜(DAF)或類似者。在一些實施例中,黏著劑164可為TIM且黏著劑162可為具有相對較低熱導率的黏著劑。環結構166可環繞半導體元件100。如圖12中所示,封蓋140、黏著劑164、環結構166、黏著劑162以及基底150的側表面可彼此對準。
在圖13A及圖13B中,冷卻蓋板168附接至封蓋140。在一些實施例中,如圖13A中所示的實施例,可使用黏著劑將冷卻蓋板168附接至封蓋140,所述黏著劑可與黏著劑164及黏著劑162相同或類似。在另外的實施例中,如圖13B中所示的實施例,可使用螺旋式固定件170將冷卻蓋板168附接至封蓋140。在使用螺旋式固定件170將冷卻蓋板168附接至封蓋140的實施例中,第一間隔件172可設置於基底150與封蓋140之間且第二間隔件174可設置於封蓋140與螺旋式固定件170之間。第一間隔件172及第二間隔件174可用於提供冷卻蓋板168、封蓋140以及基底150的恰當對準及間距。螺旋式固定件170可穿過藉由冷卻蓋板168、封蓋140以及基底150形成的貫通孔。在一些實施例中,O形環或其他密封墊可插設於螺旋式固定件170、第一間隔件172以及第二間隔件174與冷卻蓋板168、封蓋140以及基底150中的任一者之間以密封包含基底103、第一積體電路晶粒118以及第二積體電路晶粒120的空間。
冷卻蓋板168可配置為將冷卻劑(諸如液體冷卻劑)提
供至封蓋140的通道142。因此,冷卻蓋板可與封蓋140的通道142流體連通。在一些實施例中,冷卻劑可包括水、介電冷卻劑、丙二醇類冷卻劑(propylene glycol-based coolant)、相變材料、其他傳統的冷卻劑或類似者。在通道142彼此平行的實施例中,冷卻劑可在垂直於通道142的縱向軸線的方向上流動穿過通道142,如由在圖13A及圖13B中的箭頭所示。在一些實施例中,冷卻劑可在平行於通道142的縱向軸線的方向上流動穿過通道142。冷卻蓋板168可具有等於基底150寬度的寬度,並且如圖21所示,冷卻蓋板168、封蓋140、黏著劑164、環結構166、黏著劑162以及基底150的側表面可彼此對準。
可藉由熱傳遞單元180將冷卻劑提供至冷卻蓋板168,所述熱傳遞單元180可包含冷卻器、泵、其組合或類似者。熱傳遞單元180可藉由管道配件(pipe fitting)182連接至冷卻蓋板168,所述管道配件182可經由黏膠或其他黏著劑、螺旋式配件、快速連接或類似者連接至冷卻蓋板168單個熱傳遞單元180可附接至冷卻蓋板168中的一或多者。熱傳遞單元180可以在約每分鐘0.01公升至約每分鐘1,000公升的範圍內的流動速率將冷卻劑供應至冷卻蓋板168。在一些實施例中,熱傳遞單元180可包括將設施用水(facility water)泵送至冷卻蓋板168的泵。在一些實施例中,熱傳遞單元180及冷卻蓋板168可在操作期間僅將冷卻劑供應至通道142且冷卻劑可在操作期間填充封蓋140的通道142。
提供通道142及使冷卻劑流過通道142改善了封蓋140的冷卻能力。此可允許諸如矽及類似者的材料置換封蓋140中的諸如銅的材料,從而降低成本。通道142可藉由諸如濕式蝕刻、
晶粒鋸切、雷射切割或類似方法的低成本方法形成。封蓋140的材料可與半導體處理設備相容且可容易地整合至半導體元件製造製程中。
圖14A至圖17B繪示在將晶圓102單體化之前將封蓋240接合至晶圓102的實施例。在圖1至圖4中所執行及關於圖1至圖4所述的步驟可在圖14A至圖14C中所示的步驟之前執行。在圖14A至圖14C中,封蓋240接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120。在一些實施例中,封蓋240可包括諸如矽、玻璃、金屬、聚合物或類似者的材料。封蓋240可具有在約10微米至約10,000微米的範圍內的厚度。
在圖14A所示的實施例中,封蓋240可經由熔融接合或類似者來接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120。具體來說,封蓋240可經由介電質至介電質接合來接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120,而不使用任何黏著材料(例如晶粒貼合膜)。接合可包含預接合及退火。在預接合期間,施加小按壓力以將封蓋240與密封體124、第一積體電路晶粒118以及第二積體電路晶粒120相抵按壓。在諸如室溫(例如約15℃至約30℃的範圍內的溫度)的低溫下執行預接合。在一些實施例中,氧化物(如自生氧化物)形成於封蓋240的底表面及密封體124、第一積體電路晶粒118以及第二積體電路晶粒120的頂表面處且用於接合。隨後,在後續的退火步驟中改善了接合強度,其中封蓋240及密封體124、第一積體電路晶粒118以及第二積體電路晶粒120在諸如約100℃至約400℃的範圍內的溫度的高溫下退火。在退火後,形成將封蓋240接
合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120的結合鍵(諸如熔融結合鍵)。舉例而言,結合鍵可為封蓋240與密封體124、第一積體電路晶粒118以及第二積體電路晶粒120之間的共價結合鍵。儘管圖14A將密封體124、第一積體電路晶粒118以及第二積體電路晶粒120說明為具有共面表面,但在一些實施例中,密封體124、第一積體電路晶粒118或第二積體電路晶粒120中的任一者的表面可凹入。在所述實施例中,封蓋240可接合至最遠離晶圓102設置的密封體124、第一積體電路晶粒118及/或第二積體電路晶粒120的任何表面。
在圖14B中,第二積體電路晶粒120的頂表面凹入密封體124及第一積體電路晶粒118的頂表面下方且封蓋240經由熔融接合與黏著劑202的組合接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120。黏著劑202可與上文關於圖12所描述的黏著劑164及黏著劑162相同或類似。密封體124及第一積體電路晶粒118的表面可經由熔融接合來接合至封蓋240,如上文關於圖14B中所示的實施例所述。圖14B將黏著劑202繪示為塗覆至第二積體電路晶粒120的表面以將封蓋240接合至第二積體電路晶粒120。然而,可將黏著劑202塗覆至密封體124、第一積體電路晶粒118及/或第二積體電路晶粒120中的任一者以將密封體124、第一積體電路晶粒118及/或第二積體電路晶粒120接合至封蓋240,並且熔融接合可用於將封蓋240接合至密封體124、第一積體電路晶粒118及/或第二積體電路晶粒120的剩餘部分。
在圖14C中,玻璃介質接合可用於將封蓋240接合至密
封體124、第一積體電路晶粒118以及第二積體電路晶粒120。密封體124、第一積體電路晶粒118及/或第二積體電路晶粒120中的任一者的頂表面可凹入。在圖14C中所示的實施例中,第一積體電路晶粒118及第二積體電路晶粒120的頂表面凹入。玻璃材料204(諸如玻璃膏、玻璃焊料或類似者)可塗覆至密封體124、第一積體電路晶粒118以及/或第二積體電路晶粒120中的任一者,諸如第一積體電路晶粒118及第二積體電路晶粒120。玻璃材料204可藉由網版印刷、旋轉塗佈或類似方法沉積。封蓋240可與密封體124、第一積體電路晶粒118以及第二積體電路晶粒120對準,並且可加熱玻璃材料204以回焊玻璃材料且將封蓋接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120。在一些實施例中,玻璃介質接合與熔融接合的組合可用於將封蓋240接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120。經由玻璃介質接合將封蓋240接合至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120可有助於在密封體124、第一積體電路晶粒118以及第二積體電路晶粒120上方提供平坦表面。
在圖15中,翻轉圖14的結構且晶粒連接件134及導電連接件146形成於晶圓102的背側上方。晶粒連接件可與導通孔104實體接觸且電性耦接至導通孔104。晶粒連接件134可為與其形成外部連接的導電柱、襯墊或類似者。晶粒連接件134可由諸如銅、鋁或類似者的金屬形成,並且可由例如鍍覆或類似方法形成。晶粒連接件134電連接至形成於晶圓102及內連線結構106中的元件。
導電連接件146可為球柵陣列封裝(BGA)連接件、焊料球、金屬柱、受控塌陷晶片連接(C4)凸塊、微凸塊、化學鍍鎳鈀浸金(ENEPIG)技術形成的凸塊或類似者。導電連接件146可包含導電材料,如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似者或其組合。在一些實施例中,導電連接件146藉由經由蒸鍍、電鍍、印刷、焊料轉移、植球或類似方法先形成焊料層來形成。一旦焊料層已形成於結構上,則可執行回焊以便將材料塑形成所期望的凸塊形狀。在另一實施例中,導電連接件146包括藉由濺鍍、印刷、電鍍、無電鍍覆、CVD或類似方法形成的金屬柱(如銅柱)。在導電連接件包括金屬柱的實施例中,金屬柱可不含焊料且具有實質上豎直側壁。在一些實施例中,金屬頂蓋層形成於金屬柱的頂部上。金屬頂蓋層可包含鎳、錫、錫鉛、金、銀、鈀、銦、鎳鈀金、鎳金、類似者或其組合,並且可由鍍覆製程形成。
在圖16中,單體化製程藉由沿切割道區鋸切來執行,從而形成半導體元件200。鋸切將個別半導體元件200彼此單體化。在單體化製程期間,可鋸切封蓋240、密封體124、內連線結構106以及晶圓102。單體化製程將晶圓102單體化以形成基底103。半導體元件200中的每一者可包含一個第一積體電路晶粒118及四個第二積體電路晶粒120,然而,任何數目的第一積體電路晶粒118及第二積體電路晶粒120可包含在半導體元件200中的每一者中。如圖16所示,封蓋240、密封體124、內連線結構106以及基底103的側表面可彼此對準。
另外在圖16中,通道242可形成於封蓋240中。通道242可在執行單體化製程之前或之後形成於封蓋240中。通道242可
與通道142相同或類似且可藉由上文關於圖9A至圖9L所述的製程中的任一者形成。此外,通道242可覆蓋上文關於圖9A至圖9L所述的區域中的任一者(例如通道242可覆蓋等於第一積體電路晶粒118、第二積體電路晶粒120的組合面積及密封體124的中間部分的區域的面積、等於第一積體電路晶粒118的區域的面積;小於第一積體電路晶粒118的區域的面積、或類似區域)。
在圖17A及圖17B中,基底150耦接至基底103且冷卻蓋板168耦接至封蓋240。基底150可與上文關於圖12所述的基底150相同或類似。基底150的接合墊152可經由回焊導電連接件146來接合至基底103的晶粒連接件134且底部填充物158可圍繞導電連接件146、晶粒連接件134以及接合墊152。接合墊152及底部填充物158可與上文關於圖12所述的接合墊152及底部填充物158相同或類似。
冷卻蓋板168可附接至封蓋240。冷卻蓋板168可與上文關於圖13A及圖13B所述的冷卻蓋板168相同或類似。在一些實施例中,如圖17B所示的實施例,可使用螺旋式固定件270將冷卻蓋板168附接至封蓋240。在使用螺旋式固定件270將冷卻蓋板168附接至封蓋240的實施例中,第一間隔件272可設置於基底150與冷卻蓋板168之間。第一間隔件272可用於提供冷卻蓋板168及基底150的恰當對準及間距。螺旋式固定件270可穿過藉由冷卻蓋板168及基底150形成的貫通孔。在一些實施例中,O形環或其他密封墊可插設於螺旋式固定件270及第一間隔件272與冷卻蓋板168或基底150中的任一者之間以密封包含基底103、第一積體電路晶粒118、第二積體電路晶粒120以及封蓋240的空間。
如上文所述,冷卻蓋板168可將冷卻劑(諸如液體冷卻劑)供應至封蓋240的通道242。提供通道242及使冷卻劑流過通道242改善了封蓋240的冷卻能力。此可允許諸如矽及類似者的材料置換封蓋240中的諸如銅的材料,從而降低成本。通道242可藉由諸如濕式蝕刻、晶粒鋸切、雷射切割或類似方法的低成本方法形成。封蓋240的材料可與半導體處理設備相容且可容易地整合至半導體元件製造製程中。
環結構266可附接至冷卻蓋板168及基底150。黏著劑264可用於將環結構266附接至冷卻蓋板168且黏著劑262可用於將環結構266附接至基底150。除了環結構266可具有高於環結構166高度的高度以外,環結構266、黏著劑264以及黏著劑262可與上文關於圖12所描述的環結構166、黏著劑164以及黏著劑162相同或類似。因此,環結構266可環繞包含封蓋240、密封體124、內連線結構106以及基底103的半導體元件200。黏著劑264及黏著劑262可為熱界面材料(TIM)或其他黏著劑。
圖18至圖21說明在晶圓102上方形成導電連接件146且隨後將晶圓102單體化以形成半導體元件300的實施例。在圖1至圖7中所執行及關於圖1至圖7所論述的步驟可在圖18中所示的步驟之前執行。在圖18中,導電連接件146在晶粒連接件134上形成。導電連接件146可與上文關於圖10所述的導電連接件146相同或類似。
在圖19中,單體化製程藉由例如在晶圓102的元件區之間沿切割道區鋸切來執行。鋸切將個別半導體元件300彼此單體化。所得單體化的半導體元件300可來自元件區中的任一者。單
體化製程將晶圓102單體化以形成基底303。單體化製程亦可鋸切穿過密封體124及內連線結構106。
另外在圖19中,執行載體基底剝離以使載體基底130自密封體124、第一積體電路晶粒118以及第二積體電路晶粒120脫離(或「剝離」)。在一些實施例中,剝離包含將諸如雷射光或UV光的光投影於離型層132上,使得離型層132在光的熱量下分解且可移除載體基底130。載體基底剝離可在執行單體化製程之前或之後執行。
在圖20中,基底150耦接至基底303。基底150可與上文關於圖12所描述的基底150相同或類似。基底150的接合墊152可經由回焊導電連接件146來接合至基底303的晶粒連接件134且底部填充物158可圍繞導電連接件146、晶粒連接件134以及接合墊152。接合墊152及底部填充物158可與上文關於圖12所描述的接合墊152及底部填充物158相同或類似。
在圖21中,封蓋140耦接至密封體124、第一積體電路晶粒118以及第二積體電路晶粒120且冷卻蓋板168耦接至封蓋140。封蓋140可與在單體化後的封蓋140相同或類似,如上文關於圖11所述。封蓋140可藉由以上描述方法中的任一者(諸如熔融接合(例如介電質至介電質接合)、玻璃介質接合、經由黏著劑、經由其組合或類似者)附接至半導體元件300。如圖21中所示,封蓋140可具有等於基底150的寬度的寬度。封蓋140可包含上文關於圖9A至圖9L所述的通道142中的任一者且通道142可覆蓋封蓋140的以上描述區域中的任一者。
此外,環結構166可附接至封蓋140及基底150。黏著劑
164可用於將環結構166附接至封蓋140且黏著劑162可用於將環結構166附接至基底150。環結構166、黏著劑164以及黏著劑162可與上文關於圖12所描述的環結構166、黏著劑164以及黏著劑162相同或類似。環結構166可環繞半導體元件300。黏著劑164及黏著劑162可為熱界面材料(TIM)或其他黏著劑。
冷卻蓋板168可附接至封蓋140。冷卻蓋板168可與上文關於圖13A及圖13B所述的冷卻蓋板168相同或類似。冷卻蓋板168可具有等於基底150寬度的寬度,並且如圖21所示,冷卻蓋板168、封蓋140、黏著劑164、環結構166、黏著劑162以及基底150的側表面可彼此對準。如上文所述,冷卻蓋板168可將冷卻劑(諸如液體冷卻劑)供應至封蓋140的通道142。提供通道142及使冷卻劑流過通道142改善了封蓋140的冷卻能力。此可允許諸如矽及類似者的材料置換封蓋140中的諸如銅的材料,從而降低成本。通道142可藉由諸如濕式蝕刻、晶粒鋸切、雷射切割或類似方法的低成本方法形成。封蓋140的材料可與半導體處理設備相容且可容易地整合至半導體元件製造製程中。
圖22A至圖23繪示其中具有小於半導體元件300寬度的寬度的封蓋440耦接至半導體元件300的實施例。在圖1至圖7以及圖18至圖20中所執行及關於圖1至圖7以及圖18至圖20所述的步驟可在圖22A所示的步驟之前執行。在圖22A至圖22C中,封蓋440耦接至半導體元件300的第一積體電路晶粒118。除了封蓋440具有小於半導體元件300寬度的寬度以外,封蓋440可由類似材料及藉由與上文關於圖9A至圖11所描述的封蓋140的彼等製程類似的製程形成且在耦接至半導體元件300之前單體
化。
在一些實施例中,封蓋440可包括諸如矽、玻璃、金屬、聚合物或類似者的材料。封蓋440可具有在約10微米至約10,000微米的範圍內的厚度。封蓋440可藉由以上描述方法中的任一者(諸如熔融接合(例如介電質至介電質接合)、玻璃介質接合、經由黏著劑、經由其組合或類似者)附接至半導體元件300。封蓋440可由晶圓形成且單體化製程可在晶圓上執行以形成個別的封蓋440。單體化製程可藉由沿切割道區或類似者鋸切來執行。通道442可在執行單體化製程之前或之後形成於封蓋440中。如圖22A至圖22C所示,封蓋440可具有等於第一積體電路晶粒118的寬度及面積的寬度及面積。然而,在其他實施例中,封蓋440的寬度及面積可等於第一積體電路晶粒118、第二積體電路晶粒120中的任一者的寬度及面積,第一積體電路晶粒118、第二積體電路晶粒120的組合面積,以及密封體124的中間部分的面積或類似者。
如圖22A至圖22C所示,封蓋440可包含形成於封蓋440的與接合半導體元件300的表面相對的表面中的通道442/通道442A。在圖22A至圖22C中,通道442/通道442A中的每一者彼此平行,然而,上文關於圖9A至圖9J所述的通道輪廓中的任一者可用於通道442/通道442A。在圖22A及圖22B所示的實施例中,由通道442覆蓋的封蓋440的面積可與半導體元件300的第一積體電路晶粒118的面積相同。通道442的最外側壁可與第一積體電路晶粒118的側壁對準或僅在第一積體電路晶粒118的側壁內部。在圖22C所示的實施例中,通道442A形成於封蓋440的區域中,所述區域小於半導體元件300的第一積體電路晶粒118
的區域。在一些實施例中,通道442A可形成於第一積體電路晶粒118的熱點區域上方。
在圖23中,冷卻蓋板168耦接至封蓋440且環結構附接至冷卻蓋板168及基底150。黏著劑264可用於將環結構266附接至冷卻蓋板168且黏著劑262可用於將環結構266附接至基底150。除了環結構266可具有高於環結構166高度的高度以外,環結構266、黏著劑264以及黏著劑262可與上文關於圖12所描述的環結構166、黏著劑164以及黏著劑162相同或類似。因此,環結構266可環繞封蓋440及包含密封體124、內連線結構106以及基底303的半導體元件300。黏著劑264及黏著劑262可為熱界面材料(TIM)或其他黏著劑。
冷卻蓋板168可附接至封蓋440。冷卻蓋板168可與上文關於圖13A及圖13B所述的冷卻蓋板168相同或類似。冷卻蓋板168可具有等於基底150寬度的寬度,並且如圖21所示,冷卻蓋板168、黏著劑264、環結構266、黏著劑262以及基底150的側表面可彼此對準。如上文所述,冷卻蓋板168可將冷卻劑(諸如液體冷卻劑)供應至封蓋440的通道442。提供通道442及使冷卻劑流過通道442改善了封蓋440的冷卻能力。此可允許諸如矽及類似者的材料置換封蓋440中的諸如銅的材料,從而降低成本。通道442可藉由諸如濕式蝕刻、晶粒鋸切、雷射切割或類似方法的低成本方法形成。封蓋440的材料可與半導體處理設備相容且可容易地整合至半導體元件製造製程中。
亦可包含其他特徵及製程。舉例而言,可包含測試結構以輔助對3D封裝或3DIC元件的驗證測試。舉例而言,測試結構
可包含形成於內連線結構中或基底上的測試墊,其允許測試3D封裝或3DIC、使用探針以及/或探測卡以及類似者。可對中間結構以及最終結構執行校驗測試。另外,本文中所揭露的結構及方法可結合併入有對已知良好的晶粒的中間校驗的測試方法而使用,以提高良率且降低成本。
實施例可實現各種優勢。舉例而言,將封蓋耦接至各種半導體元件且將液體冷卻劑供應至形成於封蓋中的通道可提供半導體元件的增強冷卻能力,同時藉由與習知半導體製程設備相容的具成本效益的製程形成。封蓋可藉由熔融接合或類似方法直接耦接至半導體元件的積體電路晶粒,其可降低熱阻且進一步改善了半導體元件的冷卻能力。因此,可增強冷卻能力同時降低成本。
根據一實施例,半導體元件包含:第一積體電路晶粒;封蓋,耦接至第一積體電路晶粒,封蓋包含在封蓋的與第一積體電路晶粒相對的表面中的多個通道;冷卻蓋板,耦接至與第一積體電路晶粒相對的封蓋;以及熱傳遞單元,經由管道配件耦接至冷卻蓋板,熱傳遞單元配置為以藉由冷卻蓋板將液體冷卻劑供應至多個通道。在一實施例中,封蓋藉由介電質至介電質結合鍵(dielectric-to-dielectric bond)耦接至第一積體電路晶粒。在一實施例中,半導體元件更包含橫向地圍繞第一積體電路晶粒的密封體,封蓋藉由介電質至介電質結合鍵耦接至密封體。在一實施例中,半導體元件更包含橫向地圍繞第一積體電路晶粒的密封體,封蓋的寬度等於第一積體電路晶粒的寬度。在一實施例中,半導體元件更包含橫向地圍繞第一積體電路晶粒的密封體,封蓋的寬度等於冷卻蓋板的寬度且大於密封體的寬度。在一實施例中,半
導體元件更包含環繞密封體的環結構,第一積體電路晶粒及環結構耦接至基底,並且基底的寬度等於封蓋的寬度。在一實施例中,多個通道設置於周邊內,所述周邊在第一平面中的第一面積小於在平行於第一平面的第二平面中的第一積體電路晶粒的第二面積。在一實施例中,第一積體電路晶粒及多個第二積體電路晶粒被密封體橫向地圍繞,封蓋的外側表面與密封體的外側表面對準,並且多個通道的側壁與第二積體電路晶粒的側表面對準。在一實施例中,多個通道包含第一多個通道及第二多個通道,第一多個通道中的每一者在第一方向上彼此平行延伸,第二多個通道中的每一者在第二方向上彼此平行延伸,第二方向垂直於第一方向。
根據另一實施例,半導體封裝件包含:基底;中介物,耦接至基底;第一積體電路晶粒,耦接至中介物的與基底相對的側面;封蓋,耦接至第一積體電路晶粒的與中介物相對的側面,封蓋包含在封蓋的與中介物相對的表面中的多個通道,封蓋藉由介電質至介電質結合鍵耦接至第一積體電路晶粒;以及冷卻蓋板,耦接至封蓋,冷卻蓋板與通道流體連通。在一實施例中,半導體封裝件更包含環結構,環結構藉由與冷卻蓋板接觸的第一黏著劑耦接至冷卻蓋板,環結構由第二黏著劑耦接至基底。在一實施例中,半導體封裝件更包含環結構,環結構藉由與封蓋接觸的第一黏著劑耦接至封蓋,環結構由第二黏著劑耦接至基底在一實施例中,半導體封裝件更包含橫向地圍繞第一積體電路晶粒的密封體以及位於密封體中的四個第二積體電路晶粒,多個通道的周邊與第一積體電路晶粒的兩個側壁及第二積體電路晶粒中的每一
者的兩個側壁對準。在一實施例中,多個通道的周邊與第一積體電路晶粒的周邊對準。在一實施例中,多個通道在剖面圖中為三角形。
根據又另一實施例,方法包含:將積體電路晶粒接合至基底;在基底上方形成密封體及橫向地圍繞積體電路晶粒;將封蓋接合至積體電路晶粒及密封體,接合包含形成介電質至介電質結合鍵,封蓋包含與積體電路晶粒及密封體相對的多個通道;將封蓋單體化;將冷卻蓋板接合至封蓋;以及使液體冷卻劑自冷卻蓋板流過多個通道。在一實施例中,方法更包含使用濕式蝕刻製程在封蓋中形成多個通道。在一實施例中,方法更包含使用晶粒鋸切製程在封蓋中形成多個通道。在一實施例中,方法更包含與封蓋同時單體化基底及密封體。在一實施例中,將封蓋接合至積體電路晶粒及密封體更包含在積體電路晶粒上方沉積黏著劑,介電質至介電質結合鍵形成於密封體與封蓋之間。
前文概述若干實施例的特徵,以使得本領域的技術人員可更好地理解本揭露內容的態樣。本領域的技術人員應瞭解,其可容易地使用本揭露內容作為設計或修改用於實行本文中所引入的實施例的相同目的及/或實現相同優勢的其他製程及結構的基礎。本領域的技術人員亦應認識到,此類等效構造並不脫離本揭露內容的精神及範疇,且本領域的技術人員可在不脫離本揭露內容的精神及範疇的情況下在本文中進行各種改變、替代及更改。
100:半導體元件
103、150:基底
104、156:導通孔
106:內連線結構
108:第一介電層
110:第一導電特徵
112、116、152、154:接合墊
114、146:導電連接件
118:第一積體電路晶粒
120:第二積體電路晶粒
122、158:底部填充物
124:密封體
134:晶粒連接件
140:封蓋
142:通道
162、164:黏著劑
166:環結構
168:冷卻蓋板
180:熱傳遞單元
182:管道配件
Claims (10)
- 一種半導體元件,包括:第一積體電路晶粒及多個第二積體電路晶粒,被密封體橫向地圍繞;封蓋,耦接至所述第一積體電路晶粒,所述封蓋包括在所述封蓋的與所述第一積體電路晶粒相對的表面中的多個通道,其中所述封蓋的外側表面與所述密封體的外側表面對準,所述多個通道的側壁與所述第二積體電路晶粒的側表面對準;冷卻蓋板,耦接至與所述第一積體電路晶粒相對的所述封蓋;以及熱傳遞單元,經由管道配件耦接至所述冷卻蓋板,其中所述熱傳遞單元配置為藉由所述冷卻蓋板將液體冷卻劑供應至所述多個通道。
- 如請求項1所述的半導體元件,其中所述封蓋藉由介電質至介電質結合鍵耦接至所述第一積體電路晶粒。
- 如請求項1所述的半導體元件,其中:所述封蓋藉由介電質至介電質結合鍵接合至所述密封體,並且所述封蓋藉由固定件耦接至所述冷卻蓋板。
- 如請求項1所述的半導體元件,更包括:環結構,環繞所述密封體,其中所述第一積體電路晶粒及所述環結構耦接至基底,並且藉由黏著劑將所述基底耦接至所述環結構。
- 如請求項1所述的半導體元件,其中所述多個通道包括第一多個通道及第二多個通道,所述第一多個通道中的每一 者在第一方向上彼此平行延伸,所述第二多個通道中的每一者在第二方向上彼此平行延伸,所述第二方向垂直於所述第一方向。
- 一種半導體封裝件,包括:基底;中介物,耦接至所述基底;第一積體電路晶粒,耦接至所述中介物的與所述基底相對的側面;密封體,橫向地圍繞所述第一積體電路晶粒;多個第二積體電路晶粒,位於所述密封體中;封蓋,耦接至所述第一積體電路晶粒的與所述中介物相對的側面,所述封蓋包括在所述封蓋的與所述中介物相對的表面中的多個通道,所述封蓋藉由介電質至介電質結合鍵耦接至所述第一積體電路晶粒,其中所述通道的周邊與所述第一積體電路晶粒的兩個側壁及所述第二積體電路晶粒中的一者的兩個側壁對準;以及冷卻蓋板,耦接至所述封蓋,其中所述冷卻蓋板與所述通道流體連通。
- 如請求項6所述的半導體封裝件,更包括:環結構,其中所述環結構藉由與所述冷卻蓋板接觸的第一黏著劑耦接至所述冷卻蓋板或者所述環結構藉由與所述封蓋接觸的第一黏著劑耦接至所述封蓋,其中所述環結構藉由第二黏著劑耦接至所述基底。
- 一種半導體封裝件的製造方法,包括:將積體電路晶粒接合至基底; 在所述基底上方形成密封體且橫向地圍繞所述積體電路晶粒;將封蓋接合至所述積體電路晶粒及所述密封體,其中所述接合包括形成介電質至介電質結合鍵,所述封蓋包括與所述積體電路晶粒及所述密封體相對的多個通道;單體化所述封蓋;將冷卻蓋板接合至所述封蓋;以及液體冷卻劑自所述冷卻蓋板流過所述多個通道。
- 如請求項8所述的半導體封裝件的製造方法,更包括:與所述封蓋同時單體化所述基底及所述密封體。
- 如請求項8所述的半導體封裝件的製造方法,其中將所述封蓋接合至所述積體電路晶粒及所述密封體更包括:在所述積體電路晶粒上方沉積黏著劑,其中所述介電質至介電質結合鍵形成於所述密封體與所述封蓋之間。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063058633P | 2020-07-30 | 2020-07-30 | |
US63/058,633 | 2020-07-30 | ||
US17/114,886 US11410910B2 (en) | 2020-07-30 | 2020-12-08 | Packaged semiconductor device including liquid-cooled lid and methods of forming the same |
US17/114,886 | 2020-12-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202205574A TW202205574A (zh) | 2022-02-01 |
TWI760125B true TWI760125B (zh) | 2022-04-01 |
Family
ID=77411532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110107433A TWI760125B (zh) | 2020-07-30 | 2021-03-03 | 半導體元件與半導體封裝件及其製造方法 |
Country Status (7)
Country | Link |
---|---|
US (2) | US11410910B2 (zh) |
EP (1) | EP3945565A1 (zh) |
JP (1) | JP2022027650A (zh) |
KR (1) | KR102501424B1 (zh) |
CN (1) | CN113675178B (zh) |
DE (1) | DE102020133291A1 (zh) |
TW (1) | TWI760125B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11574891B2 (en) * | 2021-01-26 | 2023-02-07 | Nanya Technology Corporation | Semiconductor device with heat dissipation unit and method for fabricating the same |
US11682602B2 (en) * | 2021-02-04 | 2023-06-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method of manufacture |
US20240038633A1 (en) * | 2022-07-28 | 2024-02-01 | Invensas Bonding Technologies, Inc. | Embedded cooling systems and methods of manufacturing embedded cooling systems |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5520244A (en) * | 1992-12-16 | 1996-05-28 | Sdl, Inc. | Micropost waste heat removal system |
US20200091113A1 (en) * | 2017-06-15 | 2020-03-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages Formed Using RDL-Last Process |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5403783A (en) | 1992-12-28 | 1995-04-04 | Hitachi, Ltd. | Integrated circuit substrate with cooling accelerator substrate |
US6983792B2 (en) * | 2002-11-27 | 2006-01-10 | The Aerospace Corporation | High density electronic cooling triangular shaped microchannel device |
US7272006B2 (en) * | 2005-09-30 | 2007-09-18 | Intel Corporation | IC coolant microchannel assembly with integrated attachment hardware |
JP2008124430A (ja) | 2006-10-18 | 2008-05-29 | Hitachi Ltd | パワー半導体モジュール |
JP2008159619A (ja) * | 2006-12-20 | 2008-07-10 | Shinko Electric Ind Co Ltd | 半導体装置 |
US7731079B2 (en) * | 2008-06-20 | 2010-06-08 | International Business Machines Corporation | Cooling apparatus and method of fabrication thereof with a cold plate formed in situ on a surface to be cooled |
US8519532B2 (en) * | 2011-09-12 | 2013-08-27 | Infineon Technologies Ag | Semiconductor device including cladded base plate |
US9391000B2 (en) * | 2012-04-11 | 2016-07-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for forming silicon-based hermetic thermal solutions |
US9224673B2 (en) | 2013-03-08 | 2015-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages for semiconductor devices, packaged semiconductor devices, and methods of cooling packaged semiconductor devices |
US9449896B2 (en) * | 2014-01-13 | 2016-09-20 | Stmicroelectronics Sa | Device comprising a three-dimensional integrated structure with simplified thermal dissipation, and corresponding fabrication method |
US10461014B2 (en) * | 2017-08-31 | 2019-10-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Heat spreading device and method |
US11177201B2 (en) * | 2017-11-15 | 2021-11-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages including routing dies and methods of forming same |
WO2019132957A1 (en) * | 2017-12-29 | 2019-07-04 | Intel Corporation | Microelectronic assemblies |
US20190326257A1 (en) * | 2018-04-24 | 2019-10-24 | Rahul Agarwal | High density fan-out packaging |
US11075133B2 (en) * | 2018-06-29 | 2021-07-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Underfill structure for semiconductor packages and methods of forming the same |
DK3620741T3 (da) * | 2018-09-04 | 2021-03-01 | Ovh | Termisk overførselsindretning med en fluidledning |
US11177192B2 (en) | 2018-09-27 | 2021-11-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device including heat dissipation structure and fabricating method of the same |
US11139223B2 (en) * | 2018-11-29 | 2021-10-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and manufacturing method thereof |
US10964625B2 (en) * | 2019-02-26 | 2021-03-30 | Google Llc | Device and method for direct liquid cooling via metal channels |
US11011448B2 (en) * | 2019-08-01 | 2021-05-18 | Intel Corporation | IC package including multi-chip unit with bonded integrated heat spreader |
-
2020
- 2020-12-08 US US17/114,886 patent/US11410910B2/en active Active
- 2020-12-14 DE DE102020133291.2A patent/DE102020133291A1/de active Pending
-
2021
- 2021-02-05 KR KR1020210016780A patent/KR102501424B1/ko active IP Right Grant
- 2021-02-26 CN CN202110220213.5A patent/CN113675178B/zh active Active
- 2021-03-03 TW TW110107433A patent/TWI760125B/zh active
- 2021-07-29 JP JP2021124798A patent/JP2022027650A/ja active Pending
- 2021-07-29 EP EP21188621.3A patent/EP3945565A1/en not_active Withdrawn
-
2022
- 2022-06-15 US US17/841,007 patent/US20220310482A1/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5520244A (en) * | 1992-12-16 | 1996-05-28 | Sdl, Inc. | Micropost waste heat removal system |
US20200091113A1 (en) * | 2017-06-15 | 2020-03-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages Formed Using RDL-Last Process |
Also Published As
Publication number | Publication date |
---|---|
KR20220015299A (ko) | 2022-02-08 |
EP3945565A1 (en) | 2022-02-02 |
DE102020133291A1 (de) | 2022-02-03 |
KR102501424B1 (ko) | 2023-02-21 |
CN113675178A (zh) | 2021-11-19 |
US20220310482A1 (en) | 2022-09-29 |
JP2022027650A (ja) | 2022-02-10 |
TW202205574A (zh) | 2022-02-01 |
US20220037231A1 (en) | 2022-02-03 |
CN113675178B (zh) | 2024-03-26 |
US11410910B2 (en) | 2022-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11018073B2 (en) | Heat spreading device and method | |
TWI744411B (zh) | 半導體裝置、晶粒堆疊結構、封裝結構及其製造方法 | |
TWI783269B (zh) | 封裝、半導體封裝及其形成方法 | |
TWI760125B (zh) | 半導體元件與半導體封裝件及其製造方法 | |
TWI796640B (zh) | 積體電路封裝及其形成方法 | |
US11264362B2 (en) | Semiconductor structure and method of fabricating the same | |
US20230014913A1 (en) | Heat Dissipation Structures for Integrated Circuit Packages and Methods of Forming the Same | |
KR20240005646A (ko) | 집적 회로 패키지 및 방법 | |
US20240021554A1 (en) | Integrated circuit package and method of forming thereof | |
TWI790702B (zh) | 半導體封裝及製造半導體封裝的方法 | |
US20240105550A1 (en) | Water Cooling System for Semiconductor Package | |
CN220963302U (zh) | 封装体装置 | |
CN220934062U (zh) | 冷却盖和包括其的封装的半导体装置 | |
US20240006270A1 (en) | Package with Improved Heat Dissipation Efficiency and Method for Forming the Same | |
US20240145342A1 (en) | Package with Heat Dissipation Structure and Method for Forming the Same | |
TW202414708A (zh) | 封裝體裝置與其形成方法 | |
TW202347662A (zh) | 積體電路封裝及其形成方法 | |
TW202341399A (zh) | 積體電路封裝及其形成方法 | |
TW202407821A (zh) | 積體電路封裝及其形成方法 |