TWI757129B - 電路板及應用其的電子裝置 - Google Patents

電路板及應用其的電子裝置 Download PDF

Info

Publication number
TWI757129B
TWI757129B TW110110327A TW110110327A TWI757129B TW I757129 B TWI757129 B TW I757129B TW 110110327 A TW110110327 A TW 110110327A TW 110110327 A TW110110327 A TW 110110327A TW I757129 B TWI757129 B TW I757129B
Authority
TW
Taiwan
Prior art keywords
circuit board
ground
circuit
layer
signal lines
Prior art date
Application number
TW110110327A
Other languages
English (en)
Other versions
TW202239286A (zh
Inventor
羅欽元
莊南卿
羅新慧
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110110327A priority Critical patent/TWI757129B/zh
Priority to US17/563,326 priority patent/US11553585B2/en
Application granted granted Critical
Publication of TWI757129B publication Critical patent/TWI757129B/zh
Publication of TW202239286A publication Critical patent/TW202239286A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0219Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0224Patterned shielding planes, ground planes or power planes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0243Printed circuits associated with mounted high frequency components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本發明公開一種電路板及應用其的電子裝置。電子裝置的電路板具有一積體電路元件設置區以及一電子元件設置區。電路板包括第一外線路層以及一內線路層。第一外線路層包括多條第一訊號線路以及至少一接地延伸部。多條第一訊號線路與至少一接地延伸部由積體電路元件設置區延伸至電子元件設置區。內線路層包括一接地部分以及至少一內訊號線路。接地部分定義出一開口區域,至少一內訊號線路由積體電路元件設置區下方延伸至電子元件設置區下方,並位於開口區域內。接地延伸部與開口區域在電路板的一厚度方向上相互重疊。

Description

電路板及應用其的電子裝置
本發明涉及一種電路板及應用其的電子裝置,特別是涉及一種可高速傳輸訊號的電路板及應用其的電子裝置。
在現有的電子裝置中,積體電路封裝元件(如:系統整合晶片)被設置在電路基板上,並通過電路基板而電性連接於其他電子元件,如:記憶體元件。在現有技術中,電路基板通常包括四層導電層,其中位於內層的兩層導電層分別作為電源平面(power plane)與接地平面(ground plane),而位於最外側的兩層導電層,是用以建立積體電路封裝元件與電子元件之間的電性連結。
具體而言,位於電路基板最外側的每一導電層都會包括多條訊號走線以及多條接地走線,以在積體電路封裝元件與其它電子元件之間傳遞訊號。為了減少訊號走線之間的串擾,並維持訊號完整性,其中一個現有技術手段是使多條訊號走線與多條接地走線符合接地-訊號-訊號-接地(G-S-S-G)的配置。
隨著電子產品逐漸朝向輕薄短小的趨勢發展,電路基板的體積也需要被進一步縮減。然而,在現有技術中,進一步縮減電路基板的體積,可能需要減少接地走線的數量。如此,兩條緊鄰的訊號走線之間的串擾會更加嚴重。若要降低訊號走線之間的串擾以符合訊號傳輸的需求,就需要加大兩相鄰的訊號走線之間的間距,或者是增加電路基板的導電層的數量。
然而,增加兩相鄰的訊號走線之間的間距,必然要擴增電路基板的面積來增加訊號走線與接地走線的佈設區域。另一方面,增加導電層的數量不僅會增加電路基板的尺寸,也會增加電路基板的製作成本。據此,如何縮減電路基板面積或體積,又能減少訊號走線之間的串擾,使電子裝置的訊號傳輸品質符合要求,仍為本領域技術人員所欲解決的課題之一。
本發明所要解決的技術問題在於,針對現有技術的不足提供一種電路板及應用其的電子裝置,可縮減電路板尺寸,又可維持訊號傳輸品質,而允許電子裝置具有更高的訊號傳輸速率。
為了解決上述的技術問題,本發明所採用的其中一技術方案是提供一種電路板,其具有一積體電路元件設置區以及一電子元件設置區。電路板包括第一外線路層以及一內線路層。第一外線路層包括多條第一訊號線路以及至少一接地延伸部。多條第一訊號線路與至少一接地延伸部由積體電路元件設置區延伸至電子元件設置區。內線路層包括一接地部分以及至少一內訊號線路。接地部分定義出一開口區域,至少一內訊號線路由積體電路元件設置區下方延伸至電子元件設置區下方,並位於開口區域內。接地延伸部與開口區域在電路板的一厚度方向上相互重疊。
為了解決上述的技術問題,本發明所採用的另外一技術方案是提供一種電子裝置,其包括上述的電路板、積體電路元件以及電子元件。積體電路元件設置於電路板上,並位於積體電路元件設置區。電子元件設置於電路板上,並位於電子元件設置區。電子元件與積體電路元件通過電路板電性連接。
本發明的其中一有益效果在於,本發明所提供的電路板及應用其的電子裝置,其能通過“第一外線路層包括多條第一訊號線路以及至少一接地延伸部”、“內線路層包括一接地部分以及至少一內訊號線路,其中,接地部分定義出一開口區域,至少一內訊號線路位於開口區域內”以及“接地延伸部與開口區域在電路板的一厚度方向上相互重疊”的技術方案,可在縮減電路板體積時,維持電子裝置的訊號傳輸品質。
為使能更進一步瞭解本發明的特徵及技術內容,請參閱以下有關本發明的詳細說明與圖式,然而所提供的圖式僅用於提供參考與說明,並非用來對本發明加以限制。
以下是通過特定的具體實施例來說明本發明所公開有關“電路板及應用其的電子裝置”的實施方式,本領域技術人員可由本說明書所公開的內容瞭解本發明的優點與效果。本發明可通過其他不同的具體實施例加以施行或應用,本說明書中的各項細節也可基於不同觀點與應用,在不背離本發明的構思下進行各種修改與變更。另外,本發明的附圖僅為簡單示意說明,並非依實際尺寸的描繪,事先聲明。以下的實施方式將進一步詳細說明本發明的相關技術內容,但所公開的內容並非用以限制本發明的保護範圍。另外,本文中所使用的術語“或”,應視實際情況可能包括相關聯的列出項目中的任一個或者多個的組合。
[第一實施例]
請參照圖1,圖1為本發明第一實施例的電子裝置的局部俯視示意圖。本發明實施例的電子裝置Z1包括電路板1、積體電路元件2以及電子元件3。
積體電路元件2例如是中央處理器(CPU)或者是圖形處理器(GPU),其可以是系統整合晶片(system on chip, SoC)的封裝結構。另外,本發明實施例的積體電路元件2適用於高速(如:以每秒4000Mb的速率)傳遞訊號。
電子元件E1例如是記憶體元件、被動元件或者是離散式元件等等,本發明並不限制。記憶體元件例如是動態隨機存取記憶體(DRAM),快閃記憶體等。被動元件例如是電阻、電容或電感,而離散式元件例如是電晶體或是二極體,但本發明並不以此為限。在圖1中,繪示一個電子元件3為例,但電子元件 的數量與種類並不限制。在其他實施例中,電子元件3也可以有多個。
如圖1所示,本實施例的電路板1具有一積體電路元件設置區CR以及一電子元件設置區PR。積體電路元件2與電子元件3都設置在電路板1上,並分別位於積體電路元件設置區CR與電子元件設置區PR。積體電路元件2與電子元件3可通過電路板1而彼此電性連接,以相互傳遞訊號。在一實施例中,積體電路元件2與電子元件3之間的訊號傳輸速率較高,例如:以超過每秒4000Mb的速率,來傳輸訊號。據此,在積體電路元件2高速傳輸訊號時,本發明實施例所提供的電路板1不僅具有較小的尺寸,還可用以降低訊號串擾。
參閱圖1至圖3,其中,圖2為圖1的電路板在區域II的局部放大示意圖,且圖3為圖2中沿線III-III的剖面示意圖。電路板1包括第一外線路層10、一內線路層11、一電源導電層12以及一第二外線路層13。
第一外線路層10、內線路層11、電源導電層12以及第二外線路層13在一垂直方向上彼此分隔設置。具體而言,如圖3所示,本發明實施例的電路板1還包括多層絕緣層14a~14c,且第一外線路層10、一內線路層11、一電源導電層12以及一第二外線路層13中相鄰的任兩層會通過一絕緣層14a~14c而彼此分隔。另外,第一外線路層10與第二外線路層13是分別位於電路板1的兩相反側。內線路層11與電源導電層12埋設於電路板1內,並共同位於第一外線路層10與第二外線路層13之間。
請再參照圖1與圖2,第一外線路層10包括多條第一訊號線路10s以及至少一接地延伸部G1(圖1繪示兩個為例)。須說明的是,圖1所示的第一外線路層10的圖案已被簡化,以便於說明本發明。也就是說,第一外線路層10的線路佈局,例如:第一訊號線路10s以及接地延伸部G1的數量與位置,可以根據實際需求來調整,本發明並不限制。
多條第一訊號線路10s可由積體電路元件設置區CR內的延伸至電子元件設置區PR。舉例而言,第一外線路層10可包括多個位於積體電路元件設置區CR內的焊墊(圖未示),以及多個位於電子元件設置區PR內的焊墊(圖未示)。多條第一訊號線路10s可由積體電路元件設置區CR內的焊墊延伸至電子元件設置區PR的焊墊。當積體電路元件2與電子元件3通過多個焊墊,而分別設置在積體電路元件設置區CR與電子元件設置區PR時,積體電路元件2與電子元件3之間可通過多條第一訊號線路10s來傳遞訊號。
如圖1所示,至少一接地延伸部G1會由積體電路元件設置區CR延伸至電子元件設置區PR。請參照圖2,接地延伸部G1的寬度會大於每一條第一訊號線路10s的線寬。值得一提的是,本實施例的接地延伸部G1並未設置任何導電孔。也就是說,本實施例的接地延伸部G1實質上為無導電孔的接地線路。在一實施例中,接地延伸部G1可通過積體電路元件2或者電子元件3的其中一接地端而被接地,但本發明並不限制。
多條第一訊號線路10s可被接地延伸部G1區分為至少兩個群組,而接地延伸部G1是位於兩群組之間。另外,兩個群組中,第一訊號線路10s的數量可以相同或不同,本發明並不限制。當第一外線路層10具有多個接地延伸部G1時,多條第一訊號線路10s也可以被區分為多個群組,在每兩個相鄰的群組之間設置一接地延伸部G1。
如圖1所示,本實施例的第一外線路層10包括兩個接地延伸部G1,而使多條第一訊號線路10s被區分為三個群組,但本發明不以此為限。進一步而言,第一外線路層10還包括一第一接地區10G,且第一接地區10G圍繞積體電路元件設置區CR、電子元件設置區PR、多條第一訊號線路10s與兩個接地延伸部G1。據此,第一接地區10G的面積會大於接地延伸部G1的面積。
舉例而言,位於第一接地區10G與(左側)接地延伸部G1之間的其中一部分第一訊號線路10s被定義為第一群組,位於兩個接地延伸部G1之間的另一部份第一訊號線路10s被定義為第二群組,且位於(右側)接地延伸部G1與第一接地區10G之間的其他第一訊號線路10s被定義為第三群組。如圖1所示,值得注意的是,本實施例的其中一個群組(如:第一群組或第三群組)中,任兩相鄰的第一訊號線路10s之間並未再設置任何接地線路。當積體電路元件2與電子元件3進行資料傳輸時,在第一訊號線路10s所產生的雜訊可被耦合至鄰近的第一接地區10G或者接地延伸部G1而被去除。然而,在其他實施例中,第一外線路層10也可以具有接地線路,其設置於其中兩條相鄰的第一訊號線路10s之間,以進一步減少訊號互擾。
另外,請參照圖3以及圖4,其中圖4為本發明第一實施例的內線路層的局部俯視示意圖。內線路層11包括一接地部分11G以及至少一內訊號線路11s(圖3與圖4繪示多條為例)。
如圖3所示,接地部分11G與第一外線路層10的多條第一訊號線路10s會在電路板1的厚度方向上相互重疊,以對多條第一訊號線路10s提供屏蔽,並降低訊號互擾。須說明的是,在現有的電路基板中,位於電路基板內層的導電層通常是完整的接地平面,而不會具有訊號線路。相較之下,本發明實施例中,接地部分11G定義出至少一開口區域11H(圖4繪示兩個為例)。開口區域11H會由積體電路元件設置區CR的下方延伸到電子元件設置區PR的下方,用以設置至少一條內訊號線路11s。
多條內訊號線路11s也可被設置於用來傳輸積體電路元件2與電子元件3之間的訊號。如圖3與圖4所示,內訊號線路11s是設置在開口區域11H內,並由積體電路元件設置區CR的下方延伸至電子元件設置區PR下方。
請一併參照圖1與圖4,本實施例的電路板1可進一步包括多個訊號導電柱15。每一訊號導電柱15會由第一外線路層10向下延伸至內線路層11,並連接至對應的內訊號線路11s。詳細而言,每一條內訊號線路11s會連接於兩個訊號導電柱15,其中一個訊號導電柱15位於積體電路元件設置區CR,而另一個訊號導電柱15是位於電子元件設置區PR。兩個訊號導電柱15都穿過絕緣層14a~14c而分別連接於對應的內訊號線路11s之兩端部。在一實施例中,訊號導電柱15會貫穿電路板1的所有絕緣層14a~14c,而延伸至第二外線路層13,但本發明不以此為限。在另一實施例中,訊號導電柱15是由第一外線路層10延伸至內線路層11,而不會再向下延伸至第二外線路層13。
如圖3所示,值得注意的是,開口區域11H的位置會對應於第一外線路層10的接地延伸部G1的位置。接地延伸部G1與對應的開口區域11H在電路板1的厚度方向上會相互重疊。在本實施例中,接地延伸部G1的寬度會大於或等於開口區域11H的寬度。據此,接地延伸部G1與內訊號線路11s也會在電路板1的厚度方向上重疊,而可對內訊號線路11s提供屏蔽。在本實施例中,接地延伸部G1的寬度會大於內訊號線路11s的寬度。
值得注意的是,在本實施例中,位於開口區域11H內的任兩相鄰的內訊號線路11s之間,並沒有設置其他接地線路。然而,在其他實施例中,也可以根據實際模擬結果,在其中兩相鄰的內訊號線路11s之間,設置與接地部分11G電性連接的接地線路,來進一步降低內訊號線路11s之間的互擾。
基於上述,在本發明實施例的電子裝置Z1中,通過將其中一部分用來傳輸訊號的訊號線路(即內訊號線路11s)設置於電路板1內,可進一步縮減電路板1的尺寸。除此之外,其中一部分第一訊號線路11s與另一部分第一訊號線路11s可通過接地延伸部G1彼此分隔開,而減少訊號干擾。據此,本發明實施例的電路板1不僅具有較小的體積,在配合積體電路元件2與電子元件3運作時,也可以抑制訊號之間的互擾,而使電子裝置Z1具有較佳的訊號傳輸品質。
請再參照圖3,第二外線路層13包括第二接地區13G以及多條第二訊號線路13s。與多條第一訊號線路10s相似,多條第二訊號線路13s會由積體電路元件設置區CR下方延伸至電子元件設置區PR下方,並通過多個導電柱而連接於積體電路元件2與電子元件3。須說明的是,多條第二訊號線路13s的位置並不一定要與多條第一訊號線路10s或者內訊號線路11s的位置有任何特定的對應關係,而可以根據實際需求來調整。
電源導電層12位於內線路層11與第二外線路層13之間。當積體電路元件2與電子元件3設置在電路板1上時,可通過電路板1內的電源線路(圖未示),而與積體電路元件2以及電子元件3電性連接。在本實施例中,電源導電層12並不具有任何訊號線路。既然電源導電層12位於內線路層11與第二外線路層13之間,電源導電層12可用以避免內訊號線路11s與第二訊號線路13s相互串擾。然而,上述所舉的例子只是其中一可行的實施例而並非用以限定本發明。
[第二實施例]
請參照圖5至圖7,圖5為本發明第二實施例的電子裝置的局部俯視示意圖,圖6為圖5的電路板在區域VI的局部放大示意圖,而圖7為圖6中沿線VII-VII的剖面示意圖。本實施例的電子裝置Z2與第一實施例的電子裝置Z1相同或相似的元件具有相同或相似的標號,且相同的部分不在贅述。
在本實施例中,第一外線路層10還進一步包括至少一第一接地線路10g。第一接地線路10g與多條第一訊號線路10s並列,並由積體電路元件設置區CR延伸至電子元件設置區PR。如圖5所示,多條第一訊號線路10s的一部分位於接地延伸部G1與第一接地線路10g之間。此外,如圖5與圖6所示,接地延伸部G1的寬度會大於第一接地線路10g的寬度。
請參照圖7,第一接地線路10g會與內線路層11的接地部分11G在電路板1的厚度方向上相互重疊,但第一接地線路10g與開口區域11H在厚度方向上完全不重疊。在本實施例中,接地延伸部G1的寬度會大於開口區域11H的寬度,而可屏蔽位於開口區域11H內的多條內訊號線路11s。
另外,請參照圖5,電路板1還進一步包括多個接地導電柱16,多個接地導電柱16分別位於第一接地線路10g的不同位置。請配合參照圖5以及圖7,具體而言,每一個接地導電柱16會由第一接地線路10g延伸至內線路層11的接地部分11G,進而使第一接地線路10g與接地部分11G電性連接。在本實施例中,每一個接地導電柱16還會由內線路層11繼續向下延伸至第二外線路層13。
進一步而言,本實施例的第二外線路層13包括至少一第二接地線路13g。接地導電柱16可由內線路層11的接地部分11G延伸至第二接地線路13g,以使第二接地線路13g電性連接於內線路層11的接地部分11G。
另外,在本實施例中,電源導電層12還具有多個絕緣孔12h,以分別對應於多個接地導電柱16。具體而言,每一接地導電柱16會通過絕緣孔12h而與電源導電層12電性絕緣。在一實施例中,絕緣孔12h內可被填入絕緣材料,以隔絕接地導電柱16與電源導電層12。
值得一提的是,雖然本發明實施例的電路板1的第一外線路層10新增第一接地線路10g可能會使電路板1的尺寸略為增加,但是相較於完全採用接地-訊號-訊號-接地(G-S-S-G)的方式來配置多條訊號走線與多條接地走線的現有電路基板而言,本實施例的電路板1仍會具有較小的尺寸。也就是說,只要使內線路層11具有一部分用以傳輸訊號的內訊號線路11s,並在第一外線路層10設置對應於這些內訊號線路11s的接地延伸部G1,即可縮減電路板1的整體體積。另外,儘管本實施例所提供的電路板1具有較小的體積,但是本實施例的電路板1可使電子裝置Z1運作時具有較佳的訊號傳輸品質。
[實施例的有益效果]
本發明的其中一有益效果在於,本發明所提供的電路板及應用其的電子裝置,其能通過“第一外線路層10包括多條第一訊號線路10s以及至少一接地延伸部G1”、“內線路層11包括一接地部分11G以及至少一內訊號線路11s,其中,接地部分11G定義出一開口區域11H,至少一內訊號線路11s位於開口區域11H內”以及“接地延伸部G1與開口區域11H在電路板1的一厚度方向上相互重疊”的技術方案,可使電路板1具有較小的體積,又能降低第一訊號線路10s以及內訊號線路11s之間的串擾,而使電子裝置Z1, Z2的訊號傳輸品質可符合要求,甚至更好。
更進一步來說,相較於以接地-訊號-訊號-接地(G-S-S-G)的方式來配置多條訊號走線與多條接地走線的現有電路基板而言,本發明實施例的電路板1的面積至少可被縮減至現有電路基板的0.64倍。
在以每秒鐘4266Mbps的傳輸速率,對現有的電路基板以及本發明實施例的電路板1進行模擬測試之後,模擬測試結果顯示,使用本發明實施例的電路板1的電子裝置Z1, Z2的訊號傳輸品質不僅沒有降低,反而更好。也就是說,通過本發明的技術手段,可以在不犧牲訊號傳輸品質的情況下,縮小電路板1體積。除此之外,應用本發明實施例所提供的電路板1,積體電路元件2(例如是系統整合晶片)與電子元件3(例如是動態隨機存取記憶體)可被允許以更高的訊號傳輸速率來傳輸資料。
以上所公開的內容僅為本發明的優選可行實施例,並非因此侷限本發明的申請專利範圍,所以凡是運用本發明說明書及圖式內容所做的等效技術變化,均包含於本發明的申請專利範圍內。
Z1, Z2:電子裝置 1:電路板 CR:積體電路元件設置區 PR:電子元件設置區 10:第一外線路層 10s:第一訊號線路 10G:第一接地區 G1:接地延伸部 10g:第一接地線路 11:內線路層 11G:接地部分 11H:開口區域 11s:內訊號線路 12:電源導電層 12h:絕緣孔 13:第二外線路層 13G:第二接地區 13s:第二訊號線路 13g:第二接地線路 14a~14c:絕緣層 15:訊號導電柱 16:接地導電柱 2:積體電路元件 3:電子元件
圖1為本發明第一實施例的電子裝置的局部俯視示意圖。
圖2為圖1的電路板在區域II的局部放大示意圖。
圖3為圖2中沿線III-III的剖面示意圖。
圖4為本發明第一實施例的內線路層的局部俯視示意圖。
圖5為本發明第二實施例的電子裝置的局部俯視示意圖。
圖6為圖5的電路板在區域VI的局部放大示意圖。
圖7為圖6中沿線VII-VII的剖面示意圖。
Z1:電子裝置
1:電路板
CR:積體電路元件設置區
PR:電子元件設置區
10:第一外線路層
10s:第一訊號線路
10G:第一接地區
G1:接地延伸部
11s:內訊號線路
15:訊號導電柱
2:積體電路元件
3:電子元件

Claims (10)

  1. 一種電路板,其具有一積體電路元件設置區以及一電子元件設置區,且所述電路板包括: 一第一外線路層,所述第一外線路層包括多條第一訊號線路以及至少一接地延伸部,多條所述第一訊號線路與至少一所述接地延伸部由所述積體電路元件設置區延伸至所述電子元件設置區;以及 一內線路層,所述內線路層包括一接地部分以及至少一內訊號線路,其中,所述接地部分定義出一開口區域,至少一所述內訊號線路由所述積體電路元件設置區下方延伸至所述電子元件設置區下方,並位於所述開口區域內; 其中,所述接地延伸部與所述開口區域在所述電路板的一厚度方向上相互重疊。
  2. 如請求項1所述的電路板,還進一步包括:一第二外線路層,其中,所述第一外線路層與所述第二外線路層分別位於所述電路板的兩相反側,所述內線路層埋設於所述電路板內並位於所述第一外線路層與第二外線路層之間。
  3. 如請求項2所述的電路板,還進一步包括:一電源導電層,所述電源導電層位於所述內線路層與所述第二外線路層之間。
  4. 如請求項1所述的電路板,其中,多條所述第一訊號線路與所述接地部分在所述厚度方向上相互重疊。
  5. 如請求項1所述的電路板,其中,所述接地延伸部的寬度大於每一所述第一訊號線路的線寬,且所述接地延伸部的寬度大於或等於所述開口區域的寬度。
  6. 如請求項1所述的電路板,其中,多條所述第一訊號線路被區分為一第一群組以及一第二群組,所述接地延伸部位於所述第一群組與所述第二群組之間。
  7. 如請求項1所述的電路板,其中,所述第一外線路層還進一步包括: 一第一接地線路,所述第一接地線路與多條所述第一訊號線路並列,並由所述積體電路元件設置區延伸至所述電子元件設置區,其中,多條所述第一訊號線路中的一部分位於所述接地延伸部與所述第一接地線路之間,所述接地延伸部的寬度大於所述第一接地線路的線寬,且所述第一接地線路與所述開口區域在所述厚度方向上不重疊;以及 多個接地導電柱,多個所述接地導電柱分別由所述第一接地線路的不同位置延伸至所述內線路層的所述接地部分。
  8. 如請求項1所述的電路板,還進一步包括: 一絕緣層,其位於所述第一外線路層與所述內線路層之間;以及 兩個訊號導電柱,其中,兩個所述訊號導電柱分別位於所述積體電路元件設置區以及所述電子元件設置區,且兩個所述訊號導電柱穿過所述絕緣層而分別連接於所述內訊號線路的兩端部。
  9. 如請求項1所述的電路板,其中,所述接地延伸部的寬度大於至少一所述內訊號線路的線寬,且所述接地延伸部與至少一所述內訊號線路在所述厚度方向上重疊。
  10. 一種電子裝置,其包括: 如請求項1至9任一項所述的電路板; 一積體電路元件,其設置於所述電路板上,並位於所述積體電路元件設置區;以及 一電子元件,其設置於所述電路板上,並位於所述電子元件設置區,其中,所述電子元件與所述積體電路元件通過所述電路板電性連接。
TW110110327A 2021-03-23 2021-03-23 電路板及應用其的電子裝置 TWI757129B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110110327A TWI757129B (zh) 2021-03-23 2021-03-23 電路板及應用其的電子裝置
US17/563,326 US11553585B2 (en) 2021-03-23 2021-12-28 Circuit board and electronic apparatus using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110110327A TWI757129B (zh) 2021-03-23 2021-03-23 電路板及應用其的電子裝置

Publications (2)

Publication Number Publication Date
TWI757129B true TWI757129B (zh) 2022-03-01
TW202239286A TW202239286A (zh) 2022-10-01

Family

ID=81710540

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110110327A TWI757129B (zh) 2021-03-23 2021-03-23 電路板及應用其的電子裝置

Country Status (2)

Country Link
US (1) US11553585B2 (zh)
TW (1) TWI757129B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI605734B (zh) * 2016-12-21 2017-11-11 財團法人工業技術研究院 差動訊號傳輸電路板
WO2020020009A1 (zh) * 2018-07-23 2020-01-30 维沃移动通信有限公司 电路板组件及终端
TWI700861B (zh) * 2019-02-15 2020-08-01 瑞昱半導體股份有限公司 具有雜訊抑制機制的電子裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI605734B (zh) * 2016-12-21 2017-11-11 財團法人工業技術研究院 差動訊號傳輸電路板
TW201824963A (zh) * 2016-12-21 2018-07-01 財團法人工業技術研究院 差動訊號傳輸電路板
WO2020020009A1 (zh) * 2018-07-23 2020-01-30 维沃移动通信有限公司 电路板组件及终端
TWI700861B (zh) * 2019-02-15 2020-08-01 瑞昱半導體股份有限公司 具有雜訊抑制機制的電子裝置

Also Published As

Publication number Publication date
US11553585B2 (en) 2023-01-10
US20220312579A1 (en) 2022-09-29
TW202239286A (zh) 2022-10-01

Similar Documents

Publication Publication Date Title
US7514789B1 (en) Ball grid array package-to-board interconnect co-design apparatus
US7277298B2 (en) Multi-terminal device and printed wiring board
CN103458611B (zh) 层叠型半导体封装、印刷布线板和印刷电路板
TWI572256B (zh) 線路板及電子總成
CN112133687B (zh) 一种多通道dds芯片基板封装结构及方法
US9681554B2 (en) Printed circuit board
US20140078702A1 (en) Multilayer printed circuit board
JP2000349192A (ja) 半導体集積回路およびプリント配線板
JP2001007249A (ja) パッケージ基板及びこれを備えた半導体装置
US20070194434A1 (en) Differential signal transmission structure, wiring board, and chip package
US9773725B2 (en) Coreless multi-layer circuit substrate with minimized pad capacitance
US20070120192A1 (en) Method and apparatus that provides differential connections with improved ESD protection and routing
US7732904B2 (en) Multi-surface contact IC packaging structures and assemblies
TWI757129B (zh) 電路板及應用其的電子裝置
US6662250B1 (en) Optimized routing strategy for multiple synchronous bus groups
JP2007335618A (ja) プリント回路基板
CN112151506B (zh) 电子封装结构及其晶片
US10790223B2 (en) Integrated circuit package element and load board thereof
JP7486955B2 (ja) 印刷回路基板を含む半導体モジュール
CN115175450A (zh) 电路板及使用电路板的电子装置
CN109509737B (zh) 电子封装构件以及电路布局结构
CN113498248B (zh) 电路板组件及应用其的电子装置
US11869845B2 (en) Semiconductor package device and semiconductor wiring substrate thereof
KR101297192B1 (ko) 화상형성장치, 칩, 및, 칩 패키지
KR20210045876A (ko) 반도체 패키지