TWI756481B - 微機電組件及其製造方法 - Google Patents
微機電組件及其製造方法 Download PDFInfo
- Publication number
- TWI756481B TWI756481B TW107136213A TW107136213A TWI756481B TW I756481 B TWI756481 B TW I756481B TW 107136213 A TW107136213 A TW 107136213A TW 107136213 A TW107136213 A TW 107136213A TW I756481 B TWI756481 B TW I756481B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- silicon
- cmos circuit
- mems
- germanium
- Prior art date
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00777—Preserve existing structures from alteration, e.g. temporary protection during manufacturing
- B81C1/00785—Avoid chemical alteration, e.g. contamination, oxidation or unwanted etching
- B81C1/00801—Avoid alteration of functional structures by etching, e.g. using a passivation layer or an etch stop layer
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0009—Structural features, others than packages, for protecting a device against environmental influences
- B81B7/0025—Protection against chemical alteration
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00015—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
- B81C1/00222—Integrating an electronic processing unit with a micromechanical structure
- B81C1/00246—Monolithic integration, i.e. micromechanical structure and electronic processing unit are integrated on the same substrate
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00436—Shaping materials, i.e. techniques for structuring the substrate or the layers on the substrate
- B81C1/00444—Surface micromachining, i.e. structuring layers on the substrate
- B81C1/00468—Releasing structures
- B81C1/00476—Releasing structures removing a sacrificial layer
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2201/00—Specific applications of microelectromechanical systems
- B81B2201/04—Optical MEMS
- B81B2201/042—Micromirrors, not used as optical switches
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2207/00—Microstructural systems or auxiliary parts thereof
- B81B2207/01—Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS
- B81B2207/015—Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS the micromechanical device and the control or processing electronics being integrated on the same substrate
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0101—Shaping material; Structuring the bulk substrate or layers on the substrate; Film patterning
- B81C2201/0102—Surface micromachining
- B81C2201/0105—Sacrificial layer
- B81C2201/0109—Sacrificial layers not provided for in B81C2201/0107 - B81C2201/0108
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0101—Shaping material; Structuring the bulk substrate or layers on the substrate; Film patterning
- B81C2201/0128—Processes for removing material
- B81C2201/013—Etching
- B81C2201/0132—Dry etching, i.e. plasma etching, barrel etching, reactive ion etching [RIE], sputter etching or ion milling
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0101—Shaping material; Structuring the bulk substrate or layers on the substrate; Film patterning
- B81C2201/0128—Processes for removing material
- B81C2201/013—Etching
- B81C2201/0133—Wet etching
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0101—Shaping material; Structuring the bulk substrate or layers on the substrate; Film patterning
- B81C2201/0128—Processes for removing material
- B81C2201/013—Etching
- B81C2201/0135—Controlling etch progression
- B81C2201/014—Controlling etch progression by depositing an etch stop layer, e.g. silicon nitride, silicon oxide, metal
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0174—Manufacture or treatment of microstructural devices or systems in or on a substrate for making multi-layered devices, film deposition or growing
- B81C2201/0176—Chemical vapour Deposition
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0174—Manufacture or treatment of microstructural devices or systems in or on a substrate for making multi-layered devices, film deposition or growing
- B81C2201/0181—Physical Vapour Deposition [PVD], i.e. evaporation, sputtering, ion plating or plasma assisted deposition, ion cluster beam technology
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2203/00—Forming microstructural systems
- B81C2203/07—Integrating an electronic processing unit with a micromechanical structure
- B81C2203/0707—Monolithic integration, i.e. the electronic processing unit is formed on or in the same substrate as the micromechanical structure
- B81C2203/0735—Post-CMOS, i.e. forming the micromechanical structure after the CMOS circuit
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2203/00—Forming microstructural systems
- B81C2203/07—Integrating an electronic processing unit with a micromechanical structure
- B81C2203/0707—Monolithic integration, i.e. the electronic processing unit is formed on or in the same substrate as the micromechanical structure
- B81C2203/0757—Topology for facilitating the monolithic integration
- B81C2203/0771—Stacking the electronic processing unit and the micromechanical structure
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B26/00—Optical devices or arrangements for the control of light using movable or deformable optical elements
- G02B26/08—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
- G02B26/0816—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements
- G02B26/0833—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Health & Medical Sciences (AREA)
- General Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Computer Hardware Design (AREA)
- Micromachines (AREA)
Abstract
本發明的微機電組件中,至少一微機電元件(5)、多個電性接觸元件(3)和一絕緣層(2.2)以及一在絕緣層(2.2)上以二氧化矽形成的犧牲層(2.1)形成在CMOS電路基板(1)之一表面上,且該微機電元件(5)在至少一自由度中可自由移動地配置著。在該微機電組件之外部邊緣上以徑向環繞CMOS電路之全部元件的方式,一可抵抗氫氟酸的、氣密的及/或液密的封閉層(4)形成在CMOS電路基板(1)之該表面上,該封閉層(4)以矽、鍺或氧化鋁形成。
Description
本發明涉及一種微機電組件及其製造方法。
本發明之微機電組件(MEMS組件),其配置在CMOS電路上。MEMS組件之製造使用各種不同的微機械製造方法,此外亦使用犧牲層,這通常由二氧化矽製成。為了確保MEMS組件將來可移動,該犧牲層須以局部方式去除釋放過程(Releaseprozess)。在二氧化矽的情況下,這藉由氫氟酸(HF)以蝕刻方式達成,氫氟酸係以液體或氣體形式投入。若MEMS組件配置在CMOS電路上,則同樣存在於CMOS電路中的二氧化矽層須受到保護以免可能受到氫氟酸造成的侵蝕,以確保其在不同的金屬層之間作為閘極氧化物或絕緣體的功能。特別是在CMOS零件中通常使用摻雜的二氧化矽層,其例如由硼磷矽酸鹽玻璃(BPSG)構成。這顯示一種較所述犧牲層中未摻雜的矽酸鹽玻璃(USG)高很多的蝕刻速率且因此在以氫氟酸來蝕刻時特別是無抵抗力。若在CMOS區域的內部中造成一種蝕刻侵蝕,則會造成多個層之短路或脫層(delamination)。外部邊緣受到侵蝕時,因此會造成太廣泛足夠大的脫層,使MEMS組件之電性接觸區(接合墊)以及功能零件由已插入的CMOS電路鬆開。導線接合 和與此相關的MEMS組件之使用隨後都成為不可能。因此,MEMS組件之CMOS區域須有效地受到保護,以免在釋放過程的期間受到可能的侵蝕。
已存在一系列的研究,以防止MEMS組件之MEMS零件所在的CMOS電路上側受到侵蝕。CMOS電路之側面保護目前為止廣泛地被忽略且只處理一般的保護或由上方達成的保護,即,由定位著MEMS零件的方向所進行的保護。CMOS的一種保護例如已在US 2016/0068388 A1中使用。該處建議另一金屬層,其覆蓋一表面。其表示一種簡易的且可能亦經常使用的方法,建議使用鈦、氮化鈦、鋁以及鋁銅作為材料。US 2016/0068388 A1中當然亦說明:該些材料未對氫氟酸顯示出完全的抵抗而是受到腐蝕且因此只在某一期間可確保一種有效的保護。因此,厚度須選擇成足夠大。
本發明的目的是在一微機電元件自由地可移動而曝露時以蝕刻過程(釋放過程)藉由去除作為犧牲材料的二氧化矽可對MEMS組件之CMOS電路提供更佳的保護且特別是因此可防止脫層。
依據本發明,上述目的以一種具有請求項1之特徵的組件來達成。請求項6定義一種製造方法。本發明之有利的構成和其它形式可以附屬的請求項所示的特徵來實現。
在本發明的微機電組件中,至少一微機電元 件、多個電性接觸元件和一以二氧化矽形成的犧牲層形成在CMOS電路基板之一表面上。該微機電元件因此在至少一自由度中可自由移動地配置著,就像其亦由先前技術中已為人所知的那樣。依據本發明,在微機電組件之外部邊緣上以徑向環繞CMOS電路之全部元件的方式,一可抵抗氫氟酸的、氣密的及/或液密的封閉層形成在CMOS電路基板之該表面上,該封閉層以矽或氧化鋁形成。
該層形成一徑向環繞的保護環且在對蝕刻劑危險的區域(特別是CMOS電路)上防止了蝕刻劑的侵蝕,特別是氫氟酸。在以蝕刻來去除犧牲層材料時,該層的材料應抵抗氫氟酸至少一段長時間,直至該犧牲層材料在足夠大的範圍中被去除且各別的微機電元件達成可移動性為止。
該層應有利地以不定形矽(aSi)形成且優先以摻雜的不定形矽形成。特別是可使用硼來摻雜。然而,另一方式是亦可使用氧化鋁、鍺或使用由矽和鍺構成的化學化合物。
二氧化矽必須不是純二氧化矽。二氧化矽中亦可含有摻雜物或添加劑且因此例如使用硼磷矽酸鹽玻璃。
當微機電組件之表面上形成有一由氧化鋁構成的阻止層時亦是有利的,該表面上可移動地配置著微機電元件。該阻止層特別是可保護該犧牲層中配置在該阻止層下方的電性接觸元件使不受蝕刻侵蝕。
一種以矽或氧化鋁形成的、徑向環繞的層可有利地具有一較大的高度,使其在橫向中超越CMOS電路基板之表面而凸出且亦可提供一種側面保護以抵抗所使用的蝕刻劑之侵蝕。
該徑向環繞的層應具有一種高度,其至少等於CMOS層構造的高度。亦可形成該層,使其可圍繞CMOS電路而形成一種保護環。該層因此可由CMOS電路基板的表面開始直至一阻止層為止直接形成至微機電元件之下側為止。
亦存在下述的可能性:以矽、氧化鋁、鍺、或矽和鍺的化學化合物來形成的該層以至少另一層來加強塗層。該至少另一層可優先以金屬來形成,特別是優先以鈦、鋁、鋁銅合金或鈦鋁合金或氮化鈦來形成。該另一層亦可保護CMOS電路的一部份和配置在該犧牲層內部中的電性接觸元件使不受蝕刻侵蝕,特別是由MEMS組件之邊緣開始。於是,以矽或氧化鋁形成的層主要是保護CMOS電路基板之表面。
微機電元件例如可以為可擺動的、具反射性的元件(微鏡面)或膜片。
在製造本發明的MEMS組件時因此優先考慮的是:在CMOS電路基板之一表面上施加一以二氧化矽形成的絕緣層且在此絕緣層中埋置著於此局部地界定的電性接觸元件或電性導電軌,就像其在先前技術中已為人所知的一樣。依據本發明,該絕緣層中在外部邊緣上徑向環繞CMOS電路之全部元件而形成至少一到達 CMOS電路基板之該表面為止的溝渠。然後,該溝渠至少在其底部區域中以液密的及/或氣密的封閉層來填充,該封閉層以矽或氧化鋁來形成。密封性在蝕刻劑用來去除犧牲層材料時應考慮該蝕刻劑(特別是氫氟酸)之聚集態。此外,構成緊密環繞的層用的材料本身對所使用的氫氟酸須具有抵抗性。
緊密環繞的層亦優先以不定形矽來形成且特別優先的是以矽和硼或鍺的化學化合物來形成。
然後,情況需要時,接下來形成其它的電性接觸元件、電性導電軌或電極,以及形成一犧牲層。此犧牲層同樣以二氧化矽來形成。犧牲層材料可與該絕緣層用的材料相同。然而,此二種材料亦可具有不同的堅固性,此時此二種材料受到不同的摻雜或二氧化矽中另外含有其它物質。絕緣層及/或犧牲層以二氧化矽來形成,二氧化矽中可含有用於玻璃的、習知的添加劑,特別是硼和磷。
然後,在此種設有環繞的保護層之CMOS電路上施加一可能的MEMS元件。
接著,以一種蝕刻方法來去除犧牲層材料,使至少一微機電元件達成可移動性。
該溝渠主要以矽或氧化鋁來填充,但優先完全以矽來填充。於是,可另外使側面的保護獲得改進以防止蝕刻的侵蝕。
該絕緣層可依序地接連在製程的多個步驟中形成。在這些步驟之間電性接觸元件及/或電性導電軌可 以習知的方式形成且埋置於該絕緣層材料中。電性接觸元件和電極可埋置於該犧牲層中且藉由蝕刻而又裸露出來。
另一方式或額外地,該層在溝渠中能以至少另一層來覆蓋著,該至少另一層優先以金屬來形成,特別優先的是以鈦、氮化鈦、鋁、鋁銅合金或鈦鋁合金來形成。
在該絕緣層和該犧牲層之間亦可形成一由氧化鋁或矽(特別是不定形矽(aSi))構成的封閉的阻止層,且在該阻止層之指向至少一微機電元件的方向中之表面上形成:其它的電性接觸元件、以及操控微機電元件所需的多個電極。該些電極可導電地與配置在該阻止層下方的電性接觸元件連接。然後,該阻止層上方的犧牲層之材料藉由蝕刻而去除,使微機電元件達成可移動性。
溝渠中的矽或氧化鋁可藉由PE-CVD技術、濺鍍或原子層塗佈(ALD)沈積而成且因此形成該層。
使用硼摻雜的不定形矽aSiB、或氧化鋁、鍺、或矽和鍺的化學化合物aSiGe作為材料相對於金屬所具備的優點是:相對於液體或氣體形式的氫氟酸有較佳的鈍化性或完全鈍化且因此在釋放過程的期間亦可在類似(quasi)無限的時間中確保所期望的保護作用。
另一優點藉由矽(特別是aSiB)、鍺、或矽和鍺的化學化合物aSiGe之填入溝渠的能力來達成。藉由PE-CVD技術沈積而成的矽、鍺、或矽和鍺的化學化合物可完全填滿溝渠而無空的空隙(Voids),該溝渠設置成 環形的保護區。然後,矽(特別是aSiB)、鍺、或矽和鍺的化學化合物aSiGe可平坦化。與此相反,目前使用的且已如上所述的金屬層藉由PVD方法沈積而成且因此未完全填滿溝渠而是只填充了底部和側壁。因此,通常這些層的厚度較沈積在未結構化的區域中的額定厚度薄很多。特別是在溝渠底部至側壁的接合區上存在著最小的層厚度且由於該處局部地存在的機械條件而增加形成微裂痕。這是除了材料之較小的抵抗能力以外另一種裂縫且因此使以金屬來填充的溝渠之保護作用下降。這些問題特別是可在組件的角隅上看到,角隅上會由於以層形成的保護環所需的曲率半徑而增多地發生欠蝕刻(under-etching)現象。反之,在使用完全以矽(特別是aSiB)、鍺、或矽和鍺形成的化學化合物來填充的溝渠時,預期不會有裂縫,此乃因以矽來填充的保護環之總寬度和高度係寬很多且高很多地析出,該保護環以層來形成。
在製造本發明的MEMS組件時,可回溯習知的方法,就像其目前為止習以為常的那樣。
以下將舉例來詳述本發明。
1‧‧‧CMOS電路基板
2.1‧‧‧犧牲層
2.2‧‧‧絕緣層
3‧‧‧電性接觸元件
4‧‧‧層
4.1‧‧‧硼摻雜的不定形矽
5‧‧‧微機電元件
5.1‧‧‧材料
6‧‧‧溝渠
7‧‧‧阻止層
7.1‧‧‧通孔
7.2‧‧‧通孔
8‧‧‧接觸孔
9‧‧‧接觸孔
10‧‧‧電性接觸孔
11‧‧‧層
12‧‧‧金屬層
13‧‧‧電極
14‧‧‧通孔
15‧‧‧CMOS元件
第1a圖係本發明的MEMS組件之範例的斷面圖,其中一微機電元件仍不能自由移動。
第1b圖係本發明的MEMS組件之另一範例的斷面圖,其中一微機電元件仍不能自由移動。
第2圖係標準CMOS電路基板之斷面圖。
第3圖係CMOS電路基板之斷面圖,其中在其表面上CMOS元件在一區域中以由二氧化矽構成的絕緣層來覆蓋。
第4圖係第3圖之CMOS電路之斷面圖,其中以該絕緣層來形成通孔(Vias)。
第5圖係第4圖之範例的斷面圖,其中已進行金屬之金屬層化和結構化以便在CMOS和電性接觸元件上形成電性接觸孔。
第6圖係第5圖之範例的斷面圖,其中藉由電性接觸孔(Vias)的打通而在徑向外部邊緣上環繞CMOS電路之元件來形成徑向環繞的溝渠直至矽晶圓為止。
第7圖係第6圖中具有絕緣層之CMOS電路的斷面圖,其中表面以aSiB來塗層且因此以aSiB來填充該溝渠。
第8圖係第7圖所示範例的斷面圖,其中已沈積的aSiB之一部份又被去除直至溝渠區為止。
第9圖係第8圖之範例的斷面圖,其中在該表面上以二氧化矽構成的絕緣層來形成另一區域,以aSiB來填充的溝渠覆蓋該另一區域。
第10圖係第9圖之範例的斷面圖,其中該絕緣層的表面已平坦化。
第11圖係第10圖之範例的斷面圖,其中在平坦化的表面上形成一通孔(Via)且在此通孔中以及該表面上形成金屬層,其具有至矽層的接觸區。
第12圖係第11圖之範例的斷面圖,其中藉由局部界定地去除該金屬層而形成電性接觸元件和電性導電軌。
第13圖係第12圖之範例的斷面圖,其中形成該絕緣層的另一區域且電性接觸元件埋置於該另一區域中。
第14圖係第13圖之範例的斷面圖,其中已進行該絕緣層之表面的平坦化。
第15圖係第14圖之範例的斷面圖,其中在犧牲層之平坦化的表面上形成一由氧化鋁或aSi形成的阻止層。
第16圖係第15圖之範例的斷面圖,其中藉由氧化鋁或aSi形成的阻止層來形成局部界定的通孔。
第17圖係第16圖之範例的斷面圖,其中所述通孔延伸至配置在該絕緣層內部中的電性接觸元件。
第18圖係第17圖之範例的斷面圖,其中金屬層施加在該表面上且形成電性接觸孔直至電性接觸元件為止。
第19圖係第18圖之範例的斷面圖,其中局部界定地去除最後的金屬層。
第20圖係第19圖之範例的斷面圖,其中在金屬層化的CMOS電路之表面上形成一種用於MEMS元件的犧牲層。
第21圖係第20圖之範例的斷面圖,其中該犧牲層之表面已平坦化。
第22圖係第21圖之範例的斷面圖,其中在該犧牲層之先前已形成的區域中形成一通孔直至一電性接觸元 件為止。
第23圖係第22圖之範例的斷面圖,其中在該犧牲層之先前已塗佈的區域之平坦化的表面上施加微機電元件形成用的材料直至最後形成的通孔中為止。
第24圖係第23圖之範例的斷面圖,其中已進行該材料之局部界定的材料剝蝕以形成一微機電元件。
第25圖係製成後本發明之MEMS組件的範例的斷面圖,其中該犧牲層之一區域已去除,使該微機電元件可移動。
利用以下的圖式來表示:本發明之MEMS組件之一種範例如何可逐漸地以多個步驟來製成。
第1a圖中顯示一區域,此區域中一微機電元件5仍不可自由地移動。於此,在CMOS電路基板1之表面上於MEMS組件之上方區域中形成一犧牲層2.1且其下於CMOS電路之區域中形成一由二氧化矽構成的絕緣層2.2,該犧牲層2.1應去除以使MEMS元件5達成可移動性,該絕緣層2.2中埋置著多個電性接觸元件3。在MEMS組件之徑向外部邊緣上,一由aSiB構成的層4於CMOS電路基板1之該表面上環繞地形成且在其它的表面上由犧牲層和絕緣層材料封閉著。
在至犧牲層2.1之表面一距離處形成一由氧化鋁構成的阻止層7,該微機電元件5仍緊靠著該表面,該阻止層7具有通孔,電性接觸孔8經由所述通孔而延伸至電性接觸元件3。該微機電元件5在本範例中應是 一種可擺動的、對電磁輻射具反射性的元件。
第1b圖中所示的範例不同於第1a圖之範例只在於層4之形式和形成方式。層4延伸至該阻止層7為止。
第2圖顯示具有CMOS元件15的、依標準可使用的CMOS電路基板1以作為製造用的起點。
第3圖中顯示如何在CMOS電路基板1之表面上藉由PE-CVD方法來沈積一種由二氧化矽構成的絕緣層2.2之區域。
在這樣所形成的犧牲層2中藉由反應式離子蝕刻來形成局部界定的接觸孔(Vias)9,其由該絕緣層2.2至此為止所形成的區域之表面延伸至CMOS電路基板1之電性接觸區(第4圖)。
藉由濺鍍和微影方式的結構化來沈積金屬以形成其它的電性接觸區3和電性接觸孔10,這由第5圖可得知。
第6圖中顯示:如何對第5圖中所示的半成品繼續加工,其中在MEMS組件之徑向外部邊緣上於絕緣層2.2之材料中藉由反應式離子蝕刻而形成徑向環繞的溝渠6,其到達CMOS電路基板1之表面。
由第7圖可得知:如何以aSiB 4.1藉由PE-CVD方法對整個表面進行塗層。於此,溝渠6中亦完全以aSiB 4.1來填充。
然後,以微影方式局部地界定aSiB 4.1且藉由反應式離子蝕刻而局部界定地去除,使其只保留在稍 後形成的保護環之區域中以作為層4,這由第8圖可得知。層4之表面不必結構化,就像本範例中形成的那樣,其亦可以是平坦的且成平面狀,就像其在第1b圖中所示那樣。
緊接著,以PE-CVD方法又沈積該絕緣層2.2的一區域,使表面完全以二氧化矽來形成且因此亦覆蓋該層4(第9圖)。
第10圖顯示:如何藉由化學-機械拋光使直至目前為止已形成的絕緣層2.2之表面和形成該層4用的aSiB被平坦化。
在直至目前為止已形成的絕緣層2.2之平坦化的表面上使通孔10受到蝕刻且藉由濺鍍而形成一連續的且與層4中之aSiB接觸的層11,其由AlSiCu構成(第11圖)。
由第12圖可知:如何以微影方式以及藉由蝕刻以局部界定地去除該層11之一部份且因此形成電性接觸元件或導電軌3。
由第13圖和第14圖可知:絕緣層2.2之另一區域藉由PE-CVD方法而形成在表面上且最後製成的電性接觸元3埋置於其中。然後,藉由化學-機械拋光繼續完成該絕緣層2.2之表面的平坦化。
第15圖顯示:在絕緣層2.2之整個表面上形成一由氧化鋁構成的阻止層7。此阻止層7可藉由ALD(原子層沈積)而形成,其應形成一封閉的層。
依據第16圖,在該阻止層7中局部界定地藉 由反應式離子蝕刻而形成通孔7.1。
通孔7.1可藉由反應式離子蝕刻且因此局部界定地去除該絕緣層材料而繼續加深,以便可形成擴大的通孔7.2,其延伸至電性接觸元件3。這顯示在第17圖中。
依據第18圖,在表面上藉由濺鍍繼續施加一種金屬層12,其與接觸孔8一起相對於先前最後所形成的電性接觸元件3而形成。
利用第19圖其表示出:如何以微影方式以及藉由蝕刻使金屬層12局部界定地被剝蝕,這樣在該阻止層7之表面上可形成其它的電性接觸元件3以及電極13。
就微機電元件5之形成而言,然後藉由PE-CVD技術在表面上沈積其它的犧牲層材料,使其中最後所形成的電性接觸元件3、電極13和該阻止層7由犧牲層2.1之材料封閉著(第20圖)。
依據第21圖,犧牲層2.1之表面繼續以化學-機械拋光而被平坦化。
由第22圖可知:藉由反應式離子蝕刻而形成另一個通孔14,其由表面開始經由犧牲層材料而到達一埋置於犧牲層2.1中的、且配置於阻止層7上方的電性接觸元件3。
然後,形成一種應形成微機電元件5時使用的材料5.1之層且同時以此材料5.1來填充該通孔14,以便在使用微機電元件5用的可導電之材料時可達成一種至對應的電性接觸元件3之可導電的連接。在一種金 屬中可藉由濺鍍而形成該層且在另一種材料例如矽中可藉由PE-CVD方法而形成該層(第23圖)。
藉由微影術和蝕刻可使應形成微機電元件5時使用的材料之一部份繼續被去除,這樣就可影響微機電元件5之尺寸和幾何上的外形(第24圖)。
然後,在該表面上藉由濕式或氣相蝕刻以氫氟酸來去除該犧牲層材料,使得在此種情況下形成為可擺動的反射元件之微機電元件5可自由移動地環繞至少一軸而擺動。於此,亦可使該層4之一部份裸露在外部邊緣上,但這不是必要的。
以上述方式處理後的本發明MEMS組件的一種範例,可由第25圖得知。
1‧‧‧CMOS電路基板
3‧‧‧電性接觸元件
4‧‧‧層
5‧‧‧微機電元件
7‧‧‧阻止層
8‧‧‧接觸孔
10‧‧‧電性接觸孔
13‧‧‧電極
15‧‧‧CMOS元件
Claims (17)
- 一種微機電組件,其中至少一微機電元件(5)、多個電性接觸元件(3)和一絕緣層(2.2)以及一在絕緣層(2.2)上以二氧化矽形成的犧牲層(2.1)形成在CMOS電路基板(1)之一表面上,且該微機電元件(5)配置成可自由移動地環繞至少一軸而擺動,此微機電組件之特徵為:在該微機電組件之外部邊緣上以徑向環繞CMOS電路之全部元件的方式,一可抵抗氫氟酸的、氣密的及/或液密的封閉層(4)形成在CMOS電路基板(1)之該表面上,該封閉層(4)以矽、鍺或氧化鋁形成。
- 如請求項1之微機電組件,其中該層(4)以不定形矽來形成。
- 如請求項1或2之微機電組件,其中該層(4)以摻雜的不定形矽或矽和鍺的化學化合物來形成。
- 如請求項3之微機電組件,其中該摻雜的不定形矽是以硼或鍺摻雜的不定形矽。
- 如請求項1或2之微機電組件,其中在該微機電組件之該表面上形成有一由氧化鋁構成的阻止層(7),該表面上可移動地配置著該微機電元件(5)。
- 如請求項1或2之微機電組件,其中該層(4)以至少另一層來加強塗層。
- 如請求項6之微機電組件,其中該至少另一層以金屬形成。
- 如請求項6之微機電組件,其中該至少另一層以鈦、 鋁、鋁銅合金或鈦鋁合金或氮化鈦形成。
- 一種如請求項1至8中任一項之微機電組件的製造方法,其特徵為:在CMOS電路基板(1)之一表面上施加一以二氧化矽形成的絕緣層(2.2)且在此絕緣層(2.2)中埋置著於此局部地界定的電性接觸元件(3);該絕緣層(2.2)中在外部邊緣上徑向環繞CMOS電路之全部元件而形成至少一到達CMOS電路基板(1)之該表面為止的溝渠(6);該溝渠(6)至少在其底部區域中以一封閉層(4)來填充,該封閉層(4)以矽、鍺、矽和鍺之化學化合物、或氧化鋁來形成;然後,施加一具有二氧化矽的犧牲層(2.1)且其上施加一材料,以該材料來形成至少一微機電元件(5);以及以一蝕刻方法局部界定地以氫氟酸來去除該犧牲層(2.1),使該至少一微機電元件(5)達成可移動性。
- 如請求項9之製造方法,其中該溝渠(6)主要是以矽、鍺或氧化鋁來填充。
- 如請求項9之製造方法,其中該溝渠(6)完全是以矽、鍺或氧化鋁來填充。
- 如請求項9之製造方法,其中該層(4)在溝渠(6)中以至少另一層來覆蓋著。
- 如請求項12之製造方法,其中該至少另一層以金屬形成。
- 如請求項12之製造方法,其中該至少另一層以鈦、鈦鋁或鋁銅或氮化鈦形成。
- 如請求項9至14中任一項之製造方法,其中在該犧牲層(2)中形成一由氧化鋁構成的封閉的阻止層(7),且在該阻止層(7)之指向該至少一微機電元件(5)的方向中之表面上形成:其它的電性接觸元件(3)及/或操控該微機電元件(5)所需的多個電極(13),該些電極(13)可導電地與配置在該阻止層(7)下方的電性接觸元件(3)連接,以及然後,該阻止層(7)上方的犧牲層(2.1)之材料藉由蝕刻而去除,使該微機電元件(5)達成可移動性。
- 如請求項9至14中任一項之製造方法,其中使用液體形式或氣體形式的氫氟酸來蝕刻以將形成該犧牲層(2.1)時所用的材料局部界定地去除。
- 如請求項9至14中任一項之製造方法,其中溝渠(6)中的矽或氧化鋁藉由PE-CVD技術、濺鍍或原子層塗佈(ALD)沈積而成且因此形成該層(4)。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102017218883.9 | 2017-10-23 | ||
DE102017218883.9A DE102017218883A1 (de) | 2017-10-23 | 2017-10-23 | Mikroelektromechanisches Bauteil sowie ein Verfahren zu seiner Herstellung |
??102017218883.9 | 2017-10-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201923865A TW201923865A (zh) | 2019-06-16 |
TWI756481B true TWI756481B (zh) | 2022-03-01 |
Family
ID=63799013
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107136213A TWI756481B (zh) | 2017-10-23 | 2018-10-15 | 微機電組件及其製造方法 |
Country Status (8)
Country | Link |
---|---|
US (1) | US11148940B2 (zh) |
EP (1) | EP3700855A1 (zh) |
JP (1) | JP7252221B2 (zh) |
KR (1) | KR20200100620A (zh) |
CN (1) | CN111527043B (zh) |
DE (1) | DE102017218883A1 (zh) |
TW (1) | TWI756481B (zh) |
WO (1) | WO2019081192A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112368233A (zh) * | 2018-07-04 | 2021-02-12 | 依格耐特有限公司 | 具有止蚀层的mems显示装置 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4418207C1 (de) * | 1994-05-25 | 1995-06-22 | Siemens Ag | Thermischer Sensor/Aktuator in Halbleitermaterial |
US6440766B1 (en) * | 2000-02-16 | 2002-08-27 | Analog Devices Imi, Inc. | Microfabrication using germanium-based release masks |
DE10017976A1 (de) * | 2000-04-11 | 2001-10-18 | Bosch Gmbh Robert | Mikromechanisches Bauelement und entsprechendes Herstellungsverfahren |
US20040157426A1 (en) * | 2003-02-07 | 2004-08-12 | Luc Ouellet | Fabrication of advanced silicon-based MEMS devices |
US6861277B1 (en) * | 2003-10-02 | 2005-03-01 | Hewlett-Packard Development Company, L.P. | Method of forming MEMS device |
GB0330010D0 (en) * | 2003-12-24 | 2004-01-28 | Cavendish Kinetics Ltd | Method for containing a device and a corresponding device |
US8576474B2 (en) * | 2004-08-14 | 2013-11-05 | Fusao Ishii | MEMS devices with an etch stop layer |
JP4857718B2 (ja) * | 2005-11-09 | 2012-01-18 | ソニー株式会社 | マイクロマシン混載の電子回路装置、およびマイクロマシン混載の電子回路装置の製造方法 |
DE102005053765B4 (de) * | 2005-11-10 | 2016-04-14 | Epcos Ag | MEMS-Package und Verfahren zur Herstellung |
US7568399B2 (en) * | 2006-01-05 | 2009-08-04 | Integrated Sensing Systems, Inc. | Microfluidic device |
KR100758641B1 (ko) * | 2006-04-28 | 2007-09-13 | 재단법인서울대학교산학협력재단 | Cmos 회로가 집적된 실리콘 기판 상에 미세구조물을 형성하는 방법 및 상기 방법에 의하여 형성된 미세 구조물을 포함하는 mems 소자 |
HUP0600488A2 (en) * | 2006-06-13 | 2008-05-28 | Mta Mueszaki Fiz Es Anyagtudom | Method for producing micromechanical elements can be integrated into cmos technology, carrying monolith si and monolith sio produced by porous si micromanufacturing process |
US7821010B2 (en) * | 2006-06-28 | 2010-10-26 | Spatial Photonics, Inc. | Low temperature fabrication of conductive micro structures |
US7863752B2 (en) * | 2009-02-25 | 2011-01-04 | Capella Photonics, Inc. | MEMS device with integrated via and spacer |
US20100289065A1 (en) * | 2009-05-12 | 2010-11-18 | Pixart Imaging Incorporation | Mems integrated chip with cross-area interconnection |
TW201132578A (en) * | 2009-08-24 | 2011-10-01 | Cavendish Kinetics Inc | Fabrication of a floating rocker MEMS device for light modulation |
CN102001613B (zh) * | 2009-09-02 | 2014-10-22 | 原相科技股份有限公司 | 微电子装置及制造方法、微机电封装结构及封装方法 |
JP2011218463A (ja) * | 2010-04-06 | 2011-11-04 | Seiko Epson Corp | 電子装置の製造方法 |
US8368152B2 (en) * | 2011-04-18 | 2013-02-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | MEMS device etch stop |
US8440523B1 (en) * | 2011-12-07 | 2013-05-14 | International Business Machines Corporation | Micromechanical device and methods to fabricate same using hard mask resistant to structure release etch |
US20130161702A1 (en) * | 2011-12-25 | 2013-06-27 | Kun-Lung Chen | Integrated mems device |
EP2629084B1 (en) * | 2012-02-17 | 2018-05-02 | ams international AG | Integrated circuit and manufacturing method |
US10497747B2 (en) * | 2012-11-28 | 2019-12-03 | Invensense, Inc. | Integrated piezoelectric microelectromechanical ultrasound transducer (PMUT) on integrated circuit (IC) for fingerprint sensing |
US9487396B2 (en) | 2014-09-04 | 2016-11-08 | Invensense, Inc. | Release chemical protection for integrated complementary metal-oxide-semiconductor (CMOS) and micro-electro-mechanical (MEMS) devices |
JP2016099114A (ja) * | 2014-11-18 | 2016-05-30 | セイコーエプソン株式会社 | 電子デバイス、物理量センサー、圧力センサー、高度計、電子機器および移動体 |
US9862592B2 (en) * | 2015-03-13 | 2018-01-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | MEMS transducer and method for manufacturing the same |
US9656855B1 (en) * | 2016-02-26 | 2017-05-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor structure and manufacturing method thereof |
-
2017
- 2017-10-23 DE DE102017218883.9A patent/DE102017218883A1/de active Pending
-
2018
- 2018-10-08 EP EP18783466.8A patent/EP3700855A1/de active Pending
- 2018-10-08 CN CN201880066592.3A patent/CN111527043B/zh active Active
- 2018-10-08 WO PCT/EP2018/077310 patent/WO2019081192A1/de unknown
- 2018-10-08 KR KR1020207014402A patent/KR20200100620A/ko active IP Right Grant
- 2018-10-08 US US16/754,384 patent/US11148940B2/en active Active
- 2018-10-08 JP JP2020522809A patent/JP7252221B2/ja active Active
- 2018-10-15 TW TW107136213A patent/TWI756481B/zh active
Also Published As
Publication number | Publication date |
---|---|
JP2021500241A (ja) | 2021-01-07 |
CN111527043B (zh) | 2024-07-26 |
EP3700855A1 (de) | 2020-09-02 |
WO2019081192A1 (de) | 2019-05-02 |
DE102017218883A1 (de) | 2019-04-25 |
JP7252221B2 (ja) | 2023-04-04 |
KR20200100620A (ko) | 2020-08-26 |
US20200239303A1 (en) | 2020-07-30 |
TW201923865A (zh) | 2019-06-16 |
CN111527043A (zh) | 2020-08-11 |
US11148940B2 (en) | 2021-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4658966B2 (ja) | マイクロメカニカル素子の収容方法およびマイクロメカニカル素子の形成方法 | |
US7993950B2 (en) | System and method of encapsulation | |
US9731962B2 (en) | MEMS device and fabrication method | |
US20130134590A1 (en) | Formation of air gap with protection of metal lines | |
CN101427361A (zh) | 电介质材料中的金属互连 | |
US8097483B2 (en) | Manufacturing a MEMS element having cantilever and cavity on a substrate | |
TWI756481B (zh) | 微機電組件及其製造方法 | |
CN101295666A (zh) | 半导体器件的制造方法 | |
US20140035159A1 (en) | Multilevel interconnect structures and methods of fabricating same | |
EP2693467B1 (en) | A method of producing a semiconductor device having an interconnect through the substrate | |
JP2009506602A (ja) | 微小電気機械デバイスの固定されたキャップ付きパッケージングおよびその製作方法 | |
CN102087992A (zh) | 接触孔的形成方法 | |
CN104843634B (zh) | 用于结构化由两个半导体层组成的层结构的方法及微机械部件 | |
JP5460069B2 (ja) | 半導体基板と半導体パッケージおよび半導体基板の製造方法 | |
EP3312874A1 (en) | Method of forming a through-substrate via and a semiconductor device comprising a through-substrate via | |
EP3550600B1 (en) | Method of forming a through-substrate via and semiconductor device comprising the through-substrate via | |
TWI722058B (zh) | 半導體結構及其製造方法 | |
US6130150A (en) | Method of making a semiconductor device with barrier and conductor protection | |
CN111785680B (zh) | 熔断器的制造方法及器件 | |
TWI524377B (zh) | 一種半導體積體電路之製作方法 | |
US8772936B2 (en) | Semiconductor device with a copper line and method for manufacturing the same | |
KR100702803B1 (ko) | 반도체 소자의 금속 배선 형성 방법 | |
KR100606539B1 (ko) | 반도체 소자의 금속배선 형성 방법 | |
KR19990005501A (ko) | 반도체 장치의 보호막 형성 방법 |