TWI748326B - 信號處理裝置與信號處理方法 - Google Patents

信號處理裝置與信號處理方法 Download PDF

Info

Publication number
TWI748326B
TWI748326B TW109101550A TW109101550A TWI748326B TW I748326 B TWI748326 B TW I748326B TW 109101550 A TW109101550 A TW 109101550A TW 109101550 A TW109101550 A TW 109101550A TW I748326 B TWI748326 B TW I748326B
Authority
TW
Taiwan
Prior art keywords
coefficients
equalizer
signal
coefficient
restricted
Prior art date
Application number
TW109101550A
Other languages
English (en)
Other versions
TW202130143A (zh
Inventor
蘇季希
黃亮維
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW109101550A priority Critical patent/TWI748326B/zh
Priority to US17/022,015 priority patent/US11290306B2/en
Publication of TW202130143A publication Critical patent/TW202130143A/zh
Application granted granted Critical
Publication of TWI748326B publication Critical patent/TWI748326B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03114Arrangements for removing intersymbol interference operating in the time domain non-adaptive, i.e. not adjustable, manually adjustable, or adjustable only during the reception of special signals
    • H04L25/03146Arrangements for removing intersymbol interference operating in the time domain non-adaptive, i.e. not adjustable, manually adjustable, or adjustable only during the reception of special signals with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03159Arrangements for removing intersymbol interference operating in the frequency domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03535Variable structures
    • H04L2025/03541Switching between domains, e.g. between time and frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

一種信號處理裝置,包括一決策回饋等化器以及一係數調整電路。決策回饋等化器包括第一等化器,用以根據一組第一係數對一第一信號執行濾波操作,以產生一第一濾波過的信號,其中該組第一係數包括複數第一係數。係數調整電路用以根據一錯誤信號適應性地調整第一係數之一或多者。第一係數之一限制操作更選擇性地被執行,當第一係數之限制操作被執行時,第一係數中的至少一者被設定為一第一既定數值,以產生一組受限制的第一係數。

Description

信號處理裝置與信號處理方法
本發明係關於一種可應用於通訊裝置內的信號處理裝置,尤指一種可有效降低射頻干擾對於系統效能影響的信號處理裝置。
通訊系統通常包含傳送機與接收機等通訊裝置。傳送機會將欲傳送的信號,例如,一或多個符號,於調變的過程中根據其承載的內容設定於對應的電壓位準,並經由適當的處理(例如,編碼、放大等信號處理)後傳送出去。接收機則負責接收信號並處理接收到的信號。接收機電路通常會包括一決策裝置,或稱截剪器(slicer),用以判定由傳送端所傳送之符號所對應之電壓位準。然而,於多數的通訊系統中,外部或內部產生的干擾都可能導致傳輸信號產生電壓偏移,舉例而言,傳輸通道內的雜訊可能造成傳輸信號的電壓位準偏移其理想的電壓位準(即,傳送端所設定的電壓位準),進而導致決策裝置判定錯誤。
有鑑於此,通訊裝置通常會配置相關電路/裝置,用以補償通道效應對信號造成的影響。補償電路/裝置通常可藉由適應性的方式調整/訓練相關的參數,使得通道效應補償效能可達最佳化。然而,通常訓練參數的環境內並不包含實際存在於真實通訊環境內的射頻干擾。因此,雖補償電路/裝置的參數可於訓練的過程中被調整到最佳值,但當接收機電路實際開始運作時,射頻干擾仍會對接收機電路的整體效能造成影響。舉例而言,由於接收機的射頻前端電路 以及/或補償電路/裝置通常會將接收到的信號做一定程度的放大後處理,此時不想要的射頻干擾成分也會被放大。當射頻干擾經放大後變得過大時,所需信號的電壓位準偏移量也會過大,過大的電壓位準偏移量將造成接收端誤判,使通訊效能下降。若接收端持續發生誤判或封包錯誤的問題,最終可能導致接收端與傳送端的連線中斷等嚴重後果。
本發明的一目的在於提供一種信號處理方法與相關的信號處理裝置,以解決上述射頻干擾過大的問題。於本發明所提出之信號處理方法與對應之信號處理裝置中,藉由於頻域或於時域限制等化器的參數,使得等化器的頻率響應於特定的頻率範圍可有效地被削弱。
本發明的一實施例提供一種信號處理裝置,包括一決策回饋等化器以及一係數調整電路。決策回饋等化器包括第一等化器,用以根據一組第一係數對一第一信號執行濾波操作,以產生一第一濾波過的信號,其中該組第一係數包括複數第一係數。係數調整電路用以根據一錯誤信號適應性地調整第一係數之一或多者。第一係數之一限制操作更選擇性地被執行,當第一係數之限制操作被執行時,第一係數中的至少一者被設定為一第一既定數值,以產生一組受限制的第一係數。
本發明的另一實施例提供一種信號處理方法,包括:根據一錯誤信號適應性地調整一第一等化器之一組第一係數,其中該組第一係數包括複數第一係數;於適應性地調整該組第一係數後,響應於一控制信號選擇性地執行該組第一係數之一限制操作,其中當限制操作被執行時,將第一係數之至少一者設定為一第一既定數值,以產生一組受限制的第一係數;以及將該組第一係數或該組受限制的第一係數提供至第一等化器,使第一等化器根據該組第一係數 或該組受限制的第一係數執行濾波操作,其中該組第一係數與該組受限制的第一係數為第一等化器於時域的係數。
本發明的另一實施例提供一種信號處理方法,包括:根據一錯誤信號適應性地調整一第一等化器之一組第一係數,其中該組第一係數包括複數第一係數;以及將該組第一係數或一組受限制的第一係數提供至第一等化器,使第一等化器根據該組第一係數或該組受限制的第一係數執行濾波操作,其中該組第一係數與該組受限制的第一係數為第一等化器於頻域的係數,並且其中根據錯誤信號適應性地調整第一等化器之該組第一係數之步驟包括:響應於一控制信號選擇性地執行該組第一係數之一限制操作,其中當限制操作被執行時,第一係數之至少一者更根據一削弱因數適應性地被調整,以產生該組受限制的第一係數。
100、600:信號處理裝置
110、610:決策回饋等化器
111、112、311、312、611、612、811、812:等化器
113、130、223、227、613、630、723、728:結合器
114、614:決策裝置
120、220、620、720:係數調整電路
221、222、225、226、333、334、721、722、725、726、727、832、833:乘法器
224、228、331、332、724、729、831:延遲電路
335:多工器
501、502、1001、1002:頻率響應曲線
615、640:快速傅立葉轉換裝置
616:快速傅立葉逆轉換裝置
b1(n)、b1(n+1)、bN-1(n)、bN(n)、bN(n+1)、c-K+1(n)、c-K+1(n+1)、c-K+2(n)、c0(n)、c0(n+1)、c1(n)、cN-1(n)、cN(n)、C1(n+1)、C2(n+1)、CK(n+1)、CN(n+1)、C1(n)、C2(n)、CK(n)、p1、pN-1、pN:係數
constrain_en:控制信號
d(n)、d(n+1)、d(n+N)、d_f(n)、e(n)、e(n-K+1)、e(n+1)、e(n+N)、E(n)、E1(n)、E2(n)、EK(n)、x(n)、X(n)、X1(n)、X2(n)、XK(n)、x(n-K+1)、x(n+1)、x(n+N)、x_f(n)、X_f(n)、x_p(n):信號
leaky_on i :開關信號
α i :削弱因數
μ b μ c :權重
第1圖係顯示根據本發明之第一實施例所述之信號處理裝置之範例方塊圖。
第2圖係顯示根據本發明之第一實施例所述之係數調整電路之範例方塊圖。
第3圖係顯示根據本發明之第一實施例所述之信號處理裝置之部分方塊圖。
第4圖係顯示根據本發明之第一實施例所述之信號處理方法之一範例流程圖。
第5圖係顯示根據本發明之第一實施例所述之頻率響應範例示意圖。
第6圖係顯示根據本發明之第二實施例所述之信號處理裝置之範例方塊圖。
第7圖係顯示根據本發明之第二實施例所述之係數調整電路之範例方塊圖。
第8圖係顯示根據本發明之第二實施例所述之信號處理裝置之部分方塊圖。
第9圖係顯示根據本發明之第二實施例所述之信號處理方法之一範例流程圖。
第10圖係顯示根據本發明之第二實施例所述之頻率響應範例示意圖。
第1圖係顯示根據本發明之第一實施例所述之信號處理裝置之範例方塊圖。信號處理裝置100適用於一通訊裝置,例如,一通訊系統內的接收機,用以處理接收到的信號。信號處理裝置100可包括一決策回饋等化器110以及一係數調整電路120。決策回饋等化器110可包括等化器111與等化器112、結合器113以及決策裝置114。等化器111根據一組第一係數對信號d(n)執行濾波操作,以產生濾波過的信號d_f(n),其中該組第一係數可包括複數第一係數,信號d(n)為決策裝置114之一輸出信號(或稱決策信號)。等化器112根據一組第二係數對信號x(n)執行濾波操作,以產生濾波過的信號x_f(n),其中該組第二係數可包括複數第二係數,信號x(n)可以是信號處理裝置100之一輸入信號,或者接收機之一接收到的信號。
結合器113耦接至等化器111與112,用以結合信號x_f(n)與信號d_f(n),以產生處理過的信號x_p(n)。決策裝置114可為一截剪器(slicer),用以根據處理過的信號x_p(n)產生決策信號d(n)。
信號處理裝置100可更包括另一結合器130,耦接至結合器113與決策裝置114,用以結合處理過的信號x_p(n)與決策信號d(n),例如,將兩者相減,以產生錯誤信號e(n)。係數調整電路120可根據錯誤信號e(n)、決策信號d(n)與信號x(n)適應性地調整第一係數之一或多者與第二係數之一或多者。式(1)與式(2)係顯示出於係數調整電路120中所執行的適應性調整操作:c i (n+1)=c i (n)+μ c [x(n+i)e(n+i)],i=-(K-1),...,0,1,...,N 式(1)
b j (n+1)=b j (n)+μ b [d(n+j)e(n+j)],j=1,...,N 式(2)
其中b j (n)為等化器111於時域的係數(即,等化器於時域執行濾波操作時所使用的係數),c i (n)為等化器112於時域的係數,n代表取樣時間點n的時間索引,j為等化器111的階數索引,i為等化器112的階數索引,N為等化器111階數(tap number),(N+K)為等化器112的階數,μ c 為調整係數c i (n)所使用的權重,μ b 為調整係數b j (n)所使用的權重。
第2圖係顯示根據本發明之第一實施例所述之係數調整電路之範例方塊圖。如圖所示,係數調整電路220可包含複數乘法器(例如乘法器221、222、225與226)、複數結合器(例如結合器223與227)、以及複數延遲電路(例如延遲電路224與228),用以根據錯誤信號e(n)、決策信號d(n)與輸入信號x(n)以及回授的係數c i (n)b j (n)產生係數c i (n+1)b j (n+1)
根據本發明之第一實施例,除上述適應性調整外,響應於一控制信號constrain_en,等化器111之係數b j (n)之一限制操作更可選擇性地被執行。當限制操作被執行時,係數b j (n)中的至少一者會被設定為既定數值,以產生一組受限制的係數。式(3)係顯示出係數b j (n)之限制操作:b 1 (n)=p 1 ,b 2 (n)=p 2 ...,b M (n)=p M 式(3)其中M<=N,而p 1 ,p 2 ,...,p M 為事先設計的常數。
第3圖係顯示根據本發明之第一實施例所述之信號處理裝置之部分方塊圖,用以說明等化器的濾波操作以及係數b j (n)之限制操作。於第一實施例中,等化器111/311為一回饋式等化器(FeedBack Equalizer,縮寫為FBE),等化器112/312為一前饋式等化器(FeedForward Equalizer,縮寫為FFE),等化器111/311與112/312於時域執行濾波操作。如第3圖所示,藉由複數延遲電路331與332將信號x(n)與d(n)延遲後產生對應的延遲信號,再藉由複數乘法器333與334將上述信號與對應之係數c -K+1 (n)c -K+2 (n)...c 0 (n)c 1 (n)...c N-1 (n)c N (n)以及b 1 (n)...b N-1 (n)b N (n)或受限制的係數p 1 ,p N-1 ,...,p N 相乘,以實施濾波器於時域的濾波操作。
如第3圖所示,等化器311可包括複數多工器335,響應於由一外部裝置所產生的控制信號constrain_en選擇將b j (n)p j 之其中一者輸出至乘法器333。
第4圖係顯示根據本發明之第一實施例所述之信號處理方法之一範例流程圖。信號處理方法可由如第1~3圖所示之信號處理裝置所執行,並包括以下步驟:
步驟S402:根據一錯誤信號適應性地調整等化器之一組係數。如式(1)與式(2)以及第2圖所示之由係數調整電路120/220所執行的適應性調整。
步驟S404:於適應性地調整該組係數後,響應於一控制信號選擇性地執行係數的限制操作。當係數的限制操作並未被執行時,該組係數未被調整。當係數的限制操作被執行時,係數b 1 (n)~b N (n)中的一或多個係數b j (n)會被設定為既定數值p j ,以產生一組受限制的係數。如式(3)以及第3圖所示,根據控制信號constrain_en選擇性將b j (n)p j 之其中一者輸出至對應之乘法器。
步驟S406:將該組係數(當係數的限制操作並未被執行時)或該組受限制的係數(當係數的限制操作被執行時)提供至等化器,使等化器根據目前的係數執行濾波操作。如第3圖所示,藉由多工器335將對應之係數輸出,以執行濾波操作。
於本發明之第一實施例中,係數的限制操作係於時域執行。藉由所述限制操作將等化器111/311的第1~M階係數設定於事先設計的常數,可使等化器112/312之頻率響應於一特定頻帶具有一削弱的增益值。由於等化器111/311與等化器112/312的頻率響應彼此相關,因此,當等化器111/311的第1~M階係數藉由所述限制操作被重新塑形(reshape)時,即便等化器112/312的係數並未被調整,其頻率響應也會因等化器111/311的係數重新塑形而有對應的變化。假設當等化器111/311根據未被重新塑形的係數(即,根據適應性調整而產生的係數)執行濾波操作時,等化器112/312具有第一頻率響應,而當等化器111/311根據被重新 塑形的/受限制的係數(即,一或多個係數被設定為p j )執行濾波操作時,等化器112/312具有第二頻率響應,則相較於第一頻率響應,第二頻率響應於一特定頻帶具有一削弱的增益值。
第5圖係顯示根據本發明之第一實施例所述之頻率響應範例示意圖。頻率響應曲線501代表當等化器111/311根據未被重新塑形的係數執行濾波操作時等化器112/312的頻率響應,頻率響應曲線502代表當等化器111/311根據被重新塑形的/受限制的係數執行濾波操作時等化器112/312的頻率響應。由圖中可以看出,相較於頻率響應曲線501,頻率響應曲線502於正規化的頻率0~0.7(π*弳度/取樣次數)的頻帶具有一削弱的增益值,其中正規化的頻率的計算方式可以是頻率/取樣頻率。
根據本發明之一實施例,所述係數的限制操作(重新塑形)可於係數的適應性訓練過程中被實行,也可於適應性訓練完成後被實行。舉例而言,等化器111/311與112/312的係數可於一適應性訓練過程中根據錯誤信號e(n)被適應性地調整,以期可使錯誤信號e(n)最小化。待適應性訓練過程結束後,通常可為等化器111/311與112/312訓練出最佳的係數。而於得到最佳的係數後,可再根據本發明之第一實施例於時域執行回饋式等化器的係數限制操作,其中常數p 1 ,p 2 ,...,p M 可事先根據需要削弱增益值的頻率範圍而設計。如此一來,即便前饋式等化器的係數並未被調整,藉由限制回饋式等化器的係數,仍可使前饋式等化器的頻率響應產生對應的變化,以達到削弱的增益值效果。
第6圖係顯示根據本發明之第二實施例所述之信號處理裝置之範例方塊圖。信號處理裝置600適用於一通訊裝置,例如,一通訊系統內的接收機,用以處理接收到的信號。信號處理裝置600可包括一決策回饋等化器610以及一係數調整電路620。決策回饋等化器610可包括等化器611與等化器612、結合器613以及決策裝置614。等化器611根據一組第一係數對信號d(n)執行濾波操作, 以產生濾波過的信號d_f(n),其中該組第一係數可包括複數第一係數,信號d(n)為決策裝置614之一輸出信號(或稱決策信號)。等化器612根據一組第二係數對信號X(n)執行濾波操作,以產生濾波過的信號X_f(n),其中該組第二係數可包括複數第二係數。
於第二實施例中,信號處理裝置600或決策回饋等化器610可更包括快速傅立葉轉換裝置615與快速傅立葉逆轉換裝置616。快速傅立葉轉換裝置615用以對時域信號x(n)執行快速傅立葉轉換(Fast Fourier Transform,縮寫為FFT)以產生頻域信號X(n),其中時域信號x(n)可為信號處理裝置600之一輸入信號,或者接收機之一接收到的信號。快速傅立葉逆轉換裝置616用以對頻域信號(濾波過的信號)X_f(n)執行快速傅立葉逆轉換(Inverse FFT,縮寫為IFFT)以產生一輸出信號x_f(n),其中輸出信號x_f(n)為時域信號。結合器613耦接至等化器611與快速傅立葉逆轉換裝置616,用以結合信號x_f(n)與信號d_f(n),以產生處理過的信號x_p(n)。決策裝置614可為一截剪器(slicer),用以根據處理過的信號x_p(n)產生決策信號d(n)。
信號處理裝置600可更包括另一結合器630與快速傅立葉轉換裝置640。結合器630耦接至結合器613與決策裝置614,用以結合處理過的信號x_p(n)與決策信號d(n),例如,將兩者相減,以產生錯誤信號e(n)。快速傅立葉轉換裝置640用以對時域的錯誤信號e(n)執行快速傅立葉轉換以產生頻域的錯誤信號E(n)。
係數調整電路620可根據錯誤信號e(n)與E(n)、決策信號d(n)與輸入信號X(n)適應性地調整第一係數之一或多者與第二係數之一或多者。式(4)與式(5)係顯示出於係數調整電路620中所執行的適應性調整操作:C k (n+1)=(1-α i *leaky_on i )*C k (n)+μ c * X k (n)E k (n),i=1,...,P 式(4)
b j (n+1)=b j (n)+μ b [d(n+j)e(n+j)],j=1,...,N 式(5)
X k (n)=FFT[x(n)]k=1,2,...,K 式(6)
E k (n)=FFT[e(n)] 式(7)
其中b j (n)為等化器611於時域的係數,C k (n)為等化器612於頻域的係數(即,等化器於頻域執行濾波操作時所使用的係數),n代表取樣時間點n的時間索引,j為等化器611的階數索引,N為等化器611的階數,k為頻域的索引,K代表快速傅立葉轉換裝置640執行FFT的點數,μ c 為調整係數C k (n)所使用的權重,μ b 為調整係數b j (n)所使用的權重,X k (n)為信號x(n)執行快速傅立葉轉換的結果,E k (n)為信號e(n)執行快速傅立葉轉換的結果。
於本發明之第二實施例中,係數C k (n)之限制操作(重新塑形)係於適應性地調整的過程中根據開關信號leaky_on i 選擇性地被執行,其中係數C k (n)可進一步被分為複數群組,而係數C k (n)的限制操作(重新塑形)可以群組為控制的單位,i為群組索引值,P為群組總數量,開關信號leaky_on i 的數值可被設定為0或1,α i 為削弱因數,0<α i <1。舉例而言,當leaky_on i 被設定為1時,屬於第i個群組的係數C k (n)於適應性地調整的過程中會如第4式所示之更根據削弱因數α i 被調整,以產生一組受限制的係數。當leaky_on i 被設定為0時,屬於第i個群組的係數C k (n)於適應性地調整的過程中不會根據削弱因數α i 被調整。
第7圖係顯示根據本發明之第二實施例所述之係數調整電路之範例方塊圖。如圖所示,係數調整電路720可包含複數乘法器(例如乘法器721、722、725、726與727)、複數結合器(例如結合器723與728)、以及複數延遲電路(例如延遲電路724與729),用以根據錯誤信號e(n)、Ek(n)、決策信號d(n)與輸入信號Xk(n)以及回授的係數C k (n)b j (n)產生係數C k (n+1)b j (n+1)
舉例而言,假設快速傅立葉轉換裝置640執行16點的FFT,即K=16, 則等化器612於頻域有16階的係數C k (n)。此外,假設群組總數量P=4,則每個群組可包含4個係數。當leaky_on 1 被設定為1時,屬於第1個群組的係數C 1 (n)~C 4 (n)適應性地調整的過程中會如第4式所示之更根據削弱因數α 1 被調整,並依此類推。
第8圖係顯示根據本發明之第二實施例所述之信號處理裝置之部分方塊圖,用以說明等化器的濾波操作。於第二實施例中,等化器611/811為一回饋式等化器(FBE),等化器612/812為一前饋式等化器(FFE),等化器611/811於時域執行濾波操作,等化器612/812於頻域執行濾波操作。如第8圖所示,等化器811藉由複數延遲電路831將信號d(n)延遲後產生對應的延遲信號,再藉由複數乘法器833將上述信號與對應之係數b 1 (n)...b N-1 (n)b N (n)相乘,以實施濾波器於時域的濾波操作。另一方面,等化器812藉由乘法器832將頻域的輸入信號與與對應之C 1 (n)C 2 (n)...C K (n)相乘,以實施濾波器於頻域的濾波操作。
第9圖係顯示根據本發明之第二實施例所述之信號處理方法之一範例流程圖。信號處理方法可由如第6~8圖所示之信號處理裝置所執行,並包括以下步驟:
步驟S902:根據一錯誤信號適應性地調整等化器之一組係數。如式(4)與式(5)以及第7圖所示之由係數調整電路620/720所執行的適應性調整。
其中,根據本發明之第二實施例,步驟S902可進一步包括:響應於一控制信號選擇性地執行前饋式等化器(FFE)之係數之一限制操作,其中當限制操作被執行時,前饋式等化器之係數之至少一者更根據一削弱因數適應性地被調整,以產生一組受限制的係數。如式(4)以及第7圖所示,係數C k (n)之限制操作(重新塑形)係於適應性地調整的過程中根據開關信號leaky_on i 選擇性地被執行。
步驟S904:將該組係數(當係數的限制操作並未執行時)或該組受限制的係數(當係數的限制操作並執行時)提供至等化器,使等化器根據目前的係數執行濾波操作。
於本發明之第二實施例中,前饋式等化器(FFE)之係數的限制操作(重新塑形)係於頻域執行。藉由所述限制操作將等化器612/812的一或多個係數根據事先設計的削弱因數削弱,可使等化器612/812之頻率響應於一特定頻帶具有一削弱的增益值。假設當等化器612/812根據未被重新塑形的係數(即,根據適應性調整而產生且未被削弱的係數)執行濾波操作時,等化器612/812具有第一頻率響應,而當等化器612/812根據被重新塑形的/受限制的係數(即,根據適應性調整而產生且其中的一或多者被削弱的係數)執行濾波操作時,等化器612/812具有第二頻率響應,則相較於第一頻率響應,第二頻率響應於一特定頻帶具有一削弱的增益值。
第10圖係顯示根據本發明之第二實施例所述之頻率響應範例示意圖。頻率響應曲線1001代表當等化器612/812根據未被重新塑形的係數執行濾波操作時的頻率響應,頻率響應曲線1002代表當等化器612/812根據被重新塑形的/受限制的係數執行濾波操作時的頻率響應。由圖中可以看出,相較於頻率響應曲線1001,頻率響應曲線1002於正規化的頻率0~0.8(π*弳度/取樣次數)的頻帶具有一削弱的增益值。
根據本發明之一實施例,所述係數的限制操作(重新塑形)可於係數的適應性訓練過程中被實行,也可於得到最佳的係數後被實行。舉例而言,等化器611/811與612/812的係數可於一適應性訓練過程中根據錯誤信號e(n)被適應性地調整,以期可使錯誤信號e(n)最小化。於適應性訓練過程大致結束後,通常可為等化器611/811與612/812訓練出最佳的係數。而於得到最佳的係數後,可再根據本發明之第二實施例於頻域執行前饋式等化器的係數限制操作,其中開關信號leaky_on i 與削弱因數α i 可事先根據需要削弱增益值的頻率範圍而設計。如此一來,前饋式等化器的頻率響應可產生對應的變化,以達到削弱的增益值效果。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:信號處理裝置
110:決策回饋等化器
111、112:等化器
113、130:結合器
114:決策裝置
120:係數調整電路
d(n)、d_f(n)、e(n)、x(n)、x_f(n)、x_p(n):信號

Claims (10)

  1. 一種信號處理裝置,該信號處理裝置包括:一決策回饋等化器,包括:一第一等化器,用以根據一組第一係數對一第一信號執行濾波操作,以產生一第一濾波過的信號,其中該組第一係數包括複數第一係數,以及一係數調整電路,用以根據一錯誤信號適應性地調整該等第一係數之一或多者,其中該等第一係數之一限制操作更選擇性地被執行,當該等第一係數之該限制操作被執行時,該等第一係數中的至少一者被設定為一第一既定數值,以產生一組受限制的第一係數。
  2. 如申請專利範圍第1項所述之信號處理裝置,其中該決策回饋等化器更包括:一第二等化器,用以根據一組第二係數對一第二信號執行濾波操作,以產生一第二濾波過的信號,其中該組第二係數包括複數第二係數,該第一等化器為一回饋式等化器,該第二等化器為一前饋式等化器,並且其中當該第一等化器根據該組受限制的第一係數執行濾波操作時,該第二等化器具有一特定頻率響應,並且該特定頻率響應於一特定頻帶具有一削弱的增益值。
  3. 如申請專利範圍第2項所述之信號處理裝置,其中該決策回饋等化器更包括:一第一結合器,耦接至該第一等化器與該第二等化器,用以結合該第一濾波過的信號與該第二濾波過的信號,以產生一處理過的信號; 一決策裝置,用以根據該處理過的信號產生一決策信號;以及一第二結合器,耦接至該第一結合器與該決策裝置,用以結合該處理過的信號與該決策信號,以產生該錯誤信號。
  4. 如申請專利範圍第2項所述之信號處理裝置,其中該係數調整電路更根據該錯誤信號適應性地調整該等第二係數之一或多者,並且其中該等第二係數之一限制操作更於適應性地調整的過程中選擇性地被執行,當該等第二係數之該限制操作被執行時,該等第二係數中的至少一者於適應性地調整的過程中更根據一削弱因數被調整,以產生一組受限制的第二係數。
  5. 如申請專利範圍第4項所述之信號處理裝置,其中該組第二係數與該組受限制的第二係數為該第二等化器於頻域的係數,於該等第二係數之該限制操作被執行後,該組受限制的第二係數所對應之一頻率響應於一特定頻帶具有一削弱的增益值。
  6. 如申請專利範圍第4項所述之信號處理裝置,更包括:一快速傅立葉轉換裝置,耦接至該第二等化器,用以對一輸入信號執行快速傅立葉轉換以產生該第二信號;一快速傅立葉逆轉換裝置,耦接至該第二等化器,用以對該第二濾波過的信號執行快速傅立葉逆轉換以產生一輸出信號;一第一結合器,耦接至該第一等化器與該快速傅立葉逆轉換裝置,用以結合該第一濾波過的信號與該輸出信號,以產生一處理過的信號;一決策裝置,用以根據該處理過的信號產生一決策信號;以及一第二結合器,耦接至該第一結合器與該決策裝置,用以結合該處理過的 信號與該決策信號,以產生該錯誤信號。
  7. 一種信號處理方法,包括:根據一錯誤信號適應性地調整一第一等化器之一組第一係數,其中該組第一係數包括複數第一係數;於適應性地調整該組第一係數後,響應於一控制信號選擇性地執行該組第一係數之一限制操作,其中當該限制操作被執行時,將該等第一係數之至少一者設定為一第一既定數值,以產生一組受限制的第一係數;以及將該組第一係數或該組受限制的第一係數提供至該第一等化器,使該第一等化器根據該組第一係數或該組受限制的第一係數執行濾波操作,其中該組第一係數與該組受限制的第一係數為該第一等化器於時域的係數。
  8. 如申請專利範圍第7項所述之信號處理方法,更包括:根據該錯誤信號適應性地調整一第二等化器之一組第二係數,其中該組第二係數包括複數第二係數,並且該組第二係數為該第二等化器於時域的係數;以及將該組第二係數提供至該第二等化器,使該第二等化器根據該組第二係數執行濾波操作,其中該第一等化器為一通訊裝置內之一回饋式等化器,該第二等化器為該通訊裝置內之一前饋式等化器,當該第一等化器根據該組受限制的第一係數執行濾波操作時,該第二等化器具有一特定頻率響應,並且該特定頻率響應於一特定頻帶具有一削弱的增益值。
  9. 一種信號處理方法,包括:根據一錯誤信號適應性地調整一第一等化器之一組第一係數,其中該組第一係數包括複數第一係數;以及將該組第一係數或一組受限制的第一係數提供至該第一等化器,使該第一等化器根據該組第一係數或該組受限制的第一係數執行濾波操作,其中該組第一係數與該組受限制的第一係數為該第一等化器於頻域的係數,並且其中根據該錯誤信號適應性地調整該第一等化器之該組第一係數之該步驟包括:響應於一控制信號選擇性地執行該組第一係數之一限制操作,其中當該限制操作被執行時,該等第一係數之至少一者更根據一削弱因數適應性地被調整,以產生該組受限制的第一係數。
  10. 如申請專利範圍第9項所述之信號處理方法,其中該第一等化器為一通訊裝置內之一前饋式等化器,於該組第一係數之該限制操作被執行後,該組受限制的第一係數所對應之一頻率響應於一特定頻帶具有一削弱的增益值。
TW109101550A 2020-01-16 2020-01-16 信號處理裝置與信號處理方法 TWI748326B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109101550A TWI748326B (zh) 2020-01-16 2020-01-16 信號處理裝置與信號處理方法
US17/022,015 US11290306B2 (en) 2020-01-16 2020-09-15 Signal processing devices and signal processing methods

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109101550A TWI748326B (zh) 2020-01-16 2020-01-16 信號處理裝置與信號處理方法

Publications (2)

Publication Number Publication Date
TW202130143A TW202130143A (zh) 2021-08-01
TWI748326B true TWI748326B (zh) 2021-12-01

Family

ID=76857426

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109101550A TWI748326B (zh) 2020-01-16 2020-01-16 信號處理裝置與信號處理方法

Country Status (2)

Country Link
US (1) US11290306B2 (zh)
TW (1) TWI748326B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI733488B (zh) * 2020-06-10 2021-07-11 瑞昱半導體股份有限公司 位於數位域之訊號處理電路及方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070091995A1 (en) * 2002-11-08 2007-04-26 Scintera Networks, Inc. Decision feedback equalizer with dynamic feedback control
US20080285641A1 (en) * 2003-06-24 2008-11-20 Qualcomm Incorporated slicer input and feedback filter contents for block coded digital communications
TW201528693A (zh) * 2014-01-09 2015-07-16 Mstar Semiconductor Inc 信號處理的方法及裝置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5757855A (en) * 1995-11-29 1998-05-26 David Sarnoff Research Center, Inc. Data detection for partial response channels
US6744814B1 (en) * 2000-03-31 2004-06-01 Agere Systems Inc. Method and apparatus for reduced state sequence estimation with tap-selectable decision-feedback
US7110352B2 (en) * 2003-12-09 2006-09-19 Nokia Corporation Direct-sequence CDMA method and device
US8861663B1 (en) 2011-12-01 2014-10-14 Aquantia Corporation Correlated noise canceller for high-speed ethernet receivers
US9838072B1 (en) * 2015-06-24 2017-12-05 Marvell International Ltd. Systems and methods to mitigate electro-magnetic interference in single twisted-pair-based communication systems

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070091995A1 (en) * 2002-11-08 2007-04-26 Scintera Networks, Inc. Decision feedback equalizer with dynamic feedback control
US20080285641A1 (en) * 2003-06-24 2008-11-20 Qualcomm Incorporated slicer input and feedback filter contents for block coded digital communications
TW201528693A (zh) * 2014-01-09 2015-07-16 Mstar Semiconductor Inc 信號處理的方法及裝置

Also Published As

Publication number Publication date
TW202130143A (zh) 2021-08-01
US20210226825A1 (en) 2021-07-22
US11290306B2 (en) 2022-03-29

Similar Documents

Publication Publication Date Title
US9705708B1 (en) Integrated circuit with continuously adaptive equalization circuitry
US6563868B1 (en) Method and apparatus for adaptive equalization in the presence of large multipath echoes
US7272177B2 (en) Demodulation apparatus for a network transceiver and method thereof
EP2378727A1 (en) Channel equalization using application specific digital signal processing in high-speed digital transmission systems
US20070082617A1 (en) Transceiver with isolation-filter compensation and method therefor
US8135058B2 (en) Adaptive known signal canceller
US6289045B1 (en) Training method in a time domain equalizer and a digital data transmission apparatus including an improved training apparatus
JP3643293B2 (ja) 適応等化器のトレーニング回路及びモデム装置並びに通信装置
US6829296B1 (en) Spectrally flat time domain equalizer and methods
US20050232347A1 (en) Apparatus and method for noise enhancement reduction in an adaptive equalizer
JP2005323384A (ja) 線形フィルタ等化器
TWI748326B (zh) 信號處理裝置與信號處理方法
US7916779B1 (en) Adaptive decision feedback equalizer for high data rate serial link receiver
US7489734B2 (en) Equalization in radio receiver
CN113225277B (zh) 信号处理装置与信号处理方法
EP1302017B1 (en) Method and apparatus for updating equalizer coefficients and for sampling rate control
JP2002111624A (ja) Ofdm信号受信装置
JP3292165B2 (ja) 線路等化器及びその等化方法
JP2021190787A (ja) 適応等化器、適応等化方法及び光通信システム
US6694280B2 (en) Method for overflow testing of a blind equalizer
TWI763459B (zh) 交換裝置及其訊號調整方法
US9077568B2 (en) Receiving apparatus and method for accelerating equalization convergence
JP2569903B2 (ja) 干渉波除去装置
JPH03145827A (ja) 等化器
JP7325902B2 (ja) 判定帰還型等化器および受信機