TWI746844B - 記憶體裝置及其操作方法 - Google Patents

記憶體裝置及其操作方法 Download PDF

Info

Publication number
TWI746844B
TWI746844B TW107115074A TW107115074A TWI746844B TW I746844 B TWI746844 B TW I746844B TW 107115074 A TW107115074 A TW 107115074A TW 107115074 A TW107115074 A TW 107115074A TW I746844 B TWI746844 B TW I746844B
Authority
TW
Taiwan
Prior art keywords
voltage
blind
erase
memory block
memory
Prior art date
Application number
TW107115074A
Other languages
English (en)
Other versions
TW201911320A (zh
Inventor
金海洙
Original Assignee
南韓商愛思開海力士有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商愛思開海力士有限公司 filed Critical 南韓商愛思開海力士有限公司
Publication of TW201911320A publication Critical patent/TW201911320A/zh
Application granted granted Critical
Publication of TWI746844B publication Critical patent/TWI746844B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • G11C16/3445Circuits or methods to verify correct erasure of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3404Convergence or correction of memory cell threshold voltages; Repair or recovery of overerased or overprogrammed cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3404Convergence or correction of memory cell threshold voltages; Repair or recovery of overerased or overprogrammed cells
    • G11C16/3409Circuits or methods to recover overerased nonvolatile memory cells detected during erase verification, usually by means of a "soft" programming step
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3468Prevention of overerasure or overprogramming, e.g. by verifying whilst erasing or writing
    • G11C16/3477Circuits or methods to prevent overerasing of nonvolatile memory cells, e.g. by detecting onset or cessation of current flow in cells and using the detector output to terminate erasing

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)

Abstract

本文可提供一種操作記憶體裝置的方法。該方法可包括向記憶塊施加擦除電壓。該方法可包括對記憶塊執行擦除驗證操作。該方法可包括基於擦除驗證操作的結果執行第一盲編程操作。

Description

記憶體裝置及其操作方法
本公開的各種實施方式總體涉及記憶體裝置及其操作方法,並且更具體地,涉及一種被配置為執行盲編程操作的記憶體裝置。
相關申請的交叉引用
本申請案主張於2017年7月26日向韓國智慧財產權局提交的韓國專利申請第10-2017-0094852號的優先權,該韓國專利申請的全部公開內容通過引用併入本文中。
半導體記憶體裝置可主要分為易失性半導體記憶體裝置和非易失性半導體記憶體裝置。易失性半導體記憶體裝置的優點在於可高速執行讀取和寫入,但是缺點在於當電力供應中斷時,所存儲的資訊丟失。相反,非易失性半導體記憶體裝置即使在電力供應中斷的情況下也可保留存儲在其中的資訊。因此,使用非易失性半導體記憶體裝置來存儲要在不管是否供電的情況下保留的資訊。
非易失性半導體記憶體裝置的示例可包括遮罩唯讀記憶體(MROM)、可編程唯讀記憶體(PROM)、可擦除可編程唯讀記憶體(EPROM)、電可擦除可編程唯讀記憶體(EEPROM)等。
非易失性半導體記憶體裝置的代表性示例可包括快閃記憶體裝 置。快閃記憶體裝置已被廣泛用作諸如電腦、行動電話、個人數位助理(PDA)、數位相機、攝像機、答錄機、MP3播放機、掌上型個人電腦(PC)、遊戲機、傳真機、掃描器和印表機之類的電子設備的音訊和視頻資料存儲介質。
近來,隨著對記憶體裝置高集成度的需求的增加,已經普及了將多個比特存儲在單個記憶胞中的多比特快閃記憶體裝置。
記憶體裝置可包括與每個字線耦接的多個記憶胞,並且執行將資料存儲在記憶胞中的編程操作以及對編程後的資料進行擦除的擦除操作。
本公開的一個實施方式可提供一種操作記憶體裝置的方法。該方法可包括向記憶塊施加擦除電壓。該方法可包括對所述記憶塊執行擦除驗證操作。該方法可包括基於所述擦除驗證操作的結果執行第一盲編程操作。
本公開的一個實施方式可提供一種操作記憶體裝置的方法。該方法可包括對記憶塊執行第一盲編程操作。該方法可包括向所述記憶塊施加擦除電壓。該方法可包括對所述記憶塊執行擦除驗證操作。該方法可包括當所述擦除驗證操作的結果指示失敗時,對所述記憶塊執行第二盲編程操作。
本公開的一個實施方式可提供一種操作記憶體裝置的方法。該方法可包括向記憶塊施加擦除電壓。該方法可包括對所述記憶塊執行擦除驗證操作。該方法可包括基於所述擦除驗證操作的結果來對所述記憶塊執行第一盲編程操作或第二盲編程操作。
本公開的一個實施方式可提供一種操作記憶體裝置的方法。該方法可包括向記憶塊施加擦除電壓。該方法可包括對所述記憶塊執行擦除驗證操作。該方法可包括基於所述擦除驗證操作的結果,根據所述記憶塊的擦除計 數值執行第一盲編程操作。
100‧‧‧記憶胞陣列
110‧‧‧記憶塊
200‧‧‧週邊電路
210‧‧‧電壓生成電路
220‧‧‧列解碼器
230‧‧‧頁緩衝器組
231‧‧‧頁緩衝器
240‧‧‧行解碼器
250‧‧‧輸入/輸出電路
260‧‧‧感測電路
300‧‧‧控制邏輯
1000‧‧‧記憶體系統
1100‧‧‧記憶體裝置
1200‧‧‧記憶體控制器
2000‧‧‧主機
3100‧‧‧處理器
3200‧‧‧顯示器
3300‧‧‧無線電收發器
3400‧‧‧輸入裝置
4100‧‧‧處理器
4200‧‧‧輸入裝置
4300‧‧‧顯示器
5100‧‧‧處理器
5200‧‧‧圖像感測器
5300‧‧‧顯示器
6100‧‧‧微處理器
6200‧‧‧主機介面
7100‧‧‧卡介面
30000‧‧‧記憶體系統
40000‧‧‧記憶體系統
50000‧‧‧記憶體系統
60000‧‧‧主機
70000‧‧‧記憶體系統
S701‧‧‧步驟
S702‧‧‧步驟
S703‧‧‧步驟
S704‧‧‧步驟
S705‧‧‧步驟
S1001‧‧‧步驟/第一盲編程操作
S1002‧‧‧步驟/第二盲編程操作
S1002’‧‧‧步驟
S1201‧‧‧步驟
S1202‧‧‧步驟
S1203‧‧‧步驟
S1401‧‧‧步驟
S1701‧‧‧步驟
S1702‧‧‧步驟
圖1是例示根據本公開的一個實施方式的記憶體系統的圖。
圖2是例示圖1的記憶體裝置的圖。
圖3是例示圖2的記憶塊的圖。
圖4是例示根據本公開的一個實施方式的具有三維結構的記憶塊的圖。
圖5是例示根據本公開的一個實施方式的具有三維結構的記憶塊的圖。
圖6是例示編程操作和擦除操作的圖。
圖7是例示擦除操作的流程圖。
圖8是例示參照圖7描述的擦除操作的定時圖。
圖9是例示每個物理頁的擦除閾值電壓分佈的圖。
圖10是例示根據本公開的一個實施方式的擦除操作的流程圖。
圖11是例示圖10的擦除操作的定時圖。
圖12是例示根據本公開的一個實施方式的擦除操作的流程圖。
圖13是例示圖12的擦除操作的定時圖。
圖14是例示根據本公開的一個實施方式的擦除操作的流程圖。
圖15是例示圖14的擦除操作的定時圖。
圖16是例示根據本公開的一個實施方式的每個物理頁的擦除閾值電壓分佈的圖。
圖17是例示根據本公開的一個實施方式的擦除操作的流程圖。
圖18是例示根據本公開的一個實施方式的擦除操作的流程圖。
圖19是例示根據本公開的一個實施方式的擦除操作的流程圖。
圖20是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
圖21是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
圖22是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
圖23是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
以下將參照附圖描述實施方式的示例;然而,它們可按照不同的形式來實施,並且不應該被解釋為受本文所闡述的實施方式限制。相反地,提供這些實施方式使得本公開將是徹底和完整的,並且將向本領域技術人士充分傳達實施方式的示例的範圍。
還應注意的是,在本說明書中,“連接/耦接”不僅指代一個元件直接耦接另一元件,而且還指代一個元件通過中間元件間接耦接另一元件。另一方面,“直接連接/直接耦接”是指一個元件直接耦接另一元件而沒有中間元件。此外,除非另外定義,否則說明書中使用的“包括/包含”表示存在或添加一個或更多個元件、步驟、操作和元件。
本公開的各種實施方式可涉及一種具有改進的可靠性的記憶體裝置以及操作該記憶體裝置的方法。
圖1是例示根據本公開的一個實施方式的記憶體系統的圖。
參照圖1,記憶體系統1000可包括被配置為存儲資料的記憶體裝 置1100以及被配置為在主機2000的控制下控制記憶體裝置1100的記憶體控制器1200。
主機2000可使用諸如週邊元件快速互連(PCI-E)、高級技術附件(ATA)、串列ATA(SATA)、並行ATA(PATA)或串列連接的SCSI(SAS)之類的介面協定與記憶體系統1000通信。此外,為了主機2000與記憶體系統1000之間的資料通信的目的而提供的介面協定不限於上述示例,並且可是諸如通用序列匯流排(USB)、多媒體卡(MMC)、增強型小磁片介面(ESDI)或集成式驅動電子(IDE)之類的介面協定中的任意一個。
記憶體控制器1200可控制記憶體系統1000的整體操作以及主機2000與記憶體裝置1100之間的資料交換。例如,記憶體控制器1200可回應於主機2000的請求而控制記憶體裝置1100以編程或讀取資料。此外,記憶體控制器1200可控制記憶體裝置1100,使得資訊被存儲在記憶體裝置1100中包括的主記憶塊和輔記憶塊(sub-memory block)中,並且取決於針對編程操作載入的資料量,對主記憶塊或輔記憶塊執行編程操作。在一個實施方式中,記憶體裝置1100可包括雙倍數據速率同步動態隨機存取記憶體(DDR SDRAM)、低功率雙倍數據速率4(LPDDR4)SDRAM、圖形雙倍數據速率(GDDR)SDRAM、低功率DDR(LPDDR)、rambus動態隨機存取記憶體(RDRAM)或快閃記憶體。
記憶體裝置1100可在記憶體控制器1200的控制下執行編程操作、讀取操作或擦除操作。
圖2是例示圖1的記憶體裝置1100的圖。
參照圖2,記憶體裝置1100可包括被配置為存儲資料的記憶胞陣列100。記憶體裝置1100可包括被配置為執行用於將資料存儲在記憶胞陣列100中的編程操作、用於輸出所存儲的資料的讀取操作以及用於擦除所存儲的資料 的擦除操作的週邊電路200。記憶體裝置1100可包括被配置為在記憶體控制器(圖1的1200)的控制下控制週邊電路200的控制邏輯300。
記憶胞陣列100可包括多個記憶塊MB1至MBk(110,k是正整數)。本地線(local line)LL和位元線BL1至BLn(n是正整數)可耦接到記憶塊MB1至MBk(110)中的每一個。例如,本地線LL可包括第一選擇線、第二選擇線以及佈置在第一選擇線與第二選擇線之間的多條字線。此外,本地線LL可包括佈置在第一選擇線與字線之間以及第二選擇線與字線之間的虛擬線。這裡,第一選擇線可以是源極選擇線,並且第二選擇線可以是汲極選擇線。例如,本地線LL可包括字線、汲極選擇線、源極選擇線和源極線(SL)。例如,本地線LL還可包括虛擬線。例如,本地線LL還可包括管線。本地線LL可耦接到記憶塊MB1至MBk(110)中的每一個。位元線BL1至BLn可共同耦接至記憶塊MB1至MBk(110)。記憶塊MB1至MBk(110)可被實施為二維結構或三維結構。例如,在具有二維結構的記憶塊110中,可在平行於基板的方向上佈置記憶胞。例如,在具有三維結構的記憶塊110中,可在垂直於基板的方向上堆疊記憶胞。
週邊電路200可被配置為在控制邏輯300的控制下對被選記憶塊110執行編程操作、讀取操作和擦除操作。例如,在控制邏輯300的控制下,週邊電路200可向第一選擇線、第二選擇線和字線提供驗證電壓和通過電壓,可對第一選擇線、第二選擇線和字線進行選擇性地放電,並且可對與字線當中的被選字線耦接的記憶胞進行驗證。例如,週邊電路200可包括電壓生成電路210、列解碼器220、頁緩衝器組230、行解碼器240、輸入/輸出電路250和感測電路260。
電壓生成電路210可響應於操作信號OP_CMD而生成要用於編程操作、讀取操作和擦除操作的各種操作電壓Vop。此外,電壓生成電路210可回 應於操作信號OP_CMD而對本地線LL進行選擇性地放電。例如,電壓生成電路210可在控制邏輯300的控制下生成編程電壓、驗證電壓、通過電壓、導通電壓、讀取電壓、擦除電壓、源極線電壓等。
列解碼器220可回應於列位址RADD而將操作電壓Vop遞送到與被選記憶塊110耦接的本地線LL。
頁緩衝器組230可包括與位元線BL1至BLn耦接的多個頁緩衝器PB1至PBn(231)。頁緩衝器PB1至PBn(231)可回應於頁緩衝器控制信號PBSIGNALS而進行操作。例如,頁緩衝器PB1至PBn(231)可在讀取操作或驗證操作期間臨時存儲通過位元線BL1至BLn接收到的資料或感測位元線BL1至BLn的電壓或電流。
行解碼器240可回應於行位址CADD而在輸入/輸出電路250與頁緩衝器組230之間傳輸資料。例如,行解碼器240可通過資料線DL與頁緩衝器231交換資料,或者通過行線CL與輸入/輸出電路250交換資料。
輸入/輸出電路250可將從記憶體控制器(圖1的1200)接收到的命令CMD或位址ADD發送到控制邏輯300,或者與行解碼器240交換資料DATA。
在讀取操作或驗證操作期間,感測電路260可響應於使能位VRY_BIT<#>而生成參考電流,並且可將從頁緩衝器組230接收到的感測電壓VPB與由參考電流生成的參考電壓進行比較並且輸出通過信號PASS或失敗信號FAIL。
控制邏輯300可回應於命令CMD和位址ADD而輸出操作信號OP_CMD、列位址RADD、頁緩衝器控制信號PBSIGNALS和使能位元VRY_BIT,並由此控制週邊電路200。此外,控制邏輯300可回應於通過信號PASS或失敗信號FAIL而確定驗證操作是已經通過還是已經失敗。
圖3是例示圖2的記憶塊110的圖。
參照圖3,在記憶塊110中,彼此平行佈置的多條字線可耦接在第一選擇線與第二選擇線之間。這裡,第一選擇線可以是源極選擇線SSL,並且第二選擇線可以是汲極選擇線DSL。例如,記憶塊110可包括耦接在位元線BL1至BLn與源極線SL之間的多個串ST。位元線BL1至BLn可分別耦接至串ST,而源極線SL可共同耦接至串ST。串ST可具有相同的配置;因此,下面僅以與第一位元線BL1耦接的串ST作為示例進行描述。
串ST可包括在源極線SL與第一位元線BL1之間彼此串聯耦接的源極選擇電晶體SST、多個記憶胞F1至F16和汲極選擇電晶體DST。可在每個串ST中包括至少一個源極選擇電晶體SST和至少一個汲極選擇電晶體DST,並且可在每個串ST中包括比附圖中所示的記憶胞F1至F16的數目多的記憶胞。
源極選擇電晶體SST的源極可耦接到源極線SL,並且汲極選擇電晶體DST的汲極可耦接到第一位元線BL1。記憶胞F1至F16可串聯連接在源極選擇電晶體SST與汲極選擇電晶體DST之間。包括在不同串ST中的源極選擇電晶體SST的閘極可耦接到源極選擇線SSL,汲極選擇電晶體DST的閘極可耦接到汲極選擇線DSL,並且記憶胞F1至F16的閘極可耦接到多條字線WL1至WL16。在包括在不同串ST中的記憶胞當中,耦接到相同字線的一組記憶胞可被稱為物理頁PPG。因此,包括在記憶塊110中的物理頁PPG的數目可與字線WL1至WL16的數目對應。
每個記憶胞MC可存儲1位元資料。該記憶胞通常被稱為單層單元SLC。在這種情況下,每個物理頁PPG可存儲單個邏輯頁LPG的資料。每個邏輯頁LPG的資料可包括與單個物理頁PPG中包括的單元的數目對應的資料位元。每個記憶胞MC可存儲2位元或更多位數據。該記憶胞通常被稱為多層單元MLC。在這種情況下,每個物理頁PPG可存儲兩個或更多個邏輯頁LPG的資 料。
圖4是例示根據本公開的一個實施方式的具有三維結構的記憶塊MB1至MBk(110)的圖。
參照圖4,記憶胞陣列100可包括多個記憶塊MB1至MBk(110)。每個記憶塊110可包括多個串ST11至ST1m和ST21至ST2m。在一個實施方式中,串ST11至ST1m和ST21至ST2m中的每一個可形成為“U”形。在第一記憶塊MB1中,可沿列方向(即,沿X方向)佈置m個串。在圖4中,例示了沿行方向(即,沿Y方向)佈置2個串的示例,但是這僅僅是為了說明。例如,可在行方向(Y方向)上佈置三個或更多個串。
多個串ST11至ST1m和ST21至ST2m中的每一個可包括至少一個源極選擇電晶體SST、第一記憶胞MC1至第n記憶胞MCn、管電晶體PT和至少一個汲極選擇電晶體DST。
源極選擇電晶體SST和汲極選擇電晶體DST以及記憶胞MC1至MCn可具有彼此相似的結構。例如,源極選擇電晶體SST和汲極選擇電晶體DST以及記憶胞MC1至MCn中的每一個可包括通道層、隧道絕緣層、電荷捕獲層和阻擋絕緣層。例如,可在每個串中設置用於提供通道層的柱。在一個實施方式中,可在每個串中設置用於提供通道層、隧道絕緣層、電荷捕獲層和阻擋絕緣層中的至少一個的柱。
每個串的源極選擇電晶體SST可耦接在源極線SL與記憶胞MC1至MCp之間。
在一個實施方式中,佈置在同一列中的串的源極選擇電晶體可與沿列方向延伸的源極選擇線耦接。佈置在不同列中的串的源極選擇電晶體可耦接到不同的源極選擇線。在圖4中,第一列中的串ST11至ST1m的源極選擇電晶體可耦接到第一源極選擇線SSL1。第二列中的串ST21至ST2m的源極選擇電 晶體可耦接到第二源極選擇線SSL2。
在一個實施方式中,串ST11至ST1m和ST21至ST2m的源極選擇電晶體可共同耦接到單條源極選擇線。
每個串中的第一記憶胞MC1至第n記憶胞MCn可耦接在源極選擇電晶體SST與汲極選擇電晶體DST之間。
第一記憶胞MC1至第n記憶胞MCn可被劃分成第一記憶胞MC1至第p記憶胞MCp和第p+1記憶胞MCp+1至第n記憶胞MCn。第一記憶胞MC1至第p記憶胞MCp可沿垂直方向(即,沿Z方向)依次佈置並且彼此串聯連接在源極選擇電晶體SST與管電晶體PT之間。第p+1記憶胞MCp+1至第n記憶胞MCn可在垂直方向(Z方向)上依次佈置並且彼此串聯耦接在管電晶體PT與汲極選擇電晶體DST之間。第一記憶胞MC1至第p記憶胞MCp和第p+1記憶胞MCp+1至第n記憶胞MCn可通過管電晶體PT彼此耦接。每個串的第一記憶胞MC1至第n記憶胞MCn的閘極可分別耦接到第一字線WL1至第n字線WLn。
在一個實施方式中,第一記憶胞MC1至第n記憶胞MCn中的至少一個可被用作虛擬記憶胞。在設置虛擬記憶胞的情況下,對應串的電壓或電流可得到穩定地控制。每個串的管電晶體PT的閘極可耦接到管線PL。
每個串的汲極選擇電晶體DST可耦接在對應位元線與記憶胞MCp+1至MCn之間。沿列方向佈置的串可耦接到沿列方向延伸的對應汲極選擇線。第一列中的串ST11至ST1m的汲極選擇電晶體可耦接到第一汲極選擇線DSL1。第二列中的串ST21至ST2m的汲極選擇電晶體可耦接到第二汲極選擇線DSL2。
沿行方向佈置的串可耦接到沿行方向延伸的對應位元線。在圖4中,第一行中的串ST11和ST21可耦接到第一位元線BL1。第m行中的串ST1m和ST2m可耦接到第m位元線BLm。
在沿列方向佈置的串當中,耦接到相同字線的記憶胞可形成一頁。例如,在第一列中的串ST11至ST1m當中的耦接到第一字線WL1的記憶胞可形成單頁。在第二列中的串ST21至ST2m當中的耦接到第一字線WL1的記憶胞可形成另一單頁。當汲極選擇線DSL1和DSL2中的任何一個被選擇時,佈置在對應列中的串可被選擇。當字線WL1至WLn中的任何一個被選擇時,被選串的對應頁可被選擇。
圖5是例示根據本公開的一個實施方式的具有三維結構的記憶塊MB1至MBk(110)的圖。
參照圖5,記憶胞陣列100可包括多個記憶塊MB1至MBk(110)。每個記憶塊110可包括多個串ST11'至ST1m'和ST21'至ST2m'。串ST11'至ST1m'和ST21'至ST2m'中的每一個可沿垂直方向(即,沿Z方向)延伸。在每個記憶塊110中,可沿列方向(即,沿X方向)佈置m個串。在圖5中,例示了沿行方向(Y方向)佈置2個串的示例,但是這僅僅是為了說明。例如,可沿行方向(Y方向)佈置三個或更多個串。
串ST11'至ST1m'和ST21'至ST2m'中的每一個可包括至少一個源極選擇電晶體SST、第一記憶胞MC1至第n記憶胞MCn和至少一個汲極選擇電晶體DST。
每個串的源極選擇電晶體SST可耦接在源極線SL與記憶胞MC1至MCn之間。佈置在同一列中的串的源極選擇電晶體可耦接到相同的源極選擇線。佈置在第一列中的串ST11'至ST1m'的源極選擇電晶體可耦接到第一源極選擇線SSL1。佈置在第二列中的串ST21'至ST2m'的源極選擇電晶體可耦接到第二源極選擇線SSL2。在一個實施方式中,串ST11'至ST1m'和ST21'至ST2m'的源極選擇電晶體可共同耦接到單條源極選擇線。
每個串中的第一記憶胞MC1至第n記憶胞MCn可串聯耦接在源 極選擇電晶體SST與汲極選擇電晶體DST之間。第一記憶胞MC1至第n記憶胞MCn的閘極可分別耦接到第一字線WL1至第n字線WLn。
在一個實施方式中,第一記憶胞MC1至第n記憶胞MCn中的至少一個可被用作虛擬記憶胞。在設置虛擬記憶胞的情況下,對應串的電壓或電流可得到穩定地控制。因此,存儲在每個記憶塊110中的資料的可靠性可被提高。
每個串的汲極選擇電晶體DST可耦接在對應的位元線與記憶胞MC1至MCn之間。沿列方向佈置的串的汲極選擇電晶體DST可耦接到對應的汲極選擇線。第一列中的串ST11'至ST1m'的汲極選擇電晶體DST可耦接到第一汲極選擇線DSL1。第二列中的串ST21'至ST2m'的汲極選擇電晶體DST可耦接到第二汲極選擇線DSL2。
換句話說,除了管電晶體PT從每個單元串中被排除之外,圖5的記憶塊110可具有與圖4的記憶塊110的電路類似的等效電路。
圖6是例示編程操作和擦除操作的圖。
圖6例示了與單個字線耦接的記憶胞(即,包括在單個物理頁PPG中的記憶胞)的閾值電壓分佈。當物理頁PPG處於在其中沒有存儲資料的乾淨頁狀態時,包括在物理頁PPG中的每個記憶胞可具有擦除狀態的閾值電壓,如圖6的(a)所示。處於擦除狀態的記憶胞的閾值電壓可以是負閾值電壓或者0V附近的正值。如果向記憶體裝置1100輸入編程資料並且對物理頁PPG執行編程操作,則每個記憶胞可具有與單個擦除狀態或者兩個或更多個編程狀態中的任何一個對應的閾值電壓。圖6的(b)例示了在每個記憶胞可存儲2位元資料的情況下記憶胞的閾值電壓分佈。可通過將電子注入到每個記憶胞的浮置閘極或電荷捕獲層來執行編程操作。
存儲在記憶胞中的資料可通過擦除操作來擦除。可通過從記憶 胞的浮置閘極或電荷捕獲層中去除電子來執行擦除操作。記憶胞的閾值電壓可通過擦除操作而減小。可在記憶塊(110)的基礎上執行擦除操作。換句話說,可對一個記憶塊110中包括的所有記憶胞同時執行擦除操作。
如上所述,記憶體裝置1100可對記憶胞重複執行編程操作和擦除操作。在重複執行編程操作和擦除操作的同時,電荷可被捕獲在例如記憶胞的絕緣層中。結果,擦除狀態的閾值電壓分佈可隨著編程-擦除週期(program-erase cycle)被重複執行而變寬。此外,當重複執行編程-擦除週期時,擦除狀態的閾值電壓分佈可相對於相同的擦除電壓而改變。例如,當重複執行編程-擦除週期時,擦除狀態的整個閾值電壓分佈可向右移動。換句話說,隨著編程-擦除週期被重複執行,每個記憶胞具有相同的擦除閾值電壓所需要的擦除電壓的電平可增加。
在擦除操作期間,如圖6的(c)的虛線所示,具有圖6的(b)中的擦除狀態的閾值電壓的記憶胞可被擦除至比具有編程狀態的閾值電壓(即,P1至P3的閾值電壓)的記憶胞的閾值電壓低的閾值電壓。換句話說,如果通過再次向具有擦除狀態的閾值電壓的記憶胞施加擦除電壓來執行對該記憶胞的擦除操作,則該記憶胞可被擦除至比目標擦除閾值電壓低的閾值電壓。
圖7是例示擦除操作的流程圖。
參照圖7,在步驟S701,記憶體裝置1100可從外部裝置接收擦除命令。在步驟S702,記憶體裝置1100可回應於擦除命令而向記憶胞施加擦除電壓。這裡,擦除電壓可被施加至要被執行擦除操作的記憶塊110的井。此外,擦除電壓可被施加至源極線SL。在參照圖4和圖5所描述的具有三維結構的記憶塊110的情況下,擦除電壓可被施加至井或源極線SL並且被傳輸至要被執行擦除操作的記憶塊110中所包括的記憶胞的通道。
在擦除電壓已經被施加至記憶胞之後,在步驟S703,記憶體裝 置1100可對記憶胞執行擦除驗證操作。如果在擦除驗證操作期間確定擦除操作已通過,則在步驟S705,記憶體裝置1100可完成擦除操作。如果在擦除驗證操作期間確定擦除操作已失敗,則在步驟S704,記憶體裝置1100可增加擦除電壓,然後再次執行步驟S702的操作。這裡,擦除電壓可被施加至記憶塊110的井或源極線SL。在一個實施方式中,在步驟S704,要施加至井或源極線SL的電壓可以是固定的或者可被改變,此外,要施加至記憶塊110的字線的電壓可被改變。換句話說,在再次執行步驟S704的操作之前,記憶體裝置1100可將要施加至井或源極線SL的電壓固定並且降低要施加至記憶塊110的字線的電壓。
圖8是例示參照圖7描述的擦除操作的定時圖。
參照圖8,目標記憶胞上的擦除操作可由多個擦除迴圈(erase loop)形成。每個擦除迴圈可包括擦除電壓施加操作和擦除驗證操作。擦除電壓施加操作可以是向記憶胞施加擦除電壓並減小記憶胞的閾值電壓的操作。擦除驗證操作可以是確定記憶胞的閾值電壓是否已經達到目標擦除電壓的操作。
為了執行擦除操作,可將擦除電壓Vers施加至記憶胞的源極線SL或井。擦除電壓Vers可以是具有適於從記憶胞的浮置閘極或電荷捕獲層提取電子的電平的正電壓。當擦除電壓Vers被施加至記憶胞的源極線SL或井時,擦除字線電壓Vers_WL可被施加至與要被執行擦除操作的記憶塊110耦接的字線WL0至WLn。記憶胞的浮置閘極或電荷捕獲層中的電子可通過由擦除電壓Vers和擦除字線電壓Vers_WL生成的電場來從中提取出來。結果,可減小記憶胞的閾值電壓。當擦除電壓Vers被施加至記憶胞時,位元線可浮置。
在已經執行了擦除電壓施加操作之後,可執行擦除驗證操作。擦除驗證操作可以是確定每個目標記憶胞的閾值電壓是否低於目標閾值電壓的操作。記憶體裝置1100可通過將擦除驗證電壓Vvfy_WL同時施加至與已經被執行擦除操作的記憶塊110耦接的所有字線來對記憶塊110的記憶胞同時執行擦除 驗證操作。此外,記憶體裝置1100可通過將擦除驗證電壓Vvfy_WL同時施加至與已經被執行擦除操作的記憶塊110耦接的多條字線來執行驗證操作。該操作可被稱為硬擦除驗證操作。這裡,擦除驗證電壓Vvfy_WL對於所有字線可以是相同的電壓,或者可向每個字線施加恒定電壓或可變電壓。另選地,記憶體裝置1100可通過將擦除驗證電壓Vvfy_WL依次施加至與已經被執行擦除操作的記憶塊110耦接的字線來單獨地執行基於字線的驗證操作。該操作可被稱為軟擦除驗證操作。在硬擦除驗證操作的情況下,執行擦除驗證操作所花費的時間與軟擦除驗證操作相比可減少。
在硬擦除驗證操作期間要施加至字線的擦除驗證電壓Vvfy_WL可略高於目標擦除閾值電壓。例如,當目標擦除閾值電壓是0V時,擦除驗證電壓Vvfy_WL可以是0.5V,其略高於0V。該差異可用於補償由在擦除驗證電壓Vvfy_WL被同時施加至多條字線時所生成的通道電阻而導致的誤差。
如圖8所示,可對與偶數位元線BLe耦接的記憶胞和與奇數位元線BLo耦接的記憶胞依次執行擦除驗證操作。在這種情況下,當對與偶數位元線BLe耦接的記憶胞執行擦除驗證操作時,奇數位元線BLo可保持在接地電壓。另一方面,當對與奇數位元線BLo耦接的記憶胞執行擦除驗證操作時,偶數位元線BLe可保持在接地電壓。另選地,可對與偶數位元線BLe耦接的記憶胞和與奇數位元線BLo耦接的記憶胞同時執行擦除驗證操作。
如果在第一擦除迴圈的擦除驗證操作中確定記憶塊110的擦除操作已經失敗,則記憶體裝置1100可將擦除電壓Vers增加預定電壓Vstep,然後執行第二擦除迴圈。如果確定目標記憶胞已經通過第二擦除迴圈的擦除驗證操作,則可完成擦除操作。另一方面,如圖8所示,如果在第二擦除迴圈的擦除驗證操作中確定擦除操作已經失敗,則可執行第三擦除迴圈。第三擦除迴圈可使用比第二擦除迴圈的擦除電壓更高的擦除電壓來執行。
圖9是例示每個物理頁的擦除閾值電壓分佈的圖。
參照圖9,當對記憶塊110執行擦除操作時,記憶塊110的記憶胞的擦除閾值電壓分佈可隨著物理頁(即,字線)而變化。
在記憶塊110中,編程操作可按照從與和源極選擇線SSL相鄰的字線耦接的記憶胞到與和汲極選擇線DSL相鄰的字線耦接的記憶胞的順序來執行。換句話說,參照圖3至圖5,編程操作可按照從與最低編號字線耦接的記憶胞到與最高編號字線耦接的記憶胞的順序來執行。例如,在已經對記憶塊110中包括的記憶胞當中的與和源極選擇線SSL相鄰的一些字線耦接的記憶胞執行了編程操作,而沒有對與和汲極選擇線DSL相鄰的字線耦接的記憶胞執行編程操作之後,可對記憶塊110執行擦除操作。在這種情況下,與和源極選擇線SSL相鄰的一些字線耦接的編程後的記憶胞的擦除閾值電壓分佈可不同於與和汲極選擇線DSL相鄰的字線耦接的未編程記憶胞的擦除閾值電壓分佈。
例如,圖9例示了與第一字線WL1至第八字線WL8耦接的在被執行編程操作之後已經被執行擦除操作的記憶胞的擦除閾值電壓分佈,以及與第九字線WL9至第十六字線WL16耦接的在沒有編程操作的情況下被執行擦除操作的記憶胞的擦除閾值電壓分佈。與第九字線WL9至第十六字線WL16耦接的在沒有編程操作的情況下被執行擦除操作的記憶胞的擦除閾值電壓分佈可具有比與第一字線WL1至第八字線WL8耦接的在被執行編程操作之後已經被執行擦除操作的記憶胞的擦除閾值電壓分佈低的平均閾值電壓。換句話說,與第一字線WL1至第八字線WL8耦接的在被執行編程操作之後已經被執行擦除操作的記憶胞相比,與第九字線WL9至第十六字線WL16耦接的在沒有編程操作的情況下被執行擦除操作的記憶胞可被過度擦除。
此外,與第九字線WL9至第十六字線WL16耦接的在沒有編程操作的情況下被執行擦除操作的記憶胞的擦除閾值電壓分佈可以比與第一字線 WL1至第八字線WL8耦接的在被執行編程操作之後已經被執行擦除操作的記憶胞的擦除閾值電壓分佈更寬。這是由於與第九字線WL9至第十六字線WL16耦接的在沒有編程操作的情況下被執行擦除操作的記憶胞當再次執行擦除操作時處於擦除狀態的事實所導致的。
隨著對記憶胞重複執行編程-擦除週期,記憶胞被過度擦除的程度或者擦除閾值電壓分佈變寬的程度可增加。記憶胞被過度擦除或者擦除閾值電壓分佈變寬的這種現象會使記憶胞的可靠性劣化。
圖10是例示根據本公開的一個實施方式的擦除操作的流程圖。
參照圖10,當執行擦除操作時,在步驟S1001,記憶體裝置1100可在擦除電壓被施加至記憶胞之前執行第一盲編程操作。第一盲編程操作可通過將第一盲編程電壓同時施加至與記憶塊110耦接的所有字線來執行。換句話說,第一盲編程電壓可被施加至所有記憶胞,而不管記憶塊110中包括的記憶胞是處於編程狀態還是處於擦除狀態。此外,第一盲編程操作可通過將第一盲編程電壓同時施加至與記憶塊110耦接的多條字線來執行。第一盲編程操作可具體提供增加具有處於擦除狀態的閾值電壓的記憶胞的閾值電壓的效果。通過第一盲編程操作,可減輕過度擦除現象。如上所述,過度擦除現象可由於對具有處於擦除狀態的閾值電壓的記憶胞再次執行擦除操作而引起。因此,可通過在將擦除電壓施加至記憶胞之前經由第一盲編程操作對具有低閾值電壓的記憶胞進行編程來減輕過度擦除現象。
在擦除操作期間,在步驟S1002,記憶體裝置1100可在記憶胞已通過擦除驗證操作之後執行第二盲編程操作。第二盲編程操作可通過將第二盲編程電壓同時施加至與記憶塊110耦接的所有字線來執行。此外,第二盲編程操作可通過將第二盲編程電壓同時施加至與記憶塊110耦接的多條字線來執行。第二盲編程操作可提供增加在先前的擦除電壓施加操作期間已被過度擦除 的一些記憶胞的閾值電壓的效果。在第二盲編程操作期間,參照圖9描述的過度擦除記憶胞的閾值電壓再次增加,從而可減小整個擦除閾值電壓分佈的尺寸。
如圖10所示,在擦除操作期間,記憶體裝置1100可執行第一盲編程操作S1001和第二盲編程操作S1002二者。在擦除操作期間,記憶體裝置1100可執行第一盲編程操作S1001,但是可以不執行第二盲編程操作S1002。此外,在擦除操作期間,記憶體裝置1100可執行第二盲編程操作S1002,但是可以不執行第一盲編程操作S1001。
圖11是例示參照圖10描述的擦除操作的定時圖。
參照圖11,記憶體裝置1100可在擦除電壓Vers被施加至要擦除的記憶塊110之前執行第一盲編程操作。第一盲編程操作可通過將第一盲編程電壓施加至與要擦除的記憶塊110耦接的字線來執行。另選地,第一盲編程操作可通過將第一盲編程電壓同時施加至與記憶塊110耦接的所有字線來執行。作為另一替代方案,第一盲編程操作可通過將第一盲編程電壓同時施加至與記憶塊110耦接的多條字線來執行。第一盲編程電壓可以是要被施加至與要擦除的記憶塊110耦接的所有字線的相同電壓或不同電壓。
當在擦除驗證操作期間確定擦除操作已經通過時,記憶體裝置1100可在擦除操作完成之前執行第二盲編程操作。第二盲編程操作可通過將第二盲編程電壓施加至與已經被執行擦除操作的記憶塊110耦接的字線來執行。另選地,第二盲編程操作可通過將第二盲編程電壓同時施加至與記憶塊110耦接的所有字線來執行。作為另一替代方案,第二盲編程操作可通過將第二盲端編程電壓同時施加至與記憶塊110耦接的多條字線來執行。第二盲編程電壓可以是要被施加至與記憶塊110耦接的所有字線的相同電壓或不同電壓。第二盲編程電壓可與第一盲編程電壓不同。此外,第二盲編程電壓可低於第一盲編程 電壓。
當第一盲編程電壓被施加至記憶塊110時,可向位元線施加接地電壓。此外,當第二盲編程電壓被施加至記憶塊110時,可向位元線施加接地電壓。
圖12是例示根據本公開的一個實施方式的擦除操作的流程圖。
參照圖12,第二盲編程操作(步驟S1002')可包括首先將第二盲編程電壓施加至與記憶塊110耦接的字線的操作(步驟S1201)。步驟S1201的操作可與圖10的步驟S1002的操作相同。在已經執行了步驟S1201的操作之後,在步驟S1202,記憶體裝置1100可執行第二盲編程驗證操作。第二盲編程驗證操作(步驟S1202)可以是確定記憶胞的閾值電壓分佈在步驟S1201的操作期間是否形成目標閾值電壓分佈的操作。例如,第二盲編程驗證操作(步驟S1202)可通過將第二盲編程驗證電壓Vvfy2_WL同時施加至與記憶塊110耦接的所有字線來執行。另選地,第二盲編程驗證操作(步驟S1202)可通過將第二盲編程驗證電壓Vvfy2_WL同時施加至與記憶塊110耦接的多條字線來執行。例如,在第二盲編程驗證操作(步驟S1202)期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線時存在已被確定為關閉的串ST,則可確定第二盲編程操作已經通過。作為示例,在第二盲編程驗證操作(步驟S1202)期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線時,已經被確定為關閉的串ST的數目是預定值或更多,則可確定第二盲編程操作已經通過。
作為示例,在第二盲編程驗證操作(步驟S1202)期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線時不存在已被確定為開啟的串ST,即,如果確定所有串ST已被關閉,則可確定第二盲編程操作已經通過。作為示例,在第二盲編程驗證操作(步驟S1202)期 間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線時被確定為開啟的串ST的數目是預定值或更少,則可確定第二盲編程操作已經通過。
第二盲編程驗證電壓Vvfy2_WL可以與擦除驗證電壓Vvfy_WL相同。另選地,第二盲編程驗證電壓Vvfy2_WL可以與擦除驗證電壓Vvfy_WL不同。換句話說,第二盲編程驗證電壓Vvfy2_WL可低於或高於擦除驗證電壓Vvfy_WL。
如果確定第二盲編程驗證操作(步驟S1202)失敗,則在步驟S1203,記憶體裝置1100可增加第二盲編程電壓。此後,記憶體裝置1100可使用增加後的第二盲編程電壓來執行步驟S1201的操作。可使用連續增加後的第二盲編程電壓來減小記憶胞的擦除閾值電壓分佈的寬度。
圖13是例示參照圖12描述的擦除操作的定時圖。
參照圖13,對於目標記憶胞的第二盲編程操作可由多個盲編程迴圈形成。每個盲編程迴圈可包括第二盲編程電壓施加操作和第二盲編程驗證操作。第二盲編程電壓施加操作可以是通過將第二盲編程電壓施加至與要被執行擦除操作的記憶塊110耦接的字線來增加記憶胞的閾值電壓的操作。第二盲編程驗證操作可以是確定記憶胞的閾值電壓分佈是否已經達到目標編程分佈的操作。
記憶體裝置1100可在已經確定擦除操作已通過擦除驗證操作之後執行第二盲編程操作。在第二盲編程操作期間,記憶體裝置1100可首先將第二盲編程電壓施加至與已被執行擦除操作的記憶塊110耦接的字線。第二盲編程電壓可被同時施加至與已被執行擦除操作的記憶塊110耦接的多條字線或全部字線。此外,第二盲編程電壓可低於第一盲編程電壓。
在已經執行了第二盲編程電壓施加操作之後,記憶體裝置1100 可執行第二盲編程驗證操作。第二盲編程驗證操作可通過將第二盲編程驗證電壓Vvfy2_WL施加至與記憶塊110耦接的字線來執行。例如,第二盲編程驗證操作可通過將第二盲編程驗證電壓Vvfy2_WL同時施加至與記憶塊110耦接的多條字線或全部字線來執行。例如,在第二盲編程驗證操作期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線或全部字線時存在已經被確定為關閉的串ST,則可確定第二盲編程操作已經通過。作為示例,在第二盲編程驗證操作期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線或全部字線時已經被確定為關閉的串ST的數目是預定值或更多,則可確定第二盲編程操作已經通過。
作為示例,在第二盲編程驗證操作期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線或全部字線時不存在已經被確定為開啟的串ST,即,如果確定所有串ST已被關閉,則可確定第二盲編程操作已經通過。作為示例,在第二盲編程驗證操作期間,如果在第二盲編程驗證電壓Vvfy2_WL被同時施加至與記憶塊110耦接的多條字線或全部字線時已被確定為開啟的串ST的數目是預定值或更少,則可確定第二盲編程操作已經通過。
如圖13所示,可對與偶數位元線BLe耦接的記憶胞和與奇數位元線BLo耦接的記憶胞依次執行第二盲編程驗證操作。在這種情況下,當對與偶數位元線BLe耦接的記憶胞執行第二盲編程驗證操作時,奇數位元線BLo可保持在接地電壓。另一方面,當對與奇數位元線BLo耦接的記憶胞執行第二盲編程驗證操作時,偶數位元線BLe可保持在接地電壓。與圖13所示不同,可對與偶數位元線BLe耦接的記憶胞和與奇數位元線BLo耦接的記憶胞同時執行第二盲編程驗證操作。
如圖13所示,作為在第一盲編程迴圈期間執行的第二盲編程驗 證操作的結果,如果確定第二盲編程操作失敗,則可執行第二盲編程迴圈。第二盲編程迴圈可使用比第一盲編程迴圈的盲編程電壓高預定電壓Vstep2的第二盲編程電壓來執行。
圖14是例示根據本公開的一個實施方式的擦除操作的流程圖。
參照圖14,擦除操作可按照與參照圖12描述的方法類似的方式來執行,並且還可包括第三盲編程操作(步驟S1401)。例如,如果在步驟S703確定擦除操作已經失敗,則記憶體裝置1100可在增加擦除電壓Vers(步驟S704)並且將增加後的擦除電壓再次施加至記憶塊110(步驟S702)之前執行第三盲編程操作(步驟S1401)。換句話說,如果在已經執行了每個擦除迴圈之後在擦除驗證操作(步驟S703)中確定擦除操作已經失敗,則可在執行增加擦除電壓的步驟S704之前執行第三盲編程操作。第三盲編程操作可通過將第三盲編程電壓施加至與已經被執行擦除操作的記憶塊110耦接的字線來執行。另選地,第三盲編程操作可通過將第三盲編程電壓同時施加至與已經被執行擦除操作的記憶塊110耦接的多條字線或全部字線來執行。第三盲編程電壓可以是要被施加至與已經被執行擦除操作的記憶塊110耦接的多條字線或全部字線的相同電壓。另選地,第三盲編程電壓可以是要被施加至相應字線的相同電壓或不同電壓。
記憶胞的擦除閾值電壓分佈的寬度可通過第三盲編程操作(步驟S1401)進一步減小。此外,記憶胞的過度擦除現象可通過第三盲編程操作進一步減輕。由此,可進一步增強記憶體裝置1100的可靠性。
圖14的第二盲編程操作可包括與參照圖12描述的步驟S1002'相同的操作。圖14的步驟S1002'可被圖10的步驟S1002替換。可執行步驟S1001、S1002'和S1401中的僅一個或兩個。例如,可僅執行步驟S1401的操作而不執行步驟S1001和S1002'的操作。另選地,可執行步驟S1401和S1002'的操作而不執 行步驟S1001的操作。在一些實施方式中,可執行步驟S1001、S1002'和S1401中的僅兩個步驟的任何組合。在其它實施方式中,可執行S1001、S1002'和S1401中的僅一個步驟。在又一實施方式中,可執行S1001、S1002'和S1401三個步驟。
圖15是例示參照圖14描述的擦除操作的定時圖。
參照圖15,當在擦除驗證操作中確定擦除操作失敗時,可執行第三盲編程操作。第三盲編程操作可通過將第三盲編程電壓施加至與要被執行擦除操作的記憶塊110耦接的字線來執行。另選地,第三盲編程操作可通過將第三盲編程電壓同時施加至與要被執行擦除操作的記憶塊110耦接的多條字線或所有字線來執行。第三盲編程電壓可以是要被施加至多條字線或全部字線的相同電壓。另選地,第三盲編程電壓可以是要被施加至相應字線的相同電壓或者不同電壓。
要在第一擦除迴圈期間執行的第三盲編程操作期間使用的第三盲編程電壓可以與要在第二擦除迴圈期間執行的第三盲編程操作期間使用的第三盲編程電壓相同。換句話說,第三盲編程電壓可以是在多個擦除迴圈期間使用的相同電壓。另選地,第三盲編程電壓可以是要在多個擦除迴圈期間使用的不同電壓。
第三盲編程電壓可與第一盲編程電壓不同。此外,第三盲編程電壓可低於第一盲編程電壓。第三盲編程電壓可以與第二盲編程電壓相同。另選地,第三盲編程電壓可高於第二盲編程電壓。
當第三盲編程電壓被施加至與被執行擦除操作的記憶塊110耦接的字線時,可向位元線施加接地電壓。
圖16是例示根據本公開的一個實施方式的每個物理頁的擦除閾值電壓分佈的圖。
圖16例示了已經通過參照圖10至圖15描述的方法執行了擦除操作的記憶塊110的記憶胞的擦除閾值電壓分佈。例如,例示了與第一字線WL1至第八字線WL8耦接的在被執行編程操作之後已經被執行擦除操作的記憶胞的擦除閾值電壓分佈以及與第九字線WL9至第十六字線WL16耦接的在沒有編程操作的情況下被執行擦除操作的記憶胞的擦除閾值電壓分佈。作為對與第九字線WL9至第十六字線WL16耦接的記憶胞執行第一盲編程操作至第三盲編程操作中的一個或更多個的結果,可理解的是,在擦除閾值電壓分佈之間根據字線存在微小差異,這與圖9的情況不同。換句話說,可通過第一盲編程操作至第三盲編程操作來減輕過度擦除現象或擦除閾值電壓分佈的寬度過度增加的現象。
圖17是例示根據本公開的一個實施方式的擦除操作的流程圖。
參照圖17,擦除操作可按照與參照圖10描述的方法類似的方式執行。在這種情況下,當記憶塊的擦除計數值大於預定第一閾值時,記憶體裝置可執行第一盲編程操作(步驟S1001)。此外,當記憶塊的擦除計數值大於預定第二閾值時,記憶體裝置還可執行第二盲編程操作(步驟S1002)。
具體地說,在記憶體裝置1100在步驟S701接收到擦除命令之後,可將記憶塊的擦除計數與第一閾值進行比較(步驟S1701)。擦除計數值可表示記憶塊被擦除的次數。隨著記憶塊的編程-擦除操作被重複,記憶胞的閾值電壓特性可劣化。因此,僅當擦除計數值大於第一閾值時,根據本公開的實施方式的擦除操作可執行第一盲編程操作(步驟S1001)。第一盲編程操作可通過將第一盲編程電壓同時施加至與記憶塊110耦接的所有字線來執行。
在擦除操作期間,記憶體裝置1100可在記憶胞已經通過擦除驗證操作(步驟S703)之後將記憶塊的擦除計數值與預定第二閾值進行比較。如上所述,隨著記憶塊的編程-擦除操作被重複,記憶胞的閾值電壓特性可劣化。 因此,僅當擦除計數值大於第二閾值時,根據本公開的實施方式的擦除操作可執行第二盲編程操作(步驟S1002)。第一閾值和第二閾值可被確定為相同的值或不同的值。
除了僅在擦除計數值大於第一閾值時執行第一盲編程(步驟S1001)和僅在擦除計數值大於第二閾值時執行第二盲編程(步驟S1002)之外,圖17描述的擦除方法與圖10描述的擦除方法基本相同。
圖18是例示根據本公開的一個實施方式的擦除操作的流程圖。
參照圖18,擦除操作可按照與參照圖12描述的方法類似的方式執行。在這種情況下,當記憶塊的擦除計數值大於預定第一閾值時,記憶體裝置可執行第一盲編程操作(步驟S1001)。此外,當記憶塊的擦除計數值大於預定第二閾值時,記憶體裝置還可執行第二盲編程操作(步驟S1002)。
具體地說,在記憶體裝置1100在步驟S701接收到擦除命令之後,可將記憶塊的擦除計數與第一閾值進行比較(步驟S1701)。擦除計數值可表示記憶塊被擦除的次數。隨著記憶塊的編程擦除操作被重複,記憶胞的閾值電壓特性可劣化。因此,僅當擦除計數值大於第一閾值時,根據本公開的實施方式的擦除操作可執行第一盲編程操作(步驟S1001)。
在擦除電壓已經被施加至記憶胞之後,在步驟S703,記憶體裝置1100可對記憶胞執行擦除驗證操作。如果在擦除驗證操作期間確定擦除操作已經通過,則記憶體裝置1100可將記憶塊的擦除計數值與第二閾值進行比較(步驟S1702)。在圖18中,僅當擦除計數值大於第二閾值時可執行第二盲編程操作(步驟S1002')。第一閾值和第二閾值可被確定為相同的值或不同的值。
除了僅在擦除計數值大於第一閾值時執行第一盲編程(步驟S1001)和僅在擦除計數值大於第二閾值時執行第二盲編程(步驟S1002')之 外,圖18描述的擦除方法與圖12描述的擦除方法基本相同。
圖19是例示根據本公開的一個實施方式的擦除操作的流程圖。
參照圖19,擦除操作可按照與參找圖14描述的方法類似的方式執行。在這種情況下,在第三盲編程操作之前(步驟S1401),還可執行將記憶塊的擦除計數值與預定第三閾值進行比較的操作(步驟S1801)。
更具體地,如果在步驟S703確定擦除操作失敗,則記憶體裝置1100可將記憶塊的擦除計數值與第三閾值進行比較(步驟S1801)。作為比較的結果,如果擦除計數值大於第三閾值,則執行第三盲編程操作(步驟S1401),然後可增加擦除電壓(步驟S704)。
另一方面,如果擦除計數值小於或等於第三閾值,則可在不執行第三盲編程操作的情況下增加擦除電壓(步驟S704)。
第三閾值可被確定為等於上述第一閾值和第二閾值中的至少一個。另選地,可將第三閾值確定為與第一閾值和第二閾值二者不同的值。
除了僅在擦除計數值大於第三閾值時執行第三盲編程(步驟S1401)之外,圖19描述的擦除方法與圖14描述的擦除方法基本相同。
在一個實施方式中,儘管在圖19中未示出,但是記憶體裝置可在記憶塊的擦除計數值大於預定第一閾值時(即,圖17的S1701)執行第一盲編程操作(步驟S1001)。如果記憶塊的擦除計數值小於預定第一閾值(即,圖17的S1701),則不執行第一盲編程操作(S1001)並且施加擦除電壓(S702)。
在一個實施方式中,儘管在圖19中未示出,但是在步驟S703,記憶體裝置1100可在記憶胞已經通過擦除驗證操作(S703:通過)之後將記憶體裝置的擦除計數值與預定第二閾值進行比較(即,圖17的S1702)。根據一個實施方式,僅當擦除計數值大於第二閾值時可執行第二盲編程操作(步驟 S1002'),否則可完成擦除操作(S705)。第一閾值和第二閾值可被確定為相同的值或不同的值。
圖20是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
參照圖20,記憶體系統30000可被實現在蜂窩電話、智慧手機、平板PC、個人數位助理(PDA)或無線通訊裝置中。記憶體系統30000可包括記憶體裝置1100和被配置為控制記憶體裝置1100的記憶體控制器1200。記憶體控制器1200可在處理器3100的控制下控制記憶體裝置1100的資料訪問操作(例如,編程操作、擦除操作或讀取操作)。
在記憶體裝置1100中編程的資料可在記憶體控制器1200的控制下通過顯示器3200輸出。
無線電收發器3300可通過天線ANT發送和接收無線電信號。例如,無線電收發器3300可將通過天線ANT接收到的無線電信號改變為可在處理器3100中處理的信號。因此,處理器3100可處理從無線電收發器3300輸出的信號,並且將處理後的信號發送到記憶體控制器1200或顯示器3200。記憶體控制器1200可將由處理器3100處理的信號編程到記憶體裝置1100。此外,無線電收發器3300可將從處理器3100輸出的信號改變為無線電信號,並且通過天線ANT將改變後的無線電信號輸出到外部裝置。輸入裝置3400可用於輸入用於控制處理器3100的操作的控制信號或者要由處理器3100處理的資料。輸入裝置3400可通過諸如觸控板和電腦滑鼠之類的定點裝置、小鍵盤或鍵盤來實施。處理器3100可控制顯示器3200的操作,使得從記憶體控制器1200輸出的資料、從無線電收發器3300輸出的資料或者從輸入裝置3400輸出的資料通過顯示器3200輸出。
在一個實施方式中,能夠控制記憶體裝置1100的操作的記憶體 控制器1200可被實施為處理器3100的一部分或與處理器3100分開設置的晶片。
圖21是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
參照圖21,記憶體系統40000可被實施為個人電腦(PC)、平板PC、上網本、電子閱讀器、個人數位助理(PDA)、可攜式多媒體播放機(PMP)、MP3播放機或者MP4播放機。
記憶體系統40000可包括記憶體裝置1100以及被配置為控制記憶體裝置1100的資料處理操作的記憶體控制器1200。
處理器4100可根據從輸入裝置4200輸入的資料,通過顯示器4300來輸出存儲在記憶體裝置1100中的資料。例如,輸入裝置4200可通過諸如觸控板或PC滑鼠之類的定點裝置、小鍵盤或鍵盤來實施。
處理器4100可控制記憶體系統40000的整體操作並且控制記憶體控制器1200的操作。在一個實施方式中,能夠控制記憶體裝置1100的操作的記憶體控制器1200可被實施為處理器4100的一部分或與處理器4100分開設置的晶片。
圖22是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
參照圖22,記憶體系統50000可被實施在影像處理裝置(例如,數位相機、配備有數位相機的可攜式電話、配備有數位相機的智慧型電話或者配備有數位相機的平板PC)中。
記憶體系統50000可包括記憶體裝置1100以及能夠控制記憶體裝置1100的資料處理操作(例如,編程操作、擦除操作或讀取操作)的記憶體控制器1200。
記憶體系統50000的圖像感測器5200可將光學圖像轉換為數位信 號。轉換後的數位信號可被發送到處理器5100或記憶體控制器1200。在處理器5100的控制下,轉換後的數位信號可通過顯示器5300輸出或通過記憶體控制器1200存儲在記憶體裝置1100中。存儲在記憶體裝置1100中的資料可在處理器5100或記憶體控制器1200的控制下通過顯示器5300輸出。
在一個實施方式中,能夠控制記憶體裝置1100的操作的記憶體控制器1200可被實施為處理器5100的一部分或與處理器5100分開設置的晶片。
圖23是例示包括圖2所示的記憶體裝置的記憶體系統的一個實施方式的圖。
參照圖23,記憶體系統70000可被實施在記憶卡或智慧卡中。記憶體系統70000可包括記憶體裝置1100、記憶體控制器1200和卡介面7100。
記憶體控制器1200可控制記憶體裝置1100與卡介面7100之間的資料交換。在一個實施方式中,卡介面7100可以是安全數位(SD)卡介面或多媒體卡(MMC)介面,但是不限於此。
卡介面7100可根據主機60000的協定在主機60000與記憶體控制器1200之間進行介面資料交換。在一個實施方式中,卡介面7100可支援通用序列匯流排(USB)協定和晶片間(IC)-USB協定。這裡,卡介面可指能夠支援由主機60000使用的協定的硬體、安裝在硬體中的軟體或者信號傳輸方法。
當記憶體系統70000連接到諸如PC、平板PC、數位相機、數位音訊播放機、蜂窩電話、控制台視頻遊戲硬體或數位機上盒之類的主機60000的主機介面6200時,主機介面6200可在微處理器6100的控制下通過卡介面7100和記憶體控制器1200與記憶體裝置1100進行資料通信。
在本公開的各種實施方式中,在記憶體裝置的擦除操作期間,可執行用於改進記憶胞的擦除閾值電壓分佈的盲編程操作,由此可提高記憶體裝置的可靠性。
本文已經公開了實施方式的示例,儘管採用了特定術語,但是這些術語僅僅被使用並且被解釋為通用的和描述性意義而不是用於限制性目的。在一些情況下,如在提交申請時的本領域通常技術人士所顯而易見的,除非另有具體說明,否則結合特定實施方式描述的特徵、特性和/或元件可單獨使用或者與結合其它實施方式描述的特徵、特性和/或元件組合使用。因此,本領域技術人士將理解,可在不脫離如所附的申請專利範圍中闡述的本公開的精神和範圍的情況下進行形式和細節上的各種改變。
S701‧‧‧步驟
S702‧‧‧步驟
S703‧‧‧步驟
S704‧‧‧步驟
S705‧‧‧步驟
S1001‧‧‧步驟
S1002’‧‧‧步驟
S1201‧‧‧步驟
S1202‧‧‧步驟
S1203‧‧‧步驟
S1401‧‧‧步驟

Claims (21)

  1. 一種操作記憶體裝置的方法,該方法包括以下步驟:向記憶塊施加擦除電壓;對所述記憶塊執行擦除驗證操作,以確定包含在所述記憶塊中的記憶胞之閾值電壓是否已達到擦除狀態;如果所述擦除驗證操作失敗,對所述記憶塊執行第一盲編程操作;以及施加改變後的擦除電壓至所述記憶塊,所述改變後的擦除電壓具有比所述擦除電壓還高的電壓位準。
  2. 如請求項1所述之方法,其中,通過將第一盲編程電壓同時施加至與所述記憶塊耦接的多條字線來執行所述第一盲編程操作。
  3. 如請求項1所述之方法,該方法還包括:在施加所述擦除電壓之前,對所述記憶塊執行第二盲編程操作。
  4. 如請求項3所述之方法,其中,不管是否已經對所述記憶塊執行了編程操作,都執行所述第二盲編程操作。
  5. 如請求項3所述之方法,其中,對所述記憶塊執行所述第二盲編程操作的步驟包括增加所述記憶胞的所述閾值電壓。
  6. 如請求項2所述之方法,該方法還包括在已經執行了所述第一盲編程操作之後:將改變後的擦除電壓施加至所述記憶塊,所述改變後的擦除電壓具有比所述擦除電壓還高的電壓位準;以及使用改變後的第一盲編程電壓來執行所述第一盲編程操作,所述改變後的第一盲編程電壓具有比所述第一盲編程電壓還高的電壓位準。
  7. 如請求項2所述之方法,該方法還包括在施加所述改變後的擦除電壓之後: 使用所述第一盲編程電壓來再次執行所述第一盲編程操作。
  8. 如請求項2所述之方法,該方法還包括在已經執行了所述第一盲編程操作之後:將改變後的擦除電壓施加至所述記憶塊,所述改變後的擦除電壓具有比所述擦除電壓還高的電壓位準;以及使用減小後的第一盲編程電壓來執行所述第一盲編程操作,所述減小後的第一盲編程電壓具有比所述第一盲編程電壓還低的電壓位準。
  9. 如請求項1所述之方法,該方法還包括當所述擦除驗證操作通過時,執行第二盲編程操作。
  10. 如請求項9所述之方法,其中,所述第二盲編程操作包括多個盲編程迴圈,並且其中,所述盲編程迴圈中的每一個包括第二盲編程電壓施加操作和盲編程驗證操作。
  11. 如請求項10所述之方法,其中,所述盲編程驗證操作包括:當被確定為關閉的串的數目是預定值或更多時,確定所述第二盲編程操作已通過。
  12. 如請求項11所述之方法,其中,對與偶數位元線耦接的記憶胞和與奇數位元線耦接的記憶胞依次執行所述盲編程驗證操作。
  13. 一種操作記憶體裝置的方法,該方法包括以下步驟:向記憶塊施加擦除電壓;對所述記憶塊執行擦除驗證操作,以確定包含在所述記憶塊中的記憶胞之閾值電壓是否已達到擦除狀態;以及如果已確定所述擦除驗證操作失敗,根據所述記憶塊的擦除計數值對所述記憶塊執行第一盲編程操作, 其中當所述擦除計數值大於預定第一閾值時,執行所述第一盲編程操作。
  14. 如請求項13所述之方法,該方法還包括在施加所述擦除電壓之前,當所述擦除計數值大於預定第二閾值時,對所述記憶塊執行第二盲編程操作。
  15. 如請求項13所述之方法,該方法還包括如果所述擦除驗證操作通過並且當所述擦除計數值大於預定第二閾值時,對所述記憶塊執行第二盲編程操作。
  16. 一種半導體記憶體裝置,包括:記憶塊,其包括多個記憶胞;週邊電路,配置成對所述記憶塊執行擦除操作;以及控制邏輯,配置成控制所述週邊電路,以執行:對所述記憶塊施加擦除電壓;對所述記憶塊執行擦除驗證操作來確定包含在所述記憶塊中的記憶胞之閾值電壓是否已達到擦除狀態;如果所述擦除驗證操作失敗,對所述記憶塊執行第一盲編程操作;以及在所述第一盲編程操作已經執行後,將改變後的擦除電壓施加至所述記憶塊,所述改變後的擦除電壓具有比所述擦除電壓還高的電壓位準。
  17. 如請求項16所述之半導體記憶體裝置,其中所述控制邏輯配置成控制所述週邊電路,以藉由同時對耦接至所述記憶塊的多個字線施加第一盲編程電壓來執行所述第一盲編程操作。
  18. 如請求項16所述之半導體記憶體裝置,其中,所述控制邏輯配置成控制所述週邊電路,以在將所述擦除電壓施加至所述記憶塊之前,對所述記憶塊執行所述第二盲編程操作。
  19. 如請求項18所述之半導體記憶體裝置,其中,所述控制邏輯配置成控制所述週邊電路以執行所述第二盲編程操 作,而不管是否已經對所述記憶塊執行編程操作。
  20. 如請求項18所述之半導體記憶體裝置,其中,對所述記憶塊執行所述第二盲編程操作,以增加所述記憶胞的閾值電壓。
  21. 如請求項17所述之半導體記憶體裝置,其中,所述控制邏輯配置成控制所述週邊電路,以使用改變後的第一盲編程電壓執行所述第一盲編程操作,所述改變後的第一盲編程電壓具有與所述第一盲編程電壓不同的電壓。
TW107115074A 2017-07-26 2018-05-03 記憶體裝置及其操作方法 TWI746844B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020170094852A KR20190012012A (ko) 2017-07-26 2017-07-26 메모리 장치 및 그것의 동작 방법
KR10-2017-0094852 2017-07-26
??10-2017-0094852 2017-07-26

Publications (2)

Publication Number Publication Date
TW201911320A TW201911320A (zh) 2019-03-16
TWI746844B true TWI746844B (zh) 2021-11-21

Family

ID=65038944

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107115074A TWI746844B (zh) 2017-07-26 2018-05-03 記憶體裝置及其操作方法

Country Status (4)

Country Link
US (1) US10453542B2 (zh)
KR (1) KR20190012012A (zh)
CN (1) CN109308931B (zh)
TW (1) TWI746844B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10936199B2 (en) * 2018-07-17 2021-03-02 Silicon Motion, Inc. Flash controllers, methods, and corresponding storage devices capable of rapidly/fast generating or updating contents of valid page count table
KR20210011251A (ko) * 2019-07-22 2021-02-01 에스케이하이닉스 주식회사 메모리 장치 및 그 동작 방법
KR20210080987A (ko) * 2019-12-23 2021-07-01 에스케이하이닉스 주식회사 메모리 장치 및 메모리 장치의 동작방법
KR20210104498A (ko) * 2020-02-17 2021-08-25 에스케이하이닉스 주식회사 반도체장치
JP2021140853A (ja) 2020-03-09 2021-09-16 キオクシア株式会社 半導体記憶装置
US11276465B1 (en) * 2020-08-21 2022-03-15 Intel Corporation Device, system and method to float a decoder for deselected address lines in a three-dimensional crosspoint memory architecture
US11900998B2 (en) 2020-09-11 2024-02-13 Intel Corporation Bipolar decoder for crosspoint memory
KR20230024065A (ko) * 2021-08-11 2023-02-20 에스케이하이닉스 주식회사 메모리 장치 및 그 동작 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100302860A1 (en) * 2009-05-29 2010-12-02 Seung Min Oh Nonvolatile memory device and method of programming the same
US8611155B2 (en) * 2010-12-30 2013-12-17 SK Hynix Inc. Semiconductor memory device and program methods thereof
US20160104540A1 (en) * 2014-10-13 2016-04-14 SK Hynix Inc. Non-volatile memory device and operating method thereof
CN106653085A (zh) * 2015-10-30 2017-05-10 爱思开海力士有限公司 储存器件、具有储存器件的存储系统及其操作方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6462990B1 (en) * 2000-12-29 2002-10-08 Intel Corporation Post erase repair to enhance performance in a flash memory
KR101658619B1 (ko) 2010-04-27 2016-09-23 에스케이하이닉스 주식회사 반도체 메모리 장치의 소거 방법
US8611158B2 (en) * 2011-08-30 2013-12-17 Elpida Memory, Inc. Systems and methods for erasing charge-trap flash memory
US9368214B2 (en) * 2013-10-03 2016-06-14 Apple Inc. Programmable peak-current control in non-volatile memory devices
KR20150110917A (ko) * 2014-03-21 2015-10-05 에스케이하이닉스 주식회사 비휘발성 메모리 및 이의 프로그램 방법
KR102358463B1 (ko) 2014-10-20 2022-02-07 삼성전자주식회사 불휘발성 메모리 장치의 동작 방법
KR102376505B1 (ko) * 2016-01-13 2022-03-18 삼성전자주식회사 불휘발성 메모리 장치 내 소거 불량 워드라인 검출 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100302860A1 (en) * 2009-05-29 2010-12-02 Seung Min Oh Nonvolatile memory device and method of programming the same
US8611155B2 (en) * 2010-12-30 2013-12-17 SK Hynix Inc. Semiconductor memory device and program methods thereof
US20160104540A1 (en) * 2014-10-13 2016-04-14 SK Hynix Inc. Non-volatile memory device and operating method thereof
CN105513639A (zh) * 2014-10-13 2016-04-20 爱思开海力士有限公司 非易失性存储器件及其操作方法
CN106653085A (zh) * 2015-10-30 2017-05-10 爱思开海力士有限公司 储存器件、具有储存器件的存储系统及其操作方法

Also Published As

Publication number Publication date
US10453542B2 (en) 2019-10-22
CN109308931B (zh) 2022-08-19
TW201911320A (zh) 2019-03-16
KR20190012012A (ko) 2019-02-08
CN109308931A (zh) 2019-02-05
US20190035481A1 (en) 2019-01-31

Similar Documents

Publication Publication Date Title
CN111009275B (zh) 存储器装置和存储器装置的操作方法
TWI746844B (zh) 記憶體裝置及其操作方法
CN109935267B (zh) 半导体存储器装置及其操作方法
CN110400588B (zh) 存储器装置以及该存储器装置的操作方法
US10269570B2 (en) Memory device and method relating to different pass voltages for unselected pages
US11804267B2 (en) Memory system having semiconductor memory device that performs verify operations using various verify voltages
US10559331B2 (en) Memory device and method of operating the same
US10755785B2 (en) Memory system and method of operating the same
US10998065B2 (en) Memory device and operating method thereof
US8942048B2 (en) Semiconductor device and method of operating the same
US11127475B2 (en) Memory device controlling operating voltage of select transistor and method of operating the same
US11551763B2 (en) Semiconductor memory device and method of operating the same