TWI744034B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI744034B
TWI744034B TW109135454A TW109135454A TWI744034B TW I744034 B TWI744034 B TW I744034B TW 109135454 A TW109135454 A TW 109135454A TW 109135454 A TW109135454 A TW 109135454A TW I744034 B TWI744034 B TW I744034B
Authority
TW
Taiwan
Prior art keywords
substrate
insulating layer
display panel
panel according
orthographic projection
Prior art date
Application number
TW109135454A
Other languages
English (en)
Other versions
TW202215120A (zh
Inventor
蔡艾茹
黃國有
陳茂松
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109135454A priority Critical patent/TWI744034B/zh
Priority to CN202110249955.0A priority patent/CN113097222B/zh
Application granted granted Critical
Publication of TWI744034B publication Critical patent/TWI744034B/zh
Publication of TW202215120A publication Critical patent/TW202215120A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/35Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/37Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being movable elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

一種顯示面板,包括第一基板、多條掃描線、多條資料線、多個主動元件、第一絕緣層、第二絕緣層以及多個畫素電極。多條掃描線及多條資料線設置於第一基板上。多個主動元件分別電性連接對應的掃描線及對應的資料線。第一絕緣層配置於第一基板上且具有多個開口,其中多條掃描線與多條資料線分別圍繞對應的開口。第二絕緣層覆蓋於多條掃描線、多條資料線、多個主動元件、第一絕緣層及第一基板上。第二絕緣層包括平坦部、凸台部及溝槽。平坦部覆蓋開口,溝槽圍繞凸台部,且凸台部的頂面高度高於平坦部的頂面高度。多個畫素電極分別電性連接對應的主動元件。

Description

顯示面板
本發明是有關於一種電子裝置,且特別是有關於一種顯示面板。
顯示面板是一種將顯示介質夾於陣列基板與對向基板之間所構成的平板狀顯示裝置,夾於兩基板之間的顯示介質可能包括液晶、電泳材料、電濕潤材料、有機發光材料等。為了精準地控制顯示面板的陣列基板與對向基板之間的間隙(cell gap),在兩個基板之間會加入間隙物以維持間隙。
然而,在顯示面板被使用的過程中,由於間隙物的滑移,可能導致顯示面板的基板間隙不穩定,且間隙物頂面的摩擦還可能產生碎屑,造成顯示畫面出現碎亮點;另外,因為間隙物的滑移,會使顯示面板在使用過程中(如:觸碰),隨著觸碰而產生殘影畫面。因此,顯示面板的品質還有改善的空間。
本發明提供一種顯示面板,其具有穩定的基板間隙及良 好的顯示品質。
本發明的一個實施例提出一種顯示面板,包括:第一基板;多條掃描線及多條資料線,設置於第一基板上;多個主動元件,分別電性連接對應的掃描線及對應的資料線;第一絕緣層,配置於第一基板上且具有多個開口,其中多條掃描線與多條資料線分別圍繞對應的開口;第二絕緣層,覆蓋於多條掃描線、多條資料線、多個主動元件、第一絕緣層、及第一基板上,其中第二絕緣層包括平坦部、凸台部及溝槽,平坦部覆蓋開口,溝槽圍繞凸台部,且凸台部的頂面高度高於平坦部的頂面高度;以及多個畫素電極,分別電性連接對應的主動元件。
在本發明的一實施例中,上述的多條掃描線及多條資料線於第一基板上的正投影位於第一絕緣層於第一基板上的正投影內。
在本發明的一實施例中,上述的多個開口於第一基板上的正投影位於多條掃描線及多條資料線於第一基板上的正投影之外。
在本發明的一實施例中,上述的多個畫素電極於第一基板上的正投影與多個開口於第一基板上的正投影重疊。
在本發明的一實施例中,上述的多個開口分別延伸至第一基板。
在本發明的一實施例中,上述的第一絕緣層包括層間絕緣層,層間絕緣層配置於掃描線與資料線之間,且開口貫穿所述 層間絕緣層。
在本發明的一實施例中,上述的第一絕緣層還包括閘極絕緣層,閘極絕緣層配置於第一基板上且位於層間絕緣層與第一基板之間,且開口貫穿閘極絕緣層。
在本發明的一實施例中,上述的閘極絕緣層配置於多個主動元件的每一者的閘極與半導體層之間。
在本發明的一實施例中,上述的第一絕緣層還包括緩衝層,緩衝層配置於第一基板上且位於閘極絕緣層與第一基板之間,且開口貫穿緩衝層。
在本發明的一實施例中,上述的第二絕緣層通過多個開口接觸第一基板。
在本發明的一實施例中,上述的溝槽於第一基板上的正投影位在多條資料線於第一基板上的正投影之外。
在本發明的一實施例中,上述的凸台部位於兩個狹長溝槽部之間。
在本發明的一實施例中,上述的第二絕緣層更包括多個接觸孔,多個接觸孔於第一基板上的正投影分別與多個主動元件的個別汲極於第一基板上的正投影重疊。
在本發明的一實施例中,上述的多個畫素電極於第一基板上的正投影位在凸台部於第一基板上的正投影之外。
在本發明的一實施例中,上述的顯示面板還包括金屬圖案,其中金屬圖案設置於凸台部與第一絕緣層之間。
在本發明的一實施例中,上述的金屬圖案與其中一條資料線連接。
在本發明的一實施例中,上述的顯示面板還包括共用電極,其中共用電極於第一基板上的正投影位在凸台部於第一基板上的正投影之外。
在本發明的一實施例中,上述的顯示面板還包括第二基板與間隙物,其中第二基板與第一基板相對,間隙物設置於第二基板上並從第二基板朝向第一基板凸伸而抵頂凸台部。
在本發明的一實施例中,上述的凸台部於第一基板上的正投影與間隙物於第一基板上的正投影重疊。
在本發明的一實施例中,上述的凸台部於第一基板上的正投影與間隙物於第一基板上的正投影形成交叉形狀。
本發明實施例的顯示面板可利用第二絕緣層的平坦部提供平坦化作用,且在第二絕緣層中設置圍繞凸台部的溝槽來使凸台部具有需要的高度與輪廓,從而有助於使得顯示面板的基板間隙保持穩定。另外,本發明實施例的顯示面板中的間隙物可與凸台部相互抵頂,且間隙物與凸台部的正投影面積彼此交叉地設置,而有助於避免產生摩擦碎屑,防止顯示畫面出現碎亮點;另外,還可改善因為間隙物的滑移導致顯示面板在使用過程中(如:觸碰)隨著觸碰而產生殘影畫面的問題,從而提供良好的顯示品質。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉 實施例,並配合所附圖式作詳細說明如下。
10、20:顯示面板
110:第一基板
120:主動元件
120C:半導體層
120D:汲極
120G:閘極
120S:源極
130:第一絕緣層
131:緩衝層
132:閘極絕緣層
133:層間絕緣層
140:第二絕緣層
141:平坦部
142:凸台部
143:溝槽
143’:狹長溝槽部
144:接觸孔
150:絕緣層
210:第二基板
220:顯示介質層
A-A’:線
CE:共用電極
DL:資料線
EA:區域
GL:掃描線
H1:頂面高度
H2:頂面高度
L142:長邊方向
Lps:長邊方向
MP:金屬圖案
OP:開口
PE:畫素電極
PS:間隙物
SM:遮光層
ST:狹縫
圖1A是本發明一實施例的顯示面板的局部上視示意圖。
圖1B是圖1A中區域EA的放大圖。
圖1C是沿圖1A的線A-A’所作的剖面示意圖。
圖2A是圖1A的顯示面板的遮光層、主動元件的半導體層與閘極、以及多條掃描線的局部上視示意圖。
圖2B是圖1A的顯示面板的多條掃描線、多條資料線、主動元件的半導體層、閘極、源極及汲極、以及第一絕緣層的局部上視示意圖。
圖2C是圖1A的顯示面板的多條掃描線、第一絕緣層、主動元件的汲極、多條資料線以及第二絕緣層的局部上視示意圖。
圖2D是圖1A的顯示面板的多條資料線、主動元件的源極與汲極、第一絕緣層、第二絕緣層以及畫素電極的局部上視示意圖。
圖2E是圖1A的顯示面板的第二絕緣層140與共用電極的局部上視示意圖。
圖3A是本發明另一實施例的顯示面板的局部剖面示意圖。
圖3B是圖3A的顯示面板的第二絕緣層與間隙物的局部上視示意圖。
圖1A是本發明一實施例的顯示面板的局部上視示意圖。圖1B是圖1A中區域EA的放大圖。圖1C是沿圖1A的線A-A’所作的剖面示意圖。請同時參照圖1A-1C,顯示面板10包括第一基板110、多條掃描線GL、多條資料線DL、多個主動元件120、第一絕緣層130、第二絕緣層140以及多個畫素電極PE。多條掃描線GL及多條資料線DL設置於所述第一基板110上。多個主動元件120分別電性連接對應的掃描線GL及對應的資料線DL。第一絕緣層130配置於第一基板110上且具有多個開口OP,並且多條掃描線GL與多條資料線DL分別圍繞多個開口OP。第二絕緣層140覆蓋於多條掃描線GL、多條資料線DL、多個主動元件120、第一絕緣層130、及第一基板110上,其中第二絕緣層140包括平坦部141、凸台部142及溝槽143,溝槽143圍繞凸台部142,且凸台部142的頂面高度H1高於平坦部141的頂面高度H2。多個畫素電極PE分別電性連接對應的主動元件120。
在本實施例中,利用第二絕緣層140的溝槽143來局部分隔凸台部142與平坦部141,可避免凸台部142在製作過程中變形,使凸台部142具有需要的高度及符合預設的圖案輪廓,進而維持穩定的基板間隙,改善顯示畫面的碎亮點問題。
以下,配合圖式,繼續說明顯示面板10的各個元件與膜層的實施方式,但本發明不以此為限。
請同時參照圖1A與圖1C,顯示面板10的第一基板110 可為透明基板,其材質包括石英基板、玻璃基板、高分子基板等,但本發明不限於此。第一基板110上可設置用以形成訊號線、開關元件、驅動元件、儲存電容等的各種膜層。在一些實施例中,顯示面板10可包括另一基板(例如第二基板)與配置於第一基板110與第二基板之間的顯示介質,但圖1A與圖1C為了圖式的清晰,省略了第二基板與顯示介質。
顯示面板10的第一絕緣層130包括緩衝層131、閘極絕緣層132及層間絕緣層133,但本發明不限於此。緩衝層131配置於第一基板110上,且位於主動元件120的半導體層120C與第一基板110之間,用於防止第一基板110中的雜質移入半導體層120C中,並增強半導體層120C與第一基板110之間的黏合性。閘極絕緣層132配置於第一基板110上且位於半導體層120C與層間絕緣層133之間。也就是說,閘極絕緣層132位於層間絕緣層133與第一基板110之間。緩衝層131、閘極絕緣層132及層間絕緣層133的材質可以包括透明的絕緣材料,例如氧化矽、氮化矽、氮氧化矽等等,但本發明不限於此。
在本實施例中,主動元件120包括半導體層120C與閘極120G,且顯示面板10還可以包括遮光層SM。圖2A是圖1A的顯示面板的遮光層SM、主動元件120的半導體層120C與閘極120G、以及多條掃描線GL的局部上視示意圖。請同時參照圖1C與圖2A,遮光層SM設置於第一基板110與緩衝層131之間,且遮光層SM重疊半導體層120C,以提供遮光功能。遮光層SM的 材質可包括黑色樹脂或是遮光金屬(例如:鉻)等反射性和光穿透率都較低的材料。
主動元件120的閘極120G重疊半導體層120C,並連接掃描線GL。主動元件120的半導體層120C設置於緩衝層131與閘極絕緣層132之間,且半導體層120C的材質可包括矽質半導體材料(例如多晶矽、非晶矽等)、氧化物半導體材料、有機半導體材料。具體而言,半導體層120C重疊閘極120G的區域可視為主動元件120的通道區,且遮光層SM的布局面積可以至少遮蔽通道區,以避免通道區的特性因外界光線的照射而受影響。主動元件120的閘極120G與掃描線GL位於閘極絕緣層132與層間絕緣層133之間,也就是說,閘極絕緣層132配置於每一主動元件120的閘極120G與半導體層120C之間。主動元件120的閘極120G與掃描線GL可以屬於相同的膜層,而且主動元件120的閘極120G與掃描線GL的材質可包括導電性良好的金屬,例如鋁、鉬、鈦等金屬。
圖2B是圖1A的顯示面板的多條掃描線GL、多條資料線DL、主動元件120的半導體層120C、閘極120G、源極120S及汲極120D、以及第一絕緣層130的局部上視示意圖。請同時參照圖1C與圖2B,主動元件120的源極120S(圖1C未示出)與汲極120D彼此分離,且源極120S連接資料線DL。源極120S與汲極120D分別接觸半導體層120C。如此一來,閘極120G、半導體層120C、源極120S以及汲極120D共同構成主動元件120,且畫素 電極PE連接至汲極120D。主動元件120可透過掃描線GL所傳遞的訊號而開啟或關閉,並且主動元件120開啟時可將資料線DL上所傳遞的訊號傳遞給畫素電極PE。
主動元件120的源極120S與汲極120D以及多條資料線DL可以屬於相同膜層,而且主動元件120的源極120S與汲極120D以及多條資料線DL的材質可包括導電性良好的金屬,例如鋁、鉬、鈦等金屬,但本發明不以此為限。為了避免各構件之間發生不必要的短路,在閘極120G與半導體層120C之間設置閘極絕緣層132,且在形成主動元件120的源極120S和汲極120D以及多條資料線DL的膜層與形成閘極120G和掃描線GL的膜層之間設置層間絕緣層133。雖然本實施例中的閘極120G位於半導體層120C上方,使得主動元件120為頂閘極電晶體。然而,在其他實施例中,閘極120G也可以位於半導體層120C下方,使得主動元件120為底閘極電晶體。
顯示面板的色度是由光線經過各膜層的吸收與反射所決定,因此,各膜層的存在與否、以及各膜層吸收或反射的光波長範圍皆會影響顯示面板的色度。在本實施例中,為了調整顯示面板的色度,第一絕緣層130的某些區塊被移除而形成開口OP。在本發明中,開口OP可貫穿層間絕緣層133、閘極絕緣層132及緩衝層131,而暴露出第一基板110。
另外,在本發明中,開口OP的分布區域可在不影響第一絕緣層130的絕緣作用之下視需求而調整。舉例而言,在本實施 例中,第一絕緣層130的層間絕緣層133可配置於掃描線GL與資料線DL之間。因此,多個開口OP於第一基板110上的正投影可不與多條掃描線GL及多條資料線DL於第一基板110上的正投影重疊。換言之,多個開口OP於第一基板110上的正投影可位於多條掃描線GL及多條資料線DL於第一基板110上的正投影之外。也就是說,多條掃描線GL及多條資料線DL於第一基板110上的正投影位於第一絕緣層130於第一基板110上的正投影內。
形成源極120S、汲極120D以及多條資料線DL的膜層還可以包括金屬圖案MP。金屬圖案MP的位置可對應第二絕緣層140的凸台部142,以進一步提高凸台部142的頂面高度。在本實施例中,金屬圖案MP設置於第二絕緣層140與第一絕緣層130之間,金屬圖案MP屬於與資料線DL相同的膜層,並與其中一條資料線DL連接。然而,本發明不限於此。舉例而言,在一些實施例中,金屬圖案MP可以不與資料線DL連接,或是連接其他的訊號線。另外,在其他實施例中,金屬圖案MP也可以設置於緩衝層131與第一基板110之間,且屬於與遮光層SM相同的膜層。或者,在某些實施例中,為了提供觸控功能,會在畫素電極PE與共用電極CE之間設置另一金屬層,而將此金屬層設置於凸台部142上方亦可提高凸台部142的頂面高度。
圖2C是圖1A的顯示面板的多條掃描線GL、第一絕緣層130、主動元件120的汲極120D、多條資料線DL以及第二絕緣層140的局部上視示意圖。請同時參照圖1C與圖2C,第二絕 緣層140覆蓋於多條掃描線GL、多條資料線DL、多個主動元件120、第一絕緣層130以及第一基板110上,並且第二絕緣層140覆蓋多個開口OP。第二絕緣層140的材質可以包括透明的絕緣材料,例如有機材料、壓克力(acrylic)材料、矽氧烷(siloxane)材料、聚醯亞胺(polyimide)材料、環氧樹脂(epoxy)材料等,但本發明不限於此。
第二絕緣層140可包括平坦部141、凸台部142及溝槽143,其中,凸台部142的頂面高度H1高於平坦部141的頂面高度H2。製作第二絕緣層140時,溝槽143處的絕緣材料可被移除而暴露出下方的第一絕緣層130。第二絕緣層140的平坦部141、凸台部142及溝槽143可藉由相轉移光罩(phase shift mask)、半調式光罩(half tone mask)或灰階光罩(gray tone mask)進行曝光顯影製程及後續的固化程序來形成。也就是說,一次曝光程序後即可使絕緣材料形成高度曝光部分、半曝光部分以及未曝光部分的不同曝光層次,而顯影程序後即可將絕緣材料圖案化成具有不同高度的平坦部141、凸台部142及溝槽143的第二絕緣層140。顯影後,可進行固化程序使第二絕緣層140的結構變得緻密而確實被固化。
溝槽143於第一基板110上的正投影位在資料線DL於第一基板110上的正投影之外,且凸台部142與溝槽143的形狀與數量並無特別限制,可以視需要進行調整。舉例而言,在本實施例中,凸台部142具有近似矩形的形狀,且溝槽143可以包括兩 個狹長溝槽部143’,但本發明不以此為限。兩個狹長溝槽部143’分別鄰接凸台部142的兩個長邊,且大致平行於資料線DL延伸。也就是說,凸台部142位於兩個狹長溝槽部143’之間,且兩個狹長溝槽部143’可以將凸台部142與兩側位於開口OP上方的平坦部141分隔。製作第二絕緣層140時,在顯影步驟之後,狹長溝槽部143’處的絕緣材料會被完全移除。在凸台部142的絕緣材料未完全固化之前,狹長溝槽部143’可以防止凸台部142的絕緣材料因周邊材料的張力而向外攤流,導致凸台部142的頂面高度與平坦度不符預期設計。換言之,藉由狹長溝槽部143’的設置,凸台部142的頂面高度H1與外型輪廓可符合預期的設計。
在另一實施例中,溝槽143於第一基板110上的正投影位在資料線DL於第一基板110上的正投影之外,且凸台部142與溝槽143的形狀與數量並無特別限制,可以視需要進行調整。舉例而言,在本實施例中,凸台部142具有近似矩形的形狀,且溝槽143可以包括兩個狹長溝槽部143’,但本發明不以此為限。兩個狹長溝槽部143’分別鄰接凸台部142的兩個長邊,且不平行於資料線DL延伸。也就是說,凸台部142夾設於兩個狹長溝槽部143’之間,且兩個狹長溝槽部143’可以將凸台部142與兩側位於開口OP上方的平坦部141分隔。製作第二絕緣層140時,在顯影步驟之後,狹長溝槽部143’處的絕緣材料會被完全移除。在凸台部142的絕緣材料未完全固化之前,狹長溝槽部143’可以防止凸台部142的絕緣材料因周邊材料的張力而向外攤流,導致凸台部 142的頂面高度與平坦度不符預期設計。換言之,藉由狹長溝槽部143’的設置,凸台部142的頂面高度H1與外型輪廓可符合預期的設計。
第二絕緣層140還可包括多個接觸孔144。製作第二絕緣層140時,接觸孔144處的絕緣材料可被移除而暴露出主動元件120的汲極120D。換言之,多個接觸孔144於第一基板110上的正投影分別與多個主動元件120的個別汲極120D於第一基板110上的正投影重疊。多個接觸孔144可與上述的平坦部141、凸台部142及溝槽143同時利用相轉移光罩、半調式光罩或灰階光罩進行曝光顯影製程來形成,其中用於形成第二絕緣層140的絕緣材料在溝槽143以及接觸孔144處都被移除,於此不再贅述。
圖2D是圖1A的顯示面板的多條資料線DL、主動元件120的源極120S與汲極120D、第一絕緣層130、第二絕緣層140以及畫素電極PE的局部上視示意圖。請同時參照圖1C與圖2D,顯示面板10包括多個畫素電極PE,多個畫素電極PE分別透過接觸孔144電性連接對應的主動元件120的汲極120D。此外,多個畫素電極PE於第一基板110上的正投影與多個開口OP於第一基板110上的正投影重疊,而且多個畫素電極PE於第一基板110上的正投影位在凸台部142於第一基板110上的正投影之外。也就是說,畫素電極PE可不重疊凸台部142,而不形成於凸台部142的頂部表面上。畫素電極PE的面積是顯示面板10用於顯示畫面的顯示區域。在顯示區域中設置的膜層數量越多,可能對於顯示 品質造成影響。因此,在本實施例中,開口OP的面積大致上重疊畫素電極PE大部分的面積,使得顯示區域中所設置的膜層數量減少,而有助於改善顯示面板10的顯示效果。舉例而言,在一些實施例中,在第一絕緣層130中形成開口OP,且讓開口OP對應於畫素電極PE(顯示區域)而設置,有助於改善顯示畫面的色度,例如減輕畫面色偏的現象。
在本實施例中,顯示面板10還包括共用電極CE。圖2E是圖1A的顯示面板10的第二絕緣層140與共用電極CE的局部上視示意圖。請同時參照圖1C與圖2E,共用電極CE於第一基板110上的正投影位在第二絕緣層140的凸台部142於第一基板110上的正投影之外。也就是說,共用電極CE不形成於凸台部142的頂部表面上。此外,由圖1C可知,顯示面板10還包括絕緣層150,絕緣層150設置於多個畫素電極PE與共用電極CE之間,用於使多個畫素電極PE與共用電極CE電絕緣。如圖2E所示,共用電極CE中配置有多個狹縫ST,如此一來,當受到電場驅動時,畫素電極PE與共用電極CE之間形成的電場可穿過共用電極CE中的狹縫ST來驅動顯示介質。在本實施例中,畫素電極PE設置於絕緣層150下方,且共用電極CE設置於絕緣層150上方,但本發明不限於此。在其他實施例中,共用電極CE可設置於絕緣層150下方且不具有多個狹縫ST,而畫素電極PE可設置於絕緣層150上方並配置有多個狹縫ST,如此一來,當受到電場驅動時,畫素電極PE與共用電極CE之間形成的電場可穿過畫素電極PE 中的狹縫ST來驅動顯示介質。
以下,繼續說明本發明的另一實施例。圖3A是本發明另一實施例的顯示面板20的局部剖面示意圖。在圖3A中,顯示面板20可以視為圖1A至圖1C的顯示面板10的另一種實施態樣且顯示面板20可具有顯示面板10的所有構件。因此本實施例沿用圖1A至圖1C的實施例中所採用的元件標號與相關內容。不過,為了凸顯構件間的相對關係,圖3A僅示出顯示面板10的第一基板110與第二絕緣層140,而省略了圖1A與圖1C的其他構件的說明,其中這些被省略構件可參考圖1A-1C的實施例的說明,而不另作描述。顯示面板20除了第一基板110與第二絕緣層140外還包括第二基板210、顯示介質層220及間隙物PS,其中第二基板210與第一基板110相對,且第二基板210可以是透明基板,例如石英基板、玻璃基板、高分子基板等。顯示介質層220位於第一基板110與第二基板210之間,顯示介質層220可以包括例如液晶材料、電泳材料或電濕潤材料等顯示材料。間隙物PS設置於第二基板210上,並從第二基板210朝向第一基板110凸伸。此外,顯示面板20還可以包括黑矩陣(圖未示),黑矩陣可以設置於間隙物PS與第二基板210之間,以提供遮光功能。在本實施例中,第一基板110上設置有如圖1C所示的各個膜層,不過圖3A省略了多個膜層而只示出第二絕緣層140,以清楚呈現第二絕緣層140與間隙物PS的設置關係。
圖3B是圖3A的顯示面板20的第二絕緣層140與間隙物 PS的局部上視示意圖。間隙物PS的數量與形狀並無特別限制,可以視需要進行調整。舉例而言,在本實施例中,間隙物PS的數量可以與第二絕緣層140的凸台部142的數量相同,且間隙物PS的形狀(例如在第一基板110上的正投影的形狀,或是圖3B的上視圖中的間隙物PS的輪廓)可以近似矩形。換言之,凸台部142與間隙物PS在上視圖中的輪廓可以都類似於矩形,但由圖3B可知,間隙物PS的長邊方向Lps與凸台部142的長邊方向L142相交,使得凸台部142於第一基板110上的正投影與對應的間隙物PS於第一基板110上的正投影形成交叉形狀。然而,在其他實施例中,間隙物PS的數量與形狀也可以不同於凸台部142。
在本實施例中,凸台部142於第一基板110上的正投影與間隙物PS於第一基板110上的正投影重疊,使得間隙物PS可抵頂凸台部142。同時,由於凸台部142具有穩定且平坦的頂面高度H1,因此可提供對應間隙物PS的接觸平台,並與間隙物PS一起保持穩定的基板間隙(cell gap)。再者,凸台部142與間隙物PS的形狀彼此交叉,具有減小的接觸面積。如此一來,間隙物PS即使位移,也會持續與凸台部142的頂面接觸,由凸台部142頂住而不容易滑移至凸台部142頂面之外,如此可以減少間隙物PS與凸台部142之間因摩擦產生表面材料刮損所導致的碎屑,從而得以改善顯示畫面出現因碎屑所產生的碎亮點的問題,使顯示面板20的顯示品質得以提昇。
綜上所述,本發明實施例的顯示面板中,利用第二絕緣 層的溝槽來使凸台部具有需要的高度及符合預設的圖案輪廓,使得顯示面板的基板間隙可保持穩定。此外,藉由間隙物與凸台部相互交叉地抵頂,可避免產生摩擦碎屑,防止顯示畫面出現碎亮點,從而提供良好的顯示品質。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:顯示面板
110:第一基板
120C:半導體層
120D:汲極
120G:閘極
130:第一絕緣層
131:緩衝層
132:閘極絕緣層
133:層間絕緣層
140:第二絕緣層
141:平坦部
142:凸台部
143:溝槽
144:接觸孔
150:絕緣層
A-A’:線
CE:共用電極
GL:掃描線
H1:頂面高度
H2:頂面高度
MP:金屬圖案
OP:開口
PE:畫素電極
SM:遮光層

Claims (19)

  1. 一種顯示面板,包括:第一基板;多條掃描線及多條資料線,設置於所述第一基板上;多個主動元件,分別電性連接對應的掃描線及對應的資料線;第一絕緣層,配置於所述第一基板上且具有多個開口,其中所述多條掃描線與所述多條資料線分別圍繞對應的開口;第二絕緣層,覆蓋於所述多條掃描線、所述多條資料線、所述多個主動元件、所述第一絕緣層、及所述第一基板上,其中所述第二絕緣層包括平坦部、凸台部及溝槽,所述平坦部覆蓋所述多個開口,所述溝槽圍繞所述凸台部,且所述凸台部的頂面高度高於所述平坦部的頂面高度;多個畫素電極,分別電性連接對應的主動元件;以及第二基板與間隙物,所述第二基板與所述第一基板相對,所述間隙物設置於所述第二基板上並從所述第二基板朝向所述第一基板凸伸而抵頂所述凸台部。
  2. 如請求項1所述的顯示面板,其中所述多條掃描線及所述多條資料線於所述第一基板上的正投影位於所述第一絕緣層於所述第一基板上的正投影內。
  3. 如請求項1所述的顯示面板,其中所述多個開口於所述第一基板上的正投影位於所述多條掃描線及所述多條資料線於所述第一基板上的正投影之外。
  4. 如請求項1所述的顯示面板,其中所述多個畫素電極於所述第一基板上的正投影與所述多個開口於所述第一基板上的正投影重疊。
  5. 如請求項1所述的顯示面板,其中所述多個開口分別延伸至所述第一基板。
  6. 如請求項5所述的顯示面板,其中所述第一絕緣層包括層間絕緣層,所述層間絕緣層配置於所述掃描線與所述資料線之間,且所述開口貫穿所述層間絕緣層。
  7. 如請求項6所述的顯示面板,其中所述第一絕緣層還包括閘極絕緣層,所述閘極絕緣層配置於所述第一基板上且位於所述層間絕緣層與所述第一基板之間,且所述開口貫穿所述閘極絕緣層。
  8. 如請求項7所述的顯示面板,其中所述閘極絕緣層配置於所述多個主動元件的每一者的閘極與半導體層之間。
  9. 如請求項7所述的顯示面板,其中所述第一絕緣層還包括緩衝層,所述緩衝層配置於所述第一基板上且位於所述閘極絕緣層與所述第一基板之間,且所述開口貫穿所述緩衝層。
  10. 如請求項5所述的顯示面板,其中所述第二絕緣層通過所述多個開口接觸所述第一基板。
  11. 如請求項1所述的顯示面板,其中所述溝槽於所述第一基板上的正投影位在所述多條資料線於所述第一基板上的正投影之外。
  12. 如請求項11所述的顯示面板,其中所述凸台部位於所述兩個狹長溝槽部之間。
  13. 如請求項1所述的顯示面板,其中所述第二絕緣層更包括多個接觸孔,所述多個接觸孔於所述第一基板上的正投影分別與所述多個主動元件的個別汲極於所述第一基板上的正投影重疊。
  14. 如請求項1所述的顯示面板,其中所述多個畫素電極於所述第一基板上的正投影位在所述凸台部於所述第一基板上的正投影之外。
  15. 如請求項1所述的顯示面板,還包括金屬圖案,設置於所述凸台部與所述第一絕緣層之間。
  16. 如請求項15所述的顯示面板,其中所述金屬圖案與其中一條資料線連接。
  17. 如請求項1所述的顯示面板,還包括共用電極,其中所述共用電極於所述第一基板上的正投影位在所述凸台部於所述第一基板上的正投影之外。
  18. 如請求項1所述的顯示面板,其中所述凸台部於所述第一基板上的正投影與所述間隙物於所述第一基板上的正投影重疊。
  19. 如請求項18所述的顯示面板,其中所述凸台部於所述第一基板上的正投影與所述間隙物於所述第一基板上的正投影形成交叉形狀。
TW109135454A 2020-10-14 2020-10-14 顯示面板 TWI744034B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109135454A TWI744034B (zh) 2020-10-14 2020-10-14 顯示面板
CN202110249955.0A CN113097222B (zh) 2020-10-14 2021-03-08 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109135454A TWI744034B (zh) 2020-10-14 2020-10-14 顯示面板

Publications (2)

Publication Number Publication Date
TWI744034B true TWI744034B (zh) 2021-10-21
TW202215120A TW202215120A (zh) 2022-04-16

Family

ID=76666745

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109135454A TWI744034B (zh) 2020-10-14 2020-10-14 顯示面板

Country Status (2)

Country Link
CN (1) CN113097222B (zh)
TW (1) TWI744034B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150236080A1 (en) * 2014-02-14 2015-08-20 Samsung Display Co., Ltd. Display panel and method of manufacturing the same
TW201711174A (zh) * 2015-09-15 2017-03-16 友達光電股份有限公司 畫素結構及顯示面板
TW201917456A (zh) * 2017-10-27 2019-05-01 友達光電股份有限公司 顯示裝置
TW201933589A (zh) * 2018-01-15 2019-08-16 友達光電股份有限公司 陣列基板以及顯示面板
WO2019213858A1 (zh) * 2018-05-09 2019-11-14 深圳市柔宇科技有限公司 阵列基板及其制作方法、显示装置
CN110928063A (zh) * 2019-05-07 2020-03-27 友达光电股份有限公司 显示面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102269099B1 (ko) * 2014-10-06 2021-06-25 엘지디스플레이 주식회사 평판 표시장치용 박막 트랜지스터 기판 및 그 제조 방법
CN106094365A (zh) * 2016-06-21 2016-11-09 上海纪显电子科技有限公司 液晶显示装置、阵列基板及阵列基板的制作方法
TWI623792B (zh) * 2017-08-07 2018-05-11 友達光電股份有限公司 顯示面板
CN110646988A (zh) * 2018-12-05 2020-01-03 友达光电股份有限公司 显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150236080A1 (en) * 2014-02-14 2015-08-20 Samsung Display Co., Ltd. Display panel and method of manufacturing the same
TW201711174A (zh) * 2015-09-15 2017-03-16 友達光電股份有限公司 畫素結構及顯示面板
TW201917456A (zh) * 2017-10-27 2019-05-01 友達光電股份有限公司 顯示裝置
TW201933589A (zh) * 2018-01-15 2019-08-16 友達光電股份有限公司 陣列基板以及顯示面板
WO2019213858A1 (zh) * 2018-05-09 2019-11-14 深圳市柔宇科技有限公司 阵列基板及其制作方法、显示装置
CN110928063A (zh) * 2019-05-07 2020-03-27 友达光电股份有限公司 显示面板

Also Published As

Publication number Publication date
CN113097222A (zh) 2021-07-09
CN113097222B (zh) 2023-06-02
TW202215120A (zh) 2022-04-16

Similar Documents

Publication Publication Date Title
US6888596B2 (en) Liquid crystal display device
TWI533065B (zh) 顯示面板
JP5437971B2 (ja) 液晶表示装置
JP2010134361A (ja) 液晶表示装置
TWI518382B (zh) 畫素結構及具有此畫素結構的顯示面板
CN107870490B (zh) 显示装置
US10503038B2 (en) Display device
JP2009042292A (ja) 液晶表示装置
US8325299B2 (en) Liquid crystal display device and manufacturing method for same
US11860493B2 (en) Display panel and display device
KR102299630B1 (ko) Tft 기판의 제조 방법 및 그 구조
US7084940B2 (en) Electro-optic device comprising a recess/projection pattern obtained by rotating a reference pattern about a predetermined position
TWI744034B (zh) 顯示面板
CN211957642U (zh) 一种阵列基板、显示面板及显示装置
JP2022139567A (ja) 電気光学装置および電子機器
KR100845556B1 (ko) 액정 표시 장치
CN115097675B (zh) 一种阵列基板及其制作方法、液晶显示面板、显示装置
JP4400027B2 (ja) 半透過・反射型電気光学装置、およびそれを用いた電子機器
JP5247070B2 (ja) 液晶表示パネル及びその製造方法
JP5344392B2 (ja) 液晶表示装置および電子機器
WO2024020767A1 (zh) 阵列基板及其制备方法、液晶盒、显示装置
JP4905261B2 (ja) 反射板を有する表示パネルの製造方法
JP2018120110A (ja) 液晶表示装置およびtftアレイ基板の製造方法
JP2009192672A (ja) 液晶装置及び電子機器
KR20050030788A (ko) 프린지 필드 구동 액정표시장치의 제조 방법