TWI744029B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI744029B
TWI744029B TW109135025A TW109135025A TWI744029B TW I744029 B TWI744029 B TW I744029B TW 109135025 A TW109135025 A TW 109135025A TW 109135025 A TW109135025 A TW 109135025A TW I744029 B TWI744029 B TW I744029B
Authority
TW
Taiwan
Prior art keywords
pixels
sub
display panel
layer
pixel
Prior art date
Application number
TW109135025A
Other languages
English (en)
Other versions
TW202215397A (zh
Inventor
紀佑旻
蘇松宇
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109135025A priority Critical patent/TWI744029B/zh
Priority to CN202110397658.0A priority patent/CN113096539B/zh
Application granted granted Critical
Publication of TWI744029B publication Critical patent/TWI744029B/zh
Publication of TW202215397A publication Critical patent/TW202215397A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

一種顯示面板,包括:基板、多條掃描線、多條資料線、多個子畫素、導線層以及共用電極。多條掃描線位於基板上,且沿著第一方向延伸。多條資料線位於基板上,且沿著交錯於第一方向的第二方向延伸。各子畫素包括主動元件以及畫素電極。主動元件電性連接至掃描線中對應的一條以及資料線中對應的一條。畫素電極電性連接主動元件。導線層具有網狀結構,且至少一條資料線及/或至少一條掃描線部分重疊導線層。共用電極電性連接導線層。

Description

顯示面板
本發明是有關於一種顯示面板。
近年來,顯示面板的主要發展方向是「窄邊框、高畫質」。陣列上閘極驅動(Gate-Driver-on-Array, GOA)電路是實現窄邊框的技術之一;然而,當面板內部的共用電極訊號因電阻電容負載(RC loading)的影響而偏移時,則需設計更複雜的GOA電路來進行電位偏移補償,這使得顯示面板的邊框無法進一步縮小。此外,電阻電容負載還會延遲儲存電容的充電時間,導致顯示面板的掃描週期無法縮短、掃描頻率無法提升,而無法實現高畫質。
本發明提供一種顯示面板,具有較小的電阻電容負載。
本發明的一個實施例提出一種顯示面板,包括:基板;多條掃描線,位於基板上,且沿著第一方向延伸;多條資料線,位於基板上,且沿著交錯於第一方向的第二方向延伸;多個子畫素,各子畫素包括:主動元件,電性連接至掃描線中對應的一條以及資料線中對應的一條;以及畫素電極,電性連接主動元件;導線層,具有網狀結構,且至少一條資料線及/或至少一條掃描線部分重疊導線層;以及共用電極,電性連接導線層。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
以下將以圖式揭露本發明之多個實施方式,為明確說明,許多實務上的細節將在以下敘述中一併說明。然而,應瞭解的是,這些實務上的細節不應用被以限制本發明。也就是說,在本發明部分實施方式中,這些實務上的細節是非必要的。此外,為簡化圖式起見,一些習知的結構與元件在圖式中將省略或以簡單示意的方式為之。
在整個說明書中,相同的附圖標記表示相同或類似的元件。在附圖中,為了清楚起見,放大了層、膜、面板、區域等的厚度。應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件「上」或「連接到」另一元件時,其可以直接在另一元件上或與另一元件連接,或者所述元件與所述另一元件中間可以也存在其他元件。相反,當元件被稱為「直接在另一元件上」或「直接連接到」另一元件時,所述元件與所述另一元件中間不存在其他元件。如本文所使用的,「連接」可以指物理及/或電性連接。再者,二元件互相「電性連接」或「耦合」係可為二元件間存在其它元件。
圖1是本發明一實施例的顯示面板的局部上視示意圖。圖2是沿圖1的剖面線A-A’所作的剖面示意圖。請同時參照圖1至圖2,顯示面板10包括基板110、多條掃描線SL、多條資料線DL、多個子畫素SP、導線層120以及共用電極CE。多條掃描線SL位於基板110上,且沿著第一方向D1延伸。多條資料線DL位於基板110上,且沿著交錯於第一方向D1的第二方向D2延伸。各子畫素SP包括:主動元件AC以及畫素電極PE,其中主動元件AC電性連接至對應的一條掃描線SL以及對應的一條資料線DL,且畫素電極PE電性連接主動元件AC。導線層120具有網狀結構,且至少一條資料線DL及/或至少一條掃描線SL部分重疊導線層120。共用電極CE電性連接導線層120。
承上述,在本實施例中,利用導線層120的網狀結構來傳送訊號至共用電極CE,可提高共用電極CE的電位均勻度,且至少一條資料線DL及/或至少一條掃描線SL部分重疊導線層120,能減少導線層120對開口率造成的影響。
以下,配合圖式,繼續說明顯示面板10的各個元件與膜層的實施方式,但本發明不以此為限。
請參照圖2,顯示面板10的基板110可為透明基板,其材質包括石英基板、玻璃基板、高分子基板等,但本發明不限於此。基板110上可設置用以形成訊號線、主動元件、驅動元件、儲存電容等的各種膜層。在一些實施例中,顯示面板10可包括另一基板(例如第二基板)與配置於基板110與第二基板之間的顯示介質,但圖2為了圖式的清晰,省略了第二基板與顯示介質。
請同時參照圖1至圖2,主動元件AC的閘極GE與掃描線SL(圖2未示出)位於基板110上,其中主動元件AC的閘極GE電性連接至對應的一條掃描線SL,且掃描線SL沿著第一方向D1延伸。在本實施例中,閘極GE與掃描線SL屬於相同膜層。閘極GE以及掃描線SL的材料例如包括鉻、金、銀、銅、錫、鉛、鉿、鎢、鉬、釹、鈦、鉭、鋁、鋅、上述金屬之合金、上述金屬之氧化物、上述金屬之氮化物或上述材料之組合或其他導電材料,但本發明不以此為限。
在一實施例中,閘極GE以及掃描線SL與基板110之間可以設置緩衝層,以增強閘極GE以及掃描線SL與第一基板110之間的黏合性。
閘極絕緣層130設置於閘極GE以及掃描線SL上方。閘極絕緣層130的厚度會影響主動元件AC的特性曲線,使主動元件AC的工作區間改變,因此,閘極絕緣層130的厚度可視實際需求進行調整。例如,閘極絕緣層130的厚度可為160奈米至400奈米。上述緩衝層以及閘極絕緣層130的材質可以包括透明的絕緣材料,例如氧化矽、氮化矽、氮氧化矽等等,但本發明不限於此。
主動元件AC的半導體層CH位於閘極絕緣層130上。半導體層CH與閘極GE重疊,且閘極絕緣層130位於半導體層CH與閘極GE之間。半導體層CH可包括經摻雜或未經摻雜的半導體材料,例如矽質半導體材料(例如多晶矽、非晶矽等)、氧化物半導體材料、有機半導體材料等。
主動元件AC的源極SE、主動元件AC的汲極DE以及資料線DL(圖2未示出)位於閘極絕緣層130上,其中主動元件AC的源極SE與汲極DE彼此分離,且源極SE電性連接至對應的一條資料線DL。資料線DL沿著第二方向D2延伸,且第一方向D1可交錯於第二方向D2。源極SE、汲極DE以及資料線DL屬於相同膜層。源極SE、汲極DE以及資料線DL的材料例如包括鉻、金、銀、銅、錫、鉛、鉿、鎢、鉬、釹、鈦、鉭、鋁、鋅、上述金屬之合金、上述金屬之氧化物、上述金屬之氮化物或上述材料之組合或其他導電材料,但本發明不以此為限。
主動元件AC的源極SE與汲極DE電性連接半導體層CH,例如源極SE與汲極DE分別接觸半導體層CH。在本實施例中,主動元件AC為底部閘極型薄膜電晶體,但本發明不限於此。在其他實施例中,閘極GE也可以位於半導體層120C上方,使得主動元件AC為頂部閘極型薄膜電晶體。另外,源極SE與半導體層CH之間以及汲極DE與半導體層CH之間還可以選擇性地包括歐姆接觸層,以增進源極SE與半導體層CH之間以及汲極DE與半導體層CH之間的電傳導。
閘極GE、半導體層CH、源極SE以及汲極DE共同構成主動元件AC,且汲極DE電性連接至畫素電極PE。主動元件AC可透過掃描線SL所傳遞的訊號而開啟或關閉,並且主動元件AC開啟時可將資料線DL上所傳遞的訊號傳遞給畫素電極PE。
第一絕緣層131位於主動元件AC上,以避免主動元件AC之間發生不必要的短路。第一絕緣層131的材質可以包括透明的絕緣材料,例如氧化矽、氮化矽、氮氧化矽等等,但本發明不限於此。
第二絕緣層132覆蓋第一絕緣層131,以增大掃描線SL以及資料線DL與共用電極CE以及畫素電極PE之間的間距,從而減小掃描線SL以及資料線DL與共用電極CE以及畫素電極PE之間的電容。在一實施例中,第二絕緣層132可提供大致平坦的表面。在一實施例中,第二絕緣層132可以具有凸出於表面的平台,以與例如第二基板上的間隙物一起保持液晶層間隙(liquid crystal cell gap)。第二絕緣層132的材質可以包括透明的絕緣材料,例如有機材料、壓克力(acrylic)材料、矽氧烷(siloxane)材料、聚醯亞胺(polyimide)材料、環氧樹脂(epoxy)材料等,但本發明不限於此。
共用電極CE與導電層120依序位於第二絕緣層132上。大體上來說,具有多個第一狹縫ST1的共用電極CE設置於基板110的整個表面上。在一些實施例中,第一狹縫ST1平行於資料線DL。在一些實施例中,第一狹縫ST1平行於掃描線SL。在一些實施例中,一部分的第一狹縫ST1平行於資料線DL,另一部分的第一狹縫ST1平行於掃描線SL。在一些實施例中,共用電極CE的材質例如包括透明導電材料,舉例來說,共用電極CE的材質包括銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物、或是上述至少二者之堆疊層,但本發明不限於此。
在本實施例中,第一狹縫ST1重疊於資料線DL,藉此,可減小資料線DL重疊於共用電極CE的面積,進而減小資料線DL與共用電極CE之間的電阻電容負載(RC loading)。
一般來說,當第一狹縫ST1的寬度W1愈寬時,共用電極CE與資料線DL之間形成的電場愈弱,因此,第一狹縫ST1造成的漏光強度愈弱,但漏光範圍愈大。反之,當第一狹縫ST1的寬度W1愈窄時,共用電極CE與資料線DL之間形成的電場愈強,此時,第一狹縫ST1造成的漏光強度愈強,但漏光範圍愈小。為了在漏光強度與漏光範圍之間取得平衡,在本實施例中,第一狹縫ST1的寬度W1稍大於資料線DL的寬度W2,但可視實際情況調整第一狹縫ST1的寬度W1與資料線DL的寬度W2的相對大小,本發明不以此為限。
導電層120電性連接共用電極CE。在一些實施例中,共用電極CE直接接觸導線層120。在一些實施例中,導電層120貼合於共用電極CE且設置於共用電極CE上。大體上來說,導電層120於基板110的正投影重疊於掃描線SL以及資料線DL於基板110的正投影。導電層120可將來自顯示面板10周邊的訊號傳遞至共用電極CE,以提高共用電極CE整體的電位均勻性。在一些實施例中,在顯示區中,至少一條資料線DL部分重疊導線層120且部分不重疊導線層120。在一些實施例中,在顯示區中,至少一條掃描線SL部分重疊導線層120且部分不重疊導線層120。在一些實施例中,每條資料線DL部分重疊導電層120且部分不重疊導線層120。在一些實施例中,每條掃描線SL部分重疊導電層120且部分不重疊導線層120。在一些實施例中,一部分的資料線DL部分重疊導電層120,且一部分的掃描線SL部分重疊導電層120。在一些實施例中,導電層120具有錯位的網格形狀,且每一網格圍繞多個子畫素SP或多個畫素,請參見後續實施例的詳細說明。導電層120的材質例如為鉻、金、銀、銅、錫、鉛、鉿、鎢、鉬、釹、鈦、鉭、鋁、鋅、上述金屬之合金、上述金屬之氧化物、上述金屬之氮化物或上述材料之組合或其他導電材料,但本發明不以此為限。
第三絕緣層133覆蓋共用電極CE、導電層120以及第二絕緣層132,且第三絕緣層133被夾於共用電極CE與畫素電極PE之間,用於使共用電極CE與畫素電極PE分離,使得共用電極CE與畫素電極PE形成儲存電容。第三絕緣層133的厚度會影響儲存電容的大小,因此,第三絕緣層133的厚度可視實際需求進行調整。第三絕緣層133的材質例如包括氧化矽、氮化矽、氮氧化矽、有機絕緣材料等等,但本發明不以此為限。
畫素電極PE位於第三絕緣層133上,且畫素電極PE透過貫穿第一絕緣層131、第二絕緣層132以及第三絕緣層133的通孔VA電性連接至主動元件AC的汲極DE。畫素電極PE的材質例如包括銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物、或是上述至少二者之堆疊層,但本發明不限於此。
畫素電極PE具有多個第二狹縫ST2,且第二狹縫ST2實質上平行於第一狹縫ST1。當受到電場驅動時,畫素電極PE與共用電極CE之間形成的電場可穿過畫素電極PE中的第二狹縫ST2來驅動顯示介質。在本實施例中,共用電極CE設置於第三絕緣層133下方,且畫素電極PE設置於第三絕緣層133上方,但本發明不限於此。在一些實施例中,畫素電極PE可設置於第三絕緣層133下方且不具有多個第二狹縫ST2,而共用電極CE可設置於第三絕緣層133上方並配置有多個第二狹縫ST2,如此一來,當受到電場驅動時,畫素電極PE與共用電極CE之間形成的電場可穿過共用電極CE中的第二狹縫ST2來驅動顯示介質。
以下,繼續說明本發明的其他實施例。圖3是本發明一實施例的顯示面板20的局部上視示意圖。在圖3中,顯示面板20可以視為圖1至圖2的顯示面板10的另一種實施態樣,且顯示面板20可具有顯示面板10的所有構件。因此,本實施例沿用圖1至圖2的實施例中所採用的元件標號與相關內容。為了清楚呈現構件間的相對關係,圖3示意性繪示顯示面板20的多條掃描線SL、多條資料線DL、多個子畫素SP、導線層120以及共用電極CE,而這些構件的說明可參考圖1至圖2的實施例的說明,於此不再重複。
在本實施例中,顯示面板20的顯示區中,每條資料線DL部分重疊導線層120且部分不重疊導線層120。在本實施例中,顯示面板20的顯示區中,每條掃描線SL完全重疊導線層120。具體而言,每條資料線DL具有重疊於導線層120的多個第一部分P1與不重疊於導線層120的多個第二部分P2,且第一部分P1與第二部分P2沿著第二方向D2排列。另外,導線層120包括多條第一導線120a以及多條第二導線120b,其中第一導線120a沿著第一方向D1延伸,且第二導線120b沿著第二方向D2延伸,每個第二導線120b位於對應之第一導線120a的一側。如圖3所示,兩條第一導線120a以及兩條第二導線120b之間可圍成一個包圍三個子畫素SP的網格,且該些網格在第二方向D2上錯位排列。各條掃描線SL分別重疊於對應的一條第一導線120a,且各條資料線DL分別重疊於對應的多條第二導線120b。在本實施例中,資料線DL的第一部分P1分別重疊於對應的第二導線120b。
在第一方向D1上,部分相鄰的子畫素SP之間具有導線層120,而另一部分相鄰的子畫素SP之間沒有導線層120。舉例而言,子畫素SP可以包括多個第一色子畫素SP1、多個第二色子畫素SP2以及多個第三色子畫素SP3,其中部分的第一色子畫素SP1與部分的第二色子畫素SP2之間、部分的第二色子畫素SP2與部分的第三色子畫素SP3之間以及部分的第三色子畫素SP3與部分的第一色子畫素SP1之間沒有導線層120。在一實施例中,第一色子畫素SP1可以例如為紅色子畫素,第二色子畫素SP2可以例如為綠色子畫素,第三色子畫素SP3可以例如為藍色子畫素,但本發明不以此為限。紅色子畫素、綠色子畫素與藍色子畫素的排列順序可以依照實際需求而進行調整。
在本實施例中,共用電極CE的第一狹縫ST1平行於資料線DL,且第一狹縫ST1分別重疊於資料線DL的第二部分P2。第一狹縫ST1設置於子畫素SP之間,舉例而言,部分的第一色子畫素SP1與部分的第二色子畫素SP2之間、部分的第二色子畫素SP2與部分的第三色子畫素SP3之間以及部分的第三色子畫素SP3與部分的第一色子畫素SP1之間設置有第一狹縫ST1,如此一來,可避免第一狹縫ST1對第一色子畫素SP1、第二色子畫素SP2以及第三色子畫素SP3造成不一致的影響,以免不同顏色的子畫素產生不同的顏色差異。在第一方向D1上,相鄰的兩個第一狹縫ST1之間可以間隔1個或2個子畫素SP,但本發明不以此為限。
在一些實施例中,由於資料線DL的第二部分P2重疊於第一狹縫ST1,且每條資料線DL的第二部分P2的總面積約佔該條資料線DL的總面積的2/3,因此,資料線DL與共用電極CE以及資料線DL與導線層120之間的電阻電容負載將可降低約2/3。如此一來,能夠降低電阻電容負載造成的影響,例如可以減少資料線DL的起始充電訊號到達穩態的時間,從而有助於縮短掃描週期,提高掃描頻率。
圖4是本發明一實施例的顯示面板30的局部上視示意圖。在本實施例中,顯示面板30的顯示區中,每條掃描線SL部分重疊導線層120且部分不重疊導線層120。在本實施例中,顯示面板30的顯示區中,每條資料線DL完全重疊導線層120。具體而言,每條掃描線SL具有重疊於導線層120的多個第三部分P3與不重疊於導線層120的多個第四部分P4,且第三部分P3與第四部分P4沿著第一方向D1排列。同時,導線層120包括多條第一導線120a以及多條第二導線120b,且第一導線120a沿著第一方向D1延伸,且第二導線120b沿著第二方向D2延伸。第一導線120a位於對應的第二導線120b的一側。如圖4所示,兩條第一導線120a以及兩條第二導線120b之間可圍成一個包圍三個畫素PX的網格,且該些網格在第一方向D1上錯位排列。各條掃描線SL分別重疊於對應的多條第一導線120a,且各條資料線DL分別重疊於對應的一條第二導線120b。因此,掃描線SL的第三部分P3分別重疊於對應的第一導線120a。
顯示面板30包括多個畫素PX,子畫素SP包括多個第一色子畫素SP1、多個第二色子畫素SP2以及多個第三色子畫素SP3,且各個畫素PX分別包括一個第一色子畫素SP1、一個第二色子畫素SP2以及一個第三色子畫素SP3。在第二方向D2上,部分相鄰的畫素PX之間具有導線層120,而另一部分相鄰的畫素PX之間不具有導線層120。
在本實施例中,共用電極CE的第一狹縫ST1平行於掃描線SL,且第一狹縫ST1分別重疊於掃描線SL的第四部分P4。第一狹縫ST1是以規則的方式設置於畫素PX之間,在第二方向D2上,相鄰的兩個第一狹縫ST1之間可以間隔1個或2個畫素PX,但本發明不限於此。
在一些實施例中,由於掃描線SL的第四部分P4重疊於第一狹縫ST1,且每條掃描線SL的第四部分P4的總面積約佔該條掃描線SL的總面積的2/3,因此,掃描線SL與共用電極CE以及掃描線SL與導線層120之間的電阻電容負載將可降低約2/3。如此一來,能夠降低電阻電容負載造成的影響,例如可以減少掃描線SL的防錯充時間,從而有助於縮短掃描週期,提高掃描頻率。
在一些實施例中,資料線DL以及掃描線SL皆部分重疊於導線層120。舉例而言,每條資料線DL可以交錯的方式設置重疊於導線層120的多個第一部分P1與不重疊於導線層120的多個第二部分P2,且第一部分P1與第二部分P2的總面積比為2:1。同時,每條掃描線SL可以規則交錯的方式設置重疊於導線層120的多個第三部分P3與不重疊於導線層120的多個第四部分P4,且第三部分P3與第四部分P4的總面積比為2:1。如此一來,共用電極CE與資料線DL之間的電阻電容負載將可降低約1/3,且共用電極CE與掃描線SL之間的電阻電容負載將可降低約1/3,藉此同時降低資料線DL的起始充電訊號到達穩態的時間以及掃描線SL的防錯充時間,從而有助於縮短掃描週期,提高掃描頻率。資料線DL之第一部分P1與第二部分P2的總面積比以及掃描線SL第三部分P3與第四部分P4的總面積比可以依照實際需求而進行調整。
綜上所述,本發明利用具有網狀結構的導線層來傳送共用電極訊號,可提高共用電極的電位均勻度,且導線層對應於掃描線及資料線設置,可提高子畫素的開口率。另外,藉由在共用電極設置狹縫,使得資料線及/或掃描線與共用電極之間的電阻電容負載能夠降低,而可簡化陣列上閘極驅動(GOA)以進一步窄化邊框,並縮短掃描週期而實現高頻掃描。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、20、30:顯示面板 110:基板 120:導線層 120a:第一導線 120b:第二導線 130:閘極絕緣層 131:第一絕緣層 132:第二絕緣層 133:第三絕緣層 A-A’:剖面線 AC:主動元件 CE:共用電極 CH:半導體層 D1:第一方向 D2:第二方向 DE:汲極 DL:資料線 GE:閘極 P1:第一部分 P2:第二部分 P3:第三部分 P4:第四部分 PE:畫素電極 PX:畫素 SE:源極 SL:掃描線 SP:子畫素 SP1:第一色子畫素 SP2:第二色子畫素 SP3:第三色子畫素 ST1:第一狹縫 ST2:第二狹縫 VA:通孔 W1、W2:寬度
圖1是本發明一實施例的顯示面板10的局部上視示意圖。 圖2是沿圖1的剖面線A-A’所作的剖面示意圖。 圖3是本發明一實施例的顯示面板20的局部上視示意圖。 圖4是本發明一實施例的顯示面板30的局部上視示意圖。
20:顯示面板
120:導線層
120a:第一導線
120b:第二導線
CE:共用電極
D1:第一方向
D2:第二方向
DL:資料線
P1:第一部分
P2:第二部分
SL:掃描線
SP:子畫素
SP1:第一色子畫素
SP2:第二色子畫素
SP3:第三色子畫素
ST1:第一狹縫

Claims (11)

  1. 一種顯示面板,包括:一基板;多條掃描線,位於該基板上,且沿著一第一方向延伸;多條資料線,位於該基板上,且沿著交錯於該第一方向的一第二方向延伸;多個子畫素,各該子畫素包括:一主動元件,電性連接至該些掃描線中對應的一條以及該些資料線中對應的一條;以及一畫素電極,電性連接該主動元件;一導線層,具有一網狀結構,且至少一條該資料線及/或至少一條該掃描線部分重疊該導線層;以及一共用電極,電性連接該導線層,其中在該第一方向上,部分相鄰的該些子畫素之間具有該導線層,另一部分相鄰的該些子畫素之間沒有該導線層。
  2. 如請求項1所述的顯示面板,其中該共用電極具有多個第一狹縫,且該些第一狹縫平行於該些資料線,其中各該第一狹縫的寬度大於各該資料線的寬度。
  3. 如請求項2所述的顯示面板,其中該畫素電極具有多個第二狹縫,且該些第二狹縫實質上平行於該些第一狹縫。
  4. 如請求項1所述的顯示面板,其中各該資料線具有重疊於該導線層的多個第一部分與不重疊於該導線層的多個第二部分,且該些第一部分與該些第二部分沿著該第二方向排列。
  5. 如請求項1所述的顯示面板,其中該些子畫素包括多個第一色子畫素、多個第二色子畫素以及多個第三色子畫素,部分的該些第一色子畫素與部分的該些第二色子畫素之間、部分的該些第二色子畫素與部分的該些第三色子畫素之間以及部分的該些第三色子畫素與部分的該些第一色子畫素之間沒有該導線層。
  6. 如請求項1所述的顯示面板,其中該顯示面板包括多個畫素,該些子畫素包括多個第一色子畫素、多個第二色子畫素以及多個第三色子畫素,各該畫素包括一個第一色子畫素、一個第二色子畫素以及一個第三色子畫素,其中在該第二方向上,部分相鄰的該些畫素之間具有該導線層,另一部分相鄰的該些畫素之間不具有該導線層。
  7. 如請求項1所述的顯示面板,其中該共用電極直接接觸該導線層。
  8. 如請求項1所述的顯示面板,其中該導線層包括多條第一導線以及多條第二導線,該些第一導線沿著該第一方向延伸,該些第二導線沿著該第二方向延伸,各該掃描線分別重疊於對應的一條該第一導線,且各該資料線分別重疊於對應的多條該第二導線。
  9. 如請求項1所述的顯示面板,其中該導線層包括多條第一導線以及多條第二導線,該些第一導線沿著該第一方向延伸,該些第二導線沿著該第二方向延伸,各該掃描線重疊於對應的多條該第一導線,且各該資料線重疊於對應的一條該第二導線。
  10. 如請求項1所述的顯示面板,更包括:一第一絕緣層,位於該主動元件上;一第二絕緣層,覆蓋該第一絕緣層,其中該共用電極與該導電層依序位於該第二絕緣層上;一第三絕緣層,覆蓋該共用電極、該導電層與該第二絕緣層,其中該畫素電極位於該第三絕緣層上,且透過貫穿該第一絕緣層、該第二絕緣層以及該第三絕緣層的通孔而連接至該主動元件。
  11. 一種顯示面板,包括:一基板;多條掃描線,位於該基板上,且沿著一第一方向延伸;多條資料線,位於該基板上,且沿著交錯於該第一方向的一第二方向延伸;多個子畫素,各該子畫素包括:一主動元件,電性連接至該些掃描線中對應的一條以及該些資料線中對應的一條;以及一畫素電極,電性連接該主動元件;一導線層,具有一網狀結構,且至少一條該資料線及/或至少一條該掃描線部分重疊該導線層;以及 一共用電極,電性連接該導線層,其中各該掃描線具有重疊於該導線層的多個第三部分與不重疊於該導線層的多個第四部分,且該些第三部分與該些第四部分沿著該第一方向排列。
TW109135025A 2020-10-08 2020-10-08 顯示面板 TWI744029B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109135025A TWI744029B (zh) 2020-10-08 2020-10-08 顯示面板
CN202110397658.0A CN113096539B (zh) 2020-10-08 2021-04-14 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109135025A TWI744029B (zh) 2020-10-08 2020-10-08 顯示面板

Publications (2)

Publication Number Publication Date
TWI744029B true TWI744029B (zh) 2021-10-21
TW202215397A TW202215397A (zh) 2022-04-16

Family

ID=76677102

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109135025A TWI744029B (zh) 2020-10-08 2020-10-08 顯示面板

Country Status (2)

Country Link
CN (1) CN113096539B (zh)
TW (1) TWI744029B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107561803A (zh) * 2017-09-22 2018-01-09 惠科股份有限公司 像素结构
US20200241369A1 (en) * 2017-01-04 2020-07-30 Boe Technology Group Co., Ltd. Pixel structure and manufacturing method thereof, array substrate and display device
TWI700535B (zh) * 2019-07-03 2020-08-01 友達光電股份有限公司 畫素陣列基板

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102129143A (zh) * 2010-12-15 2011-07-20 华映视讯(吴江)有限公司 像素阵列基板及其制造方法
TWI649603B (zh) * 2016-04-27 2019-02-01 友達光電股份有限公司 畫素結構、顯示面板及曲面顯示裝置
CN110646988A (zh) * 2018-12-05 2020-01-03 友达光电股份有限公司 显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200241369A1 (en) * 2017-01-04 2020-07-30 Boe Technology Group Co., Ltd. Pixel structure and manufacturing method thereof, array substrate and display device
CN107561803A (zh) * 2017-09-22 2018-01-09 惠科股份有限公司 像素结构
TWI700535B (zh) * 2019-07-03 2020-08-01 友達光電股份有限公司 畫素陣列基板

Also Published As

Publication number Publication date
CN113096539B (zh) 2023-02-03
CN113096539A (zh) 2021-07-09
TW202215397A (zh) 2022-04-16

Similar Documents

Publication Publication Date Title
JP4356750B2 (ja) 液晶表示装置及びその製造方法
US6833890B2 (en) Liquid crystal display
US8593611B2 (en) Liquid crystal display panel having conductive sealent
US8692756B2 (en) Liquid crystal display device and method for manufacturing same
US7932986B2 (en) Liquid crystal display comprising a first signal line including a first portion and second portion, wherein the cross-section of the second portion is thinner than the cross-section of the first portion, and wherein a spacer overlaps the second portion
TWI511303B (zh) 液晶顯示器的陣列基板
US10050061B2 (en) Array substrate and manufacturing method thereof, display device
US10222645B2 (en) Display device
US7355665B2 (en) Thin film transistor array panel and liquid crystal display including the panel
TWI481035B (zh) 薄膜電晶體及含有該薄膜電晶體的陣列基板
CN108508661B (zh) 液晶显示面板及液晶显示装置
US6300987B1 (en) Thin film transistor array panels for liquid crystal displays
US20180239182A1 (en) Display device
JP3127619B2 (ja) アクティブマトリクス基板
US8363186B2 (en) Thin film transistor array panel and liquid crystal display including the same
TWI744029B (zh) 顯示面板
US8907347B2 (en) Thin film transistor array panel and method for manufacturing the same, and liquid crystal display
KR20160052315A (ko) 디스플레이 디바이스
JP2000206565A (ja) 表示装置用半導体素子及びこれを用いた液晶表示装置
JP3206597B2 (ja) アクティブマトリクス基板
TWI754554B (zh) 畫素陣列基板
CN114545697B (zh) 像素阵列基板
WO2023184426A1 (zh) 阵列基板、显示面板及显示装置
JP2012155118A (ja) 電気光学装置及び電子機器
JP2019047051A (ja) 半導体装置、電気光学装置、電子機器、半導体装置の製造方法、電気光学装置の製造方法