TWI740705B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI740705B
TWI740705B TW109138565A TW109138565A TWI740705B TW I740705 B TWI740705 B TW I740705B TW 109138565 A TW109138565 A TW 109138565A TW 109138565 A TW109138565 A TW 109138565A TW I740705 B TWI740705 B TW I740705B
Authority
TW
Taiwan
Prior art keywords
circuit
update
attenuation values
brightness
block
Prior art date
Application number
TW109138565A
Other languages
English (en)
Other versions
TW202219927A (zh
Inventor
康育齊
胡翊翔
黃竣暉
陳威廷
陳宥竹
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109138565A priority Critical patent/TWI740705B/zh
Priority to US17/373,779 priority patent/US11322072B1/en
Priority to CN202111010958.5A priority patent/CN113674675B/zh
Application granted granted Critical
Publication of TWI740705B publication Critical patent/TWI740705B/zh
Publication of TW202219927A publication Critical patent/TW202219927A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/048Preventing or counteracting the effects of ageing using evaluation of the usage time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling

Abstract

本發明提出了一種顯示裝置。顯示裝置包括面板、記憶體及控制器。面板包括多個畫素。記憶體包括第一區塊第二區塊。記憶體中儲存有老化記錄表,老化記錄表中分別對應畫素的多個亮度衰減值分別被區分為多個第一部份衰減值及多個第二部份衰減值。第一區塊儲存第一部份衰減值,第二區塊儲存第二部份衰減值。控制器包括更新電路及補償電路。控制器耦接於面板及記憶體。更新電路接收畫素顯示的灰階值來更新老化記錄表。補償電路讀取第一區塊以取得第一部份衰減值來對畫素進行老化補償。

Description

顯示裝置
本發明是有關於一種裝置,且特別是有關於一種顯示裝置。
現有的顯示裝置中,為了因應畫素老化所產生的色衰,顯示裝置中可將每個畫素的老化程度儲存在記憶體中,以作為補償畫素的參考。如此一來,補償過程中頻繁地讀寫記憶體將造成記憶體的頻寬負擔。
本發明提供一種顯示裝置,其可降低顯示裝置中存取記憶體的所需頻寬
本發明的顯示裝置包括面板、記憶體及控制器。面板包括多個畫素。記憶體包括第一區塊第二區塊。記憶體中儲存有老化記錄表,老化記錄表中分別對應畫素的多個亮度衰減值分別被區分為多個第一部份衰減值及多個第二部份衰減值。第一區塊儲存第一部份衰減值,第二區塊儲存第二部份衰減值。控制器包括更新電路及補償電路。控制器耦接於面板及記憶體。更新電路接收畫素顯示的灰階值來更新老化記錄表。補償電路讀取第一區塊以取得第一部份衰減值來對畫素進行老化補償。
基於上述,顯示裝置透過將老化記錄表中的亮度衰減值區分為第一部份衰減值及第二部份衰減值,並以記憶體的第一區塊及第二區塊分別儲存第一部份衰減值及第二部份衰減值。如此一來,顯示裝置中記憶體的頻寬需求可被有效地降低。
圖1為本發明實施例一顯示裝置1的示意圖。顯示裝置1包含面板10、控制器11及記憶體12。雖然圖1未繪示,不過面板10中包含多個用來顯示影像的畫素。記憶體12中儲存有老化記錄表,老化記錄表記錄了每個畫素所對應的亮度衰減值,而這些亮度衰減值可分別被區分為第一部份衰減值及第二部份衰減值,記憶體12將第一部份衰減值儲存在記憶體12的第一區塊120中,記憶體12將第二部份衰減值儲存在記憶體12的第二區塊121中。控制器11耦接面板10及記憶體12,控制器11中包含更新電路110及補償電路111。更新電路110可接收每個畫素所顯示的灰階值,據此來更新老化記錄表中所記錄的每個亮度衰減值。補償電路111可讀取第一區塊120,進而取得第一部份衰減值來對每個畫素進行老化補償。
針對顯示裝置1的整體操作而言,在一實施例中,面板10所包含的畫素可依據顯示時間、顯示灰階及/或顯示亮度,或其他因素而衰減而老化。進一步,每個畫素的老化程度可以被轉換為多個亮度衰減值,並被儲存在記憶體12中的老化記錄表中。在一實施例中,每個亮度衰減值可為n位元的資料,亮度衰減值中m位元的最高有效位元(Most Significant Bit,MSB)可被區分為第一部份衰減值,而亮度衰減值中n-m位元的最低有效位元(Least Significant Bit,LSB)可被區分為第二部份衰減值。進一步,第一部份衰減值可被儲存在記憶體12的第一區塊120中,第二部份衰減值可被儲存在記憶體12的第二區塊121中。由於第一部份衰減值及第二部份衰減值是被儲存在不同的記憶體區塊,因此當存取第一區塊120或第二區塊121時,控制器11可透過不同記憶體位址來對第一區塊120及第二區塊121進行存取。如此一來,當控制器11中的補償電路111讀取記憶體12來進行老化補償時,補償電路111可以僅讀取記憶體12的第一區塊120,而顯示裝置1透過僅取得老化記錄表中亮度衰減值的一部份來進行補償,控制器11與記憶體12之間的資料傳輸量(Throughput)可被有效的降低,有效改善顯示裝置1的資料頻寬。
針對顯示裝置1的詳細操作而言,在面板10中,在一實施例中,面板10中所包含的畫素可例如為發光二極體(Light Emitting Diode,LED)、微型發光二極體(Micro LED),迷你發光二極體(Mini LED)、有機發光二極體(Organic LED,OLED)等或其他適合的電路所構成的畫素。而隨著使用時間的增加,每個畫素會依據顯示時間、顯示灰階、顯示亮度或其他因素衰減而老化。更具體而言,關於畫素的老化請參考圖2,圖2為本發明實施例一畫素的亮度比值與顯示時間的關係圖,其中縱軸為畫素的原始亮度除以畫素的現在亮度的比值,橫軸為畫素的顯示時間,而圖2中不同的線則代表著畫素在不同的顯示灰階的亮度比值與顯示時間的變化關係。如圖2所示,隨著顯示時間的增加,畫素所發出的亮度會逐漸衰老,而使比值增高且線的方向往右上方延伸。另一方面,在顯示不同的灰階值、顯示亮度或施加電壓的情況下,對於畫素的老化也會有不同程度的影像,使對應於不同灰階的亮度變化線具有不同的斜率。
在記憶體12中,記憶體12所儲存的老化記錄表可包含多個亮度衰減值,其中每個亮度衰減值對應於面板10中的每個畫素,且亮度衰減值可代表每個畫素的老化程度。記憶體12可例如為例如是任何型態的固定式或可移動式的隨機存取記憶體(Random Access Memory,RAM)、唯讀記憶體(Read-Only Memory,ROM)、快閃記憶體(Flash Memory)、硬碟(Hard Disk Drive,HDD)、固態硬碟(Solid State Drive,SSD)或類似元件或上述元件的組合。
進一步,記憶體12中可藉由不同的記憶體區塊來儲存亮度衰減值所區分出的第一部份衰減值及第二部份衰減值,其中記憶體12可藉由第一區塊120來儲存第一部份衰減值,並藉由第二區塊121來儲存第二部份衰減值。在一實施例中,亮度衰減值可為具有n個位元的資料,亮度衰減值中m位元的最高有效位元(Most Significant Bit,MSB)可被區分為第一部份衰減值,而亮度衰減值中n-m位元的最低有效位元(Least Significant Bit,LSB)可被區分為第二部份衰減值。也就是說,第一區塊120可儲存所有亮度衰減值的m位元最高有效位元,第二區塊121可儲存所有亮度衰減值的n-m位元最低有效位元。在一實施例中,老化記錄表所儲存的每個亮度衰減值可為影像資料、電壓值、電流值、補償值、修正參數或其他適合的資料內容。如此一來,當存取老化記錄表中的亮度衰減值時,可藉由不同的記憶體位址來存取亮度衰減值的第一部份衰減值及第二部份衰減值。
在控制器11中,控制器11耦接面板10及記憶體12,控制器11包含更新電路110及補償電路111。更新電路110可接收每個畫素顯示的灰階值、顯示亮度或施加電壓來更新老化記錄表。補償電路111可讀取第一區塊120以取得第一部份衰減值來對每個畫素進行老化補償。控制器11可例如是中央處理單元(Central Processing Unit,CPU),或是其他可程式化之一般用途或特殊用途的微控制單元(Micro Control Unit,MCU)、微處理器(Microprocessor)、數位信號處理器(Digital Signal Processor,DSP)、可程式化控制器、特殊應用積體電路(Application Specific Integrated Circuit,ASIC)、圖形處理器(Graphics Processing Unit,GPU)、算數邏輯單元(Arithmetic Logic Unit,ALU)、複雜可程式邏輯裝置(Complex Programmable Logic Device,CPLD)、現場可程式化邏輯閘陣列(Field Programmable Gate Array,FPGA)或其他類似元件或上述元件的組合。或者,控制器11可以是透過硬體描述語言(Hardware Description Language, HDL)或是其他任意本領域具通常知識者所熟知的數位電路的設計方式來進行設計,並透過現場可程式邏輯門陣列(Field Programmable Gate Array, FPGA)、複雜可程式邏輯裝置(Complex Programmable Logic Device, CPLD)或是特殊應用積體電路(Application-specific Integrated Circuit, ASIC)的方式來實現的硬體電路。在一實施例中,更新電路110及補償電路111可為透過全客制化設計(Full Custom Design)、標準單元(Standard Cell)等設計方式所設計出的電路區塊。或者,更新電路110及補償電路111可為透過程式語言對控制器11進行編程控制所設計出的兩分別或互相整合的電路區塊。
詳細而言,更新電路110耦接於面板10及記憶體12。更新電路110可接收每個畫素所顯示的灰階值、顯示亮度或施加電壓來更新老化記錄表。在一實施例中,更新電路110可例如透過預燒(Burn in)測試來取得圖2中所繪示的畫素的亮度比值與顯示時間的關係圖,並將該亮度比值與顯示時間的關係圖轉換為一老化查找表,並儲存在更新電路110中。進一步,更新電路110藉由其所儲存的老化查找表,即可將每個畫素的老化程度或亮度衰減進行量化(Quantized)或標準化(Normalized),並儲存在老化記錄表中。
在一實施例中,更新電路110可透過接收面板10中每個畫素所顯示的灰階值、顯示亮度或施加電壓來查詢老化查找表,來更新記憶體12中所儲存的老化記錄表。在一實施例中,更新電路110可依據每個畫素在一個或多個畫框時間所顯示的灰階值、顯示亮度或施加電壓來查詢老化查找表,以取得每個畫素在這一個或多個畫框時間中所產生的亮度變異值,也就是每個畫素在這一個或多個畫框時間中進行顯示所產生的衰老。另外,更新電路110還可透過讀取老化記錄表來取得每個畫素的亮度衰減值。更新電路110可將每個畫素的亮度衰減值與亮度變異值兩者進行加總,產生加總後的亮度衰減值,更新電路110並將加總後的亮度衰減值儲存回記憶體12中作為更新後的亮度衰減值,藉此來更新老化記錄表。
補償電路111耦接於面板10及記憶體12。補償電路111可針對每個畫素來進行老化補償。詳細而言,補償電路111可依據每個畫素的亮度衰減值來對每個畫素的顯示資料進行補償,使每個畫素依據經補償的顯示資料來進行顯示。由於畫素的老化是一個漸進的過程,在一實施例中,補償電路111可僅讀取記憶體12中的第一區塊120來取得亮度衰減值的第一部份衰減值,並依據第一部份衰減值來對畫素進行老化補償。
詳細而言,在老化補償中,補償電路111可接收畫素的顯示資料,且補償電路111還可讀取第一區塊120來取得畫素的第一部份衰減值,並依據第一部份衰減值來查詢一補償表,進而對畫素的顯示資料進行補償,補償電路111並進一步將經補償的顯示資料提供至面板10進行顯示,使面板10可依據補償後的顯示資料來進行顯示。如此一來,補償電路111可依據第一部份衰減值來補償面板10的顯示資料,使面板10進行顯示時不會產生色衰。舉例而言,補償電路111所補償的對象可為畫素的顯示資料、灰階值、顯示亮度或施加電壓、施加電流或其他適合的訊號型態。
圖3為本發明實施例一控制器31的示意圖。控制器31可應用於圖1中所繪示的顯示裝置1並取代控制器11。控制器31可包含更新電路110、補償電路111及介面電路312,介面電路312耦接記憶體12、暫存器33、更新電路110及補償電路111。介面電路312中包含第一收發器313、第二收發器314、介面控制電路315、合併器316及拆分器317。關於更新電路110及補償電路111的說明請參考前方先關段落,於此不令贅述。
詳細而言,第一收發器313耦接記憶體12的第一區塊120,以對第一區塊120進行讀取及/或寫入。第二收發器314耦接記憶體12的第二區塊121,以對第二區塊121進行讀取及/或寫入。介面控制電路315耦接第一收發器313及第二收發器314,以控制記憶體12中第一區塊120及第二區塊121的存取。合併器316耦接更新電路110及介面控制電路315。合併器316由介面控制電路315接收第一收發器313所讀取的第一部份衰減值及第二收發器314所讀取的第二部份衰減值。合併器316可將對應的第一部份衰減值及第二部份衰減值合併為亮度衰減值,並將亮度衰減值提供至更新電路110。拆分器317耦接更新電路110及介面控制電路315。拆分器317由更新電路110接收經更新的亮度衰減值,拆分器317並將經更新的亮度衰減值分割為經更新的第一部份衰減值及經更新的第二部份衰減值,並提供至介面控制電路315。據此,介面更新電路315可將經更新的第一部份衰減值透過第一收發器313寫入記憶體12的第一區塊120,且介面更新電路315可將經更新的第二部份衰減值透過第二收發器314寫入記憶體12的第二區塊121。
簡言之,介面電路312可存取記憶體12的第一區塊120及第二區塊121。介面電路312可取得第一區塊120所儲存的m位元的第一部份衰減值以及第二區塊121所儲存的n-m位元的第二部份衰減值。一方面,介面電路312可將第一部份衰減值提供給補償電路111。另一方面,介面電路312可將第一部份衰減值及第二部份衰減值合併為亮度衰減值以提供給更新電路110,並且介面電路312可由更新電路110取得經更新的亮度衰減值,並將經更新的亮度衰減值拆分為第一部份衰減值及第二部份衰減值,並分別寫入記憶體12的第一區塊120及第二區塊121。因此,更新電路110及補償電路111可正確地存取記憶體12。
而在另一實施例中,如圖3所示,顯示裝置1還可包含暫存器33,其耦接於介面控制電路315,暫存器33可作為介面控制電路315的暫存空間。暫存器33可例如為靜態隨機存取記憶體(Static Random Access Memory,SRAM),而暫存器33的存取速度可較記憶體12快速,以提供控制器31在進行存取操作時暫存空間。
圖4A為本發明實施例一控制器11/31對記憶體12所進行的存取時序示意圖。接著請參考圖4A以理解控制器11/31與記憶體12之間的讀取與寫入操作。如圖4A所示,控制器11/31可以p個畫框時間F1~Fp為一個週期,來週期性地對記憶體12進行讀取及寫入操作,其中p為大於一的正整數。詳細而言,在週期中的每個畫框時間F1~Fp中,控制器11/31可對記憶體12的第一區塊120進行讀取操作,以取得第一部份衰減值。另外,在每個週期中,控制器11/31可讀取第二區塊121一次以取得第二部份衰減值。也就是說,每p個畫框時間中,控制器11/31僅會讀取第二區塊121一次來取得第二部份衰減值。
詳細而言,在每個畫框時間F1~Fp中,控制器11/31可在讀取第一區塊120以取得第一部份衰減值,補償電路111可取得第一部份衰減值來對面板10中的畫素進行老化補償。
另外,在畫框時間Fp中,控制器11/31除了讀取第一區塊120之外,控制器11/31還可讀取第二區塊121以及寫入第一區塊120及第二區塊121。詳細而言,在畫框時間Fp中,控制器11/31可依據每個畫素在畫框時間F1~Fp的顯示內容來更新老化記錄表。因此,控制器11/31在畫框時間Fp中可讀取第一區塊120及第二區塊121以取得第一部份衰減值及第二部份衰減值,也就是完整的亮度衰減值。於更新電路110依據亮度衰減值及亮度變異值進行加總,以產生經更新的亮度衰減值之後,控制器11/31可將經更新的亮度衰減值寫入第一區塊120一次以更新第一部份衰減值,且控制器11/31可寫入第二區塊121一次以更些第二部份衰減值。
在一實施例中,面板10中畫素的更新頻率可為60赫茲(Hertz,Hz),p可為240,也就是說,控制器11/31可以每四秒為一週期來更新記憶體12中所儲存的老化記錄表,但本發明不以此限,只要p可為大於一的正整數即可,其皆屬於本發明的範疇。
因此,顯示裝置1可以p個畫框時間為週期,在週期中的每個畫框時間F1~Fp,補償電路111皆可讀取第一區塊120來取得第一部份衰減值,以在每個畫框時間F1~Fp進行老化補償。另外,在每個週期中的畫框時間F1~Fp中,控制器11/31可讀取第二區塊121一次以取得第二部份衰減值,並且控制器11/31可寫入第一區塊120及第二區塊121一次,以將第一部份衰減值並寫入第一區塊120並將第二部份衰減值寫入第二區塊121,以更新老化記錄表。
一方面,在p個畫框時間的週期中,針對每個亮度衰減值,控制器11/31只會讀取第二區塊121一次且寫入第一區塊120及第二區塊121一次,因此,控制器11/31與記憶體12之間的資料傳輸量(Throughput)可被有效的降低,而顯示裝置1的資料頻寬更可被有效地改善。另一方面,當顯示裝置1開機時,控制器11/31僅需由記憶體12的第一區塊120讀取第一部份衰減值即可使顯示裝置1顯示畫面,因此更可有效提升顯示裝置1開機速度。
圖4B為本發明實施例一控制器11/31對記憶體12所進行的存取時序示意圖。大致而言,在每p個畫框時間F1~Fp中,控制器11/31可以只更新老化記錄表中部份的畫素所對應的亮度衰減值。在圖4B所繪示的實施例中,在每p個畫框時間F1~Fp中,控制器11/31只會更新老化記錄表中1/4的畫素所對應的亮度衰減值。在此實施例中,p可為正整數。如此一來,以4p個畫框時間為一週期,則控制器11/31可在4p個畫框時間的週期中完整更新老化記錄表中的亮度衰減值。
詳細而言,面板10中的畫素可被區分為多個畫素組,而在每p個畫框時間F1~Fp中,控制器11/31僅會更新畫素組的其中之一所對應的亮度衰減值。而在圖4B所繪示的實施例中,面板10中的畫素可被分為四個畫素組,而每p個畫框時間F1~Fp中,控制器11/31僅會更新1/4的畫素所形成的畫素組所對應的亮度衰減值。
因此,在畫框時間F1~Fp中,控制器11/31可在每個畫框時間F1~Fp皆讀取第一區塊120以取得第一部份衰減值,使補償電路111可取得第一部份衰減值來對面板10中的畫素進行老化補償。另外,在畫框時間F1~Fp中,控制器11/31可僅讀取第二區塊121一次來取得欲更新的畫素組所對應的第二部份衰減值。在更新電路110產生經更新的亮度衰減值後,控制器11/31可僅寫入第一區塊120及第二區塊121一次來更新欲更新的畫素組所對應亮度衰減值。
舉例而言,面板10中的畫素可被分為四個畫素組,面板10中畫素的更新頻率可為60 Hz,而p可為60。也就是說,控制器11/31可以在1~60的畫框時間中(也就是第一秒)來更新記憶體12中1/4的畫素組所對應的老化記錄表,控制器11/31可以在61~120的畫框時間中(也就是第二秒)來更新記憶體12中另外1/4的畫素組所對應的老化記錄表,依此類推,直到四秒之後,控制器11/31可完整更新老化記錄表,也就是完成了一次週期的更新。因此,在經過240個畫框時間所形成的一週期(也就是四秒)之後,控制器11/31即可完成記憶體12中整體老化記錄表的更新。上述實施例僅為示意用途,本發明不應以上述為限,只要p可為正整數即可,其應皆屬於本發明的範疇。
當然,在每個週期中,控制器11/31也可任意選擇進行更新的畫框時間。舉例而言,當一個週期為八個畫框時間時,控制器11/31可選擇其中的四個畫框時間來更新1/4的畫素組所對應的老化記錄表。在一實施例中,控制器11/31可在前四個畫框時間或後四個畫框時間來進行更新。在一實施例中,控制器11/31可在奇數或偶數的畫框時間中來進行更新。在一實施例中,控制器11/31可在任意選擇或亂數產生的四個畫框時間中來進行更新,其應皆屬於本發明的範疇。
圖4C為本發明實施例一控制器11/31對記憶體12所進行的存取時序示意圖。在圖4C所繪示的實施例可視為圖4B所繪示的實施例的延伸,只是在圖4C所繪示的實施例中,p為1。如此一來,在每個畫框時間F1~F4中,控制器11/31可依序更新老化記錄表中每個畫素組所對應的亮度衰減值。
在此實施例中,面板10中的畫素可被區分為四個畫素組,在每個畫框時間F1~F4中,控制器11/31皆可對記憶體12的第一區塊120及第二區塊121進行讀取及寫入操作。更具體而言,控制器11/31可讀取第一區塊120以取得所有畫素的第一部份衰減值。並且,控制器11/31可讀取第二區塊121以取得1/4的畫素所對應的第二部份衰減值。所有畫素的第一部份衰減值可被提供至補償電路111以進行老化補償。另外,1/4的畫素所對應的亮度衰減值(包含第一部份衰減值及第二部份衰減值)可被提供至更新電路110以產生經更新的亮度衰減值。最後,控制器11/31即可將經更新的亮度衰減值的第一部份衰減值寫入第一區塊120,控制器11/31並可將經更新的亮度衰減值的第二部份衰減值寫入第二區塊121。如此一來,經過畫框時間F1~F4後,控制器11/31即可完成記憶體12中整體老化記錄表的更新。
在一實施例中,面板10的畫素可被分為240個畫素組,且面板10中畫素的更新頻率可為60 Hz。也就是說,控制器11/31可在每個畫框時間更新老化記錄表中1/240的畫素所對應的亮度衰減值,因此,控制器11/31可在4秒之後完成整體的老化記錄表的更新。上述實施例僅為示意用途,本發明不應以上述為限,只要p可為正整數即可,其應皆屬於本發明的範疇。
簡言之,藉由面板10中的畫素區分為多個畫素組,並進一步分時更新老化記錄表中每個畫素組所對應的亮度衰減值,如此一來,控制器11/31與記憶體12之間的資料傳輸量(Throughput)可被平均地被分配在各個畫框時間中,除了可有效改善顯示裝置1的平均資料頻寬之外,控制器11/31與記憶體12之間在更新老化記錄表時所需的最大頻寬亦可有效地減少,更同時支援顯示裝置1的快速開機功能。
接著請參考圖5A、5B,圖5A、5B為本發明實施例一面板10中畫素組PG1~PG4的更新示意圖。首先,如圖5A所繪示的實施例中,面板10中的畫素被區分為四個畫素組PG1~PG4,每個畫素組PG1~PG4包含有多個相鄰的畫素列,且每個畫素組PG1~PG4在面板10中依順序排列。因此,如圖5A所繪示,在每次更新老化記錄表時,也就是畫框時間Fp、F2p、F3p、F4p時,畫素組PG1~PG4的其中之一可被對應地更新。
另外,在圖5B所繪示的實施例中,面板10中的畫素被區分為四個畫素組PG1~PG4,每個個畫素組PG1~PG4中還包含有多個畫素子群組,而每個畫素組PG1~PG4的畫素子群組互相交錯排列。因此,如圖5B右側所繪示,在每次更新老化記錄表時,也就是畫框時間Fp、F2p、F3p、F4p時,畫素組PG1~PG4的其中之一可被對應地更新。
綜上所述,本發明的顯示裝置透過將老化記錄表中的亮度衰減值區分為第一部份衰減值及第二部份衰減值,並分別儲存在記憶體的第一區塊及第二區塊中,藉此記錄每個畫素的老化程度。如此一來,顯示裝置中存取記憶體的所需頻寬可被有效地降低,更同時支援顯示裝置1的快速開機功能。
1:顯示裝置 10:面板 11、31:控制器 12:記憶體 33:暫存器 110:更新電路 111:補償電路 120:第一區塊 121:第二區塊 312:介面電路 313:第一收發器 314:第二收發器 315:介面控制電路 316:合併器 317:拆分器 F1、F2、F3、F4~Fp-1、Fp、F2p、F3p、F4p:畫框時間 PG1、PG2、PG3、PG4:畫素組
圖1為本發明實施例一顯示裝置的示意圖。 圖2為本發明實施例一畫素的亮度比值與顯示時間的關係圖。 圖3為本發明實施例一控制器的示意圖。 圖4A為本發明實施例一控制器對記憶體所進行的存取時序示意圖。 圖4B為本發明實施例一控制器對記憶體所進行的存取時序示意圖。 圖4C為本發明實施例一控制器對記憶體所進行的存取時序示意圖。 圖5A、5B為本發明實施例一面板中畫素組的更新示意圖。
1:顯示裝置
10:面板
11:控制器
12:記憶體
110:更新電路
111:補償電路
120:第一區塊
121:第二區塊

Claims (10)

  1. 一種顯示裝置,包括: 一面板,包括多個畫素; 一記憶體,儲存有一老化記錄表,記錄了分別對應該些畫素的多個亮度衰減值,該些亮度衰減值分別被區分為多個第一部份衰減值及多個第二部份衰減值,該記憶體包括: 一第一區塊,儲存該些第一部份衰減值;以及 一第二區塊,儲存該些第二部份衰減值; 一控制器,耦接於該面板及該記憶體,該控制器包括: 一更新電路,接收該些畫素顯示的多個灰階值來更新該老化記錄表;以及 一補償電路,讀取該第一區塊以取得該些第一部份衰減值來對該些畫素進行一老化補償。
  2. 如請求項1所述的顯示裝置,其中各該亮度衰減值具有n個位元,各該第一部份衰減值為各該亮度衰減值的m個最高有效位元(Most Significant Bit,MSB),各該第二部份衰減值為各該亮度衰減值的n-m個最低有效位元(Least Significant Bit,LSB)。
  3. 如請求項1所述的顯示裝置,其中該更新電路依據該些灰階值產生對應於該些畫素的多個亮度變異值,該更新電路將各該亮度衰減值與各該亮度變異值進行加總,以更新該老化記錄表。
  4. 如請求項1所述的顯示裝置,其中該補償電路在該老化補償中用以: 接收多個顯示資料,依據該些第一部份衰減值來查詢一補償表,以補償該些顯示資料,並將經補償的該些顯示資料提供至該面板進行顯示。
  5. 如請求項1所述的顯示裝置,其中該控制器還包括: 一介面電路,該介面電路耦接該記憶體、該更新電路及該補償電路,該介面電路包括: 一第一收發器,耦接該記憶體的該第一區塊,以對該第一區塊進行讀取或寫入; 一第二收發器,耦接該記憶體的該第二區塊,以對該第二區塊進行讀取或寫入; 一介面控制電路,耦接該第一收發器及該第二收發器,以控制該記憶體的存取; 一合併器,耦接該更新電路及該介面控制電路,該合併器透過該介面控制電路接收該第一收發器所讀取的該第一部份衰減值及該第二收發器所讀取的該第二部份衰減值,該合併器將各該第一部份衰減值及各該第二部份衰減值合併為各該亮度衰減值,並提供至該更新電路;以及 一拆分器,耦接該更新電路及該介面控制電路,該拆分器由該更新電路接收經更新的該些亮度衰減值,並將經更新的該些亮度衰減值分割為經更新的該些第一部份衰減值及經更新的該些第二部份衰減值,並透過該介面控制電路將經更新的該些第一部份衰減值提供至該第一收發器且將經更新的該些第二部份衰減值提供至該第二收發器。
  6. 如請求項5所述的顯示裝置,還包括一暫存器,耦接該介面控制電路,作為該介面控制電路的暫存空間。
  7. 如請求項1所述的顯示裝置,其中該控制器在每個畫框時間中讀取該第一區塊以取得該些第一部份衰減值來對該些畫素進行該老化補償。
  8. 如請求項7所述的顯示裝置,其中在每p個畫框時間,該控制器讀取該第二區塊一次以取得該些第二部份衰減值,於該更新電路產生經更新的該些亮度衰減值後,該控制器寫入該第一區塊一次以更新該些第一部份衰減值,該控制器寫入該第二區塊一次以更新該些第二部份衰減值,其中p為大於一的正整數。
  9. 如請求項8所述的顯示裝置,其中依據該些畫素在該p個畫框時間中所顯示的該些灰階值,該更新電路產生該些畫素的多個亮度變異值,該更新電路將各該亮度變異值與各該亮度衰減值進行加總,以產生經更新的該些亮度衰減值。
  10. 請求項7所述的顯示裝置,其中該些畫素被區分為多個畫素組,其中在經過p個畫框時間,該控制器讀取該第二區塊一次以取得各該畫素組所對應的該些第二部份衰減值,於該更新電路更新各該畫素組所對應的該些亮度衰減值後,該控制器寫入該第一區塊一次以更新該些第一部份衰減值,該控制器寫入該第二區塊一次以更新該些第二部份衰減值,其中p為正整數。
TW109138565A 2020-11-05 2020-11-05 顯示裝置 TWI740705B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW109138565A TWI740705B (zh) 2020-11-05 2020-11-05 顯示裝置
US17/373,779 US11322072B1 (en) 2020-11-05 2021-07-13 Display device
CN202111010958.5A CN113674675B (zh) 2020-11-05 2021-08-31 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109138565A TWI740705B (zh) 2020-11-05 2020-11-05 顯示裝置

Publications (2)

Publication Number Publication Date
TWI740705B true TWI740705B (zh) 2021-09-21
TW202219927A TW202219927A (zh) 2022-05-16

Family

ID=78547653

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109138565A TWI740705B (zh) 2020-11-05 2020-11-05 顯示裝置

Country Status (3)

Country Link
US (1) US11322072B1 (zh)
CN (1) CN113674675B (zh)
TW (1) TWI740705B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114758614A (zh) * 2021-12-21 2022-07-15 友达光电股份有限公司 显示驱动电路和其补偿亮度的方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220223104A1 (en) * 2021-01-13 2022-07-14 Nvidia Corporation Pixel degradation tracking and compensation for display technologies

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201729177A (zh) * 2015-11-11 2017-08-16 Joled Inc 顯示裝置、顯示裝置之修正方法、顯示裝置之製造方法、及顯示裝置之顯示方法
CN107293253A (zh) * 2017-05-15 2017-10-24 西安诺瓦电子科技有限公司 显示控制卡及其数据存储方法
CN108766351A (zh) * 2018-07-25 2018-11-06 昆山国显光电有限公司 显示面板和补偿数据传输校验方法
WO2020215179A1 (zh) * 2019-04-22 2020-10-29 京东方科技集团股份有限公司 亮度补偿参数检测方法、亮度补偿方法、亮度补偿参数检测装置、亮度补偿装置、显示装置及存储介质
CN111883058A (zh) * 2020-08-17 2020-11-03 武汉天马微电子有限公司 显示面板的亮度补偿方法及装置、显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3120010B2 (ja) 1994-12-28 2000-12-25 株式会社グラフィックス・コミュニケーション・ラボラトリーズ 画像復号処理方法および画像復号装置
DE10113248A1 (de) * 2001-03-19 2002-10-02 Able Design Ges Fuer Entwicklu Verfahren zur Kompensation des Einbrennens von Plasma-Bildschirmen
US20070165015A1 (en) 2006-01-18 2007-07-19 Au Optronics Corporation Efficient use of synchronous dynamic random access memory
TWI482139B (zh) * 2010-01-21 2015-04-21 Chi Lin Optoelectronics Co Ltd A control system and a method for maintaining chromaticity
CN104464626B (zh) * 2014-12-12 2016-10-05 京东方科技集团股份有限公司 有机电致发光显示装置及方法
CN110808006B (zh) * 2019-09-06 2021-01-15 华为技术有限公司 一种显示屏老化补偿方法、电路系统、电子设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201729177A (zh) * 2015-11-11 2017-08-16 Joled Inc 顯示裝置、顯示裝置之修正方法、顯示裝置之製造方法、及顯示裝置之顯示方法
CN107293253A (zh) * 2017-05-15 2017-10-24 西安诺瓦电子科技有限公司 显示控制卡及其数据存储方法
CN108766351A (zh) * 2018-07-25 2018-11-06 昆山国显光电有限公司 显示面板和补偿数据传输校验方法
WO2020215179A1 (zh) * 2019-04-22 2020-10-29 京东方科技集团股份有限公司 亮度补偿参数检测方法、亮度补偿方法、亮度补偿参数检测装置、亮度补偿装置、显示装置及存储介质
CN111883058A (zh) * 2020-08-17 2020-11-03 武汉天马微电子有限公司 显示面板的亮度补偿方法及装置、显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114758614A (zh) * 2021-12-21 2022-07-15 友达光电股份有限公司 显示驱动电路和其补偿亮度的方法
CN114758614B (zh) * 2021-12-21 2024-02-27 友达光电股份有限公司 显示驱动电路和其补偿亮度的方法

Also Published As

Publication number Publication date
US11322072B1 (en) 2022-05-03
CN113674675B (zh) 2024-03-08
CN113674675A (zh) 2021-11-19
US20220139290A1 (en) 2022-05-05
TW202219927A (zh) 2022-05-16

Similar Documents

Publication Publication Date Title
TWI740705B (zh) 顯示裝置
JP4507265B2 (ja) 画像処理回路、及びそれを搭載する表示パネルドライバ並びに表示装置
JP5241699B2 (ja) データ処理ハードウェア
US20160335965A1 (en) Display diode relative age tracking
KR100701844B1 (ko) 서브필드 코딩회로, 이미지 신호 처리회로 및 플라즈마표시장치
JP2016500850A (ja) アクティブマトリックスディスプレイのデジタル駆動
JP4745107B2 (ja) ガンマ補正装置および表示装置
US20160267834A1 (en) Display diode relative age
CN108922483B (zh) 像素电路、阵列基板、显示面板及电子设备
TW202201369A (zh) 顯示驅動電路、顯示裝置以及操作顯示驅動電路的方法
KR20160141277A (ko) 표시 장치 및 이를 포함하는 전자 시스템
JP3767737B2 (ja) 表示素子およびその階調駆動方法
US20130314385A1 (en) Method of digital-driving an organic light emitting display device
KR101969959B1 (ko) 유기 발광 표시 장치의 디지털 구동 방법
JP3899183B2 (ja) 平板ディスプレイ装置及びデータインターフェーシング方法
US7768316B2 (en) Decoder circuit, decoding method, output circuit, electro-optical device, and electronic instrument
US20130257897A1 (en) Display apparatus
JP5116202B2 (ja) 表示装置の駆動方法
JP2008158439A (ja) アクティブマトリクス型表示パネル
JP2010020323A (ja) 表示装置
CN112738492B (zh) 图像帧显示方法、装置、电子设备及存储介质
JP4397576B2 (ja) 表示装置の駆動方法
US20050259043A1 (en) Display-panel driving method
JP2011076102A (ja) 表示装置
TWI829463B (zh) 顯示裝置及其亮度與色度的補償方法