TWI736226B - 對位結構 - Google Patents
對位結構 Download PDFInfo
- Publication number
- TWI736226B TWI736226B TW109113253A TW109113253A TWI736226B TW I736226 B TWI736226 B TW I736226B TW 109113253 A TW109113253 A TW 109113253A TW 109113253 A TW109113253 A TW 109113253A TW I736226 B TWI736226 B TW I736226B
- Authority
- TW
- Taiwan
- Prior art keywords
- alignment
- substrate
- extension portion
- extension
- width
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F9/00—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
- G03F9/70—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
- G03F9/7073—Alignment marks and their environment
- G03F9/7076—Mark details, e.g. phase grating mark, temporary mark
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/5442—Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
Abstract
一種對位結構,該對位結構包括一基板、一對準部以及一延伸部。對準部設置於基板上,延伸部設置於基板上,延伸部至少部分環繞對準部,並且與對準部間隔一空隙。其中延伸部靠近對準部之一側與對準部靠近延伸部的一側彼此為共形。
Description
本發明是有關於一種對位結構。
對位結構(Alignment structure或Alignment key)在製程中,例如黃光對位,扮演著重要的角色,一般都是以直接鍍金屬或是蝕刻一個圖形的方式來製作對位結構,但是,在經過一些製程後,將看不到此金屬或圖形,或是會因為對位結構與其周邊結構之間的高度差導致對位結構周邊光阻塗布較薄,塗布不均的狀況引起色差,使得對位結構的辨識失準,進而造成良率不佳的問題。
本發明提供一種對位結構,利用一延伸部來避免光阻塗布不均的問題。
根據本發明一實施例,提供一種對位結構,包括一基板、一對準部以及一延伸部。對準部設置於基板上,延伸部設置於基板上,延伸部至少部分環繞對準部,並且與對準部間隔一空隙。
其中延伸部靠近對準部之一側與對準部靠近延伸部的一側彼此為共形。
基於上述,相較於習知的對位結構,本發明實施例提供的對位結構進一步包含了延伸部,目的是讓用於黃光對位的對準部周邊不會出現光阻較薄的狀況,避免色差在該處產生,影響對準部的辨識。
100,200,300,400:對位結構
101,201,301,401:基板
205:光阻
102,202,302,402,502,602:對準部
103,203,303,403,503,603:延伸部
104,204,304,404:空隙
206:延伸部外側
圖1A是根據本發明第一實施例之對位結構塗布光阻後的平面圖。
圖1B是沿著圖1A的虛線II-II’截取的截面圖。
圖1C是根據本發明一實施例之對位結構塗布光阻後的平面圖。
圖1D是根據本發明一實施例之對位結構塗布光阻後的截面圖。
圖1E是示意根據本發明一實施例之對準部及延伸部之配置平面圖。
圖2是根據本發明第二實施例之對位結構的截面圖。
圖3是根據本發明第三實施例之對位結構的截面圖。
請參照圖1A及圖1B,圖1A是根據本發明第一實施例之
對位結構塗布光阻後的平面圖,圖1B是沿著圖1A的虛線II-II’截取的截面圖。
根據本發明第一實施例,對位結構200包括一基板201、一對準部202以及一延伸部203。對準部202設置於基板201上,延伸部203設置於基板201上,延伸部203至少部分環繞對準部202,並且與對準部202間隔一空隙204。其中延伸部203靠近對準部202之一側與對準部202靠近延伸部203的一側彼此為共形(conformal),也就是說,如圖1A所示,對準部202靠近延伸部203的一側呈現十字形狀,延伸部203靠近對準部202之一側也是呈現十字形狀。
參照圖1B,可以看出,光阻205在對準部202與延伸部203之間的空隙204上方並未出現光阻塗布較薄的狀況,而是僅在延伸部203外側(如圖1B虛線處)出現光阻205較薄的狀況。相對地,在沒有延伸部203的情況下,對準部202外側會出現光阻塗布較薄的狀況,進行黃光對位時,會在該塗布較薄處出現色差,造成無法精確對位的狀況。因此,當以平面圖(圖1A)觀看本實施例提供的對位結構200,與空隙204相鄰的對準部202的側邊以及延伸部203的側邊處不會出現色差,而是僅會在延伸部外側206出現色差(在圖1A中延伸部外側206以黑點表示該處呈現色差),特別在共形的情況下,可以讓對準部202外側光阻塗布更均勻,對準部202靠近延伸部203一側的形狀(在平面圖上觀看時,此形狀即對準部202的”輪廓”)得以清楚顯示,而得以精確地進行
對位。特別說明的是,基板201可以為一臨時基板,例如是一矽基板、一塑膠基板、一玻璃基板或一藍寶石基板等的臨時基板。讓對位結構200在半導體元件的製程過程中,提供黃光製程的對準辨識。其中,對準部和延伸部與基板間可具有黏著層,使得因黏著層而使對準部有所不清的情況下,延伸部亦可以做為輔助而得以使對準部精確地被對位。
應當注意,雖然在圖1A中的延伸部203完整環繞對準部202設置,但是本發明不以此為限,延伸部可以僅部分環繞對準部,如圖1C所示,對位結構100包括基板101、對準部102以及延伸部103,延伸部103部分環繞對準部102,可以看到,雖然在延伸部103外圍以及對準部102的部分輪廓出現了以黑點表示的色差,對準部102的其他部分輪廓與延伸部103之間形成空隙104,使得這部分的輪廓得以清楚呈現而未出現色差,便能夠避免對位錯誤。
接下來,請重新參照圖1B,延伸部203在基板201的法線方向上的高度等於對準部202的高度,但是本發明不限於此,請對應參照圖1D,在圖1D中,延伸部503的高度大於對準部502的高度,對準部502光阻塗布會更均勻,不易出現色差,對準部502輪廓的清晰度更佳。較佳地,對準部以及延伸部在基板的法線方向上的高度比落在0.5至1的範圍內,兩者的高度差小於1μm,且延伸部203高度小於等於20μm,延伸部高度大於20um可能產生辯識錯誤,而當對準部以及延伸部的高度比過小,將影響對準
部的辨識,當高度比過大,提升光阻塗布均勻度的效果不夠。
請重新參照圖1B,延伸部203在垂直於基板201的法線的方向上的寬度A小於對準部202在該方向上的寬度W,以避免延伸部203在該方向上佔用太多空間並干擾對位作業。較佳地,延伸部203在該方向上與對準部202的寬度比(A/W)大於等於0.2且小於等於10。小於0.2光阻塗布均勻度的效果不夠,大於10會佔用太多空間。但於未繪示出的實施例中,延伸部203在垂直於基板201的法線的方向上的寬度A可以大於對準部202在該方向上的寬度W,在此並不為限。此外,在垂直於基板201的法線的方向上,延伸部203的寬度A以及空隙204的寬度B滿足下列關係式,以在延伸部203以及空隙204不佔用過多空間的條件下,提升光阻塗布的均勻度:5μmA;0.001μm<B<50μm
此外,在圖1A中,延伸部203遠離對準部202之一側是四邊形,而非十字圖案,即,延伸部203遠離對準部202之一側與對準部202彼此為異形,這是為了避免在進行黃光對位時,延伸部203被誤認為對準部202。但是本發明不限於此,參照圖1E,延伸部603靠近對準部602之一側是四邊形,而非如對準部602輪廓的十字圖案,即,延伸部靠近對準部之一側與對準部靠近延伸部之一側也可以是異形。其中,對準部的形狀不一定是十字圖形,亦可以是菱形、方形等多邊形,足以提供對位即可,在此並
不為限。
根據本發明一實施例,延伸部可以包含半導體材料、金屬、介電材料、有機材料,或是由構成對準部的材料來形成以簡化製程增加良率。更佳地,對準部和延伸部是在同一製程中形成。
在圖1A及圖1B中,空隙204可以填入與對準部202和延伸部203不同的材料,例如金屬,在這樣的情況下,可以利用空隙204中材料反射率與形成對準部202和延伸部203材料反射率不同的特性,提高對準部202輪廓的辨識度。
接下來請參照圖2,其繪示根據本發明第二實施例之對位結構300的截面圖。為了便於理解本發明的概念,在第二實施例中,將只描述與第一實施例不同的部分,與第一實施例相同或類似的部分將不再贅述。
在圖2中,對準部302以及延伸部303在垂直於基板301的法線的方向上的寬度隨著遠離基板301而遞增,皆形成為倒梯形的形狀,並且,在該方向上,空隙304的寬度隨著遠離基板301而漸減。
根據本實施例,空隙304在垂直於基板301的法線的方向上的寬度最小值B’以及寬度最大值E之比例大於等於0.3,且小於1,這是因為,空隙304寬度最小值B’如果過小,在塗布光阻時,光阻將無法穩定地填充在空隙304底部。根據本實施例,空隙304寬度最小值B’大於0.001μm,且小於50μm,以得到較佳的光阻塗布均勻度,以及對準部302的辨識精準度。根據本實施
例,延伸部303在垂直於基板301的法線的方向上的寬度最小值A”以及寬度最大值A’滿足下列條件式:5μmA’;0.001μmA”<A’;且0.3A”/A’1
根據本實施例,對準部302的倒梯形結構與基板301間的角度D符合關係式30°<D<90°,以避免因角度D過小,光阻無法穩定且完整地填充在空隙304底部。
接下來請參照圖3,其繪示根據本發明第三實施例之對位結構400的截面圖。在圖3中,對準部402以及延伸部403在垂直於基板401法線的方向上的寬度隨著遠離基板401而遞減,皆形成為梯形的形狀,並且,在該方向上,空隙404的寬度隨著遠離基板401而漸增。
根據本實施例,空隙404在垂直於基板401的法線的方向上的寬度最小值B”以及寬度最大值E’之比例大於等於0.3,且小於1,這是因為,空隙404寬度最小值B”如果過小,提升光阻塗布均勻度的效果不夠。根據本實施例,空隙404的寬度最大值E’大於0.001μm,且小於50μm,空隙404的寬度最小值B”大於0.001μm,且小於寬度最大值E’,以得到較佳的光阻塗布均勻度,以及對準部402的辨識精準度。根據本實施例,延伸部403在垂直於基板401法線的方向上的寬度最小值F”以及寬度最大值F’滿足下列條件式:
5μmF’;0.001μmF”<F’;且0.3F”/F’1
綜上所述,相較於習知技術,本發明實施例提供的對位結構進一步包含了延伸部,延伸部的設置使得光阻塗布更加均勻,提升了辨識對準部的精準度。
200:對位結構
201:基板
202:對準部
203:延伸部
204:空隙
206:延伸部外側
Claims (9)
- 一種對位結構,包括:一基板;一對準部,設置於該基板上;以及一延伸部,設置於該基板上,該延伸部至少部分環繞該對準部,並且與該對準部間隔一空隙,其中該對準部以及該延伸部在一第二方向上的寬度隨著遠離該基板而遞增,該空隙在該第二方向上的寬度漸減,且該第二方向垂直於該基板的法線方向。
- 如請求項1所述的對位結構,其中該延伸部在一第一方向上的高度大於等於該對準部在該第一方向上的高度,該第一方向平行於該基板的法線方向。
- 如請求項2所述的對位結構,其中該對準部以及該延伸部在該第一方向上的高度比落在0.5至1的範圍內。
- 如請求項1所述的對位結構,其中該延伸部在該第二方向上與該對準部在該第二方向上的寬度比大於等於0.2且小於等於10。
- 如請求項1所述的對位結構,其中該空隙在該第二方向上的寬度之一最小值以及一最大值之比例大於等於0.3,且小於等於1。
- 如請求項5所述的對位結構,其中該空隙之該最小值大於0.001微米,且小於50微米。
- 如請求項1所述的對位結構,其中該延伸部遠離該對準部之一側與該對準部靠近該延伸部的一側彼此為異形。
- 如請求項1所述的對位結構,其中該延伸部靠近該對準部之一側與該對準部靠近該延伸部的一側彼此為共形。
- 一種對位結構,包括:一基板;一對準部,設置於該基板上;以及一延伸部,設置於該基板上,該延伸部至少部分環繞該對準部,並且與該對準部間隔一空隙,其中該對準部以及該延伸部在一第二方向上的寬度隨著遠離該基板而遞減,該空隙在該第二方向上的寬度漸增,且該第二方向垂直於該基板的法線方向。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109113253A TWI736226B (zh) | 2020-04-21 | 2020-04-21 | 對位結構 |
US17/086,464 US11181834B2 (en) | 2020-04-21 | 2020-11-02 | Alignment structure |
KR1020210043921A KR102532257B1 (ko) | 2020-04-21 | 2021-04-05 | 얼라인먼트 구조 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109113253A TWI736226B (zh) | 2020-04-21 | 2020-04-21 | 對位結構 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI736226B true TWI736226B (zh) | 2021-08-11 |
TW202141195A TW202141195A (zh) | 2021-11-01 |
Family
ID=78080821
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109113253A TWI736226B (zh) | 2020-04-21 | 2020-04-21 | 對位結構 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11181834B2 (zh) |
KR (1) | KR102532257B1 (zh) |
TW (1) | TWI736226B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201715639A (zh) * | 2015-10-28 | 2017-05-01 | 三星電子股份有限公司 | 製造及形成半導體裝置的方法 |
TW202002229A (zh) * | 2018-06-25 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 三維積體電路結構 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59224123A (ja) * | 1983-05-20 | 1984-12-17 | Oki Electric Ind Co Ltd | ウエハアライメントマ−ク |
JPH06112301A (ja) | 1992-09-25 | 1994-04-22 | Toshiba Corp | アライメントマーク構造 |
JP4999234B2 (ja) * | 2001-04-02 | 2012-08-15 | ルネサスエレクトロニクス株式会社 | フォトマスク及びそれを用いた半導体装置の製造方法 |
JP2002305139A (ja) | 2001-04-06 | 2002-10-18 | Seiko Epson Corp | パターン露光用位置合わせマーク及び位置合わせ方法及び露光装置 |
CN1234050C (zh) | 2003-07-03 | 2005-12-28 | 中国科学院微电子中心 | X射线光刻对准标记图形 |
CN200983364Y (zh) | 2006-06-19 | 2007-11-28 | 上海集成电路研发中心有限公司 | 一种集成电路制造中提高对准精度的测试结构 |
TWI344067B (en) | 2007-08-02 | 2011-06-21 | Winbond Electronics Corp | Electronic device and alignment mark |
JP5182143B2 (ja) | 2009-02-19 | 2013-04-10 | ソニー株式会社 | 半導体装置の製造方法 |
CN110349874B (zh) | 2018-04-04 | 2021-06-04 | 中芯国际集成电路制造(上海)有限公司 | 一种套刻对准的检测方法 |
CN110908255A (zh) | 2019-11-04 | 2020-03-24 | 深圳莱宝高科技股份有限公司 | 一种对位标记结构、曝光装置和曝光方法 |
-
2020
- 2020-04-21 TW TW109113253A patent/TWI736226B/zh active
- 2020-11-02 US US17/086,464 patent/US11181834B2/en active Active
-
2021
- 2021-04-05 KR KR1020210043921A patent/KR102532257B1/ko active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201715639A (zh) * | 2015-10-28 | 2017-05-01 | 三星電子股份有限公司 | 製造及形成半導體裝置的方法 |
TW202002229A (zh) * | 2018-06-25 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 三維積體電路結構 |
Also Published As
Publication number | Publication date |
---|---|
KR102532257B1 (ko) | 2023-05-12 |
KR20210130637A (ko) | 2021-11-01 |
US20210325792A1 (en) | 2021-10-21 |
TW202141195A (zh) | 2021-11-01 |
US11181834B2 (en) | 2021-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20210233980A1 (en) | Display substrate, display apparatus, and method of fabricating the display substrate | |
CN106154613B (zh) | 显示基板及其制作方法、显示装置 | |
WO2019010986A1 (zh) | 显示面板及其制造方法、显示装置 | |
JP2002220656A (ja) | 蒸着用マスクおよびその製造方法 | |
WO2019109692A1 (zh) | 电子装置基板及制造方法、显示装置 | |
KR102439691B1 (ko) | 표시 장치 | |
US11158689B2 (en) | Electroluminescent display panel, manufacturing method thereof and display device | |
US11770948B2 (en) | Organic light emitting component, fabrication method, and display device each having anti-shrinkage stop structures | |
US20170062102A1 (en) | Method for manufacturing blind hole of insulating substrate for electronic device | |
CN107564921B (zh) | 显示面板及其制备方法、显示装置 | |
TWI736226B (zh) | 對位結構 | |
US20130009328A1 (en) | Alignment mark, semiconductor having the alignment mark, and fabricating method of the alignment mark | |
WO2022198650A1 (zh) | 显示基板及其制备方法、显示装置 | |
WO2020191661A1 (zh) | 显示基板、显示装置、掩模板和制造方法 | |
WO2021030927A1 (zh) | 显示背板及其制作方法、显示装置 | |
TW202125801A (zh) | 具有發光二極體的顯示裝置形成方法 | |
US10192832B2 (en) | Alignment mark structure with dummy pattern | |
TWI710445B (zh) | 用複製來製造光學元件的方法及相關的複製工具和光學裝置 | |
TWI765788B (zh) | 顯示面板及其製造方法 | |
US20210280747A1 (en) | Subpixel structure, pixel structure, and light emitting diode chip for the same | |
CN111477610B (zh) | 对准结构 | |
JP2019007069A (ja) | 蒸着マスク | |
CN113416923B (zh) | 金属遮罩 | |
US20230317499A1 (en) | Light-emitting device array substrate and method for fabricating the same | |
WO2022183498A1 (zh) | 显示面板及其制备方法、显示装置 |