TWI735391B - 具有通信介面的半導體器件及半導體器件的介面管理方法 - Google Patents

具有通信介面的半導體器件及半導體器件的介面管理方法 Download PDF

Info

Publication number
TWI735391B
TWI735391B TW109142750A TW109142750A TWI735391B TW I735391 B TWI735391 B TW I735391B TW 109142750 A TW109142750 A TW 109142750A TW 109142750 A TW109142750 A TW 109142750A TW I735391 B TWI735391 B TW I735391B
Authority
TW
Taiwan
Prior art keywords
slave
interface
address
current
master
Prior art date
Application number
TW109142750A
Other languages
English (en)
Other versions
TW202215435A (zh
Inventor
毅格 艾爾卡諾維奇
阿姆農 帕納斯
喻珮
葉力墾
方勇勝
林聖偉
黃智強
譚競豪
陳卿芳
Original Assignee
創意電子股份有限公司
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/037,753 external-priority patent/US11699683B2/en
Application filed by 創意電子股份有限公司, 台灣積體電路製造股份有限公司 filed Critical 創意電子股份有限公司
Application granted granted Critical
Publication of TWI735391B publication Critical patent/TWI735391B/zh
Publication of TW202215435A publication Critical patent/TW202215435A/zh

Links

Images

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

一種具有介面的半導體器件包括主器件以及多個從器件。主器件包括主介面。從器件一個接一個地在主器件上堆疊成三維(3D)堆疊。從器件中的每一者包括從介面及管理電路,主介面及從介面形成用於在主器件與從器件之間傳遞通信信號的介面。從器件中的當前一個從器件的管理電路驅動從器件中的下一個從器件。在從器件中的所述當前一個從器件處接收的操作命令僅通過介面被傳遞到從器件中的所述下一個從器件。來自從器件中的所述當前一個從器件的回應通過介面被傳遞回主器件。

Description

具有通信介面的半導體器件及半導體器件的介面管理方法
本發明涉及半導體器件的製作,且更具體來說涉及一種具有通信介面的三維,(three-dimensional,3D)堆疊中的半導體器件及半導體器件的管理方法。
將基於半導體積體電路,例如行動電話、數碼相機、個人數位助理(personal digital assistant,PDA)等的數位電子設備設計成具有更強大的功能,以適應現代數位世界中的各種應用。然而,數位電子設備作為半導體製作中的趨勢旨在更小及更輕、具有改善的功能及更高的性能。可將半導體器件封裝成三維(3D)半導體器件,其中可將幾個電路晶片堆疊起來並一體化為更大的積體電路,其中結合件及矽穿孔(through-silicon via,TSV)用於晶片之間的連接。
已經有提出了系統集成晶片(system-on-integrated-chip,SoIC)封裝、及晶片對晶片(wafer-on-wafer,WoW)封裝以及晶粒對晶片對襯底(chip-on-wafer-on-substrate,CoWoS)封裝技術來封裝在高度上堆疊的多個晶片。
然而,作為3D堆疊的主晶片與多個從晶片之間的通信仍在開發中,以具有更好的性能、緊湊的結構。此外,需要將兩個晶片之間的結合件圖案排列成容易連接,以適應多個晶片的3D堆疊。此外,由於多個從晶片被堆疊在主器件之上,因此可以更高效的方式開發如何在初始化階段中對從晶片進行定址以及如何管理從器件來識別主晶片所請求的位址。
本發明提供一種具有通信介面的三維(3D)堆疊中的半導體器件及半導體器件的管理方法。可容易地對從晶片設定位址且可一個從晶片接一個從晶片地識別主晶片所請求的目標位址。將要被驅動的從晶片的總數目也可能會增加。
在實施例中,本發明提供一種具有介面的半導體器件,所述半導體器件包括主器件以及多個從器件。所述主器件包括主介面。從器件一個接一個地在所述主器件上堆疊成三維堆疊。所述從器件中的每一者包括從介面及管理電路,所述主介面及所述從介面形成用於在所述主器件與所述從器件之間傳遞通信信號的所述介面。所述從器件中的當前一個從器件的所述管理電路驅動所述從器件中的下一個從器件。在所述從器件中的所述當前一個從器件處接收的操作命令僅通過所述介面被傳遞到所述從器件中的所述下一個從器件。來自所述從器件中的所述當前一個從器件的回應通過所述介面被傳遞回所述主器件。
在實施例中,本發明提供一種具有介面的半導體器件的管理方法。所述半導體器件包括主器件及一個接一個地在所述主器件上堆疊成三維堆疊的多個從器件。所述管理方法包括:將所述主器件配置成具有主介面;以及將所述從器件中的每一者配置成具有從介面及管理電路。所述主介面及所述從介面形成用於在所述主器件與所述從器件之間傳遞通信信號的所述介面。所述從器件中的當前一個從器件的所述管理電路驅動所述從器件中的下一個從器件。在所述從器件中的所述當前一個從器件處接收的操作命令僅通過所述介面被傳遞到所述從器件中的所述下一個從器件。來自所述從器件中的所述當前一個從器件的回應通過所述介面被傳遞回所述主器件。
本發明涉及一種3D半導體器件的介面,其中所述介面也是基於3D封裝技術製作的。所述介面可將單個主晶片(例如處理器)與多個從晶片(例如靜態隨機存取記憶體(static random access memory,SRAM)連結起來。
另外,從晶片可包括管理電路,以在初始化階段中一個從晶片接一個從晶片地對從晶片進行定址。另外,可將回應傳遞回主器件。可能不需要將位址信號同時發送到所有從晶片。相反,可一個從晶片接一個從晶片地傳遞從主晶片發出的位址信號。在不將主晶片的驅動能力限制到所堆疊的從晶片的有限數目的條件下,從晶片的數目可為更多。
為了在3D堆疊中的主晶片與所述多個從晶片之間進行通信,首先提出介面。對從晶片的管理機制可基於所設置的介面。在實施例中,首先闡述本發明的用於傳遞通信信號的介面。
在本發明中,介面允許主晶片與所述多個從晶片之間進行通信。通信信號可包括來自主晶片的命令及來自所選擇的從晶片中的一者的回應資訊。所述介面提供可靠的通信。另外,主晶片與從晶片中的每一者之間的信號等待時間可穩定為大約恒定的且可預測的。由於對等待時間的控制,可對應于資料包(也可被稱為資料眼)適當地設定有效時鐘的觸發沿。
以下提供多個實施例來闡述本發明,但是本發明並不僅限於所述實施例。
圖1是根據本發明的實施例以剖視圖示意性地示出3D半導體器件的結構的圖式。參照圖1,3D半導體器件10包括多個電路晶片24、34,除了晶片的水準分佈之外,所述多個電路晶片24、34還垂直地堆疊起來。因此,形成包括晶片的3D半導體器件。
在一實例中,電路晶片24可以被視為主晶片,所述主晶片一般來說包括襯底20及電路層22。幾個其它電路晶片34(例如用作從晶片)將堆疊在電路晶片24之上,其中基於封裝工藝,在電路晶片24與電路晶片34之間可形成有貫穿孔結構(例如具有結合件的TSV結構26)。電路晶片34包括襯底30及電路層32且還可在對應的位置處包括TSV結構36以電連接到電路晶片24。另外,也可在與TSV結構36對應的最外表面處形成結合件38。
已經在例如以下各種堆疊結構中提出3D封裝技術:系統集成晶片(SoIC)封裝、晶片對晶片(WoW)封裝及晶粒對晶片對襯底(CoWoS)。本發明基於3D封裝,但並不限於3D封裝的類型。
圖2是根據本發明的實施例,示意性地示出具有介面的3D半導體器件的剖視堆疊結構的圖式。參照圖2,基於3D封裝結構,在實施例中,3D半導體器件10還可包括介面區40,其中每一電路晶片24、34中的介面形成在介面區40處。所述介面可將用作主晶片的電路晶片24連結到用作從晶片的電路晶片34中的所有者。電路晶片24與電路晶片34之間的通信可經過介面區40處的介面。
稍後將詳細闡述在介面區40內實施的介面的電路。還應注意,在實施例中,在電路晶片中可根據實際需要形成多個介面區40,而不限於單個介面區。
圖3是根據本發明的實施例,示意性地示出具有介面的通信機制的3D半導體器件的透視堆疊結構的圖式。
參照圖3,從介面的操作中的3D堆疊結構來看,在半導體器件中包括主晶片100,例如處理器晶片,作為基礎晶片。在主晶片100之上堆疊有多個從晶片102,例如SRAM晶片。主晶片100包括主介面且每一從晶片包括從介面。主介面及從介面形成介面200,介面200也可被稱為Glink-3D。主晶片100與從晶片102通過介面200連結,以利用資訊/資料/信號進行通信。
在作為實例的操作中,處理器的主晶片100具有用於對存儲在SRAM晶片的從晶片102中的資料進行存取的命令。由於所實施的介面,在一實例中可將讀取等待時間控制為大約恒定的且小的,例如為2 ns或5 ns。在介面中使用單個時鐘來分配到所有從晶片,從主晶片100到每一從晶片102的路徑長度為大約相同的且可靠的。可將等待時間調整為可預測的恒定值。
圖4是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的通信機制的圖式。參照圖4,闡述3D封裝中通過結合結構104連接的具有主介面200M的主晶片100與具有從介面200S的從晶片102之間的通信機制。如圖3中所述,主介面200M及從介面200S形成介面200。在主晶片100內部,在一實例中具有快取記憶體塊112的中央處理單元(central processing unit,CPU)塊110形成處理器。處理器連接到主介面200M,以在主介面200M處傳送或接收信號,意圖與從晶片102進行通信。
在從晶片102內部,它還包括SRAM塊120及從介面200S。將SRAM塊120連接到從介面200S,以用於與主晶片100進行通信。在通信中,主介面200M與從介面200S通過結合結構104連接。根據封裝工藝而定,結合結構104可包括具有混合結合件圖案的TSV。連接是雙向的。結合件圖案一般來說可對應於資料匯流排。所有信號都是並行傳送或接收的。在一實例中,時脈速率可為2.5 GHz。主晶片100與從晶片102之間通過主介面200M與從介面200S的介面的信號等待時間是可靠的,且以作為實例的一種方式可為大約2 ns。
圖5是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的3D通信機制的圖式。參照圖5,基於如前文所述的操作機制,更詳細地示出3D結構中的主晶片100及從晶片102作為實例。主晶片100(例如處理器)包括主介面200M,主介面200M包括結合結構104M。實例中的結合結構104M包括結合件圖案,結合件圖案在一實例中由多個結合件組成。因此,根據匯流排的資料大小而定,結合件被形成為陣列,其中一個結合片150對應於一組二進位資料(例如具有電壓結合件、時鐘結合件及其他指定結合件的16位元資料)。多個結合片150形成主介面200M的整個結合件圖案。如上所述,來自處理器的資料與主介面200M進行雙向通信。
同樣地,從晶片102可包括SRAM及從介面200S。SRAM與從介面200S進行通信,且從介面200S通過結合結構104S的連接與主介面200M進行通信,結合結構104S也由以陣列方式被排列成結合件圖案的多個結合件組成,所述多個結合件各自由一個正方形單元表示。同樣,結合件圖案也被分成多個結合片150。在3D封裝技術中,主介面200M與從介面200S通過具有匹配的結合件圖案的結合結構104M和結合結構104S連接。因此,基於3D封裝技術,主介面200M與從介面200S連接為完整的介面,以在主晶片100與從晶片102之間具有通信。如上所述,多個從晶片102堆疊在主晶片100的頂部上,其中主介面200M與從介面200S在垂直方向上連接在一起。
主介面200M及從介面200S的電路闡述如下。圖6是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的電路結構的圖式。
參照圖6,使用所實施的電路闡述主晶片100的主介面200M及從晶片102的從介面200S。對於主介面200M,它包括觸發器(flip-flop,FF)塊202,以接收主晶片100的核心電路意圖的命令。實例中作為輸入的命令可包括資料群集tx_data和/或command,而沒有特定限制。觸發器塊202的數目可根據實際需要為一個單元(FF)或更多單元(FFs),而此處沒有限制。實例中來自主晶片100的命令可包括要傳送的command及資料群集。所述命令還可包括選擇從標識,所述命令用於選擇從晶片102以實行來自主晶片100的命令。
多工器206接收觸發器塊202的輸出。根據觸發器塊202處的輸入資料,實例中的多工器206是雙倍數據速率(DDR)類型。多工器206的輸出被傳送到主介面200M中的結合件圖案208的對應的結合件。
如上所述,通過主介面200M及從介面200S將單個時鐘clk提供到從晶片102中。觸發器塊202及多工器206在時序上由時鐘clk_in控制。在主介面200M中,觸發器塊202及主多工器206形成傳送路徑,以向從晶片102傳送命令。
主介面200M還包括接收路徑,以通過具有結合件圖案208的對應的結合件部分的從介面200S及主介面200M接收來自從晶片102的回應。先進先出(first-in-first-out,FIFO)塊204A接收來自從介面200S的回應。實例中的FIFO塊204A包括多個觸發器單元204。將FIFO塊204A的輸出提供到另一觸發器塊210,且然後將所述輸出向內傳送到主晶片100的核心。觸發器塊210在時序上由時鐘clk_in控制。FIFO塊204A由來自從晶片102的回饋時鐘控制,從晶片102具有與來自從晶片102的回應資料對應的使能控制。
在讀取操作的實例中,主晶片100的命令由主介面200M的觸發器塊202接收。所選擇的從晶片102對主介面200M的FIFO塊204A回應所請求的數據。
在晶片102的從介面200S中,結合件圖案220對應於結合件圖案208。主晶片100的命令然後由觸發器塊222接收,觸發器塊222也控制時鐘clk。從介面200S中的觸發器塊222然後進一步向從晶片102的SRAM內部傳送命令,例如rx_data和/或command。在一實例中,主晶片100發送命令以從從晶片102的SRAM讀取資料。
然後,從晶片102向電路塊230中提供從主晶片100所請求的資料群集,在一實例中所述資料群集也由到達從晶片102的tx_data指示。電路塊230也由時鐘clk及使能信號tx_en控制。電路塊230包括觸發器塊224、使能觸發器塊224a、從多工器226及輸出控制塊228a、228b。
每一從介面200S中用於控制的時鐘信號clk還被提供到第三觸發器塊222、第四觸發器塊224、從多工器226、使能觸發器塊224a及輸出控制塊228a。
觸發器塊224將資料輸出到從多工器226且然後輸出到輸出控制塊228b。使能觸發器塊224a接收使能信號tx_en及時鐘信號clk且提供控制信號來控制輸出控制塊228a。然後,將由從晶片102提供的資料通過結合件圖案220的結合件部分傳送到主晶片100。
為了對時鐘信號clk進行適當的時序控制以回應主晶片100,另一輸出控制塊228b也接收原始時鐘clk並由來自使能觸發器塊224a的使能信號控制。
然後由主介面200M中的FIFO塊204A接收從從介面200S輸出的資料。對於主介面200M,資料rx_data是從晶片102對命令,例如command,的回應。
在實施例中,存在多個從晶片102堆疊在主晶片100之上。將來自主晶片100的命令發送到從晶片102中的所有者。在這種情況下,主晶片100的命令還包括選擇從標識,所述命令用於選擇從晶片102以實行來自主晶片100的命令。從介面200S還包括識別選擇的從標識碼的能力。從介面200S中的每一者具有其自己的標識碼。將啟動與選擇的從標識碼匹配的從介面200S中的一者,以在由主命令分配的時隙處回應來自主晶片100的命令。可有效地避免從晶片之間的干擾。
圖7是進一步根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的電路結構的圖式。參照圖7,進一步闡述實例中從介面200S與SRAM 120之間的連接。
在一實例中,命令300可包括命令、位址、寫入資料及選擇從標識。將來自從介面200S的觸發器塊222的資料rx_data輸出到SRAM 120。然而,從介面200S可還包括邏輯電路130及第五觸發器塊132。邏輯電路130還接收從第三觸發器塊222輸出的命令,例如資料rx_data,以確定命令/讀取_資料/寫入_資料(command/read_data/write_data,CS/RD/WR)的類型信號且還向第五觸發器塊132產生初始使能信號,第五觸發器塊132相應地向使能觸發器塊224a輸出使能信號。SRAM 120接收CS/RD/WR的類型信號以回應來自主晶片100的命令。一旦從晶片102(例如SRAM 120)完成所述命令,便將讀取命令的結果(例如資料rd_data)回應到從介面200S作為從介面200S的輸入資料tx_data。
如進一步所示,在包括連接到多個從晶片102(例如16個從晶片)的介面的本發明的結構中,寫入命令與讀取命令可交疊且然後同時執行。除了一些保留位元之外,資料匯流排的大小可具有256位。主結合件圖案208及從結合件圖案220具有主介面200M及從介面200S中傳送資料信號所需的許多結合件,所述許多結合件被分組成多個結合片150S、150M,如接下來在圖8中所示。另外,也可包括圖8中所示的結合片170以傳送用於實際操作的其他控制信號。
由於3D封裝技術允許多個晶片堆疊起來,因此其中結合件位於晶片的面表面處。然而,包括TSV結構是為了將面表面處的結合件延伸到晶片的背表面。為了形成堆疊的晶片,作為選擇可通過面對面方式或面對背方式在結合件圖案處電連接兩個晶片。
圖8是根據本發明的實施例,示意性地示出具有結合件圖案的介面的通信機制的圖式。參照圖8且還參照圖5,主介面200M的主結合件圖案208包括多個結合件152。結合件152在實施例中可如圖5中所見被分組成多個結合片150,其中屬於主介面200M的結合片150也可被稱為結合片150M而屬於從介面200S的結合片150也可被稱為結合片150S。以結合片150M為例進行說明,一個結合片150M包括一組結合件,在一實例中所述一組結合件用於傳送一組資料信號、電壓信號、資料奇偶性信號及控制信號。實例中的資料信號包括16位元資料,但不限於此。電壓結合件154M、156M可包括系統高電壓(例如VDD)及地電壓(例如VSS)。具有傳送電壓信號、資料奇偶性信號及控制信號的恒定功能的結合件可被稱為功能結合件158M,所述功能結合件158M包括電壓結合件154M、156M且位於一個結合片150M中的中心行處。換句話說,一個結合片150S可包括具有功能結合件158S的結合件的中心行,功能結合件158S包括電壓結合件154S、156S。用於傳送資料信號的資料結合件152可被分成資料行的兩部分,所述兩部分在幾何位置中相對於中心行對稱。細節將在後面進行闡述。
在實施例中,根據介面的操作而定,還可包括結合片170以用於在主晶片100與從晶片102之間的操作中根據需要傳送或接收各種控制信號,其中在結合片170中可包括由細箭頭指示的時鐘信號,以用於進行傳送或接收。箭頭160表示主介面200M的結合件圖案208與從介面200S的結合件圖案220處的垂直連接,所述垂直連接用於通過主介面200M中的結合件圖案208及從介面200S中的結合件圖案220在主晶片100與從晶片102之間進行通信。對於主介面200M,向內的粗箭頭表示從主器件(例如處理器)發出的命令。所述命令通過主介面200M的結合件圖案208及從介面200S的結合件圖案220被垂直地向下傳送到從器件。輸出的粗箭頭表示將命令傳送到從器件,例如SRAM。從介面200S然後根據所述命令從從器件接收資料,且然後將資料傳送到主介面200M,主介面200M如具有輸出方向的粗箭頭所示向主器件提供資料。
結合片150M、150S被配置為具有中心行及分成兩部分的資料行,所述兩部分以對稱位置位於中心行的兩側處。結合件的這種配置可允許通過面對面、面對背及背對背的方式容易地將主晶片與所述多個從晶片封裝在一起,其中可翻轉或不翻轉結合件圖案208、220的結合件以適應面對面、面對背或背對背的方式。
在前述說明中,介面設置得很好。從晶片102可還包括管理電路,以管理從晶片的位址。可一個從晶片接一個從晶片地設置從晶片的位址。也可檢測從晶片的總數目。由於一個從晶片接一個從晶片地傳遞來自主晶片的操作命令,因此主晶片不需要具有高驅動能力。在一實例中,可將主晶片設計成僅傳遞從晶片的第零級的操作命令。然而,當前從晶片僅驅動下一個從晶片便已足夠。因此,可啟動一個從晶片接一個從晶片,直到識別出目標從晶片為止。此外,管理命令將停止傳遞到其餘的從晶片。從晶片的數目可更靈活地增加。
圖9A是根據本發明的實施例,示意性地示出在初始化階段中通過介面對從晶片進行定址的管理機制的圖式。參照圖9A,從晶片S0、S1可以通過面對面、面對背或背對背的結構堆疊,如正面由F指示且背面由B指示。具有TSV 402的結合件400涉及主/從介面,以如前述說明般將晶片堆疊起來。舉例來說從晶片S0、S1的數目是兩個,但本發明並不限於從晶片的所述數目。將主晶片M作為實例與從晶片S0、S1進行通信。
在實施例中,從晶片S0、S1中的每一者包括管理電路500。管理電路500還包括比較電路500a。在實施例中,主晶片M可發出操作命令404,在實施例中,操作命令404包括初始化階段中的從設定位址或實際操作中的從目標位址。操作命令404是通過介面的結合件400傳遞到也作為從晶片的第零級的從晶片S0。
在操作中,在初始化階段中,可對所有從晶片S0、S1進行計數且為所有從晶片S0、S1設定所分配的地址。然後,在實際操作中,從晶片S0、S1可根據實際操作命令回應主晶片M所請求的資料,或者僅將命令傳遞到下一個從晶片,直到到達目標從晶片為止。另外,所述命令將停止將所述命令傳遞到下一個從晶片。
首先闡述初始化階段中的管理機制。在初始化階段期間,主晶片M可通過在初始化階段中由主晶片M發出從設定位址406的序列來發出操作命令404,其中所述從設定位址406的序列每次遞增一。操作命令404的從設定位址406由在一實例中處於第零級的從晶片S0的管理電路500接收。如果尚未設定從晶片S0的位址,則從晶片S0取用操作命令404的從設定位址406作為其設定地址。從設定地址406可通過每次遞增一而從0開始直到某個數位。也可在初始化階段結束時發現從晶片的總數目。在實施例中,從設定位址406第一次為“0”且下一次為“1”,增量為1,且然後為“2”、“3”、…等等。如果已設定從晶片S0的設定位址,則從晶片S0可根據使能信號408將位址從設定位址407傳遞到從晶片S0中的下一個從晶片,這指示S0的位址已被設定。
圖9B是根據本發明的實施例,示意性地示出在初始化階段中通過介面回應主器件的管理機制的圖式。參照圖9B,在初始化階段中,主晶片M可能需要對實際堆疊在主晶片M之上的從晶片進行計數。管理電路500還包括多工電路500b,以將信號傳遞回主晶片M。在初始化階段中,管理電路500可將回應資料410回應到主晶片M,以至少確保從晶片中的當前一個從晶片存在於主晶片M處。根據使能信號408,通過介面的結合件400將多工電路500b之後的回應414作為回應資料416傳遞到主晶片M。
隨後預計會出現兩種情況。在第一種情況下,可能仍然需要對下一個從晶片S1設定位址。第二種情況是當前從晶片是堆疊的從晶片中的最後一個從晶片,並且將確定從晶片的總數目。
對於第一種情況,在實施例中,主晶片M知道從晶片S1仍然堆疊在從晶片S0之上,且然後發出下一個從設定位址“1”,“1”是從“0”遞增一。利用前述說明的機制,為“1”的從設定地址407大於或不等於已被設定為“0”的從晶片S0的位址,且然後比較電路500a僅將為“1”的從設定位址407作為關於從晶片S1的從設定位址406傳遞到下一個從晶片S1。由於已設定所述位址,因此不設定從晶片S0的位址。每一從晶片S0、S1的比較和回應機制是相同的。
因此,主晶片M接收到來自從晶片S1的回應。在一實例中,主晶片M發出內容為“2”的從設定位址406。由於內容為“2”的從設定位址406大於或不等於從晶片S0的為“0”的從設定位址406及從晶片S1的為“1”的從設定位址406,因此從晶片S1中內容為“2”的從設定位址406不設定從晶片S1的位址,而是試圖傳遞到頂部處的結合件400。在實施例中,在從晶片S1之上未堆疊有另外的從晶片。主晶片M將不會接收到回應。然後,作為第二種情況,主晶片M知道實施例中的從晶片S1是最後一個從晶片S1。然後,確定從晶片S0、S1的數目。另外,從晶片S0與從晶片S1的位址是通過遞增一來設定。此處,增量不一定是一,且根據實際設計而定可為2、3或其他增量值。
還應注意,分配給從晶片的增量位址僅為實例。根據所採用的檢測機制而定,可以採用其他機制來分配從晶片的位址。然而,位址命令是一個從晶片接一個從晶片地傳遞,而不需要同時將位址命令傳遞到從晶片中的所有從晶片。換句話說,主晶片不需要發出具有高驅動能力的位址命令以同時到達所有從晶片或最大數目的從晶片。在本發明中,當前從晶片僅驅動下一個從晶片便已足夠。然後,從晶片的數目更加靈活,而不限制主晶片的驅動能力。
一旦初始化階段完成,所有從晶片均已分配有標識(ID)位址且從晶片的總數目也被主晶片M得知。主晶片可同樣基於管理電路500到達目標從晶片。圖10A是根據本發明的實施例,示意性地示出在操作階段中通過介面對從晶片設定位址的管理機制的圖式。圖10B是根據本發明的實施例,示意性地示出在操作階段中通過介面回應主器件的管理機制的圖式。
參照圖10A,當主晶片M發出具有從目標位址的操作命令404’以存取目標從晶片S0時,通過結合件400將操作命令404’傳遞到從晶片S0。管理電路500的比較電路500a再次將操作命令404’的從設定位址406’與從晶片S0被分配到的晶片位址,例如0,進行比較。在一實例中,從設定地址406’可為0或1。如果從設定位址406’是0,則管理電路500的比較電路500a識別出從晶片S0將被主晶片M存取,根據使能信號408’的狀態,從設定位址406’停止傳遞到下一個從晶片S1。
參照圖10B,在實施例中,管理電路500將啟動從晶片S0以回應主晶片M所請求的回應資料410’。多工電路500b傳遞回應資料410’作為回應414’,回應414’通過結合件400作為主晶片M的實際回應資料416’傳遞回主晶片M。此處,使能信號408’作為來自比較電路500a的結果將控制多工電路500b來傳遞回應資料410’,但不傳遞先前的回應412’,由於從設定位址406’停止傳遞到從晶片S1且不產生從設定位址407’來驅動或啟動從晶片S1,因此先前的回應412’實際上也是不存在的。在這種情形下,從晶片S1被阻塞。
在從設定位址406’為1的又一情況下,管理電路500確定為1的從設定位址406’大於或不等於從晶片S0的為0的從晶片位址,從晶片S0被視為從晶片中的當前一個從晶片。管理電路500然後僅將從設定位址407’傳遞到被視為從晶片中的下一個從晶片的下一個從晶片S1。在此階段中,圖10B中的管理電路500的多工電路500b被設定為準備好根據使能信號408’傳遞回應資料412’。
在這種情況下,從晶片S1將識別出對於操作命令404’而言從晶片S1是目標從晶片。管理電路500的多工電路500b,根據從晶片S1中的使能信號408’的狀態,在多工電路500b中,由使能信號408’選擇對從晶片S0的回應資料410’,通過多工電路500b傳遞回從晶片S0。從晶片S0中的使能信號408’的狀態控制從晶片S0中的多工電路500b選擇回應資料412’作為主晶片M的回應資料414’。換句話說,多工電路500b根據使能信號408’將選擇先前從從晶片S1傳遞的回應資料412’或選擇當前在從晶片S0中準備的回應資料410’往回繼續朝主晶片M傳遞。
在這種機制中,從晶片是一個接一個被驅動的,其中所有從晶片都不是一直被啟動的。在實施例的這種情況下,將不需要啟動目標從晶片後面的從晶片。
根據前述說明,在一次存取操作中,可能不會啟動從晶片中的所有從晶片。將從晶片啟動直到目標從晶片。可逐晶片地傳遞信號。信號匯流排可能不是全域地通過整個從晶片,而是逐一晶片地經過。
對於所屬領域中的技術人員來說將顯而易見的是,在不背離本公開的範圍或精神的條件下,可對所公開的實施例進行各種修改及變化。鑒於前述內容,本公開旨在涵蓋所提供的落於以上權利要求書及其等效內容的範圍內的修改及變化。
10:3D半導體器件 20、30:襯底 22、32:電路層 24、34:電路晶片 26、36、402:TSV結構 38、400:結合件 40:介面區 100、M:主晶片 102、S0、S1:從晶片 104、104M、104S:結合結構 110:中央處理單元塊 112:快取記憶體塊 120:SRAM塊 130:邏輯電路 132:第五觸發器塊 150、150S、150M、170:結合片 152:結合件 154M、154S、156M、156S:電壓結合件 158M、158S:功能結合件 160:箭頭 200、Glink-3D:介面 200M:主介面 200S:從介面 202、210:觸發器(FF)塊 204:觸發器單元 204A:先進先出(FIFO)塊 206:多工器 208:結合件圖案 220:結合件圖案 222:觸發器塊 224:觸發器塊 224a:使能觸發器塊 226:從多工器 228a、228b:輸出控制塊 230:電路塊 300:命令 404、404’:操作命令 406、406’、407、407’:從設定地址 408、408’:使能信號 410、410’、416、416’:回應數據 412’、414’:回應 414:回應 500:管理電路 500a:比較電路 500b:多工電路 clk:時鐘 clk_in:時鐘 command:命令 CS/RD/WR:命令/讀取_資料/寫入_資料 rd_data:數據 rx_data:資料 tx_data:資料 tx_en:使能信號
圖1是根據本發明的實施例,示意性地示出3D半導體器件的剖視堆疊結構的圖式。 圖2是根據本發明的實施例,示意性地示出具有介面的3D半導體器件的剖視堆疊結構的圖式。 圖3是根據本發明的實施例,示意性地示出具有介面的通信機制(communication mechanism)的3D半導體器件的透視堆疊結構的圖式。 圖4是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的通信機制的圖式。 圖5是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的3D通信機制的圖式。 圖6是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的電路結構的圖式。 圖7是根據本發明的實施例,示意性地示出主晶片與從晶片之間的介面的電路系統結構的圖式。 圖8是根據本發明的實施例,示意性地示出具有結合件圖案的介面的通信機制的圖式。 圖9A是根據本發明的實施例,示意性地示出在初始化階段中通過介面對從晶片進行定址的管理機制的圖式。 圖9B是根據本發明的實施例,示意性地示出在初始化階段中通過介面回應主器件的管理機制的圖式。 圖10A是根據本發明的實施例,示意性地示出在操作階段中通過介面對從晶片進行定址的管理機制的圖式。 圖10B是根據本發明的實施例,示意性地示出在操作階段中通過介面回應主器件的管理機制的圖式。
400:結合件400
402:TSV
404:操作命令
406:從設定地址
407:從設定地址
408:使能信號
500:管理電路
500a:比較電路
M:主晶片
S0、S1:從晶片

Claims (16)

  1. 一種半導體器件,具有介面,包括: 主器件,包括主介面;以及 多個從器件,一個接一個地在所述主器件上堆疊成三維(3D)堆疊,其中所述從器件中的每一者包括從介面及管理電路,所述主介面及所述從介面形成用於在所述主器件與所述從器件之間傳遞通信信號的所述介面, 其中所述從器件中的當前一個從器件的所述管理電路驅動所述從器件中的下一個從器件, 其中在所述從器件中的所述當前一個從器件處接收的操作命令僅通過所述介面被傳遞到所述從器件中的所述下一個從器件, 其中來自所述從器件中的所述當前一個從器件的回應通過所述介面被傳遞回所述主器件。
  2. 如請求項1所述的半導體器件,其中在初始化階段期間,由所述主器件發出包括增量序列中的從設定位址的所述操作命令,以對所述從器件中的每一者設定從地址。
  3. 如請求項2所述的半導體器件, 其中在尚未設定所述從器件中的所述當前一個從器件的位址時,所述管理電路設定所述從器件中的所述當前一個從器件的所述從設定位址且通過所述介面向所述主器件發出所述回應, 其中在已設定所述從器件中的所述當前一個從器件的所述位址時,所述從器件中的所述當前一個從器件的所述管理電路將所述從設定地址傳遞到所述從器件中的所述下一個從器件。
  4. 如請求項3所述的半導體器件,其中在所述主器件未接收到對來自所述從器件的使所述從設定地址增量的命令的回應時,所述主器件確定堆疊在所述主器件上的所述從器件的數目。
  5. 如請求項3所述的半導體器件, 其中所述管理電路包括比較電路,以將所述從設定地址與被設定為所述從器件中的所述當前一個從器件的所述從位址進行比較, 其中當所述從設定位址不等於所述從器件中的所述當前一個從器件的所述從位址時,所述管理電路將所述從設定地址傳遞到所述從器件中的所述下一個從器件, 其中所述管理電路將所述從設定地址設定為所述從器件中的所述當前一個從器件的所述從位址。
  6. 如請求項1所述的半導體器件,其中在操作階段期間,由所述主器件發出包括從目標位址的所述操作命令到達所述從器件中的目標從器件,且所述管理電路將所述從目標位址與當前所述從器件的從位址進行比較。
  7. 如請求項6所述的半導體器件, 其中當所述從目標位址不等於所述從器件中的所述當前一個從器件的所述從位址時,所述管理電路將所述從目標位址傳遞到所述從器件中的所述下一個從器件; 其中當所述從目標位址等於所述從器件中的所述當前一個從器件的所述從位址時,所述管理電路停止傳遞所述從目標位址。
  8. 如請求項7所述的半導體器件,其中所述管理電路中的每一者包括在控制下的多工電路,以傳遞來自所述從器件中的所述當前一個從器件的回應資料,或者僅傳遞來自所述從器件中的前一個從器件的回應資料。
  9. 一種具有介面的半導體器件的管理方法,其中所述半導體器件包括主器件及一個接一個地在所述主器件上堆疊成三維(3D)堆疊的多個從器件,所述管理方法包括: 將所述主器件配置成具有主介面;以及 將所述從器件中的每一者配置成具有從介面及管理電路,所述主介面及所述從介面形成用於在所述主器件與所述從器件之間傳遞通信信號的所述介面, 其中所述從器件中的當前一個從器件的所述管理電路驅動所述從器件中的下一個從器件, 其中在所述從器件中的所述當前一個從器件處接收的操作命令僅通過所述介面被傳遞到所述從器件中的所述下一個從器件, 其中來自所述從器件中的所述當前一個從器件的回應通過所述介面被傳遞回所述主器件。
  10. 如請求項9所述的具有介面的半導體器件的管理方法,其中在初始化階段期間,由所述主器件發出包括增量序列中的從設定位址的所述操作命令,以向所述從器件中的每一者設定從地址。
  11. 如請求項10所述的具有介面的半導體器件的管理方法,進一步 在尚未設定所述從器件中的所述當前一個從器件的位址時,將所述管理電路配置成設定所述從器件中的所述當前一個從器件的所述從設定位址且通過所述介面向所述主器件發出所述回應, 在已設定所述從器件中的所述當前一個從器件的所述位址時,將所述從器件中的所述當前一個從器件的所述管理電路配置成將所述從設定地址傳遞到所述從器件中的所述下一個從器件。
  12. 如請求項11所述的具有介面的半導體器件的管理方法,其中在所述主器件未接收到對來自所述從器件的使所述從設定地址增量的命令的回應時,所述主器件確定堆疊在所述主器件上的所述從器件的數目。
  13. 如請求項11所述的具有介面的半導體器件的管理方法,進一步將所述管理電路配置成具有比較電路,以將所述從設定地址與被設定為所述從器件中的所述當前一個從器件的所述從位址進行比較, 其中當所述從設定位址不等於所述從器件中的所述當前一個從器件的所述從位址時,所述管理電路將所述從設定地址傳遞到所述從器件中的所述下一個從器件; 其中當尚未設定所述從位址時,所述管理電路將所述從設定地址設定為所述從器件中的所述當前一個從器件的所述從位址。
  14. 如請求項9所述的具有介面的半導體器件的管理方法,其中在操作階段期間,由所述主器件發出包括從目標位址的所述操作命令到達所述從器件中的目標從器件,且所述管理電路將所述從目標位址與所述從器件的從位址進行比較。
  15. 如請求項14所述的具有介面的半導體器件的管理方法,進一步包括: 當所述從目標位址不等於所述從器件中的所述當前一個從器件的所述從位址時,將所述管理電路配置成將所述從目標位址傳遞到所述從器件中的所述下一個從器件;以及 當所述從目標位址等於所述從器件中的所述當前一個從器件的所述從位址時,將所述管理電路配置成停止傳遞所述從目標位址。
  16. 如請求項15所述的具有介面的半導體器件的管理方法,其中所述管理電路中的每一者被配置成包括在控制下的多工電路,以傳遞來自所述從器件中的所述當前一個從器件的回應資料,或者僅傳遞來自所述從器件中的前一個所述從器件的回應資料。
TW109142750A 2020-09-30 2020-12-04 具有通信介面的半導體器件及半導體器件的介面管理方法 TWI735391B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/037,753 2020-09-30
US17/037,753 US11699683B2 (en) 2020-08-20 2020-09-30 Semiconductor device in 3D stack with communication interface and managing method thereof

Publications (2)

Publication Number Publication Date
TWI735391B true TWI735391B (zh) 2021-08-01
TW202215435A TW202215435A (zh) 2022-04-16

Family

ID=78283064

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109142750A TWI735391B (zh) 2020-09-30 2020-12-04 具有通信介面的半導體器件及半導體器件的介面管理方法

Country Status (2)

Country Link
CN (1) CN114334942A (zh)
TW (1) TWI735391B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130159587A1 (en) * 2011-12-15 2013-06-20 Aaron Nygren Interconnect Redundancy for Multi-Interconnect Device
US8710676B2 (en) * 2010-12-08 2014-04-29 Industrial Technology Research Institute Stacked structure and stacked method for three-dimensional chip
US8964440B2 (en) * 2009-02-24 2015-02-24 Conversant Intellectual Property Management Inc. Stacked semiconductor devices including a master device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8964440B2 (en) * 2009-02-24 2015-02-24 Conversant Intellectual Property Management Inc. Stacked semiconductor devices including a master device
US8710676B2 (en) * 2010-12-08 2014-04-29 Industrial Technology Research Institute Stacked structure and stacked method for three-dimensional chip
US20130159587A1 (en) * 2011-12-15 2013-06-20 Aaron Nygren Interconnect Redundancy for Multi-Interconnect Device

Also Published As

Publication number Publication date
CN114334942A (zh) 2022-04-12
TW202215435A (zh) 2022-04-16

Similar Documents

Publication Publication Date Title
US9159380B2 (en) Bridge device architecture for connecting discrete memory devices to a system
US8363444B2 (en) Bridge device architecture for connecting discrete memory devices to a system
TWI681525B (zh) 具有一控制器及一記憶體堆疊之彈性記憶體系統
US20120007624A1 (en) Semiconductor system and device for identifying stacked chips and method thereof
CN101410814A (zh) 非易失性存储器的菊花链布置
TWI797314B (zh) 記憶體系統
US20070064515A1 (en) Reconfigurable input/output in hierarchical memory link
TWI735391B (zh) 具有通信介面的半導體器件及半導體器件的介面管理方法
US9940979B2 (en) Semiconductor device including a redistribution layer
US9536121B2 (en) Semiconductor device and chip identifier setting method
US11699683B2 (en) Semiconductor device in 3D stack with communication interface and managing method thereof
KR100885915B1 (ko) 내부 통신이 가능한 멀티 메모리 칩 및 이를 구비하는시스템
TWI740733B (zh) 半導體器件的介面及用於排列結合半導體器件的介面的方法
CN102216993A (zh) 存储器控制器
TWI738536B (zh) 用於半導體元件的介面和其介接方法
US20240063200A1 (en) Hybrid bonding based integrated circuit device and method of manufacturing the same
US11144485B1 (en) Interface for semiconductor device with symmetric bond pattern and method for arranging interface thereof
US8947152B2 (en) Multi-chip package
JP2015198231A (ja) 半導体装置
KR20130072044A (ko) 메모리 시스템