TWI730822B - 應用在多個電源域的電路 - Google Patents

應用在多個電源域的電路 Download PDF

Info

Publication number
TWI730822B
TWI730822B TW109121195A TW109121195A TWI730822B TW I730822 B TWI730822 B TW I730822B TW 109121195 A TW109121195 A TW 109121195A TW 109121195 A TW109121195 A TW 109121195A TW I730822 B TWI730822 B TW I730822B
Authority
TW
Taiwan
Prior art keywords
circuit
switch
circuit block
feedback
input signal
Prior art date
Application number
TW109121195A
Other languages
English (en)
Other versions
TW202201903A (zh
Inventor
唐偉誠
高立龍
張家綾
王聖琮
林昇緯
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW109121195A priority Critical patent/TWI730822B/zh
Priority to US17/334,821 priority patent/US11611317B2/en
Application granted granted Critical
Publication of TWI730822B publication Critical patent/TWI730822B/zh
Publication of TW202201903A publication Critical patent/TW202201903A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/129Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45522Indexing scheme relating to differential amplifiers the FBC comprising one or more potentiometers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45534Indexing scheme relating to differential amplifiers the FBC comprising multiple switches and being coupled between the LC and the IC

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本發明揭露了一種應用在多個電源域的電路,其包含有一第一電路區塊以及一第二電路區塊,其中該第一電路區塊係接收來自一第一電源域的一第一供應電壓,且該第二電路區塊係接收來自一第二電源域的一第二供應電壓。該第一電路區塊包含有一第一放大器以及一開關電路,該第一放大器接收一輸入訊號以產生一處理後輸入訊號,當該第二電路區塊由該第二供應電壓供電時,該開關電路將該處理後輸入訊號傳送至該第二電路區塊;以及當該第二電路區塊未由該第二供應電壓供電時,該開關電路斷開該第一放大器與該第二電路區塊之間的路徑。

Description

應用在多個電源域的電路
本發明係有關於應用在多個電源域的電路。
在跨電源域的類比電路中,當對應到其中一個電源域的電路區塊不需操作或是進入休眠狀態時,該電源域會停止產生供應電壓以解省功率消耗,然而,此時對應到其他電源域且仍然在進行操作的電路區塊可能會有漏電流流入至進入休眠狀態的電路區塊,造成額外的功率消耗。
因此,本發明的目的之一在於提出一種應用在多個電源域的電路,其可以在有效地避免不同電路區塊之間的漏電流,以解決先前技術中的問題。
在本發明的一個實施例中,揭露了一種應用在多個電源域的電路,其包含有一第一電路區塊以及一第二電路區塊,其中該第一電路區塊係接收來自一第一電源域的一第一供應電壓,且該第二電路區塊係接收來自一第二電源域的一第二供應電壓。該第一電路區塊包含有一第一放大器以及一開關電路,該第一放大器接收一輸入訊號以產生一處理後輸入訊號,當該第二電路區塊由該第二供應電壓供電時,該開關電路將該處理後輸入訊號傳送至該第二電路區 塊;以及當該第二電路區塊未由該第二供應電壓供電時,該開關電路斷開該第一放大器與該第二電路區塊之間的路徑。
在本發明的另一個實施例中,揭露了一電路,其包含有一第一放大器、一第一開關、一第二開關、一第一回授電路以及一第電路的操作中該第一放大器用以接收一輸入訊號以產生一處理後輸入訊號,該第一開關用以選擇性地將該第一放大器的一輸出端點連接至一第一端點,該第二開關用以選擇性地將該第一放大器的該輸出端點連接至一第二端點,該第一回授電路用以接收來自該第一開關的該處理後輸入訊號以產生一第一回授訊號至該第一放大器的一輸入端,以及該第二回授電路用以接收來自該第二開關的該處理後輸入訊號以產生一第二回授訊號至該第一放大器的該輸入端,其中該第一開關以及該第二開關不會同時開啟。
100:電路
110:第一電路區塊
112:第一放大器
114_1:第一緩衝器
114_2:第二緩衝器
116_1:第一回授電路
116_2:第二回授電路
120:第二電路區塊
122:第二放大器
400:偵測電路
AVDD1:第一供應電壓
AVDD2:第二供應電壓
DET:偵測結果
Figure 109121195-A0305-02-0011-2
:偵測結果的反相訊號
N1:端點
N2:端點
Nin:輸入端點
Nout:輸出端點
R1:電阻
R2:電阻
RFB:回授電阻
Rs1:輸入電阻
Rs2:輸入電阻
SW1:第一開關
SW2:第二開關
SW3:第三開關
SW4:第四開關
VCM:參考電壓
VCM1:參考訊號
VCM2:參考訊號
VFB1:第一回授訊號
VFB2:第二回授訊號
Vin:輸入訊號
Vin’:處理後輸入訊號
Vin”:緩衝後處理後輸入訊號
Vout:輸出訊號
第1圖為根據本發明一實施例之應用在多個電源域之電路的示意圖。
第2圖繪示了在第一電源域以及第二電源域都正常供電的狀態下電路的操作示意圖。
第3圖繪示了在第一電源域正常供電但第二電源域未正常供電的狀態下電路的操作示意圖。
第4圖為根據本發明一實施例之偵測電路的示意圖。
第5圖為將電路應用在可程式化放大器的示意圖。
第6圖為將電路應用在可程式化放大器的示意圖。
第1圖為根據本發明一實施例之應用在多個電源域之電路100的示意圖。如第1圖所示,電路100包含了一第一電路區塊110以及一第二電路區塊120,其中第一電路區塊110係接收來自一第一電源域的一第一供應電壓AVDD1,且第二電路區塊120係接收來自一第二電源域的一第二供應電壓AVDD2。在本實施例中,第一電路區塊110包含了一第一放大器112、一開關電路、一第一緩衝器114_1、一第二緩衝器114_2、一第一回授電路116_1、一第二回授電路116_2以及一輸入電阻Rs1,其中開關電路包含了一第一開關SW1以及一第二開關SW2,第一開關SW1用以選擇性地將該第一放大器112的輸出端點連接至第二電路區塊120以及第一回授電路116_1,第二開關SW2用以選擇性地將第一放大器112的輸出端點連接至第二回授電路116_2,第一回授電路116_1包含了一電阻R1以及一第三開關SW3,且第二回授電路116_2包含了一電阻R2以及一第四開關SW4。此外,第二電路區塊120包含了一第二放大器122、一輸入電阻Rs2以及一回授電阻RFB。
電路100的操作可以有兩個模式,在第一模式中,第一電路區塊110以及第二電路區塊120分別由第一供應電壓AVDD1以及第二供應電壓AVDD2進行供電,而第一放大器112透過輸入電阻Rs1自一輸入端點Nin接收一輸入訊號Vin,並另外接收一參考訊號VCM1以產生一處理後輸入訊號Vin’。此時,在第一電源域以及第二電源域都正常供電的狀態下,第一開關SW1與第三開關SW3為導通狀態,且第二開關SW2與第四開關SW4為未導通狀態,因此,第一緩衝器114_1可以接收來自第一開關SW1的處理後輸入訊號Vin’以產生一緩衝後處理後輸入訊號Vin”至端點N1,而第二放大器122透過輸入電阻Rs2以自端點N1接收緩衝後處理後輸入訊號Vin”,並另外接收一參考訊號VCM2以在一輸出端點 Nout產生一輸出訊號Vout。同時地,第一回授電路116_1自端點N1接收緩衝後處理後輸入訊號Vin”以產生一第一回授訊號VFB1至第一放大器112的負輸入端點。此外,由於第二開關SW2與第四開關SW4為未導通狀態,因此第二回授電路116_2並不會產生任何回授訊號。第2圖繪示了在第一電源域以及第二電源域都正常供電的狀態下電路100的操作(不具實質操作的元件以虛線表示)。
在第二模式中,第一電路區塊110由第一供應電壓AVDD1進行供電以使得輸入端點Nin具有固定的直流電壓位準,而第二電路區塊120未由第二供應電壓VDD2進行供電(例如,第二電路區塊120進入休眠狀態),而第一放大器112透過輸入電阻Rs1以自輸入端點Nin接收輸入訊號Vin,並另外接收參考訊號VCM1以產生處理後輸入訊號Vin’。此時,在第一電源域正常供電但第二電源域未進行供電的狀態下,第一開關SW1與第三開關SW3為未導通狀態,且第二開關SW2與第四開關SW4為導通狀態,因此,第二緩衝器114_2可以接收訊號Vin’以產生另一緩衝後處理後輸入訊號至端點N2,第二回授電路116_2接收該緩衝後處理後輸入訊號以產生一第二回授訊號VFB2至第一放大器112的負輸入端點。此外,由於第一開關SW1與第三開關SW3為未導通狀態,因此第一開關SW1與第三開關SW3斷開了第一放大器112與第二電路區塊120之間的路徑,而使得第一電路區塊110中不會有任何漏電流入至第二電路區塊120;此外,第一回授電路116_1並不會產生任何回授訊號。第3圖繪示了在第一電源域正常供電但第二電源域未進行供電的狀態下電路100的操作(不具實質操作的元件以虛線表示)。
需注意的是,第1圖所示的放大器112係表示為為反相型式(inverting type)的放大器,然而,此一特徵並非是本發明的限制。在其他實施例中,放大器112亦可採用非反向型式(non-inverting type)或單位增益緩衝型式的設計。
在一實施例中,第一電路區塊110可以另外包含一偵測電路,且該偵測電路用以偵測提供給第二放大器120的第二供應電壓AVDD2是否存在,以產生一偵測結果來控制第一開關SW1、第二開關SW2、第三開關SW3及第四開關SW4的開啟與關閉。具體來說,第4圖為根據本發明一實施例之偵測電路400的示意圖。如第4圖所示,偵測電路400可以是一個第一供應電壓AVDD1來進行供電的比較器,且用來比較第二供應電壓AVDD2是否高於一參考電壓VCM來產生偵測結果DET。在本實施例中,當偵測結果DET指出該第二供應電壓存在時,偵測結果DET與其反相訊號
Figure 109121195-A0305-02-0009-10
控制第一開關SW1及第三開關SW3為導通狀態,且控制第二開關SW2及第四開關SW4為未導通狀態,以使得第二電路區塊120可以正常地接收到來自端點N1的緩衝後處理後輸入訊號Vin”;以及偵測結果DET與其反相訊號
Figure 109121195-A0305-02-0009-9
控制第一開關SW1及第三開關SW3為未導通狀態,且控制第二開關SW2及第四開關SW4為導通狀態,以斷開與第一放大器122與第二電路區塊120之間的路徑,且第一電路區塊110可以正常運作。
在一實施例中,電路100可以應用在桌上型電腦、筆記型電腦、或是行動裝置內的音訊處理電路中,且輸入訊號Vin可以是來自一麥克風的聲音訊號。在一範例中,輸入端點Nin同時也會連接到音訊播放裝置的一個電路節點,因此,為了避免輸入端點Nin的電壓準位變化太大而造成爆音,第一放大器110會持續運作而使得輸入端點Nin具有固定的直流電壓準位,以避免第二電源域的第二電路區塊120在休眠狀態與正常狀態在切換過程中造成輸入端點Nin的電壓準位變化過大,而本發明所提出之電路架構可以有效地解決第二電路區塊120之漏電流問題。
在一實施例中,電路100可以應用在具有可變電阻的可程式化放大器(Programmable Gain Amplifier,PGA)之中,其主要架構是在第二電路區塊120的輸入電阻Rs2與回授電阻RFB改變其阻值,以達到不同增益的放大。調控電阻值的方式可以參考第5、6圖的實施例所示,第5圖係以多個電阻Rs21~Rs24與多個開關SWR1~SWR4來實作輸入電阻Rs2、並以多個電阻RFB1~RFB4與多個開關SWF1~SWF4來實作回授電阻RFB,本實施例中可以透過開關SWR1~SWR4、SWR1~SWR4的開啟/關閉來決定電阻比例。在第5圖的實施例中,雖然也可以透過開關SWR1~SWR4、SWF1~SWF4來避免前述條件下產生的漏電,但由於訊號路徑上有電晶體開關,造成總諧波失真(Total Harmonic Distortion,THD)增加。故在總諧波失真的考量下,避免放置開關SWR1~SWR4、SWF1~SWF4,但如此一來,便無法透過關閉開關SWR1~SWR4、SWF1~SWF4來避免漏電流。第6圖的實施例係採用多個電阻R11~R15與多個開關SW11~SW14來實現輸入電阻Rs2與回授電阻RFB,本實施例可以讓輸入電阻Rs2與回授電阻RFB的總合為固定值,且透過選擇一開關接至放大器122的負端,可以達成調控阻值比例。第6圖的實施例可以避免第5圖實施例中訊號路徑上有串聯開關導致總諧波失真不好的缺點,但由於第6圖的實施例在第二電路區塊120中沒有開關可以斷開N1節點與輸出端點的連接,因此,透過搭配本發明所提出之位於第一電源域之第一電路區塊110,可以在不降低總諧波失真效能的同時有效地解決具有可變電阻的可程式化放大器之漏電流問題。
簡要歸納本發明,在本發明之應用在多個電源域的電路中,透過偵測第二供應電壓是否消失以決定是否斷開第一電路區塊以及第二電路區塊之間的路徑,可以有效地避免不同電路區塊之間的漏電流的漏電流問題。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:電路
110:第一電路區塊
112:第一放大器
114_1:第一緩衝器
114_2:第二緩衝器
116_1:第一回授電路
116_2:第二回授電路
120:第二電路區塊
122:第二放大器
AVDD1:第一供應電壓
AVDD2:第二供應電壓
DET:偵測結果
Figure 109121195-A0305-02-0003-1
:偵測結果的反相訊號
N1:端點
N2:端點
Nin:輸入端點
Nout:輸出端點
R1:電阻
R2:電阻
RFB:回授電阻
Rs1:輸入電阻
Rs2:輸入電阻
SW1:第一開關
SW2:第二開關
SW3:第三開關
SW4:第四開關
VCM1:參考電壓
VCM2:參考電壓
VFB1:第一回授訊號
VFB2:第二回授訊號
Vin:輸入訊號
Vin’:處理後輸入訊號
Vin”:緩衝後處理後輸入訊號
Vout:輸出訊號

Claims (9)

  1. 一種應用在多個電源域的電路,包含有:一第一電路區塊,其中該第一電路區塊係接收來自一第一電源域的一第一供應電壓;一第二電路區塊,其中該第二電路區塊係接收來自一第二電源域的一第二供應電壓;其中該第一電路區塊包含有:一第一放大器,用以接收一輸入訊號以產生一處理後輸入訊號;一開關電路,其中當該第二電路區塊由該第二供應電壓進行供電時,該開關電路將該處理後輸入訊號傳送至該第二電路區塊;以及當該第二電路區塊未由該第二供應電壓進行供電時,該開關電路斷開與該第二電路區塊之間的路徑;一第一回授電路,其中當該第二電路區塊由該第二供應電壓進行供電時,該第一回授電路根據該處理後輸入訊號以產生一第一回授訊號至該第一放大器的一輸入端;以及一第二回授電路,其中當該第二電路區塊未由該第二供應電壓進行供電時,該第二回授電路根據該處理後輸入訊號以產生一第二回授訊號至該第一放大器的該輸入端。
  2. 如申請專利範圍第1項所述之電路,其中該第一電路區塊另包含有:一偵測電路,用以偵測提供給該第二電路區塊的該第二供應電壓是否存在,以產生一偵測結果;其中該開關電路根據該偵測結果以選擇性地將該處理後輸入訊號傳送至該 第二電路區塊或是斷開與該第二電路區塊之間的路徑。
  3. 如申請專利範圍第1項所述之電路,其中該開關電路包含有:一第一開關,用以選擇性地將該第一放大器的一輸出端點連接至該第二電路區塊以及該第一回授電路;以及一第二開關,用以選擇性地將該第一放大器的該輸出端點連接至該第二回授電路。
  4. 如申請專利範圍第3項所述之電路,其中當該第二電路區塊由該第二供應電壓進行供電時,該第一開關導通以使得該第二電路區塊以及該第一回授電路接收到該處理後輸入訊號,且該第二開關未導通以使得該第二回授電路無法接收到該處理後輸入訊號;以及當該第二電路區塊未由該第二供應電壓進行供電時,該第一開關未導通以使得該第二電路區塊以及該第一回授電路無法接收到該處理後輸入訊號,且該第二開關導通以使得該第二回授電路根據該處理後輸入訊號以產生該第二回授訊號。
  5. 如申請專利範圍第3項所述之電路,另包含有:一第一緩衝器,耦接於該第一開關,用以接收來自該第一開關的該處理後輸入訊號以產生一緩衝後處理後輸入訊號至該第二電路區塊以及該第一回授電路;以及一第二緩衝器,耦接於該第二開關,用以接收來自該第一開關的該處理後輸入訊號以產生另一緩衝後處理後輸入訊號至該第二回授電路。
  6. 如申請專利範圍第1、3、4或5項所述之電路,其中該第一回授電 路包含有一第三開關,用以選擇性地將該第一回授訊號傳送至該第一放大器的該輸入端。
  7. 如申請專利範圍第1項所述之電路,其中該第二電路區塊包含一第二放大器,用以接收該處理後輸入訊號以產生一輸出訊號。
  8. 一種應用在多個電源域的電路,包含有:一第一放大器,用以接收一輸入訊號以產生一處理後輸入訊號;一第一開關,用以選擇性地將該第一放大器的一輸出端點連接至一第一端點;一第二開關,用以選擇性地將該第一放大器的該輸出端點連接至一第二端點;一第一回授電路,耦接至該第一端點,用以接收來自該第一開關的該處理後輸入訊號以產生一第一回授訊號至該第一放大器的一輸入端;以及一第二回授電路,耦接至該第二端點,用以接收來自該第二開關的該處理後輸入訊號以產生一第二回授訊號至該第一放大器的該輸入端;其中該第一開關以及該第二開關不會同時開啟。
  9. 如申請專利範圍第8項所述之電路,另包含有:一偵測電路,用以偵測連接至該第一端點的一電路區塊的一供應電壓是否存在,以產生一偵測結果;其中當該偵測結果指出該電路區塊的該供應電壓存在時,該第一開關導通以使得該第一回授電路接收來自該第一開關的該處理後輸入訊號以產生該第一回授訊號,且該第二開關未導通以使得該第二回授電路無法 接收到該處理後輸入訊號;以及當該偵測結果指出該電路區塊的該供應電壓不存在時,該第一開關未導通以使得該第一回授電路無法接收到該處理後輸入訊號,且該第二開關導通以使得該第二回授電路接收該處理後輸入訊號以產生該第二回授訊號。
TW109121195A 2020-06-22 2020-06-22 應用在多個電源域的電路 TWI730822B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109121195A TWI730822B (zh) 2020-06-22 2020-06-22 應用在多個電源域的電路
US17/334,821 US11611317B2 (en) 2020-06-22 2021-05-31 Circuitry applied to multiple power domains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109121195A TWI730822B (zh) 2020-06-22 2020-06-22 應用在多個電源域的電路

Publications (2)

Publication Number Publication Date
TWI730822B true TWI730822B (zh) 2021-06-11
TW202201903A TW202201903A (zh) 2022-01-01

Family

ID=77517264

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109121195A TWI730822B (zh) 2020-06-22 2020-06-22 應用在多個電源域的電路

Country Status (2)

Country Link
US (1) US11611317B2 (zh)
TW (1) TWI730822B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW465045B (en) * 1999-05-06 2001-11-21 Matsushita Electric Ind Co Ltd CMOS semiconductor integrated circuit
TW574686B (en) * 2001-10-29 2004-02-01 Mitsubishi Electric Corp Semiconductor device
US8542051B2 (en) * 2010-11-30 2013-09-24 Fujitsu Semiconductor Limited Level shift circuit and semiconductor device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6476678B1 (en) * 2000-08-04 2002-11-05 Maxim Integrated Products, Inc. High performance amplifier circuits using separate power supplies
EP2317644B1 (en) * 2009-10-30 2015-10-28 ST-Ericsson SA Amplifier activation

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW465045B (en) * 1999-05-06 2001-11-21 Matsushita Electric Ind Co Ltd CMOS semiconductor integrated circuit
TW574686B (en) * 2001-10-29 2004-02-01 Mitsubishi Electric Corp Semiconductor device
US8542051B2 (en) * 2010-11-30 2013-09-24 Fujitsu Semiconductor Limited Level shift circuit and semiconductor device

Also Published As

Publication number Publication date
US11611317B2 (en) 2023-03-21
US20210399693A1 (en) 2021-12-23
TW202201903A (zh) 2022-01-01

Similar Documents

Publication Publication Date Title
US7764797B2 (en) Speaker driving device and audio output system
US10333473B1 (en) Stabilizing high performance audio amplifiers
US8587374B2 (en) Amplifier activation
US8031888B2 (en) Electronic apparatus having audio output units
US9973156B2 (en) Generation of voltage reference signals in a hybrid switched mode amplifier
JP2003318721A (ja) 出力回路
TW200539564A (en) Amplifier circuit that prohibits instantaneous turn-on pop and method thereof
JP2019180043A (ja) オーディオアンプ、それを用いたオーディオ出力装置および電子機器
TWI730822B (zh) 應用在多個電源域的電路
EP1351391A1 (en) Dynamic biasing cuicuit for continuous time comparators
US7800447B2 (en) Operational amplifier with improved current monitoring and scalable output
TWI252391B (en) Circuit device with different input/output common mode voltages
JPWO2008069228A1 (ja) 映像信号出力回路およびこれを有する半導体集積回路
CN113889969A (zh) 应用在多个电源域的电路
TWI743896B (zh) 應用在多個電源域的電路
CN114003079B (zh) 应用在多个电源域的电路
JP2000217188A (ja) コンデンサマイクロフォン接続回路
JPH10290128A (ja) マイクロフォン回路
JP2019180044A (ja) オーディオアンプ、それを用いたオーディオ出力装置および電子機器、ならびにオーディオアンプの保護方法
EP1976111A2 (en) Pop-noise prevention method and apparatus
JP2000357975A (ja) 電話装置の受信セクション
TWI716763B (zh) G類放大器及用於g類放大器的控制方法
US6137361A (en) Low power class A amplifier circuit
JPH03283804A (ja) 音響増幅器
JP4961163B2 (ja) 直流結合増幅回路