CN114003079B - 应用在多个电源域的电路 - Google Patents

应用在多个电源域的电路 Download PDF

Info

Publication number
CN114003079B
CN114003079B CN202010737365.8A CN202010737365A CN114003079B CN 114003079 B CN114003079 B CN 114003079B CN 202010737365 A CN202010737365 A CN 202010737365A CN 114003079 B CN114003079 B CN 114003079B
Authority
CN
China
Prior art keywords
amplifier
transistor
supply voltage
circuit
detection result
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010737365.8A
Other languages
English (en)
Other versions
CN114003079A (zh
Inventor
唐伟诚
高立龙
张家绫
林昇纬
王聖琮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN202010737365.8A priority Critical patent/CN114003079B/zh
Publication of CN114003079A publication Critical patent/CN114003079A/zh
Application granted granted Critical
Publication of CN114003079B publication Critical patent/CN114003079B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices

Abstract

本公开涉及应用在多个电源域的电路。本发明揭露一种用在多个电源域的电路,其包含有一第一放大器以及一第二放大器,其中该第一放大器接收一第一供应电压,该第二放大器接收一第二供应电压,且该第二放大器包含了一输出级以及一开关电路。在该电路的操作中,该第一放大器接收一输入讯号以产生一处理后输入讯号,以及该第二放大器接收该处理后输入讯号以产生一输出讯号。此外,该输出级包含有耦接于该第二供应电压与一接地电压之间的一第一晶体管以及一第二晶体管,且该开关电路选择性地将该第一晶体管的基体连接到该第二供应电压或一参考电压。

Description

应用在多个电源域的电路
技术领域
本发明系有关于应用在多个电源域的电路。
背景技术
在跨电源域的模拟电路中,当对应到其中一个电源域的电路区块不需操作或是进入休眠状态时,该电源域会停止产生供应电压至电路区块以节省功率消耗,然而,此时对应到其他电源域且仍然在进行操作的电路区块可能会有漏电压造成不预期额外电流流入休眠状态的电路区块。为了解决漏电压产生之额外问题,先前技术可以透过在不同电路区块之间加入开关元件,以阻断电路区块之间的讯传输路径来避免,然而,由于不是每种电路区块都适合这种处理方式,故如何提出一种可以有效降低应用在多个电源域之电路的漏电的方法是一种重要的课题。
发明内容
因此,本发明的目的之一在于提出一种应用在多个电源域的电路,其可以在不需要阻断电路区块之间的讯传输路径的情况下,仍然可以有效地避免不同电路区块之间的漏电,以解决先前技术中的问题。
在本发明的一个实施例中,揭露了一种应用在多个电源域的电路,其包含有一第一放大器以及一第二放大器,其中该第一放大器接收一第一供应电压,该第二放大器接收一第二供应电压,且该第二放大器包含了一输出级以及一开关电路。在该电路的操作中,该第一放大器接收一输入讯号以产生一处理后输入讯号,以及该第二放大器接收该处理后输入讯号以产生一输出讯号。此外,该输出级包含有耦接于该第二供应电压与一接地电压之间的一第一晶体管以及一第二晶体管,且该开关电路选择性地将该第一晶体管的基体连接到该第二供应电压或一参考电压。
在本发明的另一个实施例中,揭露了包含一放大器的电路,其中该放大器包含有一输出级以及一开关电路。该输出级包含有一第一晶体管以及一第二晶体管,其中该第一晶体管耦接于一供应电压以及一输出端点之间,且该第二晶体管耦接于该输出端点与一接地电压之间;该开关电路用以选择性地将该第一晶体管的基体连接到该供应电压或是一参考电压。
在本发明的一个实施例中,揭露了一种应用在多个电源域的电路,其包含有一第一放大器以及一第二放大器,其中该第一放大器接收一第一供应电压,该第二放大器接收一第二供应电压,且该第一放大器包含了一输出级以及一开关电路。在该电路的操作中,该第一放大器接收一输入讯号以产生一处理后输入讯号,以及该第二放大器接收该处理后输入讯号以产生一输出讯号。此外,该输出级包含有耦接于该第一供应电压与一接地电压之间的一第一晶体管以及一第二晶体管,且该开关电路选择性地将该第一晶体管的基体连接到该第一供应电压或一参考电压。
附图说明
图1A为根据本发明一实施例之应用在多个电源域之电路的示意图。
图1B为第二供应电压消失时第一晶体管造成漏电的示意图。
图2为根据本发明一实施例之侦测电路的示意图。
图3为根据本发明另一实施例之应用在多个电源域之电路的示意图。
图4为根据本发明另一实施例之应用在多个电源域之电路的示意图。
图5为根据本发明另一实施例之侦测电路的示意图。
具体实施方式
图1A为根据本发明一实施例之应用在多个电源域之电路100的示意图。如图1A所示,电路100包含了一第一放大器110以及一第二放大器120,其中第一放大器110接收来自一第一电源域的一第一供应电压AVDD1,且第二放大器120接收来自一第二电源域的一第二供应电压AVDD2。在本实施例中,第二放大器120具有多个放大级以及一输出级(图1A仅绘出与本发明相关的输出级),而该输出级包含了一第一晶体管M1以及一第二晶体管M2,其中第一晶体管M1的源极耦接于第二供应电压AVDD2、第一晶体管M1的汲极耦接于该输出级或是第二放大器120的一输出端点Nout、第二晶体管M2的汲极耦接于该输出级或是第二放大器120的输出端点Nout、且第二晶体管M2的源极耦接于一接地电压。此外,第二放大器120具有耦接于输入端点以及输出端点Nout之间的一回授电路(以回授电阻R2表示),且第二放大器120另包含了作为一开关电路的两个开关SW1、SW2。
在电路100的操作中,第一放大器110接收一输入讯号Vin并产生一处理后输入讯号Vin’,且第二放大器120接收处理后输入讯号Vin’以产生一输出讯号Vout。在某些应用下,当电路100中对应到第二电源域的电路区块进入休眠状态时,位于第一电源域的第一放大器110仍然需要运作而使得端点N1维持在一固定电压值。由于端点N1具有固定电压值,而该固定电压值会透过电阻R1、回授电阻R2而使得第二放大器120的输出端点Nout也会具有该固定电压值,此时,因为第二供应电压AVDD2消失,第一晶体管M1本身存在寄生二极管会导通造成第二供应电压AVDD2抬升进而造成不预期的漏电,如图1B所示,寄生二极管130导致之漏电存在于第一晶体管M1所有操作区间(线性/饱和/截止区)。为了解决此一问题,本实施例提出了在第二放大器120额外设置开关SW1、SW2,以选择性地将第一晶体管M1的基体(body)连接到第二供应电压AVDD2或是一参考电压VCH。
具体来说,在第一电源域以及第二电源域都正常供电的状态下,开关SW1为导通状态且开关SW2为未导通状态,以使得第一晶体管M1的基体连接到第二供应电压AVDD2,此时,电路100的运作方式为两个习知的放大器,故详细操作内容不赘述。另外,当电路100中对应到第二电源域的电路区块进入休眠状态,且位于第一电源域的第一放大器110持续运作以使得端点N1维持在固定电压值时,开关SW1为未导通状态且开关SW2为导通状态,以使得第一晶体管M1的基体连接到参考电压VCH,以使得第一晶体管M1的寄生二极管维持在逆偏的状态,以避免第一晶体管M1有漏电的情形发生。在一实施例中,为了让第一晶体管M1的寄生二极管维持在逆偏的状态,参考电压VCH的准位需要高于输出端点Nout的电压准位减去第一晶体管M1之寄生二极管的压降值(例如,0.6~0.7V),且参考电压VCH可以由第一供应电压AVDD1或是处理后输入讯号Vin’的一共模电压来产生(例如,透过分压电路来对第一供应电压AVDD1进行分压以产生参考电压VCH)。
自一实施例中,电路100可以另外包含一侦测电路,且该侦测电路用以侦测提供给第二放大器120的第二供应电压AVDD2是否存在,以产生一侦测结果来控制开关SW1、SW2的开启与关闭。具体来说,图2为根据本发明一实施例之侦测电路200的示意图。如图2所示,侦测电路200可以是一个第一供应电压AVDD1来进行供电的比较器,且用来比较第二供应电压AVDD2是否高于一参考电压VCM来产生侦测结果DET,其中参考电压VCM可以由第一供应电压AVDD1所产生。在本实施例中,当侦测结果DET指出该第二供应电压存在时,侦测结果DET与其反相讯号控制开关SW1为导通状态且开关SW2为未导通状态,以将第一晶体管M1的基体连接到第二供应电压AVDD2;以及当侦测结果DET指出第二供应电压AVDD2不存在时,侦测结果DET与其反相讯号/>控制开关SW1为未导通状态且开关SW2为导通状态,以将第一晶体管M1的基体连接到参考电压VCH。
在一实施例中,电路100可以应用在桌上型电脑、笔记型电脑、或是行动装置内的音频处理电路中,且输入讯号Vin可以是来自一麦克风的声音讯号。在一范例中,端点N1同时也会连接到音频播放装置的一个电路节点,因此,为了避免端点N1的电压准位变化太大而造成爆音,第一放大器110会持续运作而使得端点N1具有固定的直流电压准位,以避免第二电源域的电路区块在休眠状态与正常状态在切换过程中造成端点N1的电压准位变化过大,而本发明所提出之开关SW1、SW2可以有效地解决第二放大器120之漏电流问题,特别是在第一放大器110与第二放大器120之间的讯号传输路径无法被完全阻断的情形之下。
在一实施例中,电路100可以应用在具有可变电阻的可程序化放大器(Programmable Gain Amplifier,PGA)之中,其主要架构是在第一放大器110与第二放大器120之间插入多个开关电阻。在总谐波失真(Total Harmonic Distortion,THD)的考量下,由于第一放大器110与第二放大器120不适合插入可以完全阻断讯号路径的开关元件,因此,本发明所提出之开关SW1、SW2可以有效地解决具有可变电阻的可程序化放大器之漏电流问题。
在实作上,图1A之第二放大器120可以具有差动输入以及差动输出,亦即第二放大器120可以具有两组包含第一晶体管与第二晶体管M2的输出级及对应的开关电路。
图1A所示的电路100系设置在一芯片中,而在其他的实施例中,第一电源域与一第二电源域的电路区块可以分别位于不同的芯片内。举例来说,参考图3所示之电路的示意图,其包含了多个第一电路区块302以及多个第二电路区块304,其中第一电路区块302与第二电路区块304可以是连接至共同接点N1的不同芯片。在本实施例中,第一电路区块302类似于图1A所示的第一放大器110,亦即包含了连接至第一供应电压AVDD1的放大器310及相关的电阻R3、R4;而第二电路区块304则类似于图1A所示的第二放大器120,亦即包含了连接至第二供应电压AVDD2的放大器320、电阻R1与回授电阻R2。由于第一电路区块302与第二电路区块304的操作可分别参考图1A所示之第一放大器110以及第二放大器120,透过类似图1A、2所示之实施例的架构,当第二供应电压AVDD2消失时,也不会有自第一电路区块302流入至第二电路区块304的漏电压,因此可以有效地节省消耗。
以上实施例所描述的是第二电源域的第二供应电压AVDD2消失时的相关设计,然而,上述概念亦可应用在第一供应电压AVDD1消失时的设计。具体来说,图4为根据本发明另一实施例之应用在多个电源域之电路400的示意图。如图4所示,电路400包含了一第一放大器410以及一第二放大器420,其中第一放大器410接收来自第一电源域的第一供应电压AVDD1,且第二放大器420接收来自第二电源域的第二供应电压AVDD2。在本实施例中,第一放大器410具有多个放大级以及一输出级(图4仅绘出与本发明相关的输出级),而该输出级包含了一第一晶体管M3以及一第二晶体管M4,其中第一晶体管M3的源极耦接于第一供应电压AVDD1、第一晶体管M3的汲极耦接于该输出级或是第一放大器410的一输出端点Nout、第二晶体管M4的汲极耦接于该输出级或是第一放大器410的输出端点Nout、且第二晶体管M4的源极耦接于一接地电压。此外,第一放大器410具有一输入电阻R5,且具有耦接于输入端点以及输出端点Nout之间的一回授电路(以回授电阻R6表示),且第一放大器410另包含了作为一开关电路的两个开关SW3、SW4。
在电路400的操作中,第一放大器410接收一输入讯号Vin并产生一处理后输入讯号Vin’,且第二放大器420接收处理后输入讯号Vin’以产生一输出讯号Vout。在某些应用下,当电路400中对应到第一电源域的电路区块进入休眠状态时,位于第二电源域的第二放大器420仍然需要运作且第二放大器420的输入端点要维持在一固定电压值。由于第二放大器420的输入端点具有固定电压值,而该固定电压值会使得第一放大器410的输出端点Nout也会具有该固定电压值,此时,因为第一供应电压AVDD1消失,第一晶体管M3本身存在寄生二极管会导通造成第一供应电压AVDD1抬升进而造成不预期的漏电。为了解决此一问题,本实施例提出了在第一放大器410额外设置开关SW3、SW4(位于第一放大器410与第二放大器420之间),以选择性地将第一晶体管M3的基体(body)连接到第一供应电压AVDD1或是一参考电压VCH’。
具体来说,在第一电源域以及第二电源域都正常供电的状态下,开关SW3为导通状态且开关SW4为未导通状态,以使得第一晶体管M3的基体连接到第一供应电压AVDD1,此时,电路400的运作方式为两个习知的放大器,故详细操作内容不赘述。另外,当电路400中对应到第一电源域的电路区块进入休眠状态,且第二放大器420的输入端点维持在固定电压值时,开关SW3为未导通状态且开关SW4为导通状态,以使得第一晶体管M3的基体连接到参考电压VCH’,以使得第一晶体管M3的寄生二极管维持在逆偏的状态,以避免第一晶体管M3有漏电的情形发生。在一实施例中,为了让第一晶体管M3的寄生二极管维持在逆偏的状态,参考电压VCH’的准位需要高于输出端点Nout的电压准位减去第一晶体管M3之寄生二极管的压降值(例如,0.6~0.7V),且参考电压VCH’可以由第二供应电压AVDD2来产生(例如,透过分压电路来对第二供应电压AVDD2进行分压以产生参考电压VCH’)。
自一实施例中,电路400可以另外包含一侦测电路,且该侦测电路用以侦测提供给第一放大器410的第一供应电压AVDD1是否存在,以产生一侦测结果来控制开关SW3、SW4的开启与关闭。具体来说,图5为根据本发明另一实施例之侦测电路500的示意图。如图5所示,侦测电路500包含了一比较器510以及一反相器520,其中比较器510由第二供应电压AVDD2来进行供电,且比较器510用来比较第一供应电压AVDD1是否高于参考电压VCM’来产生侦测结果DET,其中参考电压VCM’可以由第二供应电压AVDD2所产生。在本实施例中,当侦测结果DET指出该第一供应电压AVDD1存在时,侦测结果DET与其反相讯号控制开关SW3为导通状态且开关SW4为未导通状态,以将第一晶体管M3的基体连接到第一供应电压AVDD1;以及当侦测结果DET指出第一供应电压AVDD1不存在时,侦测结果DET与其反相讯号/>控制开关SW3为未导通状态且开关SW4为导通状态,以将第一晶体管M3的基体连接到参考电压VCH’。
在以上的实施例中,图1A与图2中主要描述第一电源域之第一供应电压AVDD1会一直供应给第一放大器110,但是第二放大器120的第二供应电压AVDD2有可能会消失,因此设计操作在第一电源域的开关SW2以避免第二放大器120在休眠状态时仍然有漏电流;此外,图4与图5中主要描述第二电源域之第二供应电压AVDD2会一直供应给第二放大器420,但是第一放大器410的第一供应电压AVDD1有可能会消失,因此设计操作在第二电源域的开关SW4以避免第一放大器410在休眠状态时仍然有漏电流。在另一实施例中,可以结合上述两种实施例,以使得分属于两个电源域的放大器均可以避免在休眠时有漏电流产生,举例来说,可以使用图4的第一放大器410(包含开关SW3、SW4)来实现图1A的第一放大器110,或是使用图1A的第二放大器120(包含开关SW1、SW2)来实现图4的第二放大器420,由于本领域技术人员在阅读过以上实施例的内容之后应了解如何组合上述两个实施例的内容,故细节不再赘述。
简要归纳本发明,在本发明之应用在多个电源域的电路,透过当侦测第一/第二供应电压消失时将输出级之第一晶体管的基体连接到参考电压,可以在不需要阻断电路区块之间的讯传输路径的情况下,仍然有效地避免不同电路区块之间的漏电,以解决先前技术中的问题。
以上所述仅为本发明之较佳实施例,凡依本发明申请专利范围所做之均等变化与修饰,皆应属本发明之涵盖范围。
【符号说明】
100,400:电路
110,310,410:第一放大器
120,320,420:第二放大器
130:寄生二极管
200,500:侦测电路
302:第一电路区块
304:第二电路区块
510:比较器
520:反相器
AVDD1:第一供应电压
AVDD2:第二供应电压
DET:侦测结果
侦测结果的反相讯号
M1,M3:第一晶体管
M2,M4:第二晶体管
N1:端点
Nout:输出端点
R1,R3,R4:电阻
R2,R6:回授电阻
R5:输入电阻
SW1,SW2,SW3,SW4:开关
VCH,VCM,VCH’,VCM’:参考电压
Vin:输入讯号
Vin’:处理后输入讯号
Vout:输出讯号

Claims (10)

1.一种应用在多个电源域的电路,包含有:
一第一放大器,用以接收一输入讯号以产生一处理后输入讯号,其中该第一放大器系接收来自一第一电源域的一第一供应电压;以及
一第二放大器,耦接于该第一放大器,用以接收该处理后输入讯号以产生一输出讯号,其中该第二放大器系接收来自一第二电源域的一第二供应电压,且该第二放大器包含有:
一输出级,包含有一第一晶体管以及一第二晶体管,其中该第一晶体管耦接于该第二供应电压以及一输出端点之间,该第二晶体管耦接于该输出端点与一接地电压之间;以及
一开关电路,用以选择性地将该第一晶体管的基体连接到该第二供应电压或是一参考电压。
2.根据权利要求1所述的电路,另包含有:
一侦测电路,用以侦测提供给该第二放大器的该第二供应电压是否存在,以产生一侦测结果;
其中该开关电路根据该侦测结果以选择性地将该第一晶体管的基体连接到该第二供应电压或是该参考电压。
3.根据权利要求2所述的电路,其中当该侦测结果指出该第二供应电压存在时,该开关电路根据该侦测结果以将该第一晶体管的基体连接到该第二供应电压;以及当该侦测结果指出该第二供应电压不存在时,该开关电路根据该侦测结果以将该第一晶体管的基体连接到该参考电压。
4.根据权利要求3所述的电路,其中该第二放大器另包含有:
一回授电路,耦接于该第二放大器的一输入端点以及一输出端点之间;
其中当该侦测结果指出该第二供应电压不存在时,该第一放大器致能以使得该第二放大器的该输入端点与该输出端点维持在固定的电压准位;以及该开关电路根据该侦测结果以将该第一晶体管的基体连接到该参考电压,以使得该第一晶体管的寄生二极管维持在逆偏的状态,以避免该第一晶体管有漏电流的情形发生。
5.根据权利要求4所述的电路,其中该参考电压的准位高于该输出端点的电压准位减去该第一晶体管之寄生二极管的偏压。
6.一种电路,包含有:
一第一电路区块,包括连接至一第一供应电压的一第一放大器;以及
一第二电路区块,包括一第二放大器,该第二放大器包含有:
一输出级,包含有一第一晶体管以及一第二晶体管,其中该第一晶体管耦接于一第二供应电压以及一输出端点之间,且该第二晶体管耦接于该输出端点与一接地电压之间;以及
一开关电路,用以选择性地将该第一晶体管的基体连接到该第二供应电压或是一参考电压。
7.根据权利要求6所述的电路,其中该开关电路根据一侦测结果以选择性地将该第一晶体管的基体连接到该第二供应电压或是该参考电压,且该侦测结果用以表示提供给该第二放大器的该第二供应电压是否存在。
8.根据权利要求7所述的电路,其中当该侦测结果指出该第二供应电压存在时,该开关电路根据该侦测结果以将该第一晶体管的基体连接到该第二供应电压;以及当该侦测结果指出该第二供应电压不存在时,该开关电路根据该侦测结果以将该第一晶体管的基体连接到该参考电压。
9.一种应用在多个电源域的电路,包含有:
一第一放大器,用以接收一输入讯号以产生一处理后输入讯号,其中该第一放大器系接收来自一第一电源域的一第一供应电压;以及
一第二放大器,耦接于该第一放大器,用以接收该处理后输入讯号以产生一输出讯号,其中该第二放大器系接收来自一第二电源域的一第二供应电压,
其中该第一放大器包含有:
一输出级,包含有一第一晶体管以及一第二晶体管,其中该第一晶体管耦接于该第一供应电压以及一输出端点之间,该第二晶体管耦接于该输出端点与一接地电压之间;以及
一开关电路,用以选择性地将该第一晶体管的基体连接到该第一供应电压或是一参考电压。
10.根据权利要求9所述的电路,另包含有:
一侦测电路,用以侦测提供给该第一放大器的该第一供应电压是否存在,以产生一侦测结果;
其中该开关电路根据该侦测结果以选择性地将该第一晶体管的基体连接到该第一供应电压或是该参考电压。
CN202010737365.8A 2020-07-28 2020-07-28 应用在多个电源域的电路 Active CN114003079B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010737365.8A CN114003079B (zh) 2020-07-28 2020-07-28 应用在多个电源域的电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010737365.8A CN114003079B (zh) 2020-07-28 2020-07-28 应用在多个电源域的电路

Publications (2)

Publication Number Publication Date
CN114003079A CN114003079A (zh) 2022-02-01
CN114003079B true CN114003079B (zh) 2023-08-08

Family

ID=79920439

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010737365.8A Active CN114003079B (zh) 2020-07-28 2020-07-28 应用在多个电源域的电路

Country Status (1)

Country Link
CN (1) CN114003079B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070089439A (ko) * 2006-02-28 2007-08-31 삼성전자주식회사 복수의 파워도메인을 포함하는 반도체 집적 회로
CN102292777A (zh) * 2009-02-02 2011-12-21 高通股份有限公司 减少存储器装置中的泄漏电流
CN103296975A (zh) * 2012-03-05 2013-09-11 联咏科技股份有限公司 多重电源域运算放大器及使用其的电压产生器
CN105988493A (zh) * 2015-01-29 2016-10-05 中芯国际集成电路制造(上海)有限公司 电压调节装置及电压调节方法
EP3249491A1 (fr) * 2016-05-23 2017-11-29 STMicroelectronics (ALPS) SAS Dispositif de régulation à faible chute de tension, en particulier capable de supporter des tensions d'alimentation compatibles avec la norme usb type c
CN108170255A (zh) * 2018-01-24 2018-06-15 苏州国芯科技有限公司 一种控制装置
CN111125979A (zh) * 2018-10-29 2020-05-08 瑞昱半导体股份有限公司 驱动电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7376847B2 (en) * 2005-06-22 2008-05-20 Fortemedia, Inc. Power distribution control circuit for multi-power domain electronic circuits
US7498694B2 (en) * 2006-04-12 2009-03-03 02Micro International Ltd. Power management system with multiple power sources
JPWO2008114416A1 (ja) * 2007-03-20 2010-07-01 富士通株式会社 電源電圧調整装置、記録媒体および電源電圧調整方法
TWI495262B (zh) * 2012-02-24 2015-08-01 Novatek Microelectronics Corp 多重電源域運算放大器及使用其之電壓產生器
CN107209539B (zh) * 2015-01-26 2020-04-28 罗姆股份有限公司 供电装置及其控制电路、受电装置及其控制电路、使用它的电子设备及充电适配器、异常检测方法
US20180115312A1 (en) * 2016-10-21 2018-04-26 Qualcomm Incorporated Chip wide power multiplexer deployment with programmable switch over time
WO2018130929A1 (ja) * 2017-01-10 2018-07-19 株式会社半導体エネルギー研究所 半導体装置及びその動作方法、電子部品、並びに電子機器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070089439A (ko) * 2006-02-28 2007-08-31 삼성전자주식회사 복수의 파워도메인을 포함하는 반도체 집적 회로
CN102292777A (zh) * 2009-02-02 2011-12-21 高通股份有限公司 减少存储器装置中的泄漏电流
CN103296975A (zh) * 2012-03-05 2013-09-11 联咏科技股份有限公司 多重电源域运算放大器及使用其的电压产生器
CN105988493A (zh) * 2015-01-29 2016-10-05 中芯国际集成电路制造(上海)有限公司 电压调节装置及电压调节方法
EP3249491A1 (fr) * 2016-05-23 2017-11-29 STMicroelectronics (ALPS) SAS Dispositif de régulation à faible chute de tension, en particulier capable de supporter des tensions d'alimentation compatibles avec la norme usb type c
CN108170255A (zh) * 2018-01-24 2018-06-15 苏州国芯科技有限公司 一种控制装置
CN111125979A (zh) * 2018-10-29 2020-05-08 瑞昱半导体股份有限公司 驱动电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
多电源域集成电路静电放电试验方法研究;姜汝栋 等;《电子与封装》;20170331;第26-28页 *

Also Published As

Publication number Publication date
CN114003079A (zh) 2022-02-01

Similar Documents

Publication Publication Date Title
US20080129377A1 (en) Voltage regulator with current sink for diverting external current and digital amplifier including the same
US8279004B2 (en) System for driver amplifier
US8390379B2 (en) Amplifier input stage and slew boost circuit
US7719363B2 (en) Method and apparatus for output amplifier protection
US8031888B2 (en) Electronic apparatus having audio output units
JP4695519B2 (ja) 差動増幅装置
US5307025A (en) Audio power amplifier with noise prevention at turn-on and turn-off
US7940940B2 (en) Muting circuit and semiconductor integrated circuit
TWI535196B (zh) 放大器及其操作方法
US10855239B2 (en) Amplifier class AB output stage
CN114003079B (zh) 应用在多个电源域的电路
JP4295109B2 (ja) 電力増幅器モジュール
JPH0878975A (ja) コンパレータ回路
US10298179B2 (en) Amplifier arrangement and amplification method
US10566933B2 (en) Low voltage amplifier with gain boost circuit
TWI743896B (zh) 應用在多個電源域的電路
US20110169573A1 (en) Amplifier circuit with step gain
JP2018500826A (ja) 差動比較器
US7816989B2 (en) Differential amplifier
US7256648B2 (en) Variable feedback circuits and methods
US20100098268A1 (en) High-voltage output amplifier for audio systems
US7002413B2 (en) Voltage amplification circuit
JP2008067187A (ja) ミュート回路、およびそれを備えた半導体集積回路
JP2011135224A (ja) 電力増幅回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant