TWI727190B - 積體晶片及其形成方法 - Google Patents

積體晶片及其形成方法 Download PDF

Info

Publication number
TWI727190B
TWI727190B TW107126391A TW107126391A TWI727190B TW I727190 B TWI727190 B TW I727190B TW 107126391 A TW107126391 A TW 107126391A TW 107126391 A TW107126391 A TW 107126391A TW I727190 B TWI727190 B TW I727190B
Authority
TW
Taiwan
Prior art keywords
trench
substrate
region
doped epitaxial
doping
Prior art date
Application number
TW107126391A
Other languages
English (en)
Other versions
TW201919218A (zh
Inventor
李岳川
陳嘉展
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201919218A publication Critical patent/TW201919218A/zh
Application granted granted Critical
Publication of TWI727190B publication Critical patent/TWI727190B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76837Filling up the space between adjacent conductive structures; Gap-filling properties of dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823493MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/1461Pixel-elements with integrated switching, control, storage or amplification elements characterised by the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0638Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layer, e.g. with channel stopper

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

在一些實施例中,是關於一種具有光偵測器之積體晶片, 所述光偵測器配置於具有第一摻雜類型的半導體基底內。一或多個介電材料配置於半導體基底之內部表面界定的溝渠內。摻雜磊晶材料配置在側向地位於一或多個介電材料與光偵測器之間的位置處之溝渠內。摻雜磊晶材料具有不同於第一摻雜類型之第二摻雜類型。

Description

積體晶片及其形成方法
本發明的實施例是有關於一種積體晶片及其形成方法。
具有影像感測器(image sensor)之積體電路(Integrated circuits;IC)用於廣泛範圍之現代電子裝置中,諸如手機及醫療成像設備。近年來,互補金屬氧化物半導體(complementary metal-oxide semiconductor;CMOS)影像感測器開始被廣泛使用,大幅度地取代了電荷耦合裝置(charge-coupled device;CCD)影像感測器。與CCD影像感測器相比,互補金屬氧化物半導體影像感測器由於電力消耗低、尺寸小、資料處理快、資料可直接輸出以及製造成本低而有利。一些類型之互補金屬氧化物半導體影像感測器包括前側照明式(front-side illuminated;FSI)影像感測器及背側照明式(back-side illuminated;BSI)影像感測器。
本發明的一些實施例是關於一種積體晶片。積體晶片包括:光偵測器,其配置於具有第一摻雜類型的半導體基底內;一或 多個介電材料,其配置於由半導體基底之內部表面界定的溝渠內;以及摻雜磊晶材料,其配置在側向地位於一或多個介電材料與光偵測器之間的位置處之溝渠內,所述摻雜磊晶材料具有不同於第一摻雜類型的第二摻雜類型。
在其他實施例中,本發明關於一種積體晶片。積體晶片包括:基底,其具有界定溝渠之內部表面;第一井區,其配置於溝渠與第一光電二極體區之間的基底內;浮置擴散區域,其由配置於基底內並被第二井區圍繞;閘極結構,其配置於第一光電二極體區與浮置擴散區之間的基底上方;一或多個介電材料,其配置於溝渠內;以及摻雜磊晶材料,其配置於溝渠內並介於一或多個介電材料與第一井區之間。
在又其他實施例中,本發明關於一種形成積體晶片的方法。所述方法包括:摻雜具有第一摻雜類型之基底以形成第一井區及第二井區,所述第一井區及所述第二井區具有第二摻雜類型;選擇性地圖案化基底以界定溝渠延伸至第一井區中;用一或多個介電材料填充溝渠;摻雜基底內之第一光電二極體區,所述第一光電二極體區藉由第一井區與溝渠隔開;自溝渠內移除一或多個介電材料的一部分;以及沿接近於第一光電二極體區之溝渠的側壁成長摻雜磊晶材料。
100:積體影像感測器
102:基底
102a:第一表面
102b:第二表面
104:光偵測器
106:浮置擴散區
108:閘極結構/第一閘極結構
110:閘極介電層
112:導電閘極材料
114:導電接點
116:介電結構
118:側壁間隔件
120:溝渠
120a:第一側壁
120b:第二側壁
122:介電材料
124a:第一井區
124b:第二井區
126:摻雜磊晶材料
200:積體影像感測器
202:第一光電二極體區
204:第二光電二極體區
206:介電保護層
208:電荷載子
210:電磁輻射
212:重設電晶體
214:源極隨耦器電晶體
216:列選擇電晶體
300:積體影像感測器
302:第一摻雜區
304:第二摻雜區
306:非零距離
308:凹坑
400:積體影像感測器
401:像素區域
402:第二閘極結構
404:源極/汲極區域
406:金屬內連線層
408:柵格結構
409:開口
410a-410b:色彩濾光器
412:微透鏡
414:俯視圖
416:第一方向
418:第二方向
500:積體影像感測器/橫截面圖
502b:背側
502f:前側
600:橫截面圖
602:摻雜物質
604:第一遮罩層
700:橫截面圖
702:第二遮罩層
704:第一蝕刻劑
800、900、1000、1100、1200:橫截面圖
1202:第三遮罩層
1300:橫截面圖
1302:第二蝕刻劑
1400、1500:橫截面圖
1600:方法
1602-1624:動作
A:橫截線
A':橫截線
VDD:電壓源
當結合附圖閱讀時,自以下詳細描述最佳地理解本發明之態樣。應注意,根據業界中的標準慣例,各種特徵未按比例繪製。事實上,可出於論述清楚起見,任意地增加或減小各種特徵之 尺寸。
圖1說明積體影像感測器(integrated image sensor)之一些實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
圖2說明積體影像感測器之一些其他實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
圖3說明積體影像感測器之一些替代實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
圖4A至圖4B說明積體影像感測器之一些其他實施例,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
圖5說明積體影像感測器之一些其他替代實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
圖6至圖15說明形成積體影像感測器之方法之一些實施例的橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
圖16說明形成積體影像感測器之方法之一些實施例的流程圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
以下揭露內容提供用於實施所提供主題之不同特徵的許多不同實施例或實例。下文描述組件及配置之特定實例以簡化本發明。當然,這些組件及配置僅為實例且並不意欲為限制性的。舉例而言,在以下描述中,第一特徵在第二特徵上方或上的形成可包括第一特徵及第二特徵直接接觸地形成的實施例,且亦可包括額外特徵可在第一特徵與第二特徵之間形成以使得第一特徵與第二特徵可不直接接觸的實施例。另外,本發明可在各種實例中重複圖式元件符號及/或字母。此重複是出於簡單及清晰性之目的,且本身並不指示所論述之各種實施例及/或組態之間的關係。
此外,以便於描述,空間相對術語諸如「在...下方」、「在...之下」、「下部」、「在...上方」、「上部」以及類似者可在本文中用於描述如在圖式中所說明的一個元件或特徵與其他元件或特徵之關係。除圖式中所描繪之定向以外,空間相對術語意欲涵蓋裝置在使用或操作中之不同定向。設備可以其他方式定向(旋轉90度或處於其他定向)且本文中所使用之空間相對描述詞可同樣相應地進行解釋。
通常積體影像感測器含有大陣列的像素區域,所述像素區域分別包括設置於半導體基底內的光偵測器。像素區域藉由配置於半導體基底之溝渠內的隔離結構(例如,淺溝渠隔離結構)彼此電隔離。在製造隔離結構期間,半導體結構經蝕刻形成溝渠,其溝渠隨後填充一或多個介電材料。用於形成溝渠之蝕刻製程可能損壞半導體基底,造成缺陷(例如,懸空鍵(dangling bond)等)沿半導體基底之內部表面的界定溝渠出現。缺陷可能會阻陷(trap)電荷載子(charge carrier)(例如電子)且造成在相鄰像素區域之間流 動不需要的洩漏電流,從而導致積體影像感測器內之暗電流(dark current)及白色像素問題。
為了避免相鄰像素區域之間不需要的洩漏電流,可執行植入製程從而形成沿溝渠之邊緣的井區(well region)。選擇具有阻止電荷載子朝向溝渠移動之摻雜類型的井區,以此減少洩漏電流。然而,此類植入製程亦用於同時在像素區域之移轉電晶體(transfer transistor)的通道區域下延伸形成額外井區(例如,調整移轉電晶體之臨界電壓(threshold voltage))。若以高摻雜濃度執行植入製程,則可減少不需要的洩漏電流,但移轉電晶體之影像延遲(image lag)增加。反之,若以低摻雜濃度執行植入製程,則可改進移轉電晶體之影像延遲,但不需要的洩漏電流更嚴重。
本發明的一些實施例是關於一種用以提供低影像延遲及低洩漏電流之積體影像感測器。積體影像感測器包括光偵測器,所述光偵測器配置於半導體基底內且由第一井區與基底內之溝渠隔開。包括一或多個介電材料的隔離結構設置於溝渠內。摻雜磊晶材料亦配置在側向地位於一或多個介電材料與第一井區之間的位置處之溝渠內。摻雜磊晶材料具有用以增加第一井區之摻雜濃度的第一摻雜濃度。藉由增加第一井區之摻雜濃度,光偵測器與溝渠之間的隔離增加,且相鄰像素區域之間不需要的洩漏電流減少。此外,可選擇在移轉電晶體下的第二井區,其第二井區具有小於第一摻雜濃度之第二摻雜濃度,從而減少影像延遲。
圖1說明積體影像感測器100之一些實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
積體影像感測器100包括配置於基底102內之光偵測器104。在一些實施例中,光偵測器104可包括光電二極體(例如,置頂光電二極體(pinned photodiode))。在此類實施例中,光偵測器104具有第一摻雜區及上覆第二摻雜區,所述第一摻雜區具有第一摻雜類型(例如n型摻雜),所述上覆第二摻雜區具有第二摻雜類型(例如p型摻雜)。在一些實施例中,第一及第二摻雜區均可配置於基底102內。在其他實施例中,第一摻雜區可配置於基底102內且第二摻雜區可包括上覆於基底102之磊晶層。在一些實施例中,積體影像感測器100可包括前側照明式影像感測器,所述前側照明式影像感測器用以在輻射到達基底102之第二表面102b(即背側)之前接收沿基底102之第一表面102a(即前側)的入射輻射。在其他實施例中,積體影像感測器100可包括背側照明式影像感測器,所述背側照明式影像感測器用以在輻射到達第一表面102a之前接收沿第二表面102b之入射輻射。
閘極結構108配置於基底102上方,其閘極結構108位於基底102內之光偵測器104與浮置擴散(floating diffusion)區106之間的位置處的上方。閘極結構108包括由閘極介電層110與基底102隔開之導電閘極(conductive gate)材料112。在一些實施例中,導電閘極材料112可由側壁間隔件(sidewall spacer)118側接。浮置擴散區106包括具有第一摻雜類型(例如,n型摻雜)之摻雜區。導電接點(conductive contact)114配置於閘極結構108上方。導電接點114由基底102上方之介電結構116(例如,層間介電(inter-level dielectric;ILD)層)圍繞。
基底102包括界定配置於基底102之第一表面102a內之 溝渠120的內部表面(例如,側壁及下表面)。在一些實施例中,溝渠120可配置於基底102內之第一井區124a內,且浮置擴散區106可配置於基底102內之第二井區124b內。第一井區124a及第二井區124b具有第二摻雜類型(例如,p型摻雜)。在一些實施例中,第二井區124b可自環繞浮置擴散區106延伸至閘極結構108之下。藉由使第二井區124b延伸至閘極結構108之下,第二井區124b可用於調整閘極結構108之臨界電壓。
一或多個介電材料122配置於溝渠120內。在各種實施例中,一或多個介電材料122可包括氧化物、氮化物或類似者。具有第二摻雜類型(例如,p型摻雜)之摻雜材料亦配置於溝渠120內。在一些實施例中,摻雜材料可包括配置於溝渠120內之摻雜磊晶材料126,而在其他實施例中,摻雜材料可由非磊晶方法形成。摻雜磊晶材料126沿界定溝渠120之基底102的側壁配置。在一些實施例中,摻雜磊晶材料126之第一側面側向接觸基底102之側壁,且摻雜磊晶材料126之第二側面側向接觸溝渠120內之一或多個介電材料122。在一些實施例中,摻雜磊晶材料126自溝渠120向外突出至基底102上方。
摻雜磊晶材料126具有比第一井區124a及/或第二井區124b之摻雜濃度更大的摻雜濃度。舉例而言,在一些實施例中,第一井區124a及第二井區124b可具有介於大約1×1015原子/立方公分至大約1×1017原子/立方公分之間的範圍內之摻雜濃度,而摻雜磊晶材料126可具有大於大約1×1017原子/立方公分之摻雜濃度。摻雜磊晶材料126之較高摻雜濃度使得溝渠120與光偵測器104之間的第一井區124a具有比閘極結構108之下的第二井區域 124b之摻雜濃度更高的摻雜濃度。這是因為摻雜磊晶材料126之較高摻雜濃度使得來自摻雜磊晶材料126之摻雜劑擴散至第一井區124a之周圍區域中,進而增加靠近溝渠120之第一井區124a的摻雜濃度,而不增加閘極結構108之下的第二井區124b之摻雜濃度。
靠近溝渠120之第一井區124a的較高摻雜濃度藉由增加光偵測器104與溝渠120之間的隔離及/或藉由中和在蝕刻基底102期間沿溝渠120之內部表面形成之缺陷所捕獲的電荷載子(例如,電子)來減少相鄰像素區域之間的洩漏電流。閘極結構108之下的第二井區124b之較低摻雜濃度降低臨界電壓及降低與閘極結構108之相關聯的影像延遲。因此,摻雜磊晶材料126能夠藉由減少洩漏電流來改進積體影像感測器100之性能,同時改進閘極結構108之影像延遲。
圖2說明積體影像感測器200之一些其他實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
積體影像感測器200包括配置於基底102內之光偵測器104。在一些實施例中,光偵測器104包括具有第一光電二極體區202及上覆的第二光電二極體區204。第一光電二極體區202是配置於基底102內且具有沿基底102之最上表面配置的摻雜區(例如,與基底102之上表面實質上共面)。第二光電二極體區204包括於配置於基底102之上表面上方的摻雜磊晶材料126內。
光偵測器104與配置於基底102內之浮置擴散區106側向地隔開。在一些實施例中,第一光電二極體區202可具有第一 摻雜類型(例如,n型摻雜),第二光電二極體區204可具有不同於第一摻雜類型之第二摻雜類型(例如,p型摻雜),基底102可具有第一摻雜類型(例如,n型摻雜),且浮置擴散區106可具有第一摻雜類型(例如,n型摻雜)。在一些實施例中,光偵測器104鄰接具有第二摻雜類型(例如,p型摻雜)之第一井區124a,且浮置擴散區106由具有第二摻雜類型(例如,p型摻雜)之第二井區124b圍繞。第二井區124b可自環繞浮置擴散區106連續地延伸至閘極結構108之下。
閘極結構108配置於基底102上方且介於光偵測器104與浮置擴散區106之間的位置處。閘極結構108包括藉由閘極介電層110與基底102隔開的導電閘極材料112。介電保護層206沿導電閘極材料112之相對側延伸且延伸至基底102上方。在一些實施例中,側壁間隔件118位於沿導電閘極材料112之相對側配置的介電保護層206的上方。
在一些實施例中,導電閘極材料112包括多晶矽(polysilicon)。在此類實施例中,閘極介電層110可包括介電材料,諸如氧化物(例如,二氧化矽)、氮化物(例如,氮化矽)或類似者。在其他實施例中,導電閘極材料112可包括金屬,諸如鋁、銅、鈦、鉭、鎢、鉬、鈷或類似者。在此類實施例中,閘極介電層110可包括高介電係數(high-k)介電材料,諸如氧化鉿(hafnium oxide)、氧化鉿矽(hafnium silicon oxide)、氧化鉿鉭(hafnium tantalum oxide)、氧化鋁、氧化鋯或類似者。在一些實施例中,介電保護層206可包括氧化物(例如,二氧化矽)、氮化物(例如,氮化矽)或類似者。在一些實施例中,側壁間隔件118可包括氧化 物、氮化物、碳化物(carbide)或類似者。
基底102具有界定配置於第一井區124a內之溝渠120的內部表面。一或多個介電材料122(例如,氧化物、氮化物或類似者)配置於溝渠120內。摻雜磊晶材料126亦配置於溝渠120內。摻雜磊晶材料126具有第二摻雜類型(例如,p型摻雜),且具有比第一井區124a之摻雜濃度更高的摻雜濃度。在一些實施例中,摻雜磊晶材料126可包括半導體材料,諸如矽(例如,單晶矽或多晶矽)、鍺、銦或類似者。
摻雜磊晶材料126之第一側壁側向接觸溝渠120內之一或多個介電材料122,且摻雜磊晶材料126之第二側壁側向接觸基底102用以界定溝渠120的第一側壁120a。在一些實施例中,摻雜磊晶材料126藉由一或多個介電材料122與基底102之第二側壁120b隔開。藉由摻雜磊晶材料126與基底102之第一側壁120a相靠,靠近溝渠120之第一井區124a的摻雜濃度可增加,進而增加光偵測器104與溝渠120之間的電隔離且減少光偵測器104與相鄰像素區域之間的洩漏電流。在一些實施例中,第一井區124a可具有自第一光電二極體區202至界定溝渠120之基底102之第一側壁120a增加(例如,單調增加)的梯度摻雜濃度。此外,藉由將摻雜磊晶材料126與第二側壁120b隔開,一或多個介電材料122亦能夠提供光偵測器104與相鄰像素區域之間的電隔離。
在一些實施例中,摻雜磊晶材料126自溝渠120內連續地延伸至第一光電二極體區202上方。在其他實施例中(未展示),溝渠120內之摻雜磊晶材料126與第一光電二極體區202上方之摻雜磊晶材料126可以是非連續的。在一些實施例中,介電保護 層206可具有側向接觸摻雜磊晶材料126之側壁的側壁。在一些實施例中,摻雜磊晶材料126之側壁可進一步接觸側壁間隔件118。
在操作期間,電磁輻射210(例如,光子)撞擊光偵測器104產生電荷載子208,所述電荷載子收集於第一光電二極體區202中。當閘極結構108(配置以用作移轉電晶體)接通時,由於光偵測器104與浮置擴散區106之間存在的電位差,第一光電二極體區202中之電荷載子208轉移至浮置擴散區106。電荷藉由源極隨耦器(source-follower)電晶體214轉換成電壓信號。列選擇(row select)電晶體216用於定址(addressing)。在電荷轉移之前,浮置擴散區106藉由接通重設電晶體212來設定成預定低電荷狀態,這使得浮置擴散區106中之電子流入電壓源(VDD)中。儘管圖2之像素區域描述為具有配置於基底102內之轉移電晶體,但應瞭解,重設電晶體212、源極隨耦器電晶體214以及列選擇電晶體216亦可配置於基底102內(例如,如圖5中所展示)。
圖3說明積體影像感測器300之一些替代實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
積體影像感測器300包括配置於基底102內與配置於基底102內之浮置擴散區106側向地隔開之位置處的光電偵測器104。光偵測器104包括具有均配置於基底102內之第一摻雜區302及第二摻雜區304的光電二極體。在一些實施例中,第一摻雜區302可具有第一摻雜類型(例如,n型摻雜),第二摻雜區304可具有不同於第一摻雜類型之第二摻雜類型(例如,p型摻雜),基底102可具有第一摻雜類型(例如,n型摻雜),且浮置擴散區 106可具有第一摻雜類型(例如,n型摻雜)。
一或多個介電材料122(例如,氧化物、氮化物或類似者)配置於基底102中之溝渠120內。在一些實施例中,溝渠120可配置於具有第二摻雜類型(例如,p型摻雜)之第一井區124a內。具有第二摻雜類型(例如,p型摻雜)之摻雜磊晶材料126配置於溝渠120內。在一些實施例中,摻雜磊晶材料126之上表面可包括配置於溝渠120上方之凹坑308。
在一些實施例中,摻雜磊晶材料126具有藉由非零距離306與溝渠120之底部隔開的最底部表面。在此類實施例中,摻雜磊晶材料126可藉由一或多個介電材料122與基底102側向及垂直方向地隔開(例如,摻雜磊晶材料126可藉由一或多個介電材料122沿第一方向及沿與第一方向正交之第二方向與基底102隔開)。
圖4A說明積體影像感測器400之一些其他實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
積體影像感測器400包括具有配置於基底102上方之第一閘極結構108及第二閘極結構402的像素區域401。第一閘極結構108與配置於光偵測器104與浮置擴散區106之間的移轉電晶體相關聯。第二閘極結構402與配置於浮置擴散區106與源極/汲極區域404之間的重設電晶體相關聯。導電接點114用以將第一閘極結構108及第二閘極結構402連接至一或多個金屬內連線層406,所述金屬內連線層406配置於基底102上方之一或多個堆疊層間介電(inter-level dielectric;ILD)層之介電結構116內。
柵格(grid)結構408配置於介電結構116上方。柵格結構408包括界定開口409之側壁,所述開口上覆於基底102之像素區域(例如,像素區域401)。在各種實施例中柵格結構408可包括金屬(例如,鋁、鈷、銅、銀、金、鎢等)及/或介電材料(例如,二氧化矽(SiO2)、一氮化矽(SiN)等)。多個色彩濾光器410a至色彩濾光器410b配置於柵格結構408中之開口409內。多個色彩濾光器410a至色彩濾光器410b分別用以發射特定波長之入射輻射。舉例而言,多個色彩濾光器410a至色彩濾光器410b之第一色彩濾光器410a可發射波長在第一範圍(例如,對應於綠光)內之輻射,而多個濾色器410a至濾色器410b之第二色彩濾光器410b可發射波長在不同於第一範圍之第二範圍(例如,對應於紅光)內之輻射,等等。多個微透鏡412配置於多個色彩濾光器410a至色彩濾光器410b上方。多個微透鏡412與多個濾色器410a至色彩濾光器410b之相對應者側向對準。多個微透鏡412用以使入射輻射(例如,光)朝向在其之下的像素區域(例如,像素區域401)聚焦。
圖4B說明圖4A之積體影像感測器400之一些實施例的俯視圖414。圖4A為俯視圖414中沿橫截線A至橫截線A'之積體影像感測器400。應瞭解,為使圖式清楚起見,俯視圖414展示積體影像感測器400之所選組件而不展示其他組件。此外,儘管俯視圖414說明單個像素區域401,但應瞭解,像素區域401可為像素區域陣列的部分。
如俯視圖414中所展示,溝渠120環繞像素區域401延伸且為連續結構。摻雜磊晶材料126沿第一方向416及沿第二方 向418自第一光電二極體區202上方延伸至溝渠120內。像素區域401包括與移轉電晶體相關聯之第一閘極結構108、與重設電晶體相關聯之第二閘極結構402、源極隨耦器電晶體214以及列選擇電晶體216。
圖5說明積體影像感測器500之一些其他替代實施例之橫截面圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
如橫截面圖500中所展示,積體影像感測器500包括配置於像素區域401內之光電二極體104。基底102包括內部表面(例如,側壁及下表面)以界定溝渠120,其溝渠120沿像素區域401之相對兩側配置於基底102之前側502f表面內。一或多個介電材料122配置於溝渠120內。具有第二摻雜類型(例如,p型摻雜)之摻雜材料126亦配置於溝渠120內。摻雜材料126沿界定溝渠之基底102之相對側壁120a及側壁120b配置,使摻雜材料將一或多個介電材料122與基底102之第一側壁120a及基底102之第二側壁120b兩者側向地隔開。
在一些實施例中,積體影像感測器500可包括背側照明式感測器。在此類實施例中,柵格結構408沿基底102之背側502b配置。多個色彩濾光器410a至色彩濾光器410b配置於柵格結構408中之開口內,且多個微透鏡412藉由多個色彩濾光器410a至色彩濾光器410b與基底102隔開。
圖6至圖15說明形成積體影像感測器之方法之一些實施例的橫截面圖600至橫截面圖1500,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。儘管 圖6至圖15中所展示的橫截面圖600至橫截面圖1500參考方法而描述,但應瞭解,展示於圖6至圖15中之結構不限於所述方法,而是可以獨立於所述方法。
如圖6之橫截面圖600中所展示,具有第二摻雜類型(例如,p型摻雜)的第一井區124a及第二井區124b形成於具有第一摻雜類型(例如,n型摻雜)的基底102內。在各種實施例中,基底102可為任一類型之半導體主體(例如,矽、SiGe、絕緣體上的矽(Silicon on insulator;SOI)電晶體結構等),以及與此相關聯之任一其他類型的半導體、磊晶層、介電層及/或金屬層。在一些實施例中,第一井區124a及第二井區124b可藉由將摻雜物質(dopant species)602選擇性地植入至基底102中形成。在一些實施例中,摻雜物質602可根據第一遮罩層604選擇性地植入至基底102中。在各種實施例中,摻雜物質可包括p型摻雜劑(例如,硼、鎵等)或n型摻雜劑(例如,磷、砷等)。在一些實施例中,在將摻雜物質植入至基底102中後,可執行內驅(drive-in)退火使摻雜物質在基底102內擴散。在一些實施例中,第一井區124a及第二井區12b可延伸至基底102內且兩者實質上深度相等。
如圖7之橫截面圖700中所展示,基底102選擇性地蝕刻以形成溝渠120,其溝渠120由基底102之第一井區124a的內部表面界定。在一些實施例中,基底102可藉由在基底102上方形成第二遮罩層702且隨後將基底102暴露於第一蝕刻劑704來選擇性地蝕刻,所述第一蝕刻劑用以選擇性地移除基底102之未遮罩部分來形成一或多個溝渠120。在各種實施例中,第一蝕刻劑704可包括乾式蝕刻劑,其乾式蝕刻劑具有包括氟物質(例如,CF4、 CHF3、C4F8等)的蝕刻化學物質,或包括氫氟酸(hydroflouric acid;HF)、氫氧化鉀(potassium hydroxide;KOH)或類似者之濕式蝕刻劑。在一些實施例中,第二遮罩層702可沿基底102之上表面配置且形成於墊氧化物層(pad oxide layer)上方。
如圖8之橫截面圖800中所展示,一或多個介電材料122形成於溝渠120內。在一些實施例中,一或多個介電材料122可包括氧化物(例如,氧化矽)、氮化物、碳化物或類似者。
在一些實施例中,一或多個介電材料122可由沈積製程(例如,物理氣相沈積(physical vapor deposition;PVD)、化學氣相沈積(chemical vapor deposition;CVD)、電漿增強式化學氣相沈積(plasma enhanced chemical vapor deposition;PE-CVD)、原子層沈積(atomic layer deposition;ALD)、濺鍍等)方式形成。在一些實施例中,一或多個介電材料可藉由在第二遮罩層702置於基底102上方的情況下執行熱氧化製程,接著執行沈積製程以一或多個介電材料122填充溝渠120。在以一或多個介電材料122填充溝渠120後,可執行平坦化製程(例如,化學機械平坦化製程(chemical mechanical planarization process))以移除第二遮罩層702及基底102上方之多餘的一或多個介電材料122。
如圖9之橫截面圖900中所展示,閘極結構108形成於基底102上方。閘極結構108包括藉由閘極介電層110與基底102隔開之導電閘極材料112。在一些實施例中,閘極結構108可藉由在基底102上形成介電層,隨後在介電層上方形成導電材料來形成。介電層及導電材料隨後透過光微影製程經圖案化以形成閘極結構108。
如圖10之橫截面圖1000中所展示,第一光電二極體區202及浮置擴散區106形成於基底102內。第一光電二極體區202形成於由第一井區124a與溝渠120隔開之位置處的基底102內。在一些實施例中,第一光電二極體區202可接觸第一井區124a。浮置擴散區106形成於第二井區124b內。在一些實施例中,第一光電二極體區202可具有與基底102之摻雜類型相同但比基底102之摻雜濃度更高的第一摻雜類型。在一些實施例中,浮置擴散區106可具有第一摻雜類型,但比第一光電二極體區202之摻雜濃度更高。
在一些實施例中,透過包括光阻劑之一或多個圖案化遮罩層(未展示),第一光電二極體區202及浮置擴散區106可藉由選擇性地植入摻雜物質(例如,硼)於基底102來形成。在一些實施例中,第一光電二極體區202使用能量介於約35千電子伏特至約200千電子伏特之範圍內且劑量介於約5×1014原子/立方公分至約1×1018原子/立方公分之範圍內的第一植入製程來形成。在一些實施例中,浮置擴散區106使用劑量比第一植入製程之劑量更大的第二植入製程來形成。
如圖11之橫截面圖1100中所展示,介電保護層206形成於基底102上方且沿閘極結構108之側壁形成。在各種實施例中,介電保護層206可包括氧化物、氮化物、碳化物或類似者。介電保護層206的厚度可介於約1奈米至約100奈米範圍內。在各種實施例中,介電保護層206可藉由使用快速氧化製程、低壓化學氣相沈積(low pressure chemical vapor deposition;LPCVD)製程或電漿增強式化學氣相沈積(plasma enhanced chemical vapor deposition;PECVD)製程形成。
在一些實施例中,側壁間隔件118形成於介電保護層206上方。側壁間隔件118可藉由在基底102及閘極結構108上方沈積間隔層來形成。在一些實施例中,間隔層可藉由沈積技術(例如,物理氣相沈積、化學氣相沈積、電漿增強式化學氣相沈積、原子層沈積、濺鍍等)沈積至厚度介於大約400埃至大約600埃之間的範圍內。間隔層隨後經蝕刻移除水平表面的間隔層,從而保留沿閘極結構108之相對兩側的間隔層,如側壁間隔件118。在各種實施例中,間隔層可包括氮化矽、二氧化矽、氮氧化矽化合物(例如,SiON)或類似者。
如圖12之橫截面圖1200中所展示,第三遮罩層1202形成於基底102上方。第三遮罩層1202界定開口1204,其開口1204位於溝渠120及第一光電二極體區202之上。在一些實施例中,第三遮罩層1202可包括由旋塗製程形成之光阻層。
如圖13之橫截面圖1300中所展示,根據第三遮罩層1202執行蝕刻製程。蝕刻製程自基底102上方移除介電保護層206之一部分且亦自溝渠120內移除一或多個介電材料122之一部分。在一些實施例中,蝕刻製程可使用包括諸如氫氟酸、四甲基銨氫氧化物(Tetramethylammonium hydroxide;TMAH)、氫氧化鉀或類似之濕式蝕刻劑的第二蝕刻劑1302。在其他實施例中,第二蝕刻劑1302可包括乾式蝕刻劑。
如圖14之橫截面圖1400中所展示,摻雜磊晶材料126形成於溝渠120內。摻雜磊晶材料126可包括摻雜半導體材料,諸如矽(例如,單晶矽或多晶矽)、矽鍺(silicon germanium)、銦 或類似者。摻雜磊晶材料126具有摻雜濃度比第一井區124a或第二井區124b之摻雜濃度更高的第二摻雜類型(例如,p型摻雜)。在一些實施例中,摻雜磊晶材料126的摻雜濃度可介於約5×1015原子/立方公分至約1×1019原子/立方公分之範圍內。由於摻雜磊晶材料126之摻雜濃度比第一井區124a之摻雜濃度更高,故摻雜磊晶材料126之摻雜劑可擴散至第一井區124a中以使第一井區124a的摻雜濃度比第二井區124b之摻雜濃度更高。在一些實施例中,摻雜磊晶材料126之摻雜劑擴散至第一井區124a可使第一井區124a獲得梯度摻雜濃度,其梯度摻雜濃度自接近於第一光電二極體區202之第一濃度增加至接近於溝渠之更大的第二摻雜濃度。
在一些實施例中,摻雜磊晶材料126亦可形成於第一光電二極體區202上方,以使得摻雜磊晶材料126具有第一光電二極體區202上方之第一區及溝渠120內之第二區。在此類實施例中,第一區用以充當光偵測器104的部分,且第二區用以增加靠近溝渠120之第一井區124a的摻雜濃度(例如,使摻雜磊晶材料126之摻雜劑擴散至第一井區124a)。
在一些實施例中,摻雜磊晶材料126可使用選擇性磊晶成長及直接(in-situ)摻雜製程形成。選擇性磊晶成長製程使摻雜磊晶材料126在基底102上方成長,且其摻雜磊晶材料126成長於未被介電保護層206覆蓋之位置。
如圖15之橫截面圖1500中所展示,導電接點114形成於基底102上方之介電結構116(例如,層間介電層)內。導電接點114延伸穿過介電結構116以接觸導電閘極材料112。在一些實施例中,導電接點114可藉由鑲嵌(damascene)製程之方式形成。 在此類實施例中,介電結構116形成於基底102上方。介電結構116隨後經蝕刻以形成填充有導電材料(例如,鎢、銅及/或鋁)之接觸孔。隨後執行化學機械平坦化(chemical mechanical planarization;CMP)製程自介電結構116上方移除多餘的導電材料。
圖16說明形成積體影像感測器之方法1600之一些實施例的流程圖,所述積體影像感測器具有配置於基底中之溝渠內的一或多個介電材料及摻雜磊晶材料。
儘管方法1600在本文中經說明且描述為一系列動作或事件,但應瞭解,不應以限制性意義來解譯此類動作或事件的所說明次序。舉例而言,除本文中所說明及/或所描述的動作或事件之外,一些動作可與其他動作或事件按不同次序及/或同時發生。另外,可能需要並非所有的所說明動作實施本文中所描述的一或多個態樣或實施例。此外,本文中所描繪的動作中的一或多者可以一或多個單獨動作及/或階段進行。
在1602處,具有第二摻雜類型的第一井區及第二井區形成於具有第一摻雜類型的基底內。圖6說明對應於動作1602的一些實施例的橫截面圖600。
在1604處,基底選擇性地經蝕刻,在第一井區內形成溝渠。圖7說明對應於動作1604的一些實施例的橫截面圖700。
在1606處,一或多個介電材料形成於溝渠內。圖8說明對應於動作1606的一些實施例的橫截面圖800。
在1608處,閘極結構形成於基底上方。圖9說明對應於動作1608之一些實施例的橫截面圖900。
在1610處,具有第一摻雜類型的第一光電二極體區形成於鄰近於第一井區的基底內。圖10說明對應於動作1610的一些實施例的橫截面圖1000。
在1612處,具有第一摻雜類型的浮置擴散區形成於第二井區內。圖10說明對應於動作1612之一些實施例的橫截面圖1000。
在1614處,介電保護層形成於基底上方且沿閘極結構之相對兩側形成。圖11說明對應於動作1614之一些實施例的橫截面圖1100。
在1616處,側壁間隔件形成於介電保護層上方且沿閘極結構之相對兩側形成。圖11說明對應於動作1616的一些實施例的橫截面圖1100。
在1618處,移除溝渠內一或多個介電材料之一部分。圖12至圖13說明對應於動作1618之一些實施例的橫截面圖1200至橫截面圖1300。
在1620處,移除直接位於第一光電二極體區上方的介電保護層之一部分。圖12至圖13說明對應於動作1620之一些實施例的橫截面圖1200至橫截面圖1300。
在1622處,具有第二摻雜類型之摻雜磊晶材料形成於溝渠內及第一光電二極體區上方。摻雜磊晶材料可包括接觸第一光電二極體區之上表面的第二光電二極體區。圖14說明對應於動作1622之一些實施例的橫截面圖1400。
在1624處,導電接點形成於基底上方之介電結構內。圖15說明對應於動作1624之一些實施例的橫截面圖1500。
因此,本發明的一些實施例中是關於一種積體影像感測器,其積體影像感測器包括一或多個介電材料及摻雜磊晶材料之隔離溝渠的積體影像感測器,所述摻雜磊晶材料用以減少相鄰像素區域之間的洩漏電流。
本發明的一些實施例是關於一種積體晶片。積體晶片包括:光偵測器,其配置於具有第一摻雜類型的半導體基底內;一或多個介電材料,其配置於由半導體基底之內部表面界定的溝渠內;以及摻雜磊晶材料,其配置在側向地位於一或多個介電材料與光偵測器之間的位置處之溝渠內,所述摻雜磊晶材料具有不同於第一摻雜類型的第二摻雜類型。在一些實施例中,積體晶片更包括配置於溝渠與光偵測器之間的半導體基底內的第一井區,第一井區具有第二摻雜類型及比摻雜磊晶材料之摻雜濃度更小的摻雜濃度。在一些實施例中,積體晶片更包括:浮置擴散區,其配置於半導體基底內;閘極結構,其配置於光偵測器與浮置擴散區之間的半導體基底上方;以及第二井區,其配置於半導體基底內且圍繞浮置擴散區,所述第二井區具有第二摻雜類型及比溝渠與光偵測器之間的第一井區之摻雜濃度更小的摻雜濃度。在一些實施例中,摻雜磊晶材料將一或多個介電材料與界定溝渠之半導體基底的第一側壁隔開;且一或多個介電材料將摻雜磊晶材料與界定溝渠之半導體基底的第二側壁隔開。在一些實施例中,摻雜磊晶材料直接接觸第一側壁。在一些實施例中,光偵測器包括配置於基底內且具有第一摻雜類型的第一光電二極體區;且摻雜磊晶材料自溝渠內連續地延伸至第一光電二極體區正上方,第一光電二極體區正上方之摻雜磊晶材料界定第二光電二極體區。在一些實施例中,摻雜磊晶 材料直接接觸第一光電二極體區之上表面。在一些實施例中,摻雜磊晶材料自溝渠內向外突出至半導體基底上方。在一些實施例中,積體晶片更包括配置於溝渠內之一或多個介電材料上方的介電保護層,所述介電保護層側向接觸摻雜磊晶材料之側壁。
在其他實施例中,本發明關於一種積體晶片。積體晶片包括:基底,其具有界定溝渠之內部表面;第一井區,其配置於溝渠與第一光電二極體區之間的基底內;浮置擴散區域,其由配置於基底內並被第二井區圍繞;閘極結構,其配置於第一光電二極體區與浮置擴散區之間的基底上方;一或多個介電材料,其配置於溝渠內;以及摻雜磊晶材料,其配置於溝渠內並介於一或多個介電材料與第一井區之間。在一些實施例中,摻雜磊晶材料將一或多個介電材料與基底中界定溝渠的第一側壁隔開;且一或多個介電材料將摻雜磊晶材料與基底中界定溝渠的第二側壁隔開。在一些實施例中,其中第一井區具有介於大約1×1015原子/立方公分與大約1×1017原子/立方公分之間的範圍內之摻雜濃度。在一些實施例中,摻雜磊晶材料自溝渠內連續地延伸至直接接觸第一光電二極體區之頂部。在一些實施例中,摻雜磊晶材料具有比第一井區或第二井區之摻雜濃度更大的摻雜濃度。在一些實施例中,積體晶片更包括沿閘極結構之相對兩側配置的側壁間隔件,摻雜磊晶材料側向接觸側壁間隔件。在一些實施例中,基底具有第一摻雜類型,第一井區及第二井區具有不同於第一摻雜類型的第二摻雜類型,第一光電二極體區具有第一摻雜類型,且摻雜磊晶材料具有第二摻雜類型。
在又其他實施例中,本發明關於一種形成積體晶片的方 法。所述方法包括:摻雜具有第一摻雜類型之基底以形成第一井區及第二井區,所述第一井區及所述第二井區具有第二摻雜類型;選擇性地圖案化基底以界定溝渠延伸至第一井區中;用一或多個介電材料填充溝渠;摻雜基底內之第一光電二極體區,所述第一光電二極體區藉由第一井區與溝渠隔開;自溝渠內移除一或多個介電材料的一部分;以及沿鄰近於第一光電二極體區之溝渠的側壁成長摻雜磊晶材料。在一些實施例中,方法更包括:在溝渠內之一或多個介電材料上方形成介電保護層;以及使用在未被介電保護層覆蓋之表面上形成摻雜磊晶材料的選擇性磊晶成長製程形成摻雜磊晶材料。在一些實施例中,方法更包括:在基底上方鄰近於第一光電二極體區的位置處形成閘極結構;以及沿閘極結構之相對兩側形成側壁間隔件,介電保護層在基底與側壁間隔件之間延伸。在一些實施例中,摻雜磊晶材料具有比第一井區及第二井區之摻雜濃度更大的摻雜濃度。在一些實施例中,方法更包括:在第二井區內形成浮置擴散區;以及在浮置擴散區與第一光電二極體區之間的基底上方形成閘極結構。
前文概述若干實施例之特徵以使得所屬領域中具通常知識者可更佳地理解本發明之態樣。所屬領域中具通常知識者應理解,其可易於使用本發明作為設計或修改用於實現本文中所引入之實施例的相同目的及/或達成相同優點的其他製程及結構之基礎。所屬領域中具通常知識者亦應認識到,此類等效構造並不脫離本發明之精神及範疇,且所屬領域中具通常知識者可在不脫離本發明的精神及範疇之情況下在本文中作出改變、替代及更改。
100:積體影像感測器
102:基底
102a:第一表面
102b:第二表面
104:光偵測器
106:浮置擴散區
108:閘極結構/第一閘極結構
110:閘極介電層
112:導電閘極材料
114:導電接點
116:介電結構
118:側壁間隔件
120:溝渠
122:介電材料
124a:第一井區
124b:第二井區
126:摻雜磊晶材料

Claims (10)

  1. 一種積體晶片,包括:光偵測器,配置於具有第一摻雜類型之半導體基底內;一或多個介電材料,配置於由所述半導體基底之內部表面界定的溝渠內;以及摻雜磊晶材料,配置在側向地位於所述一或多個介電材料與所述光偵測器之間的位置處之所述溝渠內,其中所述摻雜磊晶材料具有不同於所述第一摻雜類型的第二摻雜類型,所述一或多個介電材料將所述摻雜磊晶材料與界定所述溝渠之所述半導體基底的第一側壁隔開。
  2. 如申請專利範圍第1項所述之積體晶片,更包括:第一井區,配置於所述溝渠與所述光偵測器之間的所述半導體基底內,其中所述第一井區具有所述第二摻雜類型及比所述摻雜磊晶材料之摻雜濃度更小之摻雜濃度。
  3. 如申請專利範圍第1項所述之積體晶片,其中所述摻雜磊晶材料將所述一或多個介電材料與界定所述溝渠之所述半導體基底的第二側壁隔開。
  4. 如申請專利範圍第1項所述之積體晶片,其中所述光偵測器包括配置於所述基底內且具有所述第一摻雜類型之第一光電二極體區;且其中所述摻雜磊晶材料自所述溝渠內連續地延伸至所述第一光電二極體區正上方,所述第一光電二極體區正上方之所述摻雜磊晶材料界定為第二光電二極體區。
  5. 一種積體晶片,包括: 基底,具有界定溝渠之內部表面;第一井區,配置於所述溝渠與第一光電二極體區之間的所述基底內;浮置擴散區,由配置於所述基底內之第二井區圍繞;閘極結構,配置於所述第一光電二極體區與所述浮置擴散區之間的所述基底上方;一或多個介電材料,配置於所述溝渠內;以及摻雜磊晶材料,配置於所述一或多個介電材料與所述第一井區之間的所述溝渠內,其中所述一或多個介電材料將所述摻雜磊晶材料與界定所述溝渠之所述半導體基底的側壁隔開。
  6. 如申請專利範圍第5項所述之積體晶片,其中所述摻雜磊晶材料自所述溝渠內連續地延伸至直接接觸所述第一光電二極體區之頂部。
  7. 如申請專利範圍第5項所述之積體晶片,更包括:側壁間隔件,沿所述閘極結構之相對兩側配置,其中所述摻雜磊晶材料側向地接觸所述側壁間隔件。
  8. 如申請專利範圍第5項所述之積體晶片,其中所述基底具有第一摻雜類型,所述第一井區及所述第二井區具有不同於所述第一摻雜類型之第二摻雜類型,所述第一光電二極體區具有所述第一摻雜類型,且所述摻雜磊晶材料具有所述第二摻雜類型。
  9. 一種形成積體晶片之方法,包括:摻雜具有第一摻雜類型之基底以形成第一井區及第二井區,其中所述第一井區及所述第二井區具有第二摻雜類型;選擇性地圖案化所述基底以界定延伸至所述第一井區中之溝 渠;用一或多個介電材料填充所述溝渠;摻雜所述基底內之第一光電二極體區,其中所述第一光電二極體區域藉由所述第一井區與所述溝渠隔開;自所述溝渠內移除所述一或多個介電材料之一部分;以及使摻雜磊晶材料沿鄰近於所述第一光電二極體區之所述溝渠之側壁成長。
  10. 如申請專利範圍第9項所述之形成積體晶片之方法,更包括:在所述溝渠內之所述一或多個介電材料上方形成介電保護層;以及使用選擇性磊晶成長製程來形成所述摻雜磊晶材料,所述選擇性磊晶成長製程在未被所述介電保護層所覆蓋之表面上形成所述摻雜磊晶材料。
TW107126391A 2017-10-31 2018-07-30 積體晶片及其形成方法 TWI727190B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762579488P 2017-10-31 2017-10-31
US62/579,488 2017-10-31
US15/935,437 US10672810B2 (en) 2017-10-31 2018-03-26 CMOS image sensor with shallow trench edge doping
US15/935,437 2018-03-26

Publications (2)

Publication Number Publication Date
TW201919218A TW201919218A (zh) 2019-05-16
TWI727190B true TWI727190B (zh) 2021-05-11

Family

ID=66243509

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107126391A TWI727190B (zh) 2017-10-31 2018-07-30 積體晶片及其形成方法

Country Status (4)

Country Link
US (5) US10672810B2 (zh)
KR (1) KR102175615B1 (zh)
CN (1) CN109728010B (zh)
TW (1) TWI727190B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112768453B (zh) * 2018-04-19 2024-04-26 长江存储科技有限责任公司 存储器设备及其形成方法
EP3742476A1 (en) * 2019-05-20 2020-11-25 Infineon Technologies AG Method of implanting an implant species into a substrate at different depths
CN110571301B (zh) * 2019-07-31 2021-07-09 中国科学技术大学 氧化镓基日盲探测器及其制备方法
TWI722598B (zh) * 2019-10-09 2021-03-21 晶相光電股份有限公司 影像感測器結構及其形成方法
US11721774B2 (en) * 2020-02-27 2023-08-08 Taiwan Semiconductor Manufacturing Company, Ltd. Full well capacity for image sensor
US20220352220A1 (en) * 2021-04-28 2022-11-03 Omnivision Technologies, Inc. Pixel layout with photodiode region partially surrounding circuitry
CN113206119B (zh) * 2021-04-29 2023-04-18 武汉新芯集成电路制造有限公司 有源像素电路、图像传感器和电子设备
TWI809643B (zh) * 2021-10-26 2023-07-21 南亞科技股份有限公司 半導體元件結構

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070057147A1 (en) * 2005-09-14 2007-03-15 Magnachip Semiconductor, Ltd. Complementary metal oxide semiconductor image sensor and method for fabricating the same
TW201225268A (en) * 2010-12-01 2012-06-16 Himax Imaging Inc Hole-based ultra-deep photodiode in a CMOS image sensor and a process thereof
TW201301438A (zh) * 2011-06-20 2013-01-01 Omnivision Tech Inc 從介電層蝕刻窄、高的介電隔離結構
CN104167419A (zh) * 2013-03-21 2014-11-26 英属开曼群岛商恒景科技股份有限公司 抑制热簇集的半导体结构、制作抑制热簇集半导体元件的方法与抑制热簇集的方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4204298C1 (zh) * 1992-02-13 1993-03-04 Siemens Ag, 8000 Muenchen, De
JP3205306B2 (ja) * 1998-12-08 2001-09-04 松下電器産業株式会社 半導体装置およびその製造方法
KR100672663B1 (ko) * 2004-12-28 2007-01-24 동부일렉트로닉스 주식회사 씨모스 이미지 센서의 제조방법
KR100672666B1 (ko) * 2004-12-29 2007-01-24 동부일렉트로닉스 주식회사 씨모스 이미지 센서의 제조방법
KR100720503B1 (ko) * 2005-06-07 2007-05-22 동부일렉트로닉스 주식회사 씨모스 이미지 센서 및 그 제조방법
US7619266B2 (en) 2006-01-09 2009-11-17 Aptina Imaging Corporation Image sensor with improved surface depletion
CN100442531C (zh) * 2006-03-20 2008-12-10 中芯国际集成电路制造(上海)有限公司 Cmos图像传感器及其制造方法
KR100821469B1 (ko) * 2006-10-13 2008-04-11 매그나칩 반도체 유한회사 개선된 컬러 크로스토크를 갖는 소형 cmos 이미지 센서및 그 제조 방법
US8815634B2 (en) * 2008-10-31 2014-08-26 Varian Semiconductor Equipment Associates, Inc. Dark currents and reducing defects in image sensors and photovoltaic junctions
US8378398B2 (en) * 2010-09-30 2013-02-19 Omnivision Technologies, Inc. Photodetector isolation in image sensors
US9673244B2 (en) 2012-03-08 2017-06-06 Taiwan Semiconductor Manufacturing Company, Ltd. Image sensor isolation region and method of forming the same
KR101997539B1 (ko) * 2012-07-13 2019-07-08 삼성전자주식회사 이미지 센서 및 이의 형성 방법
US9099324B2 (en) * 2013-10-24 2015-08-04 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device with trench isolation
US9318630B2 (en) 2013-12-18 2016-04-19 Taiwan Semiconductor Manufacturing Co., Ltd. Pixel with raised photodiode structure
KR102209097B1 (ko) 2014-02-27 2021-01-28 삼성전자주식회사 이미지 센서 및 이의 제조 방법
CN103904092B (zh) * 2014-03-14 2017-01-25 复旦大学 一种硅基cmos图像传感器提高电子转移效率的方法
US10056293B2 (en) * 2014-07-18 2018-08-21 International Business Machines Corporation Techniques for creating a local interconnect using a SOI wafer
US9583482B2 (en) 2015-02-11 2017-02-28 Monolith Semiconductor Inc. High voltage semiconductor devices and methods of making the devices

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070057147A1 (en) * 2005-09-14 2007-03-15 Magnachip Semiconductor, Ltd. Complementary metal oxide semiconductor image sensor and method for fabricating the same
US20120083066A1 (en) * 2005-09-14 2012-04-05 Intellectual Ventures Ii Llc Complementary metal oxide semiconductor image sensor and method for fabricating the same
TW201225268A (en) * 2010-12-01 2012-06-16 Himax Imaging Inc Hole-based ultra-deep photodiode in a CMOS image sensor and a process thereof
TW201301438A (zh) * 2011-06-20 2013-01-01 Omnivision Tech Inc 從介電層蝕刻窄、高的介電隔離結構
CN104167419A (zh) * 2013-03-21 2014-11-26 英属开曼群岛商恒景科技股份有限公司 抑制热簇集的半导体结构、制作抑制热簇集半导体元件的方法与抑制热簇集的方法

Also Published As

Publication number Publication date
US10714516B2 (en) 2020-07-14
US20200258925A1 (en) 2020-08-13
US10998360B2 (en) 2021-05-04
US20210265403A1 (en) 2021-08-26
US10672810B2 (en) 2020-06-02
KR102175615B1 (ko) 2020-11-09
US20200212093A1 (en) 2020-07-02
KR20190049592A (ko) 2019-05-09
US10998359B2 (en) 2021-05-04
CN109728010A (zh) 2019-05-07
TW201919218A (zh) 2019-05-16
US20190131331A1 (en) 2019-05-02
US11735609B2 (en) 2023-08-22
CN109728010B (zh) 2020-12-22
US20200020727A1 (en) 2020-01-16

Similar Documents

Publication Publication Date Title
TWI727190B (zh) 積體晶片及其形成方法
TWI675466B (zh) 互補式金屬-氧化物-半導體影像感測器及影像感測器的形成方法
US11069733B2 (en) Image sensor having improved full well capacity and related method of formation
TWI683430B (zh) 具有吸收增強半導體層的影像感測器
TWI722060B (zh) 堆疊式單光子雪崩二極體影像感測器及其形成方法
TWI517374B (zh) 影像感測裝置及其製造方法
US10886320B2 (en) Mechanisms for forming image-sensor device with epitaxial isolation feature
US11728365B2 (en) Semiconductor device with a radiation sensing region and method for forming the same
US9287313B2 (en) Active pixel sensor having a raised source/drain
US20230361137A1 (en) Image sensor with shallow trench edge doping
TWI815124B (zh) 影像感測器及其形成方法
US20240021641A1 (en) Dielectric structure for small pixel designs
US20230261021A1 (en) Image sensor having a gate dielectric structure for improved device scaling
KR20230141394A (ko) 이미지 센서 성능을 증가시키기 위한 격리 구조체